TWI543143B - 像素控制電路及像素陣列控制電路 - Google Patents

像素控制電路及像素陣列控制電路 Download PDF

Info

Publication number
TWI543143B
TWI543143B TW104112269A TW104112269A TWI543143B TW I543143 B TWI543143 B TW I543143B TW 104112269 A TW104112269 A TW 104112269A TW 104112269 A TW104112269 A TW 104112269A TW I543143 B TWI543143 B TW I543143B
Authority
TW
Taiwan
Prior art keywords
voltage
switch
control signal
control
coupled
Prior art date
Application number
TW104112269A
Other languages
English (en)
Other versions
TW201638921A (zh
Inventor
洪森全
葉佳元
Original Assignee
友達光電股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 友達光電股份有限公司 filed Critical 友達光電股份有限公司
Priority to TW104112269A priority Critical patent/TWI543143B/zh
Priority to CN201510298734.7A priority patent/CN104978926A/zh
Priority to US14/850,946 priority patent/US9842539B2/en
Application granted granted Critical
Publication of TWI543143B publication Critical patent/TWI543143B/zh
Publication of TW201638921A publication Critical patent/TW201638921A/zh

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)
  • Electroluminescent Light Sources (AREA)

Description

像素控制電路及像素陣列控制電路
本發明係有關於一種像素控制電路,特別是一種可避免像素亮度受電晶體特性影響的像素控制電路。
第1圖為先前技術之像素控制電路100的示意圖。像素控制電路100包含開關T1A、驅動電晶體T1B、電容C1及有機發光二極體110。開關T1A具有第一端、第二端及控制端,開關T1A的第一端用以接受資料訊號Sdata,而開關T1A的控制端用以接收掃描訊號Sscan。驅動電晶體T1B具有第一端、第二端及控制端,驅動電晶體T1B的第一端用以接受系統電壓OVDD,驅動電晶體T1B的第二端耦接於有機發光二極體110的第一端,而驅動電晶體T1B的控制端耦接於開關T1A的第二端。電容C1具有第一端及第二端,電容C1的第一端用以接收系統電壓OVDD,電容C1的第二端耦接驅動電晶體T1B的控制端。
當掃描訊號Sscan將開關T1A導通時,驅動電晶體T1B即可根據資料訊號Sdata的電壓導通不同大小的電流IOLED以使有機發光二極體110發光。依據電晶體的特性,IOLED的大小可表示為IOLED=K(VSG-|VTH|)2,其中K為驅動電晶體T1B的製程參數,VSG為驅動電晶體T1B的源極閘極電壓,而VTH則為驅動電晶體T1B的臨界電壓。在第1圖中驅動電晶體T1B為P型金氧半電晶體,且其源極閘極電壓VSG為系統電壓OVDD減去資料訊號Sdata的電壓。
如此一來,雖然像素控制電路100可根據不同大小的資料訊號Sdata控制流過有機發光二極體110之電流IOLED的大小,然而由於驅動電晶體T1B的臨界電壓VTH可能會因為製程時的差異造成不同,抑或在長時間的使用後造成改變,所以即便顯示器中的每一個像素都根據相同的資料訊號Sdata來顯示影像,每一個像素的亮度仍可能會因為電晶體的特性不同而導致畫面的亮度不平均,且影像的品質也會隨使用時問越久而隨之衰退。
再者,由於顯示器中的像素是分布於不同位置,因此每一像素所接收到的系統電壓OVDD亦可能因為線路損耗的程度不同而有所差異,導致畫面的亮度不平均的問題更加難以控制。
此外,像素控制電路100並未提供放電路徑給有機發光二極體110,因此於前一畫面結束後,有機發光二極體110中可能會有殘存的電荷,導致下一畫面若為黑畫面時,會有畫面不夠暗的問題。
本發明之一實施例提供一種像素控制電路。像素控制電路包含:有機發光二極體、第一開關、驅動電晶體、驅動電路、補償電路及放電電路。有機發光二極體具有第一端及用以接收第一預設電壓之第二端。第一開關具有第一端、第二端及控制端。第一開關的第一端用以接收資料訊號,第一開關的控制端用以接收第一控制訊號。驅動電晶體具有第一端、第二端及控制端。驅動電晶體的第一端耦接於第一開關之第二端,驅動電晶體的第二端耦接於有機發光二極體之第一端。驅動電路耦接於驅動電晶體之第一端,用以接收第二預設電壓並根據發光控制訊號控制第二預設電壓與驅動電晶體之電性連接。補償電路耦接於驅動電路及驅動電晶體之控制端,用以接收參考電壓並根據第二控制訊號控制驅動電晶體之控制端及驅動電晶體之第二端的電性連接。放電電路耦接於有機發光二極體之第一端及初始電壓,並根據第三 控制訊號控制有機發光二極體之第一端及初始電壓的電性連接。
本發明之一實施例提供一種像素陣列控制電路。像素陣列控制電路包含至少一列像素控制電路,每一列像素控制電路包含複數個像素控制電路及共用電路。每一像素控制電路包含有機發光二極體、電容、第一開關、驅動電晶體、第二開關、第三開關及第四開關。有機發光二極體具有第一端及第二端用以接收第一預設電壓。第一開關具有第一端用以接收資料訊號,第二端,及控制端用以接收第一控制訊號。驅動電晶體具有第一端耦接於第一開關之第二端,第二端耦接於有機發光二極體之第一端,及控制端。第二開關具有第一端,第二端耦接於驅動電晶體之第一端,及控制端用以接收發光控制訊號。電容具有第一端耦接於第二開關之第一端,及第二端耦接於驅動電晶體之控制端。第三開關具有第一端耦接於電容之第二端,第二端耦接於驅動電晶體之第二端,及控制端用以接收第二控制訊號。第四開關具有第一端用以接收初始電壓,第二端耦接於驅動電晶體之第二端,及控制端用以接收第三控制訊號。共用電路包含第五開關及第六開關。第五開關具有第一端用以接收第二預設電壓,第二端耦接於第二開關之第一端,及控制端用以接收發光控制訊號。第六開關具有第一端用以接收參考電壓,第二端耦接於第二開關之第一端,及控制端用以接收第二控制訊號。
100、200、400、500、600 712、800、912‧‧‧像素控制電路
110、210、7120、810、9120‧‧‧有機發光二極體
220、420‧‧‧驅動電路
230、530、630‧‧‧補償電路
240、540、640‧‧‧放電電路
OVSS、OVDD‧‧‧預設電壓
T1A、T2A、T2C-T2G、T4B T4C、T4D、T5E、T5F、T5G T5H、T6E、T6F、T6G、T7A T7C-T7I、T8A、T8C-T8G、T9A T9C-T9I‧‧‧開關
T1B、T2B、T7B、T9B‧‧‧驅動電晶體
C1、C2、C5、C6、C7、C8、C9‧‧‧電容
S、G、D‧‧‧端點
VS、VG、VD‧‧‧端點電壓
700、900‧‧‧像素陣列控制電路
710、910‧‧‧列像素控制電路
714、716、914、916‧‧‧共用電路
t1‧‧‧第一時段
t2‧‧‧第二時段
t3‧‧‧第三時段
t4‧‧‧第四時段
t5‧‧‧第五時段
t6‧‧‧第六時段
EM‧‧‧發光控制訊號
SN1‧‧‧第一控制訊號
SN2‧‧‧第二控制訊號
SN3‧‧‧第三控制訊號
Vini‧‧‧初始電壓
Vref‧‧‧參考電壓
Sdata‧‧‧資料訊號
Sscan‧‧‧掃描訊號
IOLED、IT2B‧‧‧電流
Vdata‧‧‧資料訊號之電壓
Vlow‧‧‧低電壓
VTH-T2B‧‧‧驅動電晶體之臨界電壓
VTH-210‧‧‧有機發光二極體之臨界電壓
ISDErr(%)‧‧‧電流誤差百分比
1001、1002、1101、1102‧‧‧曲線
第1圖為先前技術之像素控制電路的示意圖。
第2圖為本發明一實施例之像素控制電路的示意圖。
第3圖為第2圖之像素控制電路的操作時序圖。
第4圖為本發明另一實施例之像素控制電路的示意圖。
第5圖為本發明另一實施例之像素控制電路的示意圖。
第6圖為本發明另一實施例之像素控制電路的示意圖。
第7圖為本發明一實施例之像素陣列控制電路的示意圖。
第8圖為本發明另一實施例之像素控制電路的示意圖。
第9圖為本發明另一實施例之像素陣列控制電路的示意圖。
第10圖為第1圖之像素控制電路之資料訊號對電流誤差的曲線圖。
第11圖為第7圖之像素控制電路之資料訊號對電流誤差的曲線圖。
第2圖為本發明一實施例之像素控制電路200的示意圖。像素控制電路200包含有機發光二極體210、開關T2A、驅動電晶體T2B、驅動電路220、補償電路230及放電電路240。有機發光二極體210具有第一端及第二端,有機發光二極體210的第二端可接收預設電壓OVSS。
開關T2A具有第一端、第二端及控制端,開關T2A的第一端用以接收資料訊號Sdata,而開關T2A的控制端用以接收第一控制訊號SN1。驅動電晶體T2B具有第一端S、第二端D及控制端G,驅動電晶體T2B的第一端S耦接於開關T2A之第二端,驅動電晶體T2B的第二端D耦接於有機發光二極體210之第一端。
驅動電路220耦接於驅動電晶體T2B之第一端S,用以接收預設電壓OVDD並根據發光控制訊號EM控制預設電壓OVDD與驅動電晶體T2B之間的電性連接。補償電路230耦接於驅動電路220及驅動電晶體T2B之控制端G,用以接收參考電壓Vref並根據第二控制訊號SN2控制驅動電晶體T2B之控制端G及驅動電晶體T2B之第二端D的電性連接。放電電路240耦接於有機發光二極體210之第一端及初始電壓Vini,並可根據第三控制訊號SN3控制有機發光二極體210之第一端及初始電壓Vini的電性連接。
在本發明之一實施例中,驅動電路220包含開關T2C及開關T2D。開關T2C具有第一端、第二端及控制端,開關T2C的第一端用以接收預設電壓OVDD,開關T2C的第二端耦接於驅動電晶體T2B之第一端S,而 開關T2C的控制端用以接收發光控制訊號EM。開關T2D具有第一端、第二端及控制端,開關T2D的第一端用以接收預設電壓OVDD,開關T2D的第二端耦接於補償230電路,而開關T2D的控制端用以接收發光控制訊號EM。
在本發明之一實施例中,補償電路230包含電容C2、開關T2E及開關T2F。電容C2具有第一端及第二端,電容C2的第一端耦接於開關T2D之第二端,而電容C2的第二端耦接於驅動電晶體T2B之控制端G。開關T2E具有第一端、第二端及控制端,開關T2E的第一端用以接收參考電壓Vref,開關T2E的第二端耦接於電容C2之第一端及開關T2D的第二端,而開關T2E的控制端用以接收第二控制訊號SN2。開關T2F具有第一端、第二端及控制端,開關T2F的第一端耦接於電容C2之第二端,開關T2F的第二端耦接於驅動電晶體T2B之第二端D,而開關T2F的控制端用以接收第二控制訊號SN2。
放電電路240包含開關T2G。開關T2G具有第一端、第二端及控制端,開關T2G的第一端用以接收初始電壓Vini,開關T2G的第二端耦接於驅動電晶體T2B之第二端D,而開關T2G的控制端用以接收第三控制訊號SN3。
在本發明之一實施例中,開關T2A至開關T2G可為P型電晶體,且預設電壓OVSS小於預設電壓OVDD,而有機發光二極體210之第二端為有機發光二極體210的陰極。然而本發明並不限定以P型電晶體作為開關,在本發明的其它實施例中開關T2A至開關T2G亦可為N型電晶體。
第8圖為本發明一實施例之像素控制電路800的示意圖。像素控制電路800與像素控制電路200的架構相似,開關T8A至T8G可分別對應至開關T2A至T2G,電容C8可對應至電容C2,惟差別在於像素控制電路800中的開關T8A至T8G皆為N型電晶體,且開關T8C的第一端係用以接收預設電壓OVSS,開關T8D的第一端用以接收預設電壓OVSS,而有機發光二極體810之第二端則會接收預設電壓OVDD,亦即在第8圖的實施例中,有 機發光二極體810之第二端為有機發光二極體810的陽極。像素控制電路800可與像素控制電路200的操作時序相同,然而像素控制電路800的控制訊號會與像素控制電路200的控制訊號反向。
第3圖為像素控制電路200的操作時序圖,為方便說明,第3圖的操作時序圖是以開關T2A至開關T2G為P型電晶體為例示性的說明。
由於控制開關T2A、開關T2C、開關T2D、開關T2E、開關T2F及開關T2G的第一控制訊號SN1、發光控制訊號EM、第二控制訊號SN2及第三控制訊號SN3皆為數位訊號,因此可將開關T2A、開關T2C、開關T2D、開關T2E、開關T2F及開關T2G完全導通或完全截止,也因此開關T2A、開關T2C、開關T2D、開關T2E、開關T2F及開關T2G的臨界電壓變異對於電流大小的影響差異較低。相對地,驅動電晶體T2B是由屬於類比訊號的資料訊號Sdata控制,以導通大小不同的電流。因此在本發明之一實施例中,可優先針對驅動電晶體T2B的臨界電壓所帶來影響作調整。
於第一時段t1中,發光控制訊號EM之電壓為高電壓VGH,第一控制訊號SN1之電壓為高電壓VGH,第二控制訊號SN2之電壓為低電壓VGL,而第三控制訊號SN3之電壓為低電壓VGL。此時開關T2A、開關T2C及開關T2D被截止。開關T2G被導通,因此驅動電晶體T2B之第二端D的電壓VD,亦即有機發光二極體210的第一端電壓,會被拉低至初始電壓Vini。在本發明之一實施例中,初始電壓Vini會小於預設電壓OVSS與有機發光二極體210的臨界電壓VTH-210之和。如此一來,放電電路240的開關T2G即可根據第三控制訊號SN3導通與初始電壓Vini連接的路徑以供有機發光二極體210於前一操作時所殘餘的電荷所需的放電路徑,並可確保有機發光二極體210被有效地關閉。驅動電晶體T2B之第一端S於前一操作時所殘餘的電荷也可經由開關T2G所提供的路徑放電,因此驅動電晶體T2B之第一端S的電壓VS也會被拉低至較原來低的低電壓Vlow。開關T2E和開關T2F亦被導通,因此電容C2之第一端的電壓為參考電壓Vref,而電容C2之第二端的電壓, 亦即第二電晶體T2B之控制端G的電壓VG,則被開關T2F及開關T2G控制在初始電壓Vini。
於第二時段t2中,發光控制訊號EM之電壓為高電壓VGH,第一控制訊號SN1之電壓為低電壓VGL,第二控制訊號SN2之電壓為低電壓VGL,而第三控制訊號SN3之電壓為高電壓VGH。此時開關T2C、開關T2D及開關T2G被截止。開關T2A被導通,因此驅動電晶體T2B之第一端S的電壓VS為資料訊號Sdata的電壓Vdata。開關T2E被導通,因此電容C2之第一端的電壓仍維持在參考電壓Vref,而電容C2之第二端的電壓,亦即驅動電晶體T2B之控制端G的電壓VG會先維持在較低的電壓。在本發明之一實施例中,第一時段t1中的初始電壓Vini可不大於資料訊號Sdata之最小電壓(如影像資料為白色時,資料訊號Sdata的電壓)Vdatamin與驅動電晶體T2B之臨界電壓VTH-T2B絕對值之差,亦即Vdatamin-|VTH-T2B|,因此驅動電晶體T2B會被導通,使得驅動電晶體T2B之第二端D的電壓VD為資料訊號Sdata的電壓Vdata減去驅動電晶體T2B的臨界電壓VTH-T2B絕對值,亦即Vdata-|VTH-T2B|。由於開關T2F被導通,使得驅動電晶體T2B之控制端G的電壓VG被維持在與驅動電晶體T2B之第二端D相同的電壓,亦即Vdata-|VTH-T2B|。
於第三時段t3中,發光控制訊號EM之電壓為低電壓VGL,第一控制訊號SN1之電壓為高電壓VGH,第二控制訊號SN2之電壓為高電壓VGH,而第三控制訊號SN3之電壓為高電壓VGH。此時開關T2A、開關T2E、開關T2F及開關T2G皆被截止。由於開關T2D被導通,因此電容C2之第一端的電壓會由原本的參考電壓Vref變為預設電壓OVDD。由於電容C2周圍並無放電路徑,因此電容C2之第二端的電壓,亦即驅動電晶體T2B之控制端G的電壓VG可被耦合為如式(1)所示:VG=(Vdata-|VTH-T2B|)+(OVDD-Vref) (1)
由於開關T2C被導通,因此驅動電晶體T2B之第一端S的電壓VS會被拉升至預設電壓OVDD。由於導通的開關T2C及驅動電晶體T2B可使有機發光二極體210導通,因此驅動電晶體T2B之第二端D的電壓VD會被維持在預設電壓OVSS與有機發光二極體210的臨界電壓VTH-210之和。此時驅動電晶體T2B的源極閘極電壓VSG即如式(2)所示:VSG=VS-VG=OVDD-[(Vdata-|VTH-T2B|)+(OVDD-Vref)]=Vref-(Vdata-VTH-T2B) (2)
若將式(2)代人電晶體的電流公式,則流過驅動電晶體T2B的電流IT2B即如式(3)所示:IT2B=K(VSG-|VTH-T2B|)2=K[Vref-(Vdata-|VTH-T2B|)-|VTH-T2B|]2=K(Vref-Vdata) (3)
其中K為驅動電晶體T2B的製程參數。由於參考電壓Vref為預設的固定值,因此流過驅動電晶體T2B的電流IT2B可與驅動電晶體T2B的臨界電壓VTH-T2B以及預設電壓OVDD皆無關。在本發明之一實施例中,為使資料訊號Sdata在具有最大電壓(如影像資料為黑色時,資料訊號Sdata的電壓)Vdatamax時,驅動電晶體T2B可被確實關閉,參考電壓Vref可滿足式(4):
其中,Vgate-T2B為驅動電晶體T2B的閘極截止電壓;亦即,當驅動電晶體T2B的閘極電壓VG大於驅動電晶體T2B的閘極截止電壓Vgate-T2B時,驅動電晶體T2B即會被關閉。而根據式(4)的條件即可推得式(5):
根據式(5)可知,參考電壓Vref可不大於資料訊號Sdata之最大電壓Vdatamax與驅動電晶體T2B的臨界電壓絕對值|VTH-T2B|之差以及預設電壓OVDD與驅動電晶體T2B的閘極截止電壓Vgate-T2B之差的和。如此一來,利用像素控制電路200來控制顯示器中的像素時,即可避免因為每一像素的電晶體特性不同或因為每一像素所接收到的預設電壓OVDD有所差異而導致畫面的亮度不平均,進而可增進顯示器呈現畫面的品質。此外,由於放電電路240可在第二時段t2中提供放電路徑,因此也可以避免顯示器在顯示黑畫面時,因為像素中的有殘餘電荷而導致畫面不夠暗的問題。
在本發明之一實施例中,於第一時段t1前之第四時段t4內,發光控制訊號EM之電壓可為高電壓VGH,第一控制訊號SN1之電壓可為高電壓VGH,第二控制訊號SN2之電壓可為低電壓VGL,而第三控制訊號SN3可為高電壓VGH。直到第三控制訊號SN3由高電壓VGH變為低電壓VGL時,即由第四時段t4進入第一時段t1。
在本發明之一實施例中,於第一時段t1及第二時段t2間之第五時段t5內,發光控制訊號EM之電壓可為高電壓VGH,第一控制訊號SN1之電壓可為高電壓VGH,第二控制訊號SN2之電壓可為低電壓VGL,而第三控制訊號SN3之電壓可為高電壓VGH。直到第一控制訊號SN1由高電壓VGH變為低電壓VGL時,即由第五時段t5進入第二時段t2。
在本發明之一實施例中,於第二時段t2及第三時段t3間之第六時段t6內,發光控制訊號EM之電壓可為高電壓VGH時,第一控制訊號SN1之電壓可為高電壓VGH,第二控制訊號SN2之電壓可為低電壓VGL,而第三控制訊號SN3之電壓可為高電壓VGH。直到發光控制訊號EM之電壓由高電壓VGH變為低電壓VGL時,即由第六時段t6進入第三時段t3。
第4圖為本發明一實施例之像素控制電路400的示意圖。像素控 制電路400與像素控制電路200具有相似的構造及操作原理,其差別在於像素控制電路400的驅動電路420包含開關T4C及開關T4D。開關T4C具有第一端、第二端及控制端,開關T4C的第一端用以接收預設電壓OVDD,開關T4C的第二端耦接於驅動電晶體T2B之第一端S,而開關T4C的控制端用以接收發光控制訊號EM。開關T4D具有第一端、第二端及控制端,開關T4D的第一端耦接於開關T4C之第二端,開關T4D的第二端耦接於補償電路230之電容C2的第一端,而開關T4D的控制端用以接收發光控制訊號EM。
由於像素控制電路400的操作原理與像素控制電路200相同,因此像素控制電路400的操作時序圖亦與第3圖相同。由於在第一時段t1及第二時段t2內,開關T4C及開關T4D皆為截止,因此像素控制電路400的操作與前述相同,在此不另贅述。而於第三時段t3內,開關T4C及開關T4D皆會被導通,且開關T4D的第二端會被開關T4C拉升至預設電壓OVDD,因此電容C2之第一端的電壓會由原本的參考電壓Vref變為預設電壓OVDD。如此一來,像素控制電路400的驅動電晶體T2B之控制端G的電壓VG仍會如第3圖所示為(Vdata-VTH-T2B)+(OVDD-Vref),而驅動電晶體T2B之第一端S的電壓VS則為預設電壓OVDD,因此流過驅動電晶體T2B的電流IT2B仍與驅動電晶體T2B的臨界電壓VTH-T2B以及預設電壓OVDD皆無關。
如此一來,利用像素控制電路400來控制顯示器中的像素時,亦可避免因為每一像素的電晶體特性不同或因為每一像素所接收到的預設電壓OVDD有所差異而導致畫面的亮度不平均,進而可增進顯示器呈現畫面的品質。
第5圖為本發明一實施例之像素控制電路500的示意圖。像素控制電路500與像素控制電路200具有相似的構造及操作原理,其差別在於像素控制電路500的補償電路530及放電電路540。補償電路530包含電容C5、開關T5E、開關T5F及開關T5G。電容C5具有第一端及第二端,電容C5的第一端耦接於開關T2D之第二端,而電容C5的第二端耦接於驅動電晶體T2B 之控制端G。開關T5E具有第一端、第二端及控制端,開關T5E的第一端用以接收參考電壓Vref,開關T5E的第二端耦接於電容C5之第一端,而開關T5E的控制端用以接收第二控制訊號SN2。開關T5F具有第一端、第二端及控制端,開關T5F的第一端耦接於電容C2之第二端,而開關T5F的控制端用以接收第二控制訊號SN2。開關T5G具有第一端、第二端及控制端,開關T5G的第一端耦接於開關T5F之第二端,開關T5G的第二端耦接於驅動電晶體T2B之第二端D,而開關T5G的控制端用以接收第二控制訊號SN2。
放電電路540包含開關T5H。開關T5H具有第一端、第二端及控制端,開關T5H的第一端用以接收初始電壓Vini,開關T5H的第二端耦接於開關T5G之第一端,而開關T5H的控制端用以接收第三控制訊號SN3。
由於像素控制電路500的操作原理與像素控制電路200相同,因此像素控制電路500的操作時序圖亦與第3圖相同。
於第3圖之第一時段t1中,像素控制電路500之開關T2A、開關T2C及開關T2D被截止。開關T5G及開關T5H皆被導通,因此驅動電晶體T2B之第二端D的電壓VD會被拉低至初始電壓Vini。如此一來,放電電路540的開關T5G即可根據第三控制訊號SN3導通與初始電壓Vini連接的路徑以供有機發光二極體210於前一操作時所殘餘的電荷所需的放電路徑,並可確保有機發光二極體210被有效地關閉。驅動電晶體T2B之第一端S於前一操作時所殘餘的電荷也可經由開關T5G及開關T5H所提供的路徑放電,因此驅動電晶體T2B之第一端S的電壓VS則也會被拉低至低電壓Vlow。開關T5E和開關T5F亦被導通,因此電容C5之第一端的電壓為參考電壓Vref,而電容C5之第二端的電壓,亦即第二電晶體T2B之控制端G的電壓VG,則被開關T5F及開關T5H控制在初始電壓Vini。
於第二時段t2中,開關T2C、開關T2D及開關T5H被截止。開關T2A被導通,因此驅動電晶體T2B之第一端S的電壓VS為資料訊號Sdata的電壓Vdata。開關T5E被導通,因此電容C5之第一端的電壓仍維持在參考 電壓Vref,而電容C5之第二端的電壓,亦即驅動電晶體T2B之控制端G的電壓VG會先維持在較低的電壓,使得驅動電晶體T2B會被導通,而驅動電晶體T2B之第二端D的電壓VD為資料訊號Sdata的電壓Vdata減去驅動電晶體T2B的臨界電壓VTH-T2B絕對值,亦即Vdata-|VTH-T2B|。由於開關T5F及開關T5G皆被導通,使得驅動電晶體T2B之控制端G的電壓VG被維持在與驅動電晶體T2B之第二端D相同的電壓,亦即Vdata-|VTH-T2B|。
於第三時段t3中,開關T2A、開關T5E、開關T5F、開關T5G及開關T5H皆被截止。驅動電晶體T2B、開關T2C及開關T2D皆被導通,因此電容C5之第一端的電壓會由原本的參考電壓Vref變為預設電壓OVDD。如此一來,像素控制電路500的驅動電晶體T2B之控制端G的電壓VG仍會如第3圖所示為(Vdata-VTH-T2B)+(OVDD-Vref),而驅動電晶體T2B之第一端S的電壓VS則為預設電壓OVDD,因此流過驅動電晶體T2B的電流IT2B仍與驅動電晶體T2B的臨界電壓VTH-T2B以及預設電壓OVDD皆無關。
如此一來,利用像素控制電路500來控制顯示器中的像素時,亦可避免因為每一像素的電晶體特性不同或因為每一像素所接收到的預設電壓OVDD有所差異而導致畫面的亮度不平均,進而可增進顯示器呈現畫面的品質。
在本發明之一實施例中,像素控制電路500之驅動電路220亦可以像素控制電路400之驅動電路420取代,而仍然可以達到相同效果。
第6圖為本發明一實施例之像素控制電路600的示意圖。像素控制電路600與像素控制電路200具有相似的構造及操作原理,其差別在於像素控制電路600的補償電路630及放電電路640。由於像素控制電路600的操作原理與像素控制電路200相同,因此像素控制電路600的操作時序圖亦與第3圖相同。
補償電路630包含電容C6、開關T6E及開關T6F。電容C6具有第一端及第二端,電容C6的第一端耦接於開關T2D之第二端,而電容C6 的第二端耦接於驅動電晶體T2B之控制端G。開關T6E具有第一端、第二端及控制端。於第3圖之第一時段t1內,開關T6E的第一端可接收初始電壓Vini;於第二時段t2及第三時段t3內,開關T6E的第一端則可接收參考電壓Vref。開關T6E的第二端耦接於電容C6之第一端,而開關T6E的控制端用以接收第二控制訊號SN2。開關T6F具有第一端、第二端及控制端,開關T6F的第一端耦接於電容C6之第二端,而開關T6F的控制端用以接收第二控制訊號SN2。
放電電路640包含開關T6G。開關T6G具有第一端、第二端及控制端,開關T6G的第一端耦接於開關T6E之第二端,開關T6G的第二端耦接於開關T6F之第一端,而開關T6G的控制端用以接收第三控制訊號SN3。
於第3圖之第一時段t1中,像素控制電路600之開關T2A、開關T2C及開關T2D被截止。開關T6E、開關T6F及開關T6G皆被導通,且開關T6E之第一端會接收初始電壓Vini,因此驅動電晶體T2B之第二端D的電壓VD會被拉低至初始電壓Vini。如此一來,放電電路540的開關T5G即可根據第三控制訊號SN3導通與初始電壓Vini連接的路徑以供有機發光二極體210於前一操作時所殘餘的電荷所需的放電路徑,並可確保有機發光二極體210被有效地關閉。驅動電晶體T2B之第一端S於前一操作時所殘餘的電荷也可經由開關T6E、開關T6F及開關T6G所提供的路徑放電,因此驅動電晶體T2B之第一端S的電壓VS則也會被拉低至低電壓Vlow。電容C6之第一端及第二端的電壓會被開關T6E及開關T6G控制在初始電壓Vini,因此第二電晶體T2B之控制端G的電壓VG,也會被控制在初始電壓Vini。
於第二時段t2中,開關T2C、開關T2D及開關T6G被截止。開關T2A被導通,因此驅動電晶體T2B之第一端S的電壓VS為資料訊號Sdata的電壓Vdata。開關T6E被導通且開關T6E的第一端會接收參考電壓Vref,因此電容C6之第一端的電壓會被維持在參考電壓Vref,而電容C6之第二端的電壓,亦即驅動電晶體T2B之控制端G的電壓VG會先維持在較低的電壓, 使得驅動電晶體T2B會被導通,而驅動電晶體T2B之第二端D的電壓VD為資料訊號Sdata的電壓Vdata減去驅動電晶體T2B的臨界電壓VTH-T2B絕對值,亦即Vdata-|VTH-T2B|。由於開關T6F被導通,使得驅動電晶體T2B之控制端G的電壓VG被維持在與驅動電晶體T2B之第二端D相同的電壓,亦即Vdata-|VTH-T2B|。
於第三時段t3中,開關T2A、開關T6E、開關T6F及開關T6G皆被截止。驅動電晶體T2B、開關T2C及開關T2D皆被導通,因此電容C6之第一端的電壓會由原本的參考電壓Vref變為預設電壓OVDD。如此一來,像素控制電路600的驅動電晶體T2B之控制端G的電壓VG仍會如第3圖所示為(Vdata-VTH-T2B)+(OVDD-Vref),而驅動電晶體T2B之第一端S的電壓VS則為預設電壓OVDD,因此流過驅動電晶體T2B的電流IT2B仍與驅動電晶體T2B的臨界電壓VTH-T2B以及預設電壓OVDD皆無關。
如此一來,利用像素控制電路600來控制顯示器中的像素時,亦可避免因為每一像素的電晶體特性不同或因為每一像素所接收到的預設電壓OVDD有所差異而導致畫面的亮度不平均,進而可增進顯示器呈現畫面的品質。
在本發明之一實施例中,像素控制電路600之驅動電路220亦可以像素控制電路400之驅動電路420取代。
當利用像素控制電路100來控制像素時,由於一般顯示面板中每一列像素的時序操作相同,因此可透過共用電路來節省開關數量,達到減少像素陣列控制電路之面積的功效。第7圖為本發明一實施例之像素陣列控制電路700。像素陣列控制電路700包含至少一列像素控制電路710,每一列像素控制電路包含複數個像素控制電路712及共用電路714。每一像素控制電路712包含有機發光二極體7120、電容C7、驅動電晶體T7B及開關T7A、T7C、T7D及T7E。有機發光二極體7120具有第一端及第二端,有機發光二極體7120的第二端用以接收預設電壓OVSS。開關T7A具有第一端、第二端 及第三端,開關T7A的第一端用以接收資料訊號Sdata,開關T7A的控制端用以接收第一控制訊號SN1。驅動電晶體T7B具有第一端、第二端及第三端,驅動電晶體T7B的第一端耦接於開關T7A之第二端,驅動電晶體T7B的第二端耦接於有機發光二極體7120之第一端。開關T7C具有第一端、第二端及第三端,開關T7C的第二端耦接於驅動電晶體T7B之第一端,及開關T7C的控制端用以接收發光控制訊號EM。電容C7具有第一端及第二端,電容C7的第一端耦接於開關T7C之第一端,電容C7的第二端耦接於驅動電晶體T7B之控制端。開關T7D具有第一端、第二端及第三端,開關T7D的第一端耦接於電容C7之第二端,開關T7D的第二端耦接於驅動電晶體T7B之第二端,而開關T7D的控制端用以接收第二控制訊號SN2。開關T7E具有第一端、第二端及第三端,開關T7E的第一端用以接收初始電壓Vini,開關T7E的第二端耦接於驅動電晶體T7B之第二端,而開關T7E的控制端用以接收第三控制訊號SN3。
共用電路714包含開關T7F及T7G。開關T7F具有第一端、第二端及控制端,開關T7F的第一端用以接收預設電壓OVDD,開關T7F的第二端耦接於開關T7C之第一端,而開關T7F的控制端用以接收發光控制訊號EM第二控制訊號SN2。開關T7G具有第一端、第二端及控制端,開關T7G的第一端用以接收參考電壓Vref,開關T7G的第二端耦接於開關T7C之第一端,而開關T7G的控制端用以接收第二控制訊號SN2。像素控制電路712與共用電路714結合後即可與第2圖之像素控制電路200根據相同的原理操作,亦即開關T7A可對應至開關T2A,驅動電晶體T7B可對應至驅動電晶體T2B,開關T7C可對應至開關T2C,開關T7D可對應至開關T2F,開關T7E可對應至開關T2G,開關T7F可對應至開關T2D,開關T7G可對應至開關T2E,雖然開關T2C的第一端係直接接收預設電壓OVDD而開關T7C的第一端則係經由開關T7F接收預設電壓OVDD,然而因為開關T7C及開關T7F皆由發光控制訊號EM控制,因此當開關T7C被導通時,導通的開關T7F亦 會使開關T7C接收到預設電壓OVDD,所以像素控制電路712與共用電路714亦可避免因為每一像素的電晶體特性不同或因為每一像素所接收到的預設電壓OVDD有所差異而導致畫面的亮度不平均,進而可增進顯示器呈現畫面的品質。由於每一列像素會的操作時序相同,因此同一列的像素可共用相同的共用電路,如此一來,像素陣列控制電路700中的像素控制電路712僅需要5個電晶體即可完成,而可進一步節省像素陣列控制電路所需的面積。尤其當顯示器解析度越高或顯示器所需的像素越多時,像素陣列控制電路700即可節省更為可觀的電路成本及面積。
在本發明之一實施例中,像素陣列控制電路700還可包含另一共用電路716,共用電路716與共用電路714的構造相同,操作原理亦相同。共用電路716包含開關T7H及T7I。開關T7H具有第一端、第二端及控制端,開關T7H的第一端用以接收預設電壓OVDD,開關T7H的第二端耦接於開關T7C之第一端,而開關T7H的控制端用以接收發光控制訊號EM第二控制訊號SN2。開關T7I具有第一端、第二端及控制端,開關T7I的第一端用以接收參考電壓Vref,開關T7I的第二端耦接於開關T7C之第一端,而開關T7G的控制端用以接收第二控制訊號SN2。共用電路714及716可設置於像素陣列相異兩側的顯示面板非顯示區域內,如此一來,即可避免因為線路阻抗導致顯示面板兩側的像素控制電路712所接收到的預設電壓OVDD及參考電壓Vref有所差異的問題,亦可減少顯示面板之顯示區內所需的電路面積。
在本發明之一實施例中,開關T7A至開關T7G可為P型電晶體,且預設電壓OVSS小於預設電壓OVDD,且有機發光二極體7120之第二端為有機發光二極體7120的陰極。然而本發明並不限定以P型電晶體作為開關,在本發明的其它實施例中開關T7A至開關T7G亦可為N型電晶體。
第9圖為本發明一實施例之像素陣列控制電路900的示意圖。像素控制電路900與像素控制電路700的架構相似,像素陣列控制電路900包含至少一列像素控制電路910,每一列像素控制電路包含複數個像素控制電 路912及共用電路914及916。每一像素控制電路912包含有機發光二極體9120、電容C9、驅動電晶體T9B及開關T9A、T9C、T9D及T9E,共用電路914包含開關T9F及T9G,共用電路916含開關T9H及T9I。驅動電晶體T9B可對應至驅動電晶體T7B,而開關T9A及T9C至T9I可分別對應至開關T7A及T7C至T7I惟差別在於像素控制電路900中的開關T9A至T9I皆為N型電晶體,且由於N型電晶體的操作方式與P型電晶體相反,因此開關T9F及T9H的第一端會用以接收預設電壓OVSS,而有機發光二極體9120之第二端則會接收預設電壓OVDD,亦即在第9圖的實施例中,有機發光二極體9120之第二端為有機發光二極體9120的陽極。
第10圖為第1圖之像素控制電路100之資料訊號對電流誤差的曲線圖。第10圖的橫軸為資料訊號Sdata以灰階值表示,縱軸為電流誤差百分比ISDErr(%)。曲線1001為像素控制電路100之驅動電晶體T1B的臨界電壓VTH-T1B因變異增加0.2V時,驅動電晶體T1B接收不同的資料訊號Sdata時所產生的電流誤差ISDErr;曲線1002為像素控制電路100之驅動電晶體T1B的臨界電壓VTH-T1B因變異減少0.2V時,驅動電晶體T1B接收不同的資料訊號Sdata時所產生的電流誤差ISDErr。
第11圖為第7圖之像素控制電路712之資料訊號對電流誤差的曲線圖。第11圖的橫軸為資料訊號Sdata以灰階值表示,縱軸為電流誤差百分比ISDErr(%)。曲線1101為像素控制電路712之驅動電晶體T7B的臨界電壓VTH-T1B因變異增加0.2V時,驅動電晶體T7B接收不同的資料訊號Sdata時所產生的電流誤差ISDErr;曲線1102為像素控制電路712之驅動電晶體T7B的臨界電壓VTH-T1B因變異減少0.2V時,驅動電晶體T7B接收不同的資料訊號Sdata時所產生的電流誤差ISDErr。
根據第10圖與第11圖的比較可以發現,當資料訊號Sdata的灰階值相同時,像素控制電路712受到驅動電晶體T2B的臨界電壓VTH-T2B變異所導致的電流誤差會遠小於像素控制電路100受到驅動電晶體T1B的臨界電壓 VTH-T2B變異所導致的電流誤差,以灰階值為64為例,當驅動電晶體T1B及T7B的臨界電壓同樣因變異增加0.2V時,像素控制電路100的電流誤差超過400%,而像素控制電路712的電流誤差僅約為5%。此外,像素控制電路100的最大電流誤差甚至可達到500%,而像素控制電路712的電流誤差則可控制在10%以內。因此透過本發明實施例之像素控制電路及像素陣列控制電路確可大大地降低像素因電晶體特性不同,所導致畫面亮度不平均的問題,而可有效地增加顯示器的良率並增進顯示器呈現畫面的品質。
綜上所述,本發明之實施例所提供之像素控制電路及像素陣列控制電路可避免因為每一像素的電晶體特性不同或因為每一像素所接收到的預設電壓有所差異而導致畫面的亮度不平均,進而可增進顯示器呈現畫面的品質。且由於本發明實施例之像素控制電路中的放電電路可提供放電路徑,因此也可以避免顯示器在顯示黑畫面時,因為像素中的有殘餘電荷而導致畫面不夠暗的問題。而本發明之實施例所提供之像素控制電路更可利用共用電路組成像素陣列控制電路以達到節省面積的功效。
以上所述僅為本發明之較佳實施例,凡依本發明申請專利範圍所做之均等變化與修飾,皆應屬本發明之涵蓋範圍。
200‧‧‧像素控制電路
210‧‧‧有機發光二極體
220‧‧‧驅動電路
230‧‧‧補償電路
240‧‧‧放電電路
OVSS‧‧‧預設電壓
OVDD‧‧‧預設電壓
T2A、T2C-T2G‧‧‧開關
T2B‧‧‧驅動電晶體
C2‧‧‧電容
S、G、D‧‧‧端點
EM‧‧‧發光控制訊號
SN1‧‧‧第一控制訊號
SN2‧‧‧第二控制訊號
SN3‧‧‧第三控制訊號
Vini‧‧‧初始電壓
Vref‧‧‧參考電壓
Sdata‧‧‧資料訊號
IT2B‧‧‧電流

Claims (13)

  1. 一種像素控制電路,包含:一有機發光二極體,具有一第一端及一第二端用以接收一第一預設電壓;一第一開關,具有一第一端用以接收一資料訊號,一第二端,及一控制端用以接收一第一控制訊號;一驅動電晶體,具有一第一端耦接於該第一開關之該第二端,一第二端耦接於該有機發光二極體之該第一端,及一控制端;一驅動電路,耦接於該驅動電晶體之該第一端,用以接收一第二預設電壓並根據一發光控制訊號控制該第二預設電壓與該驅動電晶體之電性連接;一補償電路,耦接於該驅動電路及該驅動電晶體之該控制端,用以接收一參考電壓並根據一第二控制訊號控制該驅動電晶體之該控制端及該驅動電晶體之該第二端的電性連接;及一放電電路,耦接於該有機發光二極體之該第一端及一初始電壓,並根據一第三控制訊號控制該有機發光二極體之該第一端及該初始電壓的電性連接。
  2. 如請求項1所述之像素控制電路,其中該參考電壓係不大於該資料訊號之一最大電壓與該驅動電晶體之一臨界電壓絕對值之差以及該第二預設電壓與該驅動電晶體之一閘極截止電壓之差的和,且該初始電壓係不大於該資料訊號之一最小電壓與該驅動電晶體之該臨界電壓絕對值之差,並小於該第一預設電壓及該有機發光二極體之一臨界電壓之和。
  3. 如請求項1所述之像素控制電路,其中:於一第一時段內,該發光控制訊號之電壓係為一高電壓,該第一控制訊號 之電壓係為該高電壓,該第二控制訊號之電壓係為該低電壓,及該第三控制訊號之電壓係為一低電壓;於該第一時段後之一第二時段內,該發光控制訊號之電壓係為該高電壓,該第一控制訊號之電壓係為該低電壓,該第二控制訊號之電壓係為該低電壓,及該第三控制訊號之電壓係為該高電壓;及於該第二時段後之一第三時段內,該發光控制訊號之電壓係為該低電壓,該第一控制訊號之電壓係為該高電壓,該第二控制訊號之電壓係為該高電壓,及該第三控制訊號之電壓係為該高電壓。
  4. 如請求項3所述之像素控制電路,其中:於該第一時段前之一第四時段內,該發光控制訊號之電壓係為該高電壓,該第一控制訊號之電壓係為該高電壓,該第二控制訊號之電壓係為該低電壓,及該第三控制訊號之電壓係為該高電壓。
  5. 如請求項3所述之像素控制電路,其中:於該第一時段及該第二時段間之一第五時段內,該發光控制訊號之電壓係為該高電壓,該第一控制訊號之電壓係為該高電壓,該第二控制訊號之電壓係為該低電壓,及該第三控制訊號之電壓係為該高電壓。
  6. 如請求項3所述之像素控制電路,其中:於該第二時段及該第三時段間之一第六時段內,該發光控制訊號之電壓係為該高電壓,該第一控制訊號之電壓係為該高電壓,該第二控制訊號之電壓係為該低電壓,及該第三控制訊號之電壓係為該高電壓。
  7. 如請求項3所述之像素控制電路,其中該驅動電路包含:一第二開關,具有一第一端用以接收該第二預設電壓,一第二端耦接於該 驅動電晶體之該第一端,及一控制端用以接收該發光控制訊號;及一第三開關,具有一第一端用以接收該第二預設電壓,一第二端耦接於該補償電路,及一控制端用以接收該發光控制訊號。
  8. 如請求項3所述之像素控制電路,其中該驅動電路包含:一第二開關,具有一第一端用以接收該第二預設電壓,一第二端耦接於該驅動電晶體之該第一端,及一控制端用以接收該發光控制訊號;及一第三開關,具有一第一端耦接於該第二開關之該第二端,一第二端耦接於該補償電路,及一控制端用以接收該發光控制訊號。
  9. 如請求項7或8所述之像素控制電路,其中:該補償電路包含:一電容,具有一第一端耦接於該第三開關之該第二端,及一第二端耦接於該驅動電晶體之該控制端;一第四開關,具有一第一端用以接收該參考電壓,一第二端耦接於該電容之該第一端,及一控制端用以接收該第二控制訊號;及一第五開關,具有一第一端耦接於該電容之該第二端,一第二端耦接於該驅動電晶體之該第二端,及一控制端用以接收該第二控制訊號;及該放電電路包含:一第六開關,具有一第一端用以接收該初始電壓,一第二端耦接於該驅動電晶體之該第二端,及一控制端用以接收該第三控制訊號。
  10. 如請求項7或8所述之像素控制電路,其中:該補償電路包含:一電容,具有一第一端耦接於該第三開關之該第二端,及一第二端耦接於 該驅動電晶體之該控制端;一第四開關,具有一第一端用以接收該參考電壓,一第二端耦接於該電容之該第一端,及一控制端用以接收該第二控制訊號;一第五開關,具有一第一端耦接於該電容之該第二端,一第二端,及一控制端用以接收該第二控制訊號;及一第六開關,具有一第一端耦接於該第五開關之該第二端,一第二端耦接於該驅動電晶體之該第二端,及一控制端用以接收該第二控制訊號;及該放電電路包含:一第七開關,具有一第一端用以接收該初始電壓,一第二端耦接於該第六開關之該第一端,及一控制端用以接收該第三控制訊號。
  11. 如請求項7或8所述之像素控制電路,其中:該補償電路包含:一電容,具有一第一端耦接於該第三開關之該第二端,及一第二端耦接於該驅動電晶體之該控制端;一第四開關,具有一第一端用以於該第一時段內接收該初始電壓並於該第二時段及該第三時段內接收該參考電壓,一第二端耦接於該電容之該第一端,及一控制端用以接收該第二控制訊號;及一第五開關,具有一第一端耦接於該電容之該第二端,一第二端耦接於該驅動電晶體之該第二端,及一控制端用以接收該第二控制訊號;及該放電電路包含:一第六開關,具有一第一端耦接於該第四開關之該第二端,一第二端耦接於該第五開關之該第一端,及一控制端用以接收該第三控制訊號。
  12. 如請求項1所述之像素控制電路,其中該驅動電路、該補償電路、該放電 電路係由P型電晶體所構成,該第一開關及該驅動電晶體係為P型電晶體,該第一預設電壓小於該第二預設電壓,且該有機發光二極體之該第二端為陰極。
  13. 如請求項1所述之像素控制電路,其中該驅動電路、該補償電路、該放電電路係由N型電晶體所構成,該第一開關及該驅動電晶體係為N型電晶體,該第一預設電壓大於該第二預設電壓,且該有機發光二極體之該第二端為陽極。
TW104112269A 2015-04-16 2015-04-16 像素控制電路及像素陣列控制電路 TWI543143B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
TW104112269A TWI543143B (zh) 2015-04-16 2015-04-16 像素控制電路及像素陣列控制電路
CN201510298734.7A CN104978926A (zh) 2015-04-16 2015-06-03 像素控制电路
US14/850,946 US9842539B2 (en) 2015-04-16 2015-09-10 Pixel control circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW104112269A TWI543143B (zh) 2015-04-16 2015-04-16 像素控制電路及像素陣列控制電路

Publications (2)

Publication Number Publication Date
TWI543143B true TWI543143B (zh) 2016-07-21
TW201638921A TW201638921A (zh) 2016-11-01

Family

ID=54275390

Family Applications (1)

Application Number Title Priority Date Filing Date
TW104112269A TWI543143B (zh) 2015-04-16 2015-04-16 像素控制電路及像素陣列控制電路

Country Status (3)

Country Link
US (1) US9842539B2 (zh)
CN (1) CN104978926A (zh)
TW (1) TWI543143B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111292676A (zh) * 2018-11-20 2020-06-16 群创光电股份有限公司 电子装置
TWI750049B (zh) * 2021-02-26 2021-12-11 友達光電股份有限公司 畫素驅動電路

Families Citing this family (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI560676B (en) * 2015-12-07 2016-12-01 Au Optronics Corp Pixel circuit and driving method thereof
TWI571854B (zh) * 2015-12-30 2017-02-21 友達光電股份有限公司 發光二極體裝置控制方法
CN105679243B (zh) * 2016-03-17 2019-01-01 深圳市华星光电技术有限公司 Amoled像素驱动电路及像素驱动方法
CN106023891B (zh) * 2016-07-22 2018-05-04 京东方科技集团股份有限公司 一种像素电路、其驱动方法及显示面板
US11170715B2 (en) * 2016-11-18 2021-11-09 Boe Technology Group Co., Ltd. Pixel circuit, display panel, display device and driving method
KR102209416B1 (ko) 2017-02-22 2021-01-29 쿤산 고-비젼녹스 옵토-일렉트로닉스 씨오., 엘티디. 픽셀 구동 회로 및 그 구동 방법과 트랜지스터의 레이아웃 구조
CN106652904B (zh) 2017-03-17 2019-01-18 京东方科技集团股份有限公司 像素驱动电路及其驱动方法、显示装置
US10872570B2 (en) * 2017-08-31 2020-12-22 Lg Display Co., Ltd. Electroluminescent display device for minimizing a voltage drop and improving image quality and driving method thereof
CN109727571A (zh) * 2017-10-31 2019-05-07 昆山国显光电有限公司 一种像素电路和显示装置
CN109727572A (zh) * 2017-10-31 2019-05-07 昆山国显光电有限公司 一种像素电路和显示装置
CN109727570A (zh) 2017-10-31 2019-05-07 云谷(固安)科技有限公司 一种像素电路及其驱动方法、显示装置
TWI652665B (zh) 2018-02-14 2019-03-01 友達光電股份有限公司 像素驅動電路
TWI653616B (zh) * 2018-03-06 2019-03-11 友達光電股份有限公司 畫素電路
TWI669816B (zh) * 2018-04-18 2019-08-21 友達光電股份有限公司 拼接用顯示面板及其製造方法
TWI669697B (zh) * 2018-04-19 2019-08-21 友達光電股份有限公司 畫素電路
CN108630151B (zh) * 2018-05-17 2022-08-26 京东方科技集团股份有限公司 像素电路及其驱动方法、阵列基板及显示装置
TWI683296B (zh) * 2018-11-19 2020-01-21 友達光電股份有限公司 顯示面板
WO2020181526A1 (en) * 2019-03-13 2020-09-17 Boe Technology Group Co., Ltd. Pixel circuit, driving method thereof, and display apparatus
TWI695363B (zh) * 2019-03-26 2020-06-01 友達光電股份有限公司 畫素電路
CN110189708A (zh) * 2019-06-26 2019-08-30 云谷(固安)科技有限公司 像素驱动电路及显示装置
TWI712026B (zh) * 2020-02-10 2020-12-01 友達光電股份有限公司 畫素電路
TWI718909B (zh) * 2020-03-19 2021-02-11 友達光電股份有限公司 畫素驅動電路
KR20220092016A (ko) * 2020-12-24 2022-07-01 엘지디스플레이 주식회사 듀얼 데이터배선을 포함하는 표시장치
CN113539176B (zh) * 2021-07-29 2022-12-30 武汉天马微电子有限公司 像素电路及其驱动方法、显示面板和显示装置
US11776477B1 (en) * 2022-12-28 2023-10-03 Novatek Microelectronics Corp. Pixel circuit of a display panel

Family Cites Families (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070273618A1 (en) * 2006-05-26 2007-11-29 Toppoly Optoelectronics Corp. Pixels and display panels
JP2007316454A (ja) * 2006-05-29 2007-12-06 Sony Corp 画像表示装置
KR100911969B1 (ko) * 2007-12-06 2009-08-13 삼성모바일디스플레이주식회사 화소 및 이를 이용한 유기전계발광 표시장치
KR101407302B1 (ko) * 2007-12-27 2014-06-13 엘지디스플레이 주식회사 발광 표시 장치 및 그 구동 방법
KR100962961B1 (ko) * 2008-06-17 2010-06-10 삼성모바일디스플레이주식회사 화소 및 이를 이용한 유기전계발광 표시장치
US8575602B2 (en) * 2009-10-20 2013-11-05 Sharp Kabushiki Kaisha Active matrix substrate and organic EL display device
KR101058114B1 (ko) * 2009-11-16 2011-08-24 삼성모바일디스플레이주식회사 화소 회로, 유기 전계 발광 표시 장치
KR101329964B1 (ko) 2009-12-31 2013-11-13 엘지디스플레이 주식회사 유기 발광 다이오드 표시 장치
KR101117731B1 (ko) * 2010-01-05 2012-03-07 삼성모바일디스플레이주식회사 화소 회로 및 유기전계발광 표시 장치, 및 이의 구동 방법
KR101048985B1 (ko) * 2010-02-09 2011-07-12 삼성모바일디스플레이주식회사 화소 및 이를 이용한 유기전계발광 표시장치
KR101351416B1 (ko) * 2010-05-18 2014-01-14 엘지디스플레이 주식회사 액티브 매트릭스 유기 발광 다이오드 표시 장치의 전압 보상형 화소 회로
TWI493871B (zh) * 2012-06-05 2015-07-21 Au Optronics Corp 移位暫存器電路、顯示器及移位暫存器
KR101411619B1 (ko) 2012-09-27 2014-06-25 엘지디스플레이 주식회사 화소 회로와 그 구동 방법 및 이를 이용한 유기 발광 표시 장치
CN102982767B (zh) * 2012-12-10 2015-02-25 京东方科技集团股份有限公司 一种像素单元驱动电路、驱动方法及显示装置
CN103150991A (zh) 2013-03-14 2013-06-12 友达光电股份有限公司 一种用于amoled显示器的像素补偿电路
KR102043980B1 (ko) * 2013-05-13 2019-11-14 삼성디스플레이 주식회사 화소 및 이를 이용한 유기전계발광 표시장치
CN103440843B (zh) * 2013-08-07 2016-10-19 京东方科技集团股份有限公司 一种抑制老化的oled交流驱动电路、驱动方法及显示装置
CN103985352B (zh) * 2014-05-08 2017-03-08 京东方科技集团股份有限公司 补偿像素电路及显示装置
CN203812537U (zh) * 2014-05-08 2014-09-03 京东方科技集团股份有限公司 补偿像素电路及显示装置
CN104157240A (zh) * 2014-07-22 2014-11-19 京东方科技集团股份有限公司 像素驱动电路、驱动方法、阵列基板及显示装置
KR102248872B1 (ko) * 2014-09-10 2021-05-07 엘지디스플레이 주식회사 유기전계발광표시장치
TWI533278B (zh) * 2014-10-31 2016-05-11 友達光電股份有限公司 畫素結構及其驅動方法

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111292676A (zh) * 2018-11-20 2020-06-16 群创光电股份有限公司 电子装置
TWI750049B (zh) * 2021-02-26 2021-12-11 友達光電股份有限公司 畫素驅動電路

Also Published As

Publication number Publication date
TW201638921A (zh) 2016-11-01
US20160307504A1 (en) 2016-10-20
CN104978926A (zh) 2015-10-14
US9842539B2 (en) 2017-12-12

Similar Documents

Publication Publication Date Title
TWI543143B (zh) 像素控制電路及像素陣列控制電路
TWI566222B (zh) 顯示裝置及其控制方法
TWI416466B (zh) Image display device and image display method
TWI417840B (zh) 畫素電路、主動式矩陣有機發光二極體顯示器及畫素電路之驅動方法
CN108172170B (zh) 一种触发驱动电路及有机发光显示装置
TW201721619A (zh) 畫素電路及其驅動方法
TWI396161B (zh) 顯示裝置與其驅動方法
US8648848B2 (en) Display device and displaying method thereof, and driving circuit for current-driven device
TWI492206B (zh) 電激發光畫素電路
TWI447695B (zh) 有機電致發光放射部之驅動方法
TW200813954A (en) Image display apparatus
WO2020233590A1 (zh) 电压控制电路及电源电压控制方法、显示装置
TW200907906A (en) Method for uneven light emission correction of organic EL panel and display correction circuit of organic EL panel
US11094252B2 (en) Display-driving method and a display apparatus
CN102693696B (zh) 像素电路结构及驱动像素电路结构的方法
JP2014219516A (ja) 画素回路及びその駆動方法
KR102067222B1 (ko) 유기발광표시장치
TW201314656A (zh) 畫素電路及其驅動方法
US20100033510A1 (en) Image pickup apparatus and method of driving the same
JP2001042826A (ja) アクティブマトリクス型発光パネル及び表示装置
US20100328366A1 (en) Display device and display method
TW201030705A (en) Image display apparatus and method of driving the image display apparatus
KR102304599B1 (ko) 유기전계 발광표시장치 및 이의 구동방법
JP2015184633A (ja) 表示装置及び表示装置の駆動方法
KR101906419B1 (ko) 유기전계발광표시장치와 이의 구동방법