KR100905350B1 - 인터리빙을 위한 시스템 및 방법 - Google Patents

인터리빙을 위한 시스템 및 방법 Download PDF

Info

Publication number
KR100905350B1
KR100905350B1 KR1020077004507A KR20077004507A KR100905350B1 KR 100905350 B1 KR100905350 B1 KR 100905350B1 KR 1020077004507 A KR1020077004507 A KR 1020077004507A KR 20077004507 A KR20077004507 A KR 20077004507A KR 100905350 B1 KR100905350 B1 KR 100905350B1
Authority
KR
South Korea
Prior art keywords
slot
channel
interlace
bits
subcarriers
Prior art date
Application number
KR1020077004507A
Other languages
English (en)
Other versions
KR20070048202A (ko
Inventor
마이클 마오 왕
푸윤 링
라마스와미 무랄리
라지브 비자얀
Original Assignee
콸콤 인코포레이티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 콸콤 인코포레이티드 filed Critical 콸콤 인코포레이티드
Publication of KR20070048202A publication Critical patent/KR20070048202A/ko
Application granted granted Critical
Publication of KR100905350B1 publication Critical patent/KR100905350B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0071Use of interleaving
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01RELECTRICALLY-CONDUCTIVE CONNECTIONS; STRUCTURAL ASSOCIATIONS OF A PLURALITY OF MUTUALLY-INSULATED ELECTRICAL CONNECTING ELEMENTS; COUPLING DEVICES; CURRENT COLLECTORS
    • H01R24/00Two-part coupling devices, or either of their cooperating parts, characterised by their overall structure
    • H01R24/38Two-part coupling devices, or either of their cooperating parts, characterised by their overall structure having concentrically or coaxially arranged contacts
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/27Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/27Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques
    • H03M13/2703Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques the interleaver involving at least two directions
    • H03M13/271Row-column interleaver with permutations, e.g. block interleaving with inter-row, inter-column, intra-row or intra-column permutations
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/27Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques
    • H03M13/2757Interleaver with an interleaving rule not provided for in the subgroups H03M13/2703 - H03M13/2753
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/27Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques
    • H03M13/276Interleaving address generation
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/27Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques
    • H03M13/2771Internal interleaver for turbo codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0041Arrangements at the transmitter end
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0064Concatenated codes
    • H04L1/0066Parallel concatenated codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/007Unequal error protection
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/003Arrangements for allocating sub-channels of the transmission path
    • H04L5/0044Arrangements for allocating sub-channels of the transmission path allocation of payload
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/003Arrangements for allocating sub-channels of the transmission path
    • H04L5/0078Timing of allocation
    • H04L5/0082Timing of allocation at predetermined intervals
    • H04L5/0083Timing of allocation at predetermined intervals symbol-by-symbol
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/0202Channel estimation
    • H04L25/0224Channel estimation using sounding signals
    • H04L25/0226Channel estimation using sounding signals sounding signals per se
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2602Signal structure
    • H04L27/2605Symbol extensions, e.g. Zero Tail, Unique Word [UW]
    • H04L27/2607Cyclic extensions
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2602Signal structure
    • H04L27/261Details of reference signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2626Arrangements specific to the transmitter only
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2647Arrangements specific to the receiver only
    • H04L27/2655Synchronisation arrangements
    • H04L27/2656Frame synchronisation, e.g. packet synchronisation, time division duplex [TDD] switching point detection or subframe synchronisation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2647Arrangements specific to the receiver only
    • H04L27/2655Synchronisation arrangements
    • H04L27/2662Symbol synchronisation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/0001Arrangements for dividing the transmission path
    • H04L5/0003Two-dimensional division
    • H04L5/0005Time-frequency
    • H04L5/0007Time-frequency the frequencies being orthogonal, e.g. OFDM(A), DMT
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/003Arrangements for allocating sub-channels of the transmission path
    • H04L5/0042Arrangements for allocating sub-channels of the transmission path intra-user or intra-terminal allocation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/003Arrangements for allocating sub-channels of the transmission path
    • H04L5/0048Allocation of pilot signals, i.e. of signals known to the receiver

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Physics & Mathematics (AREA)
  • Probability & Statistics with Applications (AREA)
  • Theoretical Computer Science (AREA)
  • Error Detection And Correction (AREA)
  • Mobile Radio Communication Systems (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)
  • Radio Transmission System (AREA)
  • Transmission Systems Not Characterized By The Medium Used For Transmission (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
  • Dc Digital Transmission (AREA)

Abstract

시간 다이버시티를 위한 시스템 및 방법은 인터리빙을 이용한다. 송신기와 수신기 모두의 동작을 간소화하기 위해, 소정 OFDM 심벌 시간에 슬롯에서 인터레이스로의 매핑을 결정하는 식이 사용될 수 있다.

Description

인터리빙을 위한 시스템 및 방법{SYSTEM AND METHOD FOR INTERLEAVING}
U.S.C. §119에 의거한 우선권 주장 본 특허출원은 "OFDM 무선 통신 시스템에서의 채널 인터리빙 방법"이라는 명칭으로 2004년 7월 29일자 제출된 예비 출원 60/592,999호에 대한 우선권을 주장하며, 이는 본 출원인에게 양도되었으며, 이로써 본원에 특별히 참조로 통합된다.
개시된 본 실시예들은 일반적으로 무선 통신에 관한 것으로, 보다 구체적으로는 무선 통신 시스템에서의 채널 인터리빙에 관한 것이다.
직교 주파수 분할 다중화(OFDM)는 고속 디지털 신호들을 방송하기 위한 기술이다. OFDM 시스템에서, 하나의 고속 데이터 스트림은 여러 개의 병렬 저속 서브 스트림으로 분할되고, 각 서브 스트림은 각각의 부반송파 주파수를 변조하는데 사용된다. 본 발명은 직교 진폭 변조에 관하여 설명하지만, 위상 편이 키잉 변조 시스템에 동등하게 적용될 수 있다는 점에 유의해야 한다.
OFDM 시스템에 사용되는 변조 기술은 직교 진폭 변조(QAM)라 하며, 반송파 주파수의 위상 및 진폭 모두 변조된다. QAM 변조에서, 다수의 데이터 비트로부터 복소 QAM 심벌들이 생성되며, 각 심벌은 실수항 및 허수항을 포함하고, 각 심벌은 그 심벌이 생성된 다수의 데이터 비트를 나타낸다. 복소 평면에 의해 도표로 표현될 수 있는 패턴으로 다수의 QAM 비트가 함께 전송된다. 통상적으로, 패턴은 "성상도(constellation)"라 한다. QAM 변조를 이용함으로써, OFDM 시스템이 그 효율을 향상시킬 수 있다.
신호가 방송되면 하나 이상의 경로에 의해 신호가 수신기에 전파될 수 있다. 예를 들어, 단일 송신기로부터의 신호가 일직선을 따라 수신기에 전파될 수 있고, 물체에서 반사되어 다른 경로를 따라 수신기에 전파될 수도 있다. 더욱이, 시스템이 소위 "셀룰러" 방송 기술을 이용하여 스펙트럼 효율을 높이면, 수신하려는 신호가 하나 이상의 송신기에 의해 방송될 수도 있게 된다. 그러므로 하나 이상의 경로를 따라 동일한 신호가 수신기에 전송될 것이다. 이러한 신호의 병렬 전파는 인공(즉, 하나 이상의 송신기로부터 동일한 신호를 방송함으로써 발생)이든 자연 그대로(즉, 에코에 의해 발생)이든 "다중 경로"라 한다. 셀룰러 디지털 방송은 스펙트럼 효율적이지만, 다중 경로 요건을 효과적으로 다루기 위한 준비가 이루어져야 한다는 점이 쉽게 인식될 수 있다.
다행히, (상술한 바와 같이, 셀룰러 방송 기술이 사용될 때 일어나야 하는) 다중 경로 상태에 직면하여 QAM 변조를 이용하는 OFDM 시스템은 단일 반송파 주파수만이 사용되는 QAM 변조 기술보다 더 효과적이다. 특히, 단일 반송파 QAM 시스템에서, 제 1 경로만큼 강한 에코를 갖는 채널들을 등화하기 위해 복소 등화기가 사용되어야 하며, 이러한 등화는 실행이 어렵다. 이와 달리, OFDM 시스템에서는 각 심벌의 맨 앞에 적절한 길이의 보호 구간을 삽입함으로써 복소 등화기의 필요성이 전부 간단히 없어질 수 있다. 따라서 다중 경로 상태가 예상될 때 QAM 변조를 이용하는 OFDM 시스템이 바람직하다.
통상의 트렐리스 부호화 방식에서, 데이터 스트림은 컨볼루션 인코더에 의해 인코딩된 다음, 연속한 비트들은 QAM 심벌이 될 비트 그룹으로 조합된다. 그룹에 여러 비트가 있으며, 그룹당 비트 수는 정수 "m"으로 정의된다(따라서 각 그룹은 "m-ary" 차원을 갖는 것으로 언급된다). "m" 값은 더 클 수도 있고 더 작을 수도 있지만 통상적으로 4, 5, 6 또는 7이다.
비트들을 다수 비트 심벌들로 그룹화한 후 심벌들이 인터리빙된다. "인터리빙"은 심벌 스트림이 차례로 재배열됨으로써 채널 열화에 의해 발생하는 잠재적 에러를 랜덤화하는 것을 의미한다. 예시를 위해, 5 워드가 전송될 것으로 가정한다. 인터리빙되지 않은 신호의 전송중 일시적인 채널 장애가 일어나면, 채널 장애가 줄기 전에 전체 워드가 분실될 수 있고, 분실된 워드에 의해 어떤 정보가 전달되었는지를 알 수 없다면 곤란할 수 있다.
이에 반해, 전송 전에 5 워드의 문자들이 순차적으로 재배열(즉, 인터리빙)되고 채널 장애가 발생한다면, 여러 문자, 아마도 워드당 한 문자가 손실될 수 있다. 그러나 여러 워드에서 문자들을 놓치지만, 재배열된 문자들의 디코딩시 5 워드 모두 나타나게 된다. 이러한 상황에서, 디지털 디코더가 데이터를 사실상 그대로 복원하는 것은 비교적 쉽다는 점이 쉽게 인식될 것이다. m-ary 심벌들의 인터리빙 후 심벌들은 상술한 QAM 원리를 이용하여 복소 심벌들에 매핑되고, 각각의 부반송파 채널로 다중화되어 전송된다.
도 1a는 일 실시예에 따른 채널 인터리버를 나타낸다.
도 1b는 다른 실시예에 따른 채널 인터리버를 나타낸다.
도 2a는 일 실시예에 따른 인터리빙 버퍼에 배치된 터보 패킷의 코드 비트들을 나타낸다.
도 2b는 일 실시예에 따른 N/m 행 × m 열 행렬로 배열된 인터리버 버퍼를 나타낸다.
도 3은 일 실시예에 따른 인터리빙된 인터레이스 테이블을 나타낸다.
도 4는 일 실시예에 따른 채널화 도표를 나타낸다.
도 5는 일 실시예에 따라 전부 1인 시프팅 시퀀스로 특정 슬롯에 대한 긴 구간의 양호 및 불량 채널 추정이 되는 채널화 도표를 나타낸다.
도 6은 전체 2 시프팅 시퀀스로 고르게 흩어진 양호 및 불량 채널 추정 인터레이스가 되는 채널화 도표를 나타낸다.
도 7은 일 실시예에 따라 인터리빙을 구현하도록 구성된 무선 장치를 나타낸다.
실시예에서, 채널 인터리버는 비트 인터리버 및 심벌 인터리버를 포함한다. 도 1은 두 가지 타입의 채널 인터리빙 방식을 나타낸다. 두 방식 모두 비트 인터리빙 및 인터레이싱을 이용하여 최대 채널 다이버시티를 달성한다.
도 1a는 일 실시예에 따른 채널 인터리버를 나타낸다. 도 1b는 다른 실시예에 따른 채널 인터리버를 나타낸다. 도 1b의 인터리버는 비트 인터리버만을 사용하여 m-ary 변조 다이버시티를 달성하고, 2차원 인터리빙된 인터레이스 테이블 및 런타임 슬롯-인터레이스 매핑을 이용하여 명시된 심벌 인터리빙 필요 없이 더 나은 인터리빙 성능을 제공하는 주파수 다이버시티를 달성한다.
도 1a는 비트 인터리빙 블록(104)에 입력되는 터보 코딩된 비트들(102)을 나타낸다. 비트 인터리빙 블록(104)은 인터리빙된 비트들을 출력하고, 이는 성상도 심벌 매핑 블록(106)에 입력된다. 성상도 심벌 매핑 블록(106)은 성상도 심벌 매핑된 비트들을 출력하고, 이들은 성상도 심벌 인터리빙 블록(108)에 입력된다. 성상도 심벌 인터리빙 블록(108)은 성상도 심벌 인터리빙된 비트들을 채널화 블록(110)으로 출력한다. 채널화 블록(110)은 인터레이스 테이블(112)을 이용하여 성상도 심벌 인터리빙된 비트들을 인터레이싱하고 OFDM 심벌들(114)을 출력한다.
도 1b는 비트 인터리빙 블록(154)에 입력되는 터보 코딩된 비트들(152)을 나타낸다. 비트 인터리빙 블록(154)은 인터리빙된 비트들을 출력하고, 이는 성상도 심벌 매핑 블록(156)에 입력된다. 성상도 심벌 매핑 블록(156)은 성상도 심벌 매핑된 비트들을 출력하고, 이들은 채널화 블록(158)에 입력된다. 채널화 블록(158)은 인터리빙된 인터레이스 테이블 및 동적 슬롯-인터레이스 매핑(160)을 이용하여 성상도 심벌 인터리빙된 비트들을 채널화하고 OFDM 심벌들(162)을 출력한다.
변조 다이버시티를 위한 비트 인터리빙
도 1b의 인터리버는 비트 인터리빙(154)을 이용하여 변조 다이버시티를 달성한다. 터보 패킷의 코드 비트들(152)은 인접 코드 비트들이 서로 다른 성상도 심벌들에 매핑되는 패턴으로 인터리빙된다. 예를 들어, 2m-Ary 변조를 위해 N 비트 인터리버 버퍼가 N/m개의 블록으로 분할된다. 도 2a(상단)에 나타낸 바와 같이, 인접한 코드 비트들이 인접한 블록에 순차적으로 기입된 다음, 버퍼의 맨 처음부터 끝까지 순서대로 하나씩 판독된다. 이는 인접한 코드 비트들이 확실히 서로 다른 성상도 심벌에 매핑되게 한다. 마찬가지로, 도 2b(하단)에 나타낸 바와 같이, 인터리버 버퍼는 N/m 행 × m 열 행렬로 배열된다. 코드 비트들은 한 열씩 버퍼에 기입되고 한 행씩 판독된다. 성상도 심벌의 특정 비트들이 매핑에 따라 16QAM에 대한 다른 비트보다 신뢰성 있다는, 예를 들어 제 1 및 제 3 비트가 제 2 및 제 4 비트보다 신뢰성 있다는 사실로 인해 인접한 코드 비트가 성상도 심벌의 동일 비트 위치에 매핑되는 것을 피하기 위해, 왼쪽에서 오른쪽으로, 대안으로 오른쪽에서 왼쪽으로 행들이 판독된다.
도 2a는 일 실시예에 따른 인터리빙 버퍼(204)에 배치된 터보 패킷(202)의 코드 비트들을 나타낸다. 도 2b는 일 실시예에 따른 비트 인터리빙 연산의 예이다. 도 2b에 나타낸 바와 같이 터보 패킷(250)의 코드 비트들이 인터리빙 버퍼(252)에 배치된다. 일 실시예에 따라, 제 2 및 제 3 열을 교환함으로써 인터리빙 버퍼(252)가 변환되고, 이로써 m=4인 인터리빙 버퍼(254)를 생성한다. 인터리빙 버퍼(254)로부터 터보 패킷(256)의 인터리빙된 코드 비트들이 판독된다.
간소화를 위해, 최고 변조 레벨이 16이고 코드 비트 길이가 항상 4로 나누어떨어진다면 일정한 m=4가 사용될 수 있다. 이 경우, QPSK에 대한 분리성을 개선하 기 위해, 가운데 두 행이 판독 전에 교환된다. 이 절차는 도 2b(하단)에 묘사된다. 임의의 두 열이 교환될 수 있다는 점이 당업자들에게 명백하다. 열들이 임의의 순서로 배치될 수 있다는 점 또한 당업자들에게 명백하다. 또한, 행들이 임의의 순서로 배치될 수 있다는 점이 당업자들에게 명백하다.
다른 실시예에서는, 첫 번째 단계로서 터보 패킷(202)의 코드 비트들이 그룹들에 분배된다. 도 2a 및 도 2b 모두의 실시예 또한 코드 비트들을 그룹으로 분배한다는 점에 주목한다. 그러나 행이나 열을 간단히 교환하기보다는, 각 그룹의 코드 비트들은 각각의 소정 그룹에 대한 그룹 비트 순서에 따라 셔플링된다. 따라서 그룹으로 분배된 후 16 코드 비트의 네 그룹의 순서는 그룹들의 간단한 선형 배열을 이용하여 {1, 5, 9, 13} {2, 6, 10, 14} {3, 7, 11, 15} {4, 8, 12, 16}이 되고, 셔플링 후 16 코드 비트의 네 그룹의 순서는 {13, 9, 5, 1} {2, 10, 6, 14} {11, 7, 15, 3} {12, 8, 4, 16}일 수 있다. 행 또는 열의 교환은 이러한 그룹 내 셔플링의 회귀하는(regressive) 경우가 된다는 점에 유의한다.
주파수 다이버시티를 위한 인터리빙된 인터레이스
일 실시예에 따르면, 채널 인터리버는 성상도 심벌 인터리빙에 대한 인터리빙된 인터레이스를 이용하여 주파수 다이버시티를 달성한다. 이는 명시된 성상도 심벌 인터리빙의 필요성을 없앤다. 인터리빙은 두 레벨로 수행된다:
· 내부 또는 인트라 인터레이스 인터리빙: 일 실시예에서, 인터레이스의 500개의 부반송파가 비트 리버설(bit-reversal) 방식으로 인터리빙된다.
· 사이 또는 인터 인터레이스 인터리빙: 일 실시예에서, 비트 리버설 방식으로 8개의 인터레이스가 인터리빙된다.
부반송파의 수는 500개 이외일 수 있다는 점이 당업자들에게 명백할 것이다. 인터레이스 수는 8개 이외일 수 있다는 점이 당업자에게 명백할 수 있다.
500은 2의 거듭제곱이 아니기 때문에 실시예에 따라 감소 세트(reduced-set) 비트 리버설 연산이 사용될 수 있다는 점에 주목한다. 다음 코드가 연산을 나타낸다:
vector<int> reducedSetBitRev(int n)
{
int m=exponent(n);
vector<int> y(n);
for (int i=0, j=0; i<n; i++, j++)
{
int k;
for (; (k=bitRev(j, m))>=n; j++);
y[i]=k;
}
return y;
}
여기서 n=500, m은 8인 2m > n이 되는 최소 정수이며, bitRev는 규칙적인 비트 리버설 연산이다.
도 3에 나타낸 바와 같이, 일 실시예에 따라 데이터 채널의 성상도 심벌 시퀀스의 심벌들은 인터레이스 테이블을 이용하여 채널화기에 의해 결정된 지정된 슬롯 인덱스에 따라, 순차적 선형 방식으로 해당 부반송파에 매핑된다.
도 3은 일 실시예에 따라 인터리빙된 인터레이스 테이블을 나타낸다. 터보 패킷(302), 성상도 심벌(304) 및 인터리빙된 인터레이스 테이블(306)이 도시된다. 또한, 인터레이스 0(308), 인터레이스 4(310), 인터레이스 2(312), 인터레이스 6(314), 인터레이스 1(316), 인터레이스 5(318), 인터레이스 3(320) 및 인터레이스 7(322)이 도시된다.
일 실시예에서, 8개의 인터레이스 중 하나가 파일럿에 사용되는데, 즉 인터레이스 2 및 인터레이스 6이 파일럿에 선택적으로 사용된다. 그 결과, 채널화기는 스케줄링을 위해 7개의 인터레이스를 사용할 수 있다. 편의상, 채널화기는 스케줄링 유닛으로서 슬롯을 사용한다. 슬롯은 OFDM 심벌의 하나의 인터레이스로서 정의된다. 특정 인터레이스에 슬롯을 매핑하기 위해 인터레이스 테이블이 사용된다. 8개의 인터레이스가 사용되기 때문에 8개의 슬롯이 있다. 채널화에 사용하기 위해 7개의 슬롯을 챙기고 파일럿을 위해 하나의 슬롯을 챙긴다. 보편성의 손해 없이, 수직축이 슬롯 인덱스(402)이고 수평축이 OFDM 심벌 인덱스(404)이며, 굵은 기재는 OFDM 심벌 시간에 해당 슬롯에 지정된 인터레이스 인덱스인 도 4에 나타낸 바와 같이, 파일럿에 슬롯 0이 사용되고 채널화에 슬롯 1 ~ 7이 사용된다.
도 4는 일 실시예에 따른 채널화 도표를 나타낸다. 도 4는 스케줄러(406)에 예약된 슬롯 인덱스 및 파일럿(408)에 예약된 슬롯 인덱스를 나타낸다. 굵은 기재는 인터레이스 인덱스 번호이다. 정사각형 안의 숫자는 파일럿에 인접하며 이에 따라 양호한 채널 추정치를 갖는 인터레이스이다.
정사각형으로 둘러싸인 숫자는 파일럿에 인접하며 이에 따라 양호한 채널 추정치를 갖는 인터레이스이다. 스케줄러는 항상 상당량의 연속한 슬롯 및 OFDM 심벌을 데이터 채널에 할당하기 때문에, 인터-인터레이스 인터리빙으로 인해 데이터 채널에 할당되는 연속한 슬롯들이 불연속 인터레이스에 매핑될 것임이 명백하다. 더 큰 주파수 다이버시티 이득이 달성될 수 있다.
그러나 이러한 정적 할당(즉, 슬롯-물리적 인터레이스 매핑 테이블1은 시간에 따라 변하지 않는다)은 한 가지 문제를 겪는다. 즉, (직사각형을 가정한) 데이터 채널 할당 블록이 다수의 OFDM 심벌을 차지하면, 데이터 채널에 할당된 인터레이스가 시간에 따라 변하지 않아 주파수 다이버시티가 손실된다. 해결책은 단순히 스케줄러 인터레이스 테이블(즉, 파일럿 인터레이스를 제외한)을 OFDM 심벌마다 주기적으로 이동시키는 것이다.
도 5는 OFDM 심벌마다 한 번씩 스케줄러 인터레이스 테이블을 이동시키는 연산을 나타낸다. 이 방식은 정적 인터레이스 할당 문제를 성공적으로 해결하는데, 즉 다른 OFDM 심벌 시간에 특정 슬롯이 서로 다른 인터레이스에 매핑된다.
도 5는 일 실시예에 따라 전부 1인 시프팅 시퀀스로 특정 슬롯(502)에 대한 긴 구간의 양호 및 불량 채널 추정치들을 얻게 되는 채널화 도표를 나타낸다. 도 5는 스케줄러(506)에 예약된 슬롯 인덱스 및 파일럿(508)에 예약된 슬롯 인덱스를 나타낸다. 슬롯 심벌 인덱스(504)는 수평 축에 나타낸다.
그러나 양호한 채널 추정치를 갖는 짧은 구간의 인터레이스 및 불량 채널 추정치를 갖는 짧은 구간의 인터레이스의 바람직한 패턴과 달리 불량 채널 추정치를 갖는 긴 구간의 인터레이스에 이어 양호한 채널 추정치를 갖는 4개의 연속한 인터레이스가 슬롯에 할당되는 점에 주목한다. 도면에서, 파일럿 인터레이스에 인접한 인터레이스는 정사각형으로 표시된다. 긴 구간의 양호 및 불량 채널 추정 문제에 대한 해결책은 전부 1인 시퀀스 이외의 시프팅 시퀀스를 이용하는 것이다. 이 작업을 이행하는데 사용될 수 있는 많은 시퀀스가 있다. 가장 간단한 시퀀스는 전부 2인 시퀀스이며, 다시 말하면 스케줄러 인터레이스 테이블이 OFDM 심벌당 1번 대신 2번 이동한다. 그 결과는 도 6에 나타내며, 이는 채널화기 인터레이스 패턴을 상당히 개선한다. 이 패턴은 2 × 7 = 14 OFDM 심벌마다 반복되며, 2는 파일럿 인터레이스 스태거링(staggering) 주기이고 7은 채널화기 인터레이스 시프팅 주기이다. 1스케줄러 슬롯 테이블은 파일럿 슬롯을 포함하지 않는다.
송신기와 수신기 모두의 동작을 간소화하기 위해, 소정 OFDM 심벌 시간에 슬롯에서 인터레이스로의 매핑을 결정하는 간단한 식이 사용될 수 있으며,
Figure 112007016451884-pct00001
· N = I - 1은 트래픽 데이터 스케줄링에 사용되는 인터레이스의 수이고, 여기서 I는 총 인터레이스 수이며;
· 파일럿 인터레이스를 제외한 i ∈ {0, 1, … , I - 1}는 OFDM 심벌(t)에서 슬롯(s)이 매핑되는 인터레이스 인덱스이고;
· t = 0, 1, … , T - 1은 수퍼 프레임에서의 OFDM 심벌 인덱스이며, 여기서 T는 프레임2에서의 총 OFDM 심벌 수이고;
· s = 1, 2, … , S - 1은 슬롯 인덱스이며, 여기서 S는 총 슬롯 수이고;
· R은 OFDM 심벌당 시프트 수이며;
·
Figure 112007016451884-pct00002
은 감소 세트 비트 리버설 연산자이다. 즉, 파일럿에 의해 사용되는 인터레이스는 비트 리버설 연산에서 제외된다. 2현재 설계에서 프레임의 OFDM 심벌 수는 14로 나누어떨어지지 않기 때문에 프레임 대신 수퍼 프레임에서의 OFDM 심벌 인덱스가 프레임들에 대한 추가 다이버시티를 제공한다.
예: 일 실시예에서, I=8, R=2이다. 대응하는 슬롯-인터레이스 매핑 식은
Figure 112007016451884-pct00003
이고, 여기서
Figure 112007016451884-pct00004
는 다음 테이블에 대응한다:
Figure 112007016451884-pct00005
이 테이블은 다음 코드에 의해 생성될 수 있다:
int reducedSetBitRev(int x, int exclude, int n)
{
int m=exponent(n);
int y;
for (int i=0, j=0; i<=x; i++, j++)
{
for (; (y=bitRev(j, m))==exclude; j++);
}
return y;
}
여기서 m=3이고 bitRev는 규칙적인 비트 리버설 연산이다.
OFDM 심벌 t=11의 경우, 파일럿은 인터레이스 6을 사용한다. 슬롯과 인터레이스 간의 매핑은 다음과 같아진다:
· 슬롯 1은
Figure 112007016451884-pct00006
의 인터레이스에 매핑;
· 슬롯 2는
Figure 112007016451884-pct00007
의 인터레이스에 매핑;
· 슬롯 3은
Figure 112007016451884-pct00008
의 인터레이스에 매핑;
· 슬롯 4는
Figure 112007016451884-pct00009
의 인터레이스에 매핑;
· 슬롯 5는
Figure 112007016451884-pct00010
의 인터레이스에 매핑;
· 슬롯 6은
Figure 112007016451884-pct00011
의 인터레이스에 매핑;
· 슬롯 7은
Figure 112007016451884-pct00012
의 인터레이스에 매핑.
결과적인 매핑은 도 6의 매핑과 일치한다. 도 6은 전체 2 시프팅 시퀀스로 고르게 흩어진 양호 및 불량 채널 추정 인터레이스가 되는 채널화 도표를 나타낸다.
일 실시예에 따르면, 인터리버에는 다음의 특징들이 있다:
비트 인터리버는 코드 비트들은 서로 다른 변조 심벌로 인터리빙함으로써 m-Ary 변조 다이버시티를 이용하도록 설계된다;
"심벌 인터리빙"은 INTRA-인터레이스 인터리빙 및 INTER-인터레이스 인터리빙에 의해 주파수 다이버시티를 달성하도록 설계된다;
OFDM 심벌마다 슬롯-인터레이스 매핑 테이블을 변경함으로써 추가 주파수 다 이버시티 이득 및 채널 추정 이득이 달성된다. 이 목적을 달성하기 위해 간단한 회전 시퀀스가 제안된다.
도 7은 일 실시예에 따라 인터리빙을 구현하도록 구성된 무선 장치를 나타낸다. 무선 장치(702)는 안테나(704), 듀플렉서(706), 수신기(708), 송신기(710), 프로세서(712) 및 메모리(714)를 포함한다. 프로세서(712)는 실시예에 따라 인터리빙을 수행할 수 있다. 프로세서(712)는 버퍼 또는 데이터 구조에 대한 메모리(714)를 사용하여 그 동작을 수행한다.
첨부된 챕터는 추가 실시예들의 상세를 설명한다.
당업자들은 다양한 여러 기술 및 방법을 이용하여 정보 및 신호들이 표현될 수 있는 것으로 이해할 것이다. 예를 들어, 상기 설명 전반에 걸쳐 언급될 수 있는 데이터, 명령, 지시, 정보, 신호, 비트, 심벌 및 칩은 전압, 전류, 전자파, 자기장 또는 입자, 광전계 또는 입자, 또는 이들의 조합으로 표현될 수 있다.
당업자들은 본원에 개시된 예시들과 관련하여 설명된 각종 예시적 논리 블록, 모듈, 회로 및 알고리즘 단계들이 전자 하드웨어, 컴퓨터 소프트웨어 또는 이 둘의 결합으로서 구현될 수 있는 것으로 인식한다. 하드웨어 및 소프트웨어의 호환성을 명확하게 설명하기 위해, 각종 예시적인 컴포넌트, 블록, 모듈, 회로 및 단계들은 일반적으로 그 기능 면에서 상술하였다. 이러한 기능이 하드웨어로 구현되는지 소프트웨어로 구현되는지는 전체 시스템에 부과된 특별한 응용 및 설계 압박에 좌우된다. 당업자들은 상술한 기능을 특정 응용마다 다양한 방법으로 구현할 수 있지만, 이러한 구현에 관한 결정이 본 발명의 범위를 벗어나게 하는 것으로 해 석되지 않아야 한다.
본원에 개시된 예시들과 관련하여 설명된 각종 예시적인 논리 블록, 모듈 및 회로는 본원에 기재된 기능들을 행하도록 설계된 범용 프로세서, 디지털 신호 프로세서(DSP), 주문형 집적 회로(ASIC), 현장 프로그램 가능 게이트 어레이(FPGA) 또는 다른 프로그램 가능 로직 디바이스, 이산 게이트 또는 트랜지스터 로직, 이산 하드웨어 컴포넌트, 또는 이들의 조합에 의해 구현 또는 수행될 수 있다. 범용 프로세서는 마이크로프로세서일 수도 있지만, 대안으로 프로세서는 임의의 종래 프로세서, 제어기, 마이크로컨트롤러 또는 상태 머신일 수도 있다. 프로세서는 또한 연산 장치들의 조합, 예를 들어 DSP와 마이크로프로세서의 조합, 다수의 마이크로프로세서, DSP 코어와 관련된 하나 이상의 마이크로프로세서, 또는 이러한 구성의 임의의 다른 조합으로 구현될 수도 있다.
본원에 개시된 실시예들과 관련하여 설명된 방법 또는 알고리즘의 단계들은 하드웨어에 직접, 또는 프로세서에 의해 실행된 소프트웨어 모듈에, 또는 이 둘의 조합에 구현될 수도 있다. 소프트웨어 모듈은 RAM 메모리, 플래시 메모리, ROM 메모리, EPROM 메모리, EEPROM 메모리, 레지스터, 하드디스크, 착탈식 디스크, CD-ROM, 또는 공지된 임의의 다른 형태의 저장 매체에 상주할 수 있다. 예시적인 저장 매체는 프로세서와 결합하여 프로세서가 저장 매체로부터 정보를 판독하고 저장 매체에 정보를 기록할 수 있다. 대안으로, 저장 매체는 프로세서에 통합될 수도 있다. 프로세서 및 저장 매체는 ASIC에 상주할 수 있다. ASIC는 사용자 단말에 상주할 수도 있다. 대안으로, 프로세서 및 저장 매체는 사용자 단말에 개별 구성 요소로서 상주할 수도 있다.
개시된 실시예들의 상기 설명은 당업자들이 본 발명을 제작하거나 사용할 수 있도록 제공된다. 이들 실시예에 대한 다양한 변형이 당업자들에게 명백하며, 본원에 정의된 일반 원리들은 본 발명의 진의 또는 범위를 벗어나지 않으면서 다른 실시예들에 적용될 수 있다. 따라서 본 발명은 여기서 나타낸 실시예들에 한정되는 것이 아니라 본원에 개시된 원리 및 신규 특징들에 부합하는 가장 넓은 범위에 따르는 것이다.
5 물리층
이 섹션은 FLO 물리층의 사양을 포함한다.
5.1 물리층 패킷
5.1.1 개요
물리층의 송신 단위는 물리층 패킷이다. 물리층 패킷은 1000 비트 길이를 갖는다. 물리층 패킷은 하나의 MAC 계층 패킷을 운반한다.
5.1.2 물리층 패킷 포맷
물리층 패킷은 다음 포맷을 사용한다:
Figure 112007016451884-pct00013
MAC 계층 패킷 - OIS로부터의 MAC 계층 패킷, 데이터
또는 제어 채널 MAC 프로토콜
FCS - 프레임 체크 시퀀스(5.1.4 참고)
예약 - FLO 네트워크는 이 필드를 0으로 설
정한다. FLO 장치는 이 필드를 무
시한다.
TAIL - 인코더 테일 비트. 이 필드는 모두
0으로 설정된다.
도 5.1.2-1은 물리층 패킷의 포맷을 설명한다.
Figure 112007016451884-pct00014
도 5.1.2-1 물리층 패킷 포맷
5.1.3 비트 전송 순서
물리층 패킷의 각 필드는 처음에 최상위 비트(MSB)가 전송되고 마지막에 최하위 비트(LSB)가 전송되도록 차례로 전송된다. MSB는 문서의 도면들에서 가장 왼쪽 비트이다.
5.1.4 FCS 비트의 연산
여기서 설명하는 FCS 연산은 물리층 패킷의 FCS 필드를 계산하는데 사용된다.
FCS는 다음과 같은 표준 CRC-CCITT 생성기 다항식을 이용하여 계산된 CRC이다:
g(x) = x16 + x12 - x5 + 1
FCS는 도 5.1.4-1에 나타낸 것과 같이 다음의 프로시저에 따라 계산된 값과 같다:
· 모든 시프트 레지스터 엘리먼트가 '1'19로 초기화된다.
· 스위치들은 올라간 위치로 설정된다.
· 레지스터는 FCS, 예약 및 테일 비트를 제외하고 물리층 패킷의 비트마다 한 번씩 클록된다. 물리층 패킷은 MSB에서부터 LSB로 판독된다.
· 스위치들은 내려간 위치로 설정되어 출력은 '0'을 갖는 모듈로-2 덧셈이고 연속한 시프트 레지스터 입력들은 '0'이다.
· 레지스터는 16 FCS 비트에 대해 추가 16회 클록된다.
· 출력 비트들은 예약 및 테일 필드를 제외한 물리층 패킷의 모들 필드를 구성한다.
19레지스터를 1로 초기화하는 것은 모두 0인 데이터에 대한 CRC가 0이 아니게 한다.
Figure 112007016451884-pct00015
도 5.1.4-1 물리층 패킷에 대한 FCS 연산
5.2 FLO 네트워크 요건
이 섹션은 FLO 네트워크 장비 및 동작에 지정된 요건을 정의한다.
5.2.1 송신기
다음 요건은 FLO 네트워크 송신기에 적용된다.
5.2.1.1 주파수 파라미터
5.2.1.1.1 송신 주파수
송신기는 8개의 6 ㎒ 광대역20 중 하나로 동작한다. 각각의 6 ㎒ 광대역 송신 할당은 FLO RF 채널이라 한다. 각각의 FLO RF 채널은 인덱스 j ∈ {1, 2,…, 8}로 표기된다. 각각의 FLO RF 채널 인덱스에 대한 송신 대역 및 대역 중심 주파수는 표 5.2.1.1.1-1에 지정된 것과 같다.
표 5.2.1.1.1-1 FLO RF 채널 번호 및 송신 대역 주파수
Figure 112007016451884-pct00016
20FLO 시스템은 또한 5, 7, 8 ㎒의 송신 대역폭을 지원한다(6.1 참고).
5.2.1.1.2 주파수 허용 오차
표 5.2.1.1.1-1에서 실제 송신 반송파 주파수와 지정된 송신 주파수 간의 최대 주파수 차는 대역 중심 주파수의 ±2×10-9 미만이다.
5.2.1.1.3 대역 내 스펙트럼 특성
TBD.
5.2.1.1.4 대역 외 스펙트럼 특성
TBD.
5.2.1.1.5 전력 출력 특성
송신 ERP는 46.98 dBW21 미만이다([3] 참고).
21이는 50 ㎾에 대응한다.
5.2.1.2 개요
에어 링크 상에서 사용되는 변조는 직교 주파수 분할 다중화(OFDM)이다. 최소 전송 간격은 하나의 OFDM 송신 심벌 주기에 대응한다. OFDM 송신 심벌은 개별적으로 변조된 많은 부반송파로 구성된다.
5.2.1.2.2 부반송파
FLO 시스템은 4096개의 부반송파를 사용하며, 이들 부반송파는 0 내지 4095로 번호가 매겨진다.
5.2.1.2.21 부반송파 그룹
부반송파들은 다음과 같이 2개의 개별 그룹으로 나누어진다:
5.2.1.2.2.1.1 보호 부반송파
4096개의 가용 부반송파 중 96개는 사용되지 않는다. 사용되지 않는 부반송파들은 보호 부반송파라 한다. 보호 부반송파에 대해서는 에너지가 전송되지 않는다. 0 내지 47, 2048, 4049 내지 4095로 번호가 매겨진 부반송파가 보호 부반송파로 사용된다.
5.2.1.2.2.1.2 활성 부반송파
활성 부반송파들은 인덱스 k ∈ (48…2047, 2049…4048}를 갖는 4000개의 부반송파로 이루어진 그룹이다.
각각의 활성 부반송파는 변조 심벌을 반송한다.
5.2.1.2.2.2 부반송파 간격
FLO 시스템에서, 4096개의 부반송파는 6 ㎒ FLO RF 채널의 중심에서 5.55 ㎒의 대역폭에 미친다. 부반송파 간격 (Δf)sc는 다음과 같이 주어진다:
Figure 112007016451884-pct00017
5.2.1.2.2.3 부반송파 주파수
k FLO RF 채널(표 5.2.1.1.1-1 참고)에서 인덱스 i를 갖는 부반송파의 주파수 fsc(k,i)는 다음 식에 따라 계산된다:
fsc(k,i) = fc(k)+(i-2048)×(Δf)sc
여기서 fc(k)는 제 k FLO RF 채널의 중심 주파수이고,
f)sc는 부반송파 간격이다.
5.2.1.2.2.4 부반송파 인터레이스
활성 부반송파들은 0 내지 7로 인덱싱된 8개의 인터레이스로 세분된다. 각 인터레이스는 500개의 부반송파로 구성된다. 인터레이스의 부반송파들은 주파수가 [8×(Δf)sc]㎐의 간격22을 두고 있으며, (Δf)sc는 부반송파 간격이다.
각 인터레이스의 부반송파들은 5.55 ㎒의 FLO RF 채널 대역폭에 미친다. 인덱스 i를 갖는 활성 부반송파는 인터레이스 I j 에 할당되며, 여기서 j = i mod 8이다. 각 인터레이스의 부반송파는 인덱스는 오름차순으로 순차적으로 배열된다. 인터레이스에서 부반송파의 번호는 0, 1,…, 499의 범위에 있다.
22인터레이스 0을 제외하면, 인덱스 2048을 갖는 부반송파가 사용되지 않기 때문에 이 인터레이스 중간의 두 부반송파는 16×(Δf)sc로 분리된다.
5.2.1.2.3 프레임 및 채널 구조
전송된 신호는 수퍼 프레임으로 구성된다. 각 수퍼 프레임은 1s와 같은 듀레이션(T SF )을 가지며, 1200개의 OFDM 심벌로 구성된다. 수퍼 프레임의 OFDM 심벌들은 0 내지 1199로 번호가 매겨진다. OFDM 심벌 간격(T s )은 833.33... ㎲이다. OFDM 심벌은 OFDM 이라 하는 다수의 시간 영역 기저대역 샘플로 구성된다. 이들 칩은 초당 5.55×106의 속도로 전송된다.
총 OFDM 심벌 간격(T s )은 네 부분으로 구성된다: 도 5.2.1.2.3-1에 나타낸 바와 같이, 듀레이션(T U )을 갖는 사용부, 듀레이션(T FGI )을 갖는 평탄한 보호 구간 및 양쪽에 듀레이션(T WGI )의 두 윈도우 구간. 연속한 OFDM 심벌 간에 T WGI 의 오버랩이 있다(도 5.2.1.2.11.3-1 참고).
유효 OFDM 심벌 간격은 T s = T WGI + T FGI + T U 이고,
Figure 112007016451884-pct00018
Figure 112007016451884-pct00019
도 5.2.1.2.3-1 OFDM 심벌 듀레이션
총 심벌 듀레이션은 T s ' = T s + T WGI
유효 OFDM 심벌 듀레이션은 이제부터 OFDM 심벌 간격이라 한다. OFDM 심벌 간격 동안, 변조 심벌이 각각의 활성 부반송파 상에서 운반된다.
FLO 물리층 채널(도 1.5-1 참고)은 TDM 파일럿 채널, FDM 파일럿 채널, OIS 채널 및 채널이다. TDM 파일럿 채널, OIS 채널 및 데이터 채널은 수퍼 프레임에 대해 시분할 다중화된다. FDM 파일럿 채널은 도 5.2.1.2.3-2에 나타낸 바와 같이 수퍼 프레임에 대해 OIS 채널 및 데이터 채널로 주파수 분할 다중화된다.
TDM 파일럿 채널은 TDM 파일럿 1 채널, 광역 식별 채널(WIC), 근거리 식별 채널(LIC), TDM 파일럿 2 채널, 트랜지션 파일럿 채널(TPC) 및 위치 결정 파일럿 채널(PPC)로 구성된다. TDM 파일럿 1 채널, WIC, LIC 및 TDM 파일럿 2 채널은 각각 하나의 OFDM 심벌에 미치며, 수퍼 프레임의 맨 처음에 나타난다. 하나의 OFDM 심벌에 이르는 트랜지션 파일럿 채널(TPC)은 각각의 광역 및 근거리 데이터 또는 OIS 채널 송신에 선행 및 후행한다. 광역 채널(광역 OIS 또는 광역 데이터) 전송에 접하는 TPC는 광역 트랜지션 파일럿 채널(WTPC)이라 한다. 근거리 채널(근거리 OIS 또는 근거리 데이터 채널) 전송에 접하는 TPC는 근거리 송신 파일럿 채널(LTPC)이라 한다. WTPC 및 LTPC는 각각 수퍼 프레임에서 10개의 OFDM 심벌을 차지하고 함께 20개의 OFDM 심벌을 차지한다. PPC는 가변 듀레이션을 갖고 그 상태(존재 또는 부재 및 듀레이션)는 OIS 채널을 통해 시그널링된다. PPC가 존재할 때는 수퍼 프레임의 끝에서 6, 10 또는 14개의 OFDM 심벌에 이른다. PPC가 없을 때는 수퍼 프레임의 끝에 2개의 OFDM 심벌이 예약된다.
OIS 채널은 수퍼 프레임에서 10개의 OFDM 심벌을 차지하고 수퍼 프레임에서 제 1 WTPC OFDM 심벌에 바로 뒤따른다. OIS 채널은 광역 OIS 채널 및 근거리 OIS 채널로 구성된다. 광역 OIS 채널 및 근거리 OIS 채널은 각각 5 OFDM 심벌의 듀레이션을 가지며 2개의 TPC OFDM 심벌로 분리된다.
FDM 파일럿 채널은 수퍼 프레임에서 1174, 1170, 1166 또는 1162 OFDM23 심벌에 걸친다. FDM 파일럿 채널은 광역 및 근거리 OIS 및 데이터 채널로 주파수 분할 다중화된다.
데이터 채널은 1164, 1160, 1156 또는 1152 OFDM24 심벌에 걸친다. 각각의 데이터 채널 전송에 선행 또는 후행하는 데이터 채널 전송과 16 TPC OFDM 심벌 전송은 4개의 프레임으로 나누어진다.
P를 PPC의 OFDM 심벌 수 또는 PPC가 수퍼 프레임에 없는 경우의 예약된 OFDM 심벌 수로 한다.
W를 프레임에서 광역 데이터 채널과 관련된 OFDM 심벌 수로 한다.
L을 프레임에서 근거리 데이터 채널과 관련된 OFDM 심벌 수로 한다.
F를 프레임에서의 OFDM 심벌 수로 한다.
그러면 프레임 파라미터들은 다음의 방정식 세트에 의해 관련된다:
Figure 112007016451884-pct00020
도 5.2.1.2.3-2는 수퍼 프레임 및 채널 구조를 P, W 및 L과 관련하여 설명한다.
23상기 값들은 각각 2개의 예약된 OFDM 심벌 또는 6, 10, 14개의 PPC OFDM 심벌에 대응하며, 이들은 각각의 수퍼 프레임에 나타난다.
24상기 값들은 각각 2개의 예약된 OFDM 심벌 또는 6, 10, 14개의 PPC OFDM 심벌에 대응하며, 이들은 각각의 수퍼 프레임에 나타난다.
Figure 112007016451884-pct00021
도 5.2.1.2.3-2 FLO 수퍼 프레임 및 채널 구조
PPC가 없을 때 각 프레임은 295개의 OFDM 심벌에 이르며 245.8333... ㎳와 같은 듀레이션(T p )을 갖고(도 5.2.1.2.3-2 참고); 각각의 수퍼 프레임 끝에 2개의 예약된 OFDM 심벌이 있다는 점에 유의한다. 수퍼 프레임의 끝에 PPC가 있으면, 각 프레임은 표 5.2.1.2.3-1에 지정된 바와 같이 가변 개수의 OFDM 심벌에 미친다.
표 5.2.1.2.3-1 다른 개수의 PPC OFDM 심벌에 대한 프레임 듀레이션
Figure 112007016451884-pct00022
각 프레임 동안의 데이터 채널은 근거리 데이터 채널과 광역 데이터 채널 간에 시분할 다중화된다. 광역 데이터에 할당된 프레임의 비율은
Figure 112007016451884-pct00023
×100%이고 0에서 100%로 달라진다.
OIS 채널을 통해 전송되는 물리층 패킷은 OIS 패킷이라 하며, 데이터 채널을 통해 전송되는 물리층 패킷은 데이터 패킷이라 한다.
5.2.1.2.4 플로 컴포넌트 및 계층화 변조
FLO 네트워크를 통한 플로 멀티캐스트와 관련된 오디오 또는 비디오 컨텐츠는 2개의 컴포넌트, 즉 대폭적인 수신을 받는 기본(B) 컴포넌트 및 더욱 제한된 커버리지 영역을 통해 기본 컴포넌트에 의해 제공된 시청각 체험을 개선하는 확장(E) 컴포넌트로 전송될 수 있다.
기본 및 확장 컴포넌트 물리층 패킷은 변조 심벌들에 공동으로 매핑된다. 이 FLO 특징은 계층화 변조로 알려져 있다.
5.2.1.2.5 MediaFLO 논리 채널
물리층에 의해 전송된 데이터 패킷들은 MediaFLO 논리 채널(MLC)이라 하는 하나 이상의 가상 채널과 관련된다. MLC는 FLO 장치에 대한 독립적인 수신에 관여하는 FLO 서비스의 디코딩 가능한 컴포넌트이다. 서비스는 다수의 MLC를 통해 전송될 수 있다. 그러나 서비스에 관련된 오디오 또는 비디오 플로의 기본 및 확장 컴포넌트가 단일 MLC를 통해 전송된다.
5.2.1.2.6 FLO 전송 모드
변조 타입 및 내부 코드율의 조합은 "전송 모드"라 한다. FLO 시스템은 표 5.2.1.2.6-1에 기재된 12개의 전송 모드를 지원한다.
FLO 네트워크에서, 전송 모드는 MLC가 예시될 때 고정되고 때때로 변경된다. 각 MLC에 대해 일정한 커버리지 영역을 유지하기 위해 이러한 제한이 부과된다.
표 5.2.1.2.6-1 FLO 전송 모드
Figure 112007016451884-pct00024
25이 모드는 OIS 채널에만 사용된다.
5.2.1.2.7 FLO 슬롯
FLO 네트워크에서, OFDM 심벌에 걸쳐 MLC에 할당된 대역폭의 최소 단위는 500개의 변조 심벌로 이루어진 그룹에 해당한다. 이 500개의 변조 심벌로 이루어진 그룹은 슬롯이라 한다. (MAC 계층에서) 스케줄러 함수는 스케줄러의 데이터 부분에서 슬롯을 MLC에 할당한다. 스케줄러 함수가 송신을 위한 대역폭을 OFDM 심벌의 MLC에 할당할 때, 이는 슬롯의 정수 단위로 이루어진다.
모든 OFDM 심벌26 동안 8개의 슬롯이 있다. 이들 슬롯은 0 내지 7로 번호가 매겨진다. WIC 및 LIC 채널은 각각 1개의 슬롯을 차지한다. TDM 파일럿 2 채널은 4개의 슬롯을 차지한다. TPC(광역 및 근거리)는 전체 8개의 슬롯을 차지한다. FDM 파일럿 채널은 인덱스 0을 가진 1개의 슬롯을 차지하고 OIS/데이터 채널은 인덱스 1 내지 7을 갖는 7개까지의 슬롯을 차지한다. 각 슬롯은 인터레이스를 통해 전송된다. 슬롯에서 인터레이스로의 매핑은 OFDM 심벌마다 달라지고 5.2.1.2.10에서 설명한다.
26수퍼 프레임에서 TDM 파일럿 1 채널은 예외.
5.2.1.2.8 FLO 데이터 레이트
FLO 시스템에서, 다른 MLC는 다른 모드를 이용할 수 있다는 사실로 인해 데이터 레이트의 계산이 복잡하다. 데이터 레이트의 계산은 모든 MLC가 동일한 전송 모드를 이용한다고 가정함으로써 간소화된다. 표 5.2.1.2.8-1은 전체 7개의 슬롯이 사용된다고 가정하여 서로 다른 전송 모드에 물리층 데이터 레이트를 부여한다.
표 5.2.1.2.8-1 FLO 전송 모드 물리층 데이터 레이트
Figure 112007016451884-pct00025
27TDM 파일럿 채널 및 외부 코드로 인한 오버헤드는 추출되지 않는다. 이는 데이터 채널 동안 데이터가 전송되는 레이트이다. 모드 6 내지 11에 대해, 예시되는 레이트는 두 컴포넌트의 조합된 레이트이다. 각 컴포넌트에 대한 레이트는 이값의 1/2일 것이다.
5.2.1.2.9 FLO 물리층 채널
FLO 물리층은 다음의 서브 채널로 구성된다.
· TDM 파일럿 채널.
· 광역 OIS 채널.
· 근거리 OIS 채널.
· 광역 FDM 파일럿 채널.
· 근거리 FDM 파일럿 채널.
· 광역 데이터 채널.
· 근거리 데이터 채널.
5.2.1.2.9.1 TDM 파일럿 채널
TDM 파일럿 채널은 다음 컴포넌트 채널로 구성된다.
5.2.1.2.9.1.1 TDM 파일럿 1 채널
TDM 파일럿 1 채널은 하나의 OFDM 심벌에 걸친다. 이 채널은 수퍼 프레임의 OFDM 심벌 인덱스 0에서 전송된다. 이는 새로운 수퍼 프레임의 시작을 시그널링한다. 이는 코어스(coarse) OFDM 심벌 타이밍, 수퍼 프레임 경계 및 반송파 주파수 오프셋을 결정하기 위해 FLO 장치에 의해 사용될 수 있다.
TDM 파일럿 1 파형은 도 5.2.1.2.9.1.1-1에서 설명하는 단계들을 이용하여 송신기에서 생성된다.
Figure 112007016451884-pct00026
도 5.2.1.2.9.1.1-1 송신기에서의 TDM 파일럿 1 패킷 처리
5.2.1.2.9.1.1.1 TDM 파일럿 1 부반송파
TDM 파일럿 1 OFDM 심벌은 주파수 영역에서 124개의 0이 아닌 부반송파로 구성되며, 이들은 활성 부반송파 사이에 균일한 간격을 둔다(5.2.1.2.2.1.2 참고). 제 i TDM 파일럿 1 부반송파는 다음과 같이 정의되 부반송파 인덱스 j에 대응한다:
Figure 112007016451884-pct00027
TDM 파일럿 1 채널은 인덱스 2048을 갖는 부반송파를 사용하지 않는다는 점에 주의한다.
5.2.1.2.9.1.1.2 TDM 파일럿 1 고정 정보 패턴
TDM 파일럿 1 부반송파는 고정된 정보 패턴으로 변조된다. 이 패턴은 생성기 시퀀스 h(D) = D20+D17+1 및 초기 상태 '11110000100000000000'를 갖는 20-탭 선형 피드백 레지스터(LFSR)를 이용하여 생성된다. 각 출력 비트는 다음과 같이 얻어진다: LFSR 상태가 벡터 [s20s19s18s17s16s15s14s13s12s11s10s9s8s7s6s5s4ss1s1]이라면, 출력 비트는 [s19
Figure 112007016451884-pct00028
S4]이고, 여기서
Figure 112007016451884-pct00029
는 모듈로-2 덧셈28을 나타낸다. LFSR 5 구조는 도 5.2.1.2.9.1.1.2-1에 지정된 바와 같다.
고정된 정보 패턴은 처음 248개의 출력 비트에 대응한다. 고정 패턴의 최초 35 비트는 '11010100100110110111001100101100001'이며, 처음에 '110'이 나타난다.
Figure 112007016451884-pct00030
도 5.2.1.2.9.1.1.2-1 TDM 파일럿 1 부반송파를 변조하는 PN 시퀀스 생성기
248 비트 TDM 파일럿 1 고정 패턴은 TDM 파일럿 1 정보 패킷이라 하며 P1L로 표기된다.
P1I 패킷에서 연속한 2개의 비트의 각 그룹이 QPSK 변조 심벌의 생성에 사용된다.
28이는 슬롯 1에 관련된 마스크에 대응된다(표 5.2.1.2.9.1.2.3-1 참고).
5.2.1.2.9.1.1.3 변조 심벌 매핑
TDM 파일럿 1 정보 패킷에서, s0 및 s1로 각각 라벨링된 2개의 연속한 비트 P1I(2i) 및 PH(2i+1)(i = 0, 1, …, 123)로 이루어진 각 그룹은 표 5.2.1.2.9.1.1.3-1에 지정된 바와 같이29 D = 4인 복소 변조 심벌 MS = (m1, mQ)에 매핑된다. 도 5.2.1.2.9.1.1.3-1은 QPSK 변조를 위한 신호 성상도를 나타낸다.
29이 인수는 4000개의 가용 반송파 중 124개만이 사용되는 경우를 이용하여 계산된다.
표 5.2.1.2.9.1.1.3-1 QPSK 변조표
Figure 112007016451884-pct00031
Figure 112007016451884-pct00032
도 5.2.1.2.9.1.1.3-1 QPSK 변조를 위한 신호 성상도
5.2.1.2.9.1.1.4 변조 심벌-부반송파 매핑
i = 0, 1, … , 123일 때 제 i 변조 심벌 MS(i)는 5.2.1.2.9.1.1.1에 지정된 바와 같이 인덱스 j를 가진 부반송파에 매핑된다.
5.2.1.2.9.1.1.5 OFDM 공통 연산
변조된 TDM 파일럿 1 부반송파에는 5.2.1.2.11에 지정된 바와 같이 공통 연산이 가해진다.
5.2.1.2.9.1.2 광역 식별 채널(WIC)
광역 식별 채널(WIC)은 하나의 OFDM 심벌에 걸쳐 있다. 이 채널은 수퍼 프레임의 OFDM 심벌 인덱스 1에서 전송된다. 이는 TDM 파일럿 1 OFDM 심벌이다. 이는 광역 미분기 정보를 FLO 수신기로 운반하기 위해 사용되는 오버헤드 채널이다. 30광역 내의 모든 송신 파형은 해당 영역에 대응하는 4 비트 광역 미분기를 이용함으로써 스크램블링된다.
수퍼 프레임의 WIC OFDM 심벌에 대해, 1개의 슬롯만이 할당된다. 할당된 슬롯은 1000비트 고정 패턴을 입력으로 사용하며, 각각의 비트는 0으로 설정된다. 입력된 비트 패턴은 도 5.2.1.2.9.1.2-1에서 설명하는 단계들에 따라 처리된다. 미할당 슬롯에 대해서는 처리가 수행되지 않는다.
Figure 112007016451884-pct00033
도 5.2.1.2.9.1.2-1 TDM 파일럿 2/ WIC / LIC / FDM 파일럿/ TPC /데이터 채널의 미할당 슬롯/송신기에서의 예약된 OFDM 심벌 고정 패턴 처리
30근거리 채널을 포함하지만 TDM 파일럿 1 채널 및 PPC는 제외
5.2.1.2.9.1.2.1 슬롯 할당
WIC에는 인덱스 3을 갖는 슬롯이 할당된다. WIC OFDM 심벌의 할당 및 미할당 슬롯이 도 5.2.1.2.9.1.2.1-1에서 설명된다. 선택된 슬롯 인덱스는 OFDM 심벌 인덱스 1에 대해 인터레이스 0에 매핑하는 것이다(5.2.1.2.10 참고).
Figure 112007016451884-pct00034
도 5.2.1.2.9.1.2.1-1 WIC 슬롯 할당
5.2.1.2.9.1.2.2 슬롯 버퍼의 채움
할당된 슬롯에 대한 버퍼는 1000 비트로 구성된 고정 패턴으로 완전히 채워지며, 각 비트는 '0'으로 설정된다. 미할당 슬롯에 대한 버퍼들은 그대로 비어 있다.
5.2.1.2.9.1.2.3 슬롯 스크램블링
할당된 각 슬롯 버퍼의 비트들은 변조 전에 스크램블러 출력 비트로 순차적으로 XOR되어 비트들을 랜덤화한다. 슬롯 인덱스 i에 대응하는 스크램블링된 슬롯 버퍼는 SB(i)로 표기되고, 여기서 i ∈ {0, 1,…, 7}이다. 임의의 슬롯 버퍼에 사용되는 스크램블링 시퀀스는 OFDM 심벌 인덱스 및 슬롯 인덱스에 좌우된다.
스크램블링 비트 시퀀스는 도 5.2.1.2.9.1.2.3-1에 나타낸 바와 같이 생성기 시퀀스 h(D) = D20+D17+1을 갖는 20-탭 선형 피드백 시프트 레지스터(LFSR)로 생성된 것과 같다. 송신기는 모든 전송에 대해 단일 LFSR을 사용한다.
모든 OFDM 심벌의 시작에, LFSR은 [d3d2d1d0c3c2c1c0b0a10a9a8a7a6a5a4a3a2a1a0] 상태로 초기화되고, 이는 채널 타입(TDM 파일럿 또는 광역 또는 근거리 채널), 및 수퍼 프레임에서의 OFDM 심벌 인덱스에 좌우된다.
'd3d2d1d0' 비트는 다음과 같이 설정된다:
· 모든 광역 채널(WIC, WTPC, 광대역 OIS 및 광역 데이터 채널), 근거리 채널(LIC, LTPC, 근거리 OIS 및 근거리 데이터 채널), TDM 파일럿 2 채널 및 PPC가 없을 때 2개의 예약된 OFDM 심벌에 대해, 상기 비트들은 4 비트 광역 미분기(WID)로 설정된다.
'c3c2c1c0' 비트는 다음과 같이 설정된다:
· TDM 파일럿 2 채널, 광역 OIS 채널, 근거리 데이터 채널, WTPC 및 WIC에 대해, 상기 비트들은 '0000'으로 설정된다.
· 근거리 OIS 채널, LTPC, LIC, 근거리 데이터 채널 및 PPC가 없을 때 2개의 예약된 OFDM 심벌에 대해, 상기 비트들은 4 비트 근거리 미분기(LID)로 설정된다.
b0 비트는 예약 비트이고 '1'로 설정된다.
a10 내지 a0은 수퍼 프레임에서의 OFDM 심벌 인덱스 번호에 대응하고, 이 번호는 0 내지 1199의 범위이다.
각 슬롯에 대한 스크램블링 시퀀스는 시퀀스 생성기의 20 비트 상태 벡터와 표 5.2.1.2.9.1.2.3-1에 지정된 바와 같이 해당 슬롯 인덱스에 관련된 20 비트 마스크의 모듈로 2 내적에 의해 생성된다.
표 5.2.1.2.9.1.2.3-1 서로 다른 슬롯에 관련된 마스크
Figure 112007016451884-pct00035
시프트 레지스터는 모든 OFDM 심벌의 시작에 각 슬롯에 대해 새로운 상태 [d3d2d1d0c3c2c1c0b0a10a9a8a7a6a5a4a3a2a1a0]로 재로딩된다.
Figure 112007016451884-pct00036
도 5.2.1.2.9.1.2.3-1 슬롯 비트 스크램블러
5.2.1.2.9.1.2.4 변조 심벌 매핑
제 i 슬롯 버퍼로부터의 두 연속한 비트, 각각 s0 및 s1로 라벨링된 SB(i, 2k) 및 SB(i, 2k + 1)(i=3, k = 0, 1, … , 499)로 이루어진 각 그룹은 D = 2인31 표 5.2.1.2.9.1.1.3-1에 지정된 바와 같이 복소 변조 심벌 MS=(mI, mQ)에 매핑된다. 도 5.2.1.2.9.1.1.3-1은 QPSK 변조에 대한 신호 성상도를 나타낸다.
314000개의 가용 부반송파 중 500개만 사용되기 때문에 D의 값은 OFDM 심벌 에너지를 일정하게 유지하도록 선택된다.
5.2.1.2.9.1.2.5 슬롯-인터레이스 매핑
WIC OFDM 심벌에 대한 슬롯-인터레이스의 매핑은 5.2.1.2.10에 지정된 바와 같다.
5.2.1.2.9.1.2.6 슬롯 버퍼 변조 심벌-인터레이스 부반송파의 매핑
할당된 슬롯에서 500개의 변조 심벌이 다음과 같이 500개의 인터레이스 부반송파에 순차적으로 할당된다: 제 i 복소 변조 심벌(여기서 i ∈ {0, 1,…, 499})가 해당 인터레이스의 제 i 부반송파에 매핑된다.
5.2.1.2.9.1.2.7 OFDM 공통 연산
변조된 WIC 부반송파는 5.2.1.2.11에 지정된 바와 같이 공통 연산을 받는다.
5.2.1.2.9.1.3 근거리 식별 채널(LIC)
근거리 식별 채널(LIC)은 하나의 OFDM 심벌에 걸친다. 이 채널은 수퍼 프레 임의 OFDM 심벌 인덱스 2에서 전송된다. 이는 WIC 채널 OFDM 심벌에 따른다. 이는 근거리 미분기 정보를 FLO 수신기에 전달하기 위해 사용되는 오버헤드 채널이다. 모든 근거리 송신 파형은 해당 영역에 대응하는 광역 미분기와 함께, 4 비트 근거리 미분기를 사용하여 스크램블링된다.
수퍼 프레임에서의 LIC OFDM 심벌에 대해, 단일 슬롯만이 할당된다. 할당된 슬롯은 입력으로서 1000 비트 고정 패턴을 사용한다. 이들 비트는 0으로 설정된다. 이들 비트는 도 5.2.1.2.9.1.2-1에서 설명하는 단계들에 따라 처리된다. 미할당 슬롯에 대해서는 어떤 처리도 수행되지 않는다.
5.2.1.2.9.1.3.1 슬롯 할당
LIC에는 인덱스 5를 갖는 슬롯이 할당된다. LIC OFDM 심벌에서 할당 및 미할당 슬롯은 도 5.2.1.2.9.1.3.1-1에서 설명한다. 선택된 슬롯 인덱스는 OFDM 심벌 인덱스 2에 대해 인터레이스 0에 매핑하는 것이다(5.2.1.2 10 참고).
Figure 112007016451884-pct00037
도 5.2.1.2.9.1.3.1-1 LIC 슬롯 할당
5.2.1.2.9.1.3.2 슬롯 버퍼의 채움
할당된 슬롯에 대한 버퍼는 1000 비트로 구성된 고정 패턴으로 완전히 채워지며, 각 비트는 '0'으로 설정된다. 미할당 슬롯에 대한 버퍼들은 그대로 비어 있다.
5.2.1.2.9.1.3.3 슬롯 스크램블링
LIC 슬롯 버퍼의 비트들은 5.2.1.2.9.1.2.3에 지정된 바와 같이 스크램블링 된다. 스크램블링된 슬롯 버퍼는 SB로 표기된다.
5.2.1.2.9.1.3.4 변조 심벌 매핑
제 i 스크램블링된 슬롯 버퍼로부터의 두 연속한 비트, 각각 s0 및 s1로 라벨링된 SB(i, 2k) 및 SB(i, 2k + 1)(i=5, k = 0, 1, … , 499)로 이루어진 각 그룹은 D = 2인32 표 5.2.1.2.9.1.1.3-1에 지정된 바와 같이 복소 변조 심벌 MS=(mI, mQ)에 매핑된다. 도 5.2.1.2.9.1.1.3-1은 QPSK 변조에 대한 신호 성상도를 나타낸다.
324000개의 가용 부반송파 중 500개만 사용되기 때문에 D의 값은 OFDM 심벌 에너지를 일정하게 유지하도록 선택된다.
5.2.1.2.9.1.3.5 슬롯-인터레이스 매핑
LIC OFDM 심벌에 대한 슬롯-인터레이스의 매핑은 5.2.1.2.10에 지정된 바와 같다.
5.2.1.2.9.1.3.6 슬롯 버퍼 변조 심벌-인터레이스 부반송파의 매핑
할당된 슬롯에서 500개의 변조 심벌이 다음과 같이 500개의 인터레이스 부반송파에 순차적으로 할당된다: 제 i 복소 변조 심벌(여기서 i ∈ {0, 1,…, 499})가 해당 인터레이스의 제 i 부반송파에 매핑된다.
5.2.1.2.9.1.3.7 OFDM 공통 연산
변조된 LIC 부반송파는 5.2.1.2.11에 지정된 바와 같이 공통 연산을 받는다.
5.2.1.2.9.1.4 TDM 파일럿 2 채널
TDM 파일럿 2 채널은 하나의 OFDM 심벌에 미친다. 이 채널은 수퍼 프레임의 OFDM 심벌 인덱스 3에서 전송된다. 이는 LIC OFDM 심벌에 따른다. FLO 수신기에서의 미세한 OFDM 심벌 타이밍 보정에 사용될 수 있다.
각 수퍼 프레임에서의 TDM 파일럿 2 OFDM 심벌에 대해, 4개의 슬롯만이 할당된다. 할당된 각 슬롯은 입력으로서 1000 비트 고정 패턴을 사용하며, 각 비트는 0으로 설정된다. 이들 비트는 도 5.2.1.2.9.1.2-1에서 설명하는 단계들에 따라 처리된다. 미할당 슬롯에 대해서는 어떤 처리도 수행되지 않는다.
도 5.2.1.2.9.1.2-1에서, 슬롯-인터레이스의 매핑(5.2.1.2.10 참고)은 할당된 슬롯이 확실히 인터레이스 0, 2, 4, 6에 매핑되게 한다. 따라서 TDM 파일럿 2 OFDM 심벌은 활성 부반송파 사이에 균일한 간격을 둔 2000의 0이 아닌 부반송파로 구성된다(5.2.1.2.2.1.2 참고). 제 i TDM 파일럿 2 부반송파는 다음과 같이 정의된 부반송파 인덱스 j에 대응한다:
Figure 112007016451884-pct00038
TDM 파일럿 2 채널은 인덱스 2048을 갖는 부반송파를 사용하지 않는다.
5.2.1.2.9.1.4.1 슬롯 할당
TDM 파일럿 2 OFDM 심벌에 대해, 할당된 슬롯은 인덱스 0, 1, 2, 7을 갖는다. TDM 파일럿 2 OFDM 심벌에서 할당 및 미할당 슬롯은 도 5.2.1.2.9.1.4.1-1에서 설명한다.
Figure 112007016451884-pct00039
도 5.2.1.2.9.1.4-1 TDM 파일럿 2 슬롯 할당
5.2.1.2.9.1.4.2 슬롯 버퍼의 채움
할당된 각 슬롯에 대한 버퍼는 1000 비트로 구성된 고정 패턴으로 완전히 채워지며, 각 비트는 '0'으로 설정된다. 미할당 슬롯에 대한 버퍼들은 그대로 비어 있다.
5.2.1.2.9.1.4.3 슬롯 스크램블링
TDM 파일럿 2 채널의 비트들은 5.2.1.2.9.1.2.3에 지정된 바와 같이 스크램 블링된다. 스크램블링된 슬롯 버퍼는 SB로 표기된다.
5.2.1.2.9.1.4.4 변조 심벌 매핑
제 i 스크램블링된 슬롯 버퍼로부터의 두 연속한 비트, 각각 s0 및 s1로 라벨링된 SB(i, 2k) 및 SB(i, 2k + 1)(i=0, 1, 2, 7, k = 0, 1, … , 499)로 이루어진 각 그룹은 D = 2인33 표 5.2.1.2.9.1.1.3-1에 지정된 바와 같이 복소 변조 심벌 MS=(mI, mQ)에 매핑된다. 도 5.2.1.2.9.1.1.3-1은 QPSK 변조에 대한 신호 성상도를 나타낸다.
334000개의 가용 부반송파 중 2000개만 사용되기 때문에 D의 값은 OFDM 심벌 에너지를 일정하게 유지하도록 선택된다.
5.2.1.2.9.1.4.5 슬롯-인터레이스 매핑
TDM 파일럿 2 채널 OFDM 심벌에 대한 슬롯-인터레이스의 매핑은 5.2.1.2.10에 지정된 바와 같다.
5.2.1.2.9.1.4.6 슬롯 버퍼 변조 심벌-인터레이스 부반송파의 매핑
할당된 슬롯에서 500개의 변조 심벌이 다음과 같이 500개의 인터레이스 부반송파에 순차적으로 할당된다: 제 i 복소 변조 심벌(여기서 i ∈ {0, 1,…, 499})이 해당 인터레이스의 제 i 부반송파에 매핑된다.
5.2.1.2.9.1.4.7 OFDM 공통 연산
변조된 TDM 파일럿 2 채널 부반송파는 5.2.1.2.11에 지정된 바와 같이 공통 연산을 받는다.
5.2.1.2.9.1.5 트랜지션 파일럿 채널(TPC)
트랜지션 파일럿 채널은 2개의 서브 채널: 광역 트랜지션 파일럿 채널(WTPC) 및 근거리 트랜지션 파일럿 채널(LTPC)로 구성된다. 광역 OIS 및 광역 데이터 채널에 접하는 TPC는 WTPC라 한다. 근거리 OIS 및 근거리 데이터 채널에 접하는 TPC는 LTPC라 한다. WTPC는 수퍼 프레임의 모든 광역 채널 송신34(광역 데이터 및 광역 OIS 채널)의 어느 한쪽에서 1개의 OFDM 심벌에 걸친다. LTPC는 모든 근거리 채널 송신35(근거리 데이터 및 근거리 OIS 채널)의 어느 한쪽에서 1개의 OFDM 심벌에 걸친다. TPC OFDM 심벌의 목적은 2중이다: 근거리 채널과 광역 채널 간의 경계에서 채널 추정을 가능하게 하는 것과 각 프레임에서 제 1 광역(또는 근거리) MLC에 대한 타이밍 동기화를 용이하게 하는 것.
34WIC는 예외.
35LIC는 예외.
TPC는 수퍼 프레임에서 20개의 OFDM 심벌에 이르며, 이는 도 5.2.1.2.3-2에서 설명하는 바와 같이 WTPC와 LTPC 사이에 균등하게 나누어진다. LTPC 및 WTPC 송신이 서로 바로 이어서 일어나는 9개의 경우와 이들 채널 중 하나만 전송되는 두 경우가 있다. TDM 파일럿 2 채널 뒤에 WTPC만 전송되고, 위치 확인 파일럿 채널(PPC)/예약 OFDM 심벌 전에 LTPC만 전송된다.
P를 PPC의 OFDM 심벌 수 또는 PPC가 수퍼 프레임에 없는 경우의 예약된 OFDM 심벌 수로 한다.
W를 프레임에서 광역 데이터 채널과 관련된 OFDM 심벌 수로 한다.
L을 프레임에서 근거리 데이터 채널과 관련된 OFDM 심벌 수로 한다.
F를 프레임에서의 OFDM 심벌 수로 한다.
P의 값들은 2, 6, 10 또는 14이다. 프레임에서의 데이터 채널 OFDM 심벌 수는 F-4이다. 수퍼 프레임에서 TPC OFDM 심벌의 정확한 위치는 표 5.2.1.2.9.1.5-1에 지정된 바와 같다.
표 5.2.1.2.9.1.5-1 수퍼 프레임에서의 TPC 위치 인덱스
Figure 112007016451884-pct00040
TPC OFDM 심벌의 모든 슬롯은 입력으로서 1000 비트 고정 패턴을 사용하며, 각 비트는 0으로 설정된다. 이들 비트는 도 5.2.1.2.9.1.2-1에서 설명하는 단계들에 따라 처리된다.
5.2.1.2.9.1.5.1 슬롯 할당
TPC OFDM 파일럿 심벌에는 인덱스 0 내지 7을 갖는 총 8개의 슬롯이 할당된다.
5.2.1.2.9.1.5.2 슬롯 버퍼의 채움
할당된 각 슬롯에 대한 버퍼는 1000 비트로 구성된 고정 패턴으로 완전히 채워지며, 각 비트는 '0'으로 설정된다.
5.2.1.2.9.1.5.3 슬롯 스크램블링
할당된 각 TPC 슬롯 버퍼의 비트들은 5.2.1.2.9.1.2.3에 지정된 바와 같이 스크램블링된다. 스크램블링된 슬롯 버퍼는 SB로 표기된다.
5.2.1.2.9.1.5.4 변조 심벌 매핑
제 i 스크램블링된 슬롯 버퍼로부터의 두 연속한 비트, 각각 s0 및 s1로 라벨링된 SB(i, 2k) 및 SB(i, 2k + 1)(i=0, 1, 2, … , 7, k = 0, 1, … , 499)로 이루어진 각 그룹은
Figure 112008084055239-pct00041
인 표 5.2.1.2.9.1.1.3-1에 지정된 바와 같이 복소 변조 심벌 MS=(mI, mQ)에 매핑된다. 도 5.2.1.2.9.1.1.3-1은 QPSK 변조에 대한 신호 성상도를 나타낸다.
5.2.1.2.9.1.5.5 슬롯-인터레이스 매핑
TPC OFDM 심벌에 대한 슬롯-인터레이스의 매핑은 5.2.1.2.10에 지정된 바와 같다.
5.2.1.2.9.1.5.6 슬롯 버퍼 변조 심벌-인터레이스 부반송파의 매핑
각 할당된 슬롯에서 500개의 변조 심벌이 다음과 같이 500개의 인터레이스 부반송파에 순차적으로 할당된다: 제 i 복소 변조 심벌(여기서 i ∈ {0, 1,…, 499})이 해당 인터레이스의 제 i 부반송파에 매핑된다.
5.2.1.2.9.1.5.7 OFDM 공통 연산
변조된 TPC 부반송파는 5.2.1.2.11에 지정된 바와 같이 공통 연산을 받는다.
5.2.1.2.9.1.6 위치 확인 파일럿 채널/예약 심벌
위치 확인 파일럿 채널(PPC)이 수퍼 프레임의 끝에 나타날 수 있다. 이 채널은 존재할 때 6, 10 또는 14개의 OFDM 심벌의 가변 듀레이션을 갖는다. PPC가 없으면, 수퍼 프레임의 끝에 2개의 예약 OFDM 심벌이 있다. PPC의 유무 및 그 듀레이션이 OIS 채널을 통해 시그널링된다.
5.2.1.2.9.1.6.1 위치 확인 파일럿 채널
전송된 정보 및 파형 생성을 포함하는 PPC 구조는 TBD이다.
FLO 장치는 자율적으로 또는 GPS 신호와 함께 PPC를 사용하여 그 지리적 위치를 결정한다.
5.2.1.2.9.1.6.2 예약 OFDM 심벌
PPC가 없으면, 수퍼 프레임의 끝에 2개의 예약 OFDM 심벌이 있다.
예약된 OFDM 심벌들의 모든 슬롯은 1000 비트 고정 패턴을 입력으로 사용하며, 각 비트는 0으로 설정된다. 상기 비트들은 도 5.2.1.2.9.1.2-1에서 설명하는 단계들에 따라 처리된다.
5.2.1.2.9.1.6.2.1 슬롯 할당
예약된 OFDM 심벌에는 인덱스 0 내지 7을 갖는 총 8개의 슬롯이 할당된다.
5.2.1.2.9.1.6.2.2 슬롯 버퍼의 채움
할당된 각 슬롯에 대한 버퍼는 1000 비트로 구성된 고정 패턴으로 완전히 채 워지며, 각 비트는 '0'으로 설정된다.
5.2.1.2.9.1.6.2.3 슬롯 스크램블링
할당된 각각의 예약된 OFDM 심벌 슬롯 버퍼의 비트들은 5.2.1.2.9.1.2.3에 지정된 바와 같이 스크램블링된다. 스크램블링된 슬롯 버퍼는 SB로 표기된다.
5.2.1.2.9.1.6.2.4 변조 심벌 매핑
제 i 스크램블링된 슬롯 버퍼로부터의 두 연속한 비트, 각각 s0 및 s1로 라벨링된 SB(i, 2k) 및 SB(i, 2k + 1)(i=0, 1, 2, … , 7, k = 0, 1, … , 499)로 이루어진 각 그룹은
Figure 112008084055239-pct00042
인 표 5.2.1.2.9.1.1.3-1에 지정된 바와 같이 복소 변조 심벌 MS=(mI, mQ)에 매핑된다. 도 5.2.1.2.9.1.1.3-1은 QPSK 변조에 대한 신호 성상도를 나타낸다.
5.2.1.2.9.1.6.2.5 슬롯-인터레이스 매핑
예약된 OFDM 심벌에 대한 슬롯-인터레이스의 매핑은 5.2.1.2.10에 지정된 바와 같다.
5.2.1.2.9.1.6.2.6 슬롯 버퍼 변조 심벌-인터레이스 부반송파의 매핑
각 할당된 슬롯에서 500개의 변조 심벌이 다음과 같이 500개의 인터레이스 부반송파에 순차적으로 할당된다: 제 i 복소 변조 심벌(여기서 i ∈ {0, 1,…, 499})이 해당 인터레이스의 제 i 부반송파에 매핑된다.
5.2.1.2.9.1.6.2.7 OFDM 공통 연산
변조된 예약된 OFDM 심벌 부반송파는 5.2.1.2.11에 지정된 바와 같이 공통 연산을 받는다.
5.2.1.2.9.2 광역 OIS 채널
이 채널은 현재 수퍼 프레임에서 스케줄링된 송신 시간 및 슬롯 할당과 같이 광역 데이터 채널에 관련된 활성 MLC에 관한 오버헤드 정보를 전달하는데 사용된다. 광역 OIS 채널은 각각의 수퍼 프레임에서 5개의 OFDM 심벌 간격에 이른다(도 5.2.1.2.3-2 참고).
광역 OIS 채널에 대한 물리층 패킷은 도 5.2.1.2.9.2-1에서 설명하는 단계들에 따라 처리된다.
Figure 112007016451884-pct00043
도 5.2.1.2.9.2-1 송신기에서의 OIS 물리층 패킷 처리
5.2.1.2.9.2.1 인코딩
광역 OIS 채널 물리층 패킷은 코드 레이트 R = 1/5로 인코딩된다. 인코더는 들어오는 물리층 패킷의 6 비트 테일 필드를 폐기하고 5.2.1.2.9.2.1.1에 지정된 바와 같이 나머지 비트들을 병렬 터보 인코더로 인코딩한다. 터보 인코더는 6/R (=30) 출력 코드 비트의 내부적으로 생성된 테일을 더하여, 출력에서 터보 인코딩된 총 비트 수가 입력된 물리층 패킷의 비트 수의 1/R배이다.
도 5.2.1.2.9.2.1-1은 광역 OIS 채널에 대한 인코딩 방식을 설명한다. 광역 OIS 채널 인코더 파라미터들은 표 5.2.1.2.9.2.1-1에 지정된 바와 같다.
Figure 112007016451884-pct00044
도 5.2.1.2.9.2.1-1 광역/근거리 OIS 채널 인코더
표 5.2.1.2.9.2.1-1 광역/근거리 OIS 채널 인코더의 파라미터
Figure 112007016451884-pct00045
5.2.1.2.9.2.1.1 터보 인코더
터보 인코더는 병렬 접속된 2개의 시스템적 순환 컨볼루션 인코더를 채용하며, 인터리버, 즉 터보 인터리버는 두 번째 순환 컨볼루션 인코더에 선행한다. 두 순환 컨볼루션 코드는 터보 코드의 구성 코드라 한다. 구성 인코더의 출력은 펑처링되고 반복되어 원하는 개수의 터보 인코딩된 출력 비트를 달성한다.
공통 구성 코드가 레이트 1/5, 1/3, 1/2, 2/3의 터보 코드에 사용된다. 구성 코드에 대한 전달 함수는 다음과 같으며:
Figure 112007016451884-pct00046
여기서 d(D) = 1 + D2 + D3, n0(D) = 1 + D + D3, n1(D) = 1 + D + D2 + D3이다.
터보 인코더는 도 5.2.1.2.9.2.1.1-1에 나타낸 인코더에 의해 생성된 것과 동일한 출력 심벌 시퀀스를 생성한다. 처음에, 이 도면의 구성 인코더 레지스터의 상태는 0으로 설정된다. 그 다음, 구성 인코더는 표시된 위치에서 스위치에 의해 클록된다.
인코딩된 데이터 출력 비트는 올라간 위치의 스위치에 의해 구성 인코더를 Nturbo회 클록하고 표 5.2.1.2.9.2.1.1-1에 지정된 것과 같이 출력을 펑처링함으로써 생성된다. 펑처링 패턴 내에서, '0'은 비트가 삭제됨을 의미하고 '1'은 비트가 전달됨을 의미한다. 각 비트 주기 동안의 구성 인코더 출력은 처음에 X가 출력되어 X, Y0, Y1, X', Y'0, Y'1의 순서로 전달된다. 인코딩된 데이터 출력 비트의 생성에 비트 반복은 사용되지 않는다.
테일 구간에 펑처링된 구성 인코더 출력 심벌은 표 5.2.1.2.9.2.1.1-2에 지정된 것과 같다. 펑처링 패턴 내에서, 'O'은 심벌이 삭제됨을 의미하고 '1'은 심벌이 전달됨을 의미한다.
레이트 1/5 터보 코드에 대해, 처음 3개의 테일 구간 각각에 대한 테일 출력 코드 비트는 펑처링되고 반복되어 시퀀스 XXY0Y1Y1을 달성하고, 마지막 3개의 테일 비트 구간 각각에 대한 테일 출력 코드 비트는 펑처링되고 반복되어 시퀀스 X'X'Y'0Y'1Y'1을 달성한다.
Figure 112007016451884-pct00047
도 5.2.1.2.9.2.1.1-1 터보 인코더
표 5.2.1.2.9.2.1.1-1 OIS 채널의 데이터 비트 주기에 대한 펑처링 패턴
Figure 112007016451884-pct00048
주의: 펑처링 표는 위에서 아래로 읽는다.
표 5.2.1.2.9.2.1.1-2 OIS 채널의 테일 비트 주기에 대한 펑처링 패턴
Figure 112007016451884-pct00049
주의: 레이트-1/5 터보 코드에 대해, 펑처링 표는 우선 X, X', Y1 및 Y'1을 반복하여 위에서 아래로, 그 다음 왼쪽에서 오른쪽으로 읽는다.
5.2.1.2.9.2.1.2 터보 인터리버
터보 인코더의 일부인 터보 인터리버는 구성 인코더 2에 공급되는 터보 인코 더 입력 데이터를 블록 인터리빙한다.
터보 인터리버는 터보 인터리버 입력 비트의 전체 시퀀스가 어드레스의 시퀀스에서 어레이에 순차적으로 기입된 다음 전체 시퀀스가 후술하는 프로시저에 의해 정의된 어드레스 시퀀스로부터 판독되는 접근법과 기능적으로 동일하다.
입력 어드레스의 시퀀스를 0 내지 Nturbo - 1로 한다. 그러면, 인터리버 출력 어드레스의 시퀀스는 도 5.2.1.2.9.2.1.2-1에 설명하며 하기에 설명하는36 프로시저에 의해 생성된 것과 동일하다.
1. 터보 인터리버 파라미터 n을 결정하며, n은 Nturbo ≤ 2n+5와 같은 최소 정수이다. 표 5.2.1.2.9.2.1.2-1은 이 파라미터를 1000 비트 물리층 패킷에 제공한다.
2. (n + 5) 비트 카운터를 0으로 초기화한다.
3. 카운터로부터 n개의 최상위 비트(MSB)를 추출하고 1을 더하여 새로운 값을 형성한다. 그 다음, 이값의 n개의 최하위 비트(LSB)를 제외한 모두를 폐기한다.
4. 카운터의 5개의 LSB와 같은 판독 어드레스를 갖는, 표 5.2.1.2.9.2.1.2-2에 정의된 룩업 테이블의 n 비트 출력을 구한다. 이 표는 n의 값에 의존한다.
5. 단계 3 및 4로부터 구한 값들을 곱하고, n개의 LSB를 제외한 전부를 폐기한다.
6. 카운터의 5개의 LSB를 비트 리버스한다.
7. 단계 6에서 구한 값과 동일한 MSB 및 단계 5에서 구한 값과 동일한 LSB를 갖는 시험적인 출력 어드레스를 형성한다.
8. 시험적인 출력 어드레스가 Nturbo 미만이라면 그 어드레스를 출력 어드레스로 인정하고, 그렇지 않으면 폐기한다.
9. 모든 Nturbo 인터리버 출력 어드레스가 구해질 때까지 카운터를 증분하고 단계 3 내지 8을 반복한다.
Figure 112007016451884-pct00050
도 5.2.1.2.9.2.1.2-1 터보 인터리버 출력 어드레스 계산 프로시저
36이 프로시저는 행에 의해 카운터 값이 25 행×2n 열 어레이에 기입되는 것과 동일하며, 행들은 비트 리버설 규칙에 따라 셔플링되고, 각 행 내의 원소들은 행 지정 선형 합동 시퀀스에 따라 치환되며, 시험적인 출력 어드레스가 열로 판독 된다. 선형 합동 시퀀스 규칙은 x(i + 1) = (x(i) + c) mod 2n이고, x(0) = c이며 c는 룩업 테이블로부터의 행 지정값이다.
표 5.2.1.2.9.2 1.2-1 터보 인터리버 파라미터
Figure 112007016451884-pct00051
표 5.2-1.2.9.2.1.2-2 터보 인터리버 룩업 테이블 정의
Figure 112007016451884-pct00052
5.2.1.2.9.2.2 비트 인터리빙
OIS 채널 및 데이터 채널에 대해, 비트 인터리빙은 블록 인터리빙 형태이다. 터보 인코딩된 패킷의 코드 비트들은 인접한 코드 비트들이 서로 다른 성상도 심벌에 매핑되는 패턴으로 인터리빙된다.
비트 인터리버는 다음 프로시저에 따라 터보 인코딩된 비트를 재정렬한다:
a. 인터리빙될 N 비트에 대해, 비트 인터리버 행렬(M)은 N/4 행 블록 인터리버에 의한 4개의 열이다. N 입력 비트는 인터리빙 어레이에 열 단위로 순차 기입된다. 행렬(M)의 행들은 인덱스(j)로 라벨링하며, j = 0 내지 N/4-1이고 행(0)이 첫 번째 행이다.
b. 짝수 인덱스(j mod 2 = 0)를 갖는 모든 행(j)에 대해, 두 번째 및 세 번째 열의 원소들이 교환된다.
c. 홀수 인덱스(j mod 2 !=0)를 갖는 모든 행에 대해, 첫 번째 및 네 번째 열의 원소들이 교환된다.
d. 결과적인 행렬은
Figure 112007016451884-pct00053
으로 표기한다.
Figure 112007016451884-pct00054
의 컨텐츠는 행 방향으로 왼쪽에서 오른쪽으로 판독된다.
도 5.2.1.2.9.2.2-1은 N = 20으로 가정하는 경우에 비트 인터리버의 출력을 설명한다.
Figure 112007016451884-pct00055
도 5.2.1.2.9.2.2-1 N = 20인 경우의 비트 인터리버 연산 예
5.2.1 2.9.2.3 데이터 슬롯 할당
광역 OIS 채널에 대해, OIS 채널 터보 인코딩된 패킷의 송신을 위해 OFDM 심벌마다 7의 데이터 슬롯이 할당된다. 광역 OIS 채널은 송신 모드 5를 사용한다. 따라서 단일 터보 인코딩된 패킷의 컨텐츠를 제공하기 위해 5개의 데이터 슬롯이 필요하다. 어떤 OIS 채널 터보 인코딩된 패킷은 2개의 연속한 OFDM 심벌에 이른 다. 데이터 슬롯 할당은 MAC 계층에서 이루어진다(4.8 참고).
5.2.1.2.9.2.4 데이터 슬롯 버퍼의 채움
광역 OIS 채널 터보 인코딩된 패킷의 비트 인터리빙된 코드 비트는 도 5.2.1.2.9.2.4-1에 나타낸 바와 같이 하나 또는 2개의 연속한 OFDM 심벌에서 5개의 연속한 데이터 슬롯 버퍼에 순차적으로 기입된다. 이들 데이터 슬롯 버퍼는 슬롯 인덱스 1 내지 7에 대응한다. 데이터 슬롯 버퍼 크기는 1000 비트37이다. 7개의 광역 OIS 채널 터보 인코딩된 패킷(TEP)은 광역 OIS 채널의 5개의 연속한 OFDM 심벌에 걸쳐 연속한 슬롯들을 차지한다(도 5.2.1.2.3-2 참고).
Figure 112007016451884-pct00056
도 5.2.1.2.9.2.4-1 데이터 슬롯 버퍼의 광역 OIS 채널 터보 인코딩된 패킷 매핑
37데이터 슬롯 버퍼 크기는 QPSK에 대해 1000 비트, 16-QAM 및 계층화된 변조에 대해 2000 비트이다.
5.2.1.2.9.2.5 슬롯 스크램블링
할당된 각 슬롯 버퍼의 비트들은 5.2.1.2.9.1.2.3에 지정된 바와 같이 스크램블링된다. 스크램블링된 슬롯 버퍼는 SB로 표기된다.
5.2.1.2.9.2.6 비트-변조 심벌의 매핑
제 i 스크램블링된 슬롯 버퍼로부터의 두 연속한 비트, 각각 s0 and s1로 라벨링된 SB(i, 2k) 및 SB(i, 2k + 1)(i=0, 1, 2 … 7, k = 0, 1 … 499)로 이루어진 각 그룹은
Figure 112008084055239-pct00057
인 표 5.2.1.2.9.1.1.3-1에 지정된 바와 같이 복소 변조 심벌 MS=(mI, mQ)에 매핑된다. 도 5.2.1.2.9.1.1.3-1은 QPSK 변조에 대한 신호 성상도를 나타낸다.
5.2.1.2.9.2.7 슬롯-인터레이스 매핑
광역 OIS 채널 OFDM 심벌에 대한 슬롯-인터레이스의 매핑은 5.2.1.2.10에 지정된 바와 같다.
5.2.1.2.9.2.8 슬롯 버퍼 변조 심벌-인터레이스 부반송파의 매핑
각 할당된 슬롯에서 500개의 변조 심벌이 다음 프로시저에 따라 500개의 인터레이스 부반송파에 순차적으로 할당된다:
a. 비어 있는 부반송파 인덱스 벡터(SCIV)를 생성한다.
b. i를 (i ∈ {0, 511}) 범위에서 변하는 인덱스로 한다. i를 0으로 초기화한다.
c. i를 9 비트 값(i b )으로 나타낸다.
d. i b 를 비트 리버스하고 결과값을 i br 로 표기한다. i br <500이라면, SCIV에 i br 을 첨부한다.
e. i<511이라면, i를 1만큼 증분하고 단계 c로 진행한다.
f. 데이터 슬롯에서 인덱스 j(j ∈ {0, 499})를 갖는 심벌을 해당 데이터 슬롯에 할당된 인덱스 SCIV38[j]를 갖는 인터레이스 부반송파에 매핑한다.
38SCIV는 한 번만 계산될 필요가 있으며, 모든 데이터 슬롯에 사용된다.
5.2.1.2.9.2.9 OFDM 공통 연산
변조된 광역 OIS 채널 부반송파는 5.2.1.2.11에 지정된 바와 같이 공통 연산을 받는다.
5.2.1.2.9.3 근거리 OIS 채널
이 채널은 현재 수퍼 프레임에서 스케줄링된 송신 시간 및 슬롯 할당과 같이 근거리 데이터 채널에 관련된 활성 MLC에 관한 오버헤드 정보를 전달하는데 사용된다. 근거리 OIS 채널은 각각의 수퍼 프레임에서 5개의 OFDM 심벌 간격에 이른다(도 5.2.1.2.3-2 참고).
근거리 OIS 채널에 대한 물리층 패킷은 도 5.2.1.2.9.2-1에서 설명하는 단계 들에 따라 처리된다.
5.2.1.2.9.3.1 인코딩
근거리 OIS 채널 물리층 패킷은 코드 레이트 R = 1/5로 인코딩된다. 인코딩 프로시저는 5.2.1.2.9.2.1에 지정된 것과 같이 광역 OIS 채널 물리층 패킷에 대한 것과 같다.
5.2.1.2.9.3.2 비트 인터리빙
근거리 OIS 채널 터보 인코딩된 패킷은 5.2.1.2.9.2.2에 지정된 바와 같이 비트 인터리빙된다.
5.2.1.2.9.3.3 데이터 슬롯 할당
근거리 OIS 채널에 대해, 터보 인코딩된 패킷의 송신을 위해 OFDM 심벌마다 7의 데이터 슬롯이 할당된다. 근거리 OIS 채널은 송신 모드 5를 사용한다. 따라서 단일 터보 인코딩된 패킷의 컨텐츠를 제공하기 위해 5개의 데이터 슬롯이 필요하다. 어떤 근거리 OIS 터보 패킷은 2개의 연속한 OFDM 심벌에 이른다. 데이터 슬롯 할당은 MAC 계층에서 이루어진다(4.8 참고).
5.2.1.2.9.3.4 데이터 슬롯 버퍼의 채움
근거리 OIS 채널 터보 인코딩된 패킷의 비트 인터리빙된 코드 비트는 도 5.2.1.2.9.3.4-1에 나타낸 바와 같이 하나 또는 2개의 연속한 OFDM 심벌에서 5개의 연속한 데이터 슬롯 버퍼에 순차적으로 기입된다. 이들 데이터 슬롯 버퍼는 슬롯 인덱스 1 내지 7에 대응한다. 데이터 슬롯 버퍼 크기는 1000 비트이다. 7개의 근거리 OIS 채널 터보 인코딩된 패킷(TEP)은 근거리 OIS 채널의 5개의 연속한 OFDM 심벌에 걸쳐 연속한 슬롯들을 차지한다(도 5.2.1.2.9.3.4-1 참고).
Figure 112007016451884-pct00058
도 5.2.1.2.9.3.4-1 데이터 슬롯 버퍼에 대한 근거리 OIS 터보 인코딩된 패킷 매핑
5.2.1.2.9.3.5 슬롯 스크램블링
할당된 각 슬롯 버퍼의 비트들은 5.2.1.2.9.1.2.3에 지정된 바와 같이 스크램블링된다. 스크램블링된 슬롯 버퍼는 SB로 표기된다.
5.2.1.2.9.3.6 비트-변조 심벌 매핑
제 i 스크램블링된 슬롯 버퍼로부터의 두 연속한 비트, 각각 s0 and s1로 라벨링된 SB(i, 2k) 및 SB(i, 2k + 1)(i=0, 1, 2 … 7, k = 0, 1 … 499)로 이루어진 각 그룹은
Figure 112008084055239-pct00059
인 표 5.2.1.2.9.1.1.3-1에 지정된 바와 같이 복소 변조 심벌 MS=(mI, mQ)에 매핑된다. 도 5.2.1.2.9.1.1.3-1은 QPSK 변조에 대한 신호 성상도를 나타낸다.
5.2.1.2.9.3.7 슬롯-인터레이스 매핑
근거리 OIS 채널 OFDM 심벌에 대한 슬롯-인터레이스의 매핑은 5.2.1.2.10에 지정된 바와 같다.
5.2.1.2.9.3.8 슬롯 버퍼 변조 심벌-인터레이스 부반송파의 매핑
이 프로시저는 5.2.1.2.9.2.8에 지정된 바와 같이 광대역 OIS 채널에 대한 것과 같다.
5.2.1.2.9.3.9 OFDM 공통 연산
변조된 근거리 OIS 채널 부반송파는 5.2.1.2.11에 지정된 바와 같이 공통 연산을 받는다.
5.2.1.2.9.4 광역 FDM 파일럿 채널
광역 FDM 파일럿 채널은 광역 데이터 채널 또는 광역 OIS 채널과 함께 전송된다. 광역 FDM 파일럿 채널은 광역 채널 추정 및 플로 장치에 의한 다른 기능들에 사용될 수 있는 고정 비트 패턴을 운반한다.
광역 FDM 파일럿 채널에 대해, 광역 데이터 채널 또는 광역 OIS 채널을 운반하는 모든 OFDM 심벌 동안 단일 슬롯이 할당된다.
할당된 슬롯은 1000 비트 고정 패턴을 입력으로 사용한다. 이들 비트는 0으 로 설정된다. 이들 비트는 도 5.2.1.2.9.1.2-1에서 설명한 단계들에 따라 처리된다.
5.2.1.2.9.4.1 슬롯 할당
광역 FDM 파일럿 채널에는 광역 데이터 채널 또는 광역 OIS 채널을 운반하는 모든 OFDM 심벌 동안 인덱스 0을 갖는 슬롯이 할당된다.
5.2.1.2.9.4.2 슬롯 버퍼의 채움
광역 FDM 파일럿 채널에 할당된 슬롯에 대한 버퍼는 1000 비트로 구성된 고정 패턴으로 완전히 채워지며, 각 비트는 '0'으로 설정된다.
5.2.1.2.9.4.3 슬롯 스크램블링
광역 FDM 파일럿 채널 슬롯 버퍼의 비트들은 5.2.1.2.9.1.2.3에 지정된 바와 같이 스크램블링된다. 스크램블링된 슬롯 버퍼는 SB로 표기된다.
5.2.1.2.9.4.4 변조 심벌 매핑
제 i 스크램블링된 슬롯 버퍼로부터의 두 연속한 비트, 각각 s0 and s1로 라벨링된 SB(i, 2k) 및 SB(i, 2k + 1)(i=0, k = 0, 1, … , 499)로 이루어진 각 그룹은
Figure 112008084055239-pct00060
인 표 5.2.1.2.9.1.1.3-1에 지정된 바와 같이 복소 변조 심벌 MS=(mI, mQ)에 매핑된다. 도 5.2.1.2.9.1.1.3-1은 QPSK 변조에 대한 신호 성상도를 나타낸다.
5.2.1.2.9.4.5 슬롯-인터레이스 매핑
광역 FDM 파일럿 채널 슬롯-인터레이스의 매핑은 5.2.1.2.10에 지정된 바와 같다.
5.2.1.2.9.4.6 슬롯 버퍼 변조 심벌-인터레이스 부반송파의 매핑
할당된 슬롯에서 500개의 변조 심벌이 다음과 같이 500개의 인터레이스 부반송파에 순차적으로 할당된다: 제 i 복소 변조 심벌(여기서 i ∈ {0, 1,…, 499})이 해당 인터레이스의 제 i 부반송파에 매핑된다.
5.2.1.2.9.4.7 OFDM 공통 연산
변조된 광역 FDM 파일럿 채널 부반송파는 5.2.1.2.11에 지정된 바와 같이 공통 연산을 받는다.
5.2.1.2.9.5 근거리 FDM 파일럿 채널
근거리 FDM 파일럿 채널은 근거리 데이터 채널 또는 근거리 OIS 채널과 함께 전송된다. 근거리 FDM 파일럿 채널은 근거리 채널 추정 및 플로 장치에 의한 다른 기능들에 사용될 수 있는 고정 비트 패턴을 운반한다.
근거리 FDM 파일럿 채널에 대해, 근거리 데이터 채널 또는 근거리 OIS 채널을 운반하는 모든 OFDM 심벌 동안 단일 슬롯이 할당된다.
할당된 슬롯은 1000 비트 고정 패턴을 입력으로 사용한다. 이들 비트는 0으로 설정된다. 이들 비트는 도 5.2.1.2.9.1.2-1에서 설명한 단계들에 따라 처리된다.
5.2.1.2.9.5.1 슬롯 할당
근거리 FDM 파일럿 채널에는 근거리 데이터 채널 또는 근거리 OIS 채널을 운반하는 모든 OFDM 심벌 동안 인덱스 0을 갖는 슬롯이 할당된다.
5.2.1.2.9.5.2 파일럿 슬롯 버퍼의 채움
근거리 FDM 파일럿 채널에 할당된 슬롯에 대한 버퍼는 1000 비트로 구성된 고정 패턴으로 완전히 채워지며, 각 비트는 '0'으로 설정된다.
5.2.1.2.9.5.3 슬롯 버퍼 스크램블링
근거리 FDM 파일럿 채널 슬롯 버퍼의 비트들은 5.2.1.2.9.1.2.3에 지정된 바와 같이 스크램블링된다. 스크램블링된 슬롯 버퍼는 SB로 표기된다.
5.2.1.2.9.5.4 변조 심벌 매핑
제 i 스크램블링된 슬롯 버퍼의 두 연속한 비트, 각각 s0 and s1로 라벨링된 SB(i, 2k) 및 SB(i, 2k + 1)(i=0, k = 0, 1, … , 499)로 이루어진 각 그룹은
Figure 112008084055239-pct00061
인 표 5.2.1.2.9.1.1.3-1에 지정된 바와 같이 복소 변조 심벌 MS=(mI, mQ)에 매핑된다. 도 5.2.1.2.9.1.1.3-1은 QPSK 변조에 대한 신호 성상도를 나타낸다.
5.2.1.2.9.5.5 슬롯-인터레이스 매핑
광역 FDM 파일럿 채널 슬롯-인터레이스의 매핑은 5.2.1.2.10에 지정된 바와 같다.
5.2.1.2.9.5.6 슬롯 버퍼 변조 심벌-인터레이스 부반송파의 매핑
할당된 슬롯에서 500개의 변조 심벌이 다음과 같이 500개의 인터레이스 부반송파에 순차적으로 할당된다: 제 i 복소 변조 심벌(여기서 i ∈ {0, 1,…, 499})이 해당 인터레이스의 제 i 부반송파에 매핑된다.
5.2.1.2.9.5.7 OFDM 공통 연산
변조된 근거리 FDM 파일럿 채널 부반송파는 5.2.1.2.11에 지정된 바와 같이 공통 연산을 받는다.
5.2.1.2.9.6 광역 데이터 채널
광역 데이터 채널은 광역 멀티캐스트에 의도된 물리층 패킷을 운반하는데 사용된다. 광역 데이터 채널에 대한 물리층 패킷은 광역으로 전송되는 활성 MLC들 중 임의의 하나에 관련될 수 있다.
5.2.1.2.9.6.1 할당된 슬롯에 대한 광역 데이터 채널 처리
광역 데이터 채널에 대한 물리층 패킷은 도 5.2.1.2.9.6-1에서 설명하는 단계들에 따라 처리된다.
일반적인 변조(QPSK 및 16-QAM)를 위해, 물리층 패킷은 데이터 슬롯 버퍼(들)에 저장되기 전에 터보 인코딩 및 비트 인터리빙된다. 계층화 변조를 위해, 기본 성분 물리층 패킷 및 확장 성분 물리층 패킷은 데이터 슬롯 버퍼(들)에 다중화되기 전에 독립적으로 터보 인코딩 및 비트 인터리빙된다.
Figure 112007016451884-pct00062
도 5.2.1.2.9.6.1-1 송신기에서의 데이터 채널 물리층 패킷 처리
5.2.1.2.9.6.1.1 인코딩
광역 데이터 채널 물리층 패킷은 코드 레이트 R = 1/2, 1/3 또는 2/3으로 인코딩된다. 인코더는 들어오는 물리층 패킷의 6 비트 테일 필드를 폐기하고 5.2.1.2.9.2.1.1에 지정된 바와 같이 나머지 비트들을 병렬 터보 인코더로 인코딩한다. 터보 인코더는 6/R (=12, 18 또는 9) 출력 코드 비트의 내부적으로 생성된 테일을 더하여, 출력에서 터보 인코딩된 총 비트 수가 입력된 물리층 패킷의 비트 수의 1/R배이다.
도 5.2.1.2.9.6.1.1-1은 광역 데이터 채널에 대한 인코딩 방식을 설명한다. 광역 데이터 채널 인코더 파라미터들은 표 5.2.1.2.9.6.1.1-1에 지정된 바와 같다.
Figure 112007016451884-pct00063
도 5.2.1.2.9.6.1.1-1 데이터 채널 인코더
표 5.2.1.2.9.6.1.1-1 데이터 채널 인코더의 파라미터
Figure 112007016451884-pct00064
5.2.1.2.9.6.1.1.1 터보 인코더
광역 데이터 채널 물리층 패킷에 사용되는 터보 인코더는 5.2.1.2.9.2.1.1에 지정된 바와 같다.
인코딩된 데이터 출력 비트는 올라간 위치의 스위치에 의해 구성 인코더를 Nturbo회 클록하고 표 5.2.1.2.9.6.1.1.1-1에 지정된 것과 같이 출력을 펑처링함으로써 생성된다. 펑처링 패턴 내에서, '0'은 비트가 삭제됨을 의미하고 '1'은 비트가 전달됨을 의미한다. 각 비트 주기 동안의 구성 인코더 출력은 처음에 X가 출력되어 X, Y0, Y1, X', Y'0, Y'1의 순서로 전달된다. 인코딩된 데이터 출력 비트의 생성 에 비트 반복은 사용되지 않는다.
테일 구간에 펑처링된 구성 인코더 출력 심벌은 표 5.2.1.2.9.6.1.1.1-2에 지정된 것과 같다. 펑처링 패턴 내에서, 'O'은 심벌이 삭제됨을 의미하고 '1'은 심벌이 전달됨을 의미한다.
레이트 1/2 터보 코드에 대해, 처음 3개의 테일 구간 각각에 대한 테일 출력 코드 비트는 XY0이고, 마지막 3개의 테일 비트 구간 각각에 대한 테일 출력 코드 비트는 X'Y'0이다.
레이트 1/3 터보 코드에 대해, 처음 3개의 테일 구간 각각에 대한 테일 출력 코드 비트는 XXY0이고, 마지막 3개의 테일 비트 구간 각각에 대한 테일 출력 코드 비트는 X'X'Y'0이다.
레이트 2/3 터보 코드에 대해, 처음 3개의 테일 구간 각각에 대한 테일 출력 코드 비트는 각각 XY0, X 및 XY0이다. 마지막 3개의 테일 비트 구간 각각에 대한 테일 출력 코드 비트는 각각 X', X'Y'0 및 X'이다.
표 5.2.1.2.9.6.1.1.1-1 데이터 비트 주기에 대한 펑처링 패턴
Figure 112007016451884-pct00065
주의: 펑처링 표는 위에서 아래로 읽는다.
표 5.2.1.2.9.6.1.1.1-2 테일 비트 주기에 대한 펑처링 패턴
Figure 112007016451884-pct00066
주의: 레이트-1/2 터보 코드에 대해, 펑처링 표는 처음에 위에서 아래로, 그 다음에 왼쪽에서 오른쪽으로 읽는다. 레이트-1/3 터보 코드에 대해, 펑처링 표는 X 및 X'를 반복하여 위에서 아래로, 그 다음에 왼쪽에서 오른쪽으로 읽는다. 레이트-2/3 터보 코드에 대해, 펑처링 표는 처음에 위에서 아래로, 그 다음에 왼쪽에서 오른쪽으로 읽는다.
5.2.1.2.9.6.1.1.2 터보 인터리버
광역 데이터 채널에 대한 터보 인터리버는 5.2.1.2.9.2.1.2에 지정된 것과 같다.
5.2.1.2.9.6.1.2 비트 인터리빙
광역 데이터 채널 터보 인코딩된 패킷은 5.2.1.2.9.2.2에 지정된 바와 같다.
5.2.1 2.9.6.1.3 데이터 슬롯 할당
광역 데이터 채널에 대해, 하나 이상의 MLC와 관련된 다수의 터보 인코딩된 패킷의 송신을 위해 OFDM 심벌마다 7까지의 데이터 슬롯이 할당될 수 있다. 특정 모드(2, 4, 8 및 11, 표 5.2.1.2.8-1 참고)에 대해, 터보 인코딩된 패킷은 소량의 극히 일부를 차지한다. 그러나 슬롯들은 동일한 OFDM 심벌 내에서 다수의 MLC가 슬롯을 공유하는 것을 피하는 방식으로 MLC에 할당된다.
5.2.1.2.9.6.1.4 데이터 슬롯 버퍼의 채움
광역 데이터 채널 터보 인코딩된 패킷의 비트 인터리빙된 코드 비트는 하나 이상의 데이터 슬롯 버퍼에 기입된다. 이들 데이터 슬롯 버퍼는 슬롯 인덱스 1 내지 7에 대응한다.
데이터 슬롯 버퍼 크기는 QPSK에 대해 1000 비트, 16-QAM 및 계층화 변조에 대해 2000 비트이다.
QPSK 및 16-QAM 변조에 대해, 비트 인터리빙된 코드 비트들이 슬롯 버퍼(들)에 순차적으로 기입된다.
계층화 변조에 대해, 기본 및 확장 성분에 대응하는 비트 인터리빙된 코드 비트들은 도 5.2.1.2.9.6.1.4-1에 나타낸 바와 같이 슬롯 버퍼(들)를 채우기 전에 인터리빙된다.
Figure 112007016451884-pct00067
도 5.2.1.2.9.6.1.4-1 계층화 변조에 대한 슬롯 버퍼를 채우기 위한 기본 및 확장 성분의 인터리빙
도 5.2.1.2.9.6.1.4-2는 단일 터보 인코딩된 패킷이 3개의 데이터 슬롯 버퍼에 이르는 경우를 설명한다.
Figure 112007016451884-pct00068
도 5.2.1.2.9.6.1.4-2 3개의 데이터 슬롯 버퍼를 차지하는 데이터 채널 터보 인코딩된 패킷
도 5.2.1.2.9.6.1.4-3은 코드 레이트 1/3을 갖는 기본 성분 터보 인코딩된 패킷이 (동일한 코드 레이트를 갖는) 확장 성분 터보 패킷으로 다중화되어 3개의 데이터 슬롯 버퍼를 차지하는 경우를 설명한다.
Figure 112007016451884-pct00069
도 5.2.1.2.9.6.1.4-3 3개의 데이터 슬롯 버퍼를 차지하는 기본 및 확장 성분 터보 인코딩된 패킷의 다중화
도 5.2.1.2.9.6.1.4-4는 데이터 채널 터보 인코딩된 패킷인 데이트 슬롯의 극히 일부를 차지하고, 4개의 터보 인코딩된 패킷이 정수개의 데이터 슬롯을 채울 필요가 있는 경우를 설명한다.
Figure 112007016451884-pct00070
도 5.2.1.2.9.6.1.4-4 3개의 데이터 슬롯 버퍼를 차지하는 4개의 데이터 채널 터보 인코딩된 패킷
도면에서는 3개의 슬롯이 하나의 OFDM 심벌 또는 다수의 연속한 OFDM 심벌에 이를 수 있다. 이 경우, MLC에 대한 OFDM 심벌에 걸친 데이터 슬롯 할당은 연속한 슬롯 인덱스를 갖는다.
도 5.2.1.2.9.6.1.4-5는 한 프레임에서 3개의 연속한 OFDM 심벌에 걸친 5개의 서로 다른 MLC에 대한 슬롯 할당의 스냅샷을 나타낸다. 도면에서, TEP n,m은 제 m MLC에 대한 제 n 터보 인코딩된 패킷을 나타낸다. 이 도면에서;
· MLC 1은 송신 모드 0을 이용하고 각각의 터보 인코딩된 패킷에 대해 3개의 슬롯을 필요로 한다. 이는 3개의 연속한 OFDM 심벌을 사용하여 하나의 터보 인코딩된 패킷을 전송한다.
· MLC 2는 송신 모드 1을 이용하고 단일 터보 인코딩된 패킷의 전송을 위해 2개의 슬롯을 사용한다. 이는 OFDM 심벌 n 및 n+1을 사용하여 2개의 터보 인코딩된 패킷을 전송한다.
· MLC 3은 송신 모드 2를 이용하고 하나의 터보 인코딩된 패킷의 전송을 위해 1.5개의 슬롯을 필요로 한다. 이는 3개의 연속한 OFDM 심벌을 사용하여 6개의 터보 인코딩된 패킷을 전송한다.
· MLC 4는 송신 모드 1을 이용하고 단일 터보 인코딩된 패킷의 전송을 위해 2개의 슬롯을 필요로 한다. 이는 2개의 연속한 OFDM 심벌을 사용하여 2개의 터보 인코딩된 패킷을 전송한다.
· MLC 5는 송신 모드 3을 이용하고 터보 인코딩된 패킷의 전송을 위해 1개의 슬롯을 필요로 한다. 이는 하나의 OFDM 심벌을 사용하여 터보 인코딩된 패킷을 전송한다.
Figure 112007016451884-pct00071
도 5.2.1.2.9.6.1.4-5 프레임에서 3개의 연속한 OFDM 심벌에 걸친 다수의 MLC 에 대한 슬롯 할당
5.2.1.2.9.6.1.5 슬롯 스크램블링
할당된 각 슬롯 버퍼의 비트들은 5.2.1.2.9.1.2.3에 지정된 바와 같이 스크램블링된다. 스크램블링된 슬롯 버퍼는 SB로 표기된다.
5.2.1.2.9.6.1.6 비트-변조 심벌의 매핑
송신 모드에 좌우되는 광역 데이터 채널에 대해, QPSK, 16-QAM 또는 계층화 변조가 사용될 수 있다.
5.2.1.2.9.6.1.6.1 QPSK 변조
제 i 스크램블링된 슬롯 버퍼로부터의 두 연속한 비트, 각각 s0 and s1로 라벨링된 SB(i, 2k) 및 SB(i, 2k + 1)(i=1, 2 … 7, k = 0, 1 … 499)로 이루어진 각 그룹은
Figure 112008084055239-pct00072
인 표 5.2.1.2.9.1.1.3-1에 지정된 바와 같이 복소 변조 심벌 MS=(mI, mQ)에 매핑된다. 도 5.2.1.2.9.1.1.3-1은 QPSK 변조에 대한 신호 성상도를 나타낸다.
5.2.1.2.9.6.1.6.2 16-QAM 변조
제 i 스크램블링된 슬롯 버퍼로부터의 4개의 연속한 비트 SB(i, 4k), SB(i, 4k+1), SB(i, 4k+2) 및 SB(i, 4k+3)(i=1, 2 … 7, k = 0, 1 … 499)으로 이루어진 각 그룹은 그룹화되어
Figure 112008084055239-pct00073
인 표 5.2.1.2.9.6.1.6.2-1에 지정된 바와 같이 16-QAM 복소 변조 심벌 S(k)=(mI(k), mQ(k))(k = 0, 1 … 499)에 매핑된다. 도 5.2.1.2.9.6.1.6.2-1은 16-QAM 변조기의 신호 성상도를 나타내며, s0=SB(i, 4k), s1=SB(i, 4k+1), s2=SB(i, 4k+2), s3=SB(i, 4k+3)이다.
표 5.2.1.2.9.6.1.6.2-1 16- QAM 변조 표
Figure 112007016451884-pct00074
Figure 112007016451884-pct00075
도 5.2.1.2.9.6.1.6.2-1 16-QAM 변조에 대한 신호 성상도
5.2.1.2.9.6.1.6.3 기본 및 확장 성분에 의한 계층화 변조
제 i 스크램블링된 데이터 슬롯 버퍼로부터의 4개의 연속한 비트 SB(i, 4k), SB(i, 4k+1), SB(i, 4k+2) 및 SB(i, 4k+3)(i=1, 2 … 7, k = 0, 1 … 499)으로 이루어진 각 그룹은 그룹화되어 표 5.2.1.2.9.6.1.6.3-1에 지정된 바와 같이 계층화 변조 복소 심벌 S(k)=(mI(k), mQ(k))(k = 0, 1 … 499)에 매핑된다. r이 기본 성분과 확장 성분 간의 에너지 비를 나타낸다면, α 및 β는 다음과 같이 주어진다:
Figure 112007016451884-pct00076
(표 5.2.1.2.6-1 참고).
도 5.2.1.2.9.6.1.6.3-1은 계층화 변조에 대한 신호 성상도를 나타내며, s0=SB(i, 4k), s1=SB(i, 4k+1), s2=SB(i, 4k+2), s3=SB(i, 4k+3)이다. 슬롯 버퍼(들)를 채우기 위한 프로시저는 비트 s0 및 s2가 확장 성분에 대응하고 비트 s1 및 s3이 기본 성분에 대응함을 보장한다(도 5.2.1.2.9.6.1.4-1 참고)는 점에 주목해야 한다.
표 5.2.1.2.9.6.1.6.3-1 계층화 변조 표
Figure 112007016451884-pct00077
주의:
Figure 112007016451884-pct00078
, r은 기본 성분 에너지와 확장 성분 에너지의 비이다.
Figure 112007016451884-pct00079
도 5.2.1.2.9.6.1.6.3-1 계층화 변조에 대한 신호 성상도
5.2.1.2.9.6.1.6.4 기본 성분만을 갖는 계층화 변조
제 i 스크램블링된 슬롯 버퍼로부터의 4개의 연속한 비트로 이루어진 각 그룹으로부터의, 각각 s0 and s1로 라벨링된 제 2 및 제 4 비트 SB(i, 4k+1) 및 SB(i, 4k+3)(i=1, 2 … 7, k = 0, 1 … 499)는
Figure 112008084055239-pct00080
인 표 5.2.1.2.9.1.1.3-1에 지정된 바와 같이 복소 변조 심벌 MS=(mI, mQ)에 매핑된다. 도 5.2.1.2.9.1.1.3-1은 QPSK 변조에 대한 신호 성상도를 나타낸다.
5.2.1.2.9.6.1.7 슬롯-인터레이스 매핑
광역 데이터 채널 OFDM 심벌에 대한 슬롯-인터레이스의 매핑은 5.2.1.2.10에 지정된 바와 같다.
5.2.1.2.9.6.1.8 슬롯 버퍼 변조 심벌-인터레이스 부반송파의 매핑
할당된 각 슬롯에서 500개의 변조 심벌이 5.2.1.2.9.2.8에 지정된 프로시저를 이용하여 500개의 인터레이스 부반송파에 순차적으로 할당된다.
5.2.1.2.9.6.1.9 OFDM 공통 연산
변조된 광역 데이터 채널 부반송파는 5.2.1.2.11에 지정된 바와 같이 공통 연산을 받는다.
5.2.1.2.9.6.2 미할당 슬롯에 대한 광역 데이터 채널 처리
광역 데이터 채널의 미할당 슬롯은 입력으로서 1000 비트 고정 패턴을 이용하며, 각 비트는 0으로 설정된다. 이들 비트는 도 5.2.1.2.9.1.2-1에서 설명된 단계들에 따라 처리된다.
5.2.1.2.9.6.2.1 슬롯 버퍼의 채움
광역 데이터 채널의 미할당 슬롯에 대한 버퍼는 1000 비트로 구성된 고정 패턴으로 완전히 채워지며, 각 비트는 '0'으로 설정된다.
5.2.1.2.9.6.2.2 슬롯 스크램블링
광역 데이터 채널에서 각 미할당 슬롯 버퍼의 비트들은 5.2.1.2.9.1.2.3에 지정된 바와 같이 스크램블링된다. 스크램블링된 슬롯 버퍼는 SB로 표기된다.
5.2.1.2.9.6.2.3 변조 심벌 매핑
제 i 스크램블링된 슬롯 버퍼로부터의 두 연속한 비트, 각각 s0 and s1로 라벨링된 SB(i, 2k) 및 SB(i, 2k + 1)(i=1, 2, … , 7, k = 0, 1, … , 499)로 이루어진 각 그룹은
Figure 112008084055239-pct00081
인 표 5.2.1.2.9.1.1.3-1에 지정된 바와 같이 복소 변조 심벌 MS=(mI, mQ)에 매핑된다. 도 5.2.1.2.9.1.1.3-1은 QPSK 변조에 대한 신호 성상도를 나타낸다.
5.2.1.2.9.6.2.4 슬롯-인터레이스 매핑
광역 데이터 채널 OFDM 심벌에서 미할당 슬롯에 대한 슬롯-인터레이스 매핑은 5.2.1.2.10에 지정된 바와 같다.
5.2.1.2.9.6.2.5 슬롯 버퍼 변조 심벌-인터레이스 부반송파의 매핑
슬롯 버퍼의 500개의 변조 심벌이 다음과 같이 500개의 인터레이스 부반송파에 순차적으로 할당된다: 제 i 복소 변조 심벌(여기서 i ∈ {0, 1,…, 499})이 해당 인터레이스의 제 i 부반송파에 매핑된다.
5.2.1.2.9.6.2.6 OFDM 공통 연산
이 변조된 광대역 데이터 채널 OFDM 심벌 부반송파는 5.2.1.2.11에 지정된 바와 같이 공통 연산을 받는다.
5.2.1.2.9.7 근거리 데이터 채널
근거리 데이터 채널은 근거리 멀티캐스트에 의도된 물리층 패킷을 운반하는데 사용된다. 근거리 데이터 채널에 대한 물리층 패킷은 근거리에 전송되는 활성 MLC들 중 임의의 하나에 관련될 수 있다.
5.2.1.2.9.7.1 할당된 슬롯에 대한 근거리 데이터 채널 처리
근거리 데이터 채널에 대한 물리층 패킷은 도 5.2.1.2.9.6.1-1에서 설명하는 단계들에 따라 처리된다.
일반적인 변조(QPSK 및 16-QAM)를 위해, 물리층 패킷은 데이터 슬롯 버퍼(들)에 저장되기 전에 터보 인코딩 및 비트 인터리빙된다. 계층화 변조를 위해, 기본 성분 물리층 패킷 및 확장 성분 물리층 패킷은 데이터 슬롯 버퍼(들)에 다중화되기 전에 독립적으로 터보 인코딩 및 비트 인터리빙된다.
5.2.1.2.9.7.1.1 인코딩
근거리 데이터 채널 물리층 패킷은 코드 레이트 R = 1/3, 1/2 또는 2/3으로 인코딩된다. 인코딩 프로시저는 5.2.1.2.9.6.1.1에 지정된 바와 같이 광대역 데이터 채널에 대한 것과 동일하다.
5.2.1.2.9.7.1.2 비트 인터리빙
근거리 데이터 채널 터보 인코딩된 패킷은 5.2.1.2.9.2.2에 지정된 바와 같이 비트 인터리빙된다.
5.2.1.2.9.7.1.3 데이터 슬롯 할당
근거리 데이터 채널에 대해, 슬롯 할당은 5.2.1.2.9.6.1.3에 지정된 바와 같다.
5.2.1.2.9.7.1.4 데이터 슬롯 버퍼의 채움
근거리 데이터 채널에 대한 슬롯 버퍼를 채우기 위한 프로시저는 5.2 1.2.9.6.1.4에 지정된 바와 같다.
5.2.1.2.9.7.1.5 슬롯 스크램블링
할당된 각 슬롯 버퍼의 비트들은 5.2.1.2.9.1.2.3에 지정된 바와 같이 스크램블링된다. 스크램블링된 슬롯 버퍼는 SB로 표기된다.
5.2.1.2.9.7.1.6 슬롯 비트-변조 심벌 매핑
근거리 데이터 채널에 대해, 송신 모드에 따라 QPSK, 16-QAM 또는 계층화 변조가 사용될 수 있다.
5.2.1.2.9.7.1.6.1 QPSK 변조
스크램블링된 슬롯 버퍼로부터의 2개의 연속한 비트로 이루어진 각 그룹은 5.2.1.2.9.6.1.6.1에 지정된 바와 같이 QPSK 변조 심벌에 매핑된다.
5.2.1.2.9.7.1.6.2 16-QAM 변조
스크램블링된 슬롯 버퍼로부터의 4개의 연속한 비트로 이루어진 각 그룹은 5.2.1.2.9.6.1.6.2에 지정된 바와 같이 16-QAM 변조 심벌에 매핑된다.
5.2.1.2.9.7.1.6.3 기본 및 확장 성분에 의한 계층화 변조
스크램블링된 슬롯 버퍼로부터의 4개의 연속한 비트로 이루어진 각 그룹은 5.2.1.2.9.6.1.6.3에 지정된 바와 같이 계층화 변조 심벌에 매핑된다.
5.2.1.2.9.7.1.6.4 기본 성분만을 갖는 계층화 변조
스크램블링된 슬롯 버퍼로부터의 4개의 연속한 비트로 이루어진 각 그룹으로 부터의 제 2 및 제 4 비트는 5.2.1.2.9.6.1.6.4에 지정된 바와 같이 QPSK 변조에 매핑된다.
5.2.1.2.9.7.1.7 슬롯-인터레이스 매핑
근거리 데이터 채널 OFDM 심벌에 대한 슬롯-인터레이스의 매핑은 5.2.1.2.10에 지정된 바와 같다.
5.2.1.2.9.7.1.8 슬롯 변조 심벌-인터레이스 부반송파의 매핑
할당된 각 슬롯에서 500개의 변조 심벌이 5.2.1.2.9.2.8에 지정된 프로시저를 이용하여 500개의 인터레이스 부반송파에 순차적으로 할당된다.
5.2.1.2.9.7.1.9 OFDM 공통 연산
변조된 광역 데이터 채널 부반송파는 5.2.1.2.11에 지정된 바와 같이 공통 연산을 받는다.
5.2.1.2.9.7.2 미할당 슬롯에 대한 근거리 데이터 채널 처리
근거리 데이터 채널의 미할당 슬롯은 입력으로서 1000 비트 고정 패턴을 이용하며, 각 비트는 0으로 설정된다. 이들 비트는 도 5.2.1.2.9.1.2-1에서 설명된 단계들에 따라 처리된다.
5.2.1.2.9.7.2.1 슬롯 버퍼의 채움
근거리 데이터 채널의 각각의 미할당 슬롯에 대한 버퍼는 1000 비트로 구성된 고정 패턴으로 완전히 채워지며, 각 비트는 '0'으로 설정된다.
5.2.1.2.9.7.2.2 슬롯 스크램블링
광역 데이터 채널에서 각 미할당 슬롯 버퍼의 비트들은 5.2.1.2.9.1.2.3에 지정된 바와 같이 스크램블링된다. 스크램블링된 슬롯 버퍼는 SB로 표기된다.
5.2.1.2.9.7.2.3 변조 심벌 매핑
스크램블링된 슬롯 버퍼로부터의 두 연속한 비트로 이루어진 각 그룹은 5.2.1.2.9.6.2.3에 지정된 바와 같이 QPSK 변조 심벌에 매핑된다.
5.2.1.2.9.7.2.4 슬롯-인터레이스 매핑
근거리 데이터 채널 OFDM 심벌에서 미할당 슬롯에 대한 슬롯-인터레이스 매핑은 5.2.1.2.10에 지정된 바와 같다.
5.2.1.2.9.7.2.5 슬롯 버퍼 변조 심벌-인터레이스 부반송파의 매핑
슬롯 버퍼의 500개의 변조 심벌이 다음과 같이 500개의 인터레이스 부반송파에 순차적으로 할당된다: 제 i 복소 변조 심벌(여기서 i ∈ {0, 1,…, 499})이 해당 인터레이스의 제 i 부반송파에 매핑된다.
5.2.1.2.9.7.2.6 OFDM 공통 연산
이 변조된 근거리 데이터 채널 OFDM 심벌 부반송파는 5.2.1.2.11에 지정된 바와 같이 공통 연산을 받는다.
5.2.1.2.10 슬롯-인터레이스 매핑
슬롯-인터레이스 매핑은 이 섹션에 지정된 바와 같이 하나의 OFDM 심벌에서 다음 OFDM 심벌로 달라진다.
모든 OFDM 심벌에 8개의 슬롯이 있다.
FDM 파일럿 채널은 슬롯 0을 이용한다. 슬롯 0에는 수퍼 프레임에서 다음과 같이 OFDM 심벌 인덱스 j에 대한 인터레이스 I p [j]가 할당된다:
· (j mod 2 = 0)이라면, Ip[j] = 2이다.
· 그렇지 않으면, Ip[j] = 6이다.
슬롯 0에 대한 인터레이스 할당 프로시저는 FDM 파일럿 채널에 짝수 및 홀수 OFDM 심벌 인덱스에 대한 인터레이스 2 및 6이 각각 할당되게 한다. 각 OFDM 심벌의 나머지 7개의 인터레이스는 슬롯 1 내지 7에 할당된다. 이는 도 5.2.1.2.10-1에서 설명하며, P와 D는 FDM 파일럿 채널 및 데이터 채널이 각각 차지하는 슬롯에 할당된 인터레이스를 나타낸다.
Figure 112007016451884-pct00082
도 5.2.1.2.10-1 FDM 파일럿에 대한 인터레이스 할당
슬롯 1 내지 7에 대한 슬롯-인터레이스 매핑은 다음과 같다:
1. i를 인터레이스 인덱스 i(i ∈ {0, 7})의 3 비트 값으로 한다. i 의 비트 리버스된 값을 ibr로 표기한다.
2. I j 를 5.2.1.2.2.4에 정의된 바와 같이 제 j 인터레이스로 표기한다. I i 에서 인덱스 i(i ∈ {0, 7})를 ibr로 치환함으로써 인터레이스 시퀀스 {I 0 I 1 I 2 I 3 I 4 I 5 I 6 I 7 }를 치환하여 치환된 시퀀스 PS={I0 I4 I2 I6 I1 I5 I3 I7}를 생성한다.
3. PS에서 인터레이스39 I2 및 I6을 결합하여 단축된 인터레이스 시퀀스 SIS = {I0 I4 I2/I6 I1 I5 I3 I7}을 생성한다.
4. 수퍼 프레임에서 인덱스 j(j ∈ {1, 1199})40를 갖는 OFDM 심벌에 대해, 단계 3에서 SIS에 (2×j) mod 7과 같은 값만큼 우측 순환 시프트41를 수행하여 치환된 단축 인터레이스 시퀀스 PSIS(j)를 생성한다.
5. (j mod 2 = 0)이라면, PSIS(j)에서 인터레이스 I6을 선택한다. 그렇지 않으면, PSIS[j]에서 I2를 선택한다.
6. 수퍼 프레임에서 제 j OFDM 심벌 구간에 대해, 제 k 데이터 슬롯{k ∈ {1, … , 7})에 인터레이스 PSIS(j)[k-1]이 할당된다.
도 5.2.1.2.10-2는 15개의 연속한 OFDM 심벌 구간에 걸친 총 8개의 슬롯에 대한 인터레이스 할당을 설명한다. 슬롯에서 인터레이스로의 매핑 패턴은 14개의 연속한 OFDM 심벌 구간 뒤에 반복된다42.
Figure 112007016451884-pct00083
도 5.2.1.2.10-2 슬롯에 대한 인터레이스 할당
39인터레이스 2 및 인터레이스 6이 파일럿에 교대로 사용되기 때문에 나머지 7개의 인터레이스가 데이터 슬롯에 대한 할당에 사용된다.
40수퍼 프레임은 1200 OFDM 심벌 구간에 이른다. OFDM 심벌 인덱스 0에 대한 슬롯-인터레이스 매핑은 사용되지 않는다.
41시퀀스 s = {1 2 3 4 5}를 2만큼 우측 순환 시프트하면 시퀀스 s(2) = {4 5 1 2 3}이 된다.
42도면은 모든 인터레이스가 동일한 시간 비율에 관해 파일럿 인터레이스 다음에 할당되고, 모든 인터레이스에 대한 채널 추정 동작은 거의 동일함을 나타낸다.
5.2.1.2.11 OFDM 공통 연산
이 블록은 OFDM 심벌 구간 m에 대한 부반송파 인덱스 k와 관련된 복소 변조 심벌 X k ,m 을 RF 전송 신호로 변환한다. 연산은 도 5.2.1.2.11-1에서 설명한다.
Figure 112007016451884-pct00084
도 5.2.1.2.11-1 OFDM 공통 연산
5.2.1.2.11.1 IFT 연산
m OFDM 심벌과 관련된 복소 변조 심벌 X k ,m (k = 0, 1, … ,4095)은 푸리에 역변환(IFT) 식에 의해 연속 시간 신호 x m (t)에 관련된다. 구체적으로,
Figure 112007016451884-pct00085
상기 식에서, (Δf)sc는 부반송파 간격이고(5.2.1.2.2.2 참고), T WGI , T FGI T S 는 5.2.1.2.3에 정의되어 있다.
5.2.1.2.11.2 윈도잉
신호 x m (t)에는 윈도우 함수 w(t)가 곱해지고,
Figure 112007016451884-pct00086
윈도잉된 신호는 y m (t)로 표기되고,
Figure 112007016451884-pct00087
상기에서, T U T S 는 5.2.1.2.3에 정의되어 있다.
5.2.1.2.11.3 오버랩 및 가산
기저대역 s BB (t)는 T WGI 에 의해 연속한 OFDM 심벌로부터의 윈도잉된 연속 시간 신호들을 오버랩함으로서 생성된다. 이는 도 5.2.1.2.11.3-1에서 설명한다. 구체적으로, s BB (t)는 다음과 같이 주어진다:
Figure 112007016451884-pct00088
Figure 112007016451884-pct00089
도 5.2.1.2.11.3-1 윈도잉된 OFDM 심벌의 오버랩
5.2.1.2.11.4 반송파 변조
동상 및 직교 기저대역 신호는 RF 주파수로 상향 변환되고 합산되어 RF 파형 s RF (t)를 생성한다. 도 5.2.1.2.11-1에서, f c (k)는 제 k FLO RF 채널의 중심 주파수이다(표 5.2.1.1.1-1 참고).
5.2.1.3 동기화 및 타이밍
제공됨.
5.2.1.3.1 타이밍 기준 소스
제공됨.
5.2.1.3.2 FLO 네트워크 송신 시간
제공됨.

Claims (7)

  1. 인터리빙 방법으로서,
    인터레이스의 부반송파들을 인터리빙하는 단계; 및
    인터레이스들을 인터리빙하는 단계를 포함하며,
    상기 인터레이스의 부반송파들을 인터리빙하는 단계는 인터레이스 테이블을 이용하여 지정된 슬롯 인덱스에 따라 순차적 선형 방식(sequential linear fashion)으로 성상도(constellation) 심벌 시퀀스의 심벌들을 해당 부반송파들에 매핑하는 단계를 포함하는, 인터리빙 방법.
  2. 제 1 항에 있어서,
    상기 부반송파들의 수는 500개인 것을 특징으로 하는 인터리빙 방법.
  3. 제 2 항에 있어서,
    상기 인터레이스들의 수는 8개인 것을 특징으로 하는 인터리빙 방법.
  4. 삭제
  5. 명령들을 수행하도록 구성되는 프로세서로서, 상기 명령들은,
    인터레이스의 부반송파들을 인터리빙하기 위한 명령들; 및
    인터레이스들을 인터리빙하기 위한 명령들을 포함하며,
    상기 인터레이스의 부반송파들을 인터리빙하기 위한 명령들은 인터레이스 테이블을 이용하여 지정된 슬롯 인덱스에 따라 순차적 선형 방식으로 성상도 심벌 시퀀스의 심벌들을 해당 부반송파들에 매핑하기 위한 명령들을 포함하는, 프로세서.
  6. 프로세서로서,
    인터레이스의 부반송파들을 인터리빙하는 수단; 및
    인터레이스들을 인터리빙하는 수단을 포함하며,
    상기 인터레이스의 부반송파들을 인터리빙하는 수단은 인터레이스 테이블을 이용하여 지정된 슬롯 인덱스에 따라 순차적 선형 방식으로 성상도 심벌 시퀀스의 심벌들을 해당 부반송파들에 매핑하는 수단을 포함하는, 프로세서.
  7. 인터리빙 방법을 구현하는 프로그램을 기록하기 위한 컴퓨터 판독 가능 기록 매체로서, 상기 인터리빙 방법은,
    인터레이스의 부반송파들을 인터리빙하는 단계; 및
    인터레이스들을 인터리빙하는 단계를 포함하며,
    상기 인터레이스의 부반송파들을 인터리빙하는 단계는 인터레이스 테이블을 이용하여 지정된 슬롯 인덱스에 따라 순차적 선형 방식으로 성상도 심벌 시퀀스의 심벌들을 해당 부반송파들에 매핑하는 단계를 포함하는, 판독 가능 매체.
KR1020077004507A 2004-07-29 2005-07-29 인터리빙을 위한 시스템 및 방법 KR100905350B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US59299904P 2004-07-29 2004-07-29
US60/592,999 2004-07-29

Publications (2)

Publication Number Publication Date
KR20070048202A KR20070048202A (ko) 2007-05-08
KR100905350B1 true KR100905350B1 (ko) 2009-07-01

Family

ID=35169875

Family Applications (3)

Application Number Title Priority Date Filing Date
KR1020077004499A KR100925911B1 (ko) 2004-07-29 2005-07-29 다이버시티 인터리빙을 위한 시스템 및 방법
KR1020077004507A KR100905350B1 (ko) 2004-07-29 2005-07-29 인터리빙을 위한 시스템 및 방법
KR1020077004501A KR100850838B1 (ko) 2004-07-29 2005-07-29 인터리빙을 위한 시스템 및 방법

Family Applications Before (1)

Application Number Title Priority Date Filing Date
KR1020077004499A KR100925911B1 (ko) 2004-07-29 2005-07-29 다이버시티 인터리빙을 위한 시스템 및 방법

Family Applications After (1)

Application Number Title Priority Date Filing Date
KR1020077004501A KR100850838B1 (ko) 2004-07-29 2005-07-29 인터리빙을 위한 시스템 및 방법

Country Status (17)

Country Link
US (3) US8189539B2 (ko)
EP (4) EP2512058A1 (ko)
JP (7) JP2008508815A (ko)
KR (3) KR100925911B1 (ko)
CN (4) CN101032110B (ko)
AU (3) AU2005267808B2 (ko)
BR (3) BRPI0513928A (ko)
CA (3) CA2575529A1 (ko)
IL (3) IL181039A0 (ko)
MX (3) MX2007001166A (ko)
NO (3) NO20070898L (ko)
NZ (2) NZ552962A (ko)
RU (3) RU2376709C2 (ko)
SG (2) SG155171A1 (ko)
UA (1) UA90481C2 (ko)
WO (3) WO2006015270A1 (ko)
ZA (3) ZA200701274B (ko)

Families Citing this family (85)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8179954B2 (en) 2007-10-30 2012-05-15 Sony Corporation Odd interleaving only of an odd-even interleaver when half or less data subcarriers are active in a digital video broadcasting (DVB) standard
US8885761B2 (en) 2003-03-25 2014-11-11 Sony Corporation Data processing apparatus and method
GB2454193B (en) 2007-10-30 2012-07-18 Sony Corp Data processing apparatus and method
US8509051B2 (en) 2003-09-02 2013-08-13 Qualcomm Incorporated Multiplexing and transmission of multiple data streams in a wireless multi-carrier communication system
US7221680B2 (en) 2003-09-02 2007-05-22 Qualcomm Incorporated Multiplexing and transmission of multiple data streams in a wireless multi-carrier communication system
US8599764B2 (en) 2003-09-02 2013-12-03 Qualcomm Incorporated Transmission of overhead information for reception of multiple data streams
US8477809B2 (en) 2003-09-02 2013-07-02 Qualcomm Incorporated Systems and methods for generalized slot-to-interlace mapping
US8526412B2 (en) 2003-10-24 2013-09-03 Qualcomm Incorporated Frequency division multiplexing of multiple data streams in a wireless multi-carrier communication system
US8027372B2 (en) * 2004-06-18 2011-09-27 Qualcomm Incorporated Signal acquisition in a wireless communication system
US20070081484A1 (en) * 2004-07-29 2007-04-12 Wang Michael M Methods and apparatus for transmitting a frame structure in a wireless communication system
MX2007001166A (es) * 2004-07-29 2007-07-11 Qualcomm Inc Sistema y metodo para intercalacion.
US8391410B2 (en) * 2004-07-29 2013-03-05 Qualcomm Incorporated Methods and apparatus for configuring a pilot symbol in a wireless communication system
US9246728B2 (en) 2004-07-29 2016-01-26 Qualcomm Incorporated System and method for frequency diversity
US20080317142A1 (en) * 2005-07-29 2008-12-25 Qualcomm Incorporated System and method for frequency diversity
BRPI0609275A2 (pt) * 2005-03-10 2010-03-09 Qualcomm Inc sincronização de temporização e estimação de canal em uma transição entre formas de onda de área local e ampliada com utilização de piloto tdm designado
US7813383B2 (en) * 2005-03-10 2010-10-12 Qualcomm Incorporated Method for transmission of time division multiplexed pilot symbols to aid channel estimation, time synchronization, and AGC bootstrapping in a multicast wireless system
US7688904B2 (en) * 2005-05-12 2010-03-30 Intellon Corporation Generating signals for transmission of information
US7720027B2 (en) 2005-07-27 2010-05-18 Qualcomm Incorporated System and method for a forward link only physical layer
US9391751B2 (en) * 2005-07-29 2016-07-12 Qualcomm Incorporated System and method for frequency diversity
US9042212B2 (en) * 2005-07-29 2015-05-26 Qualcomm Incorporated Method and apparatus for communicating network identifiers in a communication system
US20070070877A1 (en) * 2005-09-27 2007-03-29 Thomas Sun Modulation type determination for evaluation of transmitter performance
US7733968B2 (en) * 2005-09-27 2010-06-08 Qualcomm Incorporated Evaluation of transmitter performance
US20070127358A1 (en) * 2005-11-23 2007-06-07 Qualcomm Incorporated Phase correction in a test receiver
US7706328B2 (en) * 2006-01-04 2010-04-27 Qualcomm Incorporated Methods and apparatus for position location in a wireless network
US7911935B2 (en) 2006-02-08 2011-03-22 Motorola Mobility, Inc. Method and apparatus for interleaving sequence elements of an OFDMA synchronization channel
US7983143B2 (en) 2006-02-08 2011-07-19 Motorola Mobility, Inc. Method and apparatus for initial acquisition and cell search for an OFDMA system
KR101260836B1 (ko) * 2006-02-28 2013-05-06 삼성전자주식회사 직교 주파수 분할 다중 시스템에서 다이버시티 이득을 제공하는 선 부호화 방법 및 이를 이용한 송신 장치 및 방법
US7782806B2 (en) 2006-03-09 2010-08-24 Qualcomm Incorporated Timing synchronization and channel estimation at a transition between local and wide area waveforms using a designated TDM pilot
US20070242754A1 (en) * 2006-04-04 2007-10-18 Samsung Electronics Co., Ltd. Apparatus for processing data stream for digital broadcasting system and method thereof
US7734303B2 (en) * 2006-04-12 2010-06-08 Qualcomm Incorporated Pilot modulation error ratio for evaluation of transmitter performance
US8738056B2 (en) * 2006-05-22 2014-05-27 Qualcomm Incorporation Signal acquisition in a wireless communication system
US20070280235A1 (en) * 2006-06-01 2007-12-06 Qualcomm Incorporated System and method for acquisition and delivery of services to devices in a wireless multicast communication system
US8929353B2 (en) 2007-05-09 2015-01-06 Qualcomm Incorporated Preamble structure and acquisition for a wireless communication system
CN101467413B (zh) * 2006-06-13 2013-08-21 高通股份有限公司 用于在无线通信系统中发送和接收导频的方法和装置
KR101116975B1 (ko) * 2006-06-21 2012-03-14 콸콤 인코포레이티드 무선 자원 할당 방법 및 장치
KR101042424B1 (ko) * 2006-06-21 2011-06-16 콸콤 인코포레이티드 간섭 정보를 측정, 전달 및/또는 사용하는 방법 및 장치
TWI372539B (en) 2006-06-23 2012-09-11 Qualcomm Inc Methods and systems for processing overhead reduction for control channel packets
US9008198B2 (en) * 2007-01-05 2015-04-14 Qualcomm Incorporated Methods and apparatus for timing synchronization based on transitional pilot symbols
KR101469730B1 (ko) * 2007-05-02 2014-12-05 코닌클리케 필립스 엔.브이. Ofdm 네트워크에서 리소스들을 할당하기 위한 방법 및 디바이스
EP2003836B1 (en) * 2007-06-15 2018-04-04 Samsung Electronics Co., Ltd. Data transmission and reception of data comprising symbols of different priorities
EP2003835A1 (en) 2007-06-15 2008-12-17 Nokia Siemens Networks Oy Method for operating a radio communication system, receiver station and radio communication system
US7899125B2 (en) * 2007-06-18 2011-03-01 Intel Corporation Method, device, and apparatus for multi-stream multi-band transmission
KR101505193B1 (ko) * 2007-06-18 2015-03-23 삼성전자주식회사 직교주파수분할다중접속방식의 이동 통신시스템에서 심볼전송 방법 및 장치
KR101414758B1 (ko) * 2007-07-03 2014-10-01 삼성전자주식회사 데이터 송수신 장치
US20090028100A1 (en) * 2007-07-25 2009-01-29 Qualcomm Incorporated Methods and apparatus for transmitter identification in a wireless network
US8311133B2 (en) * 2007-07-26 2012-11-13 Qualcomm Incorporated Method and apparatus for sensing signaling parameters in a wireless communications network
CA2696443A1 (en) * 2007-07-26 2009-01-29 Qualcomm Incorporated Systems and methods for generalized slot-to-interlace mapping
JP5242684B2 (ja) * 2007-08-08 2013-07-24 テレフオンアクチーボラゲット エル エム エリクソン(パブル) 明示的な周波数ホッピングを用いるマルチキャリヤ通信システム
US8261168B2 (en) * 2007-09-17 2012-09-04 Lg Electronics Inc. Code combining soft handoff in wireless communication system
CN103825860B (zh) * 2007-09-18 2017-12-01 Lg电子株式会社 在发射机中处理广播数据的方法及处理广播数据的发射机
US8848913B2 (en) 2007-10-04 2014-09-30 Qualcomm Incorporated Scrambling sequence generation in a communication system
GB2454318B (en) 2007-10-30 2012-10-17 Sony Corp Data processing apparatus and method
EP2056549B1 (en) 2007-10-30 2012-12-12 Sony Corporation Data processing apparatus and method
CN101843023B (zh) 2007-10-30 2013-04-17 索尼公司 数据处理设备和方法
US8787181B2 (en) 2008-01-14 2014-07-22 Qualcomm Incorporated Resource allocation randomization
US8165064B2 (en) * 2008-01-28 2012-04-24 Qualcomm Incorporated Enhancements to the positioning pilot channel
WO2009095831A1 (en) * 2008-01-29 2009-08-06 Koninklijke Philips Electronics N.V. Method of packet retransmission and reception and wireless device employing the same
CN101521647B (zh) * 2008-02-26 2012-12-12 华为技术有限公司 子载波数据的映射方法、装置及应用该装置的基站
US8923249B2 (en) 2008-03-26 2014-12-30 Qualcomm Incorporated Method and apparatus for scrambling sequence generation in a communication system
US8982832B2 (en) 2008-04-28 2015-03-17 Qualcomm Incorporated Wireless communication of turbo coded data with time diversity
US20090274099A1 (en) * 2008-05-02 2009-11-05 Qualcomm Incorporated Methods and apparatus for communicating transmitter information in a communication network
US7782903B2 (en) * 2008-05-14 2010-08-24 Newport Media, Inc. Hardware accelerated protocol stack
US8102791B2 (en) * 2008-07-25 2012-01-24 Newport Media, Inc. Interleaver address generation in turbo decoders for mobile multimedia multicast system communication systems
US8792899B2 (en) * 2008-11-07 2014-07-29 Qualcomm Incorporated Regionalized delivery of hybrid mobile broadcast services or channels in a mobile broadcast network
KR101608789B1 (ko) * 2009-01-07 2016-04-05 엘지전자 주식회사 신호 송신 방법 및 장치
WO2010093097A1 (en) 2009-02-12 2010-08-19 Lg Electronics Inc. Apparatus for transmitting and receiving a signal and method of transmitting and receiving a signal
FR2944171B1 (fr) * 2009-04-03 2012-12-21 Get Enst Procede et dispositif de modulation mettant en oeuvre une modulation differentielle, procede et dispositif de demodulation, signal et produits programme d'ordinateur correspondants.
US8612820B2 (en) 2009-04-11 2013-12-17 Qualcomm Incorporated Apparatus and methods for interleaving in a forward link only system
US8396150B2 (en) * 2009-12-22 2013-03-12 Intel Corporation Tone count selection
US8665697B1 (en) * 2009-12-23 2014-03-04 Kbc Research Foundation Pvt. Ltd. Subchannel formation in OFDMA systems
US20110194645A1 (en) * 2010-02-11 2011-08-11 Electronics And Telecommunications Research Institute Layered transmission apparatus and method, reception apparatus, and reception method
US20110195658A1 (en) * 2010-02-11 2011-08-11 Electronics And Telecommunications Research Institute Layered retransmission apparatus and method, reception apparatus and reception method
US8824590B2 (en) * 2010-02-11 2014-09-02 Electronics And Telecommunications Research Institute Layered transmission apparatus and method, reception apparatus and reception method
JP5611893B2 (ja) * 2011-05-25 2014-10-22 日本電信電話株式会社 無線通信システム
US8850276B2 (en) * 2011-09-22 2014-09-30 Lsi Corporation Systems and methods for efficient data shuffling in a data processing system
US9645820B2 (en) 2013-06-27 2017-05-09 Intel Corporation Apparatus and method to reserve and permute bits in a mask register
US9942008B1 (en) * 2014-02-10 2018-04-10 Marvell International Ltd. Systems and methods for range extension by time repetition
RU2637476C1 (ru) * 2014-02-21 2017-12-04 Хуавэй Текнолоджиз Ко., Лтд. Способ и устройство согласования скорости для полярного кода
GB2523363B (en) * 2014-02-21 2017-06-28 Samsung Electronics Co Ltd Bit interleaver and bit de-interleaver
AU2014415500B2 (en) 2014-12-22 2019-01-17 Guangdong Oppo Mobile Telecommunications Corp., Ltd. Polar code encoding method and encoding apparatus
WO2017209418A2 (ko) * 2016-05-31 2017-12-07 한국전자통신연구원 비-직교 기반의 상향링크 전송 방법 및 장치
KR102322497B1 (ko) 2016-05-31 2021-11-09 한국전자통신연구원 비-직교 기반의 상향링크 전송 방법 및 장치
US11128399B2 (en) * 2017-01-09 2021-09-21 Apple Inc. Systems, methods and devices for meeting cellular data turnaround time
CN107395546B (zh) * 2017-08-30 2020-04-24 重庆物奇科技有限公司 电力线载波通信中对数据符号进行频域信息扩展的方法
WO2019139377A1 (ko) * 2018-01-12 2019-07-18 엘지전자 주식회사 인터리빙을 수행하는 방법 및 인터리버

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20010034868A1 (en) 1999-12-15 2001-10-25 Hesham El-Gamal Interleaver design for parsed parallel concatenated codes
US6311306B1 (en) 1999-04-26 2001-10-30 Motorola, Inc. System for error control by subdividing coded information units into subsets reordering and interlacing the subsets, to produce a set of interleaved coded information units
US6747948B1 (en) 1999-08-11 2004-06-08 Lucent Technologies Inc. Interleaver scheme in an OFDM system with multiple-stream data sources
KR20040061482A (ko) * 2002-12-31 2004-07-07 엘지전자 주식회사 채널 인터리빙 방법

Family Cites Families (127)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3017A (en) * 1843-03-21 Plate turn-button for fastening cupboard and other doors
US4672605A (en) 1984-03-20 1987-06-09 Applied Spectrum Technologies, Inc. Data and voice communications system
SU1327296A1 (ru) 1985-06-11 1987-07-30 Минский радиотехнический институт Сверточный кодек с алгоритмом порогового декодировани
US5177766A (en) 1991-06-03 1993-01-05 Spectralink Corporation Digital clock timing generation in a spread-spectrum digital communication system
US5315592A (en) 1992-04-23 1994-05-24 Xyplex Inc. Parallel bridging
AU664084B2 (en) 1992-06-03 1995-11-02 Ciba-Geigy Ag Novel thiosemicarbazonic acid esters
US5346370A (en) 1993-11-08 1994-09-13 Graco Inc. Portable pumping system with generator powered clutch assembly
US6154484A (en) 1995-09-06 2000-11-28 Solana Technology Development Corporation Method and apparatus for embedding auxiliary data in a primary data signal using frequency and time domain processing
FI955113A (fi) * 1995-10-26 1997-04-27 Nokia Mobile Phones Ltd Tiedonsiirtomenetelmä, lähetin ja vastaanotin
FR2742612B1 (fr) 1995-12-15 1998-02-06 Sextant Avionique Procede et circuit de reception de signaux de positionnement par satellites avec elimination des erreurs de multitrajets
JP2907104B2 (ja) 1996-03-27 1999-06-21 日本電気株式会社 時間ダイバーシティ通信方法及び通信装置
KR100186627B1 (ko) 1996-09-21 1999-05-15 삼성전자 주식회사 베이스 밴드 인터리버
KR100193846B1 (ko) 1996-10-02 1999-06-15 윤종용 인터리브 리드 어드레스 생성기
KR100221336B1 (ko) 1996-12-28 1999-09-15 전주범 직교 주파수 분할 다중화 수신 시스템의 프레임 동기 장치 및 그 방법
US6157746A (en) * 1997-02-12 2000-12-05 Sarnoff Corporation Apparatus and method for encoding wavelet trees generated by a wavelet-based coding method
US6243379B1 (en) * 1997-04-04 2001-06-05 Ramp Networks, Inc. Connection and packet level multiplexing between network links
US6421333B1 (en) * 1997-06-21 2002-07-16 Nortel Networks Limited Channel coding and interleaving for transmission on a multicarrier system
CA2245603C (en) * 1997-08-14 2011-06-28 Stewart Crozier Method of enhanced max-log-a posteriori probability processing
US6208663B1 (en) * 1997-08-29 2001-03-27 Telefonaktiebolaget Lm Ericsson (Publ) Method and system for block ARQ with reselection of FEC coding and/or modulation
US6026117A (en) * 1997-10-23 2000-02-15 Interdigital Technology Corporation Method and apparatus for generating complex four-phase sequences for a CDMA communication system
EP0938208A1 (en) * 1998-02-22 1999-08-25 Sony International (Europe) GmbH Multicarrier transmission, compatible with the existing GSM system
JP2961105B1 (ja) * 1998-06-19 1999-10-12 株式会社次世代デジタルテレビジョン放送システム研究所 Ofdm受信装置
JP2958308B1 (ja) 1998-07-10 1999-10-06 松下電器産業株式会社 インターリーブ解除装置
PT1940033E (pt) 1998-07-27 2011-02-10 Koninkl Philips Electronics Nv Codificação de informações de multipalavras por enterlaçamento de palavras
US6298463B1 (en) * 1998-07-31 2001-10-02 Nortel Networks Limited Parallel concatenated convolutional coding
US6798736B1 (en) 1998-09-22 2004-09-28 Qualcomm Incorporated Method and apparatus for transmitting and receiving variable rate data
JP2002532691A (ja) 1998-12-04 2002-10-02 ユー.エス. ワイアレス コーポレイション 空間的シグネチャ情報を用いたワイヤレス位置決定
US6847658B1 (en) * 1998-12-10 2005-01-25 Qualcomm, Incorporated Demultiplexer for channel interleaving
KR100306282B1 (ko) 1998-12-10 2001-11-02 윤종용 통신시스템의인터리빙/디인터리빙장치및방법
BE1012331A3 (nl) 1998-12-11 2000-09-05 Steveninck Etienne Werkwijze en inrichting voor het aanbrengen van reflecterend materiaal op een substraat.
US6611551B1 (en) 1999-01-21 2003-08-26 Cisco Technology, Inc. OFDM channel identification
US6304581B1 (en) 1999-02-16 2001-10-16 Motorola, Inc. Interleaving method and apparatus for orthogonal transmit diversity and multi-carriers CDMA communication systems
CN1187921C (zh) 1999-02-25 2005-02-02 索尼公司 数字广播装置
KR100342565B1 (ko) * 1999-04-20 2002-07-04 윤종용 코드분할 다중접속 시스템의 단말기에서 단절된 호 복원 방법및 그 통보 방법
EP1696573B1 (en) 1999-05-10 2008-01-16 NTT DoCoMo INC. Interleaving method, transmitter, and transmission signal
US6580497B1 (en) 1999-05-28 2003-06-17 Mitsubishi Denki Kabushiki Kaisha Coherent laser radar apparatus and radar/optical communication system
US6473878B1 (en) 1999-05-28 2002-10-29 Lucent Technologies Inc. Serial-concatenated turbo codes
PL207275B1 (pl) * 1999-07-08 2010-11-30 Samsung Electronics Co Ltd Urządzenie nadawcze dla łącza w górę w systemie łączności ruchomej, urządzenie nadawcze w systemie łączności ruchomej oraz sposób nadawania w systemie łączności ruchomej
FR2797122B1 (fr) * 1999-07-30 2006-08-04 Commissariat Energie Atomique Procede de transmission de donnees utilisant des jeux repetitifs de sequences d'etalement, emetteur et recepteur correspondants
US6631125B1 (en) 1999-10-20 2003-10-07 Nokia Corporation Channel set-up in wideband, code division multiple access systems
IT1314319B1 (it) 1999-12-23 2002-12-09 Siemens Inf & Comm Networks Metodo di interlacciamento di un flusso di bit in un sistema ditelefonia radiomobile
JP2001217861A (ja) 2000-01-31 2001-08-10 Kddi Corp いたずらメール防止システム及びメールセンタ装置
US6505052B1 (en) 2000-02-01 2003-01-07 Qualcomm, Incorporated System for transmitting and receiving short message service (SMS) messages
JP3568873B2 (ja) 2000-03-22 2004-09-22 株式会社エヌ・ティ・ティ・ドコモ マルチキャリア無線伝送システムにおけるチャネル推定方法及び装置
KR100499467B1 (ko) 2000-03-10 2005-07-07 엘지전자 주식회사 블록 인터리빙 방법 및 그를 위한 장치
JP3976474B2 (ja) 2000-05-12 2007-09-19 三洋電機株式会社 Ofdm復調装置
US7120696B1 (en) * 2000-05-19 2006-10-10 Stealthkey, Inc. Cryptographic communications using pseudo-randomly generated cryptography keys
JP3995390B2 (ja) 2000-05-26 2007-10-24 三洋電機株式会社 デジタル放送受信装置
JP2002057640A (ja) 2000-08-09 2002-02-22 Sony Corp 地上デジタル放送送受信システム及び地上デジタル放送受信装置
US6985434B2 (en) 2000-09-01 2006-01-10 Nortel Networks Limited Adaptive time diversity and spatial diversity for OFDM
JP2002111621A (ja) 2000-09-28 2002-04-12 Sanyo Electric Co Ltd デジタル信号受信装置
JP2002217894A (ja) 2000-09-28 2002-08-02 Hitachi Ltd データ配信サービス方法
US6754170B1 (en) 2000-09-29 2004-06-22 Symbol Technologies, Inc. Timing synchronization in OFDM communications receivers
JP2002111631A (ja) 2000-10-04 2002-04-12 Yrp Mobile Telecommunications Key Tech Res Lab Co Ltd 無線通信システム及び無線通信装置
US6961388B2 (en) * 2001-02-01 2005-11-01 Qualcomm, Incorporated Coding scheme for a wireless communication system
JP3636708B2 (ja) * 2001-02-13 2005-04-06 サムスン エレクトロニクス カンパニー リミテッド 通信システムにおける符号を生成するための装置及び方法
US7248652B2 (en) * 2001-02-28 2007-07-24 Agere Systems Inc. Method and apparatus for recovering timing information in orthogonal frequency division multiplexing (OFDM) systems
US7170849B1 (en) * 2001-03-19 2007-01-30 Cisco Systems Wireless Networking (Australia) Pty Limited Interleaver, deinterleaver, interleaving method, and deinterleaving method for OFDM data
US7209461B2 (en) 2001-05-09 2007-04-24 Qualcomm Incorporated Method and apparatus for chip-rate processing in a CDMA system
US6392572B1 (en) 2001-05-11 2002-05-21 Qualcomm Incorporated Buffer architecture for a turbo decoder
US7272769B1 (en) 2001-06-05 2007-09-18 Broadcom Corporation System and method for interleaving data in a wireless transmitter
US7489655B2 (en) 2001-07-06 2009-02-10 Qualcomm, Incorporated Method and apparatus for predictive scheduling in a bi-directional communication system
CN1178417C (zh) * 2001-07-11 2004-12-01 信息产业部电信传输研究所 现场实时产生宽带码分多址Turbo码内交织器方法
US6807428B2 (en) 2001-08-16 2004-10-19 Qualcomm, Incorporated Method and apparatus for time-based reception of transmissions in a wireless communication system
CN1151677C (zh) 2001-08-17 2004-05-26 清华大学 级联纠错编码器
US6738370B2 (en) * 2001-08-22 2004-05-18 Nokia Corporation Method and apparatus implementing retransmission in a communication system providing H-ARQ
JP3911401B2 (ja) 2001-10-16 2007-05-09 株式会社ケンウッド 周波数インターリーブ装置、周波数インターリーブ方法、周波数デインターリーブ装置、および、周波数デインターリーブ方法
US7349667B2 (en) 2001-10-19 2008-03-25 Texas Instruments Incorporated Simplified noise estimation and/or beamforming for wireless communications
US7039000B2 (en) * 2001-11-16 2006-05-02 Mitsubishi Electric Research Laboratories, Inc. Timing synchronization for OFDM-based wireless networks
US7154936B2 (en) 2001-12-03 2006-12-26 Qualcomm, Incorporated Iterative detection and decoding for a MIMO-OFDM system
JP3883432B2 (ja) 2001-12-18 2007-02-21 富士通株式会社 Ofdm受信装置及び放送受信装置
KR100860660B1 (ko) 2002-01-09 2008-09-26 삼성전자주식회사 통신시스템의 인터리빙 장치 및 방법
US7010017B2 (en) 2002-01-30 2006-03-07 Qualcomm Inc. Receiver noise estimation
US7406065B2 (en) * 2002-03-14 2008-07-29 Qualcomm, Incorporated Method and apparatus for reducing inter-channel interference in a wireless communication system
US7292552B2 (en) 2002-03-14 2007-11-06 Qualcomm Incorporated Method and apparatus for reducing interference in a wireless communication system
JP3679775B2 (ja) * 2002-04-12 2005-08-03 松下電器産業株式会社 マルチキャリア送信装置、マルチキャリア受信装置及びマルチキャリア送信方法
CN1545775B (zh) * 2002-04-12 2010-05-05 松下电器产业株式会社 多载波通信装置和多载波通信方法
US7356147B2 (en) 2002-04-18 2008-04-08 International Business Machines Corporation Method, system and program product for attaching a title key to encrypted content for synchronized transmission to a recipient
US7251768B2 (en) 2002-04-22 2007-07-31 Regents Of The University Of Minnesota Wireless communication system having error-control coder and linear precoder
TWI581121B (zh) 2002-05-01 2017-05-01 內數位科技公司 無線通信系統中使用高速共享頻道之點對多點服務
JP2004032711A (ja) 2002-05-01 2004-01-29 Nec Corp マルチキャストサービスデータ配信システム及びその方法並びに秘匿キー生成装置及びプログラム
KR100884408B1 (ko) * 2002-06-20 2009-02-17 삼성전자주식회사 디지털방송 시스템의 에러 정정 부호화장치
US7289459B2 (en) * 2002-08-07 2007-10-30 Motorola Inc. Radio communication system with adaptive interleaver
DK1529389T3 (en) 2002-08-13 2016-05-30 Nokia Technologies Oy Symbol Interleaving
JP2004133801A (ja) 2002-10-11 2004-04-30 Toshiba Corp コンテンツ提供システム及びコンテンツ提供方法
KR100902295B1 (ko) * 2002-10-19 2009-06-10 삼성전자주식회사 복합적 오류정정 부호화 기능을 구비한 디지털방송시스템의 전송장치 및 전송방법
US20040081131A1 (en) 2002-10-25 2004-04-29 Walton Jay Rod OFDM communication system with multiple OFDM symbol sizes
US7002900B2 (en) 2002-10-25 2006-02-21 Qualcomm Incorporated Transmit diversity processing for a multi-antenna communication system
US6985745B2 (en) * 2002-11-25 2006-01-10 Telefonaktiebolaget L M Ericsson (Publ) Method and radio signature position determining entity (RS-PDE) for maintaining location database reliability
US20060117167A1 (en) 2002-12-12 2006-06-01 Evrard Christophe J Processing activity masking in a data processing system
US7031251B2 (en) * 2003-02-12 2006-04-18 Hangjun Chen Clipping distortion canceller for OFDM signals
DE60313045T2 (de) * 2003-03-10 2007-12-13 Ntt Docomo Inc. Vorrichtung und Verfahren zum erkennen einer Gruppe von empfangenen Zeichen
WO2004086708A1 (en) * 2003-03-28 2004-10-07 Intel Corporation Method and apparatus for ofdm symbol timing synchronization
RU2248097C2 (ru) 2003-04-01 2005-03-10 Федеральное государственное унитарное предприятие "Воронежский научно-исследовательский институт связи" Система передачи информации
US7324590B2 (en) * 2003-05-28 2008-01-29 Qualcomm Incoporated Equalizer with combined CCK encoding-decoding in feedback filtering of decision feedback equalizer
US7457350B2 (en) 2003-07-18 2008-11-25 Artimi Ltd. Communications systems and methods
US20050016201A1 (en) 2003-07-22 2005-01-27 Ivanov Igor C. Multi-staged heating system for fabricating microelectronic devices
US20050063298A1 (en) 2003-09-02 2005-03-24 Qualcomm Incorporated Synchronization in a broadcast OFDM system using time division multiplexed pilots
US7660275B2 (en) 2003-10-24 2010-02-09 Qualcomm Incorporated Local and wide-area transmissions in a wireless broadcast network
US8526412B2 (en) 2003-10-24 2013-09-03 Qualcomm Incorporated Frequency division multiplexing of multiple data streams in a wireless multi-carrier communication system
TWI228893B (en) 2003-10-31 2005-03-01 Benq Corp Wireless network synchronization system and method
US7145940B2 (en) * 2003-12-05 2006-12-05 Qualcomm Incorporated Pilot transmission schemes for a multi-antenna system
US20050135517A1 (en) 2003-12-22 2005-06-23 Texas Instruments Incorporated Increasing effective number of data tones in a multi-antenna multi-tone communication system
US7339999B2 (en) 2004-01-21 2008-03-04 Qualcomm Incorporated Pilot transmission and channel estimation for an OFDM system with excess delay spread
US7398091B2 (en) 2004-02-02 2008-07-08 Motorola, Inc. Method and apparatus for providing a multimedia broadcast/multicast service in a visited network
US8077691B2 (en) * 2004-03-05 2011-12-13 Qualcomm Incorporated Pilot transmission and channel estimation for MISO and MIMO receivers in a multi-antenna system
US7411898B2 (en) 2004-05-10 2008-08-12 Infineon Technologies Ag Preamble generator for a multiband OFDM transceiver
CA2566727A1 (en) 2004-05-18 2005-12-01 Qualcomm Incorporated Slot-to-interlace and interlace-to-slot converters for an ofdm system
US8027372B2 (en) * 2004-06-18 2011-09-27 Qualcomm Incorporated Signal acquisition in a wireless communication system
US7298787B2 (en) 2004-06-25 2007-11-20 Nokia Corporation System, and associated method, for facilitating broadband multi-carrier transmission
US9246728B2 (en) 2004-07-29 2016-01-26 Qualcomm Incorporated System and method for frequency diversity
US20070081484A1 (en) 2004-07-29 2007-04-12 Wang Michael M Methods and apparatus for transmitting a frame structure in a wireless communication system
US8391410B2 (en) 2004-07-29 2013-03-05 Qualcomm Incorporated Methods and apparatus for configuring a pilot symbol in a wireless communication system
MX2007001166A (es) 2004-07-29 2007-07-11 Qualcomm Inc Sistema y metodo para intercalacion.
US20080317142A1 (en) 2005-07-29 2008-12-25 Qualcomm Incorporated System and method for frequency diversity
US7924770B2 (en) 2004-08-06 2011-04-12 Nokia Corporation Method of controlling communication between two nodes in a communication system
US7852822B2 (en) 2004-12-22 2010-12-14 Qualcomm Incorporated Wide area and local network ID transmission for communication systems
WO2006086878A1 (en) 2005-02-15 2006-08-24 Nortel Networks Limited Radio access system and method using ofdm and cdma for broadband data transmission
BRPI0609275A2 (pt) 2005-03-10 2010-03-09 Qualcomm Inc sincronização de temporização e estimação de canal em uma transição entre formas de onda de área local e ampliada com utilização de piloto tdm designado
US7813383B2 (en) 2005-03-10 2010-10-12 Qualcomm Incorporated Method for transmission of time division multiplexed pilot symbols to aid channel estimation, time synchronization, and AGC bootstrapping in a multicast wireless system
US7756005B2 (en) * 2005-03-11 2010-07-13 Qualcomm Incorporated Coarse timing/frame acquisition of OFDM system using time division multiplexed pilot symbol
US20070025738A1 (en) 2005-07-28 2007-02-01 Artimi Inc. Communications systems and methods
US9391751B2 (en) 2005-07-29 2016-07-12 Qualcomm Incorporated System and method for frequency diversity
US9042212B2 (en) * 2005-07-29 2015-05-26 Qualcomm Incorporated Method and apparatus for communicating network identifiers in a communication system
US20070028463A1 (en) * 2005-08-02 2007-02-08 Chan Stephen K K Paper cutter
US7702046B2 (en) 2006-04-03 2010-04-20 Qualcomm Incorporated Method and system for automatic gain control during signal acquisition
KR200461482Y1 (ko) 2010-12-20 2012-07-16 (주)아모레퍼시픽 피지제거용 빗

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6311306B1 (en) 1999-04-26 2001-10-30 Motorola, Inc. System for error control by subdividing coded information units into subsets reordering and interlacing the subsets, to produce a set of interleaved coded information units
US6747948B1 (en) 1999-08-11 2004-06-08 Lucent Technologies Inc. Interleaver scheme in an OFDM system with multiple-stream data sources
US20010034868A1 (en) 1999-12-15 2001-10-25 Hesham El-Gamal Interleaver design for parsed parallel concatenated codes
KR20040061482A (ko) * 2002-12-31 2004-07-07 엘지전자 주식회사 채널 인터리빙 방법

Also Published As

Publication number Publication date
US9003243B2 (en) 2015-04-07
JP2011091834A (ja) 2011-05-06
ZA200701273B (en) 2008-10-29
JP5335759B2 (ja) 2013-11-06
WO2006015269A1 (en) 2006-02-09
US20060256708A1 (en) 2006-11-16
RU2369960C2 (ru) 2009-10-10
CA2575528A1 (en) 2006-02-09
IL181036A0 (en) 2007-07-04
JP5670512B2 (ja) 2015-02-18
RU2007107389A (ru) 2008-09-10
AU2005267807A1 (en) 2006-02-09
JP2011130454A (ja) 2011-06-30
US8189539B2 (en) 2012-05-29
US20060123310A1 (en) 2006-06-08
US20060109781A1 (en) 2006-05-25
JP5722294B2 (ja) 2015-05-20
EP2512058A1 (en) 2012-10-17
AU2005267808B2 (en) 2009-06-04
SG155171A1 (en) 2009-09-30
WO2006015268A2 (en) 2006-02-09
MX2007001166A (es) 2007-07-11
KR100925911B1 (ko) 2009-11-09
KR100850838B1 (ko) 2008-08-06
SG155170A1 (en) 2009-09-30
JP2008508814A (ja) 2008-03-21
CN102970115B (zh) 2016-10-05
AU2005267809B2 (en) 2010-02-11
NZ552962A (en) 2010-07-30
BRPI0513928A (pt) 2008-05-20
WO2006015268A3 (en) 2006-04-20
EP1771961A2 (en) 2007-04-11
EP1771962B1 (en) 2018-06-13
WO2006015270A9 (en) 2006-08-10
EP1771962A1 (en) 2007-04-11
RU2007107350A (ru) 2008-09-10
RU2007107400A (ru) 2008-09-10
WO2006015270A1 (en) 2006-02-09
JP5437281B2 (ja) 2014-03-12
MX2007001161A (es) 2007-07-11
JP4694568B2 (ja) 2011-06-08
NO20070896L (no) 2007-04-30
JP4456151B2 (ja) 2010-04-28
NO20070990L (no) 2007-04-30
NO20070898L (no) 2007-04-30
MX2007001162A (es) 2007-07-11
AU2005267807C1 (en) 2010-08-19
AU2005267808A1 (en) 2006-02-09
KR20070048202A (ko) 2007-05-08
RU2375822C2 (ru) 2009-12-10
JP2008508815A (ja) 2008-03-21
JP2008508816A (ja) 2008-03-21
IL181038A0 (en) 2007-07-04
IL181039A0 (en) 2007-07-04
UA90481C2 (en) 2010-05-11
US7583584B2 (en) 2009-09-01
KR20070048743A (ko) 2007-05-09
CN102970115A (zh) 2013-03-13
CN101036336B (zh) 2012-12-26
WO2006015269A9 (en) 2006-08-10
NZ552960A (en) 2010-07-30
BRPI0513933A (pt) 2008-05-20
CA2575551A1 (en) 2006-02-09
JP2013066198A (ja) 2013-04-11
EP1771963A1 (en) 2007-04-11
BRPI0513885A (pt) 2008-05-20
KR20070044036A (ko) 2007-04-26
RU2376709C2 (ru) 2009-12-20
AU2005267807B2 (en) 2010-03-04
ZA200701275B (en) 2009-09-30
ZA200701274B (en) 2008-12-31
JP2013232913A (ja) 2013-11-14
CN101091346B (zh) 2014-07-09
CN101091346A (zh) 2007-12-19
AU2005267809A1 (en) 2006-02-09
CN101032110A (zh) 2007-09-05
CN101036336A (zh) 2007-09-12
CA2575529A1 (en) 2006-02-09
CN101032110B (zh) 2012-05-09

Similar Documents

Publication Publication Date Title
KR100905350B1 (ko) 인터리빙을 위한 시스템 및 방법
KR101081722B1 (ko) 무선 통신 시스템에서 프레임 구조를 전송하기 위한 방법들 및 장치
JP5144665B2 (ja) 通信システムにおいてネットワーク識別子を通信する方法および装置
KR101088189B1 (ko) 무선 통신 시스템에서 파일럿 심볼을 구성하기 위한 방법들 및 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130531

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20140529

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20160330

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20180329

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20190327

Year of fee payment: 11