상술한 바와 같은 본 발명의 목적을 달성하기 위해, 본 발명의 특징에 의하면, 반도체 장치로 스캔 입력 및 데이터를 출력하는 펄스 기반의 플립플롭이, 플립플롭의 동작을 동기시키기 위한 펄스를 생성하기 위한 펄스 생성부, 데이터, 스캔 입력 및 스캔 인에이블 신호를 입력받고, 스캔 인에이블 신호에 응답하여, 데이터 및 스캔 입력 중 어느 하나를 선택하여 출력하는 멀티플렉서부, 및 멀티플렉서부에서 출력되는 데이터 또는 스캔 입력을 펄스 신호에 동기하여 외부로 전달하는 래치부를 포함한다.
본 발명의 일 실시예에서, 멀티플렉서부는, 데이터 신호 및 반전된 스캔 인에이블 신호를 AND 연산하는 제1 AND 게이트, 스캔 입력 신호 및 스캔 인에이블 신호를 AND 연산하는 제2 AND 게이트, 및 제1 AND 게이트의 출력 신호 및 제2 AND 게이트의 출력 신호를 NOR 연산하는 NOR 게이트를 구비하며, 래치부는, 펄스 신호가 로직 하이일 때 NOR 게이트의 출력 신호를 반전시켜 전달하는 제1 삼-상태 인버터(tri-state inverter), 제1 삼-상태 인버터의 출력 신호를 반전시키는 제1 인버터, 반전된 펄스 신호가 로직 하이일 때 제1 인버터의 출력 신호를 반전시켜 제1 인버 터의 입력부로 전달하는 제2 삼-상태 인버터, 및 제1 삼-상태 인버터의 출력 신호를 반전시켜 외부로 출력하는 제2 인버터를 구비한다.
본 발명의 다른 실시예에서는, 멀티플렉서부는, 데이터 신호 및 반전된 스캔 인에이블 신호를 AND 연산하는 제1 AND 게이트, 스캔 입력 신호 및 스캔 인에이블 신호를 AND 연산하는 제2 AND 게이트, 및 펄스신호가 로직 하이일 때 제1 AND 게이트의 출력 신호 및 제2 AND 게이트의 출력 신호를 NOR 연산하여 출력하는 삼-상태 NOR 게이트를 구비하며, 래치부는, 삼-상태 NOR 게이트의 출력 신호를 반전시키는 제1 인버터, 반전된 펄스 신호가 로직 하이일 때 제1 인버터의 출력 신호를 반전시켜 제1 인버터의 입력부로 전달하는 제1 삼-상태 인버터, 및 삼-상태 NOR 게이트의 출력 신호를 반전시켜 외부로 출력하는 제2 인버터를 구비한다.
본 발명의 또 다른 실시예에서는, 멀티플렉서부는, 데이터 신호 및 반전된 스캔 인에이블 신호를 NAND 연산하는 제1 NAND 게이트, 스캔 입력 신호 및 스캔 인에이블 신호를 NAND 연산하는 제2 NAND 게이트, 및 펄스신호가 로직 하이일 때 제1 NAND 게이트의 출력 신호 및 제2 NAND 게이트의 출력 신호를 NAND 연산하여 출력하는 삼-상태 NAND 게이트를 구비하고, 래치부는, 삼-상태 NAND 게이트의 출력 신호를 반전시키는 제1 인버터, 반전된 펄스 신호가 로직 하이일 때 제1 인버터의 출력 신호를 반전시켜 제1 인버터의 입력부로 전달하는 제1 삼-상태 인버터, 및 삼-상태 NAND 게이트의 출력 신호를 반전시켜 외부로 출력하는 제2 인버터를 구비한다.
본 발명의 또 다른 실시예에서는, 멀티플렉서부는, 데이터 신호 및 반전된 스캔 인에이블 신호를 NAND 연산하는 제1 NAND 게이트, 스캔 입력 신호 및 스캔 인 에이블 신호를 NAND 연산하는 제2 NAND 게이트, 및 제1 NAND 게이트의 출력 신호 및 제2 NAND 게이트의 출력 신호를 NAND 연산하는 제3 NAND 게이트를 구비하며, 래치부는, 펄스 신호가 로직 하이일 때 제3 NAND 게이트의 출력 신호를 반전시켜 출력하는 제1 삼-상태 인버터(tri-state inverter), 제1 삼-상태 인버터의 출력 신호를 반전시키는 제1 인버터, 반전된 펄스 신호가 로직 하이일 때 제1 인버터의 출력 신호를 반전시켜 제1 인버터의 입력부로 전달하는 제2 삼-상태 인버터, 및 제1 삼-상태 인버터의 출력 신호를 반전시켜 외부로 출력하는 제2 인버터를 구비한다.
본 발명의 또 다른 실시예에서는, 멀티플렉서부는, 데이터 신호를 반전시키기 위한 제1 인버터, 스캔 입력 신호를 반전시키기 위한 제2 인버터, 반전된 스캔 인에이블 신호가 논리 하이일 때 제1 인버터의 출력을 전달하는 제1 전송 게이트, 및 스캔 인에이블 신호가 논리 하이일 때 제2 인버터의 출력을 전달하는 제2 전송 게이트를 구비하며, 래치부는, 펄스 신호가 로직 하이일 때 제1 전송 게이트의 출력 신호 또는 제2 전송 게이트의 출력 신호를 반전시켜 출력하는 제1 삼-상태 인버터, 제1 삼-상태 인버터의 출력 신호를 반전시키는 제3 인버터, 반전된 펄스 신호가 로직 하이일 때 제3 인버터의 출력 신호를 반전시켜 제3 인버터의 입력부로 전달하는 제2 삼-상태 인버터, 및 제1 삼-상태 인버터의 출력 신호를 반전시켜 외부로 출력하는 제4 인버터를 구비한다.
본 발명의 또 다른 실시예에서는, 멀티플렉서부는, 반전된 스캔 인에이블 신호가 논리 하이일 때 데이터 신호를 반전시켜 출력하는 제1 삼-상태 인버터, 및 스캔 인에이블 신호가 논리 하이일 때 스캔 입력 신호를 반전시켜 출력하는 제2 삼- 상태 인버터를 구비하고, 래치부는, 펄스 신호가 로직 하이일 때 제1 삼-상태 인버터의 출력 신호 또는 제2 삼-상태 인버터의 출력 신호를 반전시켜 출력하는 제3 삼-상태 인버터, 제3 삼-상태 인버터의 출력 신호를 반전시키는 제1 인버터, 반전된 펄스 신호가 로직 하이일 때 제1 인버터의 출력 신호를 반전시켜 제1 인버터의 입력부로 전달하는 제4 삼-상태 인버터, 및 제3 삼-상태 인버터의 출력 신호를 반전시켜 외부로 출력하는 제2 인버터를 구비한다.
본 발명의 또 다른 실시예에서는, 멀티플렉서부는, 데이터 신호 및 반전된 스캔 인에이블 신호를 AND 연산하는 제1 AND 게이트, 스캔 입력 신호 및 스캔 인에이블 신호를 AND 연산하는 제2 AND 게이트, 및 제1 AND 게이트의 출력 신호 및 제2 AND 게이트의 출력 신호를 NOR 연산하는 NOR 게이트를 구비하며, 래치부는, 펄스 신호가 로직 하이일 때 NOR 게이트의 출력 신호를 전달하는 전송 게이트, 전송 게이트의 출력 신호를 반전시키는 제1 인버터, 반전된 펄스 신호가 로직 하이일 때 제1 인버터의 출력 신호를 반전시켜 제1 인버터의 입력부로 전달하는 제1 삼-상태 인버터, 및 전송 게이트의 출력 신호를 반전시켜 외부로 출력하는 제2 인버터를 구비한다.
본 발명의 또 다른 실시예에서는, 멀티플렉서부는, 데이터 신호 및 반전된 스캔 인에이블 신호를 AND 연산하는 제1 AND 게이트, 스캔 입력 신호 및 스캔 인에이블 신호를 AND 연산하는 제2 AND 게이트, 및 제1 AND 게이트의 출력 신호 및 제2 AND 게이트의 출력 신호를 NOR 연산하는 NOR 게이트를 구비하며, 래치부는, NOR 게이트의 출력 신호를 반전시키는 제1 인버터, 펄스 신호가 로직 하이일 때 제1 인버 터의 출력 신호를 전달하는 전송 게이트, 전송 게이트의 출력 신호를 반전시키는 제2 인버터, 반전된 펄스 신호가 로직 하이일 때 제2 인버터의 출력 신호를 반전시켜 제2 인버터의 입력부로 전달하는 제1 삼-상태 인버터, 및 전송 게이트의 출력 신호를 반전시켜 외부로 출력하는 제3 인버터를 구비한다.
본 발명의 또 다른 실시예에서는, 멀티플렉서부는, 데이터 신호 및 반전된 스캔 인에이블 신호를 NAND 연산하는 제1 NAND 게이트, 스캔 입력 신호 및 스캔 인에이블 신호를 NAND 연산하는 제2 NAND 게이트, 및 제1 NAND 게이트의 출력 신호 및 제2 NAND 게이트의 출력 신호를 NAND 연산하는 제3 NAND 게이트를 구비하며, 래치부는, 펄스 신호가 로직 하이일 때 제3 NAND 게이트의 출력 신호를 전달하는 전송 게이트(transmission gate), 전송 게이트의 출력 신호를 반전시키는 제1 인버터, 반전된 펄스 신호가 로직 하이일 때 제1 인버터의 출력 신호를 반전시켜 제1 인버터의 입력부로 전달하는 제1 삼-상태 인버터, 및 전송 게이트의 출력 신호를 반전시켜 외부로 출력하는 제2 인버터를 구비한다.
본 발명의 또 다른 실시예에서는, 멀티플렉서부는, 데이터 신호 및 반전된 스캔 인에이블 신호를 NAND 연산하는 제1 NAND 게이트, 스캔 입력 신호 및 스캔 인에이블 신호를 NAND 연산하는 제2 NAND 게이트, 및 제1 NAND 게이트의 출력 신호 및 제2 NAND 게이트의 출력 신호를 NAND 연산하는 제3 NAND 게이트를 구비하며, 래치부는, 제3 NAND 게이트의 출력 신호를 반전시키는 제1 인버터, 펄스 신호가 로직 하이일 때 제1 인버터의 출력 신호를 전달하는 전송 게이트, 전송 게이트의 출력 신호를 반전시키는 제2 인버터, 반전된 펄스 신호가 로직 하이일 때 제2 인버터의 출력 신호를 반전시켜 제2 인버터의 입력부로 전달하는 제1 삼-상태 인버터, 및 전송 게이트의 출력 신호를 반전시켜 외부로 출력하는 제3 인버터를 구비한다.
본 발명의 또 다른 실시예에서는, 멀티플렉서부는, 데이터 신호를 반전시키기 위한 제1 인버터, 스캔 입력 신호를 반전시키기 위한 제2 인버터, 반전된 스캔 인에이블 신호가 논리 하이일 때 제1 인버터의 출력을 전달하는 제1 전송 게이트, 및 스캔 인에이블 신호가 논리 하이일 때 제2 인버터의 출력을 전달하는 제2 전송 게이트를 구비하며, 래치부는, 제1 전송 게이트의 출력 신호 또는 제2 전송 게이트의 출력 신호를 반전시키는 제3 인버터, 펄스 신호가 로직 하이일 때 제3 인버터의 출력 신호를 전달하는 제3 전송 게이트, 제3 전송 게이트의 출력 신호를 반전시키는 제4 인버터, 반전된 펄스 신호가 로직 하이일 때 제4 인버터의 출력 신호를 반전시켜 제4 인버터의 입력부로 전달하는 제1 삼-상태 인버터, 및 제3 전송 게이트의 출력 신호를 반전시켜 외부로 출력하는 제5 인버터를 구비한다.
본 발명의 또 다른 실시예에서는, 멀티플렉서부는, 반전된 스캔 인에이블 신호가 논리 하이일 때 데이터 신호를 반전시켜 출력하는 제1 삼-상태 인버터, 및 스캔 인에이블 신호가 논리 하이일 때 스캔 입력 신호를 반전시켜 출력하는 제2 삼-상태 인버터를 구비하고, 래치부는, 제1 삼-상태 인버터의 출력 신호 또는 제2 삼-상태 인버터의 출력 신호를 반전시켜 출력하는 제1 인버터, 펄스 신호가 로직 하이일 때 제1 인버터의 출력 신호를 전달하는 전송 게이트, 전송 게이트의 출력 신호를 반전시키는 제2 인버터, 반전된 펄스 신호가 로직 하이일 때 제2 인버터의 출력 신호를 반전시켜 제2 인버터의 입력부로 전달하는 제3 삼-상태 인버터, 및 전송 게 이트의 출력 신호를 반전시켜 외부로 출력하는 제3 인버터를 구비한다.
본 발명과 본 발명의 동작성의 이점 및 본 발명의 실시에 의하여 달성되는 목적을 충분히 이해하기 위해서는 본 발명의 바람직한 실시예를 예시하는 첨부 도면 및 첨부 도면에 기재된 내용을 참조하여야만 한다.
이하, 첨부된 도면을 참조하여 본 발명의 바람직한 실시예를 설명함으로써, 본 발명을 상세히 설명한다. 각 도면에 제시된 동일한 참조부호는 동일한 부재를 나타낸다.
도 2는 본 발명의 특징에 따른 스캔 입력을 갖는 펄스 기반의 플립플롭을 나타낸 구성도이다.
도 2를 참조하면, 본 발명에 따른 펄스 기반의 플립플롭(200)은 멀티플렉서부(202), 래치부(204) 및 펄스 생성부(206)를 포함한다. 멀티플렉서부(204)는 데이터 신호(D), 스캔 입력 신호(SI) 및 스캔 인에이블 신호(SE)를 입력받는다.
데이터 신호(D)는 반도체 칩의 일반 동작(normal operation)시 입력되는 정상적인 데이터 신호이며, 스캔 입력 신호(SI)는 반도체 칩의 테스트 동작 시 플립플롭을 시험하기 위한 테스트 신호이다. 스캔 인에이블 신호(SE)는 플립플롭(200)이 스캔 입력 신호(SI)를 출력하도록 하게 명령하는 신호이다. 즉, 스캔 인에이블 신호(SE)가 로직 로우이면, 플립플롭(200)은 데이터 신호(D)를 전달하고, 스캔 인에이블 신호(SE)가 로직 하이이면, 플립플롭(200)은 스캔 입력 신호(SI)를 전달한다.
멀티플렉서부(202)는 스캔 인에이블 신호(SE)에 응답하여, 입력된 스캔 입력 신호(SI) 및 데이터 신호(D) 중의 하나를 선택하여 출력한다. 래치부(204)는 펄스 생성부(206)에서 생성된 펄스 신호에 동기하여 멀티플렉서부(202)에서 출력된 데이터 신호(D) 또는 스캔 입력 신호(SI)를 유지하고 외부로 전달하는 기능을 한다. 펄스 생성부(206)는 플립플롭(200)의 동작을 동기시키기 위한 펄스를 생성하는 기능을 한다.
도 2에 도시된 플립플롭(200)은 래치부(204) 앞에 구성되는 멀티플렉서부(202)를 통해 데이터 신호뿐만 아니라 스캔 입력 신호를 선택적으로 전달할 수 있도록 하고 있다. 또한, 펄스 생성부(206)에서 생성된 펄스에 동기되어 동작하여 멀티플렉서(202)에서 입력되는 신호가 래치부(204)에서 출력되는 시간의 경로가 짧으며 이에 따라 DtoQ 지연(delay)이 감소된다.
도 3은 도 2에 도시된 펄스 생성부(206)의 일 예를 나타낸 회로도이다.
도 3에 도시된 펄스 생성부(300)는, 클록 신호가 입력되는 제1 노드(N1)의 전압에 응답하여 전원 전압과 제2 노드(N2)를 연결하는 제1 PMOS 트랜지스터(301), 제1 노드(N1)의 전압에 응답하여 제2 노드(N2)와 제3 노드(N3)를 연결하는 제1 NMOS 트랜지스터(302), 제1 노드(N1)의 전압에 응답하여 전원 전압과 제4 노드(N4)를 연결하는 제2 PMOS 트랜지스터(303), 제1 노드(N1)의 전압에 응답하여 제4 노드(N4)와 제5 노드(N5)를 연결하는 제2 NMOS 트랜지스터(304), 제4 노드(N4)의 전압에 응답하여 제3 노드(N3)와 접지 전압을 연결하는 제3 NMOS 트랜지스터(305), 제4 노드(N4)의 전압에 응답하여 전원 전압과 제6 노드(N6)를 연결하는 제3 PMOS 트랜지스터(306), 제4 노드(N4)의 전압에 응답하여 제6 노드(N6)와 제2 노드(N2)를 연 결하는 제4 PMOS 트랜지스터(307), 제2 노드(N2)의 전압을 반전시켜 제7 노드(N7)로 출력하는 제1 인버터(308), 제7 노드(N7)의 전압에 응답하여 제4 노드(N4)와 제8 노드(N8)를 연결하는 제4 NMOS 트랜지스터(309), 제7 노드(N7)의 전압에 응답하여 제8 노드(N8)와 접지 전압을 연결하는 제5 NMOS 트랜지스터(310), 제4 노드(N4)의 전압을 반전시켜 제9 노드(N9)로 출력하는 제2 인버터(311) 및 제9 노드(N9)의 전압에 응답하여 제5 노드(N5)와 접지 전압을 연결하는 제6 NMOS 트랜지스터(312)로 구성된다.
도 3에서, 상기 제7 노드(N7)의 출력은 펄스 신호(P)가 되며, 상기 제2 노드(N2)의 출력은 반전된 펄스 신호(PB)가 된다.
도 3의 펄스 생성부(300)는 클록 신호(CK)가 라이징 할 때 펄스 신호(P) 및 반전된 펄스 신호(PB)를 발생시킨다.
물론, 도 2의 플립플롭(200)은 도 3의 펄스 생성부(300) 이외의 다른 구성을 갖는 펄스 생성부를 사용할 수 있다.
도 4는 본 발명의 제1 실시예에 따른 플립플롭을 나타내는 회로도이다.
도 4에 도시된 플립플롭(400)은 도 2에 도시된 플립플롭(200)의 멀티플렉서부(202) 및 래치부(204)만을 나타내며, 펄스 생성부(206)는 도 3의 펄스 생성부(300)를 사용할 수 있으며 또한 다른 형태의 펄스 생성부도 사용할 수 있다.
플립플롭(400)의 멀티플렉서부(416)는, 데이터 신호 및 반전된 스캔 인에이블 신호를 AND 연산하는 제1 AND 게이트(402), 스캔 입력 신호 및 스캔 인에이블 신호를 AND 연산하는 제2 AND 게이트(404) 및 제1 AND 게이트(402)의 출력 신호 및 제2 AND 게이트(404)의 출력 신호를 NOR 연산하는 NOR 게이트(406)로 구성된다.
또한 플립플롭(400)의 래치부(418)는, 펄스 신호(P)가 로직 하이일 때 NOR 게이트(406)의 출력 신호를 반전시켜 전달하는 제1 삼-상태 인버터(tri-state inverter; 408), 제1 삼-상태 인버터(408)의 출력 신호를 반전시키는 제1 인버터(410), 반전된 펄스 신호(PB)가 로직 하이일 때 제1 인버터(410)의 출력 신호를 반전시켜 제1 인버터(410)의 입력부로 전달하는 제2 삼-상태 인버터(412) 및 제1 삼-상태 인버터(408)의 출력 신호를 반전시켜 외부로 출력하는 제2 인버터(414)로 구성된다. 이때, 제2 인버터(414)의 출력은 입력된 데이터 신호(D) 또는 스캔 입력 신호(SI)의 반전된 출력신호(QB)가 된다.
멀티플렉서부(416)는 스캔 인에이블 신호(SE)가 로직 로우일 때, 데이터 신호(D)를 제1 삼-상태 인버터(408)로 출력하고, 스캔 인에이블 신호(SE)가 로직 하이일 때 스캔 입력 신호(SI)를 제1 삼-상태 인버터(408)로 출력한다. 즉, 멀티플렉서부(416)는 스캔 인에이블 신호(SE)가 0이면 데이터 신호(D)를 입력으로 하는 인버터로 동작하고, 스캔 인에이블 신호(SE)가 1이면 스캔 입력 신호(SI)를 입력으로 하는 인버터로 동작하여, 데이터 경로와 스캔 경로가 각각 분리된다. 데이터 경로는 빠르게 동작하여야 하므로 속도(speed)에 목표를 두고 최적화를 하고, 스캔 경로는 느린 동작이므로 홀드 바이올레이션(hold violation)과 전력(power), 에러이러(area)에 신경을 써서 최적화하여야 한다.
래치부(418)는 펄스 신호에 동기하여 동작하는 펄스 기반의 래치로 구성된다. 펄스 생성부에서 생성된 펄스가 래치부(418)의 제1 및 제2 삼-상태 인버터 (408, 412)를 동작시켜 배타적으로 각각 데이터 또는 스캔 입력을 캐치(catch)하거나 출력을 유지한다. 즉, 제1 삼-상태 인버터(408)는 펄스 생성부(미도시)에서 생성된 펄스 신호(P)가 로직 로우이면 동작하지 않고, 펄스 신호(P)가 로직 하이이면, 입력된 신호를 반전시켜 출력한다. 제1 삼-상태 인버터(408)의 출력은 제1 인버터(410)와 제2 삼-상태 인버터(412)를 통해 출력 신호의 전압 레벨을 유지하고, 제2 인버터(414)를 통해 반전되어 출력된다.
펄스 신호가 로직 로우이면, 제1 삼-상태 인버터(408)는 닫히고, 제2 삼-상태 인버터(412)는 열려 래치부(418)에 데이터가 유지된다.
도 5는 도 4의 멀티플렉서부(416)의 일 예를 나타는 회로도이다.
도 5의 회로(500)는, 스캔 인에이블 신호(SE)를 반전시켜 출력하는 제3 인버터(501), 스캔 입력 신호(SI)에 응답하여 전원 전압(VDD)과 제1 노드(N1)를 연결하는 제1 PMOS 트랜지스터(502), 스캔 인에이블 신호(SE)에 응답하여 전원 전압(VDD)과 제1 노드(N1)를 연결하는 제2 PMOS 트랜지스터(503), 데이터 신호(D)에 응답하여 제1 노드(N1)와 제2 노드(N2)를 연결하는 제3 PMOS 트랜지스터(504), 제3 인버터(501)에서 출력된 반전된 스캔 인에이블 신호(~SE)에 응답하여 제1 노드(N1)와 제2 노드(N2)를 연결하는 제4 PMOS 트랜지스터(505), 데이터 신호(D)에 응답하여 제2 노드(N2)와 제3 노드(N3)를 연결하는 제1 NMOS 트랜지스터(506), 스캔 인에이블 신호(SE)에 응답하여 제2 노드(N2)와 제4 노드(N2)를 연결하는 제2 NMOS 트랜지스터(507), 반전된 스캔 인에이블 신호(~SE)에 응답하여 제3 노드(N3)와 접지 전압(VSS) 연결하는 제3 NMOS 트랜지스터(508) 및 스캔 입력 신호(SI)에 응답하여 제4 노드(N4)와 접지 전압(VSS)을 연결하는 제4 NMOS 트랜지스터(509)로 구성된다.
이때, 도 5의 제2 노드(N2)는 플립플롭의 래치부로 연결된다.
도 6은 본 발명의 제2 실시예에 따른 플립플롭을 나타낸 회로도이다.
도 6에 도시된 플립플롭(600)의 멀티플렉서부(614)는 데이터 신호(D) 및 반전된 스캔 인에이블 신호(~SE)를 AND 연산하는 제1 AND 게이트(602), 스캔 입력 신호(SI) 및 스캔 인에이블 신호(SE)를 AND 연산하는 제2 AND 게이트(604) 및 펄스신호(P)가 로직 하이일 때 AND 제1 게이트(602)의 출력 신호 및 제2 AND 게이트(604)의 출력 신호를 NOR 연산하여 출력하는 삼-상태 NOR 게이트(606)를 구비한다.
또한 플립플롭(600)의 래치부(616)는, 삼-상태 NOR 게이트(606)의 출력 신호를 반전시키는 제1 인버터(608), 반전된 펄스 신호(PB)가 로직 하이일 때 제1 인버터(608)의 출력 신호를 반전시켜 제1 인버터(608)의 입력부로 전달하는 제1 삼-상태 인버터(610) 및 삼-상태 NOR 게이트(606)의 출력 신호를 반전시켜 외부로 출력하는 제2 인버터(612)를 구비한다.
도 6에 도시된 플립플롭(600)은 도 4의 플립플롭(400)에서 제1 삼-상태 인버터(408)를 제외하고 래치부의 입력단을 멀티플렉서부와 결합시킨 구조를 갖는다. 대신, 도 6의 플립플롭(600)은 삼-상태 NOR 게이트를 사용하여 멀티플렉서부(614)를 구현한다.
펄스 신호(P)가 로직 로우이면, 멀티플렉서부(614)는 신호의 출력을 차단하고, 래치부(616)는 제1 인버터(608)와 제1 삼-상태 인버터(610)를 통해 신호 레벨을 그대로 유지시킨다. 그리고, 제2 인버터(612)를 통해 반전된 신호(QB)는 펄스 신호가 로직 로우일 동안 그대로 유지된다.
펄스 신호(P)라 로직 하이이면, 래치부(616)의 제1 삼-상태 인버터(610)는 차단되어 신호 레벨이 더 이상 유지되지 않고, 멀티플렉서부(614)는 스캔 인에이블 신호(SE)의 상태에 따라 데이터 신호(D) 또는 스캔 입력 신호(SI)를 선택하여 래치부(616)로 전달한다.
플립플롭(600)은 래치부의 삼-상태 인버터를 제거시킴으로서 더 짧은 데이터 경로를 형성하고 빠른 특성의 플립플롭을 형성한다.
도 7은 도 6의 멀티플렉서부(614)의 일 예를 나타낸 회로도이다.
도 7의 회로(700)는 스캔 인에이블 신호(SE)를 반전시켜 출력하는 제3 인버터(701), 스캔 입력 신호(SI)에 응답하여 전원 전압(VDD)과 제1 노드(N1)를 연결하는 제1 PMOS 트랜지스터(702), 스캔 인에이블 신호(SE)에 응답하여 전원 전압(VDD)과 제1 노드(N1)를 연결하는 제2 PMOS 트랜지스터(703), 데이터 신호(D)에 응답하여 제1 노드(N1)와 제2 노드(N2)를 연결하는 제3 PMOS 트랜지스터(704), 제3 인버터(701)의 출력인 반전된 스캔 에이블 신호(~SE)에 응답하여 제1 노드(N1)와 제2 노드(N2)를 연결하는 제4 PMOS 트랜지스터(705), 반전된 펄스 신호(PB)에 응답하여 제2 노드(N2)와 제3 노드(N3)를 연결하는 제5 PMOS 트랜지스터(706), 펄스 신호(P)에 응답하여 제3 노드(N3)와 제4 노드(N4)를 연결하는 제1 NMOS 트랜지스터(707), 데이터 신호(D)에 응답하여 제4 노드(N4)와 제5 노드(N5)를 연결하는 제2 NMOS 트랜지스터(708), 스캔 인에이블 신호(SE)에 응답하여 제4 노드(N4)와 제6 노드(N6)를 연결하는 제3 NMOS 트랜지스터(709), 제3 인버터(701)의 출력 신호에 응답하여 제5 노드(N5)와 접지 전압(VSS)을 연결하는 제4 NMOS 트랜지스터(710) 및 스캔 입력 신호(SI)에 응답하여 제6 노드(N6)와 접지 전압(VSS)을 연결하는 제5 NMOS 트랜지스터(711)로 구성된다.
이때, 제3 노드(N3)는 플립플롭(600)의 래치부(616)로 연결된다.
도 8은 본 발명의 제3 실시예에 따른 플립플롭을 나타낸 회로도이다.
도 8의 플립플롭(800)은 도 4의 플립플롭(400)의 래치부(418)에서 삼-상태 인버터(408)를 제거하고 삼 상태 NAND 게이트(806)를 멀티플렉서부(814)에 추가하였다.
도 8에 도시된 플립플롭(800)의 멀티플렉서부(814)는, 데이터 신호(D) 및 반전된 스캔 인에이블 신호(~SE)를 NAND 연산하는 제1 NAND 게이트(802), 스캔 입력 신호(SI) 및 스캔 인에이블 신호(SE)를 NAND 연산하는 제2 NAND 게이트(804) 및 펄스 신호(P)가 로직 하이일 때 제1 NAND 게이트(802)의 출력 신호 및 제2 NAND 게이트(804)의 출력 신호를 NAND 연산하여 출력하는 삼-상태 NAND 게이트(806)를 구비한다.
또한 플립플롭(800)의 래치부(816)는, 삼-상태 NAND 게이트(806)의 출력 신호를 반전시키는 제1 인버터(808), 반전된 펄스 신호(PB)가 로직 하이일 때 제1 인버터(808)의 출력 신호를 반전시켜 제1 인버터(808)의 입력부로 전달하는 제1 삼-상태 인버터(810) 및 삼-상태 NAND 게이트(806)의 출력 신호를 반전시켜 외부로 출력하는 제2 인버터(812)를 구비한다.
도 9는 본 발명의 제4 실시예에 따른 플립플롭을 나타낸 회로도이다.
도 9의 플립플롭(900)은 도 8의 플립플롭(800)에서 멀티플렉서부(916)를 NAND 게이트만으로 구성하고, 래치부(918)에 삼-상태 인버터(908)를 추가한 구성을 갖는다.
플립플롭(900)의 멀티플렉서부(916)는, 데이터 신호(D) 및 반전된 스캔 인에이블 신호(~SE)를 입력받아 NAND 연산하는 제1 NAND 게이트(902), 스캔 입력 신호(SI) 및 스캔 인에이블 신호(SE)를 입력받아 NAND 연산하는 제2 NAND 게이트(904) 및 제1 NAND 게이트(902)의 출력 신호 및 제2 NAND 게이트(904)의 출력 신호를 NAND 연산하는 제3 NAND 게이트(906)를 구비한다.
플립플롭(900)의 래치부(918)는, 펄스 신호(P)가 로직 하이일 때 제3 NAND 게이트(906)의 출력 신호를 반전시켜 출력하는 제1 삼-상태 인버터(tri-state inverter; 908) 제1 삼-상태 인버터(908)의 출력 신호를 반전시키는 제1 인버터(910), 반전된 펄스 신호(PB)가 로직 하이일 때 제1 인버터(910)의 출력 신호를 반전시켜 제1 인버터(910)의 입력부로 전달하는 제2 삼-상태 인버터(912) 및 제1 삼-상태 인버터(908)의 출력 신호를 반전시켜 외부로 출력하는 제2 인버터(914)를 구비한다.
멀티플렉서부(916)는 스캔 인에이블 신호(SE)에 응답하여 스캔 인에이블 신호(SE)가 로직 로우이면 데이터 신호(D)를, 스캔 인에이블 신호(SE)가 로직 하이이면 스캔 입력 신호(SI)를 래치부(918)로 전달한다.
래치부(918)는 펄스 신호(P)가 로직 하이이면, 멀티플렉서부(916)에서 출력된 신호를 캐치하고 인버터(914)를 통해 출력한다. 그리고 펄스 신호(P)가 로직 로우이면, 캐치한 신호를 인버터(910) 및 삼-상태 인버터(912)를 통해 유지하여, 래치부(918)의 출력 레벨을 유지시킨다.
도 10는 본 발명의 제5 실시예에 따른 플립플롭을 나타낸 회로도이다.
도 10의 플립플롭(1000)은 멀티플렉서부(1018)에 전송 게이트(transmission gate)를 사용하여 구성하는 것을 특징으로 한다.
플립플롭(1000)의 멀티플렉서부(1018)는, 데이터 신호(D)를 반전시키기 위한 제1 인버터(1002), 스캔 입력 신호(SI)를 반전시키기 위한 제2 인버터(1004), 반전된 스캔 인에이블 신호(~SE)가 논리 하이일 때 제1 인버터(1002)의 출력을 전달하는 제1 전송 게이트(Transmisstion gate; 1006) 및 스캔 인에이블 신호(SE)가 논리 하이일 때 제2 인버터(1004)의 출력을 전달하는 제2 전송 게이트(1008)를 구비한다.
플립플롭(1000)의 래치부(1020)는, 펄스 신호(P)가 로직 하이일 때 제1 전송 게이트(1006) 또는 제2 전송 게이트(1008)에서 출력되는 신호를 반전시켜 출력하는 제1 삼-상태 인버터(1010), 제1 삼-상태 인버터(1010)의 출력 신호를 반전시키는 제3 인버터(1012), 반전된 펄스 신호(PB)가 로직 하이일 때 제3 인버터(1012)의 출력 신호를 반전시켜 제3 인버터(1012)의 입력부로 전달하는 제2 삼-상태 인버터(1014) 및 제1 삼-상태 인버터(1010)의 출력 신호를 반전시켜 외부로 출력하는 제4 인버터(1016)를 구비한다.
도 10의 플립플롭(1000)은 도 9의 플립플롭(900)과 멀티플렉서부의 구성이 상이하게 구성된다. 즉, 멀티플렉서부(1018)를 NAND 게이트 대신 전송 게이트를 사용하여, 스캔 인에이블 신호(SE)가 로직 로우이면 데이터 신호(D)를 래치부(1020)로 전달하고, 스캔 인에이블 신호(SE)가 로직 하이이면 스캔 입력 신호(SI)를 래치부(1020)로 전달한다.
도 11은 본 발명의 제6 실시예에 따른 플립플롭을 나타낸 회로도이다.
도 11의 플립플롭(1100)은 삼-상태 인버터를 이용하여 멀티플렉서부(1114)를 구성하였다.
플립플롭(1100)의 멀티플렉서부(1114)는, 반전된 스캔 인에이블 신호(~SE)가 논리 하이일 때 데이터 신호(D)를 반전시켜 출력하는 제1 삼-상태 인버터(1102) 및 스캔 인에이블 신호(SE)가 논리 하이일 때 스캔 입력 신호(SI)를 반전시켜 출력하는 제2 삼-상태 인버터(1104)를 구비한다.
플립플롭(1100)의 래치부(1116)는, 펄스 신호(P)가 로직 하이일 때 제1 삼-상태 인버터(1102) 또는 제2 삼-상태 인버터(1104)에서 출력되는 신호를 반전시켜 출력하는 제3 삼-상태 인버터(1106), 제3 삼-상태 인버터(1106)의 출력 신호를 반전시키는 제1 인버터(1108), 반전된 펄스 신호(PB)가 로직 하이일 때 제1 인버터(1108)의 출력 신호를 반전시켜 제1 인버터(1108)의 입력부로 전달하는 제4 삼-상태 인버터(1110) 및 제3 삼-상태 인버터(1106)의 출력 신호를 반전시켜 외부로 출력하는 제2 인버터(1112)를 구비한다.
스캔 인에이블 신호(SE)가 로직 로우이면, 제1 삼-상태 인버터(1102)가 활성화되어 데이터 신호(D)를 반전시켜 래치부(1116)로 출력하고, 스캔 인에이블 신호(SE)가 로직 하이이면, 제2 삼-상태 인버터(1104)가 활성화되어 스캔 입력 신호 (SI)를 반전시켜 래치부(1116)로 출력한다.
도 12는 본 발명의 제7 실시예에 따른 플립플롭을 나타낸 회로도이다.
도 12의 플립플롭(1200)은 도 4의 플립플롭(400)의 래치부(418)에서 제1 삼-상태 인버터(408)를 제거하고, 전송 게이트(1208)를 사용하여 구성된다. 전송 게이트는 전원전압(VDD)과 접지전압(VSS)가 연결되지 않아 주의할 필요가 있지만, 삼-상태 인버터에 비해 빠른 동작을 수행할 수 있는 이점이 있다.
플립플롭(1200)의 멀티플렉서부(1216)는, 데이터 신호(D) 및 반전된 스캔 인에이블 신호(~SE)를 AND 연산하는 제1 AND 게이트(1202), 스캔 입력 신호(SI) 및 스캔 인에이블 신호(SE)를 AND 연산하는 제2 AND 게이트(1204) 및 제1 AND 게이트(1202)의 출력 신호 및 제2 AND 게이트(1204)의 출력 신호를 NOR 연산하는 NOR 게이트(1206)를 구비한다.
플립플롭(1200)의 래치부(1218)는, 펄스 신호(P)가 로직 하이일 때 NOR 게이트(1206)의 출력 신호를 전달하는 전송 게이트(1208), 전송 게이트(1208)의 출력 신호를 반전시키는 제1 인버터(1210), 반전된 펄스 신호(PB)가 로직 하이일 때 제1 인버터(1210)의 출력 신호를 반전시켜 제1 인버터(1210)의 입력부로 전달하는 제1 삼-상태 인버터(1212) 및 전송 게이트(1208)의 출력 신호를 반전시켜 외부로 출력하는 제2 인버터(1214)를 구비한다.
멀티플렉서(1216)의 동작은 도 4의 멀티플렉서(416)와 동일하며, 래치부(1218)에서 신호를 캡쳐하는 기능은 전송 게이트(1208)에서 수행된다.
도 13은 본 발명의 제8 실시예에 따른 플립플롭의 회로도이다.
플립플롭(1300)의 멀티플렉서부(1318)는, 데이터 신호(D) 및 반전된 스캔 인에이블 신호(~SE)를 AND 연산하는 제1 AND 게이트(1302), 스캔 입력 신호(SI) 및 스캔 인에이블 신호(SE)를 AND 연산하는 제2 AND 게이트(1304) 및 제1 AND 게이트(1302)의 출력 신호 및 제2 AND 게이트(1304)의 출력 신호를 NOR 연산하는 NOR 게이트(1306)를 구비한다.
플립플롭(1300)의 래치부(1320)는, NOR 게이트(1306)의 출력 신호를 반전시키는 제1 인버터(1308), 펄스 신호(P)가 로직 하이일 때 제1 인버터(1308)의 출력 신호를 전달하는 전송 게이트(1310), 전송 게이트(1310)의 출력 신호를 반전시키는 제2 인버터(1312), 반전된 펄스 신호(PB)가 로직 하이일 때 제2 인버터(1312)의 출력 신호를 반전시켜 제2 인버터(1312)의 입력부로 전달하는 제1 삼-상태 인버터(1314) 및 전송 게이트(1310)의 출력 신호를 반전시켜 외부로 출력하는 제3 인버터(1316)를 구비한다.
도 13의 플립플롭(1300)은 도 12의 플립플롭(1200)에서 멀티플렉서부(1318)와 래치부(1320)의 전송 게이트(1310) 사이에 인버터(1308)를 삽입하여 전송 게이트와 NOR 게이트와의 3-스택(stack)과 다르게 전송 게이트와 인버터와의 2-스택(stack)으로 구성되도록 구현된다.
도 14는 본 발명의 제9 실시예에 따른 플립플롭의 회로도이다.
도 14의 플립플롭(1400)은 도 9의 플립플롭(900)의 멀티플렉서부(916)에 도 13의 래치부(1320)가 결합된 구성을 갖는다.
즉, 도 14의 플립플롭(1400)의 멀티플렉서부(1416)는, 데이터 신호(D) 및 반 전된 스캔 인에이블 신호(~SE)를 NAND 연산하는 제1 NAND 게이트(1402), 스캔 입력 신호(SI) 및 스캔 인에이블 신호(SE)를 NAND 연산하는 제2 NAND 게이트(1404) 및 제1 NAND 게이트(1402)의 출력 신호 및 제2 NAND 게이트(1404)의 출력 신호를 NAND 연산하는 제3 NAND 게이트(1406)를 구비한다.
또한, 플립플롭(14000의 래치부(1418)는, 펄스 신호(P)가 로직 하이일 때 제3 NAND 게이트(1406)의 출력 신호를 전달하는 전송 게이트(1408), 전송 게이트(1408)의 출력 신호를 반전시키는 제1 인버터(1410), 반전된 펄스 신호(PB)가 로직 하이일 때 제1 인버터(1410)의 출력 신호를 반전시켜 제1 인버터(1410)의 입력부로 전달하는 제1 삼-상태 인버터(1412) 및 전송 게이트(1408)의 출력 신호를 반전시켜 외부로 출력하는 제2 인버터(1414)를 구비한다.
도 15는 본 발명의 제10 실시예에 따른 플립플롭의 회로도이다.
도 15는 14의 플립플롭(1400)에 도 13과 같이 멀티플렉서부와 래치부의 전송 게이트 사이에 인버터를 추가하여 2-스택(stack)으로 구성한 플립플롭(1500)을 도시한다.
플립플롭(1500)의 멀티플렉서부(1518)는, 데이터 신호(D) 및 반전된 스캔 인에이블 신호(~SE)를 NAND 연산하는 제1 NAND 게이트(1502), 스캔 입력 신호(SI) 및 스캔 인에이블 신호(SE)를 NAND 연산하는 제2 NAND 게이트(1504) 및 제1 NAND 게이트(1502)의 출력 신호 및 제2 NAND 게이트(1504)의 출력 신호를 NAND 연산하는 제3 NAND 게이트(1506)를 구비한다.
플립플롭(1500)의 래치부(1520)는, 제3 NAND 게이트(1506)의 출력 신호를 반 전시키는 제1 인버터(1508), 펄스 신호(P)가 로직 하이일 때 제1 인버터(1508)의 출력 신호를 전달하는 전송 게이트(1510), 전송 게이트(1510)의 출력 신호를 반전시키는 제2 인버터(1512), 반전된 펄스 신호(PB)가 로직 하이일 때 제2 인버터(1512)의 출력 신호를 반전시켜 제2 인버터(1512)의 입력부로 전달하는 제1 삼-상태 인버터(1514) 및 전송 게이트(1510)의 출력 신호를 반전시켜 외부로 출력하는 제3 인버터(1516)를 구비한다.
도 16은 본 발명의 제11 실시예에 따른 플립플롭의 회로도이다.
도 16은 도 10에 도시된 플립플롭(1000)의 멀티플렉서부(1018)와 같이 전송 게이트들을 이용하여 데이터 신호(D)와 스캔 입력 신호(SI)를 선택하는 멀티플렉서부(1620)를 구성하고, 도 13에 도시된 플립플롭(1300)의 래치부(1320)와 같이 래치부의 입력단에 인버터와 전송 게이트를 사용하여 래치부(1622)를 구성하는 플립플롭(1600)을 도시한다.
플립플롭(1600)의 멀티플렉서부(1620)는, 데이터 신호(D)를 반전시키기 위한 제1 인버터(1602), 스캔 입력 신호(SI)를 반전시키기 위한 제2 인버터(1604), 반전된 스캔 인에이블 신호(~SE)가 논리 하이일 때 제1 인버터(1602)의 출력을 전달하는 제1 전송 게이트(1606) 및 스캔 인에이블 신호(SE)가 논리 하이일 때 제2 인버터(1604)의 출력을 전달하는 제2 전송 게이트(1608)를 구비한다.
플립플롭(1600)의 래치부(1622)는, 제1 전송 게이트(1606)의 출력 신호 또는 제2 전송 게이트(1608)의 출력 신호를 반전시키는 제3 인버터(1610), 펄스 신호(P)가 로직 하이일 때 제3 인버터(1610)의 출력 신호를 전달하는 제3 전송 게이트 (1612), 제3 전송 게이트(1612)의 출력 신호를 반전시키는 제4 인버터(1614), 반전된 펄스 신호(PB)가 로직 하이일 때 제4 인버터(1614)의 출력 신호를 반전시켜 제4 인버터(1614)의 입력부로 전달하는 제1 삼-상태 인버터(1616) 및 제3 전송 게이트(1612)의 출력 신호를 반전시켜 외부로 출력하는 제5 인버터(1618)를 구비한다.
도 17은 본 발명의 제12 실시예에 따른 플립플롭의 회로도이다.
도 17은 도 11에 도시된 플립플롭(1100)의 멀티플렉서부(1114)와 같이 2개의 삼-상태 인버터들을 이용하여 데이터 신호(D)와 스캔 입력 신호(SI)를 선택하는 멀티플렉서부(1716)를 구성하고, 도 13에 도시된 플립플롭(1300)의 래치부(1320)와 같이 래치부의 입력단에 인버터와 전송 게이트를 사용하여 래치부(1718)를 구성하는 플립플롭(1700)을 도시한다.
플립플롭(1700)의 멀티플렉서부(1716)는, 반전된 스캔 인에이블 신호(~SE)가 논리 하이일 때 데이터 신호(D)를 반전시켜 출력하는 제1 삼-상태 인버터(1702) 및 스캔 인에이블 신호(SE)가 논리 하이일 때 스캔 입력 신호(SI)를 반전시켜 출력하는 제2 삼-상태 인버터(1704)를 구비한다.
플립플롭(1700)의 래치부(1718)는, 제1 삼-상태 인버터(1702)의 출력 신호 또는 제2 삼-상태 인버터(1704)의 출력 신호를 반전시켜 출력하는 제1 인버터(1706), 펄스 신호(P)가 로직 하이일 때 제1 인버터(1706)의 출력 신호를 전달하는 전송 게이트(1708), 전송 게이트(1708)의 출력 신호를 반전시키는 제2 인버터(1710), 반전된 펄스 신호(PB)가 로직 하이일 때 제2 인버터(1710)의 출력 신호를 반전시켜 제2 인버터(1710)의 입력부로 전달하는 제3 삼-상태 인버터(1712) 및 전 송 게이트(1708)의 출력 신호를 반전시켜 외부로 출력하는 제3 인버터(1714)를 구비한다.
도 18(a) 내지 도 18(f)는 본 발명의 플립플롭에 사용되는 래치부의 여러 변형예를 나타낸 회로도이다.
도 18(a)는 도 4, 도 9 내지 도 11에 사용된 래치부를 나타낸다. 도 18(a)에 도시된 래치부는 입력되는 신호를 캡쳐하기 위한 제1 삼-상태 인버터와 캡쳐한 데이터를 유지하기 위한 인버터와 제2 삼-상태 인버터를 포함한다.
도 18(b)에 도시된 래치부는 도 18(a)의 인버터(1801) 대신에 NAND 게이트(1802)를 사용한다. NAND 게이트(1802)는 삼-상태 인버터들의 출력과 반전된 셋(~SET) 신호를 입력받아 NAND 연산한다. 그리고, 셋 신호가 로직 하이이면, 래치부의 출력은 항상 로직 하이가 된다. 따라서, 상기 래치부를 셋 명령을 통해 셋 시킬수 있다.
도 18(c)에 도시된 래치부는 도 18(a)의 인버터(1801) 대신에 NOR 게이트(1802)를 사용한다. NOR 게이트(1802)는 삼-상태 인버터들의 출력과 리셋(RESET) 신호를 입력받아 NOR 연산한다. 그리고 리셋 신호가 로직 하이이면, 래치부의 출력은 항상 로직 로우가 된다. 따라서, 상기 래치부를 리셋 명령을 통해 리셋 시킬수 있다.
도 18(d)는 도 12 내지 도 17에서 사용된 래치부를 나타낸다. 도 18(c)에 도시된 래치부는 입력되는 신호를 캡쳐하기 위한 전송 게이트와 캡쳐한 데이터를 유지하기 위한 인버터 및 삼-상태 인버터를 포함한다.
도 18(e)에 도시된 래치부는 도 18(d)의 인버터(1804) 대신에 NAND 게이트(1805)를 사용한다. NAND 게이트(1805)는 삼-상태 인버터의 출력과 반전된 셋(~SET) 신호를 입력받아 NAND 연산한다. 그리고, 셋 신호가 로직 하이이면, 래치부의 출력은 항상 로직 하이가 된다. 따라서, 상기 래치부를 셋 명령을 통해 셋 시킬수 있다.
도 18(f)에 도시된 래치부는 도 18(d)의 인버터(1804) 대신에 NOR 게이트(1806)를 사용한다. NOR 게이트(1806)는 삼-상태 인버터의 출력과 리셋(RESET) 신호를 입력받아 NOR 연산한다. 그리고 리셋 신호가 로직 하이이면, 래치부의 출력은 항상 로직 로우가 된다. 따라서, 상기 래치부를 리셋 명령을 통해 리셋 시킬수 있다.
본 발명은 도면에 도시된 일 실시예를 참고로 설명되었으나, 이는 예시적인 것에 불과하며, 본 기술 분야의 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 타 실시예가 가능하다는 점을 이해할 것이다. 따라서, 본 발명의 진정한 기술적 보호 범위는 첨부된 등록청구범위의 기술적 사상에 의해 정해져야 할 것이다.