KR100575402B1 - 플라즈마 디스플레이 패널 - Google Patents
플라즈마 디스플레이 패널 Download PDFInfo
- Publication number
- KR100575402B1 KR100575402B1 KR1020020006171A KR20020006171A KR100575402B1 KR 100575402 B1 KR100575402 B1 KR 100575402B1 KR 1020020006171 A KR1020020006171 A KR 1020020006171A KR 20020006171 A KR20020006171 A KR 20020006171A KR 100575402 B1 KR100575402 B1 KR 100575402B1
- Authority
- KR
- South Korea
- Prior art keywords
- discharge
- row
- electrodes
- glass substrate
- plasma display
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J11/00—Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
- H01J11/10—AC-PDPs with at least one main electrode being out of contact with the plasma
- H01J11/12—AC-PDPs with at least one main electrode being out of contact with the plasma with main electrodes provided on both sides of the discharge space
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J11/00—Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
- H01J11/20—Constructional details
- H01J11/22—Electrodes, e.g. special shape, material or configuration
- H01J11/24—Sustain electrodes or scan electrodes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J11/00—Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
- H01J11/20—Constructional details
- H01J11/22—Electrodes, e.g. special shape, material or configuration
- H01J11/32—Disposition of the electrodes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J11/00—Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
- H01J11/20—Constructional details
- H01J11/34—Vessels, containers or parts thereof, e.g. substrates
- H01J11/36—Spacers, barriers, ribs, partitions or the like
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J11/00—Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
- H01J11/20—Constructional details
- H01J11/34—Vessels, containers or parts thereof, e.g. substrates
- H01J11/38—Dielectric or insulating layers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J2211/00—Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
- H01J2211/20—Constructional details
- H01J2211/22—Electrodes
- H01J2211/24—Sustain electrodes or scan electrodes
- H01J2211/245—Shape, e.g. cross section or pattern
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J2211/00—Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
- H01J2211/20—Constructional details
- H01J2211/22—Electrodes
- H01J2211/26—Address electrodes
- H01J2211/265—Shape, e.g. cross section or pattern
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J2211/00—Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
- H01J2211/20—Constructional details
- H01J2211/22—Electrodes
- H01J2211/32—Disposition of the electrodes
- H01J2211/323—Mutual disposition of electrodes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J2211/00—Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
- H01J2211/20—Constructional details
- H01J2211/22—Electrodes
- H01J2211/32—Disposition of the electrodes
- H01J2211/326—Disposition of electrodes with respect to cell parameters, e.g. electrodes within the ribs
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J2211/00—Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
- H01J2211/20—Constructional details
- H01J2211/34—Vessels, containers or parts thereof, e.g. substrates
- H01J2211/44—Optical arrangements or shielding arrangements, e.g. filters or lenses
- H01J2211/444—Means for improving contrast or colour purity, e.g. black matrix or light shielding means
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Plasma & Fusion (AREA)
- Chemical & Material Sciences (AREA)
- Materials Engineering (AREA)
- Gas-Filled Discharge Tubes (AREA)
Abstract
플라즈마 디스플레이 패널(plasma display panel)은 전면 기판(front substrate), 후면 기판(rear substrate), 전면 기판의 내부 표면 상에 제공되는 복수의 행 전극쌍(row electrode pairs), 전면 기판의 내부 표면 상에 제공되어 상기 행 전극쌍을 커버하는 유전층(dielectric layer), 후면 기판의 내부 표면 상에 제공되는 복수의 열 전극(column electrode), 및 전면 기판 및 후면 기판 사이에 제공되는 분할벽 어셈블리(partition wall assembly)―여기서 분할벽 어셈블리는 복수의 종방향 분할벽 및 복수의 횡방향 분할벽을 포함함으로써, 복수의 방전 셀을 형성함―을 포함한다. 특히, 유전층은 유전층 및 횡방향 분할벽 사이에 슬롯(slot)이 형성되지 않도록, 분할벽 어셈블리에 대응되고 분할벽 어셈블리의 횡방향 분할벽 쪽으로 돌출되게 배치되는 복수의 돌출부(projection portion)를 구비한다.
플라즈마, 디스플레이, 패널, 유전층, 행 전극, 열 전극, 방전 셀, 방전 공간
Description
도 1은 본 발명의 제1 실시예에 따른 플라즈마 디스플레이 패널을 나타내는 평면도.
도 2는 도 1의 절단선 V1-V1을 따라 절개되는 단면도.
도 3은 도 1의 절단선 V2-V2를 따라 절개되는 단면도.
도 4는 도 1의 절단선 W1-W1을 따라 절개되는 단면도.
도 5는 도 1의 절단선 W2-W2를 따라 절개되는 단면도.
도 6은 본 발명의 제2 실시예에 따른 플라즈마 디스플레이 패널을 나타내는 평면도.
도 7은 본 발명의 제3 실시예에 따른 플라즈마 디스플레이 패널을 나타내는 평면도.
도 8은 도 7에 도시되는 제3 실시예의 변형 예를 나타내는 평면도.
도 9는 본 발명의 제4 실시예에 따른 플라즈마 디스플레이 패널을 나타내는 평면도.
도 10은 도 9의 절단선 V3-V3을 따라 절개되는 단면도.
도 11은 도 9의 절단선 V4-V4를 따라 절개되는 단면도.
도 12는 도 9의 절단선 W3-W3을 따라 절개되는 단면도.
도 13은 도 9의 절단선 W4-W4를 따라 절개되는 단면도.
도 14는 본 발명의 제5 실시예에 따른 플라즈마 디스플레이 패널을 나타내는 평면도.
도 15는 도 14의 절단선 V5-V5를 따라 절개되는 단면도.
도 16은 도 14의 절단선 V6-V6을 따라 절개되는 단면도.
도 17은 본 발명의 제6 실시예에 따른 플라즈마 디스플레이 패널을 나타내는 평면도.
도 18은 본 발명의 제7 실시예에 따른 플라즈마 디스플레이 패널을 나타내는 평면도.
도 19는 본 발명의 제8 실시예에 따른 플라즈마 디스플레이 패널을 나타내는 평면도.
도 20은 본 발명의 제9 실시예에 따른 플라즈마 디스플레이 패널을 나타내는 평면도.
도 21은 본 발명의 제10 실시예에 따른 플라즈마 디스플레이 패널을 나타내는 평면도.
도 22는 본 발명의 제11 실시예에 따른 플라즈마 디스플레이 패널을 나타내는 평면도.
도 23은 도 22의 절단선 V7-V7을 따라 절개되는 단면도.
도 24는 도 22의 절단선 V8-V8을 따라 절개되는 단면도.
도 25는 도 22의 절단선 W5-W5를 따라 절개되는 단면도.
도 26은 도 22의 절단선 W6-W6을 따라 절개되는 단면도.
도 27은 본 발명의 제12 실시예에 따른 플라즈마 디스플레이 패널을 나타내는 평면도.
도 28은 도 27의 절단선 V9-V9를 따라 절개되는 단면도.
도 29는 도 27의 절단선 V10-V10을 따라 절개되는 단면도.
도 30은 본 발명의 제13 실시예에 따른 플라즈마 디스플레이 패널을 나타내는 평면도.
도 31은 본 발명의 제14 실시예에 따른 플라즈마 디스플레이 패널을 나타내는 평면도.
도 32는 본 발명의 제15 실시예에 따른 플라즈마 디스플레이 패널을 나타내는 평면도.
도 33은 도 32의 절단선 V11-V11을 따라 절개되는 단면도.
도 34는 도 32의 절단선 V12-V12를 따라 절개되는 단면도.
도 35는 도 32의 절단선 W7-W7을 따라 절개되는 단면도.
도 36은 도 32의 절단선 W8-W8을 따라 절개되는 단면도.
도 37은 본 발명의 제16 실시예에 따른 플라즈마 디스플레이 패널을 나타내는 평면도.
도 38은 본 발명의 제17 실시예에 따른 플라즈마 디스플레이 패널을 나타내는 평면도.
도 39는 본 발명의 제18 실시예에 따른 플라즈마 디스플레이 패널을 나타내 는 평면도.
도 40은 본 발명의 제19 실시예에 따른 플라즈마 디스플레이 패널을 나타내는 평면도.
도 41은 본 발명의 제20 실시예에 따른 플라즈마 디스플레이 패널을 나타내는 평면도.
도 42는 본 발명의 변형된 분할벽 어셈블리의 외형을 도시하는 플라즈마 디스플레이 패널의 평면도.
도 43은 본 발명의 제21 실시예에 따른 플라즈마 디스플레이 패널을 나타내는 평면도.
도 44는 도 43의 절단선 W9-W9를 따라 절개되는 단면도.
도 45는 도 43의 절단선 W10-W10을 따라 절개되는 단면도.
도 46은 도 43의 절단선 V13-V13을 따라 절개되는 단면도.
도 47은 종래의 기술에 따른 플라즈마 디스플레이 패널의 평면도.
도 48은 도 47의 절단선 V-V를 따라 절개되는 단면도.
도 49는 도 47의 절단선 W-W를 따라 절개되는 단면도.
본 발명은 표면 방전식 교류-구동 플라즈마 디스플레이 패널(plasma display panel)에 관한 것으로, 구체적으로, 이러한 플라즈마 디스플레이 패널의 방전 셀(discharge cell) 구조에 관한 것이다.
최근에, 크기가 크고 두께가 작은 신형의 디스플레이 장치, 예를 들어, 표면 방전식 교류-구동 플라즈마 디스플레이 패널이 시장에 출현하였다.
도 47은 종래 기술에 따라 이루어진 표면 방전식 교류-구동 플라즈마 디스플레이 패널을 개략적으로 나타내는 평면도이다. 도 48은 도 47의 절단선 V-V를 따라 절개되는 단면도이고, 도 49는 도 47의 절단선 W-W를 따라 절개되는 단면도이다.
도 47 내지 도 49에 도시되는 바와 같이, 종래의 플라즈마 디스플레이 패널은 (디스플레이 표면으로 작용하는) 전면 유리 기판(1), 복수의 행 전극쌍(row electrode pairs; X', Y'), 상기 행 전극쌍을 커버하는 유전층(2), 및 상기 유전층(2)을 커버하는 산화마그네슘(MgO)으로 이루어지는 보호층(3)을 구비한다.
도 47을 참조하면, 행 전극쌍(X', Y') 각각은 ITO 투명한 전도성 필름으로 이루어지고 비교적 폭이 넓은 한 쌍의 투명 전극(transparent electrode; Xa', Ya'), 및 금속 필름으로 이루어지고 비교적 폭이 좁은 한 쌍의 버스 전극(bus electrode; Xb', Yb')을 포함한다. 상기 버스 전극(Xb', Yb')은 상기 투명 전극(Xa', Ya')의 전도도(electric conductivity)를 보상하도록 제공된다.
또한, 행 전극쌍(X', Y') 각각을 형성하는 2개의 행 전극은 서로 평행하게 배치되며, 그 사이에 방전 갭(discharge gap; g')을 형성함으로써, 상기 플라즈마 디스플레이 패널(매트릭스 디스플레이)에 대한 하나의 디스플레이 라인(L)을 형성한다.
도 48 및 도 49를 참조하면, 종래의 플라즈마 디스플레이 패널은 상기 전면 유리 기판(1)으로부터 공간적으로 떨어져서 배치되는 후면 유리 기판(4)을 구비함으로써, 상기 전면 유리 기판(1) 및 후면 유리 기판(4) 사이에 전기 방전 공간(S')을 형성한다. 또한, 상기 디스플레이 패널은 상기 행 전극(X', Y')에 직각으로 배치되는 복수의 열 전극(column electrodes; D'), 상기 열 전극들(D') 사이에 평행하게 제공되는 복수의 벨트식 분할벽(belt-like partition wall; 5), 및 3종의 원색 부분(6(R), 6(G), 6(B))을 구비하는 형광층(fluorescent layer; 6)을 포함한다. 상세하게는, 상기 형광층(6)은 상기 분할벽(5)의 측면 및 상기 열 전극(D')을 커버하도록 제공된다.
이러한 방식으로, 상기 행 전극쌍(X', Y')이 상기 열 전극들(D')과 교차되며, 상기 방전 공간(S')은 상기 분할벽(5)에 의해 복수의 작은 부분들로 분할됨으로써, 도 47에 도시된 바와 같이 복수의 광 방출 유닛(light emission unit)으로 작용하는 복수의 전기 방전 셀(C')을 형성한다.
도 47 및 도 48의 도시된 구조를 갖는 표면 방전식 교류-구동 플라즈마 디스플레이 패널의 디스플레이 과정이 이하에 기술된다.
먼저, 어드레싱 동작(addressing operation)이 수행되어 전기 방전이 상기 행 전극 쌍(X', Y') 및 열 전극(D) 사이의 방전 셀(C') 중에서 선택적으로 이루어진다. 결과적으로, 복수의 점등 셀(방전 셀(C')의 벽 전하들이 상기 유전층(2) 내에 형성됨) 및 복수의 소등 셀(방전 셀(C')의 벽 전하들이 상기 유전층(2) 내에 형성되지 않음)이 디스플레이될 화상에 대응하여 패널 상에 배분된다.
다음에, 방전 유지 펄스는 상기 행 전극쌍(X', Y')이 방전 유지 펄스를 번갈아 수신하는 방식으로 모든 디스플레이 라인(L)에 동시에 인가된다. 이러한 방식으로, 상기 방전 유지 펄스가 상기 점등 셀에 인가되면 표면 방전 현상이 점등 셀 내에 발생한다.
이 시점에서, 자외선 광이 상기 점등 셀 내의 표면 방전에 기인하여 발생되기 때문에, 상기 형광층(6(R, G, B))은 광 방출을 달성하기 위해 여기되며, 이로 인해 상기 플라즈마 디스플레이 패널 상에 화상을 디스플레이하게 된다.
상기 기술된 표면 방전식 교류-구동 플라즈마 디스플레이 패널에서, 형광층(6)이 상기 열 전극(D')뿐만 아니라 벨트식 분할벽(5)의 측면을 커버하도록 제공되었기 때문에, 각각의 방전 셀(C') 내의 광 방출 영역이 증가되며, 따라서 상기 패널 상에 디스플레이될 화상의 휘도(brightness)를 증가시키게 된다.
하지만, 상기 기술된 표면 방전식 교류-구동 플라즈마 디스플레이 패널을 사용하여, 각각의 방전 셀(C')의 크기를 감소시킴으로써 디스플레이 화상의 정세도(fineness)를 향상시키고자 하는 경우, 상기 형광층(6)의 전체 표면 영역도 바람직하지 않게 줄어들게 되고, 상기 디스플레이 화상에 대한 휘도의 열화가 발생한다.
상기 문제점을 해결하기 위해, 행 전극쌍(X', Y') 사이의 피치를 좁게 만드는 것을 고려할 수 있다. 하지만, 행 전극쌍(X', Y') 사이의 피치를 좁게 만드는 것은 모든 2개의 이웃하는 방전 셀(C') 사이에 방전 간섭(discharge interference)이라 불리는 문제를 야기해서, 다소의 오방전(misdischarges)을 발생하게 된다.
본 발명의 제1 목적은 방전 셀 내에서 디스플레이 휘도의 감소 및 다소의 오방전과 같은 전술한 문제를 야기함이 없이, 상기 패널 상에 디스플레이될 화상에 대한 개선된 정세도(fineness)를 보장할 수 있는 개량형 플라즈마 디스플레이 패널을 제공하기 위한 것이다.
본 발명의 제2 목적은 상기 패널 상에 입사되는 외부 광의 반사를 방지함으로써, 상기 패널 상에 디스플레이될 화상의 콘트라스트(contrast)를 향상시킬 수 있는 개량형 플라즈마 디스플레이 패널을 제공하기 위한 것이다.
본 발명의 제3 목적은 개선된 해상도를 갖는 개량형 플라즈마 디스플레이 패널을 제공하기 위한 것이다.
본 발명의 제4 목적은 분할벽(방전 공간을 복수의 방전 셀로 분할하기 위해 제공됨) 내의 왜곡(warpage)을 방지함으로써, 방전 셀에 대한 기설정된 형태의 변형 가능성을 방지할 수 있는 개량형 플라즈마 디스플레이 패널을 제공하기 위한 것이다.
본 발명의 제5 목적은 전면 유리 기판 및 후면 유리 기판 사이에 바람직하지 않은 슬롯(slot)이 형성되는 것을 방지함으로써, 디스플레이 패널에서 상기 슬롯에 의해 야기될 수 있는 어떠한 결함의 가능성도 회피할 수 있는 개량형 플라즈마 디스플레이 패널을 제공하기 위한 것이다.
본 발명에 따르면, 전면 기판(front substrate); 상기 전면 기판의 내부 표면 상에 제공되는 복수의 행 전극쌍(row electrode pairs)―여기서 복수의 행 전극쌍은 서로 평행하게 배치되고 상기 패널의 행 방향으로 연장되며, 각각 디스플레이 라인을 형성함―; 상기 전면 기판의 내부 표면 상에 제공되며, 상기 행 전극쌍을 커버하는 유전층(dielectric layer); 상기 전면 기판과 평행하고 상기 전면 기판으로부터 공간적으로 떨어져 배치되는 후면 기판(rear substrate)―여기서 후면 기판은 상기 전면 기판과의 사이에 방전 공간(discharge space)을 형성함―; 상기 후면 기판의 내부 표면 상에 제공되는 복수의 열 전극(column electrode)―여기서 복수의 열 전극은 서로 평행하게 배치되고 상기 패널의 열 방향으로 연장되며, 상기 열 전극과 상기 행 전극쌍 각각의 교차점에서 광 방출 유닛(light emission unit)이 형성됨―; 및 상기 전면 기판 및 후면 기판 사이에 제공되는 분할벽 어셈블리(partition wall assembly)―여기서 분할벽 어셈블리는 복수의 종방향 분할벽 및 복수의 횡방향 분할벽을 포함함으로써, 상기 방전 공간을 복수의 방전 셀로 분할함―을 포함하는 플라즈마 디스플레이 패널이 제공된다. 특히, 유전층은 상기 유전층 및 횡방향 분할벽 사이에 슬롯(slot)이 형성되지 않도록, 분할벽 어셈블리에 대응되고 분할벽 어셈블리의 횡방향 분할벽 쪽으로 돌출되게 배치되는 복수의 돌출부(projection portion)를 구비한다.
본 발명의 다른 특징으로는, 상기 슬롯이 상기 유전층, 및 상기 분할벽 어셈블리의 각각의 종방향 분할벽 사이에 형성된다.
본 발명의 다른 특징으로는, 형광층(fluorescent layer)이 상기 종방향 분할벽 및 상기 횡방향 분할벽의 측면을 커버하도록 형성되며, 상기 후면 기판의 내부 표면 상에 형성되는 다른 유전층의 일부가 노출된다.
본 발명의 다른 특징으로는, 상기 분할벽 어셈블리는 2층 구조(two-layer structure)―여기서 2층 구조 중에 한 층은 상기 전면 기판에 인접하게 배치되는 광 흡수층(light absorbing layer)이며 다른 층은 상기 후면 기판에 인접하게 배치되는 광 반사층(light reflecting layer)임―이다.
본 발명의 다른 특징으로는, 상기 행 전극쌍 각각이 상기 전면 기판에 접하는 광 흡수층을 각각 갖는 2개의 행 전극을 구비한다.
본 발명의 다른 특징으로는, 상기 2개의 행 전극 각각이 복수의 돌출부를 갖는 하나의 전극쌍을 형성하며 상기 2개의 행 전극의 상호 접하는 돌출부 사이에 복수의 방전 갭을 형성한다.
본 발명의 다른 특징으로는, 하나의 행 전극쌍에 대한 2개의 행 전극 사이의 상호 위치는 하나의 디스플레이 라인으로부터 다른 디스플레이 라인까지 번갈아 변환되는 관계이며, 2개의 상호 이웃하는 디스플레이 라인마다 2개의 상호 이웃하는 행 전극은 동일한 공통 전극 메인 몸체부에 연결된다.
본 발명의 다른 특징으로는, 2개의 상호 이웃하는 디스플레이 라인마다 2개의 상호 이웃하는 행 전극의 돌출부가 서로 연결된다.
본 발명의 다른 특징으로는, 상기 전면 기판의 내부 표면 상에 복수의 횡방향 광 흡수 스트랩(lateral light absorbing strap)―여기서 복수의 횡방향 광 흡수 스트랩 각각은 2개의 상호 이웃하는 디스플레이 라인마다 2개의 상호 이웃하는 행 전극 사이에 배치됨―이 형성된다.
본 발명의 다른 특징으로는, 상기 전면 기판의 내부 표면 상에 복수의 종방 향 광 흡수 스트랩(longitudinal light absorbing strap)―여기서 복수의 종방향 광 흡수 스트랩 각각은 하나의 종방향 분할벽에 대응하여 배치됨―이 형성된다.
본 발명의 다른 특징으로는, 광 흡수층―여기서 광 흡수층은 상기 분할벽 어셈블리의 횡방향 및 종방향 분할벽에 대응하는 동일 패턴을 구비함―이 상기 전면 기판의 내부 표면 상에 형성된다.
본 발명의 다른 특징으로는, 하나의 디스플레이 라인을 형성하는 2개의 행 전극의 돌출부가 상기 패널의 행 방향에 대해 경사져 있는 상호 접하는 헤드 부분을 구비한다.
본 발명의 다른 특징으로는, 디스플레이 라인 각각은 R, G, B 순서로 반복적으로 배치되는 복수의 방전 셀을 포함하고, 열 각각은 복수의 동일한 색 방전 셀을 포함하며, 하나의 디스플레이 라인에 배치되는 3개의 방전 셀(R, G, B)마다 하나의 화상 성분을 형성한다.
본 발명의 다른 특징으로는, 디스플레이 라인 각각은 R, G, B 순서로 반복적으로 배치되는 복수의 방전 셀을 포함하고, 하나의 디스플레이 라인은 하나의 방전 셀 폭만큼 자신의 이웃하는 디스플레이 라인으로부터 행 방향으로 떨어져 배치되며(deviate), 하나의 디스플레이 라인에 배치되는 3개의 방전 셀(R, G, B)마다 하나의 화상 성분을 형성한다.
본 발명의 다른 특징으로는, 디스플레이 라인 각각은 R, G, B 순서로 반복적으로 배치되는 복수의 방전 셀을 포함하고, 하나의 디스플레이 라인은 하나의 방전 셀 폭의 절반(half width)만큼 자신의 이웃하는 디스플레이 라인으로부터 행 방향으로 떨어져 배치되며, 하나의 디스플레이 라인에 배치되는 3개의 방전 셀(R, G, B)마다 하나의 화상 성분을 형성한다.
본 발명의 다른 특징으로는, 디스플레이 라인 각각은 R, G, B 순서로 반복적으로 배치되는 복수의 방전 셀을 포함하고, 하나의 디스플레이 라인은 하나의 방전 셀 폭의 1.5배만큼 자신의 이웃하는 디스플레이 라인으로부터 행 방향으로 떨어져 배치되며, 2개의 상호 이웃하는 디스플레이 라인에 대해 교량(bridge) 역할을 하는 삼각형 구조를 서로 형성하는 3개의 방전 셀(R, G, B)에 의해 각각의 피치 성분(pitch element)이 형성될 수 있다.
본 발명의 다른 특징으로는, 상기 분할벽 어셈블리의 횡방향 분할벽 각각이 상기 패널의 행 방향으로 연장되는 연장 슬롯(elongated slot)에 의해 2개의 부분으로 분할된다.
본 발명의 다른 특징으로는, 상기 횡방향 분할벽 각각에 대해 분할된 부분 각각이 상기 분할벽 어셈블리의 종방향 분할벽 각각에 대해 분할된 부분과 거의 동일한 폭을 갖는다.
본 발명의 다른 특징으로는, 복수의 광 흡수 스트랩이 상기 연장된 슬롯에 대응하는 위치에서 상기 전면 기판의 내부 표면 상에 형성된다.
본 발명의 다른 특징으로는, 복수의 광 흡수 스트랩이 상기 분할벽 어셈블리의 종방향 분할벽에 대응하는 위치에서 상기 전면 기판의 내부 표면 상에 형성된다.
본 발명의 다른 특징으로는, 상기 분할벽 어셈블리의 종방향 분할벽은 적어 도 2층 구조(two-layer structure)―여기서 2층 구조 중에 한 층은 상기 전면 기판 쪽으로 접하는 광 흡수층(light absorbing layer)이며 다른 층은 상기 후면 기판 쪽으로 접하는 광 반사층(light reflecting layer)임―이다.
본 발명의 다른 특징으로는, 상기 행 전극쌍의 2개의 행 전극은 상기 패널의 행 방향으로 연장되는 연장된 메인 몸체부 및 상기 패널의 열 방향으로 연장되는 복수의 돌출부를 포함하여, 복수의 방전 갭이 2개의 연장된 메인 몸체부의 상호 접하는 돌출부 사이에 형성된다. 특히, 연장된 메인 몸체부 각각은 금속 필름으로 이루어진다. 또한, 돌출부 각각은 자신의 베이스가 상기 연장된 메인 몸체부에 연결되는 베이스 단부(base end)를 갖는 투명한 전도성 필름으로 이루어진다.
본 발명의 다른 특징으로는, 광 흡수층이 상기 전면 기판의 내부 표면 및 상기 연장된 메인 몸체부 사이에 개재되도록 상기 연장된 메인 몸체부 상에 형성된다.
본 발명의 다른 특징으로는, 하나의 연장된 메인 몸체부가 2개의 상호 이웃하는 디스플레이 라인의 2개의 상호 이웃하는 행 전극에 의해 공유된다.
본 발명의 다른 특징으로는, 상기 횡방향 분할벽 각각의 최외곽 모서리부가 그 상부에 경사 표면을 형성하기 위해 제거된다.
본 발명의 다른 특징으로는, 상기 분할벽 어셈블리의 바깥 쪽 단부 부분이 상기 유전층의 돌출부에 접하지 않는 위치에서 형성된다.
본 발명의 다른 특징으로는, 상기 횡방향 분할벽의 각각의 쌍에 대한 바깥 쪽 단부 부분이 상기 유전층의 돌출부에 접하지 않는 위치에서 서로 결합된다.
본 발명의 다른 특징으로는, 상기 분할벽 어셈블리가 광 투과 재료(light transmissible material)로 이루어진다.
본 발명의 다른 특징으로는, 하나의 행 전극쌍의 2개의 행 전극 각각은 복수의 돌출부를 구비함으로써, 상기 2개의 행 전극의 상호 접하는 돌출부 사이에 복수의 방전 갭을 형성한다. 또한, 하나의 행 전극쌍의 2개의 행 전극 사이의 상호 위치는 하나의 디스플레이 라인으로부터 다른 디스플레이 라인까지 번갈아 변환되는 관계이다. 또한, 하나의 공통 전극 메인 몸체부는 2개의 상호 이웃하는 디스플레이 라인의 2개의 상호 이웃하는 행 전극에 의해 공유된다.
본 발명의 전술한 목적 및 특징이 첨부되는 도면을 참조하여 이하의 설명으로부터 양호하게 이해될 것이다.
제1 실시예
본 발명의 제1 실시예가 도 1 내지 도 5에 예시된다.
도 1 내지 도 5를 참조하면, 본 발명의 표면 방전식 교류-구동 플라즈마 디스플레이 패널은 상기 패널에 대한 방전 표면으로 작용하는 전면 유리 기판(front glass substrate; 10), 및 상기 전면 유리 기판(10)의 내부 표면 상에 상호 평행하게 배치되는 복수의 행 전극쌍(X, Y)을 구비한다.
행 전극(X) 각각은 ITO 재질의 투명한 전도성 필름으로 이루어지는 복수의 T-형상의 투명 전극(Xa), 및 상기 T-형상의 투명 전극(Xa) 각각의 일 단부에 연결되는 금속 필름으로 이루어지는 연장된 버스 전극(Xb)을 포함한다.
마찬가지로, 행 전극(Y) 각각은 ITO 재질의 투명한 전도성 필름으로 이루어지는 복수의 T-형상의 투명 전극(Ya), 및 상기 T-형상의 투명 전극(Ya) 각각의 일 단부에 연결되는 금속 필름으로 이루어지는 연장된 버스 전극(Yb)을 포함한다.
또한, 행 전극쌍을 형성하는 2개의 행 전극(X, Y)이 서로 평행하게 배치되며, 상기 T-형상의 투명 전극(Xa) 및 T-형상의 투명 전극(Ya) 사이에 복수의 방전 갭(discharge gap)이 형성됨으로써, 플라즈마 디스플레이 패널(매트릭스 디스플레이)에 대한 디스플레이 라인(L)을 형성하게 된다.
상기 T-형상의 투명 전극(Xa, Ya)은 그 상부에서 ITO를 기상-증착(vapor-depositing)하고, 이후 노광(photolithographic) 방법을 사용하는 패턴 처리(patterning treatment)에 의해 상기 전면 유리 기판(10)의 내부 표면 상에 형성된다.
한편, 연장된 버스 전극(Xb) 각각은 흑색 전도층(Xb')(상기 전면 유리 기판(10)에 접함) 및 메인 전도층(Xb")을 포함한다. 마찬가지로, 연장된 버스 전극(Yb) 각각은 흑색 전도층(Yb')(상기 전면 유리 기판(10)에 접함) 및 메인 전도층(Yb")을 포함한다.
이들 버스 전극(Xb, Yb)은 먼저 상기 전면 유리 기판(10)의 내부 표면에 (흑색 안료(pigment)가 혼합되는) 은 페이스트(silver paste)를 도포하고, 다음에 건조 처리(drying treatment)가 수행되어, 건조된 흑색 페이스트층(dried black color paste layer)을 얻게 된다. 또한, 은 페이스트가 상기 건조된 흑색 페이스트층에 도포되고, 다음에 노광 방법을 사용하여 패턴 처리를 하며, 이후 소결 처리(sintering treatment)를 수행함으로써, 상기 전면 유리 기판(10)의 내부 표면 상에 버스 전극(Xb, Yb)을 형성한다.
또한, 유전층(11)은 자신이 모든 행 전극쌍(X, Y)을 커버하는 방식으로 상기 전면 유리 기판(10)의 내부 표면 상에 형성된다. 또한, 상기 유전층(11)은 2개의 상호 이웃하는 버스 전극(Xb, Yb)에 대응하는 위치에 배치되는 복수의 돌출부(11A)를 포함한다.
상기 유전층(11)은 먼저 소정 량의 낮은 융점의 유리 페이스트를 준비하고, 이후 상기 페이스트를 기설정 두께를 각각 갖는 여러 층의 필름을 형성하며, 다음에 상기 필름을 적층(laminating)하여 소결 처리함으로써 형성될 수 있다. 상기 돌출부(11A)는 상기 유전층(11) 상에 유사한 낮은 융점의 유리 페이스트를 (기설정 두께로) 스크린-인쇄(screen-printing)하고 이후 유사한 소결 처리에 의해 형성될 수 있다.
다음에, 산화마그네슘(MgO)으로 이루어지는 보호층(12)이 상기 유전층(11) 상에 형성됨으로써, 상기 돌출부(11A)를 커버하게 된다.
한편, 플라즈마 디스플레이 패널은 상기 전면 유리 기판(10)과 평행하며 상기 전면 유리 기판(10)으로부터 공간적으로 떨어져 배치되는 후면 유리 기판(13)을 포함한다. 복수의 열 전극(D)이 상기 후면 기판(13)의 내부 표면 상에 제공되며, 상기 T-형상의 투명 전극(Xa, Ya)에 대응하는 위치에서 상기 행 전극쌍(X, Y)에 직각으로 배치된다.
상기 열 전극(D)은 상기 후면 유리 기판(13)의 내부 표면 상에 (Al-Mn 합금과 같은) 알루미늄 합금을 기상-증착(vapor-depositing)하고, 이후 노광(photo-lithographic) 방법을 사용하여 패턴 처리를 수행함으로써 형성된다.
또한, 백색 유전층(white color electric layer; 14)이 모든 상기 열 전극(D)을 커버하도록 상기 후면 유리 기판(13)의 내부 표면 상에 형성된다. 또한, 복수의 상호 직교하는 분할벽(15a, 15b)이 상기 백색 유전층(14) 상에 형성됨으로써, 도 1, 도 2 및 도 4에 도시되는 바와 같이 #형 분할벽 어셈블리(15)를 형성한다.
백색 유전층(14)은 상기 후면 유리 기판(13)의 내부 표면 및 상기 열 전극(D)에 유리 페이스트(백색 안료가 혼합됨)를 도포하고, 건조 처리를 수행함으로써 형성될 수 있다.
상기 분할벽(15a)은 상기 패널의 열 방향에 배치되는 종방향 분할벽이며, 분할벽(15b)은 상기 패널의 행 방향에 배치되고 상기 유전층(11)의 돌출부(11A)에 대응하는 방향에 배치되는 횡방향 분할벽이다.
상기 #형 분할벽 어셈블리(15)에 의하여, 상기 전면 유리 기판(10) 및 후면 유리 기판(13) 사이에 형성되는 전기 방전 공간은 한 쌍의 행 전극(X, Y) 사이에 한 쌍의 상호 접하는 T-형상의 투명 전극(Xa, Ya)을 각각 에워싸는 복수의 소형 방전 공간들(S)(도 1 참조)로 분할된다.
구체적으로, 상기 분할벽(15a, 15b) 각각은 (상기 전면 유리 기판(10)에 접하는) 흑색층(광 흡수층; 15') 및 (상기 후면 유리 기판(13)에 접하는) 백색층(광 반사층; 15")을 포함하는 2층 구조를 갖는다.
상기 #형 분할벽 어셈블리(15)는 이하의 과정으로 형성될 수 있다. 먼저, 백색 안료를 균일하게 함유하는 낮은 융점의 유리 페이스트, 및 흑색 안료를 균일하게 함유하는 낮은 융점의 유리 페이스트가 상기 유전층(14)에 연속적으로 도포되고, 이후 건조 처리가 수행된다. 이후, #형 마스크가 모래 분사 처리(sand blast treatment)에 의해 상기와 같이 형성된 백색 유리층 및 흑색 유리층을 선택적으로 절단하기 위해 사용되며, 이로 인해 소정의 #형 분할벽 어셈블리(15)가 형성된다.
도 4에 도시되는 바와 같이, 갭(r)이 종방향 분할벽(15a) 각각 및 상기 보호층(12) 사이에 형성된다. 한편, 도 2에 도시되는 바와 같이, 상기 횡방향 분할벽(15b) 및 상기 보호층(12) 사이에는 어떠한 갭도 형성되지 않는다.
형광층(16)은 자신이 상기 종방향 분할벽(15a) 및 횡방향 분할벽(15b)의 측면 공간(상기 방전 공간(S)에 접함)을 커버하고, 추가로 상기 백색 유전층(14)의 노출 부분(상기 방전 공간(S)에 접함)을 커버하는 방식으로 형성된다.
상기 형광층(16)의 상이한 색 부분(R, G, B)이 상기 패널의 행 방향으로 상기 방전 공간(S) 내에 반복적으로 배치되도록 상기 형광층(16)이 배치된다.
이후, 희(稀)가스(noble gas)가 상기 방전 공간(S)에 밀봉된다.
전술한 방식으로 구성되는 플라즈마 디스플레이 패널에서, 상기 행 전극쌍(X, Y)은 매트릭스 디스플레이용 디스플레이 라인(L)을 형성하는데 사용되며, 상기 #형 분할벽 어셈블리(15)에 의해 형성되는 방전 공간(S)은 방전 셀(C)을 형성하는데 사용된다.
본 발명에 따라 이루어지는 플라즈마 디스플레이 패널의 동작은 전술한 종래 기술에서와 동일한 방식으로 수행될 수 있다.
즉, 먼저, 어드레싱 동작(addressing operation)이 수행되어 전기 방전이 상기 행 전극 쌍(X, Y) 및 열 전극(D) 사이의 방전 셀(C) 중에서 선택적으로 이루어진다. 결과적으로, 복수의 점등 셀(방전 셀(C)의 벽 전하들이 상기 유전층(11) 내에 형성됨) 및 복수의 소등 셀(방전 셀(C)의 벽 전하들이 상기 유전층(11) 내에 형성되지 않음)이 디스플레이될 화상에 대응하여 패널 상에 배분된다.
다음에, 방전 유지 펄스는 상기 행 전극쌍(X, Y)이 방전 유지 펄스를 번갈아 수신하는 방식으로 모든 디스플레이 라인(L)에 동시에 인가된다. 이러한 방식으로, 표면 방전 현상은 상기 방전 유지 펄스가 상기 점등 셀에 인가되면 점등 셀 내에 발생한다.
이 시점에서, 자외선 광이 상기 점등 셀 내의 표면 방전에 기인하여 발생되기 때문에, 상기 형광층(16; R, G, B)은 광 방출을 달성하기 위해 여기되며, 이로 인해 상기 플라즈마 디스플레이 패널 상에 화상을 디스플레이하게 된다.
본 발명의 플라즈마 디스플레이 패널에서, 형광층(16)이 상기 백색 유전층(14)의 노출 부분뿐만 아니라 상기 분할벽 어셈블리(15)의 모든 측면을 커버하도록 상기 백색 유전층(14) 상에 제공되었기 때문에, 상기 형광층(16)의 표면 영역, 즉, 각각의 방전 셀(C) 내의 광 방출 영역이 증가되며, 따라서 상기 패널 상에 디스플레이될 화상의 휘도(brightness)를 증가시키게 된다.
이 시점에서, 상기 방전 셀(C) 각각의 크기가 디스플레이될 화상의 정세도 및 선명도를 증가시키기 위해 보다 작게 만들어도, 화상에 대해 요구되는 휘도를 여전히 보장할 수 있게 된다.
또한, 도 1에 도시된 바와 같이, 상기 행 전극쌍(X, Y) 각각에 대한 T-형상의 투명 전극(Xa, Ya)이 서로 접해 있고 방전 셀(C) 내에 독립적으로 에워싸고 있으므로(즉, 하나의 방전 셀(C)은 한 쌍의 투명 전극(Xa, Ya)을 구비함), 상기 방전 셀(C) 각각의 크기가 디스플레이될 화상의 정세도 및 선명도를 증가시키기 위해 보다 작게 만들어도, (디스플레이 라인(L) 각각에 대해) 상기 패널의 행 방향에서 하나의 방전 셀로부터 이웃하는 방전 셀까지 방전 간섭이 확실하게 방지된다.
또한, 상기 돌출부(11A)가 상기 유전층(11) 상에 형성되기 때문에, 그리고 상기 돌출부(11A)를 커버하는 보호층(12)이 횡방향 분할벽(15b)과 단단하게 접촉되어 있기 때문에, 상기 패널의 열 방향에서 상호 이웃하는 셀(C)의 상호 이웃하는 방전 공간들(S)이 서로 분할된다(도 2 및 도 5 참조).
한편, 도 3 및 도 4에 도시되는 바와 같이, 종방향 분할벽(15a) 각각의 상부 표면은 상기 유전층(11)의 일부 영역(돌출부(11A)를 갖지 않음)에 접하며, 상기 종방향 분할벽(15a) 각각의 상부 표면 및 상기 보호층(12) 사이에 슬롯(slot; r)이 형성된다. 이러한 방식으로, (디스플레이 라인(L) 각각에 대해) 상기 패널의 행 방향에서 상호 이웃하는 셀(C)의 상호 이웃하는 방전 공간들(S)이 상기 슬롯(r)을 통해 서로 연결되며, 이로 인해 일종의 연쇄 방전을 활성화시키는 기폭 효과를 발생시킴으로써, 상기 플라즈마 디스플레이 패널 내에 안정한 방전을 보장하게 된다.
또한, 흑색 전도층(Xb', Yb')(상기 전면 유리 기판(10)에 접함)이 도 2 및 도 3에 도시된 방식으로 형성되기 때문에, 상기 전면 유리 기판(10)을 통해 외부로 부터 유입되는 외부 광의 반사를 확실하게 방지하고, 이로 인해 상기 플라즈마 디스플레이 패널 상에 디스플레이되는 화상의 콘트라스트를 향상시킬 수 있다.
또한, 상기 후면 유리 기판(13)의 내부 표면 상에 형성되는 유전층(14)이 백색이기 때문에, 상기 형광층(16)으로부터 방출되는 광이 상기 전면 유리 기판(10) 쪽으로 반사되고, 이로 인해 상기 광이 상기 후면 유리 기판(13) 쪽으로 누출되는 것을 방지함으로써, 상기 패널 상에 디스플레이되는 화상의 휘도를 향상시킨다.
또한, 상기 유전층(14)은 모래 분사 처리 중에 보호층으로 작용할 수 있다.
또한, 상기 흑색층(15')이 상기 분할벽 어셈블리(15) 상에 형성되기 때문에, 상기 전면 유리 기판(10)을 통해 외부로부터 유입되는 외부 광의 반사를 더욱 확실하게 방지함으로써, 상기 플라즈마 디스플레이 패널 상에 디스플레이되는 화상의 콘트라스트를 더욱 향상시킬 수 있다.
또한, 상기 분할벽 어셈블리(15)의 측면이 주로 상기 백색층(15")에 의해 형성되기 때문에, 상기 형광층(16)으로부터 방출되는 광이 상기 전면 유리 기판(10) 쪽으로 반사됨으로써, 상기 패널 상에 디스플레이되는 화상의 휘도를 향상시킨다.
제2 실시예
본 발명의 제2 실시예가 도 6에 예시된다.
도 6에 도시되는 바와 같이, 제2 실시예에 따른 플라즈마 디스플레이 패널은 복수의 디스플레이 라인(Li, Li+1 ...)을 포함하며, 이들 디스플레이 라인에 대해 상기 패널의 열 방향으로 (Yi, Xi), (Xi+1, Yi+1) ...의 배열에 따른 행 전극(Xi, Yi)이 배치된다.
이러한 방식으로, 상호 이웃하는 행 전극쌍(Xi, Xi+1)의 T-형상의 투명 전극(Xai, Xai+1)이 공통의 (연장된) 버스 전극(Xbj)에 연결됨으로써, 상기 연장된 버스 전극에 의해 점유되는 전체 영역이 제 1실시예의 플라즈마 디스플레이 패널의 전체 영역(도 1 내지 도 5 참조)보다 작게 할 수 있다.
또한, #형 분할벽 어셈블리(25)의 횡방향 분할벽(25b) 각각의 폭이 제 1실시예의 플라즈마 디스플레이 패널의 폭(도 1 내지 도 5 참조)보다 좁게 함으로써, 방전 영역(S1) 각각이 제1 실시예의 방전 공간(S)보다 큰 것을 보장하며, 이로 인해 각각의 방전 영역(S1) 내의 형광층의 전체 표면 영역을 증가시키는 것이 가능함으로써, 상기 플라즈마 디스플레이 패널의 휘도를 바람직하게 향상시킬 수 있다.
또한, 상기 공통의 (연장된) 버스 전극(Xbj)의 사용으로, 상기 플라즈마 디스플레이 패널의 전기 방전 동안에 방전 전류를 감소시킬 수 있다.
또한, 상호 이웃하는 행 전극(Xi, Xi+1)의 상호 이웃하는 T-형상의 투명 전극(Xai, Xai+1)이 자신의 단부 부분에서 서로 연결되는 것이 가능하다.
제3 실시예
본 발명의 제3 실시예가 도 7에 예시된다.
도 7에 도시된 바와 같이, 제3 실시예에 따른 플라즈마 디스플레이 패널은 복수의 디스플레이 라인(Li-1', Li', Li+1' ...)을 포함하며, 이들 디스플레이 라인에 대해 상기 패널의 열 방향으로 (Yi-1', Xi-1'), (Xi', Yi'), (Yi+1', Xi+1') ...의 배열에 따른 행 전극(Xi', Yi')이 배치된다.
실제로, 상호 이웃하는 행 전극쌍(Xi-1', Xi')의 T-형상의 투명 전극(Xai-1', Xai')은 공통의 (연장된) 버스 전극(Xbj')에 연결이 가능하며, 상호 이웃하는 행 전극쌍(Yi', Yi+i')의 T-형상의 투명 전극(Yai', Yai+1')은 공통의 (연장된) 버스 전극(Ybj')에 연결이 가능하다.
이러한 방식으로, 상호 이웃하는 디스플레이 라인(Li-1', Li')에 대해, 상호 이웃하는 행 전극(Xi-1', Xi')은 공통 버스 전극(Xbj')을 사용하는 것이 가능하다. 마찬가지로, 상호 이웃하는 디스플레이 라인(Li', Li+1')에 대해, 상호 이웃하는 행 전극(Yi', Yi+1')은 공통 버스 전극(Ybj')을 사용하는 것이 가능하다. 이러한 배열은 연장된 버스 전극에 의해 점유되는 전체 영역이 제2 실시예의 플라즈마 디스플레이 패널의 전체 영역(도 6 참조)보다 작게 할 수 있다.
또한, #형 분할벽 어셈블리(25')의 횡방향 분할벽(25b') 각각의 폭은 제1 실시예의 플라즈마 디스플레이의 폭(도 1 내지 도 5 참조)보다 좁게 함으로써, 방전 공간(S1') 각각이 제1 실시예의 방전 공간보다 큰 것을 보장하며, 이로 인해 각각의 방전 공간(S1') 내의 형광층의 전체 표면 영역을 증가시키는 것이 가능함으로써, 상기 플라즈마 디스플레이 패널의 휘도를 바람직하게 증가시킬 수 있다.
또한, 상기 공통의 (연장된) 버스 전극(Xbj', Ybj')의 사용으로, 상기 플라즈마 디스플레이 패널의 전기 방전 동안에 방전 전류를 감소시킬 수 있다.
또한, 도 8에 도시되는 바와 같이, 상호 이웃하는 행 전극(Xi-1', Xi')의 상호 이웃하는 T-형상의 투명 전극(Xai-1', Xai')이 자신의 단부 부분에서 서로 일체형으로 연결되는 것이 가능하다. 마찬가지로, 상호 이웃하는 행 전극(Yi', Yi+1')의 상호 이웃하는 T-형상의 투명 전극(Yai', Yai+1')이 자신의 단부 부분에서 서로 일체형으로 연결될 수 있다.
제4 실시예
본 발명의 제4 실시예가 도 9 내지 도 13에 예시된다.
도 9 내지 도 13에 도시되는 바와 같이, 제4 실시예에 따른 플라즈마 디스플레이 패널은 이하의 상이점 외에는 제1 실시예의 플라즈마 디스플레이 패널(도 1 내지 도 5 참조)과 거의 동일하다.
즉, 상기 전면 유리 기판(10)의 내부 표면 상에 복수의 횡방향 광 흡수 스트랩(광 차단 스트랩; 30) 및 복수의 종방향 광 흡수 스트랩(광 차단 스트랩; 31)이 형성된다. 보다 상세하게, 상기 횡방향 광 흡수 스트랩(30) 각각이 상호 이웃하는 행 전극(X, Y)의 상호 이웃하는 (연장된) 버스 전극들(Yb, Xb) 사이에 위치하도록 상기 횡방향 광 흡수 스트랩(30)이 배치된다. 한편, 종방향 광 흡수 스트랩(31) 각각이 #형 분할벽 어셈블리(35)의 종방향 분할벽(35a)에 접하도록 상기 방향 광 흡수 스트랩(31)이 형성된다.
상기 #형 분할벽 어셈블리(35)는 백색의 단층 구조를 가지며, 이것이 제4 실시예 및 제1 실시예 사이의 차이이다.
이러한 방식으로, 상기 방전 공간(S)에 접하는 부분을 제외한 상기 전면 유리 기판(10)의 내부 표면의 모든 부분은 상기 광 흡수 스트랩(30, 31) 및 상기 흑 색 전도층(Xb', Yb')에 의해 전부 커버된다. 그러므로, 상기 전면 유리 기판(10)을 통해 외부로부터 유입되는 모든 외부 광의 반사가 확실하게 방지됨으로써, 상기 플라즈마 디스플레이 패널 상에 디스플레이되는 화상의 콘트라스트를 향상시킬 수 있다.
하지만, 2종의 광 흡수 스트랩(30, 31) 중 하나만이 제공될 수도 있으며, 즉, 상기 횡방향 스트랩(30) 또는 종방향 스트랩(31) 중 하나를 제공하는 것도 가능하다.
또한, (상기 방전 공간(S) 내에 배치되는) 형광층(16)의 상이한 색 부분(R, G, B)에 대응하는 여러 가지 상이한 색 필터(도시되지 않음)가 상기 전면 유리 기판(10)의 내부 표면 상에 형성될 수 있다.
이 시점에서, 2종의 광 흡수 스트랩(30, 31)이 상기 방전 공간(S)에 접하는 상이한 색 필터들 사이에 형성되는 슬롯에 대응하는 위치에 배치될 수 있다.
제5 실시예
본 발명의 제5 실시예가 도 14 내지 도 16에 예시된다.
도 14 내지 도 16에 도시되는 바와 같이, 제5 실시예에 따른 플라즈마 디스플레이 패널은 이하의 상이점 외에는 제1 실시예의 플라즈마 디스플레이 패널(도 1 내지 도 5 참조)과 거의 동일하다.
즉, 상기 전면 유리 기판(10)의 내부 표면의 상부에 상기 전체(모든 부분) #형 분할 벽 어셈블리(45)에 대응하는 #형 광 흡수층(40)이 형성된다.
행 전극(Xo, Yo)에 대한 각각의 버스 전극(Xob, Yob)이 전도층인 단지 하나의 층에 의해 각각 형성되며, 상기 광 흡수층(40) 하부에 배치된다.
이러한 방식으로, 상기 전면 유리 기판(10)의 내부 표면이 상기 방전 공간(S)에 접하는 부분을 제외한 광 흡수층(40)에 의해 커버되기 때문에, 상기 전면 유리 기판(10)을 통해 외부로부터 유입되는 외부 광의 반사를 확실하게 방지함으로써, 상기 플라즈마 디스플레이 패널 상에 디스플레이되는 화상의 콘트라스트를 향상시킬 수 있다.
제6 실시예
본 발명의 제6 실시예가 도 17에 예시된다.
도 17에 도시되는 바와 같이, 제6 실시예에 따른 플라즈마 디스플레이 패널은 종방향 분할벽(55a) 및 횡방향 분할벽(55b)을 포함하는 분할벽 어셈블리(55)를 구비한다.
특히, 종방향 분할벽(55a) 각각은 이전의 어떠한 실시예들의 종방향 분할벽보다 큰 폭(h1)을 구비한다. 또한, 각각의 종방향 분할벽(55a)의 길이 각각의 단부 부분(2개의 횡방향 분할벽(55b) 사이에서 연장됨)은 횡방향 분할벽(55b) 쪽으로 커지게 된다.
또한, 행 전극(Xol, Yol)의 T-형상의 투명 전극(Xola, Yola)은 디스플레이 라인(L)에 대해 경사져 있고 자신들 사이에 형성되는 갭들(g")과 서로 접하는 헤드 부분(Xola', Yola')을 구비한다.
이러한 방식으로, 종방향 분할벽(55a) 각각이 보다 큰 폭을 구비하는 경우, 및 흑색층이 상기 종방향 분할벽(55a) 상에 형성되는 경우(도 1 내지 도 5에 도시된 제1 실시예에서와 동일한 방식임), 또한, 흑색 광 차단 스트랩(또는 흑색 광 차단층)이 상기 분할벽 어셈블리(55)에 대응하는 위치에서 상기 전면 유리 기판(10)의 내부 표면 상에 형성되는 경우(도 9 내지 도 16에 도시된 제4 및 제 5 실시예와 동일한 방식임), 이들 흑색층(또는 흑색 스트랩)은 보다 큰 영역으로 이루어질 수 있으며, 이로 인해 외부로부터 유입되는 외부 광의 반사를 보다 정확하게 방지할 수 있다.
도 17을 다시 참조하면, 방전 갭(g") 각각은 방전 개시 전압을 감소시키기 위해 200 내지 250 마이크론이 요구되는 길이(x)를 구비한다. 상기 길이가 250 마이크론보다 길거나 또는 200 마이크론보다 짧은 경우, 상기 방전 개시 전압은 바람직하지 않게 증가된다.
제7 실시예
본 발명의 제7 실시예가 도 18에 예시된다.
도 18은 복수의 화상 성분이 3종의 색(R, G, B)을 포함하는 복수의 방전 셀(C)에 의해 형성되는 방법을 개략적으로 나타내는 평면도이다.
도 8에 예시되는 바와 같이, 복수의 방전 셀(C)은 #형 분할벽 어셈블리(15A)에 의해 형성된다. DA는 열 전극을 나타내는데 사용된다.
상기 방전 셀(C)은 R, G, B 순서로 반복적으로 (행 방향의) 디스플레이 라인(L) 내에 배치되고, 단지 1 종류의 색만을 포함하는 복수의 방전 셀이 (열 방향의) 열 각각 내에 배치된다.
실제로, 디스플레이 라인(L) 내에 배치되는 각각 3개의 방전 셀(R, G, B)마다 하나의 화상 성분(GA)을 형성하게 된다. 따라서, 복수의 화상 성분(GA)이 열 방향으로 정렬된다.
제8 실시예
본 발명의 제8 실시예가 도 19에 예시된다.
도 19는 또한 복수의 화상 성분이 3종의 색(R, G, B)을 포함하는 복수의 방전 셀(C)에 의해 형성되는 방법을 개략적으로 나타내는 평면도이다.
도 19에 도시되는 바와 같이, 복수의 방전 셀(C)이 #형 분할벽 어셈블리(15B)에 의해 형성된다. DB는 열 전극을 나타내는데 사용된다.
상기 방전 셀(C)은 R, G, B 순서로 반복적으로 (행 방향의) 디스플레이 라인(L) 각각 내에 배치되지만, 하나의 디스플레이 라인은 자신의 이웃하는 디스플레이 라인(L)으로부터 행 방향으로 하나의 방전 셀(C)만큼 떨어져 배치된다(도 19에 도시되는 방식으로 배치됨).
실제로, 하나의 디스플레이 라인(L) 내에 배치되는 각각 3개의 방전 셀(R, G, B)마다 하나의 화상 성분(GB)을 형성한다. 따라서, 열 방향에서 바라볼 경우, 하나의 화상 성분(GB)은 (열 방향으로) 자신의 이웃하는 화상 성분(GB)으로부터 행 방향으로 하나의 방전 셀(C)만큼 떨어져 배치된다.
이러한 방식으로, 하나의 화상 성분(GB)이 (열 방향으로) 자신의 이웃하는 화상 성분(GB)으로부터 행 방향으로 하나의 방전 셀(C)만큼 떨어져 배치되기 때문에, 상기 패널 상에 디스플레이되는 화상의 해상도를 향상시킬 수 있다.
제9 실시예
본 발명의 제9 실시예가 도 20에 예시된다.
도 20은 또한 복수의 화상 성분이 3종의 색(R, G, B)을 포함하는 복수의 방전 셀(C)에 의해 형성되는 방법을 개략적으로 나타내는 평면도이다.
도 20에 도시되는 바와 같이, 복수의 방전 셀(C)이 #형 분할벽 어셈블리(15C)에 의해 형성된다. DC는 열 전극을 나타내는데 사용된다.
특히, 열 방향에서 바라볼 경우, (열 방향으로) 2개의 상호 이웃하는 방전 셀은 행 방향으로 하나의 방전 셀 폭의 절반만큼 서로 떨어져 배치된다.
따라서, 하나의 디스플레이 라인(L)에 대한 각각의 색 부분(R, G, B)이 이웃하는 디스플레이 라인(L)의 대응 색 부분으로부터 행 방향으로 하나의 방전 셀(C) 폭의 절반만큼 떨어져 배치된다.
이러한 이유로, 상기 열 전극(DC)은 도 20에 도시된 지그재그 구성으로 형성됨으로써, 도 20에 도시된 방전 셀 배치의 형성이 가능하다.
이러한 방식으로, 화상 성분(GC) 각각이 행 방향으로 배치되는 3개의 방전 셀(R, G, B)로 이루어지기 때문에, 하나의 디스플레이 라인(L) 상에 하나의 화상 성분의 색 부분(R, G, B) 각각은 하나의 방전 셀(C) 폭의 절반만큼 이웃하는 디스플레이 라인(L)의 대응 화상 성분의 대응 색 부분으로부터 (행 방향으로) 떨어져 배치됨으로써, 상기 패널 상에 디스플레이되는 화상의 해상도를 더욱 향상시킬 수 있다.
제10 실시예
본 발명의 제10 실시예가 도 21에 예시된다.
도 21은 또한 복수의 화상 성분이 3종의 색(R, G, B)을 포함하는 복수의 방전 셀(C)에 의해 형성되는 방법을 개략적으로 나타내는 평면도이다.
도 21에 도시되는 바와 같이, 복수의 방전 셀(C)이 #형 분할벽 어셈블리(15D)에 의해 형성된다. DD는 열 전극을 나타내는데 사용된다.
특히, 열 방향에서 바라볼 경우, (열 방향으로) 2개의 상호 이웃하는 방전 셀은 행 방향으로 하나의 방전 셀 폭의 1.5배만큼 서로 떨어져 배치된다.
보다 구체적으로, 하나의 디스플레이 라인(L)에 대한 각각의 색 부분(R, G, B)이 이웃하는 디스플레이 라인(L)의 대응 색 부분으로부터 하나의 방전 셀(C) 폭의 1.5배만큼 (행 방향으로) 떨어져 배치된다.
따라서, 제9 실시예와 유사하게, 상기 열 전극(DD)은 도 21에 도시된 지그재그 구성으로 형성됨으로써, 도 21에 도시된 방전 셀 배치의 형성이 가능하다.
이러한 방식으로, 도 21에 도시된 바와 같이, 화상 성분(GD) 각각이 행 방향으로 2개의 상호 이웃하는 디스플레이 라인(L)에 대해 교차하는 삼각형 구성을 서로 형성하는 3개의 방전 셀(R, G, B)에 의해 또한 형성됨으로써, 상기 패널 상에 디스플레이되는 화상의 해상도를 더욱 향상시킬 수 있다.
제11 실시예
본 발명의 제11 실시예가 도 22 내지 도 26에 예시된다.
도 2 내지 도 26을 참조하면, 본 발명의 제11 실시예에 따른 표면 방전식 교류-구동 플라즈마 디스플레이 패널은 상기 패널의 디스플레이 표면으로 작동하는 전면 유리 기판(10), 및 상기 전면 유리 기판(10)의 내부 표면 상에 평행하게 배치되는 복수의 행 전극쌍(X, Y)을 구비한다.
행 전극(X) 각각은 ITO 재질의 투명한 전도성 필름으로 이루어지는 복수의 T-형상의 투명 전극(Xa), 및 상기 T-형상의 투명 전극(Xa) 각각의 일 단부에 연결되는 금속 필름으로 이루어지는 연장된 버스 전극(Xb)을 포함한다.
마찬가지로, 행 전극(Y) 각각은 ITO 재질의 투명한 전도성 필름으로 이루어지는 복수의 T-형상의 투명 전극(Ya), 및 상기 T-형상의 투명 전극(Ya) 각각의 일 단부에 연결되는 금속 필름으로 이루어지는 연장된 버스 전극(Yb)을 포함한다.
또한, 행 전극쌍을 형성하는 2개의 행 전극(X, Y)이 서로 평행하게 배치되며, 상기 T-형상의 투명 전극(Xa) 및 T-형상의 투명 전극(Ya) 사이에 복수의 방전 갭(discharge gap)이 형성됨으로써, 플라즈마 디스플레이 패널(매트릭스 디스플레이)에 대한 디스플레이 라인(L)을 형성하게 된다.
상기 T-형상의 투명 전극(Xa, Ya)은 그 상부에서 ITO를 기상-증착(vapor-depositing)하고, 이후 노광(photolithographic) 방법을 사용하는 패턴 처리(patterning treatment)에 의해 상기 전면 유리 기판(10)의 내부 표면 상에 형성된다.
한편, 연장된 버스 전극(Xb) 각각은 흑색 전도층(Xb')(상기 전면 유리 기판(10)에 접함) 및 메인 전도층(Xb")을 포함한다. 마찬가지로, 연장된 버스 전극(Yb) 각각은 흑색 전도층(Yb')(상기 전면 유리 기판(10)에 접함) 및 메인 전도층(Yb")을 포함한다.
이들 버스 전극(Xb, Yb)은 먼저 상기 전면 유리 기판(10)의 내부 표면에 (흑색 안료(pigment)가 혼합되는) 은 페이스트(silver paste)를 도포하고, 다음에 건조 처리(drying treatment)가 수행되어, 건조된 흑색 페이스트층(dried black color paste layer)을 얻게 된다. 또한, 은 페이스트가 상기 건조된 흑색 페이스트층에 도포되고, 다음에 노광 방법을 사용하여 패턴 처리를 하며, 이후 소결 처리(sintering treatment)를 수행함으로써, 상기 전면 유리 기판(10)의 내부 표면 상에 버스 전극(Xb, Yb)을 형성한다.
또한, 상기 전면 유리 기판(10)의 내부 표면은 그 상부에 복수의 횡방향 광 흡수 스트랩(광 차단 스트랩; 60) 및 복수의 종방향 광 흡수 스트랩(광 차단 스트랩; 61)이 형성된다. 구체적으로, 상기 횡방향 광 흡수 스트랩(60) 각각이 상호 이웃하는 행 전극(X, Y)의 상호 이웃하는 (연장된) 버스 전극(Xb, Yb) 사이에 위치하도록 횡방향 광 흡수 스트랩(60)은 배치된다. 한편, 상기 종방향 광 흡수 스트랩(61) 각각이 분할벽 어셈블리(65)의 종방향 분할벽(65a)에 접하도록 형성된다.
또한, 유전층(11)은 자신이 모든 행 전극쌍(X, Y)을 커버하는 방식으로 상기 전면 유리 기판(10)의 내부 표면 상에 형성된다. 또한, 상기 유전층(11)은 각각 2개의 상호 이웃하는 버스 전극(Xb, Yb)마다 이에 대응하는 위치에 배치되는 복수의 돌출부(11A)를 포함한다.
상기 유전층(11)은 먼저 소정 량의 낮은 융점의 유리 페이스트를 준비하고, 이후 상기 페이스트를 기설정 두께를 각각 갖는 여러 층의 필름을 형성하며, 다음에 상기 필름을 적층(laminating)하여 소결 처리함으로써 형성될 수 있다. 상기 돌출부(11A)는 상기 유전층(11) 상에 유사한 낮은 융점의 유리 페이스트를 (기설정 두께로) 스크린-인쇄(screen-printing)하고 이후 유사한 소결 처리에 의해 형성될 수 있다.
다음에, 산화마그네슘(MgO)으로 이루어지는 보호층(12)이 상기 유전층(11) 상에 형성됨으로써, 상기 돌출부(11A)를 커버하게 된다.
마찬가지로, 상기 플라즈마 디스플레이 패널은 상기 전면 유리 기판(10)과 평행하며 상기 전면 유리 기판(10)으로부터 공간적으로 떨어져 배치되는 후면 유리 기판(13)을 포함한다. 복수의 열 전극(D)이 상기 후면 기판(13)의 내부 표면 상에 제공되며, 상기 T-형상의 투명 전극(Xa, Ya)에 대응하는 위치에서 상기 행 전극쌍(X, Y)에 직각으로 배치된다.
상기 열 전극(D)은 상기 후면 유리 기판(13)의 내부 표면 상에 (Al-Mn 합금과 같은) 알루미늄 합금을 기상-증착(vapor-depositing)하고, 이후 노광(photolithographic) 방법을 사용하여 패턴 처리를 수행함으로써 형성된다.
또한, 백색 유전층(white color electric layer; 14)이 모든 상기 열 전극(D)을 전부 커버하도록 상기 후면 유리 기판(13)의 내부 표면 상에 형성되며, 복수의 상호 직교하는 분할벽(65a, 65b)이 상기 백색 유전층(14) 상에 형성됨으로써, 소정의 분할벽 어셈블리(65)를 형성한다.
상기 백색 유전층(14)은 상기 후면 유리 기판(13)의 내부 표면 및 상기 열 전극(D)에 유리 페이스트(백색 안료가 혼합됨)를 도포하고, 건조 처리를 수행함으로써 형성될 수 있다.
상기 종방향 분할벽(65a)은 상기 패널의 열 방향에 배치되며, 횡방향 분할벽(65b)은 상기 유전층(11)의 돌출부(11A)에 대응하는 상기 패널의 행 방향에 배치된다.
상기 분할벽 어셈블리(65)에 의하여, 상기 전면 유리 기판(10) 및 후면 유리 기판(13) 사이에 형성되는 전기 방전 공간은 한 쌍의 행 전극(X, Y) 사이에 한 쌍의 T-형상의 투명 전극(Xa, Ya)을 각각 에워싸는 복수의 소형 방전 공간들(S)(도 22 참조)로 분할된다.
상기 분할벽 어셈블리(65)는 이하의 과정으로 형성될 수 있다. 먼저, 백색 안료를 균일하게 함유하는 낮은 융점의 유리 페이스트가 상기 유전층(14)에 연속적으로 도포되고, 이후 건조 처리가 수행되어 백색 유리층이 형성된다. 이후, 사다리형 마스크(ladder-like mask)가 모래 분사 처리(sand blast treatment)에 의해 상기 백색 유리층을 선택적으로 절단하기 위해 사용되며, 이로 인해 (여러 사다리형 구조를 포함하는) 소정의 분할벽 어셈블리(65)가 형성된다.
도 25에 도시되는 바와 같이, 갭(r)이 종방향 분할벽(65a) 각각 및 상기 보 호층(12) 사이에 형성된다. 한편, 도 23에 도시되는 바와 같이, 상기 횡방향 분할벽(65b) 및 상기 보호층(12) 사이에는 어떠한 갭도 형성되지 않는다.
형광층(16)은 자신이 상기 종방향 분할벽(65a) 및 횡방향 분할벽(65b)의 측면 공간(상기 방전 공간(S)에 접함)을 커버하고, 추가로 상기 백색 유전층(14)의 노출 부분(상기 방전 공간(S)에 접함)을 커버하는 방식으로 형성된다.
하지만, 상기 형광층(16)의 색(R, G, B)이 상기 패널의 행 방향으로 상기 방전 공간(S) 내에 반복적으로 배치되도록 상기 형광층(16)의 색(R, G, B)이 배치된다.
이후, 희(稀)가스(noble gas)가 상기 방전 공간(S)에 밀봉된다.
실제로, 도 22 내지 도 24에 도시되는 바와 같이, 횡방향 분할벽(65b) 각각은 서로 분리된 2 부분(65b', 65b')으로 나뉘며 연장된 슬롯(SL)이 서로 분리된 2 부분 사이에 형성된다. 특히, 연장된 슬롯(SL) 각각은 상기 전면 유리 기판(10)의 내부 표면 상에 2개의 상호 이웃하는 디스플레이 라인(L) 사이에 형성되는 광 흡수 스트랩(60)에 대응하여 배치된다.
즉, 상기 분할벽 어셈블리(65)는 상기 패널의 행 방향으로 각각 연장되는 복수의 사다리형 구조로 형성된다. 따라서, 복수의 사다리형 구조는 서로 평행하며 모든 2개의 상호 이웃하는 사다리형 구조 사이에 형성되는 연장된 슬롯(SL)을 구비한다.
하지만, 연장된 슬롯(SL) 각각의 폭은 각각의 횡방향 분할벽(65b)의 상기 나뉘어진 부분(65b', 65b') 각각이 상기 종방향 분할벽(65a) 각각의 폭과 동일한 폭 을 갖는 방식으로 설정된다.
전술한 방식으로 구성되는 플라즈마 디스플레이 패널에서, 상기 행 전극쌍(X, Y)은 매트릭스 디스플레이용 디스플레이 라인(L)을 형성하는데 사용되며, 상기 사다리형 분할벽 어셈블리(65)에 의해 형성되는 방전 공간(S)은 방전 셀(C)로 작동하는데 사용된다.
본 발명에 따라 이루어지는 플라즈마 디스플레이 패널의 동작은 전술한 종래 기술에서와 동일한 방식으로 수행될 수 있다.
즉, 먼저, 어드레싱 동작(addressing operation)이 수행되어 전기 방전이 상기 행 전극 쌍(X, Y) 및 열 전극(D) 사이의 방전 셀(C) 중에서 선택적으로 이루어진다. 결과적으로, 복수의 점등 셀(방전 셀(C)의 벽 전하들이 상기 유전층(11) 내에 형성됨) 및 복수의 소등 셀(방전 셀(C)의 벽 전하들이 상기 유전층(11) 내에 형성되지 않음)이 디스플레이될 화상에 대응하여 상기 패널 상에 배분된다.
다음에, 방전 유지 펄스는 상기 행 전극쌍(X, Y)이 방전 유지 펄스를 번갈아 수신하는 방식으로 모든 디스플레이 라인(L)에 동시에 인가된다. 이러한 방식으로, 표면 방전 현상은 상기 방전 유지 펄스가 상기 점등 셀에 인가되면 점등 셀 내에 발생한다.
이 시점에서, 자외선 광이 상기 점등 셀 내의 표면 방전에 기인하여 발생되기 때문에, 상기 형광층(16; R, G, B)은 광 방출을 달성하기 위해 여기되며, 이로 인해 상기 플라즈마 디스플레이 패널 상에 화상을 디스플레이하게 된다.
이러한 방식으로, 횡방향 분할벽(65b) 각각은 2 부분(65b', 65b')으로 나뉘 며 이들 2 부분이 자신들 사이에 형성되는 연장된 슬롯(SL)에 의해 서로 분리되기 때문에, 그리고 횡방향 분할벽(65b) 각각의 상기 나뉘어진 부분(65b', 65b') 각각이 종방향 분할벽(65a) 각각의 폭과 동일한 폭을 갖는 방식으로 상기 연장된 슬롯(SL) 각각의 폭이 설정되기 때문에, 소결 처리 동안에 상기 분할벽 어셈블리(65)의 팽창에 의해 발생할 수 있는 어떠한 문제도 확실하게 방지하며, 따라서 상기 전면 유리 기판(10) 또는 상기 후면 유리 기판(13)의 왜곡을 방지하여 상기 방전 셀(C)의 변형을 방지하게 된다.
이러한 방식으로, 상기 방전 공간(S)에 접하는 부분을 제외한 상기 전면 유리 기판(10)의 내부 표면 상의 모든 부분이 (제1 실시예에서와 같이) 상기 광 흡수 스트랩(60, 61) 및 흑색 전도층(Xb', Yb')에 의해 전부 커버된다. 따라서, 상기 전면 유리 기판(10)을 통해 외부로부터 유입되는 외부 광의 반사가 확실하게 방지됨으로써, 이로 인해 상기 플라즈마 디스플레이 패널 상에 디스플레이되는 화상의 콘트라스트를 향상시킬 수 있다.
하지만, 2종의 광 흡수 스트랩(60, 61) 중 하나만이 제공될 수도 있으며, 즉, 상기 횡방향 스트랩(60) 또는 종방향 스트랩(61) 중 하나를 제공하는 것도 가능하다.
또한, (상기 방전 공간(S) 내에 배치되는) 형광층(16)의 상이한 색 부분(R, G, B)에 대응하는 여러 가지 상이한 색 필터(도시되지 않음)가 상기 전면 유리 기판(10)의 내부 표면 상에 형성될 수 있다.
이 시점에서, 2종의 광 흡수 스트랩(60, 61)이 상기 방전 공간(S)에 접하는 상이한 색 필터들 사이에 형성되는 슬롯에 대응하는 위치에 배치될 수 있다.
제12 실시예
본 발명의 제12 실시예가 도 27 내지 도 29에 예시된다.
도 27 내지 도 29에 도시되는 바와 같이, 제12 실시예에 따른 플라즈마 디스플레이 패널은 전술한 제11 실시예에서와 동일한 방식으로 상기 전면 유리 기판(10)의 내부 표면 상에 배치되는 복수의 행 전극(Xo, Yo)을 구비한다.
또한, 상기 사다리형 분할벽(65)의 종방향 분할벽(65a)과 횡방향 분할벽(65b) 및 상기 슬롯(SL)에 대응하는 복수의 흑색 광 흡수 스트랩(광 차단 스트랩; 70)이 상기 유리 전면 기판(10)의 내부 표면 상에 제공된다.
도 28에 도시되는 바와 같이, 행 전극(Xo, Yo) 각각의 연장된 버스 전극(Xob, Yob)은 메인 전도층만이 각각 형성되며, 상기 흑색 광 흡수 스트랩(70) 하부에 배치된다.
전술한 제11 실시예와 마찬가지로, 횡방향 분할벽(65b) 각각은 서로 분리된 2 부분(65b', 65b')으로 나뉘며 연장된 슬롯(SL)이 이들 두 부분 사이에 형성된다.
특히, 연장된 슬롯(SL) 각각은 상기 전면 유리 기판(10)의 내부 표면 상에 2개의 서로 이웃하는 디스플레이 라인(L) 사이에 형성되는 광 흡수 스트랩(70)에 대응하여 배치된다.
하지만, 연장된 슬롯(SL) 각각의 폭은 상기 횡방향 분할벽(65b) 각각의 상기 나뉘어진 부분(65b', 65b') 각각이 상기 종방향 분할벽(65a) 각각의 폭과 동일한 폭을 갖는 방식으로 설정된다.
이러한 방식으로, 각각의 횡방향 분할벽(65b)의 상기 나뉘어진 2 부분(65b', 65b') 각각이 종방향 분할벽(65a) 각각의 폭과 동일한 폭을 갖기 때문에, 소결 처리 동안에 상기 분할벽 어셈블리(65)의 팽창에 의해 발생할 수 있는 어떠한 문제도 확실하게 방지하며, 따라서 상기 전면 유리 기판(10) 또는 상기 후면 유리 기판(13)의 왜곡을 방지하여 상기 방전 셀(C)의 변형을 방지하게 된다.
또한, 이러한 방식으로, 상기 방전 공간(S)에 접하는 부분을 제외한 상기 전면 유리 기판(10)의 내부 표면이 상기 광 흡수 스트랩(70)에 의해 전부 커버된다. 따라서, 상기 전면 유리 기판(10)을 통해 외부로부터 유입되는 외부 광의 반사가 확실하게 방지됨으로써, 이로 인해 상기 플라즈마 디스플레이 패널 상에 디스플레이되는 화상의 콘트라스트를 향상시킬 수 있다.
제13 실시예
본 발명의 제13 실시예가 도 30에 예시된다.
도 30에 도시되는 바와 같이, 제13 실시예에 따른 플라즈마 디스플레이 패널은 복수의 디스플레이 라인(Li-1', Li', Li+1' ...)을 포함하며, 이들 디스플레이 라인에 대해 상기 패널의 열 방향으로 (Yi-1', Xi-1'), (Xi', Yi'), (Yi+1', Xi+1') ...의 배열에 따른 행 전극(Xi', Yi')이 배치된다.
실제로, 상호 이웃하는 행 전극쌍(Xi-1', Xi')의 T-형상의 투명 전극(Xai-1', Xai')은 그 베이스 부분에서 서로 일체형으로 연결된다. 마찬가지로, 상호 이웃하는 행 전극쌍(Yi', Yi+i')의 T-형상의 투명 전극(Yai', Yai+1')은 그 베이스 부분에서 서로 일체형으로 연결된다.
또한, 상호 이웃하는 행 전극쌍(Xi-1', Xi')의 T-형상의 투명 전극(Xai-1', Xai')은 공통의 (연장된) 버스 전극(Xbj')에 연결되며, 상호 이웃하는 행 전극쌍(Yi', Yi+i')의 T-형상의 투명 전극(Yai', Yai+1')은 공통의 (연장된) 버스 전극(Ybj')에 연결된다.
전술한 제11 및 제12 실시예와 마찬가지로, 횡방향 분할벽(65b) 각각은 서로 분리되는 2 부분(65b', 65b')으로 나뉘며 연장된 슬롯(SL)이 이들 2 부분 사이에 형성된다.
또한, 전술한 제11 및 제12 실시예와 마찬가지로, 연장된 슬롯(SL) 각각의 폭은 상기 횡방향 분할벽(65b) 각각의 상기 나뉘어진 부분(65b', 65b') 각각이 상기 종방향 분할벽(65a) 각각의 폭과 동일한 폭을 갖는 방식으로 설정된다.
이러한 방식으로, 각각의 횡방향 분할벽(65b)의 상기 나뉘어진 2 부분(65b', 65b') 각각이 종방향 분할벽(65a) 각각의 폭과 동일한 폭을 갖기 때문에, 소결 처리 동안에 상기 분할벽 어셈블리(65)의 팽창에 의해 발생할 수 있는 어떠한 문제도 확실하게 방지하며, 따라서 상기 전면 유리 기판(10) 또는 상기 후면 유리 기판(13)의 왜곡을 방지하여 상기 방전 셀(C)의 변형을 방지하게 된다.
또한, 상호 이웃하는 행 전극(Xi-1', Xi')의 T-형상의 투명 전극(Xai-1', Xai')은 공통의 (연장된) 버스 전극(Xbj')을 사용하는 것이 가능하며, 마찬가지로, 상호 이웃하는 행 전극(Yi', Yi+1')의 T-형상의 투명 전극(Yai', Yai+1')은 공통의 (연장된) 버스 전극(Ybj')을 사용하는 것이 가능하기 때문에, 상기 연장된 버스 전극(Xbj', Ybj')에 의해 점유되는 영역이 도 22 내지 도 26에 도시된 제11 실시예의 연장된 버스 전극에 의해 점유되는 영역보다 작게 할 수 있다.
이러한 방식으로, 상기 분할벽 어셈블리(65)의 횡방향 분할벽(65b) 각각은 제11 실시예의 플라즈마 디스플레이 패널(도 22 내지 도 26 참조)에서의 폭보다 작게 할 수 있으며, 따라서 상기 방전 공간(S1')이 제11 실시예의 방전 공간보다 큰 것을 보장하며, 이로 인해 상기 방전 공간(S1') 내의 형광층의 전체 표면 영역을 증가시키는 것이 가능하며, 따라서 상기 플라즈마 디스플레이 패널의 휘도를 바람직하게 증가시킬 수 있다.
또한, 상기 공통의 (연장된) 버스 전극(Xbj', Ybj')의 사용으로, 상기 플라즈마 디스플레이 패널의 전기 방전 동안에 방전 전류를 감소시킬 수 있다.
여기서, 상기 (연장된) 버스 전극(Xbj', Ybj') 각각은 흑색 전도층 및 메인 전도층을 포함하는 2층 구조로 형성될 수 있다. 대안으로, 상기 버스 전극(Xbj', Ybj') 각각은 1층 구조로 형성될 수 있으며, 흑색 광 흡수 스트랩이 상기 1층 버스 전극(Xbj', Ybj') 및 상기 전면 유리 기판(10)의 내부 표면 사이에 개재될 수 있다. 이러한 방식으로, 상기 전면 유리 기판(10)을 통해 외부로부터 유입되는 외부 광의 반사가 확실하게 방지되며, 이로 인해 상기 플라즈마 디스플레이 패널 상에 디스플레이되는 화상의 콘트라스트를 향상시킬 수 있다.
제14 실시예
본 발명의 제14 실시예가 도 31에 예시된다.
도 31에 도시되는 바와 같이, 제14 실시예에 따른 플라즈마 디스플레이 패널은 복수의 디스플레이 라인(Li, Li+1 ...)을 포함하며, 이들 디스플레이 라인에 대해 상기 패널의 열 방향으로 (Xi, Yi), (Yi+1, Xi+1) ...의 배열에 따른 행 전극이 배치된다.
또한, 상호 이웃하는 행 전극쌍(Xi, Xi+1)의 T-형상의 투명 전극(Xai, Xai+1)이 공통의 (연장된) 버스 전극(Xbj)에 연결된다.
전술한 제11 내지 제13 실시예와 마찬가지로, 분할벽 어셈블리(75)의 횡방향 분할벽(75b1, 75b2...) 각각은 서로 분리되는 2 부분(75b1', 75b1')(75b2', 75b2')으로 나뉘며 연장된 슬롯(SL1, SL2...)이 이들 2 부분 사이에 형성된다.
또한, 전술한 제11 및 제13 실시예와 마찬가지로, 연장된 슬롯(SL1, SL2...) 각각의 폭은 상기 횡방향 분할벽(75b1', 75b2'...) 각각의 상기 나뉘어진 부분(75b1', 75b2'...) 각각이 상기 종방향 분할벽(75a) 각각의 폭과 거의 동일한 폭을 갖는 방식으로 설정된다.
이러한 방식으로, 각각의 횡방향 분할벽(75b1, 75b2...)의 상기 나뉘어진 2 부분(75b1', 75b2'...) 각각이 종방향 분할벽(75a) 각각의 폭과 거의 동일한 폭을 갖기 때문에, 소결 처리 동안에 상기 분할벽 어셈블리(75)의 팽창에 의해 발생할 수 있는 어떠한 문제도 확실하게 방지하며, 따라서 상기 전면 유리 기판(10) 또는 상기 후면 유리 기판(13)의 왜곡 및 상기 분할벽 어셈블리(75)의 손상 가능성을 방지하여 상기 방전 셀의 변형을 방지하게 된다.
또한, 상호 이웃하는 행 전극(Xi', Xi+1')의 T-형상의 투명 전극(Xai-1', Xai')은 공통의 (연장된) 버스 전극(Xbj')을 사용하는 것이 가능하기 때문에, 상기 버스 전극(Xbj')에 의해 점유되는 영역이 도 22 내지 도 26에 도시된 제11 실시예의 버스 전극에 의해 점유되는 영역보다 작게 할 수 있다.
이러한 방식으로, 상기 분할벽 어셈블리(75)의 횡방향 분할벽(75b1, 75b2...) 각각은 제11 실시예의 플라즈마 디스플레이 패널(도 22 내지 도 26 참조)에서의 폭보다 작게 할 수 있으며, 따라서 상기 방전 공간(S1')이 제11 실시예의 방전 공간보다 큰 것을 보장하며, 이로 인해 상기 방전 공간(S1') 내의 형광층의 전체 표면 영역을 증가시키는 것이 가능하며, 따라서 상기 플라즈마 디스플레이 패널의 휘도를 바람직하게 증가시킬 수 있다.
또한, 상기 공통의 (연장된) 버스 전극(Xbj', Ybj')의 사용으로, 상기 플라즈마 디스플레이 패널의 전기 방전 동안에 방전 전류를 감소시킬 수 있다.
제15 실시예
본 발명의 제15 실시예가 도 32 내지 도 36에 예시된다.
도 32 내지 도 36을 참조하면, 본 발명의 제15 실시예에 따른 플라즈마 디스플레이 패널은 상기 패널의 디스플레이 표면으로 작동하는 전면 유리 기판(10), 및 상기 전면 유리 기판(10)의 내부 표면 상에 평행하게 배치되는 복수의 행 전극쌍(X, Y)을 구비한다.
행 전극(X) 각각은 ITO 재질의 투명한 전도성 필름으로 이루어지는 복수의 T-형상의 투명 전극(Xa), 및 상기 T-형상의 투명 전극(Xa) 각각의 일 단부에 연결되는 금속 필름으로 이루어지는 연장된 버스 전극(Xb)을 포함한다.
마찬가지로, 행 전극(Y) 각각은 ITO 재질의 투명한 전도성 필름으로 이루어지는 복수의 T-형상의 투명 전극(Ya), 및 상기 T-형상의 투명 전극(Ya) 각각의 일 단부에 연결되는 금속 필름으로 이루어지는 연장된 버스 전극(Yb)을 포함한다.
또한, 행 전극쌍을 형성하는 2개의 행 전극(X, Y)이 서로 평행하게 배치되며, 상기 T-형상의 투명 전극(Xa) 및 T-형상의 투명 전극(Ya) 사이에 복수의 방전 갭(discharge gap)이 형성됨으로써, 플라즈마 디스플레이 패널(매트릭스 디스플레이)에 대한 디스플레이 라인(L)을 형성하게 된다.
상기 T-형상의 투명 전극(Xa, Ya)은 그 상부에서 ITO를 기상-증착(vapor-depositing)하고, 이후 노광(photolithographic) 방법을 사용하는 패턴 처리(patterning treatment)에 의해 상기 전면 유리 기판(10)의 내부 표면 상에 형성된다.
한편, 연장된 버스 전극(Xb) 각각은 흑색 전도층(Xb')(상기 전면 유리 기판(10)에 접함) 및 메인 전도층(Xb")을 포함한다. 마찬가지로, 연장된 버스 전극(Yb) 각각은 흑색 전도층(Yb')(상기 전면 유리 기판(10)에 접함) 및 메인 전도층(Yb")을 포함한다.
이들 버스 전극(Xb, Yb)은 먼저 상기 전면 유리 기판(10)의 내부 표면에 (흑색 안료(pigment)가 혼합되는) 은 페이스트(silver paste)를 도포하고, 다음에 건조 처리(drying treatment)가 수행되어, 건조된 흑색 페이스트층(dried black color paste layer)을 얻게 된다. 또한, 은 페이스트가 상기 건조된 흑색 페이스트층에 도포되고, 다음에 노광 방법을 사용하여 패턴 처리를 하며, 이후 소결 처리(sintering treatment)를 수행함으로써, 상기 전면 유리 기판(10)의 내부 표면 상에 버스 전극(Xb, Yb)을 형성한다.
또한, 상기 전면 유리 기판(10)의 내부 표면은 그 상부에 복수의 횡방향 광 흡수 스트랩(광 차단 스트랩; 80) 및 복수의 종방향 광 흡수 스트랩(광 차단 스트랩; 81)이 형성된다. 구체적으로, 상기 횡방향 광 흡수 스트랩(80) 각각이 상호 이웃하는 행 전극(X, Y)의 상호 이웃하는 (연장된) 버스 전극(Xb, Yb) 사이에 위치하도록 횡방향 광 흡수 스트랩(80)은 배치된다. 한편, 상기 종방향 광 흡수 스트랩(81) 각각이 #형 분할벽 어셈블리(85)의 종방향 분할벽(85a)에 접하도록 형성된다.
또한, 유전층(11')은 자신이 모든 행 전극쌍(X, Y)을 커버하는 방식으로 상기 전면 유리 기판(10)의 내부 표면 상에 형성된다.
상기 유전층(11')은 먼저 소정 량의 낮은 융점의 유리 페이스트를 준비하고, 이후 상기 페이스트를 기설정 두께를 각각 갖는 여러 층의 필름을 형성하며, 다음에 상기 필름을 적층(laminating)하여 소결 처리함으로써 형성될 수 있다.
다음에, 산화마그네슘(MgO)으로 이루어지는 보호층(12')이 상기 유전층(11') 상에 형성된다.
한편, 상기 플라즈마 디스플레이 패널은 상기 전면 유리 기판(10)과 평행하며 상기 전면 유리 기판(10)으로부터 공간적으로 떨어져 배치되는 후면 유리 기판(13)을 포함한다. 복수의 열 전극(D)이 상기 후면 기판(13)의 내부 표면 상에 제공되며, 상기 T-형상의 투명 전극(Xa, Ya)에 대응하는 위치에서 상기 행 전극쌍(X, Y)에 직각으로 배치된다.
상기 열 전극(D)은 상기 후면 유리 기판(13)의 내부 표면 상에 (Al-Mn 합금과 같은) 알루미늄 합금을 기상-증착(vapor-depositing)하고, 이후 노광(photolithographic) 방법을 사용하여 패턴 처리를 수행함으로써 형성된다.
또한, 백색 유전층(white color electric layer; 14)이 모든 상기 열 전극(D)을 전부 커버하도록 상기 후면 유리 기판(13)의 내부 표면 상에 형성되며, 복수의 상호 직교하는 분할벽(85a, 85b)이 상기 백색 유전층(14) 상에 형성된다.
상기 백색 유전층(14)은 상기 후면 유리 기판(13)의 내부 표면 및 상기 열 전극(D)에 유리 페이스트(백색 안료가 혼합됨)를 도포하고, 건조 처리를 수행함으로써 형성될 수 있다.
상기 분할벽(85a)은 상기 패널의 열 방향에 배치되는 종방향 분할벽이며, 분할벽(85b)은 상기 패널의 행 방향에 배치되는 횡방향 분할벽이며, 이로 인해 상기 보호층(12')의 표면과 접촉하여 상기 분할벽 어셈블리(85)를 형성하게 된다.
상기 분할벽 어셈블리(85)에 의하여, 상기 전면 유리 기판(10) 및 후면 유리 기판(13) 사이에 형성되는 전기 방전 공간은 한 쌍의 행 전극(X, Y) 사이에 한 쌍의 T-형상의 투명 전극(Xa, Ya)을 각각 에워싸는 복수의 소형 방전 공간들(S)(도 32 참조)로 분할된다.
이후, 도 32에 도시되는 바와 같이, 복수의 슬릿(slit; sl)이 모든 2개의 이 웃하는 방전 공간(S)마다 서로 연결되도록 상기 종방향 분할벽(85a) 상에 형성된다.
또한, 도 32 내지 도 34에 도시되는 바와 같이, 횡방향 분할벽(85b) 각각은 서로 분리되는 2 부분(85b', 85b')으로 나뉘며 연장된 슬롯(SL)이 이들 2 부분 사이에 형성된다. 특히 상기 연장된 슬롯(SL) 각각은 상기 전면 유리 기판(10)의 내부 표면 상에 2개의 상호 이웃하는 디스플레이 라인(L) 사이에 형성되는 광 흡수 스트랩(80)에 대응하여 배치된다.
하지만, 상기 연장된 슬롯(SL) 각각의 폭은 상기 횡방향 분할벽(85b) 각각의 상기 나뉘어진 부분(85b', 85b') 각각이 상기 종방향 분할벽(85a) 각각의 폭과 동일한 폭을 갖는 방식으로 설정된다.
상기 분할벽 어셈블리(85)는 이하의 과정으로 형성될 수 있다. 먼저, 백색 안료를 균일하게 함유하는 낮은 융점의 유리 페이스트가 상기 유전층(14)에 연속적으로 도포되고, 이후 건조 처리가 수행되어 백색 유리층이 형성된다. 이후, 특정한 형상의 마스크(specifically shaped mask)가 모래 분사 처리(sand blast treatment)에 의해 상기 백색 유리층을 선택적으로 절단하기 위해 사용되며, 이로 인해 소정의 분할벽 어셈블리(85)가 형성된다.
형광층(16)은 자신이 상기 종방향 분할벽(85a) 및 횡방향 분할벽(85b)의 측면 공간(상기 방전 공간(S)에 접함)을 커버하고, 추가로 상기 백색 유전층(14)의 노출 부분(상기 방전 공간(S)에 접함)을 커버하는 방식으로 형성된다.
하지만, 상기 형광층(16)의 색(R, G, B)이 (도 35에 도시된 바와 같이) 상기 패널의 행 방향으로 상기 방전 공간(S) 내에 반복적으로 배치되도록 상기 형광층(16)의 색(R, G, B)이 배치된다.
이후, 희(稀)가스(noble gas)가 상기 방전 공간(S)에 밀봉된다.
전술한 방식으로 구성되는 플라즈마 디스플레이 패널에서, 상기 행 전극쌍(X, Y)은 매트릭스 디스플레이용 디스플레이 라인(L)을 형성하는데 사용되며, 상기 사다리형 분할벽 어셈블리(85)에 의해 형성되는 방전 공간(S)은 방전 셀(C)로 작동하는데 사용된다.
본 발명에 따라 이루어지는 플라즈마 디스플레이 패널의 동작은 전술한 실시예에서와 동일한 방식으로 수행될 수 있다.
즉, 먼저, 어드레싱 동작(addressing operation)이 수행되어 전기 방전이 상기 행 전극 쌍(X, Y) 및 열 전극(D) 사이의 방전 셀(C) 중에서 선택적으로 이루어진다. 결과적으로, 복수의 점등 셀(방전 셀(C)의 벽 전하들이 상기 유전층(11') 내에 형성됨) 및 복수의 소등 셀(방전 셀(C)의 벽 전하들이 상기 유전층(11') 내에 형성되지 않음)이 디스플레이될 화상에 대응하여 상기 패널 상에 배분된다.
다음에, 방전 유지 펄스는 상기 행 전극쌍(X, Y)이 방전 유지 펄스를 번갈아 수신하는 방식으로 모든 디스플레이 라인(L)에 동시에 인가된다. 이러한 방식으로, 표면 방전 현상은 상기 방전 유지 펄스가 상기 점등 셀에 인가되면 점등 셀 내에 발생한다.
이 시점에서, 자외선 광이 상기 점등 셀 내의 표면 방전에 기인하여 발생되기 때문에, 상기 형광층(16; R, G, B)은 광 방출을 달성하기 위해 여기되며, 이로 인해 상기 플라즈마 디스플레이 패널 상에 화상을 디스플레이하게 된다.
상기 플라즈마 디스플레이 패널을 사용하는 경우, 상기 분할벽 어셈블리(85) 상부 표면이 상기 보호층(12')의 내부 표면과 강하게 접촉되어 있지만, 복수의 슬릿(sl)은 상기 모든 2개의 이웃하는 방전 공간(S)마다 서로 연결되도록 상기 종방향 분할벽(85a) 상에 형성된다. 이러한 방식으로, 하나의 방전 공간(S) 내에 밀봉되는 방전 가스 및 기폭 입자가 이웃하는 방전 공간으로 이동 가능하며, 이로 인해 일종의 연쇄 방전(한 셀로부터 다른 셀까지 연속적으로 방전함)을 가능하게 하는 기폭 효과를 발생함으로써, 상기 플라즈마 디스플레이 패널 내의 안정한 방전을 보장하게 된다.
또한, 횡방향 분할벽(85b) 각각은 2 부분(85b', 85b')으로 나뉘며 이들 2 부분이 자신들 사이에 형성되는 연장된 슬롯(SL)에 의해 서로 분리되기 때문에, 그리고 횡방향 분할벽(85b) 각각의 상기 나뉘어진 부분(85b', 85b') 각각이 종방향 분할벽(85a) 각각의 폭과 동일한 폭을 갖는 방식으로 상기 연장된 슬롯(SL) 각각의 폭이 설정되기 때문에, 소결 처리 동안에 상기 분할벽 어셈블리(85)의 팽창에 의해 발생할 수 있는 어떠한 문제도 확실하게 방지하며, 따라서 상기 전면 유리 기판(10) 또는 상기 후면 유리 기판(13)의 왜곡을 방지하여 상기 방전 셀(C)의 변형을 방지하게 된다.
제16 실시예
본 발명의 제16 실시예가 도 37에 예시된다.
도 37을 참조하면, 제16 실시예에 따라 이루어지는 플라즈마 디스플레이 패널은 상기 패널의 열 방향으로 서로 상호 이웃하는 모든 2개의 방전 공간(S)마다 서로 연결되는 방식으로, 복수의 슬릿(sl')이 상기 T-형상의 투명 전극(Xa, Ya)에 접하지 않는 위치에서 분할벽 어셈블리(95)의 횡방향 분할벽(95a) 상에 형성되는 것을 제외한 전술한 제15 실시예에 기술된 것과 거의 동일하다.
이러한 방식으로, 복수의 슬릿(sl')이 상기 T-형상의 투명 전극(Xa, Ya)에 접하지 않는 위치에서 상기 분할벽 어셈블리(95)의 횡방향 분할벽(95a) 상에 형성되기 때문에, 방전의 확산 현상이 발생할 가능성이 상기 분할벽 어셈블리(95)의 횡방향 분할벽(95b)에 의해 방지될 수 있다.
제17 실시예
본 발명의 제17 실시예가 도 38에 예시된다.
도 38은 복수의 화상 성분(GA)이 3종의 색(R, G, B)을 포함하는 복수의 방전 셀(C)에 의해 형성되는 방법을 개략적으로 나타내는 평면도이다.
도 38에 도시되는 바와 같이, 복수의 방전 셀(C)은 사다리형 분할벽 어셈블리(15A)에 의해 형성된다. DA는 행 전극을 나타내는데 사용된다.
상기 방전 셀(C)은 R, G, B 순서로 반복적으로 (행 방향의) 디스플레이 라인(L) 각각 내에 배치되며, 단지 1 종류의 색만을 포함하는 복수의 방전 셀이 (열 방향의) 열 각각에 배치된다.
실제로, 하나의 디스플레이 라인(L) 내에 배치되는 각각 3개의 방전 셀(R, G, B)마다 하나의 화상 성분(GA)을 형성하게 된다. 따라서, 복수의 화상 성분(GA)이 열 방향으로 정렬된다.
이러한 방식으로, 상기 분할벽 어셈블리(15A)의 횡방향 분할벽(15Ab) 각각이 2 부분(15Ab', 15Ab')으로 나뉘기 때문에, 그리고 나뉘어진 부분(15Ab') 각각이 종방향 분할벽(15Aa) 각각의 폭과 동일한 폭을 가지기 때문에, 소결 처리 동안에 상기 분할벽 어셈블리(15A)의 팽창에 의해 발생할 수 있는 어떠한 문제도 확실하게 방지하며, 따라서 상기 전면 유리 기판(10) 또는 상기 후면 유리 기판(13)의 왜곡 및 상기 분할벽 어셈블리(15A)의 손상 가능성을 방지하며, 이로 인해 상기 방전 셀의 변형을 방지하게 된다.
제18 실시예
본 발명의 제18 실시예가 도 39에 예시된다.
도 39는 또한 복수의 화상 성분(GB)이 3종의 색(R, G, B)을 포함하는 복수의 방전 셀(C)에 의해 형성되는 방법을 개략적으로 나타내는 평면도이다.
도 39에 도시되는 바와 같이, 복수의 방전 셀(C)이 사다리형 분할벽 어셈블리(15B)에 의해 형성된다. DB는 열 전극을 나타내는데 사용된다.
상기 방전 셀(C)은 R, G, B 순서로 반복적으로 (행 방향의) 디스플레이 라인(L) 각각 내에 배치되지만, 하나의 디스플레이 라인은 자신의 이웃하는 디스플레이 라인(L)으로부터 행 방향으로 하나의 방전 셀(C)만큼 떨어져 배치된다.
실제로, 하나의 디스플레이 라인(L) 내에 배치되는 각각 3개의 방전 셀(R, G, B)마다 하나의 화상 성분(GB)을 형성한다. 따라서, 열 방향에서 바라볼 경우, 하나의 화상 성분(GB)은 (열 방향으로) 자신의 이웃하는 화상 성분(GB)으로부터 행 방향으로 하나의 방전 셀(C)만큼 떨어져 배치된다.
이러한 방식으로, 하나의 화상 성분(GB)이 (열 방향으로) 자신의 이웃하는 화상 성분(GB)으로부터 (행 방향으로) 하나의 방전 셀(C)만큼 떨어져 배치되기 때문에, 상기 패널 상에 디스플레이되는 화상의 해상도를 향상시킬 수 있다.
또한, 상기 분할벽 어셈블리(15B)의 횡방향 분할벽(15Bb) 각각이 2 부분(15Bb', 15Bb')으로 나뉘기 때문에, 그리고 나뉘어진 부분(15Bb') 각각이 종방향 분할벽(15Ba) 각각의 폭과 거의 동일한 폭을 가지기 때문에, 소결 처리 동안에 상기 분할벽 어셈블리(15B)의 팽창에 의해 발생할 수 있는 어떠한 문제도 확실하게 방지하며, 따라서 상기 전면 유리 기판(10) 또는 상기 후면 유리 기판(13)의 왜곡 및 상기 분할벽 어셈블리(15B)의 손상 가능성을 방지하며, 이로 인해 상기 방전 셀의 변형을 방지하게 된다.
제19 실시예
본 발명의 제19 실시예가 도 40에 예시된다.
도 40은 또한 복수의 화상 성분이 3종의 색(R, G, B)을 포함하는 복수의 방전 셀(C)에 의해 형성되는 방법을 개략적으로 나타내는 평면도이다.
도 40에 도시되는 바와 같이, 복수의 방전 셀(C)이 #형 분할벽 어셈블리(15C)에 의해 형성된다. DC는 열 전극을 나타내는데 사용된다.
특히, 열 방향에서 바라볼 경우, (열 방향으로) 2개의 상호 이웃하는 방전 셀은 행 방향으로 하나의 방전 셀 폭의 절반만큼 서로 떨어져 배치된다.
따라서, 하나의 디스플레이 라인(L)에 대한 각각의 색 부분(R, G, B)이 이웃하는 디스플레이 라인(L)의 대응 색 부분으로부터 행 방향으로 하나의 방전 셀(C) 폭의 절반만큼 떨어져 배치된다.
이러한 이유로, 상기 열 전극(DC)은 도 40에 도시된 지그재그 구성으로 형성됨으로써, 도 40에 도시된 방전 셀 배치의 형성이 가능하다.
이러한 방식으로, 화상 성분(GC) 각각이 행 방향으로 배치되는 3개의 방전 셀(R, G, B)로 이루어지기 때문에, 하나의 디스플레이 라인(L) 상에 하나의 화상 성분의 색 부분(R, G, B) 각각은 하나의 방전 셀(C) 폭의 절반만큼 이웃하는 디스플레이 라인(L)의 대응 화상 성분의 대응 색 부분으로부터 (행 방향으로) 떨어져 배치됨으로써, 상기 패널 상에 디스플레이되는 화상의 해상도를 더욱 향상시킬 수 있다.
또한, 상기 분할벽 어셈블리(15C)의 횡방향 분할벽(15Cb) 각각이 2 부분(15Cb', 15Cb')으로 나뉘기 때문에, 그리고 나뉘어진 부분(15Cb') 각각이 종방향 분할벽(15Ca) 각각의 폭과 거의 동일한 폭을 가지기 때문에, 소결 처리 동안에 상기 분할벽 어셈블리(15C)의 팽창에 의해 발생할 수 있는 어떠한 문제도 확실하게 방지하며, 따라서 상기 전면 유리 기판(10) 또는 상기 후면 유리 기판(13)의 왜곡 및 상기 분할벽 어셈블리(15C)의 손상 가능성을 방지하며, 이로 인해 상기 방전 셀의 변형을 방지하게 된다.
제20 실시예
본 발명의 제20 실시예가 도 41에 예시된다.
도 41은 또한 복수의 화상 성분이 3종의 색(R, G, B)을 포함하는 복수의 방전 셀(C)에 의해 형성되는 방법을 개략적으로 나타내는 평면도이다.
도 41에 도시되는 바와 같이, 복수의 방전 셀(C)이 분할벽 어셈블리(15D)에 의해 형성된다. DD는 열 전극을 나타내는데 사용된다.
특히, 열 방향에서 바라볼 경우, (열 방향으로) 2개의 상호 이웃하는 방전 셀은 행 방향으로 하나의 방전 셀 폭의 1.5배만큼 서로 떨어져 배치된다.
보다 구체적으로, 하나의 디스플레이 라인(L)에 대한 각각의 색 부분(R, G, B)이 이웃하는 디스플레이 라인(L)의 대응 색 부분으로부터 하나의 방전 셀(C) 폭의 1.5배만큼 (행 방향으로) 떨어져 배치된다.
따라서, 제19 실시예와 유사하게, 상기 열 전극(DD)은 도 41에 도시된 지그재그 구성으로 형성됨으로써, 도 41에 도시된 방전 셀 배치의 형성이 가능하다.
이러한 방식으로, 도 41에 도시된 바와 같이, 화상 성분(GD) 각각이 행 방향으로 2개의 상호 이웃하는 디스플레이 라인(L)에 대해 교차하는 삼각형 구성을 서로 형성하는 3개의 방전 셀(R, G, B)에 의해 또한 형성됨으로써, 상기 패널 상에 디스플레이되는 화상의 해상도를 더욱 향상시킬 수 있다.
또한, 상기 분할벽 어셈블리(15D)의 횡방향 분할벽(15Db) 각각이 2 부분(15Db', 15Db')으로 나뉘기 때문에, 그리고 나뉘어진 부분(15Db') 각각이 종방향 분할벽(15Da) 각각의 폭과 거의 동일한 폭을 가지기 때문에, 소결 처리 동안에 상기 분할벽 어셈블리(15D)의 팽창에 의해 발생할 수 있는 어떠한 문제도 확실하게 방지하며, 따라서 상기 전면 유리 기판(10) 또는 상기 후면 유리 기판(13)의 왜곡 및 상기 분할벽 어셈블리(15D)의 손상 가능성을 방지하며, 이로 인해 상기 방전 셀의 변형을 방지하게 된다.
제1 추가 실시예
도 42는 도 22 내지 도 24에 도시된 실시예들 중 어떠한 플라즈마 디스플레이 패널에서도 사용하는데 적합한 복수의 분할벽 어셈블리를 나타내는 평면도이다.
도 42에 도시되는 바와 같이, 분할벽 어셈블리(15A) 각각은 복수의 수직 분할벽(15Aa) 및 2개의 수평 분할벽(15Ab)을 구비함으로써 복수의 방전 셀(C)엘 제공하는 사다리형 구성이 형성된다.
실제로, 복수의 분할벽 어셈블리(15A)는 모든 2개의 상호 이웃하는 분할벽 어셈블리(15A, 15A) 사이에 형성되는 슬롯(SL)과 서로 평행하게 배치된다. 이러한 방식으로, 상기 전면 유리 기판(10) 및 상기 후면 유리 기판(13) 사이에 형성되는 전체 방전 공간은 여러 분할벽 어셈블리(15A)에 의해 복수의 소형 분할 공간들로 분할될 수 있다.
또한, 상기 분할벽 어셈블리(15A) 각각의 가장 좌측 및 가장 우측의 방전 공간들(C')은 더미 셀(dummy cell)로 설정된다. 상기 분할벽 어셈블리(15A) 각각의 (상기 더미 셀(C')의 외곽 상의) 모서리 부분들은 경사진 표면(15Ac)을 형성하기 위해 제거된다.
상기 분할벽 어셈블리(15A) 각각의 (상기 더미 셀(C')의 외곽 상의) 모서리 부분들의 제거에 의해, 이들 위치로부터 (상기 분할벽 어셈블리(15A)를 형성하기 위한) 불필요한 축적(build-up) 재료가 확실하게 제거된다.
상기 축적 재료를 제거하는 이유가 이하 기술된다.
상기 전면 유리 기판(10) 및 상기 후면 유리 기판(13)이 디스플레이 패널을 형성하도록 모아진 경우 (상기 분할벽 어셈블리(15A)를 형성하기 위한) 임의의 축적 재료가 제거되지 않으면, 상기 2개의 유리 기판은 상기 분할벽 어셈블리(15A)의 축적 부분과 접촉하게 되며 다른 부분들을 일정하지 않은 상태(floating condition)로 만들게 된다. 결국, 상기 플라즈마 디스플레이 패널이 구동되는 경우 기판 상에 진동(vibration)이 발생하게 된다. 따라서, 상기 분할벽 어셈블리(15A) 각각의 (상기 더미 셀(C')의 외곽 상의) 모서리 부분들의 제거에 의해, 이들 위치로부터 (상기 분할벽 어셈블리(15A)를 형성하기 위한) 임의의 불필요한 축적 재료를 확실하게 제거하며, 이로 인해 상기 2개의 유리 기판이 상기 분할벽 어셈블리(15A)와 균일하게 접촉되는 것을 보장하게 된다.
제21 실시예
본 발명의 제21 실시예가 도 43 내지 도 46에 예시된다.
도 43 내지 도 46에 도시되는 바와 같이, 제21 실시예에 따른 플라즈마 디스플레이 패널은 복수의 종방향 분할벽(105a) 및 복수의 횡방향 분할벽(105b)을 포함하는 복수의 분할벽 어셈블리(105)를 구비한다. 상기 분할벽 어셈블리(105)에 의 해, 상기 전면 유리 기판(10) 및 상기 후면 유리 기판(13) 사이에 형성되는 방전 공간은 복수의 방전 셀(C)로 분할된다.
상기 전면 유리 기판(10)의 내부 표면 상에, 복수의 투명 전극(Xa) 및 하나의 연장된 버스 전극(Xb)을 각각 구비하는 복수의 행 전극(X), 및 복수의 투명 전극(Ya) 및 하나의 연장된 버스 전극(Yb)을 각각 구비하는 복수의 행 전극(Y)이 형성되며, 이로 인해 복수의 연 전극쌍(X, Y)이 형성된다.
또한, 유전층(11)은 상기 전면 유리 기판의 내부 표면 상에 형성되며, 상기 행 전극쌍(X, Y)이 유전층(11)에 의해 전부 커버된다. 특히, 상기 유전층(11)은 각각 2개의 이웃하는 버스 전극(Xb, Yb)에 대응하는 위치에 배치되는 복수의 돌출부(11A)를 구비한다.
이후, 산화마그네슘(MgO)으로 이루어지는 보호층(12)이 상기 유전층(11)을 커버하기 위해 형성된다.
한편, 상기 플라즈마 디스플레이 패널은 상기 전면 유리 기판(10)과 평행하며 상기 전면 유리 기판(10)으로부터 공간적으로 떨어진 후면 유리 기판(13)을 구비한다. 복수의 열 전극(D)이 상기 후면 유리 기판(13)의 내부 표면 상에 제공되며, 상기 투명 전극들(Xa, Ya)에 대응하는 위치에 상기 행 전극쌍(X, Y)에 직각으로 배치된다.
또한, 백색 유전층(14)이 상기 열 전극(D)을 전부 커버하도록 상기 후면 유리 기판(13)의 내부 표면 상에 형성되고, 복수의 사다리형 분할벽 어셈블리(105)가 상기 백색 유전층(14) 상에 형성되며 상기 플라즈마 디스플레이 패널의 행 방향으로 연장된다.
상기 사다리형 분할벽 어셈블리(105) 각각은 (상기 패널의 열 방향으로 연장되는) 복수의 단형 분할벽(105a), 및 상기 유전층(11)의 돌출부(11A)에 대응하여 (상기 패널의 행 방향으로 연장되는) 한 쌍의 장형 분할벽(105b)을 포함하며, 이로 인해 사다리형 분할벽 어셈블리(105)가 형성된다.
상기 복수의 사다리형 분할벽 어셈블리(105)에 의해, 상기 전면 유리 기판(10) 및 상기 후면 유리 기판(13) 사이에 형성되는 방전 공간이 상기 한 쌍의 행 전극(X, Y) 사이에 한 쌍의 투명 전극(Xa, Ya)을 각각 에워싸는 복수의 방전 셀(C)로 분할된다.
도 43에서, Ca 및 Ca'는 행 전극(X, Y)을 에워싸지 않는 더미 셀을 나타내는데 사용된다. 이들 더미 셀(Ca, Ca')은 상기 사다리형 분할벽 어셈블리(105) 각각의 (우측 및 좌측의) 외곽 단부 상에 형성되며 상기 플라즈마 디스플레이 패널의 디스플레이 패널의 디스플레이 영역의 외부 상에 배치된다.
도 43을 다시 참조하면, 방전 셀(C)에 이웃하게 배치되는 상기 더미 셀(Ca)의 외부 쪽으로 더미 셀(Ca') 내에 배치되는(도면 내의 우측 라인 상에, 즉, 상기 플라즈마 디스플레이 패널의 디스플레이 영역 내에 배치됨), 상기 사다리형 분할벽 어셈블리(105) 각각의 2개의 횡방향 분할벽(105b)의 외곽 부분은 상기 유전층(11)의 2개의 이웃하는 돌출부(11A) 사이의 위치에서 서로 연결되는 구부러진 부분(bent portions; 105b')을 형성하도록 서로에 대해 구부러진다.
이러한 방식으로, 보통 삼각형 형상을 각각 구비하는 복수의 더미 셀(Ca')은 상기 횡방향 분할벽(105b)의 상기 구부러진 부분(105b')에 의해 형성된다.
도 43에 도시되지 않지만, 상기 플라즈마 디스플레이 패널의 우측 상의 구조는 상기 플라즈마 디스플레이 패널의 좌측 상의 구조와 동일하다.
상기 구조를 사용함으로써, (상기 분할벽 어셈블리를 형성하기 위한) 불필요한 축적(β) 재료가 (유리로 이루어지는) 상기 사다리형 분할벽 어셈블리(105)의 형성을 위한 소결 처리 동안에 발생할 가능성이 있는 경우(도 43에 도시됨)에도, 이러한 유형의 축적(β)이 상기 유전층(11)의 돌출부(11A)에 접하지 않는 위치에서만 형성될 수 있도록 보장할 수 있다.
이러한 방식으로, 도 45 내지 도 46에 도시되는 바와 같이, 상기 축적(β)은 상기 전면 유리 기판(10) 및 상기 후면 유리 기판(13)이 상기 플라즈마 디스플레이 패널을 형성하도록 모아진 경우, 상기 분할벽 어셈블리(105) 및 상기 유전층(11) 사이에 형성되는 슬롯() 내에서만 발생될 수 있기 때문에, 상기 축적(β)이 상기 유전층(11)의 돌출부(11A)와 접촉되지 않도록 이루어질 수 있으며, 이로 인해 상기 분할벽 어셈블리(105)의 횡방향 분할벽(105b) 및 상기 유전층(11)의 돌출부(11A) 사이의 일부 바람직하지 않은 슬롯의 형성을 피할 수 있다.
제2 추가 실시예
상기 분할벽 어셈블리가 흑색층 및 백색층을 포함하는 2층 구조를 갖는 것이 전술한 제1 실시예(도 1 내지 도 5 참조)에 기술되었지만, 상기 분할벽 어셈블리가 단지 하나의 백색층만을 포함하는 1층 구조를 갖는 것이 또한 가능하다. 또한, 상 기 분할벽 어셈블리는 어떠한 안료도 포함하지 않는 낮은 융점의 유리에 의해 형성되는 광-투과 구조로 또한 형성될 수 있다.
상기 광-투과 분할벽 어셈블리를 형성함으로써, 방전 셀 각각에서 발생되는 광은 상기 전면 유리 기판 상에 넓게 확산되도록 상기 분할벽 어셈블리 내에서 임의의 방향으로 반사되는 것이 가능하다. 따라서, 상기 플라즈마 디스플레이 패널의 휘도를 증가시키기 위해 외관 상 수치로 나타내는 애퍼쳐(apparent numerical aperture)를 개선할 수 있다.
또한, 흑색층(광 흡수층)이 상기 광-투과 분할벽 어셈블리의 상부 표면 상에 또한 형성될 수 있으므로, 흑색층(광 흡수층) 및 광-투과층(투명층)을 포함하는 2층 구조가 형성된다.
본 발명의 바람직한 실시예가 전술한 바와 같이 도시되고 설명되었지만, 이러한 개시는 예시를 목적으로 하는 점, 및 여러 변경 및 수정이 첨부되는 청구범위에 개시된 바와 같이 본 발명의 범위를 벗어남이 없이 이루어질 수 있다는 점이 이해될 것이다.
본 발명에 따른 플라즈마 디스플레이 패널은 방전 셀 내에서 디스플레이 휘도의 감소 및 다소의 오방전과 같은 전술한 문제를 야기함이 없이, 패널 상에 디스플레이될 화상에 대한 개선된 정세도(fineness)를 보장할 수 있다.
또한, 본 발명에 따른 플라즈마 디스플레이 패널은 패널 상에 입사되는 외부 광의 반사를 방지함으로써, 패널 상에 디스플레이될 화상의 콘트라스트(contrast) 를 향상시킬 수 있다.
본 발명에 따른 플라즈마 디스플레이 패널은 개선된 해상도를 가지며, 분할벽 내의 왜곡(warpage)을 방지함으로써 방전 셀에 대한 기설정된 형태의 변형 가능성을 방지할 수 있다.
본 발명에 따른 플라즈마 디스플레이 패널은 전면 유리 기판 및 후면 유리 기판 사이에 바람직하지 않은 슬롯이 형성되는 것을 방지함으로써, 디스플레이 패널에서 상기 슬롯에 의해 야기될 수 있는 어떠한 결함의 가능성도 회피할 수 있다.
Claims (4)
- 플라즈마 디스플레이 패널(plasma display panel)에 있어서,a) 전면 기판(front substrate);b) 상기 전면 기판의 내부 표면 상에 제공되는 복수의 행 전극쌍(row electrode pairs)―여기서 복수의 행 전극쌍은 서로 평행하게 배치되고 상기 패널의 행 방향으로 연장되며, 각각 디스플레이 라인을 형성함―;c) 상기 전면 기판의 내부 표면 상에 제공되며, 상기 행 전극쌍을 커버하는 유전층(dielectric layer);d) 상기 전면 기판과 평행하고 상기 전면 기판으로부터 공간적으로 떨어져 배치되는 후면 기판(rear substrate)―여기서 후면 기판은 상기 전면 기판과의 사이에 방전 공간(discharge space)을 형성함―;e) 상기 후면 기판의 내부 표면 상에 제공되는 복수의 열 전극(column electrode)―여기서 복수의 열 전극은 서로 평행하게 배치되고 상기 패널의 열 방향으로 연장되며, 상기 열 전극과 상기 행 전극쌍 각각의 교차점에서 광 방출 유닛(light emission unit)이 형성됨―; 및f) 상기 전면 기판과 후면 기판 사이에 제공되는 분할벽 어셈블리(partition wall assembly)―여기서 분할벽 어셈블리는 복수의 종방향 분할벽 및 복수의 횡방향 분할벽을 포함함으로써, 격자형(lattice-like) 배치를 형성하고 그에 따라 상기 방전 공간을 복수의 방전 셀로 분할함―를 포함하며,하나의 행 전극쌍을 이루는 제1 및 제2 행 전극 각각은 복수의 돌출부(protruding portion)를 구비함으로써, 상기 2개의 행 전극의 상호 대향하는 돌출부 사이에 복수의 방전 갭을 형성하고,하나의 행 전극쌍을 이루는 상기 제1 및 제2 행 전극 사이의 상호 위치는 하나의 디스플레이 라인에서 다른 디스플레이 라인으로 번갈아 변화되는 관계이며,상호 이웃하는 2개의 디스플레이 라인의 상호 이웃하는 2개의 행 전극은 하나의 공통 전극 메인 몸체부를 공유하고,상기 행 전극의 돌출부는 상기 방전 갭 근방의 광폭부(廣幅部)와, 상기 광폭부와 상기 행 전극의 메인 몸체부를 연결하는 협폭부(狹幅部)를 구비하며,상기 종방향 분할벽 및 상기 횡방향 분할벽의 측면에 형광층이 형성되는 것인 플라즈마 디스플레이 패널.
- 제1항에 있어서,상기 행 전극의 돌출부는 투명 전극으로 형성되고, 상기 행 전극의 메인 몸체부 각각은 버스 전극(bus electrode)으로 형성되어 상기 횡방향 분할벽에 대향 하도록 배치되는 것인 플라즈마 디스플레이 패널.
- 제1항에 있어서,형광층(fluorescent layer)이 상기 분할벽 어셈블리에 의해 분할되는 방전 공간에 면하는 상기 종방향 분할벽 및 상기 횡방향 분할벽의 측면을 커버하도록, 그리고 복수의 열 전극이 형성되어 있는 상기 후면 기판의 내부 표면을 커버하도록 형성되는 것인 플라즈마 디스플레이 패널.
- 제1항에 있어서,상기 유전층은 상기 행 전극쌍의 버스 전극 상에 복수의 돌출부(projection portions)를 가지며, 상기 돌출부와 상기 횡방향 분할벽은 맞닿아 열 방향으로 인접한 광 방출 유닛 사이를 차폐시키는 것인 플라즈마 디스플레이 패널.
Applications Claiming Priority (6)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP37312998A JP2000195431A (ja) | 1998-12-28 | 1998-12-28 | プラズマディスプレイパネル |
JPJP-P-1998-00373129 | 1998-12-28 | ||
JP11770199A JP3599316B2 (ja) | 1999-04-26 | 1999-04-26 | プラズマディスプレイパネル |
JPJP-P-1999-00117701 | 1999-04-26 | ||
JPJP-P-1999-00146373 | 1999-05-26 | ||
JP14637399A JP3641386B2 (ja) | 1999-05-26 | 1999-05-26 | プラズマディスプレイパネル |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019990060162A Division KR100575408B1 (ko) | 1998-12-28 | 1999-12-22 | 플라즈마 디스플레이 패널 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20020021153A KR20020021153A (ko) | 2002-03-18 |
KR100575402B1 true KR100575402B1 (ko) | 2006-05-03 |
Family
ID=27313435
Family Applications (4)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019990060162A KR100575408B1 (ko) | 1998-12-28 | 1999-12-22 | 플라즈마 디스플레이 패널 |
KR1020020006170A KR100575401B1 (ko) | 1998-12-28 | 2002-02-04 | 플라즈마 디스플레이 패널 |
KR1020020006171A KR100575402B1 (ko) | 1998-12-28 | 2002-02-04 | 플라즈마 디스플레이 패널 |
KR1020050134766A KR100584714B1 (ko) | 1998-12-28 | 2005-12-30 | 플라즈마 디스플레이 패널 |
Family Applications Before (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019990060162A KR100575408B1 (ko) | 1998-12-28 | 1999-12-22 | 플라즈마 디스플레이 패널 |
KR1020020006170A KR100575401B1 (ko) | 1998-12-28 | 2002-02-04 | 플라즈마 디스플레이 패널 |
Family Applications After (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020050134766A KR100584714B1 (ko) | 1998-12-28 | 2005-12-30 | 플라즈마 디스플레이 패널 |
Country Status (4)
Country | Link |
---|---|
US (7) | US6465956B1 (ko) |
EP (3) | EP1017081B1 (ko) |
KR (4) | KR100575408B1 (ko) |
DE (3) | DE69940788D1 (ko) |
Families Citing this family (90)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2000044025A1 (fr) | 1999-01-22 | 2000-07-27 | Matsushita Electric Industrial Co., Ltd. | Panneau et dispositif a decharge dans du gaz et procede de fabrication |
KR100322071B1 (ko) * | 1999-03-31 | 2002-02-04 | 김순택 | 플라즈마 표시장치 및 그의 전계집중부를 가진 유전체층 제조방법 |
US6670754B1 (en) * | 1999-06-04 | 2003-12-30 | Matsushita Electric Industrial Co., Ltd. | Gas discharge display and method for producing the same |
JP3933831B2 (ja) * | 1999-12-22 | 2007-06-20 | パイオニア株式会社 | プラズマ表示装置 |
US6614183B2 (en) * | 2000-02-29 | 2003-09-02 | Pioneer Corporation | Plasma display panel and method of manufacturing the same |
FR2812125A1 (fr) * | 2000-07-21 | 2002-01-25 | Thomson Plasma | Dalle en verre munie d'electrodes en un materiau conducteur |
JP2002042661A (ja) * | 2000-07-24 | 2002-02-08 | Nec Corp | プラズマディスプレイパネル及びその製造方法 |
JP2002075213A (ja) * | 2000-09-01 | 2002-03-15 | Fujitsu Hitachi Plasma Display Ltd | プラズマ表示装置 |
JP4527862B2 (ja) | 2000-09-04 | 2010-08-18 | 日立プラズマディスプレイ株式会社 | プラズマディスプレイパネル |
KR100732175B1 (ko) * | 2000-11-28 | 2007-06-25 | 오리온피디피주식회사 | 플라즈마 디스플레이 패널 |
JP3606804B2 (ja) * | 2000-12-08 | 2005-01-05 | 富士通日立プラズマディスプレイ株式会社 | プラズマディスプレイパネルおよびその駆動方法 |
TW480517B (en) * | 2000-12-29 | 2002-03-21 | Acer Display Tech Inc | Electrode structure of plasma display panel |
CN100590769C (zh) | 2001-04-09 | 2010-02-17 | 富士通株式会社 | 利用喷砂形成等离子体显示面板的间隔壁的形成方法 |
DE10126930A1 (de) * | 2001-06-01 | 2002-12-05 | Philips Corp Intellectual Pty | Plasmabildschirm mit gewellten Trennrippen |
FR2830679B1 (fr) * | 2001-10-10 | 2004-04-30 | Thomson Licensing Sa | Panneau de visualisation a plasma a electrodes coplanaires presentant des bords de decharge inclines |
US6806645B2 (en) * | 2001-10-24 | 2004-10-19 | Lg Electronics Inc. | Plasma display panel |
US6838828B2 (en) * | 2001-11-05 | 2005-01-04 | Lg Electronics Inc. | Plasma display panel and manufacturing method thereof |
US7378793B2 (en) * | 2001-11-13 | 2008-05-27 | Lg Electronics Inc. | Plasma display panel having multiple shielding layers |
KR20030039524A (ko) * | 2001-11-13 | 2003-05-22 | 엘지전자 주식회사 | 플라즈마 디스플레이 패널 |
JP2003203571A (ja) * | 2002-01-08 | 2003-07-18 | Pioneer Electronic Corp | プラズマディスプレイパネル |
JP4145054B2 (ja) * | 2002-02-06 | 2008-09-03 | パイオニア株式会社 | プラズマディスプレイパネル |
JP3960813B2 (ja) * | 2002-02-07 | 2007-08-15 | パイオニア株式会社 | プラズマディスプレイパネル |
US6574033B1 (en) | 2002-02-27 | 2003-06-03 | Iridigm Display Corporation | Microelectromechanical systems device and method for fabricating same |
JP2006505896A (ja) * | 2002-03-19 | 2006-02-16 | コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ | プラズマディスプレイパネル電極及び発光体構造 |
JP4111749B2 (ja) * | 2002-05-17 | 2008-07-02 | 日立プラズマディスプレイ株式会社 | プラズマディスプレイパネル |
KR100469696B1 (ko) * | 2002-06-10 | 2005-02-02 | 엘지전자 주식회사 | 플라즈마 디스플레이 패널 |
US7323818B2 (en) | 2002-12-27 | 2008-01-29 | Samsung Sdi Co., Ltd. | Plasma display panel |
JP2004214166A (ja) * | 2003-01-02 | 2004-07-29 | Samsung Sdi Co Ltd | プラズマディスプレイパネル |
US7315122B2 (en) * | 2003-01-02 | 2008-01-01 | Samsung Sdi Co., Ltd. | Plasma display panel |
KR20040087905A (ko) * | 2003-04-09 | 2004-10-15 | 파이오니아 가부시키가이샤 | 플라즈마 디스플레이 패널 |
US20040239250A1 (en) * | 2003-05-27 | 2004-12-02 | Pioneer Corporation | Plasma display panel |
US20040239252A1 (en) * | 2003-05-30 | 2004-12-02 | Pioneer Corporation | Plasma display panel |
US7605537B2 (en) * | 2003-06-19 | 2009-10-20 | Samsung Sdi Co., Ltd. | Plasma display panel having bus electrodes extending across areas of non-discharge regions |
US7327083B2 (en) * | 2003-06-25 | 2008-02-05 | Samsung Sdi Co., Ltd. | Plasma display panel |
US7425797B2 (en) * | 2003-07-04 | 2008-09-16 | Samsung Sdi Co., Ltd. | Plasma display panel having protrusion electrode with indentation and aperture |
US20050001551A1 (en) * | 2003-07-04 | 2005-01-06 | Woo-Tae Kim | Plasma display panel |
US20050012875A1 (en) * | 2003-07-16 | 2005-01-20 | Joong-Hyun Kim | Surface light source, method of manufacturing the same and liquid crystal display apparatus having the same |
US7208876B2 (en) * | 2003-07-22 | 2007-04-24 | Samsung Sdi Co., Ltd. | Plasma display panel |
JP2005093407A (ja) * | 2003-09-17 | 2005-04-07 | Sp Solution:Kk | プラズマディスプレイパネルおよびその製造方法 |
KR100515843B1 (ko) * | 2003-10-01 | 2005-09-21 | 삼성에스디아이 주식회사 | 플라즈마 디스플레이 패널 |
JP2005108741A (ja) * | 2003-10-01 | 2005-04-21 | Pioneer Electronic Corp | プラズマディスプレイパネル |
KR100647590B1 (ko) * | 2003-11-17 | 2006-11-17 | 삼성에스디아이 주식회사 | 플라즈마 디스플레이 패널과, 이의 제조 방법 |
KR100589369B1 (ko) | 2003-11-29 | 2006-06-14 | 삼성에스디아이 주식회사 | 플라즈마 디스플레이 패널 |
KR100667925B1 (ko) * | 2003-11-29 | 2007-01-11 | 삼성에스디아이 주식회사 | 플라즈마 디스플레이 패널 및 이의 제조방법 |
AU2003292560A1 (en) * | 2003-12-17 | 2005-07-05 | Hitachi Plasma Patent Licensing Co., Ltd. | Plasma display panel |
TWI277997B (en) * | 2003-12-25 | 2007-04-01 | Au Optronics Corp | A set of alignment marks for a plasma display panel and a plasma display panel containing the same |
US20050236994A1 (en) * | 2004-04-21 | 2005-10-27 | Jae-Ik Kwon | Plasma display panel |
KR100612386B1 (ko) * | 2004-04-29 | 2006-08-16 | 삼성에스디아이 주식회사 | 플라즈마 디스플레이 패널 |
KR100590056B1 (ko) * | 2004-05-14 | 2006-06-14 | 삼성에스디아이 주식회사 | 플라즈마 디스플레이 패널 |
KR20050111906A (ko) * | 2004-05-24 | 2005-11-29 | 삼성에스디아이 주식회사 | 플라즈마 디스플레이 패널 |
JP2006012661A (ja) * | 2004-06-28 | 2006-01-12 | Pioneer Electronic Corp | プラズマディスプレイパネル |
KR100590108B1 (ko) * | 2004-08-06 | 2006-06-14 | 삼성에스디아이 주식회사 | 플라즈마 디스플레이 패널 |
US7130104B2 (en) | 2004-09-27 | 2006-10-31 | Idc, Llc | Methods and devices for inhibiting tilting of a mirror in an interferometric modulator |
US7420725B2 (en) | 2004-09-27 | 2008-09-02 | Idc, Llc | Device having a conductive light absorbing mask and method for fabricating same |
US7302157B2 (en) * | 2004-09-27 | 2007-11-27 | Idc, Llc | System and method for multi-level brightness in interferometric modulation |
US7289259B2 (en) | 2004-09-27 | 2007-10-30 | Idc, Llc | Conductive bus structure for interferometric modulator array |
US7564612B2 (en) | 2004-09-27 | 2009-07-21 | Idc, Llc | Photonic MEMS and structures |
US7304784B2 (en) | 2004-09-27 | 2007-12-04 | Idc, Llc | Reflective display device having viewable display on both sides |
US7321456B2 (en) | 2004-09-27 | 2008-01-22 | Idc, Llc | Method and device for corner interferometric modulation |
KR100683681B1 (ko) * | 2004-10-19 | 2007-02-20 | 삼성에스디아이 주식회사 | 소음을 줄이기 위한 플라즈마 디스플레이 패널 |
KR100615267B1 (ko) * | 2004-11-04 | 2006-08-25 | 삼성에스디아이 주식회사 | 플라즈마 디스플레이 패널 |
CN100373525C (zh) * | 2004-11-05 | 2008-03-05 | 南京Lg同创彩色显示系统有限责任公司 | 交流等离子显示器 |
KR100708652B1 (ko) * | 2004-11-12 | 2007-04-18 | 삼성에스디아이 주식회사 | 플라즈마 디스플레이 패널 |
KR100667933B1 (ko) * | 2004-12-10 | 2007-01-11 | 삼성에스디아이 주식회사 | 플라즈마 디스플레이 패널 |
KR20060073328A (ko) * | 2004-12-24 | 2006-06-28 | 엘지전자 주식회사 | 플라즈마 디스플레이 패널 및 그 제조방법 |
KR100673437B1 (ko) * | 2004-12-31 | 2007-01-24 | 엘지전자 주식회사 | 플라즈마 디스플레이 패널 |
KR100669461B1 (ko) * | 2005-02-22 | 2007-01-15 | 삼성에스디아이 주식회사 | 플라즈마 디스플레이 패널 |
KR100658719B1 (ko) * | 2005-04-29 | 2006-12-15 | 삼성에스디아이 주식회사 | 플라즈마 디스플레이 패널 |
KR100749614B1 (ko) * | 2005-09-07 | 2007-08-14 | 삼성에스디아이 주식회사 | 마이크로 디스차아지형 플라즈마 표시 장치 |
KR100749615B1 (ko) | 2005-09-07 | 2007-08-14 | 삼성에스디아이 주식회사 | 플라즈마 디스플레이 패널 |
DE602006012003D1 (de) * | 2005-11-28 | 2010-03-18 | Lg Electronics Inc | Plasma-Bildschirm |
KR100787443B1 (ko) * | 2005-12-31 | 2007-12-26 | 삼성에스디아이 주식회사 | 플라즈마 디스플레이 패널 |
KR100820656B1 (ko) * | 2006-06-09 | 2008-04-10 | 엘지전자 주식회사 | 플라즈마 디스플레이 패널 |
US7471442B2 (en) | 2006-06-15 | 2008-12-30 | Qualcomm Mems Technologies, Inc. | Method and apparatus for low range bit depth enhancements for MEMS display architectures |
US7527998B2 (en) | 2006-06-30 | 2009-05-05 | Qualcomm Mems Technologies, Inc. | Method of manufacturing MEMS devices providing air gap control |
JPWO2008010286A1 (ja) * | 2006-07-20 | 2009-12-17 | 日立プラズマディスプレイ株式会社 | プラズマディスプレイパネル |
KR20080047137A (ko) * | 2006-11-24 | 2008-05-28 | 엘지전자 주식회사 | 플라즈마 디스플레이 장치 |
US7916378B2 (en) | 2007-03-08 | 2011-03-29 | Qualcomm Mems Technologies, Inc. | Method and apparatus for providing a light absorbing mask in an interferometric modulator display |
US8111262B2 (en) * | 2007-05-18 | 2012-02-07 | Qualcomm Mems Technologies, Inc. | Interferometric modulator displays with reduced color sensitivity |
US7847999B2 (en) | 2007-09-14 | 2010-12-07 | Qualcomm Mems Technologies, Inc. | Interferometric modulator display devices |
KR20090079009A (ko) * | 2008-01-16 | 2009-07-21 | 삼성에스디아이 주식회사 | 플라즈마 디스플레이 패널 |
US7944604B2 (en) | 2008-03-07 | 2011-05-17 | Qualcomm Mems Technologies, Inc. | Interferometric modulator in transmission mode |
US7969638B2 (en) | 2008-04-10 | 2011-06-28 | Qualcomm Mems Technologies, Inc. | Device having thin black mask and method of fabricating the same |
US7791783B2 (en) * | 2008-06-25 | 2010-09-07 | Qualcomm Mems Technologies, Inc. | Backlight displays |
US8270056B2 (en) | 2009-03-23 | 2012-09-18 | Qualcomm Mems Technologies, Inc. | Display device with openings between sub-pixels and method of making same |
EP2556403A1 (en) | 2010-04-09 | 2013-02-13 | Qualcomm Mems Technologies, Inc. | Mechanical layer of an electromechanical device and methods of forming the same |
US9134527B2 (en) | 2011-04-04 | 2015-09-15 | Qualcomm Mems Technologies, Inc. | Pixel via and methods of forming the same |
US8963159B2 (en) | 2011-04-04 | 2015-02-24 | Qualcomm Mems Technologies, Inc. | Pixel via and methods of forming the same |
US8659816B2 (en) | 2011-04-25 | 2014-02-25 | Qualcomm Mems Technologies, Inc. | Mechanical layer and methods of making the same |
KR102327582B1 (ko) * | 2015-01-06 | 2021-11-17 | 삼성디스플레이 주식회사 | 신축성 표시 장치 및 그 제조 방법 |
Family Cites Families (31)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5136207A (en) * | 1989-02-10 | 1992-08-04 | Dai Nippon Insatsu Kabushiki Kaisha | Plasma display panel having cell barriers of phosphor containing material |
US6097357A (en) * | 1990-11-28 | 2000-08-01 | Fujitsu Limited | Full color surface discharge type plasma display device |
JPH052993A (ja) | 1991-06-26 | 1993-01-08 | Fujitsu Ltd | 面放電型プラズマデイスプレイパネル及びその駆動方法 |
DE69318196T2 (de) * | 1992-01-28 | 1998-08-27 | Fujitsu Ltd | Plasma Farbanzeige-Vorrichtung von Oberflächenentladungs-Typ |
JP3476215B2 (ja) * | 1993-07-13 | 2003-12-10 | 富士通株式会社 | 面放電型プラズマディスプレイパネル |
JP3457377B2 (ja) * | 1994-04-20 | 2003-10-14 | パイオニア株式会社 | プラズマディスプレイ装置 |
JP3352821B2 (ja) * | 1994-07-08 | 2002-12-03 | パイオニア株式会社 | 面放電型プラズマディスプレイ装置 |
KR960019415A (ko) * | 1994-11-23 | 1996-06-17 | 윤종용 | 플라즈마 표시 패널 |
JP3224486B2 (ja) | 1995-03-15 | 2001-10-29 | パイオニア株式会社 | 面放電型プラズマディスプレイパネル |
JP2734405B2 (ja) * | 1995-05-12 | 1998-03-30 | 日本電気株式会社 | プラズマディスプレイパネル |
JP2663915B2 (ja) * | 1995-05-31 | 1997-10-15 | 日本電気株式会社 | プラズマディスプレイパネル |
JP3655947B2 (ja) * | 1995-07-19 | 2005-06-02 | パイオニア株式会社 | 面放電型プラズマディスプレイパネル |
JP3163563B2 (ja) | 1995-08-25 | 2001-05-08 | 富士通株式会社 | 面放電型プラズマ・ディスプレイ・パネル及びその製造方法 |
JPH0992162A (ja) * | 1995-09-20 | 1997-04-04 | Hitachi Ltd | プラズマディスプレイパネル |
JPH1049072A (ja) | 1996-08-06 | 1998-02-20 | Hitachi Ltd | ガス放電型表示装置とその製造方法 |
KR100232136B1 (ko) * | 1996-08-20 | 1999-12-01 | 구자홍 | 칼라 플라즈마 디스플레이 패널의 격벽구조 및 격벽제조방법 |
JP3549138B2 (ja) | 1996-09-06 | 2004-08-04 | パイオニア株式会社 | プラズマディスプレイパネルの駆動方法 |
KR19980060794A (ko) * | 1996-12-31 | 1998-10-07 | 손욱 | 플라즈마 표시 패널 |
US6008582A (en) * | 1997-01-27 | 1999-12-28 | Dai Nippon Printing Co., Ltd. | Plasma display device with auxiliary partition walls, corrugated, tiered and pigmented walls |
JP3106992B2 (ja) * | 1997-02-20 | 2000-11-06 | 日本電気株式会社 | Ac面放電型プラズマディスプレイパネル |
JP3943650B2 (ja) * | 1997-05-09 | 2007-07-11 | 株式会社日立製作所 | 表示用放電管 |
JPH11149874A (ja) * | 1997-11-13 | 1999-06-02 | Pioneer Electron Corp | プラズマディスプレイパネル |
US6232717B1 (en) * | 1997-11-17 | 2001-05-15 | Nec Corporation | AC type color plasma display panel |
US6333597B1 (en) * | 1997-11-28 | 2001-12-25 | Pioneer Electronic Corporation | Plasma display panel with color filter layers |
TW392186B (en) | 1997-12-01 | 2000-06-01 | Hitachi Ltd | Plasma display panel and image display using the same |
JP3705914B2 (ja) * | 1998-01-27 | 2005-10-12 | 三菱電機株式会社 | 面放電型プラズマディスプレイパネル及びその製造方法 |
TW423006B (en) * | 1998-03-31 | 2001-02-21 | Toshiba Corp | Discharge type flat display device |
JPH11297214A (ja) * | 1998-04-14 | 1999-10-29 | Pioneer Electron Corp | プラズマディスプレイパネル |
JP3120839B2 (ja) * | 1998-04-22 | 2000-12-25 | 日本電気株式会社 | プラズマディスプレイ、その駆動方法及びその製造方法 |
JP3838311B2 (ja) | 1998-10-09 | 2006-10-25 | 株式会社日立プラズマパテントライセンシング | プラズマディスプレイパネル |
US6445120B1 (en) * | 1998-10-28 | 2002-09-03 | Lg Electronics Inc. | Plasma display panel with improved structure of discharge electrode and dielectric layer |
-
1999
- 1999-12-20 US US09/466,841 patent/US6465956B1/en not_active Expired - Fee Related
- 1999-12-22 KR KR1019990060162A patent/KR100575408B1/ko not_active IP Right Cessation
- 1999-12-27 EP EP99126025A patent/EP1017081B1/en not_active Expired - Lifetime
- 1999-12-27 EP EP02003214A patent/EP1220267B1/en not_active Expired - Lifetime
- 1999-12-27 DE DE69940788T patent/DE69940788D1/de not_active Expired - Lifetime
- 1999-12-27 DE DE69939187T patent/DE69939187D1/de not_active Expired - Lifetime
- 1999-12-27 DE DE69920154T patent/DE69920154T2/de not_active Expired - Lifetime
- 1999-12-27 EP EP02003215A patent/EP1220268B1/en not_active Expired - Lifetime
-
2002
- 2002-02-04 KR KR1020020006170A patent/KR100575401B1/ko not_active IP Right Cessation
- 2002-02-04 KR KR1020020006171A patent/KR100575402B1/ko not_active IP Right Cessation
- 2002-02-27 US US10/083,593 patent/US6522075B2/en not_active Expired - Fee Related
- 2002-02-27 US US10/083,290 patent/US7202604B2/en not_active Expired - Fee Related
- 2002-05-24 US US10/153,741 patent/US6657386B2/en not_active Expired - Fee Related
-
2005
- 2005-12-14 US US11/302,345 patent/US7205722B2/en not_active Expired - Fee Related
- 2005-12-14 US US11/302,344 patent/US7148625B2/en not_active Expired - Fee Related
- 2005-12-30 KR KR1020050134766A patent/KR100584714B1/ko not_active IP Right Cessation
-
2006
- 2006-10-25 US US11/585,885 patent/US20070040506A1/en not_active Abandoned
Also Published As
Publication number | Publication date |
---|---|
EP1220267A3 (en) | 2006-08-16 |
US20020084753A1 (en) | 2002-07-04 |
EP1220267B1 (en) | 2008-07-23 |
KR20060005321A (ko) | 2006-01-17 |
KR20020021153A (ko) | 2002-03-18 |
EP1220267A2 (en) | 2002-07-03 |
DE69920154T2 (de) | 2005-05-25 |
EP1017081B1 (en) | 2004-09-15 |
KR100575408B1 (ko) | 2006-05-03 |
US7205722B2 (en) | 2007-04-17 |
DE69940788D1 (de) | 2009-06-04 |
US20020140350A1 (en) | 2002-10-03 |
KR100575401B1 (ko) | 2006-05-03 |
EP1220268A3 (en) | 2006-08-09 |
US20060097637A1 (en) | 2006-05-11 |
US20020084956A1 (en) | 2002-07-04 |
US7148625B2 (en) | 2006-12-12 |
US6657386B2 (en) | 2003-12-02 |
KR20000048321A (ko) | 2000-07-25 |
US7202604B2 (en) | 2007-04-10 |
DE69920154D1 (de) | 2004-10-21 |
EP1017081A3 (en) | 2001-02-28 |
KR100584714B1 (ko) | 2006-05-30 |
US6522075B2 (en) | 2003-02-18 |
US20070040506A1 (en) | 2007-02-22 |
KR20020021152A (ko) | 2002-03-18 |
EP1220268B1 (en) | 2009-04-22 |
US20060097639A1 (en) | 2006-05-11 |
DE69939187D1 (de) | 2008-09-04 |
US6465956B1 (en) | 2002-10-15 |
EP1220268A2 (en) | 2002-07-03 |
EP1017081A2 (en) | 2000-07-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100575402B1 (ko) | 플라즈마 디스플레이 패널 | |
US6288488B1 (en) | Plasma display panel having particular structure of electrodes | |
US6614183B2 (en) | Plasma display panel and method of manufacturing the same | |
JPH05266800A (ja) | 面放電型プラズマディスプレイパネル | |
US6700325B2 (en) | Plasma display panel | |
JP3334874B2 (ja) | プラズマディスプレイパネル | |
KR100425890B1 (ko) | 플라즈마 디스플레이 패널 및 이의 제작 방법 | |
KR100550990B1 (ko) | 플라즈마 디스플레이 패널 | |
JP2001126622A (ja) | プラズマディスプレイパネル | |
JP2003197109A (ja) | 放電表示装置 | |
KR100795676B1 (ko) | 플라즈마 표시 패널 및 그 제조방법 | |
KR100615189B1 (ko) | 플라즈마 디스플레이 패널 | |
JP3811164B2 (ja) | プラズマディスプレイパネル | |
JPH0962203A (ja) | 表示デバイス | |
JP2001243885A (ja) | プラズマディスプレイパネルおよびその製造方法 | |
JPH03250536A (ja) | プラズマディスプレイパネル | |
JP2006128145A (ja) | プラズマディスプレイパネル | |
KR20080017442A (ko) | 플라즈마 디스플레이 패널 | |
EP1804266A1 (en) | Base substrate, method of separating the base substrate and plasma display panel using the same | |
JP2006128144A (ja) | プラズマディスプレイパネル | |
JP2001202891A (ja) | プラズマディスプレイパネルおよびその製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A107 | Divisional application of patent | ||
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
AMND | Amendment | ||
E902 | Notification of reason for refusal | ||
AMND | Amendment | ||
E902 | Notification of reason for refusal | ||
E601 | Decision to refuse application | ||
J201 | Request for trial against refusal decision | ||
AMND | Amendment | ||
B701 | Decision to grant | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20120418 Year of fee payment: 7 |
|
LAPS | Lapse due to unpaid annual fee |