KR100366272B1 - 안정화된 도체 스트립을 갖는 집적 반도체 회로 장치 - Google Patents
안정화된 도체 스트립을 갖는 집적 반도체 회로 장치 Download PDFInfo
- Publication number
- KR100366272B1 KR100366272B1 KR1020000007242A KR20000007242A KR100366272B1 KR 100366272 B1 KR100366272 B1 KR 100366272B1 KR 1020000007242 A KR1020000007242 A KR 1020000007242A KR 20000007242 A KR20000007242 A KR 20000007242A KR 100366272 B1 KR100366272 B1 KR 100366272B1
- Authority
- KR
- South Korea
- Prior art keywords
- conductor
- conductor strip
- semiconductor circuit
- integrated semiconductor
- dummy
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/522—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
- H01L23/528—Geometry or layout of the interconnection structure
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/0002—Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
Landscapes
- Physics & Mathematics (AREA)
- Geometry (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Semiconductor Integrated Circuits (AREA)
- Design And Manufacture Of Integrated Circuits (AREA)
- Drying Of Semiconductors (AREA)
Abstract
본 발명은 상이한 평면에서 뻗는 도체 스트립(11 내지 15; 22)을 갖는 집적 반도체 회로 장치에 관한 것이다. 레이아웃(layout)으로 인한 도체 스트립의 임계(critical) 위치(11 내지 15)에 더미-콘택부(dummy-contact)(16 내지 20)가 제공된다.
Description
본 발명은 적어도 2개의 상이한 평면에 뻗는 도체 스트립을 갖는 집적 반도체 회로 장치에 관한 것이며, 상기 평면 중 적어도 하나에는 도체 스트립이 매우근접하여 서로 평행하게 뻗도록 제공된다.
예를 들어 반도체 메모리와 같은 집적 반도체 회로 장치의 제조시, 예를 들어 도체 스트립이 매우 근접하여 서로 평행하게 뻗으며, 상기 도체 스트립 중 하나는 중단된다면, 소위 근접 효과(proximity effect)가 발생될 수 있다. 상기 근접 효과는 결국, 상기 도체 스트립이 불안정적으로 되고 심지어 끊기는 경향이 있는 임계 위치(critical position)를 나타내는 결과를 가져온다. 이것은 도체 스트립 (2)이 중간에서 끊긴, 3개의 도체 스트립 1 내지 3의 평면도를 도시하는 도 4에 의해 설명된다. 이러한 끊김은 예를 들어, 도 4에서 이러한 도체 스트립(2)의 대향하는 중앙 단부가 콘택부를 통해 다른 금속 평면에 위치하는 소자와 접속되는 것에서 야기될 수 있다. 어쨌든 도체 스트립(2)의 이러한 끊김으로 인해 도체 스트립 1과 3이 근접한 곳에서 불연속성이 생긴다. 이러한 불연속성은 특히, 예를 들어 반도체 메모리에서 서로 인접한 2개의 도체 스트립이 트위스트(twist) 영역에서 교차될 때 생긴다. 이럴 경우, 이러한 트위스트 영역에 접하는 추가 도체 스트립은 트위스트 영역의 불연속성을 "보게된다".
어쨋든, 이러한 불연속성에 의해 인접한 도체 스트립은 불리한 영향을 받게 된다: 즉, 불연속성이 생기면, 제조시 인접한 도체 스트립, 즉 본 예에서 도체 스트립 1과 3이, 도체 스트립 1 또는 3은 불연속 영역에서 감소된 횡단면을 가질 수 있으며, 이는 각 도체 스트립 1과 3에 대하여 점선(4)으로 표시된다.
도 3은 도 4의 라인(A-A')에 의한 횡단면이며, 도 3은 이러한 불연속성이 도체 스트립(1)에 어떻게 작용하는지를 도시한다. 예를 들어, 이산화실리콘으로 이루어진 절연층(5)상에서 뻗는 도체 스트립(1)이 도체 스트립(2)의 불연속 영역에서 점선(4)으로 나타난 감소된 횡단면을 가진다.
이러한 불연속성이 도체 스트립의 양쪽으로 생기면, 이러한 도체 스트립은 불안정적으로 되고 경우에 따라서 심지어 끊어지게 된다.
도체 스트립의 이러한 임계 위치는 무조건적으로 소위 근접 효과로부터만 기인하지 않는다. 도체 스트립의 특정 가이드, 특히 작은 휨반경을 갖는 휨이 이러한 임계 위치로 유도될 수 있다.
물론 이러한 임계 위치는 매우 바람직하지 않다. 왜냐 하면 이 위치에서 자주 도체 스트립의 형태적 치수가 확대되기 때문이다. 이러한 형성은, 도체 스트립 또는 상기 도체 스트립간의 간격이 확대되는 단점이 있으며, 이것은 지속적으로 추구되는 집적 반도체 회로 장치의 축소화에 상반되는 것이다.
본 발명의 목적은, 임계 위치에서 도체 스트립의 불안정성이 확실히 억제될 수 있는 집적 반도체 회로 장치를 제공하는 것이다.
상기 목적은, 2개의 평면 중 적어도 하나에서 도체 스트립이 매우 근접하며 서로 평행하게 제공되는, 적어도 2개의 상이한 평면에서 뻗는 도체 스트립을 갖는 집적 반도체 회로 장치에서 본 발명에 따라, 도체 스트립의 설계로 인한 임계 위치에서 상기 도체 스트립 아래에 더미-콘택부(dummy-contact)가 배치됨으로써, 달성된다.
본 발명에 따른 집적 반도체 회로 장치는 특히 근접 효과로 인한 임계 위치의 문제점에 대해 놀라울 정도로 간단한 해결책을 제시한다. 이러한 위치에서 도체 스트립 아래에 간단하게 더미-콘택부가 배치되며, 상기 더미 콘택부는 전기적 접속 없이 그 아래에 위치하는 금속 평면까지 이어진다. 따라서, 도체 스트립 임계 위치 영역에서 충분한 횡단면을 가져, 도체 스트립의 불안정성 또는 도체 스트립의 끊김이 확실히 방지된다.
예를 들어, 이러한 더미-콘택부가 근접하여 평행하게 뻗는 2개의 도체 스트립 중 하나가 끊김으로 인해 생기는 임계 위치에 제공될 수 있다.
도체 스트립은 약 150 내지 250 nm의 폭을 가질 수 있으며 서로 약 130 내지 180 nm 정도의 간격을 가질 수 있다.
본 발명에 따른 집적 반도체 회로 장치에서 도체 스트립의 임계 위치에는 더미-콘택부가 제공될 수 있다. 이러한 더미-콘택부에 의해 이러한 임계 위치에서 도체 스트립의 횡단면이 커져서, 더이상 도체 스트립의 불안정성 또는 심지어 도체 스트립의 끊김이 생기지 않는다. 또한, 전자이동 감수율(electromigration susceptibility)이 확실히 방지된다.
더미-콘택부를 사용함으로써, 임계 형태, 즉 매우 작은 구조의 레이아웃이 제공될 수 있어서, 본 발명이 집적 반도체 회로 장치의 추가 소형화에 기여한다.
본 발명은 특히 집적 회로의 소위 다마신(damascene)- 또는 이중-다마신-금속층 시스템에서 장점이 있다. 왜냐 하면, 이러한 시스템에서 더미-콘택부가 도체 스트립 형태의 국부적인 확대뿐만 아니라 라인 횡단면의 국부적인 상승을 가져오기 때문이다.
본 발명은 바람직하게 집적 회로뿐만 아니라 경우에 따라 리토그래픽 (lithographic)적으로 규정된 다른 금속층 시스템에도 사용될 수 있다.
도 1은 본 발명에 따른 더미-콘택부를 갖는 다양한 도체 스트립의 평면도.
도 2는 본 발명에 따른 더미-콘택부를 갖는 도체 스트립의 단면도.
도 3은 기존의 도체 스트립의 단면도.
도 4는 본 발명의 기본적인 목적을 설명하기 위한 도체 스트립의 평면도.
*도면의 주요 부분에 대한 부호의 설명*
1, 2, 3, 10, 11, 12, 13, 14, 15, 22: 도체 스트립
16, 17, 18, 19, 20: 더미-콘택부
5: 절연층
21: 도체 스트립 평면
23: 이산화실리콘층
도 3 및 도 4는 도입부에서 이미 설명되었다. 상기 도면에서 서로 상응하는 부분에 대해서는 동일한 도면 부호가 제공된다.
도 1은 금속 평면상의 도체 스트립(10 내지 15)의 평면도를 도시하며, 상기 도체 스트립(10 내지 15) 중 도체 스트립 10과 11이 그리고 14와 15가 서로 각각 트위스트-영역에서 교차된다. 즉, 도체(10)가 도 1의 금속 평면 위에 위치하는 추가 평면에 간격을 두고 도체 스트립(11)상에 유도되며, 절연층에 의해 분리된다. 이에 반해 도체 스트립 12와 13은 연속적인 도체 스트립이다.
도체 스트립 14 및 15는 도체 스트립 10 및 11과 유사한 구조를 갖는다.
이러한 도체 스트립(10 내지 15)에서는 예를 들어 메모리 셀 필드(memory cell field)의 비트 라인이 다루어질 수 있다. 도체 스트립의 폭은 150 내지 250 nm이고 바람직하게 약 200 nm이다. 도체 스트립 사이의 간격은 130 내지 180 nm이다. 도체 스트립 자체는 알루미늄 또는 구리 또는 적합한 기타 재료로 이루어질 수 있다.
도체 스트립(10 내지 15)의 금속층에서 근접 효과로 인해 도체 스트립의 인접성의 불연속성이 발생하는 곳에서 임계 위치가 생기는 것이 도시된다. 이러한 불연속성은 인접한 도체 스트립이 끊길때 생긴다. 이러한 불연속 위치에서 도체 스트립은 불안정성을 가지며, 이러한 불안정성은 심지어 도체 스트립의 끊김을 유발할 수 있다.
본 발명에 따라 이러한 임계 위치에 더미-콘택부(16 내지 20)가 제공되며, 상기 더미-콘택부(16 내지 20)는 도 1의 도체 스트립 아래에 위치하는 평면으로 이어진다.
도 2는 이러한 더미-콘택부 예를 들어 더미-콘택부(17)의 단면을 도시한다. 도체 스트립(11)은 불연속적인 근접성으로 인해 횡단면이 감소되며, 이러한 횡단면 감소는 도 2에 도시되는 바와 같이 경우에 따라서 양쪽으로 이루어질 수 있다. 따라서, 도체 스트립(11)의 강화를 위해 상기 도체 스트립(11)의 아래에 더미-콘택부(17)가 제공되며, 상기 더미-콘택부(17)는 이산화실리콘으로 이루어진 절연층(5)을 통과하여 깊이 위치하는 도체 스트립 평면(21)으로 이어진다. 이러한 도체 스트립 평면(21)상에는 추가 도체 스트립(22)이 뻗으며, 상기 도체 스트립(22)은 이산화실리콘층(23)상에 위치하고 더미-콘택부(17)로부터 전기적으로 절연된다.
본 발명에서는, 도체 스트립의 임계 위치에 의도적으로 더미-콘택부가 제공되어, 도체 스트립의 불안정성 또는 도체 스트립의 끊김이 확실히 방지되는 것이 중요하다. 이러한 더미-콘택부는 물론 다음 도체 스트립 평면까지 도달할 필요는 없다. 오히려 더미-콘택부가 횡단면, 즉 상기 횡단면에 의해 강화된 도체 스트립의 불안정성 또는 끊김이 확실히 방지될 수 있도록하는 횡단면을 가지는 것으로 충분하다.
본 발명에 의해 임계 위치에서의 도체 스트립의 불안정성이 확실히 방지될수 있는 집적 반도체 회로 장치가 제공된다.
Claims (6)
- 집적 반도체 회로 장치에 있어서,적어도 2개의 평면에 뻗는 도체 스트립(11 내지 15; 22)을 포함하며, 상기 평면 중 적어도 하나에서 도체 스트립(11 내지 15)이 서로 근접하여 평행하게 뻗으며,도체 스트립(11 내지 15)의 레이아웃으로 인한 임계 위치에서 상기 도체 스트립 아래(11 내지 15)에 더미-콘택부(16 내지 20)가 위치하는 것을 특징으로 하는 집적 반도체 회로 장치.
- 제 1항에 있어서,서로 근접하여 평행하게 뻗는 2개의 도체 스트립 중 하나가 끊김으로 인해 생기는 상기 임계 위치에 더미-콘택부(16 내지 20)가 제공되는 것을 특징으로 하는 집적 반도체 회로 장치.
- 제 1항 또는 제 2항에 있어서,도체 스트립이 150 내지 250 nm의 폭을 갖는 것을 특징으로 하는 집적 반도체 회로 장치.
- 제 3항에 있어서,도체 스트립이 200 nm의 폭을 갖는 것을 특징으로 하는 집적 반도체 회로 장치.
- 제 1항 또는 제 2항에 있어서,도체 스트립(11 내지 15)의 간격이 130 내지 180 nm인 것을 특징으로 하는 집적 반도체 회로 장치.
- 제 1항 또는 제 2항에 있어서,도체 스트립이 알루미늄 또는 구리로 이루어지는 것을 특징으로 하는 집적 반도체 회로 장치.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE19907127A DE19907127C1 (de) | 1999-02-19 | 1999-02-19 | Integrierte Halbleiterschaltungsanordnung mit stabilisierten Leiterbahnen |
DE19907127.6 | 1999-02-19 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20000062555A KR20000062555A (ko) | 2000-10-25 |
KR100366272B1 true KR100366272B1 (ko) | 2002-12-31 |
Family
ID=7898136
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020000007242A KR100366272B1 (ko) | 1999-02-19 | 2000-02-16 | 안정화된 도체 스트립을 갖는 집적 반도체 회로 장치 |
Country Status (6)
Country | Link |
---|---|
US (1) | US6281586B1 (ko) |
EP (1) | EP1030367B1 (ko) |
JP (1) | JP2000243837A (ko) |
KR (1) | KR100366272B1 (ko) |
DE (2) | DE19907127C1 (ko) |
TW (1) | TW457686B (ko) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE19908428C2 (de) * | 1999-02-26 | 2000-12-07 | Siemens Ag | Halbleiterspeicheranordnung mit Bitleitungs-Twist |
US6717268B2 (en) * | 2001-11-13 | 2004-04-06 | Intel Corporation | Electromigration-reliability improvement of dual damascene interconnects |
DE10308924B3 (de) * | 2003-02-28 | 2004-10-28 | Infineon Technologies Ag | Integrierte Halbleiterschaltung mit einer Vielzahl von Speicherzellen |
US8796855B2 (en) | 2012-01-13 | 2014-08-05 | Freescale Semiconductor, Inc. | Semiconductor devices with nonconductive vias |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5371032A (en) * | 1992-01-27 | 1994-12-06 | Sony Corporation | Process for production of a semiconductor device having a cladding layer |
KR19980064631A (ko) * | 1996-12-25 | 1998-10-07 | 가네꼬히사시 | 인터레벨 절연구조의 두께를 평준화하기 위한더미패턴을 갖는 반도체 집적회로 장치 |
Family Cites Families (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS61194747A (ja) * | 1985-02-22 | 1986-08-29 | Mitsubishi Electric Corp | 樹脂封止型半導体集積回路装置 |
JPH03129738A (ja) * | 1989-07-10 | 1991-06-03 | Nec Corp | 半導体装置 |
US6109775A (en) * | 1991-07-19 | 2000-08-29 | Lsi Logic Corporation | Method for adjusting the density of lines and contact openings across a substrate region for improving the chemical-mechanical polishing of a thin-film later disposed thereon |
JPH05206298A (ja) * | 1992-01-28 | 1993-08-13 | Fujitsu Ltd | 半導体装置の製造方法 |
JP3396921B2 (ja) * | 1993-08-31 | 2003-04-14 | ソニー株式会社 | Al系配線構造及びAl系配線構造の形成方法 |
US5625232A (en) * | 1994-07-15 | 1997-04-29 | Texas Instruments Incorporated | Reliability of metal leads in high speed LSI semiconductors using dummy vias |
JP3277098B2 (ja) * | 1994-07-26 | 2002-04-22 | 株式会社東芝 | 半導体装置の製造方法 |
JP3102281B2 (ja) * | 1994-09-28 | 2000-10-23 | 川崎製鉄株式会社 | 半導体集積回路チップのレイアウト設計方法及び半導体集積回路チップ |
JP3454970B2 (ja) * | 1995-05-24 | 2003-10-06 | 富士通株式会社 | マスクパターン補正方法、パターン形成方法及びフォトマスク |
JP3457123B2 (ja) * | 1995-12-07 | 2003-10-14 | 株式会社リコー | 半導体装置 |
JPH09293721A (ja) * | 1995-12-15 | 1997-11-11 | Lsi Logic Corp | 集積回路構造の処理のためにパターンデザインを改善するための方法 |
JPH10154808A (ja) * | 1996-11-25 | 1998-06-09 | Toshiba Corp | 半導体装置およびその製造方法 |
JP3093674B2 (ja) * | 1997-04-07 | 2000-10-03 | 株式会社東芝 | 半導体装置 |
JP3442630B2 (ja) * | 1997-11-20 | 2003-09-02 | 株式会社日立製作所 | 半導体装置 |
-
1999
- 1999-02-19 DE DE19907127A patent/DE19907127C1/de not_active Expired - Fee Related
-
2000
- 2000-02-07 EP EP00102589A patent/EP1030367B1/de not_active Expired - Lifetime
- 2000-02-07 DE DE50010202T patent/DE50010202D1/de not_active Expired - Fee Related
- 2000-02-11 TW TW089102306A patent/TW457686B/zh active
- 2000-02-16 JP JP2000038349A patent/JP2000243837A/ja active Pending
- 2000-02-16 KR KR1020000007242A patent/KR100366272B1/ko not_active IP Right Cessation
- 2000-02-22 US US09/510,637 patent/US6281586B1/en not_active Expired - Fee Related
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5371032A (en) * | 1992-01-27 | 1994-12-06 | Sony Corporation | Process for production of a semiconductor device having a cladding layer |
KR19980064631A (ko) * | 1996-12-25 | 1998-10-07 | 가네꼬히사시 | 인터레벨 절연구조의 두께를 평준화하기 위한더미패턴을 갖는 반도체 집적회로 장치 |
Also Published As
Publication number | Publication date |
---|---|
TW457686B (en) | 2001-10-01 |
DE19907127C1 (de) | 2000-08-10 |
JP2000243837A (ja) | 2000-09-08 |
US6281586B1 (en) | 2001-08-28 |
DE50010202D1 (de) | 2005-06-09 |
EP1030367A3 (de) | 2003-05-02 |
EP1030367A2 (de) | 2000-08-23 |
EP1030367B1 (de) | 2005-05-04 |
KR20000062555A (ko) | 2000-10-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6290532B1 (en) | Apparatus and method for positioning wires in a highspeed serial data connector | |
JP3129836B2 (ja) | Vlsi回路の導体路配置 | |
JP2005039220A (ja) | 半導体装置 | |
JP4050151B2 (ja) | 電気的接続素子を備えた集積回路 | |
KR100380514B1 (ko) | 집적회로및그동작방법 | |
KR100366272B1 (ko) | 안정화된 도체 스트립을 갖는 집적 반도체 회로 장치 | |
US5622507A (en) | Electrical connection box | |
KR100667379B1 (ko) | 집적 반도체 칩 | |
US20110309522A1 (en) | Semiconductor integrated circuit device comprising different level interconnection layers connected by conductor layers including conductor layer for redundancy | |
KR20000062568A (ko) | 긴 비트 라인을 갖는 메모리칩용 디코더 접속 장치 | |
KR100506045B1 (ko) | 반도체 소자의 제조방법 | |
KR20010113457A (ko) | 반도체 장치 | |
KR200309911Y1 (ko) | 다층 배선 | |
KR200388110Y1 (ko) | 정션 박스 | |
JPH11345839A (ja) | フィルムキャリアテープ | |
KR100290790B1 (ko) | 반도체 소자의 정전기 방지 구조 및 그 제조방법 | |
KR100525212B1 (ko) | 탄성 계수가 낮은 유전체 재료의 열팽창을 조절하기 위한 연결 구조를 포함한 집적회로 | |
KR19980037401A (ko) | 메모리모듈용 인쇄회로기판의 가장자리 연결부 | |
KR19990012932A (ko) | 접촉플러그 | |
KR101100759B1 (ko) | 반도체 소자의 플랫롬 | |
KR200157441Y1 (ko) | 점퍼용칩 | |
JPH11163130A (ja) | 半導体装置およびその配線方法 | |
KR20020036514A (ko) | 반도체 소자의 콘택 형성 방법 | |
JP2001286029A (ja) | 電気接続箱 | |
KR940020543A (ko) | 탭 패키지 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20071128 Year of fee payment: 6 |
|
LAPS | Lapse due to unpaid annual fee |