JP6718996B2 - 表示デバイスのドライバ - Google Patents
表示デバイスのドライバ Download PDFInfo
- Publication number
- JP6718996B2 JP6718996B2 JP2019005758A JP2019005758A JP6718996B2 JP 6718996 B2 JP6718996 B2 JP 6718996B2 JP 2019005758 A JP2019005758 A JP 2019005758A JP 2019005758 A JP2019005758 A JP 2019005758A JP 6718996 B2 JP6718996 B2 JP 6718996B2
- Authority
- JP
- Japan
- Prior art keywords
- pixel data
- data
- group
- latch
- nth
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Landscapes
- Electroluminescent Light Sources (AREA)
- Liquid Crystal Display Device Control (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal (AREA)
Description
13 データドライバ
20 表示デバイス
131 データ取込部
BF1、BF2 バッファ
CG クロック生成回路
DC 遅延回路
DF1、DF2 ラッチ
DL1〜DL240 データラッチ
Claims (4)
- 画素毎の輝度レベルを表す入力画素データ片に基づきn(nは2以上の整数)個のデータラインに階調電圧を印加するドライバであって、
基準クロック信号に同期させてL(Lは2以上の整数)個の前記入力画素データ片を取り込み第1の画素データ群として出力する第1のラッチと、
前記第1の画素データ群を増幅して得られた第2の画素データ群を出力する第1のバッファと、
前記第2の画素データ群に含まれるL個の画素データ片をN(Nは2以上の整数)個の群に分けたN群の第3の画素データ群の各々の位相を、前記基準クロック信号とは位相が異なり且つ互いに異なる位相に変換したものをN群の第4の画素データ群として生成する多相化部と、
前記N群の第4の画素データ群を増幅して得られたN群の第5の画素データ群を出力する第2のバッファと、
前記N群の第5の画素データ群を取り込みn個の画素毎に出力するデータラッチと、を有することを特徴とするドライバ。 - 前記多相化部は、前記基準クロック信号を夫々異なる第1〜第Nの期間だけ遅延させることにより第1〜第Nのクロック信号を生成する遅延回路と、前記N群の第3の画素データ群を前記第1〜第Nのクロック信号に夫々同期させて取り込み前記N群の第4の画素データ群として出力する第2のラッチと、を含むことを特徴とする請求項1に記載のドライバ。
- 前記多相化部は、前記N群の第3の画素データ群の各々を順次択一的に所定期間の間で有効化させる第1〜第Nのデータ有効化信号を生成するデータ制御回路と、
前記N群の第3の画素データ群と、前記第1〜第Nのデータ有効化信号とが供給される第1〜第Nのアンドゲートと、を含み、
前記第1〜第Nのアンドゲートの各々は、前記データ有効化信号が前記有効化を示すときには前記第3の画素データ群を前記第4の画素データ群として前記第2のバッファに供給する一方、前記データ有効化信号が前記有効化を示さないときにはゼロを示す前記第4の画素データ群を前記第2のバッファに供給することを特徴とする請求項1に記載のドライバ。 - 前記多相化部は、
前記基準クロック信号を夫々異なる第1〜第Nの期間だけ遅延させることにより前記第
1〜第Nのクロック信号を生成する遅延回路と、
前記N群の第3の画素データ群の各々を順次択一的に所定期間の間で有効化させる第1〜第Nのデータ有効化信号を生成するデータ制御回路と、
前記N群の第3の画素データ群と、前記第1〜第Nのデータ有効化信号とが供給される第1〜第Nのアンドゲートと、
前記第1〜第Nのアンドゲートから出力されたN群の画素データ群を前記第1〜第Nのクロック信号に夫々同期させて取り込み前記N群の第4の画素データ群として夫々出力する第2のラッチと、を含み、
前記第1〜第Nのアンドゲートの各々は、前記データ有効化信号が前記有効化を示すときには前記第3の画素データ群を出力する一方、前記データ有効化信号が前記有効化をしめさないときにはゼロを示す前記第3の画素データ群を出力することを特徴とする請求項1記載のドライバ。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2019005758A JP6718996B2 (ja) | 2019-01-17 | 2019-01-17 | 表示デバイスのドライバ |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2019005758A JP6718996B2 (ja) | 2019-01-17 | 2019-01-17 | 表示デバイスのドライバ |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2014251808A Division JP6470029B2 (ja) | 2014-12-12 | 2014-12-12 | 表示デバイスのドライバ |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2019091062A JP2019091062A (ja) | 2019-06-13 |
JP6718996B2 true JP6718996B2 (ja) | 2020-07-08 |
Family
ID=66836420
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2019005758A Active JP6718996B2 (ja) | 2019-01-17 | 2019-01-17 | 表示デバイスのドライバ |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP6718996B2 (ja) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN115100998B (zh) * | 2022-08-24 | 2022-11-15 | 成都利普芯微电子有限公司 | 一种驱动电路、驱动ic、驱动设备、显示设备 |
Family Cites Families (19)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6273294A (ja) * | 1985-09-27 | 1987-04-03 | カシオ計算機株式会社 | 画像表示装置 |
JPS62245289A (ja) * | 1986-04-18 | 1987-10-26 | 沖電気工業株式会社 | 表示デ−タ転送回路 |
JPS63185174A (ja) * | 1987-01-28 | 1988-07-30 | Casio Comput Co Ltd | 液晶表示制御装置 |
JP2638010B2 (ja) * | 1987-11-30 | 1997-08-06 | カシオ計算機株式会社 | 画像表示装置 |
JPH0237387A (ja) * | 1988-07-27 | 1990-02-07 | Ascii Corp | 表示パネル駆動回路 |
JPH02245793A (ja) * | 1989-03-20 | 1990-10-01 | Hitachi Ltd | マトリックス表示装置 |
JP4056672B2 (ja) * | 2000-02-29 | 2008-03-05 | シャープ株式会社 | 半導体装置および表示装置モジュール |
JP2002108287A (ja) * | 2000-09-27 | 2002-04-10 | Nec Kansai Ltd | 液晶駆動用半導体集積回路装置 |
JP4695770B2 (ja) * | 2001-03-28 | 2011-06-08 | パナソニック株式会社 | プラズマディスプレイ装置 |
JP4831895B2 (ja) * | 2001-08-03 | 2011-12-07 | 株式会社半導体エネルギー研究所 | 半導体装置 |
JP4871533B2 (ja) * | 2005-06-16 | 2012-02-08 | ラピスセミコンダクタ株式会社 | 表示駆動回路 |
KR101127844B1 (ko) * | 2005-06-21 | 2012-03-21 | 엘지디스플레이 주식회사 | 화상 표시장치의 구동장치 및 구동방법 |
JP2010039061A (ja) * | 2008-08-01 | 2010-02-18 | Nec Electronics Corp | 表示装置、信号ドライバ |
JP2010044237A (ja) * | 2008-08-13 | 2010-02-25 | Oki Semiconductor Co Ltd | 表示パネルの駆動装置 |
JP2010122602A (ja) * | 2008-11-21 | 2010-06-03 | Oki Semiconductor Co Ltd | 表示パネルの駆動装置 |
JP2012088653A (ja) * | 2010-10-22 | 2012-05-10 | Sharp Corp | データ処理装置 |
JP5673061B2 (ja) * | 2010-12-15 | 2015-02-18 | セイコーエプソン株式会社 | 半導体装置 |
JP5933183B2 (ja) * | 2011-03-24 | 2016-06-08 | ラピスセミコンダクタ株式会社 | 表示パネルの駆動装置、半導体集積装置、及び表示パネル駆動装置における画素データ取り込み方法 |
JP2013228460A (ja) * | 2012-04-24 | 2013-11-07 | Japan Display Inc | 表示装置 |
-
2019
- 2019-01-17 JP JP2019005758A patent/JP6718996B2/ja active Active
Also Published As
Publication number | Publication date |
---|---|
JP2019091062A (ja) | 2019-06-13 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6367566B2 (ja) | 表示デバイスのドライバ | |
JP2015143781A (ja) | 表示デバイスのドライバ | |
CN103280205B (zh) | 显示装置、时序控制器及图像显示方法 | |
JP6563267B2 (ja) | 表示デバイスのドライバ | |
JP2002202760A (ja) | 液晶表示装置の駆動方法及び駆動回路 | |
JP2016045458A (ja) | 表示デバイスのドライバ | |
US8674924B2 (en) | Display device comprising normal/multiplied speed drive switching circuit and data driver and operating method thereof | |
JP4177065B2 (ja) | 液晶表示装置 | |
CN104658494A (zh) | 显示设备的驱动装置 | |
JP2007133211A (ja) | 表示駆動用信号処理装置、表示装置、表示駆動用信号処理方法 | |
JP6718996B2 (ja) | 表示デバイスのドライバ | |
JP5933183B2 (ja) | 表示パネルの駆動装置、半導体集積装置、及び表示パネル駆動装置における画素データ取り込み方法 | |
JP2006053560A (ja) | 平板表示装置用ソースドライバ及びソースドライバ内での画像データ圧縮送信方法 | |
JP6470029B2 (ja) | 表示デバイスのドライバ | |
JPH05297827A (ja) | 液晶表示装置 | |
US7570256B2 (en) | Apparatus and method for transmitting data of image display device | |
KR102135635B1 (ko) | 데이터 구동 집적 회로 및 이를 포함하는 액정 표시 장치 | |
JP6331632B2 (ja) | 電気光学装置,電子機器及び電気光学装置の駆動方法 | |
WO2000045364A1 (fr) | Procede d'attaque de cristaux liquides et circuit d'attaque de cristaux liquides | |
JPH0628423B2 (ja) | 画像表示装置 | |
CN104700808A (zh) | 显示装置、时序控制器及图像显示方法 | |
JP6428257B2 (ja) | 表示装置、表示方法及び表示プログラム | |
JP2004309961A (ja) | 液晶表示装置 | |
Kao et al. | Real-time video signal processor for electrophoretic displays | |
JP2022040752A (ja) | 表示ドライバ |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20190117 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20191010 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20191023 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20191220 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20200519 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20200615 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6718996 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |