JP4056424B2 - 半導体装置の製造方法 - Google Patents

半導体装置の製造方法 Download PDF

Info

Publication number
JP4056424B2
JP4056424B2 JP2003139023A JP2003139023A JP4056424B2 JP 4056424 B2 JP4056424 B2 JP 4056424B2 JP 2003139023 A JP2003139023 A JP 2003139023A JP 2003139023 A JP2003139023 A JP 2003139023A JP 4056424 B2 JP4056424 B2 JP 4056424B2
Authority
JP
Japan
Prior art keywords
semiconductor chip
electrode
resin
film substrate
protrusion
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2003139023A
Other languages
English (en)
Other versions
JP2004342903A (ja
Inventor
敏春 瀬古
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Priority to JP2003139023A priority Critical patent/JP4056424B2/ja
Priority to US10/839,334 priority patent/US7053494B2/en
Priority to TW093112976A priority patent/TWI238448B/zh
Priority to KR1020040034221A priority patent/KR100788076B1/ko
Priority to CNB2004100447543A priority patent/CN100353533C/zh
Publication of JP2004342903A publication Critical patent/JP2004342903A/ja
Application granted granted Critical
Publication of JP4056424B2 publication Critical patent/JP4056424B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L24/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • FMECHANICAL ENGINEERING; LIGHTING; HEATING; WEAPONS; BLASTING
    • F16ENGINEERING ELEMENTS AND UNITS; GENERAL MEASURES FOR PRODUCING AND MAINTAINING EFFECTIVE FUNCTIONING OF MACHINES OR INSTALLATIONS; THERMAL INSULATION IN GENERAL
    • F16KVALVES; TAPS; COCKS; ACTUATING-FLOATS; DEVICES FOR VENTING OR AERATING
    • F16K11/00Multiple-way valves, e.g. mixing valves; Pipe fittings incorporating such valves
    • FMECHANICAL ENGINEERING; LIGHTING; HEATING; WEAPONS; BLASTING
    • F16ENGINEERING ELEMENTS AND UNITS; GENERAL MEASURES FOR PRODUCING AND MAINTAINING EFFECTIVE FUNCTIONING OF MACHINES OR INSTALLATIONS; THERMAL INSULATION IN GENERAL
    • F16KVALVES; TAPS; COCKS; ACTUATING-FLOATS; DEVICES FOR VENTING OR AERATING
    • F16K51/00Other details not peculiar to particular types of valves or cut-off apparatus
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49811Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/4985Flexible insulating substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L24/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L24/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/90Methods for connecting semiconductor or solid state bodies using means for bonding not being attached to, or not being formed on, the body surface to be connected, e.g. pressure contacts using springs or clips
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/131Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/13138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/13144Gold [Au] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/1601Structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/16238Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a bonding area protruding from the surface of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/165Material
    • H01L2224/16501Material at the bonding interface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/27Manufacturing methods
    • H01L2224/27011Involving a permanent auxiliary member, i.e. a member which is left at least partly in the finished device, e.g. coating, dummy feature
    • H01L2224/27013Involving a permanent auxiliary member, i.e. a member which is left at least partly in the finished device, e.g. coating, dummy feature for holding or confining the layer connector, e.g. solder flow barrier
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/291Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/29101Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of less than 400°C
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/291Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/29101Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of less than 400°C
    • H01L2224/29111Tin [Sn] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/2919Material with a principal constituent of the material being a polymer, e.g. polyester, phenolic based polymer, epoxy
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/29198Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
    • H01L2224/29199Material of the matrix
    • H01L2224/2929Material of the matrix with a principal constituent of the material being a polymer, e.g. polyester, phenolic based polymer, epoxy
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/29198Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
    • H01L2224/29298Fillers
    • H01L2224/29299Base material
    • H01L2224/293Base material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/29338Base material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/29355Nickel [Ni] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/29198Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
    • H01L2224/29298Fillers
    • H01L2224/29299Base material
    • H01L2224/2939Base material with a principal constituent of the material being a polymer, e.g. polyester, phenolic based polymer, epoxy
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/29198Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
    • H01L2224/29298Fillers
    • H01L2224/29399Coating material
    • H01L2224/294Coating material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/29438Coating material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/29444Gold [Au] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73203Bump and layer connectors
    • H01L2224/73204Bump and layer connectors the bump connector being embedded into the layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/74Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies and for methods related thereto
    • H01L2224/75Apparatus for connecting with bump connectors or layer connectors
    • H01L2224/7525Means for applying energy, e.g. heating means
    • H01L2224/75252Means for applying energy, e.g. heating means in the upper part of the bonding apparatus, e.g. in the bonding head
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/8119Arrangement of the bump connectors prior to mounting
    • H01L2224/81191Arrangement of the bump connectors prior to mounting wherein the bump connectors are disposed only on the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/8119Arrangement of the bump connectors prior to mounting
    • H01L2224/81193Arrangement of the bump connectors prior to mounting wherein the bump connectors are disposed on both the semiconductor or solid-state body and another item or body to be connected to the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/812Applying energy for connecting
    • H01L2224/81201Compression bonding
    • H01L2224/81203Thermocompression bonding, e.g. diffusion bonding, pressure joining, thermocompression welding or solid-state welding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/818Bonding techniques
    • H01L2224/81801Soldering or alloying
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/818Bonding techniques
    • H01L2224/81801Soldering or alloying
    • H01L2224/8182Diffusion bonding
    • H01L2224/81825Solid-liquid interdiffusion
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/818Bonding techniques
    • H01L2224/81801Soldering or alloying
    • H01L2224/8182Diffusion bonding
    • H01L2224/8183Solid-solid interdiffusion
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/83009Pre-treatment of the layer connector or the bonding area
    • H01L2224/83051Forming additional members, e.g. dam structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/8319Arrangement of the layer connectors prior to mounting
    • H01L2224/83192Arrangement of the layer connectors prior to mounting wherein the layer connectors are disposed only on another item or body to be connected to the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01004Beryllium [Be]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01005Boron [B]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01013Aluminum [Al]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/0105Tin [Sn]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01082Lead [Pb]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/0132Binary Alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/014Solder alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/06Polymers
    • H01L2924/0665Epoxy resin
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/06Polymers
    • H01L2924/078Adhesive characteristics other than chemical
    • H01L2924/0781Adhesive characteristics other than chemical being an ohmic electrical conductor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits

Description

【0001】
【発明の属する技術分野】
この発明は、半導体装置の製造方法に関し、詳しくは、フレキシブル配線基板上に半導体チップが接合・搭載された半導体装置の製造方法に関する。
【0002】
【従来の技術】
この発明に関連する従来技術としては、次のようなものが知られている。
(1)Auからなるバンプ電極を有する半導体チップをフレキシブル配線基板上の所定位置に重ね、半導体チップをフレキシブル配線基板に1バンプ電極あたり0.1〜0.3Nの圧力で加圧しつつ400〜450℃の高温で加熱してフレキシブル配線基板の配線パターンと半導体チップのバンプ電極とを熱圧着した後、フレキシブル配線基板と半導体チップの間に熱硬化性樹脂を注入し、注入した樹脂を熱硬化させる半導体装置の製造方法(例えば、特許文献1参照)。
【0003】
(2)フレキシブル基板の表面上に光硬化性または熱硬化性の樹脂を塗布して配線パターンを覆い、塗布された樹脂の上に半導体チップを載置して配線パターンと半導体チップのバンプ電極とを対向させ、半導体チップをフレキシブル基板へ加圧して配線パターンとバンプ電極の間に介在する樹脂をそこから押し出しつつ配線パターンとバンプ電極を接触させ、光照射または150℃以下の低温で加熱することにより樹脂を硬化させる半導体装置の製造方法(例えば、特許文献2参照)。
【0004】
(3)フレキシブル基板の表面上に熱硬化性樹脂を塗布して配線パターンを覆い、塗布された樹脂の上に半導体チップを載置して配線パターンと半導体チップのバンプ電極とを対向させ、通電により発熱するパルス加熱ツールを用いて半導体チップをフレキシブル基板へ加圧し、配線パターンとバンプ電極の間に介在する樹脂をそこから押し出しつつ配線パターンとバンプ電極を接触させ、その加圧状態を維持したままパルス加熱ツールに通電して半導体チップを100〜250℃の低温で加熱し樹脂を硬化させる半導体装置の製造方法(例えば、特許文献3参照)。
【0005】
(4)フレキシブル基板の表面上に紫外線および熱硬化性の樹脂を塗布して配線パターンを覆い、塗布された樹脂の上に半導体チップを載置して配線パターンと半導体チップのバンプ電極とを対向させ、半導体チップをフレキシブル基板へ加圧して配線パターンとバンプ電極の間に介在する樹脂をそこから押し出しつつ配線パターンとバンプ電極を接触させ、その加圧状態を維持したまま樹脂に紫外線を照射して半導体素子周縁部の樹脂を硬化させた後、加熱して樹脂を完全硬化させる半導体装置の製造方法(例えば、特許文献4参照)。
【0006】
【特許文献1】
特開2001−176918号公報
【特許文献2】
特許第1689504号明細書
【特許文献3】
特許第2039510号公報
【特許文献4】
特許第2064463号公報
【0007】
【発明が解決しようとする課題】
フレキシブル配線基板上に半導体チップが接合・搭載された半導体装置としてTCP(Tape Carrier Package)やCOF(Chip On Film)と呼ばれる半導体装置が知られている。
TCPでは、フレキシブル配線基板の一部に配線パターンの先端が梁状に張り出した開口部が形成され、半導体チップは開口部に張り出した配線パターンに支えられるように開口部上に実装される。
これに対しCOFでは、TCPのような開口部が形成されず、半導体チップはフレキシブル配線基板上に実装される。
【0008】
近年、半導体チップに設けられるバンプ電極の多ピン化、ファインピッチ化が進んでおり、COFでもバンプ電極の多ピン化、ファインピッチ化に対応
する必要が生じている。
また、COFでは、半導体チップをフレキシブル配線基板へ実装する際の加圧力により配線パターンが変形し、実装された半導体チップの外縁と配線パターンが接触してしまう現象(以下、「エッジタッチ」という)に対処する必要も生じている。
このため、COFの製造方法において、MBB(Micro Bump Bonding)、NCP(Non Conductive Paste)、ACP(Anisotropic Conductive Paste)と呼ばれる接続・封止方法が用いられるようになっている。
【0009】
これらMBB、NCPおよびACPは、上述の従来技術(1)のように配線パターンとバンプ電極を400〜450℃の高温で熱圧着するのではなく、比較的低温である100〜250℃程度で樹脂を硬化させることにより配線パターンとバンプ電極を固定して接続するものである。
したがって、MBB、NCPおよびACPは、COFの製造方法の中では低温接合の技術に分類される。
【0010】
ところで、COFに対する要求としては、上述のような多ピン化およびエッジタッチへの対応以外に小型化、薄型化および軽量化などの要求もある。
このような小型化、薄型化および軽量化などの要求を同時に満たすには配線パターンの半導体チップと接続される接続部のファインピッチ化、フレキシブル配線基板の基材となる絶縁テープの薄膜化および配線パターンの薄膜化が必要となる。
【0011】
しかしながら、接続部のファインピッチ化、絶縁テープの薄膜化および配線パターンの薄膜化がすすむと、400〜450℃の高温で配線パターンとバンプ電極を熱圧着する上述の従来技術(1)の製造方法では、配線パターンとバンプ電極を位置合わせ、搭載するうえで、フィルム基板の膨張・収縮の影響を大きく受けるようになり、配線パターンとバンプ電極との累積寸法ずれが生じ、配線パターンとバンプ電極との接触面積が十分に確保されず電気的接続状態が悪化する恐れがある。
また、半導体チップを加圧する際の圧力により薄膜化された配線パターンが変形しエッジタッチが生じ易くなる。
【0012】
これに対し低温接合の技術である上述の従来技術(2)〜(4)の製造方法では、半導体チップを比較的低温で加熱するので配線パターンの膨張に起因する累積寸法ずれが生じにくくなる。
また、フレキシブル配線基板上に樹脂を塗布してから半導体チップを載置し、加圧するので、配線パターンが変形しても配線パターンと半導体チップの外縁との間に樹脂が介在することとなりエッジタッチが生じにくくなる。
【0013】
しかしながら、低温接合の技術である従来技術(2)〜(4)の製造方法では、フレキシブル配線基板と半導体チップとの間に樹脂が介在するので、半導体チップをフレキシブル基板へ加圧する際に半導体チップの電極と配線パターンとの間に残留しようとする樹脂によって半導体チップが横滑りし、配線パターンと半導体チップとの位置がずれる恐れがある。また、配線パターンとバンプ電極の間に樹脂が残留して電気的な接続不良を引き起こす恐れもある。
【0014】
また、低温接合であることから、上述の通り配線パターンとバンプ電極との接続は加圧による接触とフレキシブル配線基板と半導体チップの間に介在する樹脂の硬化にのみ頼ることとなる。
このため、配線パターンとバンプ電極との機械的な接続強度が低く、低温と高温が繰り返される環境、あるいは高湿な環境で使用された場合に、フレキシブル基板から半導体チップが剥離し配線パターンとバンプ電極との電気的な接続不良が発生する恐れがある。
詳しくは、温度サイクルによる膨張・収縮が繰り返される環境、あるいは吸湿による膨張が大きい環境で使用された場合、COFを構成するフレキシブル配線基板、樹脂および半導体チップの熱膨張係数の違いからフレキシブル配線基板と樹脂との界面、あるいは、樹脂と半導体チップとの界面で剥離が発生し易くなる。
また、生産効率は良いが、加熱状態で加圧を解除するコンスタント加熱方式は、加圧解除時に電気的な接続不良が発生する恐れがある。
【0015】
この発明はこのような事情を考慮してなされたものであり、配線パターンとバンプ電極との接続信頼性、歩留まり、生産効率を向上させることができる半導体装置の製造方法を提供するものである。
【0016】
【課題を解決するための手段】
この発明は、表面に配線パターンを有するフィルム基板と、表面に電極を有してフィルム基板に実装される半導体チップと、予めフィルム基板あるいは半導体チップに塗布され、半導体チップの搭載後にフィルム基板と半導体チップの間に充填される絶縁性の樹脂とを備え、配線パターンは半導体チップの電極へ向かって先細りとなる断面形状の突起部を有し、その突起部が電極に食い込んで熱圧着されることにより電気的に接続される半導体装置を製造するための方法であって、フィルム基板上に絶縁性樹脂を塗布して突起部を樹脂で覆い、塗布された樹脂の上に半導体チップを載置して電極と突起部を対向させ、半導体チップをフィルム基板へ所定の圧力と温度で加圧・加熱し電極と突起部の間に介在する樹脂を押し出して硬化させると共に突起部を電極に食い込ませて突起部と電極を接続する工程を備え、絶縁性樹脂はその硬化温度が210℃以下であって、電極は金からなり、突起部は錫メッキ又は金メッキが施された導体からなり、半導体チップを樹脂硬化温度付近の温度で加圧、加熱して電極と突起部を接続すると同時に樹脂を硬化させた後、半導体チップを300℃以上に加熱して電極と突起部を熱圧着させ拡散又は合金を生成して接続する半導体装置の製造方法を提供するものである。
【0017】
つまり、この発明による半導体装置の製造方法では、配線パターンが半導体チップの電極へ向かって先細りとなる断面形状の突起部を有する。
このため、半導体装置の製造工程において半導体チップがフィルム基板へ加圧される際に、配線パターンの突起部と電極との間に残留しようとする樹脂を先細りの突起部の先端によって分離除去しつつ突起部を電極に食い込ませることができ、電気的な接続を効果的に行うことができる。
た、突起部と電極との間に残留しようとする樹脂が先細りの突起部の先端によって分離除去されることにより、半導体チップ加圧時の位置ずれが抑制されて突起部と電極との接続信頼性も向上される。
【0018】
また、仮に、半導体装置の製造工程において半導体チップが加熱されることに起因してフィルム基板が膨張し突起部と電極との累積寸法ずれが発生しても、突起部が電極に食い込んで接続されることにより突起部と電極との接触面積は十分に確保され、突起部と電極との接続信頼性が損なわれることはない。
また、仮に、半導体チップが加圧されることに起因して配線パターンが変形しても、フィルム基板と半導体チップとの間に絶縁性の樹脂が介在することによりエッジタッチも防止される。
【0019】
【発明の実施の形態】
この発明による半導体装置の製造方法は、表面に配線パターンを有するフィルム基板と、表面に電極を有してフィルム基板上に実装される半導体チップと、予めフィルム基板あるいは半導体チップに塗布され、半導体チップの搭載後にフィルム基板と半導体チップの間に充填される絶縁性の樹脂とを備え、配線パターンは半導体チップの電極へ向かって先細りとなる断面形状の突起部を有し、その突起部が電極に食い込んで熱圧着されることにより電気的に接続される半導体装置を製造するための方法であって、フィルム基板上に絶縁性樹脂を塗布して突起部を樹脂で覆い、塗布された樹脂の上に半導体チップを載置して電極と突起部を対向させ、半導体チップをフィルム基板へ所定の圧力と温度で加圧・加熱し電極と突起部の間に介在する樹脂を押し出して硬化させると共に突起部を電極に食い込ませて突起部と電極を接続する工程を備え、絶縁性樹脂はその硬化温度が210℃以下であって、電極は金からなり、突起部は錫メッキ又は金メッキが施された導体からなり、半導体チップを樹脂硬化温度付近の温度で加圧、加熱して電極と突起部を接続すると同時に樹脂を硬化させた後、半導体チップを300℃以上に加熱して電極と突起部を熱圧着させ拡散又は合金を生成して接続することを特徴とする。
【0020】
ここで、配線パターンは、Cu、Al、Au、ITOなどの導電材料からなる薄膜を所定のパターンに形成したものを意味する。例えば、厚さ5〜18μm程度の銅箔からなるパターン上に錫メッキや金メッキが施されたものを用いることができる。所定のパターンに形成する方法としては、例えば、エッチングを挙げることができる。
また、フィルム基板は、絶縁材料からなり自由に屈曲させることが可能な薄膜状のものを意味する。例えば、厚さ15〜40μm程度のポリイミド系絶縁テープを用いることができる。
【0021】
また、半導体チップは、半導体基板に集積回路が作り込まれ、表面(フィルム基板との対向面)に配線パターンと電気的に接続するための金からなる電極が形成されたものを意味する。電極は、例えば、バンプ電極であってもよい。
また、絶縁性の樹脂としては、210℃以下の硬化温度を有する熱硬化性樹脂を用いることができ、例えば、エポキシ樹脂、シリコーン樹脂、アクリル樹脂などを用いることができる。また、この発明による半導体装置の製造方法において、これらの樹脂をフィルム基板上に塗布する方法としては、例えば、ディスペンサ法や印刷法などを用いることができる。
【0022】
また、突起部は、配線パターンのうち半導体チップの電極と電気的に接続される部分であって錫メッキ又は金メッキが施され、半導体チップの電極に食い込み易いように半導体チップの電極に向かって先細りとなる断面形状を有している。
このような突起部の形成方法としては、例えば、パターン形成時のエッチングファクタや配線パターン幅の狙い値を調整することで対応することが可能である。
【0023】
この発明による半導体装置の製造方法において、突起部は断面が台形状で先端の幅が電極の最大幅の半分以下であってもよい。
このような構成によれば、半導体装置の製造工程において半導体チップがフィルム基板へ加圧される際に、突起部と電極との間に樹脂が残留せず、より一層分離除去され易くなると共に、突起部が電極に、より一層食い込み易くなり、突起部の機械的な強度も確保される。
【0024】
また、この発明による半導体装置の製造方法において、突起部は電極に電極の高さの平均10%以上食い込んで接続されていてもよい。
このような構成によれば、突起部が半導体チップの電極に確実に食い込んだ状態となるので突起部と電極との接続強度がより一層高められる。
この結果、温度サイクルによる膨張・収縮が繰り返されるような環境、あるいは高湿な環境で使用されても半導体チップがフィルム基板から剥離しずらくなり、配線パターンと電極との接続信頼性をより一層向上させることができる。
【0025】
また、この発明による半導体装置の製造方法において、突起部と電極は熱圧着される。
このような構成によれば、突起部と電極の接続部に突起部の材料と電極の材料との拡散層または合金層が形成されることとなり、突起部と電極はより一層強固に接続される。
この結果、温度サイクルによる膨張・収縮が繰り返されるような環境、あるいは高湿な環境で使用されても半導体チップがフィルム基板から剥離しずらくなり、配線パターンと電極との接続信頼性をより一層向上させることができる。
【0032】
また、この発明による上記製造方法は、半導体チップを約210℃に加熱することにより樹脂を硬化させた後、半導体チップを約300℃以上に加熱することにより電極と突起部を接続する。
このように、半導体チップを加熱する温度を約210℃と約300℃以上の2段階に変化させると、比較的低温である約210℃で樹脂を硬化させることにより突起部と電極を所定の接続位置で固定し、その後、比較的高温である約300℃で加熱することにより突起部と電極との接続部分に突起部の材料と電極の材料との拡散層又は合金層が形成される。
この結果、突起部と電極は所定の位置で強固に接続されることとなり、接続信頼性がより一層向上する。
また、半導体チップが比較的高温である約300℃で加熱されることに起因してフィルム基板が膨張し突起部と電極との累積寸法ずれが発生しやすいが、先ず比較的低温である約210℃で樹脂を硬化させて、突起部と電極を所定の接続位置で固定していること、突起部が電極に食い込んで接続され、突起部と電極との接触面積が十分に確保されていることにより、突起部と電極との接続信頼性が損なわれることはない。
【0033】
また、この発明による上記半導体装置の製造方法において、半導体チップをフィルム基板へ所定の圧力と温度で加圧・加熱する工程は、半導体チップを加圧しながら加熱し、加熱が終了するのと同時に加圧を解除する工程であってもよい。このような製造方法によれば、加圧と加熱が同時に行われるので、半導体装置の生産効率が向上する。
【0034】
ここで、一般的に半導体チップをフィルム基板へ加圧・加熱する加熱ツールとしては、通電により任意の温度に加熱できるパルス加熱ツールと、常に加熱状態にあるコンスタント加熱ツールの2種類がある。
パルス加熱ツールが用いられる場合、一般的に半導体チップはフィルム基板へ加圧された後、加圧状態が維持されたまま同ツールへの通電によって任意の温度に加熱され、所定時間加熱されると同ツールへの通電を止めることにより加圧状態が維持されたまま常温まで冷却され、加圧状態が解除される。
これに対し、コンスタント加熱ツールが用いられる場合、半導体チップは加熱されながらフィルム基板へ加圧され、所定時間加圧、加熱されると半導体チップは同時に加熱、及び加圧が解除される。
【0035】
生産効率を向上させるという観点からすれば、加圧と加熱が同時に行われるコンスタント加熱ツールが有利であるが、従来の半導体装置では加熱状態のまま加圧を解除すると半導体チップの電極がフィルム基板の配線パターンから剥離する恐れがあり、コンスタント加熱ツールを採用することは難しかった。
しかしながら、この発明では上述の通り、配線パターンの突起部を電極に食い込ませて接続するので、突起部と電極との機械的な接続強度が従来よりも改善される。
このため、半導体チップが加熱状態のまま加圧を解除しても半導体チップの電極がフィルム基板の配線パターンから剥離する恐れがなく、従来は採用が難しかったコンスタント加熱ツールを採用して生産効率を向上させることができる。
【0036】
また、この発明による上記製造方法において、絶縁性樹脂は導電性粒子を含んでいてもよい。
絶縁性樹脂として導電性粒子を含んだものを用いると、配線パターンの突起部と電極はそれらの接続部界面に導電性粒子が食い込んだ状態で接続される。
このため、仮に突起部と電極の界面に樹脂が残留したとしても突起部と電極は導電性粒子を介して電気的に接続されることとなり、接続信頼性がより一層高められる。
なお、導電性粒子としては、金属微細粉末を用いることができ、例えば、粒径約3〜10μm程度の金コート樹脂粒子、ニッケル粒子などを用いることができる。
【0037】
【実施例】
以下にこの発明の実施例について図面に基づいて詳細に説明する。なお、以下に説明する複数の実施例において、同じ部材には同じ符号を用いて説明する。
【0038】
実施例1
この発明の実施例1によるCOF半導体装置の構成について図1および図2に基づいて説明する。図1は実施例1によるCOF半導体装置の概略的な構成を示す説明図、図2は図1のA−A断面図である。
図1および図2に示されるように、この発明の実施例1によるCOF半導体装置10は、表面に配線パターン2を有するフィルム基板1と、表面にバンプ電極6を有してフィルム基板1上に実装される半導体チップ3と、フィルム基板1と半導体チップ3の間に充填される絶縁性の樹脂7とを備え、配線パターン2は半導体チップ3の電極6へ向かって先細りとなる断面形状の突起部4を有し、その突起部4は電極6に食い込んで電気的に接続されている。
【0039】
ここで、フィルム基板1は厚さ約15〜40μmのポリイミド系絶縁テープからなり、自由に折り曲げることが可能である。
また、フィルム基板1上に形成される配線パターン2は、厚さ約5〜18μmの銅箔からなるパターン上に錫メッキや金メッキ等(図示せず)が施されている。
配線パターン2のうち、半導体チップ3の実装領域、及び外部接続用コネクタ部を除く領域はソルダーレジスト5で覆われ絶縁状態が確保されている。
【0040】
配線パターン2のうち、突起部4は例えば、その台形状断面の下底側の幅W1が約10±4μm、上底側の幅W2が約4±3μmのように極めて先細りの形状となっている。
一方、バンプ電極6はAu等からなり、例えば幅W3が約15μm、高さが約15μm程度である。突起部4はバンプ電極6に平均2μm食い込んで接続されている。
【0041】
以下、実施例1によるCOF半導体装置10の製造方法について図3〜図7に基づいて説明する。図3〜図7は実施例1によるCOF半導体装置の製造工程を示す工程図である。
まず、図3(a)および図3(b)に示されるように、配線パターン2が形成されたフィルム基板1を用意する。配線パターン2のうち、半導体チップ3(図5参照)が実装される領域は配線パターン2の突起部4が露出しているが、その他の領域はソルダーレジスト5で覆われている。
【0042】
次に、図4(a)および図4(b)に示されるように、半導体チップ3が実装される領域に絶縁性の樹脂7(エポキシ樹脂、シリコーン樹脂、アクリル樹脂等)を厚さ約10〜50μm程度に塗布する。
次に、図5(a)および図5(b)に示されるように、半導体チップ3を塗布された樹脂7上に位置合わせして載置し、配線パターンの突起部4と半導体チップ3のバンプ電極6とを樹脂7を介して対向させる。
【0043】
次に、図6(a)および図6(b)に示されるように、通電により任意の温度に加熱可能なパルス加熱ツール100を用いて半導体チップ3をフィルム基板1へ約250×10-4gf/μm2程度の圧力で加圧する。この際、配線パターンの突起部4とバンプ電極6の間に残留しようとする樹脂7は先細の突起部4によってそこから容易に押し出され、突起部4とバンプ電極6はそれらの間に樹脂7を残留させることなく接触する。その後、さらに加圧状態が維持されることにより、バンプ電極6に接触した突起部4はその先細の形状に起因してバンプ電極6にある程度食い込み、突起部4とバンプ電極6の位置決めがなされる。
【0044】
その後、加圧状態を維持したままパルス加熱ツール100に通電して半導体チップ3を230〜250℃程度で約1〜5秒程度加熱し、樹脂を硬化させる。同時に配線パターンの突起部4はバンプ電極6に完全に食い込み、接続がほぼ完了する。
その後、図7(a)および図7(b)に示されるように、パルス加熱ツール100への通電を止め、パルス加熱ツール100の温度を常温付近まで下げてから加圧状態を解除することにより、図1および図2に示されるCOF半導体装置10を得る。
【0045】
実施例2
実施例2は実施例1の製造方法を部分的に変更して実施例1と同一の半導体装置10(図1および図2参照)を製造するものである。
実施例2の製造方法は、実施例1の製造方法に対して半導体チップ3の加圧・加熱工程を変更したものである。
したがって、半導体チップ3を位置合わせして樹脂7上に載置するまでの工程(図3〜5参照)については説明を省略し、半導体チップ3を加圧・加熱する工程についてのみ図8および図9に基づいて説明する。
【0046】
実施例2では、図8(a)および図8(b)に示されるように、常に加熱状態にあるコンスタント加熱ツール200を用いて半導体チップ3をフィルム基板1へ約250×10-4gf/μm2程度の圧力で加圧しつつ、半導体チップ3を230〜250℃程度で約1〜5秒程度加熱する。
その後、図9(a)および図9(b)に示されるように、コンスタント加熱ツール200による加圧状態を解除し図1および図2に示されるCOF半導体装置10を得る。つまり、実施例2では加圧と加熱が常に同時に行われ、半導体チップ3の冷却を待つことなく加圧状態が解除される。このため、実施例1の製造方法よりも生産効率を向上させることができる。
【0047】
実施例3
この発明の実施例3によるCOF半導体装置の構成について図10に基づいて説明する。図10は実施例3によるCOF半導体装置の要部拡大図である。
図10に示されるように、実施例3によるCOF半導体装置は、配線パターン2の突起部4とバンプ電極6との接続部にそれらの材料の合金層38が形成され、接続信頼性がより一層向上している。その他の構成は実施例1又は実施例2による半導体装置10(図1および図2参照)と同一である。
実施例3による半導体装置の製造方法は、実施例1の製造方法に対して半導体チップ3の加圧・加熱工程を変更したものである。
したがって、半導体チップ3を位置合わせして樹脂7上に載置するまでの工程(図3〜5参照)については説明を省略し、半導体チップ3を加圧・加熱する工程についてのみ図11〜13に基づいて説明する。
【0048】
実施例3では、図11(a)および図11(b)に示されるように、パルス加熱ツール100を用いて半導体チップ3をフィルム基板1へ約250×10-4gf/μm2程度の圧力で加圧しつつ、半導体チップ3を約210℃程度で約1〜5秒程度加熱し、配線パターン2の突起部4とバンプ電極6とを接続すると共に樹脂7を硬化させる。
次に、図12(a)および図12(b)に示されるように、パルス加熱ツール100の加熱温度を例えば300℃程度に昇温して突起部4とバンプ電極6とを接続している金属材料間に拡散層又は合金層38を形成する。
その後、図13(a)および図13(b)に示されるように、パルス加熱ツール100による加圧状態を解除し実施例3によるCOF半導体装置を得る。
尚、上記パルス加熱ツール100の代わりに、例えば210℃と300℃に設定した2種類のコンスタント加熱ツール200を使用して、上記パルス加熱ツール100を使用した場合と同様に2段階の加熱を行っても、上記と同様のCOF半導体装置が得られる。この場合は、加圧と加熱が同時に行われる。
【0049】
実施例4
この発明の実施例4によるCOF半導体装置の構成について図14および図15に基づいて説明する。図14は実施例4によるCOF半導体装置の概略的な構成を示す説明図、図15は図14のB−B断面図である。
図14および図15に示されるように、実施例4によるCOF半導体装置40は、樹脂47に導電性粒子49が分散されており、この導電性粒子49が配線パターン2の突起部4とバンプ電極6との接続部の界面に食い込むことにより、接続信頼性がより一層向上している。その他の構成は実施例1又は実施例2による半導体装置10(図1および図2参照)と同一である。
実施例4による半導体装置40の製造方法は、実施例1又は実施例2の製造方法と同一であるが、導電性粒子49を分散させた樹脂47(エポキシ樹脂、シリコーン樹脂、アクリル樹脂等)を用いる点のみが異なる。
【0050】
【発明の効果】
この発明によれば、配線パターンが半導体チップの電極へ向かって先細りとなる断面形状の突起部を有するので、半導体装置の製造工程において半導体チップがフィルム基板へ加圧・加熱される際に、突起部と電極との間に残留しようとする樹脂を先細りの突起部の先端によって分離除去しつつ突起部を電極に食い込ませることができ、電気的な接続を効果的に行うことができる。
更には、比較的低温である絶縁性樹脂の硬化温度付近で当該絶縁性樹脂を硬化させて突起部と電極を所定の接続位置で固定した後、300℃以上に加熱して突起部と電極を熱圧着させ拡散又は合金を生成して接続するので、突起部と電極を所定の位置で強固に接続することができ、接続信頼性がより一層向上する。
【図面の簡単な説明】
【図1】この発明の実施例1によるCOF半導体装置の概略的な構成を示す説明図である。
【図2】図1に示されるCOF半導体装置のA−A断面図である。
【図3】この発明の実施例1によるCOF半導体装置の製造工程を示す工程図であり、同図において(a)と(b)は同工程における概略的な構成(図1に対応)と断面(図2に対応)をそれぞれ示している。
【図4】この発明の実施例1によるCOF半導体装置の製造工程を示す工程図であり、同図において(a)と(b)は同工程における概略的な構成(図1に対応)と断面(図2に対応)をそれぞれ示している。
【図5】この発明の実施例1によるCOF半導体装置の製造工程を示す工程図であり、同図において(a)と(b)は同工程における概略的な構成(図1に対応)と断面(図2に対応)をそれぞれ示している。
【図6】この発明の実施例1によるCOF半導体装置の製造工程を示す工程図であり、同図において(a)と(b)は同工程における概略的な構成(図1に対応)と断面(図2に対応)をそれぞれ示している。
【図7】この発明の実施例1によるCOF半導体装置の製造工程を示す工程図であり、同図において(a)と(b)は同工程における概略的な構成(図1に対応)と断面(図2に対応)をそれぞれ示している。
【図8】この発明の実施例2によるCOF半導体装置の製造工程を示す工程図であり、同図において(a)と(b)は同工程における概略的な構成(図1に対応)と断面(図2に対応)をそれぞれ示している。
【図9】この発明の実施例2によるCOF半導体装置の製造工程を示す工程図であり、同図において(a)と(b)は同工程における概略的な構成(図1に対応)と断面(図2に対応)をそれぞれ示している。
【図10】この発明の実施例3によるCOF半導体装置の要部拡大図である。
【図11】この発明の実施例3によるCOF半導体装置の製造工程を示す工程図であり、同図において(a)と(b)は同工程における概略的な構成(図1に対応)と断面(図2に対応)をそれぞれ示している。
【図12】この発明の実施例3によるCOF半導体装置の製造工程を示す工程図であり、同図において(a)と(b)は同工程における概略的な構成(図1に対応)と断面(図2に対応)をそれぞれ示している。
【図13】この発明の実施例3によるCOF半導体装置の製造工程を示す工程図であり、同図において(a)と(b)は同工程における概略的な構成(図1に対応)と断面(図2に対応)をそれぞれ示している。
【図14】この発明の実施例4によるCOF半導体装置の概略的な構成を示す説明図である。
【図15】図14に示されるCOF半導体装置のB−B断面図である。
【符号の説明】
1・・・フィルム基板
2・・・配線パターン
3・・・半導体チップ
4・・・突起部
5・・・ソルダーレジスト
6・・・バンプ電極
7・・・樹脂
10・・・COF半導体装置

Claims (4)

  1. 表面に配線パターンを有するフィルム基板と、表面に電極を有してフィルム基板に実装される半導体チップと、予めフィルム基板あるいは半導体チップに塗布され、半導体チップの搭載後にフィルム基板と半導体チップの間に充填される絶縁性の樹脂とを備え、配線パターンは半導体チップの電極へ向かって先細りとなる断面形状の突起部を有し、その突起部が電極に食い込んで熱圧着されることにより電気的に接続される半導体装置を製造するための方法であって、フィルム基板上に絶縁性樹脂を塗布して突起部を樹脂で覆い、塗布された樹脂の上に半導体チップを載置して電極と突起部を対向させ、半導体チップをフィルム基板へ所定の圧力と温度で加圧・加熱し電極と突起部の間に介在する樹脂を押し出して硬化させると共に突起部を電極に食い込ませて突起部と電極を接続する工程を備え、絶縁性樹脂はその硬化温度が210℃以下であって、電極は金からなり、突起部は錫メッキ又は金メッキが施された導体からなり、半導体チップを樹脂硬化温度付近の温度で加圧、加熱して電極と突起部を接続すると同時に樹脂を硬化させた後、半導体チップを300℃以上に加熱して電極と突起部を熱圧着させ拡散又は合金を生成して接続する半導体装置の製造方法。
  2. 半導体チップをフィルム基板へ所定の圧力と温度で加圧・加熱する工程は、半導体チップを加圧と同時に加熱し、加熱が終了するのと同時に加圧を解除する工程である請求項に記載の半導体装置の製造方法。
  3. 半導体チップをフィルム基板へ所定の圧力と温度で加圧・加熱する工程は、半導体チップを加圧した後に加熱し、加熱を終了した後に加圧を解除する工程である請求項に記載の半導体装置の製造方法。
  4. 絶縁性樹脂が導電性粒子を含んでなる請求項のいずれか1つに記載の半導体装置の製造方法。
JP2003139023A 2003-05-16 2003-05-16 半導体装置の製造方法 Expired - Fee Related JP4056424B2 (ja)

Priority Applications (5)

Application Number Priority Date Filing Date Title
JP2003139023A JP4056424B2 (ja) 2003-05-16 2003-05-16 半導体装置の製造方法
US10/839,334 US7053494B2 (en) 2003-05-16 2004-05-06 Semiconductor device and production method therefor
TW093112976A TWI238448B (en) 2003-05-16 2004-05-07 Semiconductor device and production method therefor
KR1020040034221A KR100788076B1 (ko) 2003-05-16 2004-05-14 반도체 장치 및 그 제조 방법
CNB2004100447543A CN100353533C (zh) 2003-05-16 2004-05-17 半导体器件及其制造方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2003139023A JP4056424B2 (ja) 2003-05-16 2003-05-16 半導体装置の製造方法

Publications (2)

Publication Number Publication Date
JP2004342903A JP2004342903A (ja) 2004-12-02
JP4056424B2 true JP4056424B2 (ja) 2008-03-05

Family

ID=33410819

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2003139023A Expired - Fee Related JP4056424B2 (ja) 2003-05-16 2003-05-16 半導体装置の製造方法

Country Status (5)

Country Link
US (1) US7053494B2 (ja)
JP (1) JP4056424B2 (ja)
KR (1) KR100788076B1 (ja)
CN (1) CN100353533C (ja)
TW (1) TWI238448B (ja)

Families Citing this family (29)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6281466B1 (en) * 1999-06-28 2001-08-28 Newcor, Inc. Projection welding of an aluminum sheet
US7235886B1 (en) 2001-12-21 2007-06-26 Intel Corporation Chip-join process to reduce elongation mismatch between the adherents and semiconductor package made thereby
US20030116860A1 (en) * 2001-12-21 2003-06-26 Biju Chandran Semiconductor package with low resistance package-to-die interconnect scheme for reduced die stresses
JP2005019815A (ja) * 2003-06-27 2005-01-20 Seiko Epson Corp 半導体装置およびその製造方法、回路基板ならびに電子機器
JP2005195690A (ja) * 2003-12-26 2005-07-21 Toshiba Corp 金属含有樹脂粒子、樹脂粒子、及び電子回路の製造方法
JP3833669B2 (ja) 2004-04-08 2006-10-18 シャープ株式会社 半導体装置および半導体装置の製造方法
US6977213B1 (en) * 2004-08-27 2005-12-20 Taiwan Semiconductor Manufacturing Company, Ltd. IC chip solder bump structure and method of manufacturing same
JP2006294665A (ja) * 2005-04-06 2006-10-26 Sharp Corp 半導体装置及びその製造方法
US7767493B2 (en) 2005-06-14 2010-08-03 John Trezza Post & penetration interconnection
US7838997B2 (en) 2005-06-14 2010-11-23 John Trezza Remote chip attachment
US7786592B2 (en) * 2005-06-14 2010-08-31 John Trezza Chip capacitive coupling
US8456015B2 (en) 2005-06-14 2013-06-04 Cufer Asset Ltd. L.L.C. Triaxial through-chip connection
US7946331B2 (en) 2005-06-14 2011-05-24 Cufer Asset Ltd. L.L.C. Pin-type chip tooling
US7687400B2 (en) 2005-06-14 2010-03-30 John Trezza Side stacking apparatus and method
JP2007150089A (ja) * 2005-11-29 2007-06-14 Matsushita Electric Ind Co Ltd 配線基板及びその製造方法ならびに半導体装置
US7534715B2 (en) * 2005-12-29 2009-05-19 Intel Corporation Methods including fluxless chip attach processes
RU2441298C2 (ru) * 2006-06-26 2012-01-27 Конинклейке Филипс Электроникс, Н.В. Межсоединение методом перевернутого кристалла на основе сформированных соединений
JP4316627B2 (ja) * 2007-03-07 2009-08-19 三井金属鉱業株式会社 フレキシブル配線基材並びに半導体装置及びその製造方法
EP1973158B1 (de) 2007-03-23 2016-03-16 Delphi International Operations Luxembourg S.à r.l. Elektronisches Bauteil
JP5353153B2 (ja) * 2007-11-09 2013-11-27 パナソニック株式会社 実装構造体
JP2010034423A (ja) * 2008-07-30 2010-02-12 Fujitsu Ltd 加圧加熱装置及び方法
US8011947B2 (en) * 2009-08-12 2011-09-06 Giga-Byte Technology Co., Ltd. HDMI assembly and HDMI port for the same
US20110169158A1 (en) * 2010-01-14 2011-07-14 Qualcomm Incorporated Solder Pillars in Flip Chip Assembly
TWI562312B (en) * 2014-03-24 2016-12-11 Chipmos Technologies Inc Chip-on-film package structure
JP6628031B2 (ja) * 2015-11-04 2020-01-08 ローム株式会社 電子部品
US10586716B2 (en) * 2017-06-09 2020-03-10 Advanced Semiconductor Engineering, Inc. Semiconductor device package
WO2020079744A1 (ja) * 2018-10-16 2020-04-23 株式会社Fuji 回路形成方法
CN110418512A (zh) * 2019-08-02 2019-11-05 合肥奕斯伟材料技术有限公司 一种提升COF Film耐折性的制作方法
JP6864875B2 (ja) * 2019-08-30 2021-04-28 日亜化学工業株式会社 発光モジュール及びその製造方法

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6468504A (en) 1987-09-03 1989-03-14 Susumu Suzuki Production of working glove
JPH0713934B2 (ja) 1988-07-29 1995-02-15 株式会社村田製作所 コンデンサブロック
JP2669541B2 (ja) 1988-08-31 1997-10-29 株式会社日立製作所 検体検査装置
JPH0797597B2 (ja) * 1989-06-02 1995-10-18 松下電器産業株式会社 半導体装置
JP3610999B2 (ja) * 1996-06-07 2005-01-19 松下電器産業株式会社 半導体素子の実装方法
TW434646B (en) * 1997-11-21 2001-05-16 Rohm Co Ltd Semiconductor device and method for making the same
KR19990069950A (ko) * 1998-02-16 1999-09-06 윤종용 플립칩본딩구조 및 이를 이용한 솔더범프의 제조방법
JP3570271B2 (ja) 1999-02-22 2004-09-29 オムロン株式会社 半導体センサ及びその製造方法
JP3494940B2 (ja) 1999-12-20 2004-02-09 シャープ株式会社 テープキャリア型半導体装置、その製造方法及びそれを用いた液晶モジュール
JP3732378B2 (ja) * 2000-03-03 2006-01-05 新光電気工業株式会社 半導体装置の製造方法
KR100791575B1 (ko) * 2001-12-26 2008-01-03 삼성전자주식회사 테이프캐리어형 반도체 장치

Also Published As

Publication number Publication date
JP2004342903A (ja) 2004-12-02
KR20040099152A (ko) 2004-11-26
CN1601729A (zh) 2005-03-30
TWI238448B (en) 2005-08-21
TW200426903A (en) 2004-12-01
US20040227256A1 (en) 2004-11-18
US7053494B2 (en) 2006-05-30
CN100353533C (zh) 2007-12-05
KR100788076B1 (ko) 2007-12-21

Similar Documents

Publication Publication Date Title
JP4056424B2 (ja) 半導体装置の製造方法
US6518649B1 (en) Tape carrier type semiconductor device with gold/gold bonding of leads to bumps
WO2010070806A1 (ja) 半導体装置とフリップチップ実装方法およびフリップチップ実装装置
WO2006004672A1 (en) Components with posts and pads
KR100376336B1 (ko) 반도체 장치 및 그의 제조 방법
JPH0158864B2 (ja)
JPH0997816A (ja) 半導体装置の実装方法および実装構造
JP2008192984A (ja) 半導体装置及びその製造方法
JP5827043B2 (ja) 電子部品の実装方法
JP3833669B2 (ja) 半導体装置および半導体装置の製造方法
JP4479582B2 (ja) 電子部品実装体の製造方法
JP3509642B2 (ja) 半導体装置の実装方法および実装構造
JP2003209342A (ja) 配線基板の製造方法及び配線基板
JP2004247621A (ja) 半導体装置およびその製造方法
JP3552660B2 (ja) 半導体装置の製造方法
JP2002016104A (ja) 半導体装置の実装方法および半導体装置実装体の製造方法
JP2004253529A (ja) 半導体装置及びその製造方法
JP3494357B2 (ja) 半導体装置
JP3383774B2 (ja) 半導体素子の実装方法
JP2000223534A (ja) 半導体実装装置及び半導体チップの実装方法
JP2005026636A (ja) 半導体装置及びその製造方法
JP2004253598A (ja) 電子部品の実装方法
JP3051617B2 (ja) 半導体装置の製造方法
JPH11176878A (ja) 半導体装置、その製造方法および実装方法
JP3598058B2 (ja) 回路基板

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20050810

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20070227

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20070306

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20070426

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20071204

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20071211

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

Ref document number: 4056424

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101221

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101221

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111221

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111221

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121221

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121221

Year of fee payment: 5

S531 Written request for registration of change of domicile

Free format text: JAPANESE INTERMEDIATE CODE: R313531

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees