JP3406508B2 - 表示装置および表示方法 - Google Patents

表示装置および表示方法

Info

Publication number
JP3406508B2
JP3406508B2 JP08199498A JP8199498A JP3406508B2 JP 3406508 B2 JP3406508 B2 JP 3406508B2 JP 08199498 A JP08199498 A JP 08199498A JP 8199498 A JP8199498 A JP 8199498A JP 3406508 B2 JP3406508 B2 JP 3406508B2
Authority
JP
Japan
Prior art keywords
scanning signal
signal line
switch element
gate
voltage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP08199498A
Other languages
English (en)
Other versions
JPH11281957A (ja
Inventor
俊洋 柳
秀樹 森井
英利 宮田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Family has litigation
First worldwide family litigation filed litigation Critical https://patents.darts-ip.com/?family=13762036&utm_source=google_patent&utm_medium=platform_link&utm_campaign=public_patent_search&patent=JP3406508(B2) "Global patent litigation dataset” by Darts-ip is licensed under a Creative Commons Attribution 4.0 International License.
Priority to JP08199498A priority Critical patent/JP3406508B2/ja
Application filed by Sharp Corp filed Critical Sharp Corp
Priority to US09/275,063 priority patent/US6359607B1/en
Publication of JPH11281957A publication Critical patent/JPH11281957A/ja
Priority to US10/037,804 priority patent/US6867760B2/en
Application granted granted Critical
Publication of JP3406508B2 publication Critical patent/JP3406508B2/ja
Priority to US10/883,375 priority patent/US7027024B2/en
Priority to US11/237,827 priority patent/US7304626B2/en
Priority to US11/898,559 priority patent/US7696969B2/en
Priority to US12/659,018 priority patent/US8035597B2/en
Priority to US13/137,610 priority patent/US8217881B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/066Waveforms comprising a gently increasing or decreasing portion, e.g. ramp
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0204Compensation of DC component across the pixels in flat panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0219Reducing feedthrough effects in active matrix panels, i.e. voltage changes on the scan electrode influencing the pixel voltage due to capacitive coupling
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0223Compensation for problems related to R-C delay and attenuation in electrodes of matrix panels, e.g. in gate electrodes or on-substrate video signal electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、マトリクス型液晶
表示装置等の表示装置および表示方法に係り、特に表示
画素ごとにスイッチ素子として例えば薄膜トランジタが
配設された液晶表示装置等の表示装置および表示方法に
関するものである。
【0002】
【従来の技術】液晶表示装置は、テレビやグラフィック
ディスプレイ等の表示素子として盛んに用いられてい
る。その中でも、特に表示画素毎に薄膜トランジスタ
(Thin Film Transistor、以下、TFTと称す)等のス
イッチ素子が設けられた液晶表示装置は、表示画素数が
増大しても隣接表示画素間でのクロストークのない優れ
た表示画像を得ることができるため、特に注目を集めて
いる。
【0003】このような液晶表示装置は、図9に示す様
に液晶表示パネル1及び駆動回路部とからその主要部が
構成されており、液晶表示パネルは一対の電極基板間に
液晶組成物が保持され、各電極基板の外表面にはそれぞ
れ偏光板が貼り付けられている。
【0004】一方の電極基板であるTFTアレイ基板
は、ガラスなどの透明な絶縁性基板100上に複数本の
信号線S(1)、S(2)、…S(i)、…S(N)、
及び走査信号線G(1)、G(2)…G(j)、…G
(M)、がマトリクス状に形成されている。そして、こ
れら信号線と走査信号線との交差部ごとに、画素電極1
03に接続されたTFTからなるスイッチ素子102が
形成されており、これらの上をほぼ全面にわたって覆う
ように配向膜が設置されて、TFTアレイ基板が形成さ
れている。
【0005】一方、他の電極基板である対向基板は、T
FTアレイ基板と同様にガラスなどの透明な絶縁性基板
上に、全面にわたって対向電極101、配向膜が順次積
層されて成っている。そして、このようにして構成され
る液晶表示パネルの各走査信号線に接続される走査信号
線駆動回路300、各信号線に接続される信号線駆動回
路200、及び対向電極に接続される対向電極駆動回路
COMによって上記駆動回路部は構成されている。
【0006】走査信号線駆動回路(ゲートドライバ)3
00は、例えば、図10に示すように、カスケード接続
されたM個のフリップフロップから成るシフトレジスタ
部3aと、各フリップフロップからの出力に応じて切り
替わる選択スイッチ3bとによって構成されている。
【0007】各選択スイッチ3bの一方の入力端子VD
1には、TFT102(図9参照)をオン状態にするに
十分なゲートオン電圧Vghが入力され、他方の入力端
子VD2には、TFT102をオフ状態にするに十分な
ゲートオフ電圧Vglが入力されている。従って、クロ
ック信号(SCK)によってデータ信号(GSP)はフ
リップフロップを順次転送され、選択スイッチ3bへ順
次出力される。これに応答して選択スイッチ3bはTF
Tをオン状態にするVghの電圧を一走査期間(TH)
選択して走査信号線105に出力した後、走査信号線1
05にはTFTをオフ状態にするVgl電圧をそれぞれ
出力する。この動作により、信号線駆動回路200から
各々の信号線104(図9参照)に出力された映像信号
を、対応した各々の画素に書き込むことが可能となる。
【0008】図11は、画素容量C1cと補助容量Cs
とが対向電極駆動回路COMの対向電位VCOMに並列
に接続されている構成の1表示画素P(i,j)の等価
回路を示す。図中、CgdはTFTのゲート−ドレイン
間の寄生容量を示す。
【0009】図12は、従来の液晶表示装置の駆動波形
図を示している。図12中、Vgは1走査信号線の波形
を示し、Vsは1信号線の波形を示し、Vdはドレイン
波形を示す。
【0010】ここで、図9、図11、及び図12を参照
しながら、従来の駆動方法を説明する。なお、液晶は、
焼き付け残像や、表示劣化を防ぐために交流駆動を必要
とすることは広く知られており、以下に説明する従来駆
動方法も上記交流駆動の1種であるフレーム反転駆動を
用いて説明する。
【0011】図12に示すように、第1フィールド(T
F1)で1表示画素P(i,j)のTFTのゲート電極
g(i,j)(図9参照)に走査信号線駆動回路300
から図12に示すように走査電圧Vghが印加される
と、このTFTはオン状態となり、信号線駆動回路20
0からの映像信号電圧VspがTFTのソース電極、及
びドレイン電極を介して画素電極に書き込まれ、次フィ
ールド(TF2)で走査電圧Vghが印加されるまで画
素電極は図12に示すように画素電位Vdpを保持す
る。そして、対向電極は対向電極駆動回路COMによっ
て所定の対向電位VCOMに設定されているため、画素
電極と対向電極とによって保持される液晶組成物は画素
電位Vdpと対向電位VCOMとの電位差に応じて応答
し、画像表示が行われる。
【0012】同様に、第2フィールド(TF2)で1表
示画素P(i,j)のTFTのゲート電極g(i,j)
に走査信号線駆動回路300から図12に示すように走
査電圧Vghが印加されると、このTFTはオン状態と
なり、信号線駆動回路200からの映像信号電圧Vsn
が画素電極に書き込まれ、画素電位Vdnを保持し、液
晶組成物は画素電位Vdnと対向電位VCOMとの電位
差に応じて応答し、画像表示が行われ、且つ、液晶交流
駆動が実現される。
【0013】また、図11に示したように、TFTのゲ
ート−ドレイン間には、構成上、寄生容量Cgdが必然
的に形成されるため、図12に示すように、走査電圧V
ghの立ち下がり時に、画素電位Vdには寄生容量Cg
dに起因するレベルシフトΔVdが生じる。このように
TFTに必然的に形成される寄生容量Cgdに起因して
画素電位Vdに生じるレベルシフト△Vdは、走査信号
の非走査時電圧(TFTのオフ時電圧)をVglとする
と、△Vd=Cgd・(Vgh−Vgl)/(C1c+
Cs+Cgd)となり、表示画像にフリッカや表示劣化
等を生じさせるといった問題を引き起こしてしまうた
め、一層の高精細、高品位を指向する液晶表示装置にと
っては全く好ましくない。
【0014】そこで従来では、例えば対向電極に寄生容
量Cgdに起因するレベルシフトΔVdを予め低減させ
るように対向電位VCOMにバイアスすることなどが考
えられている。
【0015】
【発明が解決しようとする課題】しかしながら、上記従
来の技術では、図9に示すようにガラスなどの透明な絶
縁性基板100上に形成された走査信号線G(1)、G
(2)、…G(j)、…G(M)は、信号遅延伝播のな
い理想配線で形成することは難しく、ある程度信号伝播
遅延が生じる信号遅延経路である。
【0016】図14は、1本の走査信号線G(j)の信
号伝播遅延に着目した場合の伝播等価回路である。図1
4中、rg1、rg2、rg3、…rgNは、主に、走
査信号線を形成する配線材料の抵抗成分、及び配線幅、
配線長による抵抗成分を示すものである。また、cg
1、cg2、cg3、…cgNは、構成上、走査信号線
と容量結合関係にある各種寄生容量を示すものであり、
たとえば、信号線と交差することによって生じるクロス
容量などで構成される。このように走査信号線は、分布
定数型の信号遅延伝播経路になっている。
【0017】図15は、走査信号線に上記走査信号線駆
動回路300から入力された走査信号VG(j)が走査
信号線の上述した信号遅延伝播特性によりパネル内部で
なまっていく様子を示したものである。図15中、波形
Vg(1,j)は走査信号線駆動回路300の出力直後
のg(1,j)付近の波形であり、波形なまりは殆ど無
い。これに対して、同図中、波形Vg(N,j)は走査
信号線終端部g(N,j)付近の波形で上記走査信号線
の信号遅延伝播特性により波形がなまっている。波形な
まりにより、単位時間当りの変化量SyNが発生してい
る。
【0018】また、TFTは、完全なON/OFFスイ
ッチではなく、図13に示すようなV−I特性(ゲート
電圧−ドレイン電流特性)をもっている。図13中、横
軸はTFTのゲートに印加される電圧を示し、縦軸はド
レイン電流を示す。通常、走査パルスは、TFTをオン
状態にするのに十分な電圧レベルVghと、TFTをオ
フするのに十分なVglとの2電圧レベルとにより構成
されているが、図示するようにTFTのしきい値VTか
らVghレベルまでに中間的なオン領域(リニア領域)
が存在する。
【0019】したがって、図15に示すように、走査信
号線駆動回路300の出力直後のg(1,j)に位置す
る画素では、走査信号のVghからVglへの立ち下が
りが瞬時に立ち下がるので、上記TFTのリニア領域の
特性が影響せず、上述の寄生容量Cgdに起因して、画
素電位Vd(1,j)に生じるレベルシフト△Vd
(1)は、△Vd(1)=Cgd・(Vgh−Vgl)
/(C1c+Cs+Cgd)と近似できる。
【0020】ところが、走査信号線終端部g(N,j)
付近に位置する画素では走査信号の立ち下がりがなまっ
ているため、上記TFTのリニア領域の特性が影響し、
走査信号がVghからTFTのしきい値レベルVT付近
まで立ち下がる間はTFTがリニア状態でオンのため寄
生容量Cgdに起因する画素電位Vdに生じるレベルシ
フトは発生せず、走査信号が更にしきい値レベルVT付
近からVglに変化する領域において、上述した寄生容
量Cgdに起因して画素電位Vd(N,j)に生じるレ
ベルシフトΔVd(N)が発生する。したがって、レベ
ルシフトΔVd(N)は、△Vd(N)<Cgd・(V
gh−Vgl)/(C1c+Cs+Cgd)となり、Δ
Vd(1)>△Vd(N)を満足する。
【0021】このように、このパネル内での寄生容量C
gdに起因して画素電位Vdに生じるレベルシフト△V
dのズレは表示面内で均一でなく、画面の大型化、高精
細化によって、無視できなくなる。したがって、従来方
式の対向電圧のバイアス方法では表示面内のレベルシフ
トの不均一を吸収できず、各画素を最適交流駆動できな
いので、フリッカの発生や、DC成分印加による焼き付
け残像などの不具合を招来することになる。
【0022】本発明は、上記従来の問題点に鑑みなされ
たものであって、その目的は、寄生容量に起因して生じ
る画素電位の変動に伴うフリッカ等の発生を十分に低減
させ、高精細、高品位な表示画像が得られる表示装置お
よび表示方法を提供することにある。
【0023】また、本発明の他の目的は、ガラスなどの
透明な絶縁性基板上に形成された配線は、信号遅延のな
い理想配線経路でなく、ある程度信号遅延が生じる信号
遅延経路であるため、そのことによって生じる表示不均
一をキャンセルし、且つ、寄生容量に起因して画素電位
に生じるレベルシフトを小さく均一にし、高品位な表示
画像が得られる表示装置および表示方法を提供すること
にある。
【0024】
【課題を解決するための手段】請求項1に係る発明の表
示装置は、上記課題を解決するために、複数の画素電極
に各映像信号線を介して入力されたデータ信号をスイッ
チ素子を介して供給し、該各映像信号線に交差し前記ス
イッチ素子に接続された各走査信号線を介して、前記ス
イッチ素子に前記スイッチ素子のオン状態およびオフ状
態を決める走査信号を供給して表示を行う表示装置にお
いて、前記各走査信号線に出力開始される前記走査信号
の立ち下がり波形が、前記スイッチ素子をオン状態にす
るレベルから傾斜変化が開始し、前記スイッチ素子をオ
フ状態にするレベルになるまでに前記傾斜変化が止まっ
て略垂直な変化となる波形であることを特徴とする。
【0025】また、請求項2に係る発明の表示装置は、
上記課題を解決するために、複数の画素電極に各映像信
号線を介して入力されたデータ信号をスイッチ素子を介
して供給し、該各映像信号線に交差し前記スイッチ素子
に接続された各走査信号線を介して、前記スイッチ素子
に前記スイッチ素子のオン状態およびオフ状態を決める
走査信号を供給して表示を行う表示装置において、前記
各走査信号線に出力開始される前記走査信号の立ち下が
り波形が、前記スイッチ素子のオン電圧から傾斜変化が
開始し、前記スイッチ素子のオフ電圧になるまでに前記
傾斜変化が止まって略垂直な変化となる波形であること
を特徴とする。
【0026】また、請求項3に係る発明の表示装置は、
上記課題を解決するために、複数の 画素電極に各映像信
号線を介して入力されたデータ信号をスイッチ素子を介
して供給し、該各映像信号線に交差し前記スイッチ素子
に接続された各走査信号線を介して、前記スイッチ素子
のゲートに前記スイッチ素子のオン状態およびオフ状態
を決める走査信号を供給して表示を行う表示装置におい
て、前記各走査信号線に出力開始される前記走査信号の
立ち下がり波形が、前記スイッチ素子のゲートオン電圧
から傾斜変化が開始し、前記スイッチ素子のゲートオフ
電圧になるまでに前記傾斜変化が止まって略垂直な変化
となる波形であることを特徴とする。
【0027】また、請求項4に係る発明の表示装置は、
上記課題を解決するために、複数の画素電極に各映像信
号線を介して入力されたデータ信号を薄膜トランジスタ
を介して供給し、該各映像信号線に交差し前記薄膜トラ
ンジスタに接続された各走査信号線を介して、前記薄膜
トランジスタのゲートに前記薄膜トランジスタのオン状
態およびオフ状態を決める走査信号を供給して表示を行
う表示装置において、前記各走査信号線に出力開始され
る前記走査信号の立ち下がり波形が、前記薄膜トランジ
スタのゲートオン電圧から傾斜変化が開始し、前記薄膜
トランジスタのゲートオフ電圧になるまでに前記傾斜変
化が止まって略垂直な変化となる波形であることを特徴
とする。
【0028】また、請求項5に係る発明の表示装置は、
上記課題を解決するために、複数の画素電極に各映像信
号線を介して入力されたデータ信号をスイッチ素子を介
して供給し、該各映像信号線に交差し前記スイッチ素子
に接続された各走査信号線を介して、前記スイッチ素子
のゲートにハイレベルとローレベルとを有する走査信号
を供給して表示を行う表示装置において、前記各走査信
号線に出力開始される前記走査信号の立ち下がり波形
が、前記ハイレベルから傾斜変化が開始し、前記ローレ
ベルになるまでに前記傾斜変化が止まって略垂直な変化
となる波形であることを特徴とする。
【0029】また、請求項6に係る発明の表示装置は、
上記課題を解決するために、複数の画素電極に各映像信
号線を介して入力されたデータ信号を薄膜トランジスタ
を介 して供給し、該各映像信号線に交差し前記薄膜トラ
ンジスタに接続された各走査信号線を介して、前記薄膜
トランジスタのゲートにハイレベルとローレベルとを有
する走査信号を供給して表示を行う表示装置において、
前記各走査信号線に出力開始される前記走査信号の立ち
下がり波形が、前記ハイレベルから傾斜変化が開始し、
前記ローレベルになるまでに前記傾斜変化が止まって略
垂直な変化となる波形であることを特徴とする。
【0030】また、請求項7に係る発明の表示方法は、
上記課題を解決するために、複数の画素電極に各映像信
号線を介して入力されたデータ信号をスイッチ素子を介
して供給し、該各映像信号線に交差し前記スイッチ素子
に接続された各走査信号線を介して、前記スイッチ素子
に前記スイッチ素子のオン状態およびオフ状態を決める
走査信号を供給して表示を行う表示方法において、前記
各走査信号線に出力開始される前記走査信号の立ち下が
り波形が、前記スイッチ素子をオン状態にするレベルか
ら傾斜変化が開始し、前記スイッチ素子をオフ状態にす
るレベルになるまでに前記傾斜変化が止まって略垂直な
変化となる波形であることを特徴とする。
【0031】また、請求項8に係る発明の表示方法は、
上記課題を解決するために、複数の画素電極に各映像信
号線を介して入力されたデータ信号をスイッチ素子を介
して供給し、該各映像信号線に交差し前記スイッチ素子
に接続された各走査信号線を介して、前記スイッチ素子
に前記スイッチ素子のオン状態およびオフ状態を決める
走査信号を供給して表示を行う表示方法において、前記
各走査信号線に出力開始される前記走査信号の立ち下が
り波形が、前記スイッチ素子のオン電圧から傾斜変化が
開始し、前記スイッチ素子のオフ電圧になるまでに前記
傾斜変化が止まって略垂直な変化となる波形であること
を特徴とする。
【0032】また、請求項9に係る発明の表示方法は、
上記課題を解決するために、複数の画素電極に各映像信
号線を介して入力されたデータ信号をスイッチ素子を介
して供給し、該各映像信号線に交差し前記スイッチ素子
に接続された各走査信号線を 介して、前記スイッチ素子
のゲートに前記スイッチ素子のオン状態およびオフ状態
を決める走査信号を供給して表示を行う表示方法におい
て、前記各走査信号線に出力開始される前記走査信号の
立ち下がり波形が、前記スイッチ素子のゲートオン電圧
から傾斜変化が開始し、前記スイッチ素子のゲートオフ
電圧になるまでに前記傾斜変化が止まって略垂直な変化
となる波形であることを特徴とする。
【0033】また、請求項10に係る発明の表示方法
は、上記課題を解決するために、複数の画素電極に各映
像信号線を介して入力されたデータ信号を薄膜トランジ
スタを介して供給し、該各映像信号線に交差し前記薄膜
トランジスタに接続された各走査信号線を介して、前記
薄膜トランジスタのゲートに前記薄膜トランジスタのオ
ン状態およびオフ状態を決める走査信号を供給して表示
を行う表示方法において、前記各走査信号線に出力開始
される前記走査信号の立ち下がり波形が、前記薄膜トラ
ンジスタのゲートオン電圧から傾斜変化が開始し、前記
薄膜トランジスタのゲートオフ電圧になるまでに前記傾
斜変化が止まって略垂直な変化となる波形であることを
特徴とする。
【0034】また、請求項11に係る発明の表示方法
は、上記課題を解決するために、複数の画素電極に各映
像信号線を介して入力されたデータ信号をスイッチ素子
を介して供給し、該各映像信号線に交差し前記スイッチ
素子に接続された各走査信号線を介して、前記スイッチ
素子のゲートにハイレベルとローレベルとを有する走査
信号を供給して表示を行う表示方法において、前記各走
査信号線に出力開始される前記走査信号の立ち下がり波
形が、前記ハイレベルから傾斜変化が開始し、前記ロー
レベルになるまでに前記傾斜変化が止まって略垂直な変
化となる波形であることを特徴とする。
【0035】また、請求項12に係る発明の表示方法
は、上記課題を解決するために、複数の画素電極に各映
像信号線を介して入力されたデータ信号を薄膜トランジ
スタを介して供給し、該各映像信号線に交差し前記薄膜
トランジスタに接続された各走査信号線を介して、前記
薄膜トランジスタのゲートにハイレベルとローレベルと
を有する走査信号を供給して表示を行う表示方法におい
て、前記各走査信号線に出力開始される前記走査信号の
立ち下がり波形が、前記ハイレベルから傾斜変化が開始
し、前記ローレベルになるまでに前記傾斜変化が止まっ
て略垂直な変化となる波形であることを特徴とする。
【0036】上記各発明によれば、走査信号を急峻に立
ち下がらないように制御することが可能となる。これに
より、寄生容量コンデンサに起因する画素電位のレベル
シフトは低減される。
【0037】〔参考例1〕 図1及び図2を参照しながら、本発明に係る実施の形態
の参考例1について以下に説明す。なお、図1中、GC
Kは、クロック信号を表す。
【0038】図1及び図2に本参考例に係る走査信号線
駆動回路の出力波形VG(j−1)、VG(j)、VG
(j+1)及び、走査信号線入力付近の走査波形Vg
(1,j)、走査信号線終端付近の走査信号線波形Vg
(N,j)、各々の画素電位Vd(1,j)、Vd
(N,j)を示す。走査信号線駆動回路の出力波形VG
(j)においては、走査電圧Vghから非走査電圧Vg
lへの立ち下がり波形は、図1に示すように、単位時間
当たりの変化量Sxのスロープ(傾斜)で変化する。
【0039】本参考例によれば、複数の画素電極にデー
タ信号を映像信号線を介して供給し、該映像信号線に交
差した走査信号線を介して走査信号を供給して駆動し、
表示を行う表示方法において、上記駆動の際に、上記走
査信号の立ち下がりが制御されるが、この立ち下がり
は、上記変化量Sxを任意に設定することによって可能
となる。
【0040】このように上記変化量Sxを適切に設定す
ることによって、走査信号線の入力付近、及び終端付近
でもその立ち下がり波形の変化量Sx1、及びSxN
は、走査信号線波形Vg(1,j)、及びVg(N,
j)のように走査信号線が寄生的に所有している信号遅
延伝播特性の影響を受けずにほぼ同じになった(図1及
び図2参照)。このことにより、走査信号線に寄生的に
存在する寄生容量Cgdに起因して画素電位Vdに生じ
るレベルシフトは、表示面内で略均一になる。これによ
り、例えば寄生容量Cgdに起因するレベルシフト△V
dを予め低減させるように対向電極に対向電位VCOM
をバイアスする等の従来方法によって、十分にフリッカ
を低減させ、焼き付け残像等の表示不具合のない表示装
置を実現できた。
【0041】上記のように立ち下がり波形の変化量Sx
1、及びSxNを走査線上の位置に関係なくほぼ同じに
するためには、上記立ち下がりの制御が、走査信号線が
備える信号遅延伝達特性に基づいて行われればよい。こ
のように制御すれば、走査信号線上であれば、どこで
も、走査信号の立ち下がりの傾斜を略同じに揃えること
が可能となるので、各画素電位のレベルシフトが略均一
になる。
【0042】上記信号遅延伝播特性に基づいて上記立ち
下がりの制御を行う代わりに、上記薄膜トランジスタの
ゲート電圧−ドレイン電流特性に基づいて、上記走査信
号の立ち下がりの傾斜を制御するようにしてもよい。薄
膜トランジスタは、閾値電圧からオン電圧までの範囲に
ある電圧がゲートに印加されると、上記の薄膜トランジ
スタのドレイン電流(オン抵抗)は、ゲート電圧に依存
し、リニアに変化する(つまり、2値状態におけるオン
状態ではなく、薄膜トランジスタは中間的なオン状態
(アナログ的にゲート電圧により、ドレイン電流が変化
する))。
【0043】この場合、上記走査信号の立ち下がりが従
来のように急峻である場合、薄膜トランジスタのゲート
電圧−ドレイン電流特性に無関係に、上述のように、寄
生容量コンデンサに起因する画素電位のレベルシフトが
生じてしまうが、本参考例によれば、薄膜トランジスタ
の上記リニアに変化する領域に影響を受けるように、上
記走査信号の立ち下がりの傾斜を制御することが可能と
なる。このように制御すれば、走査信号の立ち下がりは
傾斜すると共に、薄膜トランジスタのオンからオフへの
状態変化も上記電圧−電流特性に基づいてリニアに変化
するので、寄生容量コンデンサに起因する画素電位のレ
ベルシフトは確実に低減される。
【0044】上記の信号遅延伝播特性と、薄膜トランジ
スタのゲート電圧−ドレイン電流特性との双方に基づい
て、上記走査信号の立ち下がりの傾斜を制御すること
が、より好ましい。この場合、走査信号線上であれば、
どこでも、走査信号の立ち下がりの傾斜を略同じに揃え
ることが可能となるので、各画素電位のレベルシフトが
略均一になると共に、該レベルシフト自体が小さくな
る。
【0045】また、図2の電圧レベルVTは、図13で
示したTFTの閾値電圧であるが、走査信号が走査電圧
VghからTFTの閾値電圧VTまで立ち下がる期間は
TFTがオン状態にあり、寄生容量Cgdに起因する上
記レベルシフトは殆ど発生せず、TFTがオフ状態にな
る走査信号線変化量(VT−Vgl)の影響により寄生
容量Cgdに起因するレベルシフトが発生する。
【0046】本参考例によれば、VT−Vgl<Vgh
−Vglであるので、寄生容量Cgdに起因するレベル
シフトの表示面内の不均一をキャンセルするだけでな
く、寄生容量Cgdに起因するレベルシフト量自体を小
さくすることが可能になった。
【0047】ここで、従来技術における走査信号線駆動
回路付近の画素の寄生容量Cgdに起因して画素電位V
dに生じるレベルシフト量を△Vd(1)とし、終端付
近の画素のレベルシフト量をΔVd(N)、本参考例
係る走査信号線駆動回路付近の画素のレベルシフト量を
△Vdx(1)とし、終端付近の画素のレベルシフト量
をΔVdx(N)とする。この場合、上述のように 立
ち下がり波形の変化量Sx1、及びSxNは、走査信号
線が寄生的に所有している信号遅延伝播特性の影響を受
けずにほぼ同じであるので、寄生的に存在する寄生容量
Cgdに起因して画素電位Vdに生じるレベルシフト
は、表示面内で略均一になり、ΔVdx(1)=△Vd
x(N)<△Vd(N)<△Vd(1)という関係を満
足する。
【0048】従って、例えば対向電極に寄生容量Cgd
に起因するレベルシフトを予め低減させるように対向電
位VCOMにバイアスする等の従来方法によっても、そ
のバイアスレベルを小さくでき、フリッカを低減させ、
焼き付け残像等の表示不具合を解決すると共に低消費電
力な表示装置を実現できる。
【0049】〔参考例2〕 図3を参照しながら、本発明に係る実施の形態の参考例
について以下に説明す。説明の便宜上、図10で示す
部材と同じ機能を有する部材に対して同じ参照符号を付
記する。
【0050】本参考例においては、図3に示すように、
走査信号線駆動回路は、図10に示した従来の走査信号
線駆動回路と同様に、カスケード接続されたM個のフリ
ップフロップ(F1、F2、…、Fj、…、FM)から
成るシフトレジスタ部3aと、各フリップフロップから
の出力に応じて切り替わる選択スイッチ3bとを有して
いる。各選択スイッチ3bの一方の入力端子VD1に
は、TFTをオン状態にするに十分なゲートオン電圧の
Vghと、もう一方の入力端子VD2にはTFTをオフ
状態にするに十分なゲートオフ電圧Vglが入力されて
いる。各スイッチ3bのコモン端子は走査信号線105
に接続されている。
【0051】従って、クロック信号GCKによってデー
タ信号GSPはフリップフロップを順次転送され、選択
スイッチ3bを介して順次出力される。これに応答して
選択スイッチ3bはTFTをオン状態にするVghの電
圧を一走査期間(TH)選択して走査信号線105に出
力した後、走査信号線105にはTFTをオフ状態にす
るVgl電圧をそれぞれ出力する。
【0052】本参考例においては、図3に示すように、
従来のゲートドライバの出力段に、出力信号(ゲートオ
フ電圧Vgl)の立ち下がりスピードを制御できるスル
ーレイトコントロール素子SC(傾斜制御部)を追加す
ることにより、図1及び図2と同様に、各々の走査信号
線に出力される走査信号の立ち下がり傾斜を制御できる
ことを特徴としている。
【0053】各選択スイッチ3bと入力端子VD2との
間に設けられたスルーレイトコントロール回路SCは、
等価的には、ゲートドライバの各出力のインピーダンス
を制御する出力インピーダンス制御素子であり、走査信
号線に出力されるゲートオフ電圧の立ち下がり(以下、
走査信号線の立ち下がりと称す)時のみに出力インピー
ダンスを増加させ、ゲートドライバの出力波形そのもの
をなまらせ、走査信号線そのものの伝達特性での波形の
なまりによる、表示パネル面内での立ち下がりスピード
の違いを相殺させることによって、上述した寄生容量C
gdの影響によるレベルシフト△Vの発生を抑制し旦つ
表示パネル全面でそのレベルシフト量を同じにすること
が可能である。
【0054】なお、スルーレイトコントロール回路SC
は、出力インピーダンスを可変し、立ち下がりスピード
を可変できれば特に限定されるものではなく、例えば、
MOSトランジスタ素子のゲート電圧を制御することに
よってインピーダンスを調整する一般的な制御技術で実
現してもよい。
【0055】また、本参考例では走査信号線立ち下がり
時のみに出力インピーダンスを増加させ立ち下がり波形
のみをなまらせたが、使用するパネル構造によっては、
走査信号線立ち下がり後のゲートオフ電圧Vglの出力
期間中のインピーダンスが高くてもクロストーク等の別
の表示不具合が発生しなければ、走査信号線立ち下がり
時のみだけでなく、出力インピーダンスを増加させたま
までもよい。
【0056】〔実施の形態1〕 上述の参考例2においては、走査信号線駆動回路(ゲー
トドライバ)の中に走査信号の立ち下がりスピード(傾
斜)を制御するスルーレイトコントロール素子SCを従
来の構成に追加した場合を説明した。しかし、この場
合、ゲートドライバに、スルーレイトコントロール素子
SCを別途設けることが必要であり、従来の一般的な安
価なゲートドライバをそのまま流用することができない
ので、経済的ではない。
【0057】そこで、本実施の形態1においては、従来
の安価な汎用ゲートドライバを使用した場合について、
図4及び図5を参照しながら、以下に説明する。
【0058】従来のゲートドライバは、図10を参照し
ながら既に説明したように、ゲートオン電圧のVghと
ゲートオフ電圧のVglが入力され、クロック信号GC
Kによって順次走査オン電圧Vghを順次一走査期間
(TH)選択して走査信号線105に出力した後、走査
信号線105にはTFTをオフ状態にするVgl電圧を
それぞれ出力するものである。これに対して、本実施の
形態1においては、図4に示すような回路を採用してお
り、該回路の出力が、走査信号線駆動回路のVgh電圧
として使用される。
【0059】本実施の形態に係る走査信号線駆動回路
は、図4に示すように、主として、充・放電を行うため
の抵抗Rcnt及びCcntと、この充・放電を制御す
るためのインバータINVと、充・放電を切り替えるた
めのスイッチSW1及びスイッチSW2とから構成され
ている。
【0060】上記スイッチSW1の一方の端子には信号
電圧Vddが印加される。この信号電圧Vddは、上記
TFTをオン状態にするのに十分なレベルVghを有す
る直流電圧である。このスイッチSW1の他方の端子
は、抵抗Rcntの一端に接続されると共にコンデンサ
Ccntの一端にも接続される。上記抵抗Rcntの他
端は、上記スイッチSW2を介して接地されている。こ
のスイッチSW2の開閉制御は、上記インバータINV
を介して入力されるStc信号(図5参照)に基づいて
行われる。このStc信号は、1走査期間に同期してお
り、上記スイッチSW1の開閉制御も行う。このStc
信号は、図5に示すように、クロック信号(GCK)と
同期するように形成されればよく、例えばモノマルチバ
イブレータ等(図示しない)を使用して構成できる。
【0061】これらスイッチSW1及びSW2の開閉動
作については、後述するが、Stc信号がハイレベルの
場合にスイッチSW1が閉状態となり、このとき、スイ
ッチSW2にはインバータINVを介してローレベルが
印加されるのでスイッチSW2は開状態となる。これに
対して、Stc信号がローレベル(放電制御信号)の場
合にスイッチSW1が開状態となり、このとき、スイッ
チSW2にはインバータINVを介してハイレベルが印
加されるのでスイッチSW2は閉状態となる。つまり、
図4の構成において、スイッチSW1及びSW2は、ハ
イアクティブな素子である。
【0062】本回路で生成された出力信号VD1aは、
図10に示す走査信号線駆動回路300の入力端子VD
1に接続されている。上記Stc信号は、図5に示すよ
うに、ゲート立ち下がり期間を制御するタイミング信号
であり、1走査期間(TH)と同周期の信号である。
【0063】上記構成によれば、Stc信号がハイレベ
ルの期間、上記スイッチSW1は閉状態になると共にス
イッチSW2は開状態となるので、出力信号VD1aは
レベルVghの電圧として図10に示す走査信号線駆動
回路300の入力端子VD1へ出力される。これに対し
て、Stc信号がローレベルの期間、スイッチSW1は
開状態となると共にスイッチSW2は閉状態となり、C
cntに蓄えられた電荷がRcntを介して放電されて
徐々に電圧レベルが下がっていく。その結果、出力信号
VD1aは、図5に示すようなノコギリ波状となる。
【0064】図4の回路で生成された出力信号VD1a
(図5参照)を走査信号線駆動回路300の入力端子V
D1へ送ると、図5のVG(j)に示すような、走査信
号線立ち下がりが傾斜を持った波形を容易に生成するこ
とが可能になる。この傾斜波形の傾斜時間は、Stc信
号のL期間にて調整され、傾斜量Vslopeは図4の
抵抗Rcnt及びコンデンサCcntを可変してその時
定数を調整することによって可能であり、駆動する表示
パネル毎に最適化すれば良い。
【0065】図6は、本実施の形態を対角13.3イン
チXGA(解像度1024*RGB*768)に適用し
た場合の寄生容量Cgdに起因するレベルシフトの走査
線上の位置に対する測定結果を示す。図6から明らかな
ように、本実施の形態によれば、表示パネル内のレベル
シフト△Vdの傾斜分布(不均一さ)は完全になくな
り、また、△Vdの大きさ自体も小さくなっていること
がわかる。
【0066】図5に示したように、VG(j)におい
て、立ち下がりの波形はVghからVglの全レベルの
立ち下がりにおいて傾斜させる必要はない。つまり、図
6は、TFTのオン領域でのゲート立ち下がり傾斜が、
表示面内のレベルシフト△Vdのばらつきに重要である
ことを示している。言い換えれば、いったんTFTがオ
フ領域にはいるとゲート立ち下がりのスピードに依存し
ない。よって、このような若干の立ち下がり波形の形成
で十分な効果が得られる。
【0067】〔実施の形態2〕 上述の実施の形態1では、走査信号線立ち下がりの傾斜
時間が、Stc信号のL期間にて調整され、傾斜量Vs
lopeが抵抗Rcnt及びコンデンサCcntを可変
してその時定数を調整することによって、その立ち下が
りスピードを制御した。しかしながら、さらに大型表示
装置の場合、走査信号線と信号線の各交差部の寄生容量
や表示状態で、走査信号線の保持電荷の大きさが異な
り、自然放電による方式では、立ち下がりスピードが安
定せず本来の目的とは別に、表示ノイズの発生等の新た
な問題を招来する場合がある。本実施の形態は、このよ
うな不具合を解決するものである。以下に詳細に説明す
る。
【0068】図7は本実施の形態の走査信号線駆動回路
の要部を示し、その主要部の波形を図8に示す。図7の
信号Stcは、傾斜期間制御信号(充電制御信号、及び
放電制御信号)であり、コンデンサCctに並列に接続
されたスイッチSW3の開閉制御を行う。定電流源Ic
tは抵抗Rctを介してコンデンサCctの一端に接続
されており、コンデンサCctの他端は接地されてい
る。コンデンサCctの両端の電圧Vctは、抵抗R3
を介してオペアンプOPの反転入力端子に接続されてい
る。このオペアンプOPの反転入力端子と出力端子との
間には抵抗R4が接続されている。
【0069】上記Stc信号は、図5に示したように、
クロック信号(GCK)と同期するように形成されれば
よく、例えばモノマルチバイブレータ等(図示しない)
を使用して構成できる。上記スイッチSW3は、上記S
tc信号がハイレベルの期間中に閉状態になる一方、ロ
ーレベルの期間中に開状態になる。
【0070】一方、オペアンプOPの非反転入力端子に
は抵抗R2及び抵抗R1の一端がそれぞれ接続されてい
る。抵抗R2の他端は接地されており、抵抗R1の他端
は信号電圧Vddが印加される。この信号電圧Vdd
は、上記TFTをオン状態にするのに十分なレベルVg
hを有する直流電圧である。オペアンプOPの出力端子
からは、出力信号VD1bが、走査信号として、図10
に示す走査信号線駆動回路300の入力端子VD1へ送
られる。
【0071】上記オペアンプOP、抵抗R1、R2、R
3、及びR4は減算部を構成するものである。この減算
部では、次の減算処理が行われる。
【0072】 VD1b=Vdd・(R2/(R1+R2))・(1+(R4/R3)) − (R4/R3)・Vct ここで、R1=R4、R2=R3、及びA=R4/R3
とすると、VD1b=Vdd−A・Vctとなる。
【0073】図8を参照しながら、図7に示す回路の動
作を以下に説明する。
【0074】上記Stc信号がローレベルの期間中、上
記スイッチSW3は開状態になるので、抵抗Rctを介
して定電流源IctからコンデンサCctへ充電され、
電圧Vctは図8に示すようにノコギリ波状に変化す
る。減算部においては、電圧VctをA(=R4/R
3)倍されたものが信号電圧Vddから減算され、図8
に示すように、出力信号VD1bとして出力される(V
ghからVslopeで減少する)。したがって、Aを
変化させることによって、任意のVslopeで出力信
号VD1bを立ち下げることが可能となる。
【0075】これに対して、上記Stc信号がハイレベ
ルの期間中、上記スイッチSW3は閉状態になるので、
コンデンサCctに充電された電荷は、スイッチSW3
を介して放電され、コンデンサCctの両端の電圧Vc
tは図8に示すようにゼロになる。減算部においては、
信号電圧Vddから電圧VctをA(=R4/R3)倍
されたものが減算されるが、電圧Vctがゼロゆえ、信
号電圧Vddが、図8に示すように、出力信号VD1b
として出力される。
【0076】以上のように、電圧Vctは、信号Stc
の制御に伴って、最大振幅がVcthのノコギリ波とな
り、出力信号VD1bは傾斜期間Ts1ope、傾斜量
Vslopeの波形となるが、この傾斜量Vslope
は、Vslope=Vcth・(R4/R3)となり抵
抗R4、R3の設定で容易に調整できる。しかも、出力
信号VD1bはオペアンプOPの出力であるので、イン
ピーダンスが低くなる(次段からオペアンプOPを見た
場合のインピーダンスが小さくなる)。
【0077】本実施の形態によれば、どのような液晶表
示装置の場合であっても、各々の装置に適合した最適な
立ち下がり特性を備えた走査信号用スロープ波形を作り
出すことが可能となる。
【0078】なお、上記参考例2、実施の形態1、およ
び実施の形態2においては、上記参考例1で説明したよ
うに、上記のように立ち下がり波形の変化量を走査線上
の位置に関係なくほぼ同じにするためには、上記立ち下
がりの制御が、走査信号線が備える信号遅延伝達特性に
基づいて行われれることが好ましい。また、上記信号遅
延伝播特性に基づいて上記立ち下がりの制御を行う代わ
りに、上記薄膜トランジスタのゲート電圧−ドレイン電
流特性に基づいて、上記走査信号の立ち下がりの傾斜を
制御するようにしてもよい。更に、上記の信号遅延伝播
特性と、薄膜トランジスタのゲート電圧−ドレイン電流
特性との双方に基づいて、上記走査信号の立ち下がりの
傾斜を制御することが、より好ましい。
【0079】以上のように、発明の実施の形態における
表示装置は、走査信号線と、前記走査信号線にゲート電
極が接続された薄膜トランジスタと前記薄膜トランジス
タのソース電極に接続された映像信号線と、前記薄膜ト
ランジスタのドレイン電極に接続された画素電極と、前
記画素電極と前記走査信号線との間に形成された付加容
量素子と、前記ドレイン電極と対向電極との間に形成さ
れた液晶容量素子とからなる画素において、走査信号線
に書き込みパルスの走査レベルから非走査レベルヘの状
態変化が任意に傾斜をもち緩やかであることを特徴とし
ている。この場合、書き込みパルスの走査レベルから非
走査レベルヘの状態変化が、該走査信号線の信号遅延伝
達特性を考慮した、任意傾斜であることが好ましい。
【0080】上記表示装置において、書き込みパルスの
走査レベルから非走査レベルヘの状態変化が、上記薄膜
トランジスタのV−I特性を考慮して任意の傾斜をもち
緩かであることが好ましい。
【0081】また、上記構成において、書き込みパルス
の走査レベルから非走査レベルヘの状態変化が、上記走
査信号線の信号遅延伝達特性と、該薄膜トランジスタの
V−I特性の双方を考慮して任意の傾斜をもち緩やかで
あることが好ましい。
【0082】発明の実施の形態における他の表示装置
は、複数の画素電極と、対応する画素電極にデータ信号
を供給するための映像信号線と、これに直交するする走
査信号線とを備え、その各交点にスイッチ素子を備え、
該走査信号線に供給されるスイッチ素子を制御するため
の走査信号により該画素電極にデータ信号を供給する表
示装置であって、該走査信号の走査信号が走査レベルか
ら非走査レベルヘの状態変化が任意に傾斜をもち緩やか
であることを特徴としている。
【0083】上記走査線駆動回路から該複数のスイッチ
素子までの信号伝送経路は、信号遅延伝達特性を有する
ものであることが好ましい。上記複数のスイッチ素子の
スイッチ特性は、完全なオン、オフの2値の特性でなく
中間的な導通状態が存在することが好ましい。
【0084】また、発明の実施の形態における更に他の
表示装置は、複数の画素電極と、対応する画素電極にデ
ータ信号を供給するための映像信号線と、これに直交す
るする走査信号線と、該走査信号線を駆動するための走
査信号線駆動回路とを備え、その交点に薄膜トランジス
タを形成した表示装置であって、走査信号の出力状態変
化の速さを任意に調整できる機能を有する走査線駆動回
路を備えたことを特徴としている。
【0085】この場合、走査信号のレベル変化の速さ
が、該走査信号線の信号遅延伝達特性を考慮したもので
あることが好ましい。また、走査信号のレベル変化の速
さが、、該薄膜トランジスタのV−I特性を考慮したも
のであることも好ましい。走査信号のレベル変化の速さ
が、該走査信号練の信号遅延伝達特性と、該薄膜トラン
ジスタのV−I特性の双方を考慮したものであることが
更に好ましい。
【0086】発明の実施の形態における他の表示装置
は、複数の画素電極と、対応する画素電極にデータ信号
を供給するための映像信号線と、これに直交するする走
査信号線と、該走査信号練を駆動するための走査信号線
駆動回路とを備え、その交点に薄膜トランジスタを形成
した表示装置であって、走査線駆動回路に入力される電
圧が、ノコギリ波状のものであることを特徴としてい
る。
【0087】この場合、走査線駆動回路に入力される電
圧は、間欠的なノコギリ波状のものであることが好まし
い。これらノコギリ波状の電圧の傾斜は、走査信号線の
信号遅延伝達特性を考慮したものであることが好まし
い。これらノコギリ波状の電圧の傾斜は、薄膜トランジ
スタのV−I特性を考慮したものであることが好まし
く、走査信号線の信号遅延伝達特性と、薄膜トランジス
タのV−I特性との双方を考慮したものであることがよ
り好ましい。
【0088】上記構成によれば、走査線駆動回路の走査
信号の立ち下がり波形が、出力する走査線の信号遅延伝
播特性の影響を見かけ上、小さくでき、走査線上の各々
の場所での立ち下がりスピードが同じになることによ
り、寄生容量Cgdに起因して画素電位Vdに生じるレ
ベルシフト△Vdの大きさを表示面内で均一にすること
ができる。
【0089】さらに、走査信号の立ち下がり波形が、緩
やかなため、TFTのリニアオン領域特性を有効に利用
でき、寄生容量Cgdに起因して画素電位Vdに生じる
レベルシフト△Vdの大きさ自体を小さくできる。その
結果、画素電位に寄生的に生じるレベルシフトを面内で
均一旦つ小さくすることができ、フリッカ、焼き付け残
像等の発生を十分に低減させ、高精細、高品位な表示装
置が得られる。
【0090】以上のように、本発明によれば、液晶表示
装置のその構造上からくる寄生容量による画素電位に生
じるレベルシフト量を面内で均一にすること、及び/又
は該レベルシフト量自体を小さくすることが可能となる
ので、フリッカのない、また焼き付け残像等のない低消
費電力の表示装置を実現できる。即ち、表示品位、及び
信頼性をはるかに向上させた表示装置及び表示方法が実
現でき、本発明によって得られた効果は極めて大きい。
【0091】また、液晶表示装置の交流駆動には信号線
の極性をフレーム毎に切り替えるフレーム反転駆動や、
1水平信号毎に切り替えるライン反転駆動、画素毎に切
り替えるドット反転駆動など多種多様存在するが、本発
明はこれらの駆動方法に依存することなく、各々の駆動
方法に有効であることは言うまでもない。
【0092】以上、発明の実施の形態について述べた。
ところで、実施の形態では参考例も含め、表示装置とし
て、複数の画素電極と、該画素電極にデータ信号を供給
する映像信号線と、該映像信号線に交差して設けられた
複数の走査信号線と、走査信号を出力して上記走査信号
線を駆動する駆動回路とを備え、上記走査信号線、上記
映像信号線、及び上記画素電極がゲート、ソース、及び
ドレインにそれぞれ接続された薄膜トランジスタを上記
交差部に形成した表示装置において、上記駆動 回路が、
上記走査信号の立ち下がりを制御するようになっている
もの(第1の表示装置とする)について述べた。
【0093】上記の構成によれば、走査信号が駆動回路
によって走査信号線に対して出力されるが、この際、該
走査信号の立ち下がりが上記駆動回路によって制御され
るようになっている。
【0094】一般に、薄膜トランジスタのゲート−ドレ
イン間には、その構成故に、寄生容量コンデンサが形成
される。この際、従来のように走査信号が急峻に立ち下
がると、薄膜トランジスタは瞬時のオフ状態になり、走
査信号の立ち下がり分(走査電圧から非走査電圧を差し
引いたもの)、寄生容量コンデンサの影響を受け画素電
極の電位はその分だけ低下するので、画素電極の電位
(以下、画素電位と称す)に重大なレベルシフトが生じ
てしまう。このように、画素電位にレベルシフトが生じ
ると、表示画像にフリッカや表示劣化をもたらすことに
なる。
【0095】しかしながら、上記表示装置によれば、走
査信号の立ち下がりが制御されるので、該走査信号を急
峻に立ち下がらないように制御することが可能となる。
これにより、上記寄生容量コンデンサに起因する画素電
位のレベルシフトは低減される。
【0096】また、第2の表示装置として、第1の表示
装置において、上記駆動回路が、上記走査信号線が備え
る信号遅延伝達特性に基づいて、上記走査信号が上記走
査信号線上の位置に無関係に略同じ傾斜で立ち下がるよ
うになっているものについて述べた。
【0097】上記の構成によれば、第1の表示装置に係
る作用に加えて、走査信号は、走査信号線の信号遅延伝
達特性に基づいて、その立ち下がりが駆動回路によって
制御される。この制御の結果、上記走査信号は、上記走
査信号線上の位置に無関係に、略同じ傾斜で立ち下がる
ことになる。
【0098】従来のように走査信号が急峻に立ち下がる
と、走査信号線の備える信号遅延伝達特性により走査信
号線上の位置により立ち下がりの傾斜が変化する。立ち
下がりの急峻な走査信号線始端付近では画素電位のレベ
ルシフトが大きくなる一方、立ち下がりのなまった走査
線終端付近では画素電位のレベルシフトは小さくなる。
このように、一般に、画素電位におけるレベルシフトは
走査信号線上(表示面内)で均一ではない。レベルシフ
トの不均一性は、特に、画面の大型化及び画面の高精細
化が要求される場合には無視できなくなる。
【0099】しかしながら、上記の構成によれば、走査
信号線上であれば、どこでも、走査信号の立ち下がりの
傾斜を略同じに揃えることが可能となるので、走査信号
線の備える信号遅延伝達特性を無視でき、表示面内でレ
ベルシフト量の分布が発生しなくなり、各画素電位のレ
ベルシフトが略均一になる。
【0100】また、第3の表示装置として、第1の表示
装置において、上記駆動回路が、上記薄膜トランジスタ
のゲート電圧−ドレイン電流特性に基づいて、上記走査
信号の立ち下がりの傾斜を制御するようになっているも
のについて述べた。
【0101】上記の構成によれば、第1の表示装置に係
る作用に加えて、走査信号の立ち下がりの傾斜は、薄膜
トランジスタの電圧−電流特性に基づいて、駆動回路に
よって制御される。
【0102】ところで、薄膜トランジスタは、閾値電圧
がゲートに印加されるとオン状態へ移行し、該閾値電圧
よりも高い所定のオン電圧が印加されると安定してオン
状態となる一方、ゲート電圧が上記の閾値以下に低下し
た場合にオフ状態へ移行する。加えて、上記の閾値電圧
から上記オン電圧までの範囲にある電圧がゲートに印加
されると、上記の薄膜トランジスタのドレイン電流(オ
ン抵抗)は、ゲート電圧に依存し、リニアに変化する
(つまり、2値状態におけるオン状態ではなく、薄膜ト
ランジスタは中間的なオン状態(アナログ的にゲート電
圧によりドレイン 電流が変化する))。
【0103】上記走査信号の立ち下がりが従来のように
急峻である場合、薄膜トランジスタのゲート電圧−ドレ
イン電流特性に無関係に、上述のように、寄生容量コン
デンサに起因する画素電位のレベルシフトが生じてしま
う。
【0104】ところが、上記の構成によれば、薄膜トラ
ンジスタの上記リニアに変化する領域に影響を受けるよ
うに、上記走査信号の立ち下がりの傾斜を制御すること
が可能となる。このように制御すれば、走査信号の立ち
下がりは傾斜すると共に、薄膜トランジスタのオンから
オフへの状態変化も上記電圧−電流特性に基づいてリニ
アに変化するので、寄生容量コンデンサに起因する画素
電位のレベルシフトは確実に低減される。
【0105】以上のように、走査信号は立ち下がる初期
の間、薄膜トランジスタはまだオフではない中間的なオ
ン状態にあり、ソースからの信号を薄膜トランジスタを
介して画素電極に伝達でき、画素電位のレベルシフトが
発生しない。走査信号が立ち下がると後半の変化分に関
してのみ画素電位のレベルシフトが発生するが、その量
は小さい。
【0106】また、第4の表示装置として、第2の表示
装置において、上記駆動回路が、更に、上記薄膜トラン
ジスタのゲート電圧−ドレイン電流特性に基づいて、上
記走査信号の立ち下がりの傾斜を制御するようになって
いるものについて述べた。
【0107】上記の構成によれば、第2の表示装置に係
る作用に加えて、第3の表示装置の作用のように、薄膜
トランジスタの上記リニアに変化する領域に影響を受け
るように、上記走査信号の立ち下がりの傾斜を制御する
ことが可能となり、このように制御すれば、走査信号の
立ち下がりは傾斜すると共に、薄膜トランジスタのオン
からオフへの状態変化も上記電圧−電流特性に基づいて
リニアに変化するので、寄生容量コンデンサに起因する
画素電位のレベルシフトは確実に低減される。
【0108】即ち、第4の表示装置によれば、走査信号
線上であれば、どこでも、走査信号の立ち下がりの傾斜
を略同じに揃えることが可能となるので、各画素電位の
レベルシフトが略均一になると共に、該レベルシフト自
体が小さくなる。
【0109】以上のように、走査信号の立ち下がる後半
の変化分に関してのみ画素電位のレベルシフトが発生す
るが、その量は小さく且つ表示面内でレベルシフト分布
が発生しない。
【0110】また、第5の表示装置として、第1、2、
3、又は4の表示装置において、上記走査信号は、上記
薄膜トランジスタをオン状態にするゲートオン電圧と、
オフ状態にするゲートオフ電圧とからなり、上記駆動回
路は、カスケード接続され、上記データ信号が入力され
る複数のフリップフロップからなるシフトレジスタ部
と、上記ゲートオフ電圧の立ち下がりの傾斜を制御する
傾斜制御部と、上記の各フリップフロップからの出力に
応じて上記ゲートオン電圧と上記ゲートオフ電圧とを切
り替えるスイッチ部とからなっているものについて述べ
た。
【0111】上記の構成によれば、データ信号が上記シ
フトレジタ部に入力されると、所定のクロック信号に基
づいて各フリップフロップから信号切り替えの信号が出
力される。この出力信号に基づいて、スイッチ部は、ゲ
ートオン電圧と上記ゲートオフ電圧とを切り替えて出力
するが、この際、ゲートオフ電圧は傾斜制御部によって
その立ち下がりが制御された後、ゲートオフ電圧として
上記スイッチ部から出力される。このように、上記構成
によれば、従来の駆動回路(ゲートドライバ)に傾斜制
御部を追加するだけで、第1、2、3、又は4の表示装
置に係る作用が奏される。
【0112】また、第6の表示装置として、第1、2、
3、又は4の表示装置において、上記走査信号は、上記
薄膜トランジスタをオン状態にするゲートオン電圧と、
オフ状態にするゲートオフ電圧とからなり、上記駆動回
路は、1走査期間に同期した 放電制御信号を出力する制
御部と、通常は上記ゲートオン電圧を生成する一方、上
記放電制御信号を受けると上記ゲートオン電圧を放電す
る駆動電圧生成部とを備えているものについて述べた。
【0113】上記の構成によれば、ゲートオン電圧は、
次のようにして生成、及び制御される。即ち、1走査期
間に同期した放電制御信号は、制御部によって駆動電圧
生成部へ出力される。通常は(上記放電制御信号がノン
アクティブな場合)上記ゲートオン電圧を生成する。こ
のゲートオン電圧が走査信号線に印加されると、薄膜ト
ランジスタはオン状態になる。
【0114】これに対して、放電制御信号を受けると、
その期間だけ、駆動電圧生成部は上記ゲートオン電圧を
放電させる。この放電に伴って、該ゲートオン電圧は減
少する。
【0115】以上のようにして、走査期間毎に、放電の
タイミングや、放電量を制御することによって、任意の
立ち下がり傾斜を備えた走査信号を出力することが可能
となる。
【0116】また、第7の表示装置として、第1、2、
3、又は4の表示装置において、上記走査信号は、上記
薄膜トランジスタをオン状態にするゲートオン電圧と、
オフ状態にするゲートオフ電圧とからなり、上記駆動回
路は、1走査期間に同期した充電制御信号および放電制
御信号を出力する制御部と、上記充電制御信号を受ける
と充電を行なって傾斜制御電圧を出力する一方、上記放
電制御信号を受けると放電により該傾斜制御電圧をゼロ
にする傾斜電圧制御部と、上記充電時に上記ゲートオン
電圧から上記傾斜制御電圧を差し引いたものをゲートオ
ン電圧として出力する一方、上記放電時に上記ゲートオ
ン電圧をそのまま出力する減算部とを備えているものに
ついて述べた。
【0117】上記の構成によれば、走査信号である、ゲ
ートオン電圧は、次のようにして生 成、制御される。即
ち、1走査期間に同期した充電制御信号および放電制御
信号は、制御部によって傾斜電圧制御部へ出力される。
放電制御信号を受けると、傾斜電圧制御部は充電動作を
停止すると共に、上記傾斜制御電圧を放電によりゼロに
する。この放電に伴って、減算部からは上記ゲートオン
電圧が、減算されずにそのまま、走査信号線に印加さ
れ、薄膜トランジスタはオン状態になる。
【0118】これに対して、充電制御信号を受けると、
傾斜電圧制御部は次の放電制御信号を受けるまでの間、
充電動作を行ない、傾斜制御電圧を減算部へ出力する。
この充電に伴って、上記ゲートオン電圧から上記傾斜制
御電圧が減算されたものが減算部から上記走査信号線に
印加される。この印加によって、上記の閾値電圧より小
さくなると、薄膜トランジスタはオフ状態になる。
【0119】以上のようにして、走査期間毎に、充電、
放電のタイミングや、放電量を制御することによって、
任意の立ち下がり傾斜を備えた走査信号を出力すること
が可能となる。
【0120】また、各実施の形態における表示方法とし
て、複数の画素電極にデータ信号を映像信号線を介して
供給し、該映像信号線に交差した走査信号線を介して走
査信号を供給して駆動し、表示を行う表示方法におい
て、上記駆動の際に、上記走査信号の立ち下がりを制御
するもの(第1の表示方法とする)について述べた。
【0121】上記の構成によれば、走査信号が走査信号
線に対して出力されて駆動されるが、この際、走査信号
の立ち下がりが制御される。
【0122】一般に、駆動に際して、寄生容量コンデン
サが問題となる。この際、従来のように走査信号線が急
峻に立ち下がると、薄膜トランジスタは瞬時のオフ状態
になり、走査信号の立ち下がり分(走査電圧から非走査
電圧を差し引いたもの)、寄生容量コンデンサの影響を
受け画素電極の電位はその分だけ低下するので、画素電
位にレベルシフトが生じてしまう。このように、画素電
位にレベルシフトが生 じると、表示画像にフリッカや表
示劣化をもたらすことになる。
【0123】しかしながら、上記表示方法によれば、走
査信号の立ち下がりが制御されるので、該走査信号を急
峻に立ち下がらないように制御することが可能となる。
これにより、上記寄生容量コンデンサに起因する画素電
位のレベルシフトは低減される。
【0124】また、第2の表示方法として、第1の表示
方法において、上記駆動の際に、上記走査信号線が備え
る信号遅延伝達特性に基づいて、上記走査信号が上記走
査信号線上の位置に無関係に略同じ傾斜で立ち下がるよ
うに制御するものについて述べた。
【0125】上記の構成によれば、第1の表示方法に係
る作用に加えて、駆動の際に、走査信号は、走査信号線
の信号遅延伝達特性に基づいて、その立ち下がりが制御
される。この制御の結果、上記走査信号は、上記走査信
号線上の位置に無関係に、略同じ傾斜で立ち下がること
になる。
【0126】一般に、画素電位におけるレベルシフトは
走査信号線上(表示面内)で均一ではない。レベルシフ
トの不均一性は、特に、画面の大型化及び画面の高精細
化が要求される場合には無視できなくなる。
【0127】しかしながら、上記の構成によれば、走査
信号線上であれば、どこでも、走査信号の立ち下がりの
傾斜を略同じに揃えることが可能となるので、各画素電
位のレベルシフトが略均一になる。
【0128】また、第3の表示方法は、第1の表示方法
において、上記駆動の際に、上記映像信号と上記走査信
号線との交差部に設けられた複数の薄膜トランジスタの
ゲート電圧−ドレイン電流特性に基づいて、上記走査信
号の立ち下がりの傾斜を制御する。
【0129】上記の構成によれば、第1の表示方法に係
る作用に加えて、駆動の際に、走査信号の立ち下がりの
傾斜は、薄膜トランジスタの電圧−電流特性に基づい
て、制御される。
【0130】ところで、薄膜トランジスタは、閾値電圧
がゲートに印加されるとオン状態へ移行し、該閾値電圧
よりも高い所定のオン電圧が印加されると安定してオン
状態となる一方、ゲート電圧が上記の閾値以下に低下し
た場合にオフ状態へ移行する。加えて、上記の閾値電圧
から上記オン電圧までの範囲にある電圧がゲートに印加
されると、上記の薄膜トランジスタのドレイン電流(オ
ン抵抗)は、ゲート電圧に依存し、リニアに変化する
(つまり、2値状態におけるオン状態ではなく、薄膜ト
ランジスタは中間的なオン状態(アナログ的にゲート電
圧によりドレイン電流が変化する))。
【0131】上記走査信号の立ち下がりが従来のように
急峻である場合、薄膜トランジスタのゲート電圧−ドレ
イン電流特性に無関係に、上述のように、寄生容量コン
デンサに起因する画素電位のレベルシフトが生じてしま
う。
【0132】ところが、上記の構成によれば、薄膜トラ
ンジスタの上記リニアに変化する領域に影響を受けるよ
うに、上記走査信号の立ち下がりの傾斜を制御すること
が可能となる。このように制御すれば、走査信号の立ち
下がりは傾斜すると共に、薄膜トランジスタのオンから
オフへの状態変化も上記電圧−電流特性に基づいてリニ
アに変化するので、寄生容量コンデンサに起因する画素
電位のレベルシフトは確実に低減される。
【0133】また、第4の表示方法として、第2の表示
方法において、上記駆動の際に、更に、上記映像信号と
上記走査信号線との交差部に設けられた上記薄膜トラン
ジスタのゲート電圧−ドレイン電流特性に基づいて、上
記走査信号の立ち下がりの傾斜を制御するものについて
述べた。
【0134】上記の構成によれば、第2の表示方法に係
る作用に加えて、第3の表示方法の作用のように、薄膜
トランジスタの上記リニアに変化する領域に影響を受け
るように、上記走査信号の立ち下がりの傾斜を制御する
ことが可能となり、このように制御すれば、走査信号の
立ち下がりは傾斜すると共に、薄膜トランジスタのオン
からオフへの状態変化も上記電圧−電流特性に基づいて
リニアに変化するので、寄生容量コンデンサに起因する
画素電位のレベルシフトは確実に低減される。
【0135】即ち、第4の表示装置によれば、走査信号
線上であれば、どこでも、走査信号の立ち下がりの傾斜
を略同じに揃えることが可能となるので、各画素電位の
レベルシフトが略均一になると共に、該レベルシフトが
小さくなる。
【0136】また、第5の表示方法として、複数の画素
電極にデータ信号を映像信号線を介して供給し、該映像
信号線に交差した走査信号線を介して走査信号を供給し
て駆動し、表示を行う表示方法において、前記供給され
る走査信号の立ち下がり波形が一定の変化量の傾斜で変
化するものについて述べた。
【0137】また、第6の表示方法として、複数の画素
電極にデータ信号を映像信号線を介して供給し、該映像
信号線に交差した走査信号線を介して走査信号を供給し
て駆動し、表示を行う表示方法において、走査信号線の
入力付近の走査信号の立ち下がり波形の傾斜と、終端付
近の走査信号の立ち下がり波形の傾斜とが、略同じ傾斜
であるものについて述べた。
【0138】また、第7の表示方法として、複数の画素
電極に映像信号線を介して入力されたデータ信号を薄膜
トランジスタを介して供給し、該映像信号線に交差し、
前記薄膜トランジスタに接続された走査信号線を介して
走査信号を供給して駆動する表示方法において、前記供
給される走査信号の立ち下がり波形が、前記薄膜トラン
ジスタをオン状態にするレベルから一定の変化量の傾斜
で変化し、オフ状態となるまでに傾斜変化を止めるもの
について述べた。
【0139】また、第8の表示装置として、複数の画素
電極に映像信号線を介して入力されたデータ信号を薄膜
トランジスタを介して供給し、該映像信号線に交差し、
前記薄膜トランジスタに接続された走査信号線を介して
走査信号を供給して駆動する表示装置において、前記供
給される走査信号の立ち下がり波形が、前記薄膜トラン
ジスタをオン状態にするレベルから一定の変化量の傾斜
で変化し、オフ状態となるまでに傾斜変化を止めるもの
について述べた。
【0140】
【発明の効果】請求項1に係る発明の表示装置は、以上
のように、複数の画素電極に各映像信号線を介して入力
されたデータ信号をスイッチ素子を介して供給し、該各
映像信号線に交差し前記スイッチ素子に接続された各走
査信号線を介して、前記スイッチ素子に前記スイッチ素
子のオン状態およびオフ状態を決める走査信号を供給し
て表示を行う表示装置において、前記各走査信号線に出
力開始される前記走査信号の立ち下がり波形が、前記ス
イッチ素子をオン状態にするレベルから傾斜変化が開始
し、前記スイッチ素子をオフ状態にするレベルになるま
でに前記傾斜変化が止まって略垂直な変化となる波形で
ある。
【0141】また、請求項2に係る発明の表示装置は、
以上のように、複数の画素電極に各映像信号線を介して
入力されたデータ信号をスイッチ素子を介して供給し、
該各映像信号線に交差し前記スイッチ素子に接続された
各走査信号線を介して、前記スイッチ素子に前記スイッ
チ素子のオン状態およびオフ状態を決める走査信号を供
給して表示を行う表示装置において、前記各走査信号線
に出力開始される前記走査信号の立ち下がり波形が、前
記スイッチ素子のオン電圧から傾斜変化が開始し、前記
スイッチ素子のオフ電圧になるまでに前記傾斜変化が止
まって略垂直な変化となる波形である。
【0142】また、請求項3に係る発明の表示装置は、
以上のように、複数の画素電極に各映像信号線を介して
入力されたデータ信号をスイッチ素子を介して供給し、
該各 映像信号線に交差し前記スイッチ素子に接続された
各走査信号線を介して、前記スイッチ素子のゲートに前
記スイッチ素子のオン状態およびオフ状態を決める走査
信号を供給して表示を行う表示装置において、前記各走
査信号線に出力開始される前記走査信号の立ち下がり波
形が、前記スイッチ素子のゲートオン電圧から傾斜変化
が開始し、前記スイッチ素子のゲートオフ電圧になるま
でに前記傾斜変化が止まって略垂直な変化となる波形で
ある。
【0143】また、請求項4に係る発明の表示装置は、
以上のように、複数の画素電極に各映像信号線を介して
入力されたデータ信号を薄膜トランジスタを介して供給
し、該各映像信号線に交差し前記薄膜トランジスタに接
続された各走査信号線を介して、前記薄膜トランジスタ
のゲートに前記薄膜トランジスタのオン状態およびオフ
状態を決める走査信号を供給して表示を行う表示装置に
おいて、前記各走査信号線に出力開始される前記走査信
号の立ち下がり波形が、前記薄膜トランジスタのゲート
オン電圧から傾斜変化が開始し、前記薄膜トランジスタ
のゲートオフ電圧になるまでに前記傾斜変化が止まって
略垂直な変化となる波形である。
【0144】また、請求項5に係る発明の表示装置は、
以上のように、複数の画素電極に各映像信号線を介して
入力されたデータ信号をスイッチ素子を介して供給し、
該各映像信号線に交差し前記スイッチ素子に接続された
各走査信号線を介して、前記スイッチ素子のゲートにハ
イレベルとローレベルとを有する走査信号を供給して表
示を行う表示装置において、前記各走査信号線に出力開
始される前記走査信号の立ち下がり波形が、前記ハイレ
ベルから傾斜変化が開始し、前記ローレベルになるまで
に前記傾斜変化が止まって略垂直な変化となる波形であ
る。
【0145】また、請求項6に係る発明の表示装置は、
以上のように、複数の画素電極に各映像信号線を介して
入力されたデータ信号を薄膜トランジスタを介して供給
し、該各映像信号線に交差し前記薄膜トランジスタに接
続された各走査信号線を介して、前記薄膜トランジスタ
のゲートにハイレベルとローレベルとを有する走査信号
を供給して表示を行う表示装置において、前記各走査信
号線に出力開始される 前記走査信号の立ち下がり波形
が、前記ハイレベルから傾斜変化が開始し、前記ローレ
ベルになるまでに前記傾斜変化が止まって略垂直な変化
となる波形である。
【0146】また、請求項7に係る発明の表示方法は、
以上のように、複数の画素電極に各映像信号線を介して
入力されたデータ信号をスイッチ素子を介して供給し、
該各映像信号線に交差し前記スイッチ素子に接続された
各走査信号線を介して、前記スイッチ素子に前記スイッ
チ素子のオン状態およびオフ状態を決める走査信号を供
給して表示を行う表示方法において、前記各走査信号線
に出力開始される前記走査信号の立ち下がり波形が、前
記スイッチ素子をオン状態にするレベルから傾斜変化が
開始し、前記スイッチ素子をオフ状態にするレベルにな
るまでに前記傾斜変化が止まって略垂直な変化となる波
形である。
【0147】また、請求項8に係る発明の表示方法は、
以上のように、複数の画素電極に各映像信号線を介して
入力されたデータ信号をスイッチ素子を介して供給し、
該各映像信号線に交差し前記スイッチ素子に接続された
各走査信号線を介して、前記スイッチ素子に前記スイッ
チ素子のオン状態およびオフ状態を決める走査信号を供
給して表示を行う表示方法において、前記各走査信号線
に出力開始される前記走査信号の立ち下がり波形が、前
記スイッチ素子のオン電圧から傾斜変化が開始し、前記
スイッチ素子のオフ電圧になるまでに前記傾斜変化が止
まって略垂直な変化となる波形である。
【0148】また、請求項9に係る発明の表示方法は、
以上のように、複数の画素電極に各映像信号線を介して
入力されたデータ信号をスイッチ素子を介して供給し、
該各映像信号線に交差し前記スイッチ素子に接続された
各走査信号線を介して、前記スイッチ素子のゲートに前
記スイッチ素子のオン状態およびオフ状態を決める走査
信号を供給して表示を行う表示方法において、前記各走
査信号線に出力開始される前記走査信号の立ち下がり波
形が、前記スイッチ素子のゲートオン電圧から傾斜変化
が開始し、前記スイッチ素子のゲートオフ電圧になるま
でに前記傾斜変 化が止まって略垂直な変化となる波形で
ある。
【0149】また、請求項10に係る発明の表示方法
は、以上のように、複数の画素電極に各映像信号線を介
して入力されたデータ信号を薄膜トランジスタを介して
供給し、該各映像信号線に交差し前記薄膜トランジスタ
に接続された各走査信号線を介して、前記薄膜トランジ
スタのゲートに前記薄膜トランジスタのオン状態および
オフ状態を決める走査信号を供給して表示を行う表示方
法において、前記各走査信号線に出力開始される前記走
査信号の立ち下がり波形が、前記薄膜トランジスタのゲ
ートオン電圧から傾斜変化が開始し、前記薄膜トランジ
スタのゲートオフ電圧になるまでに前記傾斜変化が止ま
って略垂直な変化となる波形である。
【0150】また、請求項11に係る発明の表示方法
は、以上のように、複数の画素電極に各映像信号線を介
して入力されたデータ信号をスイッチ素子を介して供給
し、該各映像信号線に交差し前記スイッチ素子に接続さ
れた各走査信号線を介して、前記スイッチ素子のゲート
にハイレベルとローレベルとを有する走査信号を供給し
て表示を行う表示方法において、前記各走査信号線に出
力開始される前記走査信号の立ち下がり波形が、前記ハ
イレベルから傾斜変化が開始し、前記ローレベルになる
までに前記傾斜変化が止まって略垂直な変化となる波形
である。
【0151】また、請求項12に係る発明の表示方法
は、以上のように、複数の画素電極に各映像信号線を介
して入力されたデータ信号を薄膜トランジスタを介して
供給し、該各映像信号線に交差し前記薄膜トランジスタ
に接続された各走査信号線を介して、前記薄膜トランジ
スタのゲートにハイレベルとローレベルとを有する走査
信号を供給して表示を行う表示方法において、前記各走
査信号線に出力開始される前記走査信号の立ち下がり波
形が、前記ハイレベルから傾斜変化が開始し、前記ロー
レベルになるまでに前記傾斜変化が止まって略垂直な変
化となる波形である。
【0152】上記各発明によれば、走査信号を急峻に立
ち下がらないように制御することが 可能となる。これに
より、寄生容量コンデンサに起因する画素電位のレベル
シフトは低減されるという効果を奏する。
【図面の簡単な説明】
【図1】本発明の実施の形態の参考例に係る走査信号線
駆動回路の各部出力波形を示す波形図である。
【図2】図1の走査信号線入力付近の走査波形、走査信
号線終端付近の走査信号線波形、各々の画素電位を示す
波形図である。
【図3】本発明の実施の形態の他の参考例に係る走査信
号線駆動回路の構成例を示す説明図である。
【図4】本発明の実施の形態に係る走査信号線駆動回路
の構成例を示すブロック図である。
【図5】図4の要部の波形図である。
【図6】図4の構成を対角13.3インチXGA(解像
度1024*RGB*768)に適用した場合の寄生容
量Cgdに起因するレベルシフトの特性を従来の構成と
比較した結果を示す説明図である。
【図7】本発明の他の実施の形態に係る走査信号線駆動
回路の構成例を示す回路図である。
【図8】図7の構成における要部の波形図である。
【図9】従来の液晶表示装置の構成を示す説明図であ
る。
【図10】従来の走査信号線駆動回路の構成例を示す説
明図である。
【図11】画素容量と補助容量とが対向電極駆動回路の
対向電位に並列に接続されている構成における1表示画
素の等価回路図である。
【図12】従来の液晶表示装置の駆動波形図である。
【図13】本発明及び従来技術の双方に使用する説明図
であり、薄膜トランジスタが完全なON/OFFスイッ
チではなく、リニアなゲート電圧−ドレイン電流特性を
有することを示す説明図である。
【図14】1本の走査信号線の信号伝播遅延に着目した
場合の伝播等価回路である。
【図15】走査信号線に上記走査信号線駆動回路から入
力された走査信号が走査信号線の信号遅延伝播特性によ
りパネル内部でなまっていく様子を示す説明図である。
【符号の説明】
GCK クロック信号 GSP データ信号 VD1 入力端子 VD2 入力端子 3a シフトレジスタ部 3b 選択スイッチ(スイッチ部) SC スルーレイトコントロール素子(傾斜制御
部) 105 走査信号線 200 走査信号線駆動回路(駆動回路) SW1 スイッチ SW2 スイッチ SW3 スイッチ Ict 定電流源 OP オペアンプ(減算部) VG 走査信号
───────────────────────────────────────────────────── フロントページの続き (56)参考文献 特開 平4−265991(JP,A) 特開 昭63−198022(JP,A) (58)調査した分野(Int.Cl.7,DB名) G02F 1/133 550 G09G 3/20 622 G09G 3/20 624 G09G 3/36

Claims (12)

    (57)【特許請求の範囲】
  1. 【請求項1】複数の画素電極に各映像信号線を介して入
    力されたデータ信号をスイッチ素子を介して供給し、該
    各映像信号線に交差し前記スイッチ素子に接続された各
    走査信号線を介して、前記スイッチ素子に前記スイッチ
    素子のオン状態およびオフ状態を決める走査信号を供給
    して表示を行う表示装置において、 前記各走査信号線に出力開始される前記走査信号の立ち
    下がり波形が、前記スイッチ素子をオン状態にするレベ
    ルから傾斜変化が開始し、前記スイッチ素子をオフ状態
    にするレベルになるまでに前記傾斜変化が止まって略垂
    直な変化となる波形であることを特徴とする表示装置。
  2. 【請求項2】複数の画素電極に各映像信号線を介して入
    力されたデータ信号をスイッチ素子を介して供給し、該
    各映像信号線に交差し前記スイッチ素子に接続された各
    走査信号線を介して、前記スイッチ素子に前記スイッチ
    素子のオン状態およびオフ状態を決める走査信号を供給
    して表示を行う表示装置において、 前記各走査信号線に出力開始される前記走査信号の立ち
    下がり波形が、前記スイッチ素子のオン電圧から傾斜変
    化が開始し、前記スイッチ素子のオフ電圧になるまでに
    前記傾斜変化が止まって略垂直な変化となる波形である
    ことを特徴とする表示装置。
  3. 【請求項3】複数の画素電極に各映像信号線を介して入
    力されたデータ信号をスイッチ素子を介して供給し、該
    各映像信号線に交差し前記スイッチ素子に接続された各
    走査信号線を介して、前記スイッチ素子のゲートに前記
    スイッチ素子のオン状態およびオフ状態を決める走査信
    号を供給して表示を行う表示装置において、 前記各走査信号線に出力開始される前記走査信号の立ち
    下がり波形が、前記スイッチ素子のゲートオン電圧から
    傾斜変化が開始し、前記スイッチ素子のゲートオフ電圧
    になるまでに前記傾斜変化が止まって略垂直な変化とな
    る波形であるこ とを特徴とする表示装置。
  4. 【請求項4】複数の画素電極に各映像信号線を介して入
    力されたデータ信号を薄膜トランジスタを介して供給
    し、該各映像信号線に交差し前記薄膜トランジスタに接
    続された各走査信号線を介して、前記薄膜トランジスタ
    のゲートに前記薄膜トランジスタのオン状態およびオフ
    状態を決める走査信号を供給して表示を行う表示装置に
    おいて、 前記各走査信号線に出力開始される前記走査信号の立ち
    下がり波形が、前記薄膜トランジスタのゲートオン電圧
    から傾斜変化が開始し、前記薄膜トランジスタのゲート
    オフ電圧になるまでに前記傾斜変化が止まって略垂直な
    変化となる波形であることを特徴とする表示装置。
  5. 【請求項5】複数の画素電極に各映像信号線を介して入
    力されたデータ信号をスイッチ素子を介して供給し、該
    各映像信号線に交差し前記スイッチ素子に接続された各
    走査信号線を介して、前記スイッチ素子のゲートにハイ
    レベルとローレベルとを有する走査信号を供給して表示
    を行う表示装置において、 前記各走査信号線に出力開始される前記走査信号の立ち
    下がり波形が、前記ハイレベルから傾斜変化が開始し、
    前記ローレベルになるまでに前記傾斜変化が止まって略
    垂直な変化となる波形であることを特徴とする表示装
    置。
  6. 【請求項6】複数の画素電極に各映像信号線を介して入
    力されたデータ信号を薄膜トランジスタを介して供給
    し、該各映像信号線に交差し前記薄膜トランジスタに接
    続された各走査信号線を介して、前記薄膜トランジスタ
    のゲートにハイレベルとローレベルとを有する走査信号
    を供給して表示を行う表示装置において、 前記各走査信号線に出力開始される前記走査信号の立ち
    下がり波形が、前記ハイレベルから傾斜変化が開始し、
    前記ローレベルになるまでに前記傾斜変化が止まって略
    垂直な変化となる波形であることを特徴とする表示装
    置。
  7. 【請求項7】複数の画素電極に各映像信号線を介して入
    力されたデータ信号をスイッチ素子 を介して供給し、該
    各映像信号線に交差し前記スイッチ素子に接続された各
    走査信号線を介して、前記スイッチ素子に前記スイッチ
    素子のオン状態およびオフ状態を決める走査信号を供給
    して表示を行う表示方法において、 前記各走査信号線に出力開始される前記走査信号の立ち
    下がり波形が、前記スイッチ素子をオン状態にするレベ
    ルから傾斜変化が開始し、前記スイッチ素子をオフ状態
    にするレベルになるまでに前記傾斜変化が止まって略垂
    直な変化となる波形であることを特徴とする表示方法。
  8. 【請求項8】複数の画素電極に各映像信号線を介して入
    力されたデータ信号をスイッチ素子を介して供給し、該
    各映像信号線に交差し前記スイッチ素子に接続された各
    走査信号線を介して、前記スイッチ素子に前記スイッチ
    素子のオン状態およびオフ状態を決める走査信号を供給
    して表示を行う表示方法において、 前記各走査信号線に出力開始される前記走査信号の立ち
    下がり波形が、前記スイッチ素子のオン電圧から傾斜変
    化が開始し、前記スイッチ素子のオフ電圧になるまでに
    前記傾斜変化が止まって略垂直な変化となる波形である
    ことを特徴とする表示方法。
  9. 【請求項9】複数の画素電極に各映像信号線を介して入
    力されたデータ信号をスイッチ素子を介して供給し、該
    各映像信号線に交差し前記スイッチ素子に接続された各
    走査信号線を介して、前記スイッチ素子のゲートに前記
    スイッチ素子のオン状態およびオフ状態を決める走査信
    号を供給して表示を行う表示方法において、 前記各走査信号線に出力開始される前記走査信号の立ち
    下がり波形が、前記スイッチ素子のゲートオン電圧から
    傾斜変化が開始し、前記スイッチ素子のゲートオフ電圧
    になるまでに前記傾斜変化が止まって略垂直な変化とな
    る波形であることを特徴とする表示方法。
  10. 【請求項10】複数の画素電極に各映像信号線を介して
    入力されたデータ信号を薄膜トランジスタを介して供給
    し、該各映像信号線に交差し前記薄膜トランジスタに接
    続された各走査信号線を介して、前記薄膜トランジスタ
    のゲートに前記薄膜トランジス タのオン状態およびオフ
    状態を決める走査信号を供給して表示を行う表示方法に
    おいて、 前記各走査信号線に出力開始される前記走査信号の立ち
    下がり波形が、前記薄膜トランジスタのゲートオン電圧
    から傾斜変化が開始し、前記薄膜トランジスタのゲート
    オフ電圧になるまでに前記傾斜変化が止まって略垂直な
    変化となる波形であることを特徴とする表示方法。
  11. 【請求項11】複数の画素電極に各映像信号線を介して
    入力されたデータ信号をスイッチ素子を介して供給し、
    該各映像信号線に交差し前記スイッチ素子に接続された
    各走査信号線を介して、前記スイッチ素子のゲートにハ
    イレベルとローレベルとを有する走査信号を供給して表
    示を行う表示方法において、 前記各走査信号線に出力開始される前記走査信号の立ち
    下がり波形が、前記ハイレベルから傾斜変化が開始し、
    前記ローレベルになるまでに前記傾斜変化が止まって略
    垂直な変化となる波形であることを特徴とする表示方
    法。
  12. 【請求項12】複数の画素電極に各映像信号線を介して
    入力されたデータ信号を薄膜トランジスタを介して供給
    し、該各映像信号線に交差し前記薄膜トランジスタに接
    続された各走査信号線を介して、前記薄膜トランジスタ
    のゲートにハイレベルとローレベルとを有する走査信号
    を供給して表示を行う表示方法において、 前記各走査信号線に出力開始される前記走査信号の立ち
    下がり波形が、前記ハイレベルから傾斜変化が開始し、
    前記ローレベルになるまでに前記傾斜変化が止まって略
    垂直な変化となる波形であることを特徴とする表示方
    法。
JP08199498A 1998-03-27 1998-03-27 表示装置および表示方法 Expired - Lifetime JP3406508B2 (ja)

Priority Applications (8)

Application Number Priority Date Filing Date Title
JP08199498A JP3406508B2 (ja) 1998-03-27 1998-03-27 表示装置および表示方法
US09/275,063 US6359607B1 (en) 1998-03-27 1999-03-23 Display device and display method
US10/037,804 US6867760B2 (en) 1998-03-27 2001-12-26 Display device and display method
US10/883,375 US7027024B2 (en) 1998-03-27 2004-06-30 Display device and display method
US11/237,827 US7304626B2 (en) 1998-03-27 2005-09-29 Display device and display method
US11/898,559 US7696969B2 (en) 1998-03-27 2007-09-13 Display device and display method
US12/659,018 US8035597B2 (en) 1998-03-27 2010-02-23 Display device and display method
US13/137,610 US8217881B2 (en) 1998-03-27 2011-08-30 Display device and display method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP08199498A JP3406508B2 (ja) 1998-03-27 1998-03-27 表示装置および表示方法

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2002313514A Division JP3628676B2 (ja) 2002-10-28 2002-10-28 表示装置

Publications (2)

Publication Number Publication Date
JPH11281957A JPH11281957A (ja) 1999-10-15
JP3406508B2 true JP3406508B2 (ja) 2003-05-12

Family

ID=13762036

Family Applications (1)

Application Number Title Priority Date Filing Date
JP08199498A Expired - Lifetime JP3406508B2 (ja) 1998-03-27 1998-03-27 表示装置および表示方法

Country Status (2)

Country Link
US (7) US6359607B1 (ja)
JP (1) JP3406508B2 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8004485B2 (en) 2006-11-16 2011-08-23 Au Optronics Corp. Liquid crystal display and gate modulation method thereof
US9858882B2 (en) 2013-10-21 2018-01-02 Sharp Kabushiki Kaisha Display apparatus with waveform adjuster generating switch control signal by switching between grounded state and ungrounded state

Families Citing this family (101)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6670936B1 (en) * 1998-01-09 2003-12-30 Hitachi, Ltd. Liquid crystal display
JP3406508B2 (ja) 1998-03-27 2003-05-12 シャープ株式会社 表示装置および表示方法
US7002542B2 (en) * 1998-09-19 2006-02-21 Lg.Philips Lcd Co., Ltd. Active matrix liquid crystal display
JP4480821B2 (ja) * 1999-10-28 2010-06-16 シャープ株式会社 液晶表示装置
JP2001272654A (ja) * 2000-03-28 2001-10-05 Sanyo Electric Co Ltd アクティブマトリクス型液晶表示装置
TW573290B (en) * 2000-04-10 2004-01-21 Sharp Kk Driving method of image display apparatus, driving apparatus of image display apparatus, and image display apparatus
JP3579766B2 (ja) * 2000-05-26 2004-10-20 株式会社アドバンスト・ディスプレイ 液晶表示装置の駆動方法
TW567456B (en) 2001-02-15 2003-12-21 Au Optronics Corp Apparatus capable of improving flicker of thin film transistor liquid crystal display
US6653992B1 (en) * 2001-02-28 2003-11-25 Varian Medical Systems, Inc. Method and circuit for reduction of correlated noise
JP2003015608A (ja) * 2001-06-22 2003-01-17 Internatl Business Mach Corp <Ibm> 画像表示装置、画像表示制御装置、表示制御方法、および信号供給方法
KR100470207B1 (ko) * 2001-08-13 2005-02-04 엘지전자 주식회사 평면 전계방출 표시소자의 구동장치 및 방법
JP2003347926A (ja) * 2002-05-30 2003-12-05 Sony Corp レベルシフト回路、表示装置および携帯端末
KR100895305B1 (ko) * 2002-09-17 2009-05-07 삼성전자주식회사 액정 표시 장치 및 그 구동 방법
US8179385B2 (en) 2002-09-17 2012-05-15 Samsung Electronics Co., Ltd. Liquid crystal display
JP2006504131A (ja) * 2002-10-25 2006-02-02 コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ 電荷共有を有するディスプレイ装置
JP4544827B2 (ja) 2003-03-31 2010-09-15 シャープ株式会社 液晶表示装置
TWI251183B (en) * 2003-05-16 2006-03-11 Toshiba Matsushita Display Tec Active matrix display device
GB0313040D0 (en) * 2003-06-06 2003-07-09 Koninkl Philips Electronics Nv Active matrix display device
JP4614708B2 (ja) * 2003-07-30 2011-01-19 株式会社半導体エネルギー研究所 ソースフォロワを有する回路および半導体装置
JP4060256B2 (ja) * 2003-09-18 2008-03-12 シャープ株式会社 表示装置および表示方法
US7589326B2 (en) * 2003-10-15 2009-09-15 Varian Medical Systems Technologies, Inc. Systems and methods for image acquisition
US7095028B2 (en) * 2003-10-15 2006-08-22 Varian Medical Systems Multi-slice flat panel computed tomography
JP4217196B2 (ja) 2003-11-06 2009-01-28 インターナショナル・ビジネス・マシーンズ・コーポレーション ディスプレイ駆動装置、画像表示システム、および表示方法
JP2006017815A (ja) * 2004-06-30 2006-01-19 Nec Electronics Corp 駆動回路及びそれを用いた表示装置
CN1985209B (zh) * 2004-07-14 2010-04-21 夏普株式会社 有源矩阵基板及其驱动电路和显示装置
JP4938253B2 (ja) * 2004-10-01 2012-05-23 ローム株式会社 電源回路、表示装置および携帯機器
TWI253051B (en) * 2004-10-28 2006-04-11 Quanta Display Inc Gate driving method and circuit for liquid crystal display
JP4667904B2 (ja) * 2005-02-22 2011-04-13 株式会社 日立ディスプレイズ 表示装置
KR100712118B1 (ko) * 2005-02-23 2007-04-27 삼성에스디아이 주식회사 도트 반전을 수행하는 액정 표시 장치 및 액정 표시 장치의구동 방법
JP4591258B2 (ja) * 2005-07-29 2010-12-01 エプソンイメージングデバイス株式会社 電気光学装置、および電子機器
JP2007052291A (ja) * 2005-08-18 2007-03-01 Sony Corp 表示装置
TW200709132A (en) * 2005-08-19 2007-03-01 Innolux Display Corp Residual image improving system for a liquid crystal display device
US20070063955A1 (en) * 2005-09-16 2007-03-22 Hung-Shiang Chen Driving device
CN101300619B (zh) * 2005-11-04 2010-11-17 夏普株式会社 显示装置
US20090303260A1 (en) * 2005-11-29 2009-12-10 Shinji Takasugi Image Display Device
KR101209043B1 (ko) * 2006-01-26 2012-12-06 삼성디스플레이 주식회사 표시 장치의 구동 장치 및 이를 포함하는 표시 장치
KR101235698B1 (ko) * 2006-03-20 2013-02-21 엘지디스플레이 주식회사 액정표시장치 및 이의 화상구현방법
KR101265333B1 (ko) * 2006-07-26 2013-05-20 엘지디스플레이 주식회사 액정표시장치 및 그의 구동 방법
WO2008029546A1 (en) 2006-09-05 2008-03-13 Sharp Kabushiki Kaisha Display controller, display device, display system and method for controlling display device
WO2008032468A1 (fr) * 2006-09-15 2008-03-20 Sharp Kabushiki Kaisha Appareil d'affichage
KR101318005B1 (ko) * 2006-11-23 2013-10-14 엘지디스플레이 주식회사 패널 적응형 게이트 스캔 신호 변조 기능을 가지는 액정디스플레이 장치
KR100848338B1 (ko) * 2007-01-09 2008-07-25 삼성에스디아이 주식회사 박막트랜지스터, 그의 제조방법 및 이를 포함하는평판표시장치
TWI336461B (en) * 2007-03-15 2011-01-21 Au Optronics Corp Liquid crystal display and pulse adjustment circuit thereof
TWI345206B (en) * 2007-05-11 2011-07-11 Chimei Innolux Corp Liquid crystal display device and it's driving circuit and driving method
CN101311779A (zh) * 2007-05-25 2008-11-26 群康科技(深圳)有限公司 液晶显示装置
JP2008304513A (ja) * 2007-06-05 2008-12-18 Funai Electric Co Ltd 液晶表示装置、および液晶表示装置の駆動方法
KR100899157B1 (ko) 2007-06-25 2009-05-27 엘지디스플레이 주식회사 액정표시장치와 그 구동 방법
CN101802903A (zh) * 2007-10-04 2010-08-11 夏普株式会社 显示装置及显示装置的驱动方法
CN101779227B (zh) 2007-10-24 2012-03-28 夏普株式会社 显示面板和显示装置
TWI389071B (zh) 2008-01-25 2013-03-11 Au Optronics Corp 平面顯示裝置、控制電路及其控制方法
US8786542B2 (en) * 2008-02-14 2014-07-22 Sharp Kabushiki Kaisha Display device including first and second scanning signal line groups
TWI409743B (zh) * 2008-08-07 2013-09-21 Innolux Corp 修正電路、顯示面板及顯示裝置
US7567228B1 (en) * 2008-09-04 2009-07-28 Au Optronics Corporation Multi switch pixel design using column inversion data driving
TWI410941B (zh) * 2009-03-24 2013-10-01 Au Optronics Corp 可改善畫面閃爍之液晶顯示器和相關驅動方法
EP2431964B1 (en) * 2009-05-13 2016-08-10 Sharp Kabushiki Kaisha Display apparatus
JP5206594B2 (ja) * 2009-06-05 2013-06-12 富士通セミコンダクター株式会社 電圧調整回路及び表示装置駆動回路
TWI483236B (zh) * 2009-06-15 2015-05-01 Au Optronics Corp 液晶顯示器及其驅動方法
TWI489435B (zh) * 2009-06-19 2015-06-21 Au Optronics Corp 閘極輸出控制方法
US8106873B2 (en) * 2009-07-20 2012-01-31 Au Optronics Corporation Gate pulse modulation circuit and liquid crystal display thereof
TWI415098B (zh) * 2009-09-10 2013-11-11 Raydium Semiconductor Corp 閘極驅動器及其運作方法
TWI405177B (zh) * 2009-10-13 2013-08-11 Au Optronics Corp 閘極輸出控制方法及相應之閘極脈衝調制器
CN102074180A (zh) * 2009-11-24 2011-05-25 瑞鼎科技股份有限公司 栅极驱动器及其运行方法
US8963904B2 (en) * 2010-03-22 2015-02-24 Apple Inc. Clock feedthrough and crosstalk reduction method
US8519934B2 (en) * 2010-04-09 2013-08-27 Au Optronics Corporation Linear control output for gate driver
WO2012005044A1 (ja) * 2010-07-08 2012-01-12 シャープ株式会社 液晶表示装置
TWI417869B (zh) 2010-08-24 2013-12-01 Chunghwa Picture Tubes Ltd 液晶顯示系統及其像素延遲充電電路
TWI430580B (zh) * 2010-10-29 2014-03-11 Chunghwa Picture Tubes Ltd 切角信號產生電路
TWI425493B (zh) * 2010-12-28 2014-02-01 Au Optronics Corp 平面顯示裝置及其工作電位調整方法
TWI453722B (zh) 2011-04-12 2014-09-21 Au Optronics Corp 液晶顯示器之掃描線驅動裝置
US20130063404A1 (en) * 2011-09-13 2013-03-14 Abbas Jamshidi Roudbari Driver Circuitry for Displays
KR102070660B1 (ko) * 2012-04-20 2020-01-30 삼성디스플레이 주식회사 표시 패널 및 이를 포함하는 표시 장치
US8803860B2 (en) * 2012-06-08 2014-08-12 Apple Inc. Gate driver fall time compensation
KR102110223B1 (ko) * 2012-08-14 2020-05-14 삼성디스플레이 주식회사 구동 회로 및 이를 포함하는 표시 장치
US20140091995A1 (en) * 2012-09-29 2014-04-03 Shenzhen China Star Optoelectronics Technology Co., Ltd. Driving circuit, lcd device, and driving method
US8890791B2 (en) * 2012-10-22 2014-11-18 Shenzhen China Star Optoelectronics Technology Co., Ltd Drive circuit of liquid crystal panel
CN102956216A (zh) * 2012-11-23 2013-03-06 深圳市华星光电技术有限公司 液晶面板驱动系统中的切角电路及均齐度调整系统、方法
US9135879B2 (en) 2012-11-23 2015-09-15 Shenzhen China Star Optoelectronics Technology Co., Ltd Chamfer circuit of driving system for LCD panel, uniformity regulating system and method thereof
CN102956215B (zh) * 2012-11-23 2015-09-09 深圳市华星光电技术有限公司 液晶面板的驱动方法及驱动电路
KR102138369B1 (ko) * 2013-10-10 2020-07-28 삼성전자주식회사 디스플레이 구동 회로, 디스플레이 장치 및 이를 포함하는 휴대용 단말기
TWI559272B (zh) * 2013-10-16 2016-11-21 天鈺科技股份有限公司 閘極脈衝調變電路及其削角調變方法
KR20160021942A (ko) * 2014-08-18 2016-02-29 삼성디스플레이 주식회사 표시 장치 및 이의 구동 방법
CN104332148A (zh) * 2014-11-20 2015-02-04 深圳市华星光电技术有限公司 液晶显示面板及其驱动方法
CN104732941B (zh) * 2015-03-30 2017-03-15 深圳市华星光电技术有限公司 液晶显示面板及液晶显示装置
JP6419312B2 (ja) * 2015-04-07 2018-11-07 シャープ株式会社 アクティブマトリクス型表示装置およびその駆動方法
US10803813B2 (en) 2015-09-16 2020-10-13 E Ink Corporation Apparatus and methods for driving displays
JP6871241B2 (ja) * 2015-09-16 2021-05-12 イー インク コーポレイション ディスプレイを駆動するための装置および方法
US11657774B2 (en) 2015-09-16 2023-05-23 E Ink Corporation Apparatus and methods for driving displays
CN105280152B (zh) * 2015-11-20 2018-09-28 深圳市华星光电技术有限公司 扫描驱动信号调整方法及扫描驱动电路
CN105609080B (zh) * 2016-03-16 2018-03-06 深圳市华星光电技术有限公司 可调节削角波形的削角电路及削角波形的调节方法
WO2017183081A1 (ja) 2016-04-18 2017-10-26 堺ディスプレイプロダクト株式会社 液晶表示装置及び液晶表示装置の駆動方法
CN105719615B (zh) * 2016-04-26 2018-08-24 深圳市华星光电技术有限公司 削角调节电路及具有该削角调节电路的液晶显示器
JP6963951B2 (ja) * 2017-09-25 2021-11-10 ローム株式会社 ゲートドライバ駆動回路および液晶表示装置
CN107665682A (zh) * 2017-09-27 2018-02-06 惠科股份有限公司 显示装置及其驱动方法
CN107680545A (zh) * 2017-09-27 2018-02-09 惠科股份有限公司 显示装置及其驱动方法
CN107564487A (zh) * 2017-09-27 2018-01-09 惠科股份有限公司 显示装置及其驱动方法
CN107665688A (zh) * 2017-10-26 2018-02-06 惠科股份有限公司 一种显示设备
CN107545872A (zh) * 2017-10-26 2018-01-05 惠科股份有限公司 一种显示设备
CN107689222A (zh) * 2017-10-26 2018-02-13 惠科股份有限公司 一种显示设备
CN107665687A (zh) * 2017-10-26 2018-02-06 惠科股份有限公司 一种显示设备
JP6768724B2 (ja) * 2018-01-19 2020-10-14 株式会社Joled 表示装置および表示パネルの駆動方法
CN108831404B (zh) * 2018-09-11 2020-08-11 惠科股份有限公司 显示面板及其驱动方法与显示装置

Family Cites Families (59)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US596117A (en) * 1897-12-28 Valve apparatus for washbowls or sinks
JPS49112526A (ja) 1973-02-26 1974-10-26
US4225318A (en) 1978-05-11 1980-09-30 Wrigley Jr Hank J Method of making hydrocarbon composition
JPS6170430A (ja) 1984-09-13 1986-04-11 Matsushita Electric Works Ltd 電子体温計
JPS61163324A (ja) 1985-01-14 1986-07-24 Canon Inc 液晶セルの駆動方法
GB2194663B (en) 1986-07-18 1990-06-20 Stc Plc Display device
US5081400A (en) * 1986-09-25 1992-01-14 The Board Of Trustees Of The University Of Illinois Power efficient sustain drivers and address drivers for plasma panel
JPH0833532B2 (ja) 1987-02-13 1996-03-29 富士通株式会社 アクテイブマトリクス型液晶表示装置
US4955697A (en) 1987-04-20 1990-09-11 Hitachi, Ltd. Liquid crystal display device and method of driving the same
US5179371A (en) 1987-08-13 1993-01-12 Seiko Epson Corporation Liquid crystal display device for reducing unevenness of display
JP2718068B2 (ja) 1988-06-22 1998-02-25 松下電器産業株式会社 振幅制御台形波発生装置
JP2728698B2 (ja) 1988-11-10 1998-03-18 株式会社東芝 アクティブマトリクス形液晶表示装置
JPH02272490A (ja) 1989-04-14 1990-11-07 Hitachi Ltd 液晶表示装置及び液晶表示装置用電源装置
JPH03294822A (ja) * 1990-04-13 1991-12-26 Hitachi Ltd 液晶パネル表示装置
JPH04225318A (ja) 1990-12-27 1992-08-14 Casio Comput Co Ltd アクティブマトリックス液晶表示素子の駆動方法
JP3339696B2 (ja) 1991-02-20 2002-10-28 株式会社東芝 液晶表示装置
JPH04265991A (ja) 1991-02-21 1992-09-22 Toshiba Corp 液晶表示装置
JPH04324418A (ja) 1991-04-25 1992-11-13 Toshiba Corp アクティブマトリックス型表示装置用駆動回路
JPH04324419A (ja) 1991-04-25 1992-11-13 Toshiba Corp アクティブマトリックス型表示装置の駆動方法
JP2806098B2 (ja) 1991-10-09 1998-09-30 松下電器産業株式会社 表示装置の駆動方法
JPH0643833A (ja) 1992-04-24 1994-02-18 Toshiba Corp 液晶表示装置およびその駆動方法
KR950003381B1 (ko) * 1992-05-26 1995-04-12 삼성전관 주식회사 플라즈마 어드레스방식의 액정표시장치 및 그 구동방법
JPH063647A (ja) * 1992-06-18 1994-01-14 Sony Corp アクティブマトリクス型液晶表示装置の駆動方法
US5745155A (en) * 1992-07-02 1998-04-28 Xerox Corporation Scan uniformity correction
JP3276995B2 (ja) 1992-09-04 2002-04-22 株式会社東芝 液晶表示装置
JPH06110035A (ja) 1992-09-28 1994-04-22 Seiko Epson Corp 液晶表示装置の駆動方法
JP3141312B2 (ja) * 1992-12-21 2001-03-05 キヤノン株式会社 表示素子
JPH07120720A (ja) 1993-01-18 1995-05-12 Sharp Corp 液晶表示装置
JPH06266313A (ja) 1993-03-16 1994-09-22 Hitachi Ltd 液晶マトリクス表示装置
JP3025598B2 (ja) 1993-04-30 2000-03-27 富士通株式会社 表示駆動装置及び表示駆動方法
JPH06317807A (ja) * 1993-05-06 1994-11-15 Sharp Corp マトリクス表示装置およびその駆動方法
JPH07140441A (ja) 1993-06-25 1995-06-02 Hosiden Corp アクティブマトリックス液晶表示素子の駆動方法
US5844534A (en) * 1993-12-28 1998-12-01 Kabushiki Kaisha Toshiba Liquid crystal display apparatus
JPH08510575A (ja) 1994-03-18 1996-11-05 フィリップス エレクトロニクス ネムローゼ フェン ノートシャップ アクティブマトリックス表示装置およびその駆動方法
TW275684B (ja) 1994-07-08 1996-05-11 Hitachi Seisakusyo Kk
JP3715996B2 (ja) * 1994-07-29 2005-11-16 株式会社日立製作所 液晶表示装置
FR2723462B1 (fr) * 1994-08-02 1996-09-06 Thomson Lcd Procede d'adressage optimise d'ecran a cristaux liquides et dispositif pour sa mise en oeuvre
US5714968A (en) * 1994-08-09 1998-02-03 Nec Corporation Current-dependent light-emitting element drive circuit for use in active matrix display device
JP3305906B2 (ja) 1995-01-23 2002-07-24 株式会社東芝 表示装置
JP3135810B2 (ja) * 1995-01-31 2001-02-19 シャープ株式会社 画像表示装置
JP3229156B2 (ja) * 1995-03-15 2001-11-12 株式会社東芝 液晶表示装置
JP3369395B2 (ja) 1995-04-17 2003-01-20 パイオニア株式会社 マトリクス方式プラズマディスプレイパネルの駆動方法
US5774099A (en) * 1995-04-25 1998-06-30 Hitachi, Ltd. Liquid crystal device with wide viewing angle characteristics
KR0154799B1 (ko) 1995-09-29 1998-12-15 김광호 킥백전압을 감소시킨 박막 트랜지스터 액정 표시장치의 구동장치
US5745086A (en) 1995-11-29 1998-04-28 Plasmaco Inc. Plasma panel exhibiting enhanced contrast
JP3037886B2 (ja) * 1995-12-18 2000-05-08 インターナショナル・ビジネス・マシーンズ・コーポレイション 液晶表示装置の駆動方法
JPH09258174A (ja) 1996-03-21 1997-10-03 Toshiba Corp アクティブマトリクス型液晶表示装置
US6295042B1 (en) 1996-06-05 2001-09-25 Canon Kabushiki Kaisha Display apparatus
JPH1078592A (ja) * 1996-09-03 1998-03-24 Semiconductor Energy Lab Co Ltd アクティブマトリクス表示装置
JP3814365B2 (ja) 1997-03-12 2006-08-30 シャープ株式会社 液晶表示装置
US6020687A (en) 1997-03-18 2000-02-01 Fujitsu Limited Method for driving a plasma display panel
JP3517551B2 (ja) 1997-04-16 2004-04-12 パイオニア株式会社 面放電型プラズマディスプレイパネルの駆動方法
JP3856919B2 (ja) * 1997-08-29 2006-12-13 株式会社東芝 液晶表示装置
US6225992B1 (en) * 1997-12-05 2001-05-01 United Microelectronics Corp. Method and apparatus for generating bias voltages for liquid crystal display drivers
JP3406508B2 (ja) 1998-03-27 2003-05-12 シャープ株式会社 表示装置および表示方法
JP3510974B2 (ja) 1998-06-22 2004-03-29 株式会社ルネサステクノロジ 半導体集積回路装置
JP4176242B2 (ja) 1998-07-21 2008-11-05 松下電器産業株式会社 データ出力装置
US7002542B2 (en) * 1998-09-19 2006-02-21 Lg.Philips Lcd Co., Ltd. Active matrix liquid crystal display
JP4324418B2 (ja) 2003-08-05 2009-09-02 株式会社日立国際電気 基板処理装置および半導体デバイスの製造方法

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8004485B2 (en) 2006-11-16 2011-08-23 Au Optronics Corp. Liquid crystal display and gate modulation method thereof
US8558823B2 (en) 2006-11-16 2013-10-15 Au Optronics Corp. Liquid crystal display and gate modulation method thereof
US9858882B2 (en) 2013-10-21 2018-01-02 Sharp Kabushiki Kaisha Display apparatus with waveform adjuster generating switch control signal by switching between grounded state and ungrounded state

Also Published As

Publication number Publication date
JPH11281957A (ja) 1999-10-15
US6359607B1 (en) 2002-03-19
US8217881B2 (en) 2012-07-10
US8035597B2 (en) 2011-10-11
US20040246245A1 (en) 2004-12-09
US20080012813A1 (en) 2008-01-17
US7696969B2 (en) 2010-04-13
US6867760B2 (en) 2005-03-15
US20120001877A1 (en) 2012-01-05
US20100194726A1 (en) 2010-08-05
US20060077163A1 (en) 2006-04-13
US7027024B2 (en) 2006-04-11
US20020057245A1 (en) 2002-05-16
US7304626B2 (en) 2007-12-04

Similar Documents

Publication Publication Date Title
JP3406508B2 (ja) 表示装置および表示方法
JP4060256B2 (ja) 表示装置および表示方法
WO2008032468A1 (fr) Appareil d&#39;affichage
JP4330059B2 (ja) 液晶表示装置及びその駆動制御方法
US20200051520A1 (en) Display device
WO2019080298A1 (zh) 一种显示设备
JP3628676B2 (ja) 表示装置
JP3715306B2 (ja) 表示装置および表示方法
JP3681734B2 (ja) 表示装置および表示方法
WO2019080301A1 (zh) 一种显示设备
JP4137957B2 (ja) 表示装置及びこの表示装置に用いる走査信号線駆動回路
KR100483527B1 (ko) 액정표시장치의데이터전압인가방법
JP2008191687A (ja) 表示装置
WO2019080300A1 (zh) 一种显示设备
JP3745362B2 (ja) 表示装置および表示方法
JP3832667B2 (ja) 表示装置
JP3795509B2 (ja) 表示装置および表示方法
JP3754056B2 (ja) 表示装置および表示方法
JP2008216924A (ja) 表示装置および表示装置の駆動方法
JP3754060B2 (ja) 表示装置および表示方法
JP2011128642A (ja) 表示装置

Legal Events

Date Code Title Description
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080307

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090307

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100307

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100307

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110307

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120307

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120307

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130307

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140307

Year of fee payment: 11

SG99 Written request for registration of restore

Free format text: JAPANESE INTERMEDIATE CODE: R316G99

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

EXPY Cancellation because of completion of term