TWI409743B - 修正電路、顯示面板及顯示裝置 - Google Patents

修正電路、顯示面板及顯示裝置 Download PDF

Info

Publication number
TWI409743B
TWI409743B TW097130154A TW97130154A TWI409743B TW I409743 B TWI409743 B TW I409743B TW 097130154 A TW097130154 A TW 097130154A TW 97130154 A TW97130154 A TW 97130154A TW I409743 B TWI409743 B TW I409743B
Authority
TW
Taiwan
Prior art keywords
switching element
resistor
node
electrically connected
circuit
Prior art date
Application number
TW097130154A
Other languages
English (en)
Other versions
TW201007659A (en
Inventor
Tzong Yau Ku
Ping Hung Lin
Original Assignee
Innolux Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Innolux Corp filed Critical Innolux Corp
Priority to TW097130154A priority Critical patent/TWI409743B/zh
Publication of TW201007659A publication Critical patent/TW201007659A/zh
Application granted granted Critical
Publication of TWI409743B publication Critical patent/TWI409743B/zh

Links

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Description

修正電路、顯示面板及顯示裝置
本發明係關於一種閘極驅動電壓修正電路、及包含上述修正電路之顯示面板及顯示裝置。
隨著顯示科技的發展,顯示面板及其產品已經廣泛地被人們使用。
請參照圖1所示,習知之顯示面板1係至少包含一系統電壓源11、一直流-直流電源轉換器(DC-DC converter)12、一三階電路13(3 step circuit)、一閘極驅動電路14及一畫素陣列15、一時序控制器16(timing controller)及一汲極驅動電路17。其中,畫素陣列15係由複數個畫素150所組成,各畫素150係至少具有一畫素電容及一電晶體(圖中未顯示)。
系統電壓源11係提供系統電壓V1C (其電壓位準可為3.3V~5V)至直流-直流電源轉換器12及時序控制器16以作為運作時所需之電源。直流-直流電源轉換器12係將系統電壓V1C 升壓以輸出一閘極驅動訊號V1GHS (其電壓位準為18V)至三階電路13。三階電路13係依據時序控制器16所輸出之控制訊號V1G1 、V1G2 (其電壓位準介於0V~2.5V)以將閘極驅動訊號V1GHS 修正為一閘極驅動修正訊號V1GH (Voltage Gate High,VGH)。閘極驅動電路14係依據 閘極驅動修正訊號V1GH 以依序導通各畫素150之電晶體而使各畫素150之畫素電容更新儲存電壓,且汲極驅動電路17係依據一影像資料以輸出一汲極驅動訊號至畫素陣列15以當其中之一畫素150的電晶體被導通時,汲極驅動訊號係更新其中之一畫素150的畫素電容所儲存的電壓,俾使畫素陣列15顯示影像。
請參照圖2所示,三階電路13係具有一P型金氧半電晶體Q11 (P-MOS Transistor)、二個N型金氧半電晶體Q12 、Q13 (N-MOS Transistor)及複數個電阻器R11 、R12 、R13
控制訊號V1G1 係輸入N型金氧半電晶體Q13 之閘極G13 以控制N型金氧半電晶體Q13 之狀態呈導通(turn on)或非導通(turn off),且控制訊號V1G2 係輸入N型金氧半電晶體Q12 之閘極G12 以控制N型金氧半電晶體Q12 之狀態呈導通或非導通。
請同時參照圖2及圖3所示,當N型金氧半電晶體Q13 之閘極G13 的電壓位準LG13 因控制訊號V1G1 而為低位準(0V)俾使N型金氧半電晶體Q13 之狀態呈非導通,且N型金氧半電晶體Q12 之閘極G12 的電壓位準LG12 因控制訊號V1G2 而為高位準(2.5V)俾使N型金氧半電晶體Q12 之狀態呈導通時,P型金氧半電晶體Q11 之狀態呈導通,俾使三階電路13所輸出之閘極驅動修正訊號V1GH 的電壓位準LGH 依據閘極驅動訊號V1GHS 的電壓位準LGHS 而維持在高位準(18V)。
反之,當N型金氧半電晶體Q13 之閘極G13 的電壓位準LG13 因控制訊號V1G1 而為高位準(2.5V)俾使N型金氧半電晶體Q13 之狀態呈導通,且N型金氧半電晶體Q12 之閘極G12 的電壓位準LG12 因控制訊號V1G2 而為低位準(0V)俾使N型金氧半電晶體Q12 之狀態呈非導通時,P型金氧半電晶體Q11 之狀態呈非導通,俾使三階電路13所輸出之閘極驅動修正訊號V1GH 之電壓位準LGH 因電阻器R11 的損耗而由高位準(18V)向低位準(0V)衰減。
然而,為了控制三階電路13運作,時序控制器16需提供兩個輸出腳位以分別輸出控制訊號V1G1 及控制訊號V1G2 ,導致時序控制器16的輸出腳位利用率有限。是以,業者設計了另一種顯示裝置2。
請參照圖4所示,與顯示面板1不同的是,顯示裝置2更包含一反閘28(NOT Gate),其係分別與時序控制器26及三階電路13電性連接。其中,時序控制器26係輸出控制訊號V1G1 至三階電路13及反閘28。反閘28將控制訊號V1G1 轉變成控制訊號V1G2 而輸出至三階電路13。三階電路13依據控制訊號V1G1 及控制訊號V1G2 以將閘極驅動訊號V1GHS 修正為閘極驅動修正訊號V1GH 。換句話說,時序控制器26僅需提供一個輸出腳位以輸出第一控制訊號V1G1 ,與顯示面板1相較之下,顯示裝置2之時序控制器26的 輸出腳位利用率可提升。
另外,一般來說,當顯示裝置關機時,各畫素之畫素電容所殘存的電壓大小並不一致,導致殘影(image retention)的出現。因此,為了改善殘影問題,業者設計顯示裝置於關機時,閘極驅動電路係導通全部的畫素之電晶體,進而使各畫素之畫素電容所殘存電荷相互平衡以避免殘影的產生。舉例來說,請參照圖5所示,習知之顯示裝置3,其係與顯示裝置2不同的是,顯示裝置3更包含一關機電路39,其係與閘極驅動電路14電性連接,並即時偵測系統電壓V1C 之電壓位準,其中關機電路39係依據所偵測之系統電壓V1C 的電壓位準以輸出一控制訊號XAO3 至閘極驅動電路14。
請同時參照圖5及圖6所示,於時間T11 前,關機電路39係呈非致能(disable)俾使所輸出之控制訊號XAO3 的電壓位準LXAO3 為高位準以控制閘極驅動電路14依據閘極驅動修正訊號V1GH 而依序導通各畫素150之電晶體。
於時間T11 後,顯示裝置3關機俾使時序控制器26輸出固定低位準(0V)之控制訊號V1G1 及固定高位準(2.5V)之控制訊號V1G2 至三階電路13,以造成閘極G12 的電壓位準LG12 維持在高位準(2.5V),且閘極G13 的電壓位準LG13 維持在低位準(0V),其中,三階電路13所輸出之閘極驅動修正訊號V1GH 的電壓位 準LVGH 係維持在高位準(18V)。另外,關機電路39仍為非致能俾使所輸出之控制訊號XAO3 的電壓位準LXAO3 為高位準以控制閘極驅動電路14依據高位準(18V)之閘極驅動修正訊號V1GH 而依序導通各畫素150之電晶體。
直到系統電壓V1C 的電壓位準LV1C 因關機而由高位準衰減至低於一門檻位準後(於時間T12 後),關機電路39係為致能(enable)俾使所輸出之控制訊號XAO3 的電壓位準LXAO3 為低位準以控制閘極驅動電路14輸出閘極驅動修正訊號V1GH 至畫素陣列15之全部畫素150來導通全部畫素150之電晶體以期可使各畫素150之畫素電容的殘存電荷相互平衡以避免殘影的產生。
然而,由於時序控制器26係依據系統電壓源11所提供的系統電壓V1C 而產生控制訊號V1G1 、V1G2 。所以當系統電壓V1C 因關機而開始衰減後,控制訊號V1G2 及閘極G12 之電壓位準LG12 亦跟著衰減。而當閘極G12 之電壓位準LG12 低於一門檻位準後(時間T13 後),N型金氧半電晶體Q12 之狀態無法被導通,以造成P型金氧半電晶體Q11 之狀態亦無法被導通(如圖2所示),此時導致閘極驅動修正訊號V1GH 之電壓位準LGH 快速衰減(時間T13 後)導致閘極驅動修正訊號V1GH 之電壓位準LGH 不足以導通畫素陣列15之全部畫素150,進而使各畫素150之畫素電容的殘存電 荷無法相互平衡,也就無法有效的解決殘影的問題。
因此,如何提供一種可以降低殘影之修正電路、顯示面板及顯示裝置,正是當前顯示器產業的重要課題之一。
有鑑於上述課題,本發明之目的為提供一種可以降低殘影之修正電路、顯示面板及顯示裝置。緣是,為達上述目的,依本發明之一種修正電路係與一時序產生器配合。修正電路係依據時序產生器所產生之控制訊號以將一閘極驅動訊號修正為一閘極驅動修正訊號,並輸出閘極驅動修正訊號,其中,修正電路包含一第一開關元件、一第二開關元件及一第三開關元件。第一開關元件係具有一第一端、一第二端及一第三端,第二開關元件係至少具有一第一端及一第二端,且第三開關元件係至少具有一第一端及一第二端。
第二開關元件之第一端、第一開關元件之第一端及第二端係電性連接至一第一節點;第三開關元件之第一端、第二開關元件之第二端及第一開關元件之第三端電性連接至一第二節點,且控制訊號係輸入至第三開關元件之第二端俾使第三開關元件之狀態呈導通或非導通,其中,閘極驅動訊號係輸入至第一節點,且閘極驅動修正訊號係自第二節點輸出,當第三開關元件之狀態呈非導通時,第二開關元件之第二端係依據第二節點之位準俾使第二開關元件呈導通。
另外,為達上述目的,依本發明之一種顯示面板係包含一畫素陣列、一時序產生器、一閘極驅動電路及一修正電路。修正電路係依據時序產生器所產生之控制訊號將一閘極驅動訊號修正為一閘極驅動修正訊號,並輸出閘極驅動修正訊號至閘極驅動電路以驅動畫素陣列,其中,修正電路具有一第一開關元件、一第二開關元件及一第三開關元件。第一開關元件係具有一第一端、一第二端及一第三端,第二開關元件係至少具有一第一端及一第二端,且第三開關元件係至少具有一第一端及一第二端。
第二開關元件之第一端、第一開關元件之第一端及第一開關元件之第二端係電性連接至一第一節點,第三開關元件之第一端、第二開關元件之第二端及第一開關元件之第三端電性連接至一第二節點,且控制訊號係輸入至第三開關元件之第二端俾使第三開關元件之狀態呈導通或非導通,其中,閘極驅動訊號係輸入至第一節點,且閘極驅動修正訊號係自第二節點輸出,當第三開關元件之狀態呈非導通時,第二開關元件之第二端係依據第二節點之位準俾使第二開關元件呈導通。
再者,為達上述目的,依本發明之一種顯示裝置係具有一顯示面板,顯示面板包含一畫素陣列、一時序產生器、一閘極驅動電路及一修正電路。修正電路係依據時序產生器所產生之控制訊號將一閘極驅動訊號修正為一閘極驅動修正訊號,並輸出閘極驅動修正訊號至閘極驅動電路以驅動畫素陣列,其中,修正電路具有一第一開關元 件、一第二開關元件及一第三開關元件。第一開關元件係具有一第一端、一第二端及一第三端,第二開關元件係至少具有一第一端及一第二端,且第三開關元件係至少具有一第一端及一第二端。
第二開關元件之第一端、第一開關元件之第一端及第二端係電性連接至一第一節點,第三開關元件之第一端、第二開關元件之第二端及第一開關元件之第三端電性連接至一第二節點,且控制訊號係輸入至第三開關元件之第二端俾使第三開關元件之狀態呈導通或非導通,其中,閘極驅動訊號係輸入至第一節點,且閘極驅動修正訊號係自第二節點輸出,當第三開關元件之狀態呈非導通時,第二開關元件之第二端係依據第二節點之位準俾使第二開關元件呈導通。
承上所述,因依本發明之一種修正電路、顯示面板及顯示裝置中,當第三開關元件之狀態呈非導通時,第二開關元件之第二端係依據第二節點之位準俾使第二開關元件呈導通,所以當系統電壓因關機而衰減時,第二開關元件之狀態較不易受到系統電壓衰減而影響,以延緩閘極驅動修正訊號衰減的時間,進而使畫素陣列之各複數個畫素之畫素電容的殘存電荷有足夠的時間相互平衡以降低殘影的產生。
另外,由於本發明之一種修正電路、顯示面板及顯示裝置中,修正電路係依據一個控制訊號將閘極驅動訊號修正為閘極驅動修正訊號,換句話說,時序控制器僅需提 供一個輸出腳位以輸出控制訊號,不僅可提升輸出腳位的利用率,而且不需使用習知反閘,進而降低產品成本。
以下將參照相關圖式,說明依本發明較佳實施例修正電路、顯示面板及顯示裝置
[較佳實施例之顯示面板]
請參照圖7所示,顯示本發明較佳實施例之顯示面板4係包含一系統電壓源41、一直流-直流電源轉換器42、一時序控制器43、一畫素陣列44、一閘極驅動電路45、一修正電路46、一汲極驅動電路47及一關機電路48。其中,畫素陣列44係由複數個畫素440所組成,各畫素440係至少具有一畫素電容及一電晶體(圖中未顯示)。
系統電壓源41係提供系統電壓V4C (電壓位準以3.3V~5V為例)至直流-直流電源轉換器42及時序控制器43以作為運作時所需之電源。直流-直流電源轉換器42係將系統電壓V4C 升壓以輸出一閘極驅動訊號V4GHS (電壓位準以18V為例)至修正電路46。且時序控制器43係產生一控制訊號V4G1 ,並輸出控制訊號V4G1 至修正電路46。
修正電路46係依據控制訊號V4G1 以將閘極驅動訊號V4GHS 修正為一閘極驅動修正訊號V4GH ,並輸出閘 極驅動修正訊號V4GH 至閘極驅動電路45以驅動畫素陣列44,且汲極驅動電路47係依據一影像資料以輸出一汲極驅動訊號至畫素陣列44俾使畫素陣列44顯示影像。
請參照圖8所示,修正電路46可至少具有一第一開關元件Q41 、一第二開關元件Q42 、一第三開關元件Q43 、一第一電阻器R41 、一第二電阻器R42 、一第三電阻器R43 及一第四電阻器R44 。第一開關元件Q41 係具有一第一端S41 、一第二端G41 及一第三端D41 ,第二開關元件Q42 係具有一第一端D42 、一第二端G42 及一第三端S42 ,且第三開關元件Q43 係具有一第一端D43 、一第二端G43 及一第三端S43
第二開關元件Q42 之第一端D42 、第一開關元件Q41 之第一端S41 及第二端G41 係電性連接至一第一節點N41 ,第三開關元件Q43 之第一端D43 、第二開關元件Q42 之第二端G42 及第一開關元件Q41 之第三端D41 電性連接至一第二節點N42 ,且第二開關元件Q42 之第三端S42 與第三開關元件Q43 之第三端S43 係接地。
第一電阻器R41 之一端分別與第二開關電路Q42 之第二端G42 及第三開關電路Q43 之第一端D43 電性連接,且第一電阻器R41 之另一端係電性連接至第二節點N42 。第二電阻器R42 之一端及第三電阻器R43 之一端係與第一開關元件Q41 之第二端G41 電性連接,第二電阻器R42 之另一端係電性連接至第一節點N41 ,且第三電阻器之另一端係與第 二開關元件Q42 之第一端D42 電性連接。第四電阻器R44 之一端電性連接至第一節點N41 ,且第四電阻器R44 之另一端電性連接至第二節點N42
閘極驅動訊號V4GHS 及控制訊號V4G1 係分別輸入至第一節點N41 及第三開關元件Q43 之第二端G43 ,且閘極驅動修正訊號V4GH 係自第二節點N42 輸出,在本實施例中,第二節點N42 的電壓位準係與閘極驅動修正訊號V4GH 的電壓位準相同,且第一節點N41 的電壓位準係與閘極驅動訊號V4GHS 的電壓位準相同。
請同時參照圖8及圖9所示,當第三開關元件Q43 之第二端G43 的電壓位準LG43 因控制訊號V4G1 而為低位準(0V)俾使第三開關元件Q43 之狀態呈非導通(turn off)時,第二開關元件Q42 之第二端G42 的電壓位準LG42 係依據第二節點N42 的電壓位準LN42 而為高位準(約18V)俾使第二開關元件Q42 之狀態呈導通(turn on),以造成第一開關元件Q41 之狀態亦呈導通,其中,第二節點N42 的電壓位準LN42 係依據第一節點N41 的電壓位準LN41 而維持在高位準(約18V)。然後,第二開關元件Q42 之第二端G42 的電壓位準LG42 再次依據第二節點N42 的電壓位準LN42 而為維持在高位準(約18V),俾使第二開關元件Q42 之狀態繼續呈導通。
當第三開關元件Q43 之第二端G43 的電壓位準LG43 因控制訊號V4G1 而為高位準(2.5V)俾使第三開關元件Q43 之狀態呈導通(turn on)時,第二開關元件Q42 之 第二端G42 的電壓位準LG42 為低位準(0V)俾使第二開關元件Q42 之狀態呈非導通,以造成第一開關元件Q41 之狀態亦呈非導通,其中,第二節點N42 的電壓位準LN42 係因第一電阻器R41 的損耗而由高位準(約18V)向低位準(0V)衰減。
在本實施例中,第一開關元件Q41 、第二開關元件Q42 或第三開關元件Q43 可為一金氧半電晶體(MOS Transistor),其中,第一開關元件Q41 係以P型金氧半電晶體為例,第二開關元件Q42 及第三開關元件Q43 係以N型金氧半電晶體為例。另外,第一開關元件Q41 之第二端G41 、第二開關元件Q42 之第二端G42 及第三開關元件Q43 之第二端G43 係為一閘極。第一開關元件Q41 之第三端D41 、第二開關元件Q42 之第一端D42 及第三開關元件Q43 之第一端D43 係為一汲極。第一開關元件Q41 之第一端S41 、第二開關元件Q42 之第三端S42 與第三開關元件Q43 之第三端S43 係為一源極。再請參照圖7所示,關機電路48係與閘極驅動電路45電性連接,並即時偵測系統電壓V4C 的電壓位準,其中關機電路48係依據所偵測之系統電壓V4C 的電壓位準以輸出一控制訊號XAO4 至閘極驅動電路45。請同時參照圖7及圖10所示,於時間T41 前,關機電路48係為非致能(disable)俾使所輸出之控制訊號XAO4 的電壓位準LXAO4 為高位準以控制閘極驅動電路45依據閘極驅動修正訊號V4GH 以依序導通各畫素440之電晶體以 使各畫素440之畫素電容儲存電壓。
於時間T41 後,顯示裝置4關機以使時序控制器43輸出固定於低位準(0V)之控制訊號V4G1 至修正電路46俾使修正電路46所輸出之閘極驅動修正訊號V4GH 的電壓位準LN42 (第二節點的電壓位準)維持在高位準(約18V),其中,第二開關元件Q42 之第二端G42 的電壓位準LG42 係亦依據閘極驅動修正訊號V4GH 的電壓位準LN42 (第二節點的電壓位準)而維持在高位準(約18V)。另外,關機電路48仍為非致能俾使閘極驅動電路45依據高位準(18V)之閘極驅動修正訊號V4GH 以依序導通畫素陣列44之各畫素440。
直到系統電壓V4C 之電壓位準LV4C 因關機而衰減至低於一門檻位準後(時間T42 後),由於第二開關元件Q42 之第二端G42 的電壓位準LG42 係依據閘極驅動修正訊號V4GH 的電壓位準LN42 而定(並非如習之顯示面板3中,閘極G12 的電壓位準LG12 係依據控制訊號V1G2 而定),所以使第二開關元件Q42 之第二端G42 之電壓位準LG42 的衰減速度較習之閘極G12 之電壓位準LG12 衰減速度緩慢,換言之,第二開關元件Q42 之第二端G42 之電壓位準LG42 低於門檻位準的時間T43 較習之閘極G12 之電壓位準LG12 低於門檻位準的時間T13 緩慢,進而延緩閘極驅動修正訊號V4GH 衰減的時間,此時,關機電路48係為致能(enble)俾使所輸出之控制訊號XAO4 的電壓位準LXAO4 為低位準以控制閘極 驅動電路45輸出閘極驅動修正訊號V4GH 至畫素陣列44之以導通全部畫素440之電晶體,進而使各畫素440之畫素電容的殘存電荷有足夠的時間相互平衡以降低殘影的產生。
承上所述,因依本發明之顯示面板中,當第三開關元件之狀態呈非導通時,第二開關元件之第二端係依據第二節點之位準俾使第二開關元件呈導通,所以當系統電壓因關機而衰減時,第二開關元件之狀態較不易受到系統電壓衰減而影響,以延緩閘極驅動修正訊號衰減的時間,進而使各畫素之畫素電容的殘存電荷有足夠的時間相互平衡以降低殘影的產生。
另外,由於本發明之顯示面板中,修正電路係依據一個控制訊號將閘極驅動訊號修正為閘極驅動修正訊號,換句話說,時序控制器僅需提供一個輸出腳位以輸出控制訊號,不僅可提升輸出腳位的利用率,而且不需使用習知反閘,進而降低產品成本。
除此之外,再請參照圖8所示,當顯示面板4未啟動時,第一開關元件Q41 、第二開關元件Q42 及第三開關元件Q43 之狀態皆呈非導通,且第一節點N41 及第一節點N42 此的電壓位準為低位準(0v)。且當顯示面板4剛啟動(初始化)時,閘極驅動訊號V4GHS 係輸入第一節點N41 俾使第一節點N41 之電壓位準呈高位準(18V),而第二節點N42 之電壓位準則由第一節點N41 、第四電阻器R44 至第二節點N42 的路徑以依據第一節點N41 之電壓位準而呈高位準(約 18V),然後,第二開關元件Q42 之狀態係依據第二節點N42 之電壓位準而導通以後續運作。
[較佳實施例之顯示裝置]
本發明較佳實施例之顯示裝置係具有一顯示面板,且顯示面板包含一畫素陣列、一時序產生器、一閘極驅動電路及一修正電路。修正電路係依據時序產生器所產生之控制訊號以將一閘極驅動訊號修正為一閘極驅動修正訊號,並輸出閘極驅動修正訊號至閘極驅動電路以驅動畫素陣列,其中,修正電路具有一第一開關元件、一第二開關元件及一第三開關元件。第一開關元件係具有一第一端、一第二端及一第三端,第二開關元件係至少具有一第一端及一第二端,且第三開關元件係至少具有一第一端及一第二端。
第二開關元件之第一端、第一開關元件之第一端及第二端係電性連接至一第一節點,第三開關元件之第一端、第二開關元件之第二端及第一開關元件之第三端電性連接至一第二節點,且控制訊號係輸入至第三開關元件之第二端俾使第三開關元件之狀態呈導通或非導通,其中閘極驅動訊號係輸入至第一節點,且閘極驅動修正訊號係自第二節點輸出,當第三開關元件之狀態呈非導通時,第二開關元件之第二端係依據第二節點之位準俾使第二開關元件呈導通。
在本實施例中,顯示面板已於前述之較佳實施例之顯示面板4(如圖7至圖10所示)中詳述,在此容不贅述。
另外,顯示裝置可為一主動矩陣式顯示裝置(active matrix display)如一電漿顯示裝置、一場發射顯示裝置、一液晶顯示裝置或一有機發光二極體顯示裝置等,在本實施例中,顯示裝置係以液晶顯示裝置為例,其中,顯示裝置更可包含一背光模組,其係提供一背光源至顯示面板。
承上所述,因依本發明之顯示裝置中,當第三開關元件之狀態呈非導通時,第二開關元件之第二端係依據第二節點之位準俾使第二開關元件呈導通,所以當系統電壓因關機而衰減時,第二開關元件之狀態較不易受到系統電壓衰減而影響,以延緩閘極驅動修正訊號衰減的時間,進而使各畫素之畫素電容的殘存電荷有足夠的時間相互平衡以降低殘影的產生。
另外,由於本發明之顯示裝置中,修正電路係依據一個控制訊號將閘極驅動訊號修正為閘極驅動修正訊號,換句話說,時序控制器僅需提供一個輸出腳位以輸出控制訊號,不僅可提升輸出腳位的利用率,而且不需使用習知反閘,進而降低產品成本。
[較佳實施例之修正電路]
本發明較佳實施例之修正電路係與一時序產生器配合,修正電路係依據時序產生器所產生之控制訊號將一閘極驅動訊號修正為一閘極驅動修正訊號,並輸出閘極驅動修正訊號,其中,修正電路包含一第一開關元件、一第二開關元件及一第三開關元件。第一開關元件,其係具有一第一端、一第二端及一第三端;第二開關元件係至少具 有一第一端及一第二端,且第三開關元件係至少具有一第一端及一第二端。
第二開關元件之第一端、第一開關元件之第一端及第二端係電性連接至一第一節點;第三開關元件之第一端、第二開關元件之第二端及第一開關元件之第三端電性連接至一第二節點,且控制訊號係輸入至第三開關元件之第二端俾使第三開關元件之狀態呈導通或非導通,其中閘極驅動訊號係輸入至第一節點,且閘極驅動修正訊號係自第二節點輸出,當第三開關元件之狀態呈非導通時,第二開關元件之第二端係依據第二節點之位準俾使第二開關元件呈導通。
在本實施例中,修正電路已於前述之較佳實施例之顯示面板4之修正電路46(如圖7至圖10所示)中詳述,在此容不贅述。
綜上所述,因依本發明之修正電路、顯示面板及顯示裝置中,當第三開關元件之狀態呈非導通時,第二開關元件之第二端係依據第二節點之位準俾使第二開關元件呈導通,所以當系統電壓因關機而衰減時,第二開關元件之狀態較不易受到系統電壓衰減而影響,以延緩閘極驅動修正訊號衰減的時間,進而使各畫素之畫素電容的殘存電荷有足夠的時間相互平衡以降低殘影的產生。
另外,由於本發明之修正電路、顯示面板及顯示裝置中,修正電路係依據一個控制訊號將閘極驅動訊號修正為閘極驅動修正訊號,換句話說,時序控制器僅需提供一 個輸出腳位以輸出控制訊號,不僅可提升輸出腳位的利用率,而且不需使用習知反閘,進而降低產品成本。
以上所述僅為舉例性,而非為限制性者。任何未脫離本發明之精神與範疇,而對其進行之等效修改或變更,均應包含於後附之申請專利範圍中。
1、4‧‧‧顯示面板
11、41‧‧‧系統電壓源
12、42‧‧‧直流-直流電源轉換器
13‧‧‧三階電路
14、45‧‧‧閘極驅動電路
15、44‧‧‧畫素陣列
150、440‧‧‧畫素
16、43‧‧‧時序控制器
17、47‧‧‧汲極驅動電路
28‧‧‧反閘
39、48‧‧‧關機電路
46‧‧‧修正電路
D42 、D43 、S41 ‧‧‧第一端
D41 、S42 、S43 ‧‧‧源極
G12 、G13 ‧‧‧閘極
G41 、G42 、G43 ‧‧‧第二端
LG12 、LG13 ‧‧‧電壓位準
LG41 、LG42 ‧‧‧電壓位準
LN41 、LN42 ‧‧‧電壓位準
LGH 、LGHS ‧‧‧電壓位準
LV1C 、LV4C ‧‧‧電壓位準
LXAO3 、LXAO4 ‧‧‧電壓位準
T11 、T12 、T13 ‧‧‧時間
N41 ‧‧‧第一節點
N42 ‧‧‧第二節點
R11 、R12 、R13 ‧‧‧電阻器
R41 ‧‧‧第一電阻器
R42 ‧‧‧第二電阻器
R43 ‧‧‧第三電阻器
R44 ‧‧‧第四電阻器
T41 、T42 、T43 ‧‧‧時間
V1C 、V4C ‧‧‧系統電壓
V1G1 、V1G2 ‧‧‧控制訊號
V1GHS 、V4GHS ‧‧‧閘極驅動訊號
V1GH 、V4GH ‧‧‧閘極驅動修正訊號
V4G1 ‧‧‧控制訊號
Q11 、Q12 、Q13 ‧‧‧電晶體
Q41 ‧‧‧第一開關元件
Q42 ‧‧‧第二開關元件
Q43 ‧‧‧第三開關元件
XAO3 、XAO4 ‧‧‧控制訊號
圖1為一方塊圖,其係顯示習知之一種顯示面板;圖2為一電路圖,其係顯示圖1之三階電路;圖3為一波形圖,其係圖2之三階電路的輸出入訊號;圖4為一方塊圖,其係顯示習知之另一種顯示面板;圖5為一方塊圖,其係顯示習知之再一種顯示面板;圖6為一時序圖,其係顯示圖5之顯示面板中,三階電路的輸出入訊號;圖7為一方塊圖,其係顯示本發明較佳實施例之顯示面板;圖8為一電路圖,其係顯示圖7之修正電路;圖9為一波形圖,其係圖8之修正電路的輸出入訊號;以及圖10為一時序圖,其係顯示圖8之顯示面板中,修正電路的輸出入訊號。
46‧‧‧修正電路
D42 、D43 、S41 ‧‧‧第一端
D41 、S42 、S43 ‧‧‧第三端
G41 、G42 、G43 ‧‧‧第二端
N41 ‧‧‧第一節點
N42 ‧‧‧第二節點
R41 ‧‧‧第一電阻器
R42 ‧‧‧第二電阻器
R43 ‧‧‧第三電阻器
R44 ‧‧‧第四電阻器
V4GHS ‧‧‧閘極驅動訊號
V4GH ‧‧‧閘極驅動修正訊號
V4G1 ‧‧‧控制訊號
Q41 ‧‧‧第一開關元件
Q42 ‧‧‧第二開關元件
Q43 ‧‧‧第三開關元件

Claims (22)

  1. 一種顯示面板,包含:一畫素陣列;一時序產生器,其係產生一控制訊號;一閘極驅動電路;以及一修正電路,其係依據該控制訊號將一閘極驅動訊號修正為一閘極驅動修正訊號,並輸出該閘極驅動修正訊號至該閘極驅動電路以驅動該畫素陣列,且其中該修正電路具有:一第一開關元件,其係具有一第一端、一第二端及一第三端,一第二開關元件,其係具有一第一端、一第二端及一第三端,其中該第二開關元件之該第一端、該第一開關元件之該第一端及該第二端係電性連接至一第一節點,該第二開關元件之該第三端係接地,一第三開關元件,其係具有一第一端、一第二端及一第三端,該第三開關元件之該第一端、該第二開關元件之該第二端及該第一開關元件之該第三端電性連接至一第二節點,該第三開關元件之該第三端係接地,且該控制訊號係輸入至該第三開關元件之該第二端俾使該第三開關元件之狀態呈導通或非導通,一第一電阻器,該第一電阻器之一端分別與該第二 開關電路之該第二端及該第三開關電路之該第一端電性連接,且該第一電阻器之另一端係電性連接至該第二節點,一第二電阻器,該第二電阻器之一端係與該第一開關元件之該第二端電性連接,且該第二電阻器之另一端係電性連接至該第一節點,及一第三電阻器,該第三電阻器之一端係與該第二電阻器之該端及該第一開關元件之該第二端電性連接,且該第三電阻器之另一端係與該第二開關元件之該第一端電性連接,其中該第一開關元件之該第二端、該第二開關元件之該第二端及該第三開關元件之該第二端係分別為一閘極,其中該閘極驅動訊號係輸入至該第一節點,且該閘極驅動修正訊號係自該第二節點輸出,當該第三開關元件之狀態呈非導通時,該第二開關元件之該第二端係依據該第二節點之位準,俾使該第二開關元件呈導通。
  2. 如申請專利範圍第1項所述之顯示面板,其中該第二開關元件呈導通時,該第一開關元件呈導通。
  3. 如申請專利範圍第1項所述之顯示面板,其中該第一開關元件、該第二開關元件或該第三開關元件係為一金氧半電晶體。
  4. 如申請專利範圍第1項所述之顯示面板,其中該第一 開關元件之該第三端、該第二開關元件之該第一端及該第三開關元件之該第一端係為一汲極,且該第一開關元件之該第一端係為一源極。
  5. 如申請專利範圍第1項所述之顯示面板,其中該第二開關元件之該第三端與該第三開關元件之該第三端係為一源極。
  6. 如申請專利範圍第1項所述之顯示面板,其中該修正電路更包含一第四電阻器,其中該第四電阻器之一端電性連接至該第一節點,且該第四電阻器之另一端電性連接至該第二節點。
  7. 如申請專利範圍第1項所述之顯示面板,其中該畫素陣列之各複數個畫素係至少具有一電晶體,且該顯示面板更包含:一關機電路,其係與該閘極驅動電路電性連接,其中當該關機電路係為非致能時,該閘極驅動電路係依據該閘極驅動修正訊號依序導通各該等畫素之該電晶體,且當該關機電路係為致能時,該閘極驅動電路係依據該閘極驅動修正訊號同時導通該等畫素之該電晶體。
  8. 如申請專利範圍第1項所述之顯示面板,更包含:一系統電壓源,其係提供一系統電壓至該時序產生器。
  9. 一種修正電路,其係與一時序產生器配合,該時序產生器係產生一控制訊號,該修正電路係依據該控制訊號將一閘極驅動訊號修正為一閘極驅動修正訊號,並 輸出該閘極驅動修正訊號,且該修正電路包含:一第一開關元件,其係具有一第一端、一第二端及一第三端;一第二開關元件,其係具有一第一端、一第二端及一第三端,其中該第二開關元件之該第一端、該第一開關元件之該第一端及該第二端係電性連接至一第一節點,該第二開關元件之該第三端係接地;一第三開關元件,其係具有一第一端、一第二端及一第三端,該第三開關元件之該第一端、該第二開關元件之該第二端及該第一開關元件之該第三端電性連接至一第二節點,該第三開關元件之該第三端係接地,且該控制訊號係輸入至該第三開關元件之該第二端俾使該第三開關元件之狀態呈導通或非導通;一第一電阻器,該第一電阻器之一端分別與該第二開關電路之該第二端及該第三開關電路之該第一端電性連接,且該第一電阻器之另一端係電性連接至該第二節點;一第二電阻器,該第二電阻器之一端係與該第一開關元件之該第二端電性連接,且該第二電阻器之另一端係電性連接至該第一節點;以及一第三電阻器,該第三電阻器之一端係與該第二電阻器之該端及該第一開關元件之該第二端電性連接,且該第三電阻器之另一端係與該第二開關元件 之該第一端電性連接;其中該第一開關元件之該第二端、該第二開關元件之該第二端及該第三開關元件之該第二端係分別為一閘極,其中該閘極驅動訊號係輸入至該第一節點,且該閘極驅動修正訊號係自該第二節點輸出,當該第三開關元件之狀態呈非導通時,該第二開關元件之該第二端係依據該第二節點之位準,俾使該第二開關元件呈導通。
  10. 如申請專利範圍第9項所述之修正電路,其中該第二開關元件呈導通時,該第一開關元件呈導通。
  11. 如申請專利範圍第9項所述之修正電路,其中該第一開關元件、該第二開關元件或該第三開關元件係為一金氧半電晶體。
  12. 如申請專利範圍第9項所述之修正電路,其中該第一開關元件之該第三端、該第二開關元件之該第一端及該第三開關元件之該第一端係為一汲極,且該第一開關元件之該第一端係為一源極。
  13. 如申請專利範圍第9項所述之修正電路,其中該第二開關元件之該第三端與該第三開關元件之該第三端係為一源極。
  14. 如申請專利範圍第9項所述之修正電路,其中該修正電路更包含一第四電阻器,其中該第四電阻器之一端電性連接至該第一節點,且該第四電阻器之另一端電 性連接至該第二節點。
  15. 一種顯示裝置,其係具有一顯示面板,該顯示面板包含:一畫素陣列;一時序產生器,其係產生一控制訊號;一閘極驅動電路;以及一修正電路,其係依據該控制訊號將一閘極驅動訊號修正為一閘極驅動修正訊號,並輸出該閘極驅動修正訊號至該閘極驅動電路以驅動該畫素陣列,且其中該修正電路具有:一第一開關元件,其係具有一第一端、一第二端及一第三端,一第二開關元件,其係具有一第一端、一第二端及一第三端,其中該第二開關元件之該第一端、該第一開關元件之該第一端及該第一開關元件之該第二端係電性連接至一第一節點,該第二開關元件之該第三端係接地,一第三開關元件,其係具有一第一端、一第二端及一第三端,該第三開關元件之該第一端、該第二開關元件之該第二端及該第一開關元件之該第三端電性連接至一第二節點,該第三開關元件之該第三端係接地,且該控制訊號係輸入至該第三開關元件之該第二端俾使該第三開關元件之狀態呈導通或非導通, 一第一電阻器,該第一電阻器之一端分別與該第二開關電路之該第二端及該第三開關電路之該第一端電性連接,且該第一電阻器之另一端係電性連接至該第二節點,一第二電阻器,該第二電阻器之一端係與該第一開關元件之該第二端電性連接,且該第二電阻器之另一端係電性連接至該第一節點,及一第三電阻器,該第三電阻器之一端係與該第二電阻器之該端及該第一開關元件之該第二端電性連接,且該第三電阻器之另一端係與該第二開關元件之該第一端電性連接,其中該第一開關元件之該第二端、該第二開關元件之該第二端及該第三開關元件之該第二端係分別為一閘極,其中該閘極驅動訊號係輸入至該第一節點,且該閘極驅動修正訊號係自該第二節點輸出,當該第三開關元件之狀態呈非導通時,該第二開關元件之該第二端係依據該第二節點之位準,俾使該第二開關元件呈導通。
  16. 如申請專利範圍第15項所述之顯示裝置,其中該第二開關元件呈導通時,該第一開關元件呈導通。
  17. 如申請專利範圍第15項所述之顯示裝置,其中該第一開關元件、該第二開關元件或該第三開關元件係為一電晶體。
  18. 如申請專利範圍第15項所述之顯示裝置,其中該第一開關元件之該第三端、該第二開關元件之該第一端及該第三開關元件之該第一端係為一汲極,且該第一開關元件之該第一端係為一源極。
  19. 如申請專利範圍第15項所述之顯示裝置,其中該第二開關元件之該第三端與該第三開關元件之該第三端係為一源極。
  20. 如申請專利範圍第15項所述之顯示裝置,其中該修正電路更包含一第四電阻器,其中該第四電阻器之一端電性連接至該第一節點,且該第四電阻器之另一端電性連接至該第二節點。
  21. 如申請專利範圍第15項所述之顯示裝置,其中該畫素陣列之各複數個畫素係至少具有一電晶體,且該顯示面板更包含一關機電路,其係與該閘極驅動電路電性連接,當該關機電路係為非致能時,該閘極驅動電路係依據該閘極驅動修正訊號依序導通各該等畫素之該電晶體,且當該關機電路係為致能時,該閘極驅動電路係依據該閘極驅動修正訊號同時導通該等畫素之該電晶體。
  22. 如申請專利範圍第15項所述之顯示裝置,其中該顯示面板更包含一系統電壓源,其係提供一系統電壓至該時序產生器。
TW097130154A 2008-08-07 2008-08-07 修正電路、顯示面板及顯示裝置 TWI409743B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
TW097130154A TWI409743B (zh) 2008-08-07 2008-08-07 修正電路、顯示面板及顯示裝置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW097130154A TWI409743B (zh) 2008-08-07 2008-08-07 修正電路、顯示面板及顯示裝置

Publications (2)

Publication Number Publication Date
TW201007659A TW201007659A (en) 2010-02-16
TWI409743B true TWI409743B (zh) 2013-09-21

Family

ID=44827181

Family Applications (1)

Application Number Title Priority Date Filing Date
TW097130154A TWI409743B (zh) 2008-08-07 2008-08-07 修正電路、顯示面板及顯示裝置

Country Status (1)

Country Link
TW (1) TWI409743B (zh)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5995075A (en) * 1994-08-02 1999-11-30 Thomson - Lcd Optimized method of addressing a liquid-crystal screen and device for implementing it
US6359607B1 (en) * 1998-03-27 2002-03-19 Sharp Kabushiki Kaisha Display device and display method
US6421038B1 (en) * 1998-09-19 2002-07-16 Lg. Philips Lcd Co., Ltd. Active matrix liquid crystal display
TW200614136A (en) * 2004-10-28 2006-05-01 Quanta Display Inc Gate driving method and circuit for liquid crystal display
US7106291B2 (en) * 2001-12-27 2006-09-12 Lg. Philips Lcd Co., Ltd. Liquid crystal display and driving method thereof

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5995075A (en) * 1994-08-02 1999-11-30 Thomson - Lcd Optimized method of addressing a liquid-crystal screen and device for implementing it
US6359607B1 (en) * 1998-03-27 2002-03-19 Sharp Kabushiki Kaisha Display device and display method
US6421038B1 (en) * 1998-09-19 2002-07-16 Lg. Philips Lcd Co., Ltd. Active matrix liquid crystal display
US7106291B2 (en) * 2001-12-27 2006-09-12 Lg. Philips Lcd Co., Ltd. Liquid crystal display and driving method thereof
TW200614136A (en) * 2004-10-28 2006-05-01 Quanta Display Inc Gate driving method and circuit for liquid crystal display

Also Published As

Publication number Publication date
TW201007659A (en) 2010-02-16

Similar Documents

Publication Publication Date Title
US10181290B2 (en) Display device and method of driving the same
KR100910562B1 (ko) 표시 장치의 구동 장치
US8933919B2 (en) Liquid crystal panel driving circuit for display stabilization
US10170068B2 (en) Gate driving circuit, array substrate, display panel and driving method
US7212183B2 (en) Liquid crystal display apparatus having pixels with low leakage current
US9269318B2 (en) Display device
TWI569252B (zh) 像素驅動電路及其驅動方法
US20030034965A1 (en) Power sequence apparatus and driving method thereof
JP2008310317A (ja) 液晶表示装置の駆動装置とこれを含む液晶表示装置
CN108231022B (zh) 液晶显示装置的驱动电路及驱动方法、液晶显示装置
US10706804B2 (en) Shift register, image display including the same, and method of driving the same
US20080084371A1 (en) Liquid crystal display for preventing residual image phenomenon and related method thereof
JP2009301030A (ja) 放電回路及びこれを備えた表示装置
US8599182B2 (en) Power sequence control circuit, and gate driver and LCD panel having the same
US8134525B2 (en) Drive circuit for generating a delay drive signal
US11081074B2 (en) Driving circuit and display driving device
US20100086097A1 (en) Shift register circuit and display module
WO2014050719A1 (ja) 液晶表示装置
TWI409743B (zh) 修正電路、顯示面板及顯示裝置
KR101338628B1 (ko) 방전회로 및 이를 구비한 표시장치
US20210375226A1 (en) Display device
JP2006011004A (ja) 液晶表示装置ならびにその駆動回路および駆動方法
JP3968925B2 (ja) 表示駆動装置
KR101117983B1 (ko) 액정표시장치 및 이의 구동방법
KR100697269B1 (ko) 액정 디스플레이 장치를 위한 고속 방전회로

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees