JP2020155683A - 半導体装置 - Google Patents

半導体装置 Download PDF

Info

Publication number
JP2020155683A
JP2020155683A JP2019054415A JP2019054415A JP2020155683A JP 2020155683 A JP2020155683 A JP 2020155683A JP 2019054415 A JP2019054415 A JP 2019054415A JP 2019054415 A JP2019054415 A JP 2019054415A JP 2020155683 A JP2020155683 A JP 2020155683A
Authority
JP
Japan
Prior art keywords
semiconductor element
bonding wire
wiring layer
substrate
resin composition
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2019054415A
Other languages
English (en)
Other versions
JP7242366B2 (ja
Inventor
善秋 後藤
Yoshiaki Goto
善秋 後藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Kioxia Corp
Original Assignee
Kioxia Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Kioxia Corp filed Critical Kioxia Corp
Priority to JP2019054415A priority Critical patent/JP7242366B2/ja
Priority to TW108129783A priority patent/TWI722541B/zh
Priority to CN201910773719.1A priority patent/CN111725186B/zh
Priority to US16/551,092 priority patent/US10840220B2/en
Publication of JP2020155683A publication Critical patent/JP2020155683A/ja
Application granted granted Critical
Publication of JP7242366B2 publication Critical patent/JP7242366B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5386Geometry or layout of the interconnection structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0657Stacked arrangements of devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/49Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions wire-like arrangements or pins or rods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5385Assembly of a plurality of insulating substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L24/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0652Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00 the devices being arranged next and on each other, i.e. mixed assemblies
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/18Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different subgroups of the same main group of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/2919Material with a principal constituent of the material being a polymer, e.g. polyester, phenolic based polymer, epoxy
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32135Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/32145Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/33Structure, shape, material or disposition of the layer connectors after the connecting process of a plurality of layer connectors
    • H01L2224/331Disposition
    • H01L2224/3318Disposition being disposed on at least two different sides of the body, e.g. dual array
    • H01L2224/33181On opposite sides of the body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48135Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/48145Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/491Disposition
    • H01L2224/49105Connecting at different heights
    • H01L2224/49109Connecting at different heights outside the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/491Disposition
    • H01L2224/4912Layout
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/491Disposition
    • H01L2224/4912Layout
    • H01L2224/49175Parallel arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73215Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/8319Arrangement of the layer connectors prior to mounting
    • H01L2224/83191Arrangement of the layer connectors prior to mounting wherein the layer connectors are disposed only on the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/85Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
    • H01L2224/85909Post-treatment of the connector or wire bonding area
    • H01L2224/8592Applying permanent coating, e.g. protective coating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06506Wire or wire-like electrical connections between devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/0651Wire or wire-like electrical connections from device to substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06527Special adaptation of electrical connections, e.g. rewiring, engineering changes, pressure contacts, layout
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06555Geometry of the stack, e.g. form of the devices, geometry to facilitate stacking
    • H01L2225/06562Geometry of the stack, e.g. form of the devices, geometry to facilitate stacking at least one device in the stack being rotated or offset
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06575Auxiliary carrier between devices, the carrier having no electrical connection structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Geometry (AREA)
  • Semiconductor Memories (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
  • Wire Bonding (AREA)

Abstract

【課題】半導体装置の小型化、薄型化に貢献する。【解決手段】半導体装置100は、基板1上の第1樹脂組成物3上の第1半導体素子2と、第2樹脂組成物14上の第2半導体素子13と、第1半導体素子2と第2半導体素子13間の第3半導体素子4と、第1半導体素子2と接続し、基板1と第1ボンディングワイヤ7で接続された第1配線層6と、第1配線層6と第2ボンディングワイヤ10で接続された第4半導体素子9Aと、第2半導体素子13上にあり、第2半導体素子13と接続し、基板1と第3ボンディングワイヤ17で接続された第2配線層16と、第2配線層16上で第2配線層16と第4ボンディングワイヤ20で接続された第5半導体素子19Aと、を有する。第1ボンディングワイヤ7は、第1配線層6の第2配線層16を向く側とは反対側以外に、第3ボンディングワイヤ17は、第2配線層16の第1配線層6を向く側とは反対側以外に設けられる。【選択図】図1

Description

本発明の実施形態は、半導体装置に関する。
メモリチップを用いた半導体装置において、様々なパッケージレイアウトが検討されている。メモリの半導体装置は、大容量化、小型化や読み書きの高速化といった特性が求められている。
メモリチップを用いた半導体装置を高速化しようとすると、コントローラチップは大きくなり易い。大容量化する為、より多くのメモリチップを階段状に積層しようとすると、コントローラチップとメモリチップを配置する平面スペースが、広くなってしまう。メモリチップのデザインルールを厳しく(配線幅を狭く)して、メモリチップ1個当たりの記憶容量を増やそうとする場合、1個当たりのチップサイズが従来よりも大きくなってしまう事もある。
その為、半導体装置のパッケージサイズを大きくせずにチップサイズが大きくなると、コントローラチップとメモリチップを基板上に、平面的に配置する事が困難になる。コントローラチップとメモリチップが干渉しない様、メモリチップよりも外形寸法が小さいスペーサーチップを基板に貼り付け、メモリチップをコントローラチップよりも高い位置に配置する事も考えられる。
しかし、これは、ミラーウェハーをBSG(Back Side grinding)加工し、ダイアタッチフィルムを貼り付けた後、所要サイズにスペーサーチップを切り出し、基板に貼り付ける等の工程が必要になるので、半導体装置の製造費用が上がる。同じメモリチップ枚数を搭載する場合、スペーサーチップの高さ分だけ、半導体装置が厚くなり、薄型化しにくい。コントローラチップは、メモリチップよりも小さいので、スペーサーチップを用いた場合には、メモリチップ間に、空きスペースが出来る。スペース効率的に不利で小型化しにくい。
特開2018−160157号公報
本発明の実施形態は、半導体装置の小型化、薄型化に貢献する。
実施形態の半導体装置は、基板と、基板上の第1樹脂組成物上に設けられた第1半導体素子と、基板上の第2樹脂組成物上に設けられた第2半導体素子と、基板上に設けられ、第1半導体素子と第2半導体素子に挟まれた第3半導体素子と、第1半導体素子上に設けられ、第1半導体素子と接続し、基板と第1ボンディングワイヤで接続された第1配線層と、第1配線層上に設けられ、第1配線層と第2ボンディングワイヤで接続された第4半導体素子と、第2半導体素子上に設けられ、第2半導体素子と接続し、基板と第3ボンディングワイヤで接続された第2配線層と、第2配線層上に設けられ、第2配線層と第4ボンディングワイヤで接続された第5半導体素子と、を有する。第1ボンディングワイヤは、第1配線層の第2配線層を向く側とは反対側以外に設けられている。第3ボンディングワイヤは、第2配線層の第1配線層を向く側とは反対側以外に設けられている。
実施形態に係る半導体装置の断面図。 実施形態に係る半導体装置の配線模式図。 実施形態に係る半導体装置の断面図。
以下、実施の形態について、図面を参照して説明する。
本明細書では、いくつかの要素に複数の表現の例を付している。なおこれら表現の例はあくまで例示であり、上記要素が他の表現で表現されることを否定するものではない。また、複数の表現が付されていない要素についても、別の表現で表現されてもよい。
また、図面は模式的なものであり、厚みと平面寸法との関係や各層の厚みの比率などは現実のものと異なることがある。また、図面相互間において互いの寸法の関係や比率が異なる部分が含まれることもある。対称に配置された部材に関して、共通する説明を一部省略している。
(実施形態)
図1は実施形態の半導体装置100の断面図を示す。半導体装置100は、例えばコントローラチップである半導体素子と例えば半導体メモリチップである半導体素子を含んだ半導体パッケージである。より具体的には、半導体装置100は、例えば、いわゆるBGA−SSD(Ball Grid Array-Solid State Drive)であり、複数の半導体メモリチップとコントローラとが一つのBGAタイプのパッケージとして一体に構成される。
図1の半導体装置100は、基板1、第1半導体素子2、第1樹脂組成物3、第3半導体素子4、ボンディングワイヤ5、7、10、11、15、17、20、21、第1配線層6、第3樹脂組成物8、第4半導体素子9、接着層12、22、第2半導体素子13、第2樹脂組成物14、第2配線層16、第4樹脂組成物18、第5半導体素子19及び封止材23が示されている。
基板1は、半導体素子2、4、9、13、19の支持基板である。基板1はより具体的には、多層の配線基板である。基板1の第1面側に半導体素子2、4、9、13、19が設けられている。基板1の第1面と対向する第2面側は、半導体装置100の外部と接続するための図1には図示しない半田ボールなどの半球状の電極が設けられている。
半導体装置100には、例えば、メモリチップである第1半導体素子2、第2半導体素子13、第4半導体素子9及び第5半導体素子19が含まれる。第1半導体素子2及び第2半導体素子13は、基板1側に設けられている。第4半導体素子9は、例えば、第1半導体素子2上に設けられた1以上のメモリチップである。第5半導体素子19は、例えば、第2半導体素子13上に設けられた1以上のメモリチップである。
メモリチップは、データの読み書きをする半導体チップである。不揮発性メモリチップとしては、NANDメモリチップ、相変化メモリチップ、抵抗変化メモリチップ、強誘電体メモリチップ、磁気メモリチップ等を用いることができる。揮発性メモリチップとしては、DRAM(Dynamic Random Access Memory)等を用いることができる。実施形態で用いるメモリチップは、個体差を除き同一回路であり同一構造の半導体チップであることが好ましい。また、本実施形態においては、メモリチップとして不揮発性メモリチップ、揮発性メモリチップを用いることが出来る。半導体素子としては、メモリチップ以外の半導体チップを用いることもできる。
第3半導体素子4を挟むようにメモリチップ等の積層体を配置して、大容量と高速化を両立させるため、第1半導体素子2、第2半導体素子13、第4半導体素子9及び第5半導体素子19のアスペクト比(長辺(長手方向の側面の長さ)/短辺(短手方向の側面の長さ))は、1.5以上3.5以下が好ましい。第1半導体素子2の第2半導体素子13側を向く長辺は、第2半導体素子13の第1半導体素子2側を向く長辺と対向している。
第1半導体素子2は、基板1上に設けられた半導体チップである。より具体的には、第1半導体素子2は、基板1上の第1樹脂組成物3上に設けられているメモリチップである。
第1樹脂組成物3は、ダイアタッチフィルム(DAF;Die Attach Film)などの接着性樹脂組成物である。第1樹脂組成物3は、基板1上に設けられ、第1半導体素子2と接着している。第1樹脂組成物3中には、第3半導体素子4と基板1を接続するボンディングワイヤの1群である1以上の第5ボンディングワイヤ5が位置している。第1樹脂組成物3中にワイヤが埋め込まれているため、第1半導体素子2を第1樹脂組成物3と積層した構造は、いわゆるFOW(Film on Wire)と呼ばれる構造である。
第3半導体素子4は、基板1上に厚さが例えば5μmから20μmのDAF等の接着剤で固定された半導体チップである。第3半導体素子4は、例えば、メモリチップのコントローラである。第3半導体素子4は、半導体装置100の外部と接続し、メモリチップの読み書きを制御し、例えば、読み書きの高速化や誤り訂正などを行なう。第3半導体素子4はフリップチップではないため、第3半導体素子4の電極パッドは、基板1側とは反対側(メモリチップ側)に配置されている。以下、第1半導体素子2を第1メモリチップ2と称し、第2半導体素子13を第2メモリチップ13と称し、第3半導体素子4をコントローラチップ4と称し、第4半導体素子9を第3メモリチップ9と称し、第5半導体素子19を第4メモリチップ19と称する
コントローラチップ4は、第1メモリチップ2と第2メモリチップ13に挟まれて配置されている。コントローラチップ4の電極パッドがある面は、基板1側とは反対側を向いており、電極パッドがある面の少なくとも一部、より具体的には、電極パッドがある面の少なくとも中央は、封止材23で封止されている。図1の模式図では、第1樹脂組成物3と第2樹脂組成物14の間にコントローラチップ4が配置され、第1樹脂組成物3とコントローラチップ4の間には、封止材23が設けられ、第2樹脂組成物14とコントローラチップ4の間にも封止材23が設けられている。
第1メモリチップ2と第3メモリチップ9が樹脂組成物又は接着剤12を介してY方向に積層した構造と第2メモリチップ13と第4メモリチップ19が樹脂組成物又は接着剤22を介して積層した構造は、コントローラチップ4を中心に対称に配置されていることが好ましい。
コントローラチップ4は、第1メモリチップ2よりも基板1側に配置され、第2メモリチップ13よりも基板1側に配置されている。コントローラチップ4を基板1に近接させ、基板1の中心側に配置させることで、対称なメモリチップの積層構造を効率良く配置させ、高容量と読み書きの高速化を両立させる。上記観点から、第1メモリチップ2の中心と第2メモリチップ13の中心をつなぐ仮想線分の中心は、基板1とコントローラチップ4の積層方向(Y方向)において、コントローラチップ4と重なるようにコントローラチップ4を配置することが好ましい。
第5ボンディングワイヤ5は、基板1とコントローラチップ4を接続するボンディングワイヤである。第5ボンディングワイヤ5は、図1において図示しない基板1上の電極パッドとコントローラチップ4の電極パッドを接続している。第5ボンディングワイヤ5は、第1メモリチップ2と基板1の間に位置している。第5ボンディングワイヤ5の基板1側の少なくとも一部は、第1樹脂組成物3に埋め込まれて封止されている。第5ボンディングワイヤ5の第1樹脂組成物3に埋め込まれていない部分が含まれるとき、この部分は、封止材23で封止されている。
第1配線層6は、第1メモリチップ2上に設けられた再配線層である。第1配線層6は、第1メモリチップ2と接続している。第1配線層6とメモリチップ2は直接的に接しており、第1メモリチップ2の電極パッドは、第1配線層6の配線と電気的に接続している。第1配線層6を用いることによって、第1メモリチップ2と基板1を接続する第1ボンディングワイヤ7が第1配線層6の第2配線層16を向く側とは反対側以外に設けられた構造とすることが出来る。第1配線層6の大きさは、より具体的には、第1メモリチップ2を向く面(及び反対側の面)の大きさは、第1メモリチップ2よりも小さい。
第1ボンディングワイヤ7は、第1配線層6と基板1を接続する配線である。第1ボンディングワイヤ7の一部は、第3樹脂組成物8に埋め込まれて封止されている。第1ボンディングワイヤ7の第3樹脂組成物8に埋め込まれていない部分は、封止材23によって封止されている。第1ボンディングワイヤ7は、第1配線層6の第1メモリチップ2を向く面とは反対側の電極パッドと基板1上の電極パッドを接続している。
第3樹脂組成物8は、第1配線層6と第3メモリチップ9の間に設けられたDAFなどの接着性樹脂組成物である。第3樹脂組成物8には、第1ボンディングワイヤ7の一部が埋め込まれ、最も第1メモリチップ2側に位置している第3メモリチップ9Aと第3樹脂組成物8が積層した構造は、FOWと呼ばれる。
基板1から第3樹脂組成物8の第1メモリチップ2側の面までの距離は、基板1からコントローラチップ4の上面までの距離よりも長いことが好ましい。第1樹脂組成物3が薄すぎると第5ボンディングワイヤ5と第1メモリチップ2の基板1側の面とが接触してしまう。基板1から第3樹脂組成物8の第1メモリチップ2側の面までの距離が短すぎるとと、第5ボンディングワイヤ5と第3樹脂組成物8の基板1側の面とが接触してしまう。コントローラチップ4の上面からZ方向に延びるボンディングワイヤ(例えば、図2のボンディングワイヤ24)によっても基板1とコントローラチップ4は接続可能であるが、コントローラチップ4と基板1をつなぐボンディングワイヤが過密になる。
第3メモリチップ9(9A、9B、9C、9D)は、第3樹脂組成物8上に設けられた1以上のメモリチップ群である。第3メモリチップ9の間には、接着層12(12A、12B、12C)が設けられ、第3メモリチップ9を接着している。第1配線層6と第3メモリチップ9は、第2ボンディングワイヤ10で接続されている。第3メモリチップ9同士は、第7ボンディングワイヤ11(11A、11B、11C)で接続されている。
第2ボンディングワイヤ10は、第1配線層6と第3メモリチップ9を接続する配線である。第2ボンディングワイヤ10は、第1配線層6のコントローラチップ4側とは反対側の電極パッドから第1配線層6の上側で、第1配線層6よりも半導体装置100の中心側に位置している第3メモリチップ9の電極パッドをつなぐワイヤである。
第7ボンディングワイヤ11(11A、11B、11C)は、第3メモリチップ9間を電気的に接続する配線である。第7ボンディングワイヤ11の配線の向きは、第2ボンディングワイヤ10の配線の向きと同様であるが、第1ボンディングワイヤ7の配線の向きとは異なる。
接着層12(12A、12B、12C)は、第3メモリチップ9同士の間に配置された接着性樹脂層である。接着層12は、例えば、DAFである。
第2メモリチップ13は、コントローラチップ4から見て第1メモリチップ2とは反対側に設けられた半導体チップである。第2メモリチップ13は、基板1上の第2樹脂組成物14上に設けられている。
第2樹脂組成物14は、DAF等の接着性樹脂組成物である。第2樹脂組成物14は、基板1上に設けられ、第2メモリチップ13と接着している。第2樹脂組成物14は、コントローラチップ4から見て第1樹脂組成物3とは反対側に設けられている。第2樹脂組成物14中には、コントローラチップ4と基板1を接続するボンディングワイヤの1群である1以上の第6ボンディングワイヤ15が位置している。第2樹脂組成物14中にワイヤが埋め込まれているため、第2メモリチップ13を第2樹脂組成物14と積層した構造は、いわゆるFOW(Film on Wire)と呼ばれる構造である。
第6ボンディングワイヤ15は、基板1とコントローラチップ4を接続するボンディングワイヤである。第6ボンディングワイヤ15は、コントローラチップ4から見て第5ボンディングワイヤ5とは反対側に設けられている。第6ボンディングワイヤ15は、図1において図示しない基板1上の電極パッドとコントローラチップ4の電極パッドを接続している。第6ボンディングワイヤ15は、第2メモリチップ13と基板1の間に位置している。第6ボンディングワイヤ15の基板1側の少なくとも一部は、第2樹脂組成物14に埋め込まれて封止されている。第6ボンディングワイヤ15の第2樹脂組成物14に埋め込まれていない部分が含まれるとき、この部分は、封止材23で封止されている。
第2配線層16は、第2メモリチップ13上に設けられた再配線層である。第2配線層16は、コントローラチップ4から見て第1配線層6とは反対側に設けられている。第2配線層16は、第2メモリチップ13と接続している。第2配線層16と第2メモリチップ13は直接的に接しており、第2メモリチップ13の電極パッドは、第2配線層16の配線と電気的に接続している。第2配線層16を用いることによって、第2メモリチップ13と基板1を接続する第3ボンディングワイヤ17が第2配線層16の第1配線層6を向く側とは反対側以外に設けられた構造とすることが出来る。第2配線層16の大きさは、より具体的には、第2メモリチップ13を向く面(及び反対側の面)の大きさは、第2メモリチップ13よりも小さい。
第3ボンディングワイヤ17は、第2配線層16と基板1を接続する配線である。第3ボンディングワイヤ17は、コントローラチップ4から見て第1ボンディングワイヤ7とは反対側に設けられている。第3ボンディングワイヤ17の一部は、第4樹脂組成物18に埋め込まれて封止されている。第3ボンディングワイヤ17の第4樹脂組成物18に埋め込まれていない部分は、封止材23によって封止されている。第3ボンディングワイヤ17は、第2配線層16の第2メモリチップ13を向く面とは反対側の電極パッドと基板1上の電極パッドを接続している。
第4樹脂組成物18は、第2配線層16と第4メモリチップ19の間に設けられたDAFなどの接着性樹脂組成物である。第4樹脂組成物18は、コントローラチップ4から見て第3樹脂組成物8とは反対側に設けられている。第4樹脂組成物18には、第3ボンディングワイヤ17の一部が埋め込まれ、最も第2メモリチップ13側に位置している第4メモリチップ19Aと第4樹脂組成物18が積層した構造は、FOWと呼ばれる。
第4メモリチップ19(19A、19B、19C、19D)は、第4樹脂組成物18上に設けられた1以上のメモリチップ群である。第4メモリチップ19は、コントローラチップ4から見て第3メモリチップ9とは反対側に設けられている。第4メモリチップ19の間には、接着層22(22A、22B、22C)が設けられ、第4メモリチップ19を接着している。第2配線層16と第4メモリチップ19は、第4ボンディングワイヤ20で接続されている。第4メモリチップ19同士は、第8ボンディングワイヤ21(21A、21B、21C)で接続されている。
第4ボンディングワイヤ20は、第2配線層16と第4メモリチップ19を接続する配線である。第4ボンディングワイヤ20は、コントローラチップ4から見て第2ボンディングワイヤ10とは反対側に設けられている。第4ボンディングワイヤ20は、第2配線層16のコントローラチップ4側とは反対側の電極パッドから第2配線層16の上側で、第2配線層16よりも半導体装置100の中心側に位置している第4メモリチップ19の電極パッドをつなぐワイヤである。
第8ボンディングワイヤ21(21A、21B、21C)は、第4メモリチップ19間を電気的に接続する配線である。第8ボンディングワイヤ21の配線の向きは、第4ボンディングワイヤ20の配線の向きと同様であるが、第3ボンディングワイヤ17の配線の向きとは異なる。
接着層22(22A、22B、22C)は、第4メモリチップ19同士の間に配置された接着性樹脂層である。接着層22は、例えば、DAFである。
封止材23は、基板1上に設けられた部材を封止している。封止材23は、半導体装置100の外装材でもある。封止材23は、硬い樹脂組成物であり、より具体的には、モールド樹脂である。
ここで、図2の半導体装置100の配線模式図を用いて、半導体装置100内の配線と構成部材の配置について説明する。図2の模式図には、図1の模式図の上側から見た配線を示している。第1配線層6及び第2配線層16には、電極パッド以外の配線が設けられているが、図2の模式図において第1配線層6及び第2配線層16の配線は省略している。基板1、第1メモリチップ2、第2メモリチップ13、第1配線層6及び第2配線層16間の配線を模式的に示している。基板1の電極パッドは、白抜きの四角で示している。コントローラチップ4の電極パッドは、黒い四角で示している。第1配線層6の第2配線層16を向く側とは反対側に設けられた電極パッドは、三角で示している。第2配線層16の第1配線層6を向く側とは反対側に設けられた電極パッドは、三角で示している。第1配線層6の第2配線層16を向く側とは反対側以外に設けられた電極パッドは、丸で示している。第2配線層16の第1配線層6を向く側とは反対側以外に設けられた電極パッドは、丸で示している。
まず、コントローラチップ4の配線について説明する。コントローラチップ4は、基板1とボンディングワイヤ(5、15、24)で接続されている。コントローラチップ4とメモリチップを直接接続する配線は、存在しない。コントローラチップ4とメモリチップの配線は、いずれも第1配線層6または第2配線層16と基板1を介している。第5ボンディングワイヤ5は、コントローラチップ4から第1メモリチップ2の下側に延在し、コントローラチップ4と基板1を接続している。第2メモリチップ13側にも同様に第6ボンディングワイヤ15が位置している。図1の奥行き方向(Z方向)にもコントローラチップ4と基板1を接続するボンディングワイヤ25が設けられていることが好ましい。コントローラチップ4と接続するボンディングワイヤは、メモリチップの下側にも位置しているため、半導体装置100内のチップを高密度に配置させてもレイアウト上大きな制約なく配線をすることが出来る。
次に、第1配線層6と基板1の配線について説明する。半導体装置100に用いるメモリチップは全て同じであるため、第1配線層6を用いなければ、第1メモリチップ2と基板1との配線は、第2ボンディングワイヤ10と接続した第1メモリチップ2の電極バッドから基板1の外周辺(対向する又は近接する外周辺)側に向かって延びている。図1及び図2では、メモリチップのコントローラチップ4側とは反対側の長辺側からコントローラチップ4側とは反対側に向かってボンディングワイヤが形成されていない。メモリチップのコントローラチップ4側とは反対の長辺側からコントローラチップ4側とは反対側に向かってボンディングワイヤが形成されていると、ボンディングワイヤの分だけ、基板1も半導体装置100も大きくする必要があり、半導体装置100が大型化してしまうか、コントローラチップ4の配線が困難になる。実施形態では、第1ボンディングワイヤ7は、第1配線層6の第2配線層16を向く側とは反対側以外に設けられている。すなわち、第1配線6と基板1を接続する第1ボンディングワイヤ7は、第1メモリチップ2のコントローラチップ4側とは反対側の側面を跨がない。図2では、第1配線層6と基板1を接続する第1ボンディングワイヤ7は、3方向に形成されている。第1ボンディングワイヤ7Aは、第1配線層6の長辺側から第2配線層6側に向かって設けられている。第1ボンディングワイヤ7B、7Cは、第1配線層6の短辺側から設けられている。第1ボンディングワイヤ7A、7B、7Cのいずれか1つ又は2つを省略することも出来る。つまり、第1配線層6の1つの辺側のみ又は2つの辺側のみに第1ボンディングワイヤ7が設けられている形態も実施形態に含まれる。第1配線層6の配線レイアウトは、上記要件を満たす範囲内で任意に設計される。
第2配線層16と基板1の配線は、第1配線層6と基板1の配線と同様である。実施形態では、第2ボンディングワイヤ17は、第2配線層16の第1配線層6を向く側とは反対側以外に設けられている。すなわち、第2配線層16と基板1を接続する第3ボンディングワイヤ17は、第2メモリチップ13のコントローラチップ4側とは反対側の側面を跨がない。
最下段のメモリチップ2、13から基板1へ、外側でボンディングするワイヤが無くなったので、その分、半導体装置の外形寸法を小さくできる。外形寸法を変更しない場合は、より大きなメモリチップ、高速化の為より大きくなったコントローラチップ4も収納できる。最下段のメモリチップの搭載位置を、ワイヤが無くなった分だけ、外寄りに配置すれば、最上段のメモリチップ同士の間隔が、ほぼ無くなるまでに、より多くのメモリチップを階段状に積層できる。実施形態の半導体装置100は、半導体装置の小型化、大容量化、高速化に寄与する。
実施形態の半導体層100のレイアウトを採用することで、同じチップを用いた場合は、小型化及び薄型化に寄与する。そして、チップサイズを大きくしたり、メモリチップの数を増やしたりすることで、半導体装置100の大容量化や高速化が可能になる。この場合においても、実施形態の半導体装置100のレイアウトを採用することで、チップが大きくなったり、チップ数が増えたりしても、効率的にチップを配置して配線することが出来るため、小型化で薄型の半導体装置100を構成することが出来る。
比較形態の半導体装置には、コントラローラチップとボンディングワイヤとを例えば100μm以上の厚いDAFで覆い、その上にシリコンやポリイミドのスペーサーを設け、スペーサー上にメモリチップを積層する形態がある。このような形態ではDAFやスペーサーの厚み分、半導体装置のY方向の高さが高くなり薄型化が難しい。
実施形態の半導体装置100では、スペーサーを用いずに、コントローラチップ4とメモリチップを積層させているため、半導体装置100のY方向の高さを低くすることもでき、実施形態の構造は、半導体装置100の薄型化にも貢献する。
図3に半導体装置100の変形例の半導体装置101の断面模式図を示す。
図3に示す半導体装置101は、コントローラチップ4の一部が第1樹脂組成物3及び第2樹脂組成物14に一部埋め込まれて、封止されている。コントローラチップ4の一部が埋め込まれることで、メモリチップを図1の形態の半導体装置100よりもコントローラチップ4側に配置させることで、半導体装置101の幅(X方向の距離)をより狭くすることが出来る。コントローラチップ4が大型化しても、かかる構造であれば、半導体装置101の幅を狭くし、半導体装置101の小型化に貢献する。第5ボンディングワイヤ5の一部又は全部は、第1樹脂組成物3に埋め込まれている。第6ボンディングワイヤ15の一部又は全部は、第2樹脂組成物14に埋め込まれている。
以上、本発明のいくつかの実施形態を説明したが、これらの実施形態は、例として提示したものであり、発明の範囲を限定することは意図していない。これら新規な実施形態は、その他の様々な形態で実施されることが可能であり、発明の要旨を逸脱しない範囲で、種々の省略、置き換え、変更を行うことができる。これら実施形態やその変形例は、発明の範囲や要旨に含まれるとともに、特許請求の範囲に記載された発明とその均等の範囲に含まれる。
100…半導体装置、1…基板、2…第1半導体素子(メモリチップ)、3…第1樹脂組成物、4…第3半導体素子(コントローラチップ)、5…第5ボンディングワイヤ、6…第1配線層、7…第1ボンディングワイヤ、8…第3樹脂組成物、9…第4半導体素子(メモリチップ)、10…第2ボンディングワイヤ、11…第7ボンディングワイヤ、12…接着層、13…第2半導体素子(メモリチップ)、14…第2樹脂組成物、15…第6ボンディングワイヤ、16…第2配線層、17…第3ボンディングワイヤ、18…第4樹脂組成物、19…第5半導体素子(メモリチップ)、20…第4ボンディングワイヤ、21…第8ボンディングワイヤ、22…接着層、23…封止材、24…ボンディングワイヤ

Claims (5)

  1. 基板と、
    前記基板上の第1樹脂組成物上に設けられた第1半導体素子と、
    前記基板上の第2樹脂組成物上に設けられた第2半導体素子と、
    前記基板上に設けられ、前記第1半導体素子と第2半導体素子に挟まれた第3半導体素子と、
    前記第1半導体素子上に設けられ、前記第1半導体素子と接続し、前記基板と第1ボンディングワイヤで接続された第1配線層と、
    前記第1配線層上に設けられ、前記第1配線層と第2ボンディングワイヤで接続された第4半導体素子と、
    前記第2半導体素子上に設けられ、前記第2半導体素子と接続し、前記基板と第3ボンディングワイヤで接続された第2配線層と、
    前記第2配線層上に設けられ、前記第2配線層と第4ボンディングワイヤで接続された第5半導体素子と、
    を有し、
    前記第1ボンディングワイヤは、前記第1配線層の前記第2配線層を向く側とは反対側以外に設けられ、
    前記第3ボンディングワイヤは、前記第2配線層の前記第1配線層を向く側とは反対側以外に設けられた半導体装置。
  2. 前記第1半導体素子、第2半導体素子、第4半導体素子及び第5半導体素子は、メモリチップであり、
    前記第3半導体素子は、コントローラチップであり、
    前記第1半導体素子の中心と前記第2半導体素子の中心をつなぐ仮想線分の中心は、前記基板と前記第3半導体素子の積層方向において、前記第3半導体素子と重なる請求項1に記載の半導体装置。
  3. 前記第3半導体素子の一部は、前記第1樹脂組成物及び第2樹脂組成物に封止されている請求項1又は2に記載の半導体装置。
  4. 前記第3半導体素子は、前記基板と接続する第5ボンディングワイヤ及び第6ボンディングワイヤ6とをさらに有し、
    前記第5ボンディングワイヤの少なくとも一部は、前記第1樹脂組成物に封止され、
    前記第6ボンディングワイヤの少なくとも一部は、前記第2樹脂組成物に封止された請求項1ないし3のいずれか1項に記載の半導体装置。
  5. 前記第1半導体素子と前記第4半導体素子の間に設けられた第3樹脂組成物と、
    前記第2半導体素子と前記第5半導体素子の間に設けられた第4樹脂組成物とをさらに有し、
    前記第1ボンディングワイヤの一部は、前記第3樹脂組成物に封止され、
    前記第2ボンディングワイヤの一部は、前記第4樹脂組成物に封止されている請求項1ないし4のいずれか1項に記載の半導体装置。
JP2019054415A 2019-03-22 2019-03-22 半導体装置 Active JP7242366B2 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP2019054415A JP7242366B2 (ja) 2019-03-22 2019-03-22 半導体装置
TW108129783A TWI722541B (zh) 2019-03-22 2019-08-21 半導體裝置
CN201910773719.1A CN111725186B (zh) 2019-03-22 2019-08-21 半导体装置
US16/551,092 US10840220B2 (en) 2019-03-22 2019-08-26 Semiconductor device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2019054415A JP7242366B2 (ja) 2019-03-22 2019-03-22 半導体装置

Publications (2)

Publication Number Publication Date
JP2020155683A true JP2020155683A (ja) 2020-09-24
JP7242366B2 JP7242366B2 (ja) 2023-03-20

Family

ID=72514827

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2019054415A Active JP7242366B2 (ja) 2019-03-22 2019-03-22 半導体装置

Country Status (4)

Country Link
US (1) US10840220B2 (ja)
JP (1) JP7242366B2 (ja)
CN (1) CN111725186B (ja)
TW (1) TWI722541B (ja)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112582286B (zh) * 2020-12-10 2022-10-11 青岛信芯微电子科技股份有限公司 一种封装方法、装置、设备及介质
JP2022135727A (ja) * 2021-03-05 2022-09-15 キオクシア株式会社 半導体装置

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2014053538A (ja) * 2012-09-10 2014-03-20 Toshiba Corp 積層型半導体装置とその製造方法
US20150200187A1 (en) * 2014-01-16 2015-07-16 Chul Park Semiconductor package including stepwise stacked chips
JP2017055052A (ja) * 2015-09-11 2017-03-16 株式会社東芝 半導体装置および半導体装置の製造方法

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009111062A (ja) * 2007-10-29 2009-05-21 Toshiba Corp 半導体装置及びその製造方法
KR20100117977A (ko) * 2009-04-27 2010-11-04 삼성전자주식회사 반도체 패키지
KR101563630B1 (ko) * 2009-09-17 2015-10-28 에스케이하이닉스 주식회사 반도체 패키지
JP6122290B2 (ja) * 2011-12-22 2017-04-26 三星電子株式会社Samsung Electronics Co.,Ltd. 再配線層を有する半導体パッケージ
KR102116979B1 (ko) * 2013-10-28 2020-06-05 삼성전자 주식회사 적층 반도체 패키지
US10109617B2 (en) 2016-07-21 2018-10-23 Samsung Electronics Co., Ltd. Solid state drive package
KR102576764B1 (ko) * 2016-10-28 2023-09-12 에스케이하이닉스 주식회사 비대칭 칩 스택들을 가지는 반도체 패키지
US9899347B1 (en) * 2017-03-09 2018-02-20 Sandisk Technologies Llc Wire bonded wide I/O semiconductor device
JP2018160157A (ja) 2017-03-23 2018-10-11 東芝メモリ株式会社 半導体パッケージ
KR20180130043A (ko) 2017-05-25 2018-12-06 에스케이하이닉스 주식회사 칩 스택들을 가지는 반도체 패키지
JP2020053655A (ja) * 2018-09-28 2020-04-02 キオクシア株式会社 半導体装置及び半導体装置の製造方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2014053538A (ja) * 2012-09-10 2014-03-20 Toshiba Corp 積層型半導体装置とその製造方法
US20150200187A1 (en) * 2014-01-16 2015-07-16 Chul Park Semiconductor package including stepwise stacked chips
JP2017055052A (ja) * 2015-09-11 2017-03-16 株式会社東芝 半導体装置および半導体装置の製造方法

Also Published As

Publication number Publication date
CN111725186B (zh) 2023-11-24
CN111725186A (zh) 2020-09-29
US20200303345A1 (en) 2020-09-24
TW202036834A (zh) 2020-10-01
TWI722541B (zh) 2021-03-21
JP7242366B2 (ja) 2023-03-20
US10840220B2 (en) 2020-11-17

Similar Documents

Publication Publication Date Title
JP4921937B2 (ja) 半導体集積回路
US10304808B2 (en) Semiconductor devices including a controller and methods of forming such devices
KR102247916B1 (ko) 계단식 적층 구조를 갖는 반도체 패키지
JP4489100B2 (ja) 半導体パッケージ
US20080230888A1 (en) Semiconductor device
JP5646415B2 (ja) 半導体パッケージ
US20110115100A1 (en) Semiconductor device
TWI722541B (zh) 半導體裝置
KR20210044508A (ko) 적층 반도체 칩을 포함하는 반도체 패키지
JP4538830B2 (ja) 半導体装置
TWI529918B (zh) 半導體記憶卡
JP2007134426A (ja) マルチチップモジュール
JP2011222807A (ja) 半導体装置
US20230343752A1 (en) Semiconductor package
KR20120005340A (ko) 반도체 칩 및 적층 칩 패키지
KR20220000285A (ko) 반도체 패키지
KR102628536B1 (ko) 적층 칩 구조를 가지는 반도체 패키지
TWI780598B (zh) 半導體裝置
KR20220032970A (ko) 수동 소자를 포함한 스택 패키지
JP2014027145A (ja) 半導体装置
US11756918B2 (en) Semiconductor device
JP5096730B2 (ja) 半導体装置
KR20230012788A (ko) 반도체 패키지
KR20090084403A (ko) 적층 반도체 패키지
JP2015090961A (ja) 半導体装置

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20210916

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20220714

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20220809

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20221006

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20230207

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20230308

R151 Written notification of patent or utility model registration

Ref document number: 7242366

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R151