JP2018190999A - システムインパッケージ及びその製造方法 - Google Patents

システムインパッケージ及びその製造方法 Download PDF

Info

Publication number
JP2018190999A
JP2018190999A JP2018136615A JP2018136615A JP2018190999A JP 2018190999 A JP2018190999 A JP 2018190999A JP 2018136615 A JP2018136615 A JP 2018136615A JP 2018136615 A JP2018136615 A JP 2018136615A JP 2018190999 A JP2018190999 A JP 2018190999A
Authority
JP
Japan
Prior art keywords
package
substrate
semiconductor die
contact
metal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2018136615A
Other languages
English (en)
Other versions
JP6615284B2 (ja
Inventor
ランゲ ベルンハルト
Lange Bernhard
ランゲ ベルンハルト
ノイホイスラー ユルゲン
Neuhausler Jurgen
ノイホイスラー ユルゲン
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Texas Instruments Japan Ltd
Texas Instruments Inc
Original Assignee
Texas Instruments Japan Ltd
Texas Instruments Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Texas Instruments Japan Ltd, Texas Instruments Inc filed Critical Texas Instruments Japan Ltd
Publication of JP2018190999A publication Critical patent/JP2018190999A/ja
Application granted granted Critical
Publication of JP6615284B2 publication Critical patent/JP6615284B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5389Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates the chips being integrally enclosed by the interconnect and support structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L24/23Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
    • H01L24/24Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L24/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L24/33Structure, shape, material or disposition of the layer connectors after the connecting process of a plurality of layer connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/03Manufacturing methods
    • H01L2224/034Manufacturing methods by blanket deposition of the material of the bonding area
    • H01L2224/0346Plating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/04026Bonding areas specifically adapted for layer connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/04105Bonding areas formed on an encapsulation of the semiconductor or solid-state body, e.g. bonding areas on chip-scale packages
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05638Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/05655Nickel [Ni] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/06Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
    • H01L2224/0601Structure
    • H01L2224/0603Bonding areas having different sizes, e.g. different heights or widths
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/06Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
    • H01L2224/061Disposition
    • H01L2224/0618Disposition being disposed on at least two different sides of the body, e.g. dual array
    • H01L2224/06181On opposite sides of the body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L2224/23Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
    • H01L2224/24Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
    • H01L2224/241Disposition
    • H01L2224/24151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/24221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/24225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/24227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the HDI interconnect not connecting to the same level of the item at which the semiconductor or solid-state body is mounted, e.g. the semiconductor or solid-state body being mounted in a cavity or on a protrusion of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/29198Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
    • H01L2224/29298Fillers
    • H01L2224/29299Base material
    • H01L2224/293Base material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/29338Base material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/29339Silver [Ag] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32135Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/32145Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/33Structure, shape, material or disposition of the layer connectors after the connecting process of a plurality of layer connectors
    • H01L2224/331Disposition
    • H01L2224/3318Disposition being disposed on at least two different sides of the body, e.g. dual array
    • H01L2224/33181On opposite sides of the body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73267Layer and HDI connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/8319Arrangement of the layer connectors prior to mounting
    • H01L2224/83192Arrangement of the layer connectors prior to mounting wherein the layer connectors are disposed only on another item or body to be connected to the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/8338Bonding interfaces outside the semiconductor or solid-state body
    • H01L2224/83399Material
    • H01L2224/834Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/83438Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/83455Nickel [Ni] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/838Bonding techniques
    • H01L2224/8384Sintering
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/02Containers; Seals
    • H01L23/04Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls
    • H01L23/043Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls the container being a hollow construction and having a conductive base as a mounting as well as a lead for the semiconductor body
    • H01L23/051Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls the container being a hollow construction and having a conductive base as a mounting as well as a lead for the semiconductor body another lead being formed by a cover plate parallel to the base plate, e.g. sandwich type
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L24/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/73Means for bonding being of different types provided for in two or more of groups H01L24/10, H01L24/18, H01L24/26, H01L24/34, H01L24/42, H01L24/50, H01L24/63, H01L24/71
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/07Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L29/00
    • H01L25/071Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L29/00 the devices being arranged next and on each other, i.e. mixed assemblies
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/07Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L29/00
    • H01L25/072Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L29/00 the devices being arranged next to each other
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1306Field-effect transistor [FET]
    • H01L2924/13091Metal-Oxide-Semiconductor Field-Effect Transistor [MOSFET]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/191Disposition
    • H01L2924/19101Disposition of discrete passive components
    • H01L2924/19105Disposition of discrete passive components in a side-by-side arrangement on a common die mounting substrate

Abstract

【課題】システムインパッケージ、及びシステムインパッケージを製造するための方法を提供する。【解決手段】システムインパッケージは、ラミネートボディ内に配置される基板4を有するラミネートボディを含む。半導体ダイ2が、ラミネートボディに埋め込まれ、半導体は、シンターペーストから作られるシンターされたボンディング層の助けを借りて、基板4のコンタクトパッド6にボンディングされる。ラミネートボディ及びシンターペーストのシンターを提供する、基板と更なる層とのラミネーションが、単一の及び共通の硬化工程で実行される。【選択図】図1

Description

本発明の実施例は、ラミネートボディ内に配置される基板及び半導体ダイを有するラミネートボディを含むシステムインパッケージ(SIP)に関連する。更に、他の実施例が、システムインパッケージを製造するための方法に関連する。
低減されたコストでの小型化された電子的システムに対する需要が増大することにより、小さなフォームファクタを有する、信頼性が高く且つコスト効率のよい半導体パッケージが必要とされる。ポータブルな電子製品では、より小さなパッキング及びより小さなサブシステムパッキングが最優先事項になってきている。サイズ低減はもはや、表面領域パッキングのみに焦点を置いているのではなく、パッケージ厚み及び重量も低減される必要がある。
増大する顧客要求を満たすための1つのアプローチは、所謂「システムインパッケージ」であり、これは、コンピューティング及びテレコミュニケーションなど多くの用途において遭遇する、ますます増え続ける問題に対処するために開発された。例えば、テキサス・インスツルメンツ社(米国テキサス州ダラス)からのMicroSIP(μSIP)パッケージなどのシステムインパッケージは、ラミネート基板において、例えば、半導体ダイ、コントローラを組み込む。また、インダクタなどの、能動及び/又は受動電子的構成要素が、ラミネート基板又はボディの上側表面の頂部にそれらの要素を置くことにより、システムインパッケージに組み込まれる。
しかし、半導体ダイのボンディングはいまだにリードフレームベースであり、これは、ダイが、銅クリップを用いて、パッケージ底部側にフェンドアウトする(fends out)リードフレームにボンディングされることを意味する。銅クリップはパッケージ内の空間を必要とする。そのため、アッセンブリプロセスの速度に関して改善の余地があり得る。
本発明の一態様に従って、ラミネートボディ内に配置される基板を含むラミネートボディを含むシステムインパッケージが提供される。好ましくは、この基板は事前プレスされる。半導体ダイがラミネートボディに埋め込まれ、半導体ダイの少なくとも1つのコンタクト領域が、シンターされたボンディング層の助けを借りて基板のコンタクトパッドにボンディングされ、ボンディング層はシンターペーストから作られる。
本発明の態様に従ったシステムインパッケージは、組み合わされたプレス及びシンタープロセスで製造され得る。言い換えると、熱及び圧力両方が、ラミネートボディを形成するスタックに印加される。プレス工程は、典型的に、印刷回路基板の製造から既知であり、典型的に、約200℃の範囲のプロセス温度で実行される。有利に及び本発明の1つの態様に従って、このようなプレス工程のプロセスパラメータは、シンタープロセスを実行する工程にも適していることが判定され得る。その結果、組み合わされたプレス及びシンター工程が提供される。スタックのラミネーションのために適用される同じ処理工程内で、シンターペーストのシンターが成され、シンターされたボンディング層が提供される。
本発明の別の態様に従って、システムインパッケージを製造するための方法が提供される。基板のコンタクトパッドに及び/又は半導体ダイのコンタクト領域にシンターペーストが付けられる。好ましくは、シンターペーストを付けることは、ペーストプリントによって実行され、シンターペーストが、半導体ダイのコンタクト領域又は基板のコンタクトパッドに印加される。半導体ダイのコンタクト領域は、基板のコンタクトパッド上に置かれる。言い換えると、半導体ダイのコンタクト領域と基板のコンタクトパッドとは、互いに整合される。置かれた半導体ダイとシステムインパッケージのラミネートボディを形成する更なる層と共に、基板がスタックされる。最終的に、組み合わされたプレス及びシンター工程がこのスタックに対して実行される。この組み合わされたプレス及びシンター工程の間、スタックの基板及び更なる層は、ラミネートボディを提供するようにラミネートされる。更に、組み合わされたプレス及びシンター工程の間、基板のコンタクトパッドと半導体ダイのコンタクト領域との間の電気的接続を提供するように、シンターペーストのシンターが実行される。言い換えると、スタックのラミネーション及び電気的接触は、共通の及び単一の処理工程において実行される。
組み合わされたプレス及びシンター工程の間、スタックは、印刷回路基板の製造で典型的に既知であるように熱及び圧力に晒され得る。更に、この方法は、基板を事前プレスする工程を含み得、スタックをプレス及びシンターする前に半導体ダイがこの事前プレスされた基板上に配置され得る。また、最終的なプレス及びシンター工程前に、シンターペーストの部分的事前シンターが実行されてもよい。
図1は、システムインパッケージを製造するための簡略化したスタックの例であり、半導体ダイの配置後及びスタックアップのシンター及びプレス前のスタックが示されている。
図2は、図1のスタックの例であり、充填材料が後続の基板間に挿入される。
図3は、図1及び図2から既知のスタックアップを硬化させることにより製造される、簡略化したシステムインパッケージの例である。
図4は、図3の簡略化したシステムインパッケージの例であり、システムインパッケージの上側、中間、及び下側相互接続表面間の接続を提供するように、ビアが挿入されている。
図5は、下側基板を有さない、更なる簡略化したシステムインパッケージの例である。
図6は、上側及び下側表面に近接した基板を有さない、別の簡略化したシステムインパッケージの例である。
図7は、隣り合って置かれる2つのパワーFETと、これらのFETの頂部上にスタックされるコントローラとを含む、更なる簡略化したシステムインパッケージの例である。
図8は、隣り合って配置される2つのパワーFETと、上側表面上に置かれる受動構成要素とを含む、別の簡略化したシステムインパッケージの例である。
図9は、隣り合って配置される2つのパワーFETと、受動構成要素とを含む、簡略化したシステムインパッケージの例であり、ダイオンダイ構成でダイが直接的にスタックされる。
図10は、半導体ダイと高電流接続を提供する金属ブロックとを含む、更に簡略化したシステムインパッケージの例である。
図11は、半導体ダイと高電流接続を提供する金属ブロックとを含む、更に簡略化したシステムインパッケージの例である。
図1は、システムインパッケージを製造するための簡略化したスタックの例である。半導体ダイ2がそれぞれの基板4上に置かれた後であり、スタックをシンター及びプレスする前の、スタックが示されている。好ましくは、基板4は事前プレスされ、更に好ましくは、基板4は繊維強化樹脂などの印刷回路基板材料から作られる。基板4のコンタクトパッド6は、銅から作られ、貴金属から作られるめっき7を有することが好ましい。めっき7の材料は、ガルバニ系列で考えられるとき銅より一層貴であることが好ましい。好ましくは、めっき7に対しNiAu又はNiAgが適用される。有利には、シンタープロセスの間、例えば、NiAuめっき7がCuコンタクトパッド6の酸化を防止する。更に、半導体ダイ2のコンタクト領域に配置されるめっき7がある。半導体ダイ2の表側及び裏側の両方に、NiAuめっき7が提供され得る。言い換えると、シンターされた接続の助けを借りて結合又は接触されるよう指定される各コンタクト領域又はコンタクトパッド6には、シンターされた電気的コンタクトの酸化を防止するため、貴金属めっき7が提供される。
電気的に導電性のビア8(明確にするため、ビア8の幾つかのみに参照符号が付されている)が基板4を通して突き出る。スタックの中間に配置される基板4では、ビア8は、基板4の第1の表面上に配置されるそれぞれのコンタクトパッド6を、基板4の反対の表面上に配置される更なるコンタクトパッド6と電気的に結合するためのものである。好ましくは、電気的に導電性のビア8は銅充填ドリルホールである。上側の基板4において、ビア8は、基板4の内部表面に配置されるコンタクトパッド6を、上側表面28に配置される上側コンタクトパッド10と電気的に結合する。下側の基板4も同様で、ビア8は、内部表面に配置されるコンタクトパッド6を、スタックの下側表面26に配置される下側コンタクトパッド12と結合するためのものである。更に、能動及び/又は受動構成要素が、上側表面28に配置され得、上側コンタクトパッド12に結合され得る。スタックの下側表面26は典型的に、システムインパッケージがそれに搭載される場合、印刷回路基板に面する。システムインパッケージの印刷回路基板への電気的結合が、下側コンタクトパッド12を介して提供され得る。
図1の実施例において、基板4のコンタクトパッド6、より明確には、上側及び中間の基板4の下側コンタクトパッド6のめっき7に、シンターペーストプリントにより付されたシンターペースト14が提供されることが好ましい。好ましくは、シンターペースト14は、Cuより一層貴である金属又は金属合金から作られる。この場合も、これはガルバニ系列で考えられ、好ましい材料は、銀ベースのシンターペースト14である。システムインパッケージの製造では、シンターペースト14は、半導体ダイ2のコンタクト領域と、基板4のコンタクトパッド6の一方又は両方に付けられる。好ましくは、及び図1の実施例に従って、シンターペースト14は、基板4のコンタクトパッド6にプリントされる。その後、半導体ダイ2は、基板4のそれぞれのコンタクトパッド6のシンターペースト14の頂部上に置かれ、これは、半導体ダイ2のコンタクト領域が基板4のコンタクトパッド6と整合されていることを意味する。
図1の実施例において、半導体ダイ2の裏側には、シンターペーストが提供されており、半導体ダイ2の裏側を基板4に取り付けるように、事前シンター工程が実行されている。事前シンター工程において、シンターペーストは、ダイ2の裏側と基板4の上側コンタクトパッド6との間に配置される、シンターされたボンディング層16になる。単なる一例として、半導体ダイ2はパワーMOSFETであり、図示されるスタックアップは、スタックされたパワーFET構成を提供するためのものである。
図2は、図1から既知のスタックアップの例であり、近接する基板層4間に充填材料18が挿入される。充填材料18はスタックアップ工程の間スタックに付加され、及び好ましくは、充填材料18は半導体ダイ2に適応するように事前切断される。充填材料18は、システムインパッケージに統合され得る付加的な能動及び/又は受動構成要素(図示せず)に更に適応し得る。充填材料18は、後続のプレス及びシンター工程の間、スタックアップにおけるボイドを充填するためである。
組み合わされたプレス及びシンター工程において、図2のスタックアップは熱及び圧力に露出され、この工程を実行するためのパラメータは、印刷回路基板の製造から典型的に既知である温度及び圧力の範囲であり得る。例えば、約200℃の硬化温度が適用され得る。組み合わされたプレス及びシンター工程の間、システムインパッケージのラミネートボディを提供するように、基板4及び充填材料18のラミネーションが実行される。同時に、基板4のコンタクトパッド6及び半導体ダイ2の接続領域を結合又は接合するように、シンターペースト14のシンターが成される。有利には、システムインパッケージは、組み合わされた処理工程において製造され得、これは、ラミネーション及びシンターが、単一の及び共通の処理工程において実行されることを意味する。これにより、システムインパッケージの製造プロセスが簡略化される。半導体ダイ2が、基板4のそれぞれの導電性経路又はコンタクトパッド6に直にボンディングされることもまた利点である。リードフレームの必要性はない。リードフレーム、及び半導体ダイ2及びリードフレーム間の必要とされるボンドワイヤボンディングプロセスをなくすことが、製造コストに関して利点となり、製造プロセスを更に早め得る。
図3は、ラミネートボディを含む簡略化したシステムインパッケージ20の例であり、ラミネートボディは、実質的に、基板4と硬化された充填材料22と埋め込まれた半導体ダイ2とから製造される。組み合わされたプレス及びシンター工程内で、上側及び中央の基板4の下側コンタクトパッド6上に予め埋め込まれた又はプリントされたシンターペーストパッド16は、シンターされたボンディング層16となる。半導体ダイ2のコンタクト領域は、シンターされたボンディング層16の助けを借りて基板4のコンタクトパッド6に結合される。
図3のシステムインパッケージ20において、半導体ダイ2は、上側コンタクトパッド10に及び下側コンタクトパッド12に電気的に導電性のビア8を介して結合される。更なる能動及び/又は受動電子的構成要素が、上側コンタクトパッド10上に埋め込まれ得及び結合され得る。例えば、スタックされたパワーMOSFET構成を提供するため、これらの更なる能動及び/又は受動電子的構成要素(図示せず)は、小さなフォームファクタ及び小さなフットプリントを有する、高度に集積されたパワーコンバータを提供するように、インダクタ又はキャパシタであり得る。システムインパッケージ2の下側コンタクトパッド12は、任意の従来のボンディング又ははんだ付け技術の適用により電子デバイスの印刷回路基板に結合され得る。
図4は、図3のシステムインパッケージ20の例であるが、図4の実施例に従って、銅充填ビアであり得る垂直接続24がシステムインパッケージ20に挿入される。垂直接続24は、システムインパッケージ20の上側コンタクトパッド10を、下側コンタクトパッド12及び必要とされる場合は中間基板4のコンタクトパッド12と結合するためのものである。システムインパッケージ20は、ラミネートボディに埋め込まれる更なる電子的構成要素(図示せず)を含み得る。例えば、コントローラが、システムインパッケージ20に統合され得、高度に集積されたパワー段を提供するようにパワーMOSFET(即ち半導体ダイ2)を制御するために適用され得る。これらの更なる能動及び/又は受動電子的構成要素は、垂直接続24の助けを借りて、システムインパッケージ20のそれぞれの上側及び/又は下側コンタクトパッド10、12に結合され得る。好ましくは、更なる電子的構成要素、例えば、コントローラチップ又は小さなキャパシタは、システムインパッケージ20の第2の層に埋め込まれる。従って、上側28のオン空間(on−space)は、モジュールに対して要求される一層大きな電子的部品又は構成要素のために活用され得る。
本発明の別の実施例に従って、同じ半導体ダイ2のコンタクト領域は、基板4を介して結合されてもよい。言い換えると、半導体ダイ2の第1のコンタクト領域が、基板4のコンタクトパッド6に結合され得、基板4の更なるコンタクトパッド6が、半導体ダイ2の更なるコンタクト領域に結合される。本発明の一態様に従って、この更なるコンタクト領域は、更なる半導体ダイ2のコンタクト領域であり得る。後者の実施例により、基板4を介して2つ又はそれ以上の半導体ダイ2を結合することが可能となる。それぞれのコンタクト領域及びコンタクトパッド6間の電気的接続は、シンターペースト14から作られるシンターされたボンディング層16によって提供され得る。有利には、この態様は、複雑なダイ間ワイヤボンディングの必要性をなくす。それぞれのシステムインパッケージがアセンブルされるPCB上の複雑な配路は簡略化され得る。
半導体ダイ2の熱的結合は、特にパワーMOSFETが半導体ダイ2として適用される場合、重要な問題となり得る。従って、システムインパッケージ20の上側及び/又は下側表面28、26に近接する基板層4を有さないシステムインパッケージ20を提供することが利点となり得る。
図5は、本発明の一実施例に従った別の簡略化したシステムインパッケージ20の例であり、この例では、下側表面26に近接する基板4がない。従って、特に下側半導体ダイ2に対し、システムインパッケージ20の下側表面26に近接して配置され得る印刷回路基板への非常に効率的な熱伝達がある。原則的に、図5におけるシステムインパッケージ20の構成は、下側表面26に近接する基板4がないという事実に関わらず図4から既知である。従って、図5のシステムインパッケージ20の構成については繰り返し説明しない。
図6は、本発明の別の実施例に従った更なる簡略化したシステムインパッケージ20の例である。システムインパッケージ20の上側ダイ2の、上側表面28への及び下側ダイ2の下側表面26への効率的な熱的結合を提供するため、下側表面26に近接する基板4のみならず、上側表面28に近接する基板4をなくすことが利点となり得る。従って、図6の実施例に従ったシステムインパッケージ20は、システムインパッケージ20の中央の単一の基板4のみを含む。上側及び下側半導体ダイ2に対し非常に効率的な熱放散がある。図6の実施例に従ったシステムインパッケージ20の構成は、原則的に、上側表面28に近接する基板4が省かれるという事実に関わらず図5から既知である。従って、システムインパッケージ20の構成に対する説明は繰り返さない。
図7は、本発明の別の実施例に従った簡略化したシステムインパッケージ20の例である。システムインパッケージ20は基板層4を含み、基板層4は、システムインパッケージ20の中央に配置され、また、下側層において隣り合って配置される第1及び第2の半導体ダイ2を埋め込む硬化された充填材料22に近接する。更に、システムインパッケージ20の上側層にコントローラ30が配置される。半導体ダイ2からシステムインパッケージ20の下側26に近接し得る印刷回路基板への効率的な熱放散を提供するように、システムインパッケージ20の下側表面26において基板層はない。半導体ダイ2は、図7の実施例に従ってパワーMOSFETである。
半導体ダイ2は、シンターされたボンディング層16の助けを借りてシステムインパッケージ20の下側表面26に埋め込まれる下側コンタクトパッド12に、及び基板4のコンタクトパッド6にボンディングされる。同様のことがシンターされたボンディング層16の助けを借りて基板層4にボンディングされるコントローラ30に適用される。しかし、コントローラ30をボンディングするために標準的なダイ取り付け方法も適用され得る。図1〜図6における実施例を参照して上述したように、図7の実施例に従ったシステムインパッケージ20は、半導体ダイ2及びコントローラ30のボンディングを提供するように、スタックされ得、ラミネートボディ(主として基板4及び充填材料、硬化された充填材料22として示される充填材料を含む)のラミネーション及びシンターペーストパッドのシンターは、単一の及び組み合わされた処理工程において実行される。コントローラ30を結合するための更なるコンタクト32が、従来の技術を用いてシステムインパッケージ20の上側表面28に挿入され得る。コントローラ30の下側コンタクトパッド12への結合は、垂直接続24によって提供され得、垂直接続24は、銅充填ビアであり得、コントローラ30の上側側を下側コンタクトパッド12と結合するためのものである。上側表面28の頂部上の付加的な層が、頂部側配置される外部構成要素のための空間及び相互接続を提供し得る。
図8は、簡略化したシステムインパッケージ20の例であり、図7に従ったシステムインパッケージ20に類似して構成される。しかし、スタックの中央に配置される基板4はない。基板4は、システムインパッケージ20の上側表面28に近接して配置される。コントローラ30は、従来の技術を用いて基板4のコンタクトパッド6に結合される。基板4のコンタクトパッド6の下側コンタクトパッド12への結合は、銅充填ビアであり得る垂直接続24によって提供され得る。半導体ダイ2及びコントローラ30は、硬化された充填材料22に埋め込まれる。この場合も半導体ダイ2はパワーMOSFETであり得る。半導体ダイ2は、図7から既知であるように、シンターされたボンディング層16の助けを借りて下側コンタクトパッド12に結合される。ただし、半導体ダイ2及びコントローラ30はダイオンダイ構成で配置され、これは、ダイ2及びコントローラダイ30が、間に基板を備えず、互いの上に直接的にスタックされることを意味する。ダイ2、30のボンディングは、シンターされたボンディング層16の助けを借りて実行される。貴金属めっき7でめっきされるコントローラダイ30の裏側が、シンターされたボンディング層16に近接し、シンターされたボンディング層16は更に、半導体ダイ2の貴金属めっき7に近接する。
図9は、別の簡略化したシステムインパッケージ20の例であり、半導体ハーフブリッジ構成のパワーMOSFETであり得る2つの半導体ダイ2を含む。システムインパッケージ20は、システムインパッケージ20の上側表面28に近接する基板4を含む。基板4は、シンターされたボンディング層16の助けを借りて半導体ダイ2のコンタクト領域に結合されるコンタクトパッド6を含む。半導体ダイ2の裏側は、シンターされたボンディング層16の助けを借りて下側コンタクトパッド12に結合される。有利には、システムインパッケージ20の下側表面26に近接し得る印刷回路基板への、半導体ダイ2からの非常に効率的な熱放散が提供され得る。半導体ダイ2の上側能動側に配置される半導体ダイ2のコンタクト領域が更に、ラミネートボディを通して基板層4のコンタクトパッド6まで延びる垂直接続24の助けを借りて下側コンタクトパッド12に結合され得る。外部ヒートシンク(図示せず)又は更なる能動及び/又は受動要素34が、上側表面28に取り付けられ得る。更なる要素34は、単なる一例として、垂直接続24の助けを借りて下側コンタクト12に結合される。更に、上側表面28の頂部上の付加的な基板層(図示せず)があり得、これが、付加的な能動及び/又は受動外部構成要素のための空間を提供し得る。
図10は、簡略化したシステムインパッケージ20の例であり、半導体ハーフブリッジ構成のパワーMOSFETであり得る2つの半導体ダイ2を含む。更に、図10の実施例に従ったシステムインパッケージ20は、高電流導電性経路として機能する金属ブロック36を含む。更なる能動及び/又は受動電子的構成要素(図示せず)が、システムインパッケージ20に統合されてもよい。半導体ダイ2は、シンターされたボンディング層16の助けを借りて基板4のコンタクトパッド6及び下側コンタクト12に結合され、シンターされたボンディング層16は、コンタクト6、12のそれぞれのめっき7に近接する。金属ブロック36にも、上側及び下側表面にめっき7が提供される。好ましくは、金属ブロック36としてCuブロックが用いられる。シンタープロセスの間Cuの酸化を防止するため、金属ブロック36に貴金属めっき7がある。Cuの酸化は、恐らくは、めっき7の存在に起因して省かれ得るシンターされた接合の質を悪化させ得る。金属ブロック36は高電流接続として機能し、半導体ダイ2の上側側から、コンタクトパッド6及び金属ブロック36を介して、システムインパッケージ20の下側表面に近接して配置され得る回路基板までの導電性経路を提供する。
金属ブロック36の統合は、概して、半導体ダイ2の統合と類似する。言い換えると、上述で参照した実施例における各半導体ダイ2は、必要とされる又は所望とされる場合、適切にめっきされた金属ブロック26で置き換えることができる。システムインパッケージ2における金属ブロック36の統合及び配置は、高電流接続の必要性により成され得る。
図11は、別の簡略化したシステムインパッケージ20の例であり、図10に従ったシステムインパッケージ20に類似する。単に明確にするための理由で単一の半導体ダイ2が示されている。しかし、図11のシステムインパッケージは、図10における実施例に類似して構成され得、これは、システムインパッケージが、ハーフブリッジ構成で配置される2つの半導体ダイ2を含み得ることを意味する。図11において、図11の左側における垂直接続24が充填ビアにより提供される。しかし、垂直接続が金属ボール36によって提供されてもよく、これは、システムインパッケージ20の右側に示されている。金属ボール36は、貴金属めっき7を含み、シンターされたボンディング層16を介して、一方でコンタクトパッドまで及び他方で下側コンタクトパッド12まで、シンターされる。金属ボール36を埋め込むことは金属ブロック36の統合に類似し得、これはシステムインパッケージ20の中央に示されている。
本発明は、特定の実施例を参照して説明されたが、これらの実施例に限定されず、当業者であれば本発明の特許請求の範囲内で代替例が想起され得るであろう。

Claims (13)

  1. ラミネートボディを有するシステムインパッケージが、前記ラミネートボディ内に配置される基板を含み、
    半導体ダイが前記ラミネートボディに埋め込まれ、前記半導体ダイの少なくとも1つのコンタクト領域が、シンターされたボンディング層の助けを借りて前記基板のコンタクトパッドにボンディングされ、
    前記ボンディング層がシンターペーストから作られる、システムインパッケージ。
  2. 請求項1に記載のシステムインパッケージであって、
    前記半導体ダイの前記コンタクト領域及び/又は前記基板の前記コンタクトパッドが、金属又は金属合金から作られるか又は金属又は金属合金でめっきされ、
    前記金属又は金属合金が、ガルバニ系列で考えられるとき銅より一層貴である、システムインパッケージ。
  3. 請求項2に記載のシステムインパッケージであって、
    前記半導体ダイの前記コンタクト領域及び/又は前記基板の前記コンタクトパッドが、銅ベースと金属コーティングとを有し、
    前記金属コーティングが前記銅ベース上に配置され、前記金属コーティングが銀及び/又は金を含む、システムインパッケージ。
  4. 請求項3に記載のシステムインパッケージであって、
    前記シンターされたボンディング層が、金属又は金属合金を含むシンターペーストから作られ、
    前記金属又は金属合金が、ガルバニ系列で考えられるとき銅より一層貴である、システムインパッケージ。
  5. 請求項4に記載のシステムインパッケージであって、
    前記半導体ダイが、前記パッケージの上側及び/又は下側コンタクトパッドに結合され、前記コンタクトパッドが、前記ラミネートボディの上側又は下側表面上に配置され、前記ラミネートボディの前記上側及び/又は下側表面に近接して配置される基板がない、システムインパッケージ。
  6. 請求項5に記載のシステムインパッケージであって、
    複数の半導体ダイが前記ラミネートボディに埋め込まれ、
    前記複数のダイのコンタクト領域が、シンターされたボンディング層の助けを借りて互いにボンディングされ、前記シンターされたボンディング層がシンターペーストから作られ、
    前記複数の半導体ダイが、前記ダイ間に配置される基板なしに、ダイオンダイ構成で直接的にスタックされる、システムインパッケージ。
  7. 請求項4に記載のシステムインパッケージであって、
    複数の半導体ダイが前記基板上に配置され、
    第1の半導体ダイ及び第2の半導体ダイが、スタックされた半導体構成を形成するように前記基板の対向する表面上に配置される、システムインパッケージ。
  8. 請求項7に記載のシステムインパッケージであって、
    第2の基板が、前記第1又は第2の半導体ダイに対して前記第1の基板とは反対に配置される、システムインパッケージ。
  9. 請求項8に記載のシステムインパッケージであって、
    第3の基板が、それぞれ、上側及び下側表面上に配置される前記第2及び前記第3の基板を有するパッケージを形成するように、及び前記第1の基板に対して対称的なスタックされたパッケージを提供するように、前記第1の基板に対して前記第2の基板とは反対に配置される、システムインパッケージ。
  10. 請求項9に記載のシステムインパッケージであって、
    高度に導電性の材料の金属ブロックを更に含み、前記金属ブロックが、ガルバニ系列で考えられるとき銅より一層貴である金属又は金属合金から作られるコーティングを有する、システムインパッケージ。
  11. 請求項10に記載のシステムインパッケージであって、
    前記金属ブロックが銅ブロックであり、前記コーティングが銀及び/又は金を含む、システムインパッケージ。
  12. システムインパッケージを製造する方法であって、この方法が、
    基板のコンタクトパッドに及び/又は半導体ダイのコンタクト領域にシンターペーストを付ける工程、
    前記半導体ダイの前記コンタクト領域を前記基板の前記コンタクトパッド上に置く工程、
    前記システムインパッケージのラミネートボディを形成する更なる層と共に、前記基板及び前記置かれた半導体ダイをスタックする工程、及び
    前記ラミネートボディを提供するために前記基板及び前記更なる層をラミネートするように、及び前記基板の前記コンタクトパッドと前記半導体ダイの前記コンタクト領域との間の電気的接続を提供するために前記シンターペーストのシンターを実行するように、前記スタックに対して、組み合わされたプレス及びシンター工程を実行する工程、
    を含み、
    ラミネーション及び電気的接触が、前記組み合わされたプレス及びシンター工程において提供される、方法。
  13. 請求項12に記載の方法であって、
    スタックする前に前記置かれた半導体ダイを、前記基板のコンタクトパッドに事前シンターする工程を更に含む、方法。
JP2018136615A 2012-02-24 2018-07-20 システムインパッケージ及びその製造方法 Active JP6615284B2 (ja)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
EP12156909.9 2012-02-24
EP12156909 2012-02-24
US13/770,237 2013-02-19
US13/770,237 US8884343B2 (en) 2012-02-24 2013-02-19 System in package and method for manufacturing the same

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2014558928A Division JP6384868B2 (ja) 2012-02-24 2013-02-25 システムインパッケージ及びその製造方法

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2019186475A Division JP7132467B2 (ja) 2012-02-24 2019-10-10 システムインパッケージ及びその製造方法

Publications (2)

Publication Number Publication Date
JP2018190999A true JP2018190999A (ja) 2018-11-29
JP6615284B2 JP6615284B2 (ja) 2019-12-04

Family

ID=49001956

Family Applications (3)

Application Number Title Priority Date Filing Date
JP2014558928A Active JP6384868B2 (ja) 2012-02-24 2013-02-25 システムインパッケージ及びその製造方法
JP2018136615A Active JP6615284B2 (ja) 2012-02-24 2018-07-20 システムインパッケージ及びその製造方法
JP2019186475A Active JP7132467B2 (ja) 2012-02-24 2019-10-10 システムインパッケージ及びその製造方法

Family Applications Before (1)

Application Number Title Priority Date Filing Date
JP2014558928A Active JP6384868B2 (ja) 2012-02-24 2013-02-25 システムインパッケージ及びその製造方法

Family Applications After (1)

Application Number Title Priority Date Filing Date
JP2019186475A Active JP7132467B2 (ja) 2012-02-24 2019-10-10 システムインパッケージ及びその製造方法

Country Status (4)

Country Link
US (1) US8884343B2 (ja)
JP (3) JP6384868B2 (ja)
CN (1) CN104170082B (ja)
WO (1) WO2013126893A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP7384335B2 (ja) 2019-10-24 2023-11-21 京東方科技集團股▲ふん▼有限公司 駆動基板及びその製作方法並びに表示装置

Families Citing this family (31)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8884343B2 (en) * 2012-02-24 2014-11-11 Texas Instruments Incorporated System in package and method for manufacturing the same
US9705478B2 (en) 2013-08-01 2017-07-11 Qorvo Us, Inc. Weakly coupled tunable RF receiver architecture
US9899133B2 (en) 2013-08-01 2018-02-20 Qorvo Us, Inc. Advanced 3D inductor structures with confined magnetic field
US9748905B2 (en) 2013-03-15 2017-08-29 Qorvo Us, Inc. RF replicator for accurate modulated amplitude and phase measurement
WO2015049944A1 (ja) * 2013-10-03 2015-04-09 富士電機株式会社 半導体モジュール
US10242969B2 (en) 2013-11-12 2019-03-26 Infineon Technologies Ag Semiconductor package comprising a transistor chip module and a driver chip module and a method for fabricating the same
US9437516B2 (en) * 2014-01-07 2016-09-06 Infineon Technologies Austria Ag Chip-embedded packages with backside die connection
US10104764B2 (en) * 2014-03-18 2018-10-16 Texas Instruments Incorporated Electronic device package with vertically integrated capacitors
US10257937B2 (en) * 2014-07-07 2019-04-09 Infineon Technologies Austria Ag Device for electrically coupling a plurality of semiconductor device layers by a common conductive layer
EP2988328B1 (en) * 2014-08-19 2021-05-12 ABB Schweiz AG Power semiconductor module and method of manufacturing the same
JP6500563B2 (ja) * 2015-03-31 2019-04-17 アイシン・エィ・ダブリュ株式会社 スイッチング素子ユニット
SG10201504273UA (en) * 2015-05-29 2016-12-29 Delta Electronics Int’L Singapore Pte Ltd Power module
KR102394542B1 (ko) * 2015-07-30 2022-05-04 현대자동차 주식회사 반도체 패키지 및 그 제조 방법
US10796835B2 (en) * 2015-08-24 2020-10-06 Qorvo Us, Inc. Stacked laminate inductors for high module volume utilization and performance-cost-size-processing-time tradeoff
ITUB20153344A1 (it) * 2015-09-02 2017-03-02 St Microelectronics Srl Modulo di potenza elettronico con migliorata dissipazione termica e relativo metodo di fabbricazione
FR3041210B1 (fr) * 2015-09-15 2017-09-15 Sagem Defense Securite Procede d'assemblage par frittage d'argent sans pression
CN107919345B (zh) * 2015-10-15 2023-04-25 矽力杰半导体技术(杭州)有限公司 芯片的叠层封装结构及叠层封装方法
US10707171B2 (en) 2015-12-22 2020-07-07 Intel Corporation Ultra small molded module integrated with die by module-on-wafer assembly
US10845375B2 (en) * 2016-02-19 2020-11-24 Agjunction Llc Thermal stabilization of inertial measurement units
DE102016108000B3 (de) * 2016-04-29 2016-12-15 Danfoss Silicon Power Gmbh Verfahren zum stoffschlüssigen Verbinden einer ersten Komponente eines Leistungshalbleitermoduls mit einer zweiten Komponente eines Leistungshalbleitermoduls
US9824976B1 (en) * 2016-08-16 2017-11-21 Infineon Technologies Americas Corp. Single-sided power device package
US11139238B2 (en) 2016-12-07 2021-10-05 Qorvo Us, Inc. High Q factor inductor structure
FR3060243B1 (fr) * 2016-12-12 2019-08-23 Institut Vedecom Module de commutation de puissance, convertisseur integrant celui-ci et procede de fabrication
EP3584833B1 (en) * 2018-06-19 2021-09-01 Mitsubishi Electric R&D Centre Europe B.V. Power module with improved alignment
US20200176355A1 (en) * 2018-12-04 2020-06-04 Intel Corporation Substrate embedded heat pipe
DE102020106518A1 (de) 2020-03-10 2021-09-16 Infineon Technologies Ag Halbleitervorrichtungen mit parallelen elektrisch leitenden Schichten
DE102020211631A1 (de) 2020-09-17 2022-03-17 Robert Bosch Gesellschaft mit beschränkter Haftung Halbleitermodul für einen schweisstransformator und verfahren zum herstellen eines solchen halbleitermoduls
EP4016618A1 (en) 2020-12-21 2022-06-22 Hamilton Sundstrand Corporation Power device packaging
DE102021109666B3 (de) 2021-04-16 2022-10-20 Danfoss Silicon Power Gmbh Elektronisches Gerät und Verfahren zu dessen Herstellung
DE102021109658B3 (de) 2021-04-16 2022-10-20 Danfoss Silicon Power Gmbh Verfahren zur Herstellung eines Halbleiter-Leistungsgeräts und damit hergestelltes Halbleiter-Leistungsgerät sowie ein Werkzeugteil für eine Sinterpresse und Verwendung einer Sinterpresse
WO2023175675A1 (ja) * 2022-03-14 2023-09-21 三菱電機株式会社 パワーモジュール半導体パッケージおよび半導体装置

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006202938A (ja) * 2005-01-20 2006-08-03 Kojiro Kobayashi 半導体装置及びその製造方法
JP2008153470A (ja) * 2006-12-18 2008-07-03 Renesas Technology Corp 半導体装置および半導体装置の製造方法
JP2008166086A (ja) * 2006-12-28 2008-07-17 Hitachi Ltd 導電性焼結層形成用組成物、これを用いた導電性被膜形成法および接合法
JP2010050189A (ja) * 2008-08-20 2010-03-04 Hitachi Metals Ltd 接合材、半導体装置およびその製造方法
US20110108971A1 (en) * 2009-11-10 2011-05-12 Infineon Technologies Ag Laminate electronic device
JP2011238779A (ja) * 2010-05-11 2011-11-24 Mitsubishi Electric Corp 導電性接合構造体、これを用いた半導体装置および半導体装置の製造方法

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000151112A (ja) * 1998-11-10 2000-05-30 Toshiba Corp 配線基板及びその製造方法
JP2001044606A (ja) 1999-08-02 2001-02-16 Hitachi Ltd 半導体パッケージの実装構造体およびその実装方法並びにそのリワーク方法
JP2003197849A (ja) * 2001-10-18 2003-07-11 Matsushita Electric Ind Co Ltd 部品内蔵モジュールとその製造方法
CN1428851A (zh) * 2001-12-25 2003-07-09 譁裕实业股份有限公司 基片或芯片输入输出接点上金属凸块结构及其制造方法
TWI352406B (en) * 2006-11-16 2011-11-11 Nan Ya Printed Circuit Board Corp Embedded chip package with improved heat dissipati
US8350382B2 (en) * 2007-09-21 2013-01-08 Infineon Technologies Ag Semiconductor device including electronic component coupled to a backside of a chip
WO2009150875A1 (ja) * 2008-06-12 2009-12-17 株式会社安川電機 パワーモジュールおよびその制御方法
US7898083B2 (en) * 2008-12-17 2011-03-01 Texas Instruments Incorporated Method for low stress flip-chip assembly of fine-pitch semiconductor devices
US8193040B2 (en) 2010-02-08 2012-06-05 Infineon Technologies Ag Manufacturing of a device including a semiconductor chip
JP2011222553A (ja) * 2010-04-02 2011-11-04 Denso Corp 半導体チップ内蔵配線基板及びその製造方法
US8884343B2 (en) * 2012-02-24 2014-11-11 Texas Instruments Incorporated System in package and method for manufacturing the same

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006202938A (ja) * 2005-01-20 2006-08-03 Kojiro Kobayashi 半導体装置及びその製造方法
JP2008153470A (ja) * 2006-12-18 2008-07-03 Renesas Technology Corp 半導体装置および半導体装置の製造方法
JP2008166086A (ja) * 2006-12-28 2008-07-17 Hitachi Ltd 導電性焼結層形成用組成物、これを用いた導電性被膜形成法および接合法
JP2010050189A (ja) * 2008-08-20 2010-03-04 Hitachi Metals Ltd 接合材、半導体装置およびその製造方法
US20110108971A1 (en) * 2009-11-10 2011-05-12 Infineon Technologies Ag Laminate electronic device
JP2011238779A (ja) * 2010-05-11 2011-11-24 Mitsubishi Electric Corp 導電性接合構造体、これを用いた半導体装置および半導体装置の製造方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP7384335B2 (ja) 2019-10-24 2023-11-21 京東方科技集團股▲ふん▼有限公司 駆動基板及びその製作方法並びに表示装置

Also Published As

Publication number Publication date
JP6615284B2 (ja) 2019-12-04
JP2020021951A (ja) 2020-02-06
JP6384868B2 (ja) 2018-09-05
WO2013126893A1 (en) 2013-08-29
US20130221526A1 (en) 2013-08-29
CN104170082B (zh) 2021-09-03
CN104170082A (zh) 2014-11-26
US8884343B2 (en) 2014-11-11
JP2015508244A (ja) 2015-03-16
JP7132467B2 (ja) 2022-09-07

Similar Documents

Publication Publication Date Title
JP6615284B2 (ja) システムインパッケージ及びその製造方法
US11605609B2 (en) Ultra-thin embedded semiconductor device package and method of manufacturing thereof
US9437516B2 (en) Chip-embedded packages with backside die connection
US9681558B2 (en) Module with integrated power electronic circuitry and logic circuitry
JP5273095B2 (ja) 半導体装置
US20170263539A1 (en) Power overlay structure and method of making same
US20170092611A1 (en) Porous metallic film as die attach and interconnect
JP3709882B2 (ja) 回路モジュールとその製造方法
US10096562B2 (en) Power module package
CN104637826B (zh) 半导体装置的制造方法
US20130221442A1 (en) Embedded power stage module
US10964635B2 (en) Power electronic metal-ceramic module and printed circuit board module with integrated power electronic metal-ceramic module and process for their making
CN107580726B (zh) 功率模块及功率模块的制造方法
JP5129472B2 (ja) 電力回路パッケージ及びその製作方法
JP4846633B2 (ja) 部品内蔵基板の製造方法
CN112447534B (zh) 封装体及其制备方法
TW201230286A (en) Semiconductor device and method for manufacturing same
CN111668196A (zh) 半导体封装件以及相关方法
CN111599696A (zh) 半导体模块封装方法及半导体模块
JP6804181B2 (ja) 電力用半導体モジュール及びその実装方法
CN211792251U (zh) 微电子封装的嵌入式铜结构
US20090256252A1 (en) Semiconductor Die Packages With Multiple Integrated Substrates, Systems Using the Same, and Methods Using the Same
CN112714539A (zh) 电子组件及制造电子组件的方法
WO2023179088A1 (en) Semiconductor power entity, method for producing such entity by hybrid bonding and hybrid bond sheet
CN110867421A (zh) 一种集成电路封装结构

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A821

Effective date: 20180720

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20180814

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20180814

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20190411

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20190417

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20190712

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20190917

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20191017

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20191105

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20191105

R150 Certificate of patent or registration of utility model

Ref document number: 6615284

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313117

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313117

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313117

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250