JP2008218544A - 半導体装置およびその製造方法 - Google Patents
半導体装置およびその製造方法 Download PDFInfo
- Publication number
- JP2008218544A JP2008218544A JP2007051060A JP2007051060A JP2008218544A JP 2008218544 A JP2008218544 A JP 2008218544A JP 2007051060 A JP2007051060 A JP 2007051060A JP 2007051060 A JP2007051060 A JP 2007051060A JP 2008218544 A JP2008218544 A JP 2008218544A
- Authority
- JP
- Japan
- Prior art keywords
- film
- silicon
- metal
- polycrystalline
- gate electrode
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 51
- 238000004519 manufacturing process Methods 0.000 title claims description 23
- 229910052710 silicon Inorganic materials 0.000 claims abstract description 97
- 229910052751 metal Inorganic materials 0.000 claims abstract description 81
- 239000010703 silicon Substances 0.000 claims abstract description 79
- 239000002184 metal Substances 0.000 claims abstract description 77
- 239000000203 mixture Substances 0.000 claims abstract description 46
- 229910052732 germanium Inorganic materials 0.000 claims abstract description 21
- GNPVGFCGXDBREM-UHFFFAOYSA-N germanium atom Chemical compound [Ge] GNPVGFCGXDBREM-UHFFFAOYSA-N 0.000 claims abstract description 21
- 229910052759 nickel Inorganic materials 0.000 claims abstract description 14
- 150000001875 compounds Chemical class 0.000 claims abstract description 11
- 230000005669 field effect Effects 0.000 claims abstract description 10
- 229910052750 molybdenum Inorganic materials 0.000 claims abstract description 8
- 229910052697 platinum Inorganic materials 0.000 claims abstract description 8
- 229910052721 tungsten Inorganic materials 0.000 claims abstract description 8
- 239000012535 impurity Substances 0.000 claims description 41
- 238000000034 method Methods 0.000 claims description 40
- 239000000758 substrate Substances 0.000 claims description 38
- 238000005530 etching Methods 0.000 claims description 15
- 239000011229 interlayer Substances 0.000 claims description 14
- 229910019001 CoSi Inorganic materials 0.000 claims description 12
- 238000010438 heat treatment Methods 0.000 claims description 12
- 238000002955 isolation Methods 0.000 claims description 12
- 238000006243 chemical reaction Methods 0.000 claims description 7
- 229910008484 TiSi Inorganic materials 0.000 claims description 6
- 229910052715 tantalum Inorganic materials 0.000 claims description 4
- 230000000694 effects Effects 0.000 claims description 3
- VLJQDHDVZJXNQL-UHFFFAOYSA-N 4-methyl-n-(oxomethylidene)benzenesulfonamide Chemical compound CC1=CC=C(S(=O)(=O)N=C=O)C=C1 VLJQDHDVZJXNQL-UHFFFAOYSA-N 0.000 claims description 2
- -1 Co 2 Si Inorganic materials 0.000 claims description 2
- 229910016006 MoSi Inorganic materials 0.000 claims description 2
- 229910021140 PdSi Inorganic materials 0.000 claims description 2
- 229910021340 platinum monosilicide Inorganic materials 0.000 claims description 2
- 229910005883 NiSi Inorganic materials 0.000 claims 1
- PXHVJJICTQNCMI-UHFFFAOYSA-N nickel Substances [Ni] PXHVJJICTQNCMI-UHFFFAOYSA-N 0.000 description 81
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 71
- 229910021332 silicide Inorganic materials 0.000 description 54
- FVBUAEGBCNSCDD-UHFFFAOYSA-N silicide(4-) Chemical compound [Si-4] FVBUAEGBCNSCDD-UHFFFAOYSA-N 0.000 description 53
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 31
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 15
- 238000004151 rapid thermal annealing Methods 0.000 description 15
- 229910052814 silicon oxide Inorganic materials 0.000 description 15
- 230000008569 process Effects 0.000 description 14
- 239000010410 layer Substances 0.000 description 12
- 238000001459 lithography Methods 0.000 description 9
- 229910052581 Si3N4 Inorganic materials 0.000 description 8
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 8
- ATJFFYVFTNAWJD-UHFFFAOYSA-N Tin Chemical compound [Sn] ATJFFYVFTNAWJD-UHFFFAOYSA-N 0.000 description 7
- 238000005516 engineering process Methods 0.000 description 7
- SCCCLDWUZODEKG-UHFFFAOYSA-N germanide Chemical compound [GeH3-] SCCCLDWUZODEKG-UHFFFAOYSA-N 0.000 description 7
- 125000006850 spacer group Chemical group 0.000 description 7
- 230000015572 biosynthetic process Effects 0.000 description 6
- 239000004020 conductor Substances 0.000 description 6
- 238000005468 ion implantation Methods 0.000 description 6
- 238000000151 deposition Methods 0.000 description 5
- BASFCYQUMIYNBI-UHFFFAOYSA-N platinum Substances [Pt] BASFCYQUMIYNBI-UHFFFAOYSA-N 0.000 description 5
- 230000006866 deterioration Effects 0.000 description 4
- 238000009792 diffusion process Methods 0.000 description 4
- 229910000577 Silicon-germanium Inorganic materials 0.000 description 3
- 230000008859 change Effects 0.000 description 3
- 239000000463 material Substances 0.000 description 3
- IJGRMHOSHXDMSA-UHFFFAOYSA-N Atomic nitrogen Chemical compound N#N IJGRMHOSHXDMSA-UHFFFAOYSA-N 0.000 description 2
- 241000027294 Fusi Species 0.000 description 2
- 230000004913 activation Effects 0.000 description 2
- 230000008901 benefit Effects 0.000 description 2
- 239000012212 insulator Substances 0.000 description 2
- 230000003647 oxidation Effects 0.000 description 2
- 238000007254 oxidation reaction Methods 0.000 description 2
- 230000035484 reaction time Effects 0.000 description 2
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 description 2
- 239000010937 tungsten Substances 0.000 description 2
- ZXEYZECDXFPJRJ-UHFFFAOYSA-N $l^{3}-silane;platinum Chemical compound [SiH3].[Pt] ZXEYZECDXFPJRJ-UHFFFAOYSA-N 0.000 description 1
- BPQQTUXANYXVAA-UHFFFAOYSA-N Orthosilicate Chemical compound [O-][Si]([O-])([O-])[O-] BPQQTUXANYXVAA-UHFFFAOYSA-N 0.000 description 1
- LEVVHYCKPQWKOP-UHFFFAOYSA-N [Si].[Ge] Chemical compound [Si].[Ge] LEVVHYCKPQWKOP-UHFFFAOYSA-N 0.000 description 1
- 239000003963 antioxidant agent Substances 0.000 description 1
- 230000003078 antioxidant effect Effects 0.000 description 1
- 239000007864 aqueous solution Substances 0.000 description 1
- 230000015556 catabolic process Effects 0.000 description 1
- 238000005229 chemical vapour deposition Methods 0.000 description 1
- 229910017052 cobalt Inorganic materials 0.000 description 1
- 239000010941 cobalt Substances 0.000 description 1
- GUTLYIVDDKVIGB-UHFFFAOYSA-N cobalt atom Chemical compound [Co] GUTLYIVDDKVIGB-UHFFFAOYSA-N 0.000 description 1
- 238000007796 conventional method Methods 0.000 description 1
- 238000006731 degradation reaction Methods 0.000 description 1
- 230000008021 deposition Effects 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 239000003989 dielectric material Substances 0.000 description 1
- 238000001312 dry etching Methods 0.000 description 1
- 230000009977 dual effect Effects 0.000 description 1
- 239000007789 gas Substances 0.000 description 1
- 229910052735 hafnium Inorganic materials 0.000 description 1
- VBJZVLUMGGDVMO-UHFFFAOYSA-N hafnium atom Chemical compound [Hf] VBJZVLUMGGDVMO-UHFFFAOYSA-N 0.000 description 1
- CJNBYAVZURUTKZ-UHFFFAOYSA-N hafnium(IV) oxide Inorganic materials O=[Hf]=O CJNBYAVZURUTKZ-UHFFFAOYSA-N 0.000 description 1
- 238000009413 insulation Methods 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 229910044991 metal oxide Inorganic materials 0.000 description 1
- 150000004706 metal oxides Chemical class 0.000 description 1
- 229910021334 nickel silicide Inorganic materials 0.000 description 1
- RUFLMLWJRZAWLJ-UHFFFAOYSA-N nickel silicide Chemical compound [Ni]=[Si]=[Ni] RUFLMLWJRZAWLJ-UHFFFAOYSA-N 0.000 description 1
- PEUPIGGLJVUNEU-UHFFFAOYSA-N nickel silicon Chemical compound [Si].[Ni] PEUPIGGLJVUNEU-UHFFFAOYSA-N 0.000 description 1
- 150000004767 nitrides Chemical class 0.000 description 1
- 229910052757 nitrogen Inorganic materials 0.000 description 1
- 229910021339 platinum silicide Inorganic materials 0.000 description 1
- 241000894007 species Species 0.000 description 1
- 238000004544 sputter deposition Methods 0.000 description 1
- 238000001039 wet etching Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/28—Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
- H01L21/28008—Making conductor-insulator-semiconductor electrodes
- H01L21/28017—Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon
- H01L21/28026—Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon characterised by the conductor
- H01L21/28097—Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon characterised by the conductor the final conductor layer next to the insulator being a metallic silicide
-
- H01L21/823835—
-
- H01L21/823842—
-
- H01L21/82385—
-
- H01L29/66545—
-
- H01L29/4975—
-
- H01L29/665—
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/0002—Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Electrodes Of Semiconductors (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
Abstract
【解決手段】半導体装置が、MAxで表される組成を有する第1のゲート電極を含む第1のトランジスタと、MAyで表される組成を有する第2のゲート電極を含む第2のトランジスタを少なくとも含むMIS電界効果トランジスタを含む(式中、MはW、Mo、Ni、Pt、Ta、Pd、Co、およびTiからなる群より選択される少なくとも1種の金属元素であり、Aはシリコンおよび/またはゲルマニウムであり、0<x≦3、および0<y≦3であり、xとyは異なる)。
【選択図】図3
Description
前記素子分離膜によって分割形成された複数の能動素子領域表面に不純物を導入する工程と、
前記能動素子領域にゲート絶縁膜を形成する工程と、
前記ゲート絶縁膜上に多結晶膜を成膜し、選択的にエッチングして複数のゲート電極を形成する工程と
前記多結晶膜を挟んで、ソース・ドレイン領域を形成する工程と、
前記ソース・ドレイン領域表面に選択的に、前記多結晶膜を構成する元素と同種の元素を必須として含む金属半導体化合物からなる導電膜を形成する工程と、
前記多結晶膜と前記導電膜とを覆う層間絶縁膜を形成する工程と、
前記層間絶縁膜を選択的に除去して前記多結晶膜上面を露出させる工程と、
前記露出した多結晶膜上面に金属膜を成膜する工程と、
加熱して前記多結晶膜と前記金属膜とを反応させ、前記金属膜を構成する金属と多結晶膜を構成する元素とを必須として含む金属半導体化合物からなるゲート電極を複数形成する工程と、
前記複数のゲート電極のうち一部のゲート電極上に選択的に前記多結晶膜を構成する元素と同種の元素膜を配置する工程と、
加熱して前記ゲート電極と選択的に配置された前記元素膜とを反応させ、前記金属の組成比が前記反応前の組成比よりも減少されたゲート電極を形成する工程と、
未反応の前記元素膜を選択的に除去する工程と、
を含み、
前記多結晶膜を構成する元素がシリコンおよび/またはゲルマニウムである、半導体装置の製造方法が提供される。
前記層間絶縁膜を選択的に除去して前記多結晶膜上面を露出させる工程の後、前記露出した多結晶膜上面に金属膜を成膜する工程の前に、少なくとも1以上の前記多結晶膜の厚みを選択的に低減させて、異なる厚みの多結晶膜を形成する工程をさらに含む、半導体装置の製造方法が提供される。
半導体装置において、同一組成成分で異なる組成比のゲート電極を含むトランジスタを複数含む構成とすることで、複数の閾値電圧を設定することができる。
図1は、本実施形態にかかるMISFETの断面図である。図中、半導体基板上に、素子分離絶縁膜により分離された3つのMISFETが配置されている。チャネル領域の不純物濃度は同一であり、また、ゲート絶縁膜も同一である。ゲート電極は、金属組成比の異なる金属シリサイド、金属ジャーマナイド、または金属シリコン・ジャーマナイドであり、同一基板不純物濃度領域101上に形成される。金属シリサイドの場合、例えばそれぞれ、NiSi、Ni2Si、Ni3Siである。
図2を用いて、本発明の第2の実施形態を説明する。便宜上、ここでは可能な限り、ひとつのトランジスタの断面図で説明し、必要に応じて複数のトランジスタの断面図を使用する。
実施形態3として、図3を用いて、NiSi、Ni2Si、Ni3Siの3つのシリサイドゲート電極を形成する方法を説明する。
上記に説明した実施形態では、Ni2Si、NiSiに変化させたゲート電極はその上面位置が上昇する。そのため、ゲート電極形成後の第2の層間絶縁膜形成後の表面には、その高さの変化分だけ段差が形成される。次に、このような段差の生じない、本発明の実施形態4について図4を用いて説明する。
さらに、上記の実施形態においてゲート電極にシリコンを用いたが、シリコンの代わりにゲルマニウムまたはシリコン・ゲルマニウムを用いてもよい。例えば、ゲルマニウム基板を用いてゲート絶縁膜上にゲルマニウム膜を形成することでゲート電極およびソース・ドレイン領域を金属ジャーマナイドにすることができる。
201 同一基板不純物濃度領域
202 シリコン多結晶膜
203 シリコン膜
204 未反応のシリコン膜
301 同一基板不純物濃度領域
302 シリコン多結晶膜
303 シリコン膜
304 未反応のシリコン膜
305 シリコン膜
401 同一基板不純物濃度領域
402 シリコン多結晶膜
403 犠牲ゲート電極
404 マスク
501 シリコン基板
502 ソース・ドレイン・エクステンション
503 不純物高濃度領域
504 金属シリサイド膜
505 ゲート絶縁膜
506 金属シリサイド
507 側壁スペーサシリコン窒化膜
601 シリコン基板
602 犠牲ゲート
603 側壁シリコン酸化膜
604 ソース・ドレイン・エクステンション
605 シリコン窒化膜スペーサ
606 不純物高濃度領域
701 シリコン基板
702 ゲート絶縁膜
703 シリコン多結晶膜
704 ハードマスク
705 犠牲ゲート
706 ソース・ドレイン・エクステンション
707 側壁シリコン酸化膜
708 シリコン窒化膜スペーサ
709 不純物高濃度領域
710 層間絶縁膜
801 短い犠牲ゲート
802 長い犠牲ゲート
803 Ni過剰シリサイド
804 未反応犠牲ゲート
901 短い犠牲ゲート
902 長い犠牲ゲート
903 シリコン多結晶膜
Claims (8)
- MAxで表される組成を有する第1のゲート電極を含む第1のトランジスタと、MAyで表される組成を有する第2のゲート電極を含む第2のトランジスタを少なくとも含むMIS電界効果トランジスタを集積した半導体装置
(式中、MはW、Mo、Ni、Pt、Ta、Pd、Co、およびTiからなる群より選択される少なくとも1種の金属元素であり、Aはシリコンおよび/またはゲルマニウムであり、0<x≦3、および0<y≦3であり、xとyは異なる)。 - MAxで表される組成を有する第1のゲート電極、MAyで表される組成を有する第2のゲート電極、およびMAzで表される組成を有する第3のゲート電極を少なくとも含むMIS電界効果トランジスタを集積した半導体装置
(式中、MはW、Mo、Ni、Pt、Ta、Pd、Co、およびTiからなる群より選択される少なくとも1種の金属元素であり、Aはシリコンおよび/またはゲルマニウムであり、0<x≦3、0<y≦3、および0<z≦3であり、x、yおよびzは異なる)。 - 前記MAx、MAy、またはMAzが、500℃以下で少なくとも1の前記金属元素とシリコンおよび/またはゲルマニウムとが反応して形成される、請求項1または2に記載の半導体装置。
- Aがシリコンである、請求項1または2に記載の半導体装置。
- MAx、MAy、およびMAzが、それぞれ独立に、NiSi、Ni2Si、Ni3Si、Ni31Si12、W5Si3、W3Si、WSi2、Mo3Si、Mo5Si3、Mo3Si2、MoSi2、Pt3Si、Pt2Si、PtSi、Ta4.5Si、Ta2Si、Ta5Si3、TaSi2、Pd3Si、Pd2Si、PdSi、Co3Si、Co2Si、CoSi、CoSi2、TiSi3、Ti5Si3、TiSi、TiSi2からなる群から選択されるいずれかであり、MAx、MAy、およびMAzはMが同じであり、および組成比がそれぞれ異なる、請求項4に記載の半導体装置。
- 半導体基板上に素子分離膜を形成する工程と、
前記素子分離膜によって分割形成された複数の能動素子領域表面に不純物を導入する工程と、
前記能動素子領域にゲート絶縁膜を形成する工程と、
前記ゲート絶縁膜上に多結晶膜を成膜し、選択的にエッチングして複数のゲート電極を形成する工程と、
前記多結晶膜を挟んで、ソース・ドレイン領域を形成する工程と、
前記ソース・ドレイン領域表面に選択的に、前記多結晶膜を構成する元素と同種の元素を必須として含む金属半導体化合物からなる導電膜を形成する工程と、
前記多結晶膜と前記導電膜とを覆う層間絶縁膜を形成する工程と、
前記層間絶縁膜を選択的に除去して前記多結晶膜上面を露出させる工程と、
前記露出した多結晶膜上面に金属膜を成膜する工程と、
加熱して前記多結晶膜と前記金属膜とを反応させ、前記金属膜を構成する金属と多結晶膜を構成する元素とを必須として含む金属半導体化合物からなるゲート電極を複数形成する工程と、
前記複数のゲート電極のうち一部のゲート電極上に選択的に前記多結晶膜を構成する元素と同種の元素膜を配置する工程と、
加熱して前記ゲート電極と選択的に配置された前記元素膜とを反応させ、前記金属の組成比が前記反応前の組成比よりも減少されたゲート電極を形成する工程と、
未反応の前記元素膜を選択的に除去する工程と、
を含み、
前記多結晶膜を構成する元素がシリコンおよび/またはゲルマニウムである、半導体装置の製造方法。 - 請求項6に記載の半導体装置の製造方法において、
前記層間絶縁膜を選択的に除去して前記多結晶膜上面を露出させる工程の後、前記露出した多結晶膜上面に金属膜を成膜する工程の前に、少なくとも1以上の前記多結晶膜の厚みを選択的に低減させて、異なる厚みの多結晶膜を形成する工程をさらに含む、半導体装置の製造方法。 - 前記多結晶膜を構成する元素がシリコンである、請求項6または7に記載の半導体装置の製造方法。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007051060A JP5117740B2 (ja) | 2007-03-01 | 2007-03-01 | 半導体装置の製造方法 |
US12/068,713 US7816213B2 (en) | 2007-03-01 | 2008-02-11 | Semiconductor device having transistors each having gate electrode of different metal ratio and production process thereof |
US12/923,747 US8299536B2 (en) | 2007-03-01 | 2010-10-06 | Semiconductor device having transistors each having gate electrode of different metal ratio and production process thereof |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007051060A JP5117740B2 (ja) | 2007-03-01 | 2007-03-01 | 半導体装置の製造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2008218544A true JP2008218544A (ja) | 2008-09-18 |
JP5117740B2 JP5117740B2 (ja) | 2013-01-16 |
Family
ID=39732453
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2007051060A Expired - Fee Related JP5117740B2 (ja) | 2007-03-01 | 2007-03-01 | 半導体装置の製造方法 |
Country Status (2)
Country | Link |
---|---|
US (2) | US7816213B2 (ja) |
JP (1) | JP5117740B2 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2015060867A (ja) * | 2013-09-17 | 2015-03-30 | 富士通セミコンダクター株式会社 | 半導体装置及びその製造方法 |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5117740B2 (ja) * | 2007-03-01 | 2013-01-16 | ルネサスエレクトロニクス株式会社 | 半導体装置の製造方法 |
US7906351B2 (en) * | 2008-08-07 | 2011-03-15 | Texas Instruments Incorporated | Method for metal gate quality characterization |
US8012817B2 (en) * | 2008-09-26 | 2011-09-06 | Taiwan Semiconductor Manufacturing Company, Ltd. | Transistor performance improving method with metal gate |
US8703594B2 (en) | 2011-10-25 | 2014-04-22 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor device having a treated gate structure and fabrication method thereof |
US10546856B2 (en) | 2014-02-25 | 2020-01-28 | Stmicroelectronics, Inc. | CMOS structure having low resistance contacts and fabrication method |
US10032635B2 (en) * | 2015-02-05 | 2018-07-24 | The Trustees Of The University Of Pennsylvania | Thin film metal silicides and methods for formation |
US10332809B1 (en) * | 2018-06-21 | 2019-06-25 | International Business Machines Corporation | Method and structure to introduce strain in stack nanosheet field effect transistor |
Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2000315789A (ja) * | 1999-04-30 | 2000-11-14 | Toshiba Corp | 半導体装置及びその製造方法 |
JP2002217313A (ja) * | 2000-11-30 | 2002-08-02 | Texas Instruments Inc | 金属及び対応する金属珪化物から形成した各ゲートを有する相補形トランジスタ |
WO2006001271A1 (ja) * | 2004-06-23 | 2006-01-05 | Nec Corporation | 半導体装置及びその製造方法 |
JP2006041339A (ja) * | 2004-07-29 | 2006-02-09 | Fujitsu Ltd | Cmos集積回路 |
JP2006278369A (ja) * | 2005-03-28 | 2006-10-12 | Fujitsu Ltd | 半導体装置の製造方法 |
JP2006324627A (ja) * | 2005-05-16 | 2006-11-30 | Interuniv Micro Electronica Centrum Vzw | 二重の完全ケイ化ゲートを形成する方法と前記方法によって得られたデバイス |
WO2006137371A1 (ja) * | 2005-06-23 | 2006-12-28 | Nec Corporation | 半導体装置 |
JP2009503902A (ja) * | 2005-08-01 | 2009-01-29 | インターナショナル・ビジネス・マシーンズ・コーポレーション | 半導体金属合金への完全変換により得られる金属ゲートmosfet及びその製造方法 |
Family Cites Families (44)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH077826B2 (ja) * | 1983-08-25 | 1995-01-30 | 忠弘 大見 | 半導体集積回路 |
US5256591A (en) * | 1991-01-07 | 1993-10-26 | Gold Star Electron Co., Ltd. | Method for forming isolation region in semiconductor device using trench |
US5576579A (en) * | 1995-01-12 | 1996-11-19 | International Business Machines Corporation | Tasin oxygen diffusion barrier in multilayer structures |
JPH10189483A (ja) * | 1996-12-26 | 1998-07-21 | Fujitsu Ltd | 半導体装置の製造方法及び半導体装置 |
US6406743B1 (en) * | 1997-07-10 | 2002-06-18 | Industrial Technology Research Institute | Nickel-silicide formation by electroless Ni deposition on polysilicon |
JP3090198B2 (ja) * | 1997-08-21 | 2000-09-18 | 日本電気株式会社 | 半導体装置の構造およびその製造方法 |
TW439102B (en) * | 1998-12-02 | 2001-06-07 | Nippon Electric Co | Field effect transistor and method of manufacturing the same |
JP3287403B2 (ja) | 1999-02-19 | 2002-06-04 | 日本電気株式会社 | Mis型電界効果トランジスタ及びその製造方法 |
JP2000243958A (ja) * | 1999-02-24 | 2000-09-08 | Toshiba Corp | 半導体装置およびその製造方法 |
JP3175725B2 (ja) * | 1999-02-24 | 2001-06-11 | 日本電気株式会社 | 半導体装置の製造方法 |
JP3379464B2 (ja) * | 1999-02-26 | 2003-02-24 | 日本電気株式会社 | 半導体装置の製造方法及びスパッタリング装置 |
JP2000252462A (ja) | 1999-03-01 | 2000-09-14 | Toshiba Corp | Mis型半導体装置及びその製造方法 |
JP3211809B2 (ja) * | 1999-04-23 | 2001-09-25 | ソニー株式会社 | 半導体記憶装置およびその製造方法 |
US6274488B1 (en) * | 2000-04-12 | 2001-08-14 | Ultratech Stepper, Inc. | Method of forming a silicide region in a Si substrate and a device having same |
US6420264B1 (en) * | 2000-04-12 | 2002-07-16 | Ultratech Stepper, Inc. | Method of forming a silicide region in a Si substrate and a device having same |
JP4776755B2 (ja) * | 2000-06-08 | 2011-09-21 | ルネサスエレクトロニクス株式会社 | 半導体装置およびその製造方法 |
US6605513B2 (en) * | 2000-12-06 | 2003-08-12 | Advanced Micro Devices, Inc. | Method of forming nickel silicide using a one-step rapid thermal anneal process and backend processing |
US6380057B1 (en) * | 2001-02-13 | 2002-04-30 | Advanced Micro Devices, Inc. | Enhancement of nickel silicide formation by use of nickel pre-amorphizing implant |
US6432805B1 (en) * | 2001-02-15 | 2002-08-13 | Advanced Micro Devices, Inc. | Co-deposition of nitrogen and metal for metal silicide formation |
US6645798B2 (en) * | 2001-06-22 | 2003-11-11 | Micron Technology, Inc. | Metal gate engineering for surface p-channel devices |
SG107563A1 (en) * | 2001-07-31 | 2004-12-29 | Agency Science Tech & Res | Gate electrodes and the formation thereof |
US6770521B2 (en) * | 2001-11-30 | 2004-08-03 | Texas Instruments Incorporated | Method of making multiple work function gates by implanting metals with metallic alloying additives |
US6982474B2 (en) * | 2002-06-25 | 2006-01-03 | Amberwave Systems Corporation | Reacted conductive gate electrodes |
US6723658B2 (en) * | 2002-07-15 | 2004-04-20 | Texas Instruments Incorporated | Gate structure and method |
US6936528B2 (en) * | 2002-10-17 | 2005-08-30 | Samsung Electronics Co., Ltd. | Method of forming cobalt silicide film and method of manufacturing semiconductor device having cobalt silicide film |
JP2005047753A (ja) * | 2003-07-29 | 2005-02-24 | Tadahiro Omi | 炭化珪素製品、その製造方法、及び、炭化珪素製品の洗浄方法 |
JP4011024B2 (ja) | 2004-01-30 | 2007-11-21 | 株式会社ルネサステクノロジ | 半導体装置およびその製造方法 |
JP4457688B2 (ja) | 2004-02-12 | 2010-04-28 | ソニー株式会社 | 半導体装置 |
JP4116990B2 (ja) * | 2004-09-28 | 2008-07-09 | 富士通株式会社 | 電界効果型トランジスタおよびその製造方法 |
JP2006108355A (ja) * | 2004-10-05 | 2006-04-20 | Renesas Technology Corp | 半導体装置およびその製造方法 |
JP2006269673A (ja) * | 2005-03-23 | 2006-10-05 | Nec Electronics Corp | 半導体装置およびその製造方法 |
JP2006344836A (ja) * | 2005-06-09 | 2006-12-21 | Matsushita Electric Ind Co Ltd | 半導体装置及びその製造方法 |
WO2007060797A1 (ja) * | 2005-11-28 | 2007-05-31 | Nec Corporation | 半導体装置およびその製造方法 |
JP4309911B2 (ja) * | 2006-06-08 | 2009-08-05 | 株式会社東芝 | 半導体装置およびその製造方法 |
US7605045B2 (en) * | 2006-07-13 | 2009-10-20 | Advanced Micro Devices, Inc. | Field effect transistors and methods for fabricating the same |
JP2008117963A (ja) * | 2006-11-06 | 2008-05-22 | Nec Electronics Corp | 電界効果トランジスタおよび半導体装置、ならびにそれらの製造方法 |
JP2008131023A (ja) * | 2006-11-27 | 2008-06-05 | Nec Electronics Corp | 半導体装置およびその製造方法 |
JP5117740B2 (ja) * | 2007-03-01 | 2013-01-16 | ルネサスエレクトロニクス株式会社 | 半導体装置の製造方法 |
JP5222583B2 (ja) * | 2007-04-06 | 2013-06-26 | パナソニック株式会社 | 半導体装置 |
TW200910526A (en) * | 2007-07-03 | 2009-03-01 | Renesas Tech Corp | Method of manufacturing semiconductor device |
JP2009059882A (ja) * | 2007-08-31 | 2009-03-19 | Nec Electronics Corp | 半導体装置 |
US7642153B2 (en) * | 2007-10-23 | 2010-01-05 | Texas Instruments Incorporated | Methods for forming gate electrodes for integrated circuits |
JP5430904B2 (ja) * | 2008-10-15 | 2014-03-05 | ルネサスエレクトロニクス株式会社 | 半導体装置の製造方法 |
JP2011151134A (ja) * | 2010-01-20 | 2011-08-04 | Renesas Electronics Corp | 半導体装置、および、半導体装置の製造方法 |
-
2007
- 2007-03-01 JP JP2007051060A patent/JP5117740B2/ja not_active Expired - Fee Related
-
2008
- 2008-02-11 US US12/068,713 patent/US7816213B2/en not_active Expired - Fee Related
-
2010
- 2010-10-06 US US12/923,747 patent/US8299536B2/en not_active Expired - Fee Related
Patent Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2000315789A (ja) * | 1999-04-30 | 2000-11-14 | Toshiba Corp | 半導体装置及びその製造方法 |
JP2002217313A (ja) * | 2000-11-30 | 2002-08-02 | Texas Instruments Inc | 金属及び対応する金属珪化物から形成した各ゲートを有する相補形トランジスタ |
WO2006001271A1 (ja) * | 2004-06-23 | 2006-01-05 | Nec Corporation | 半導体装置及びその製造方法 |
JP2006041339A (ja) * | 2004-07-29 | 2006-02-09 | Fujitsu Ltd | Cmos集積回路 |
JP2006278369A (ja) * | 2005-03-28 | 2006-10-12 | Fujitsu Ltd | 半導体装置の製造方法 |
JP2006324627A (ja) * | 2005-05-16 | 2006-11-30 | Interuniv Micro Electronica Centrum Vzw | 二重の完全ケイ化ゲートを形成する方法と前記方法によって得られたデバイス |
WO2006137371A1 (ja) * | 2005-06-23 | 2006-12-28 | Nec Corporation | 半導体装置 |
JP2009503902A (ja) * | 2005-08-01 | 2009-01-29 | インターナショナル・ビジネス・マシーンズ・コーポレーション | 半導体金属合金への完全変換により得られる金属ゲートmosfet及びその製造方法 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2015060867A (ja) * | 2013-09-17 | 2015-03-30 | 富士通セミコンダクター株式会社 | 半導体装置及びその製造方法 |
Also Published As
Publication number | Publication date |
---|---|
US20080211000A1 (en) | 2008-09-04 |
US20110031553A1 (en) | 2011-02-10 |
US7816213B2 (en) | 2010-10-19 |
US8299536B2 (en) | 2012-10-30 |
JP5117740B2 (ja) | 2013-01-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8836038B2 (en) | CMOS dual metal gate semiconductor device | |
CN108666273B (zh) | 半导体装置 | |
US7372108B2 (en) | Semiconductor device and manufacturing method thereof | |
US20090302390A1 (en) | Method of manufacturing semiconductor device with different metallic gates | |
JP5117740B2 (ja) | 半導体装置の製造方法 | |
JP5569173B2 (ja) | 半導体装置の製造方法及び半導体装置 | |
KR20070085699A (ko) | Cmos 소자의 자기 정렬된 이중 전규화물화 게이트 형성방법 | |
JP4920310B2 (ja) | 半導体装置およびその製造方法 | |
JP2008124393A (ja) | 半導体装置の製造方法 | |
US20060170047A1 (en) | Semiconductor device and method of manufacturing the same | |
JP2007201063A (ja) | 半導体装置及びその製造方法 | |
JP2008103644A (ja) | 半導体装置およびその製造方法 | |
JP2009043938A (ja) | 半導体装置および半導体装置の製造方法 | |
JP2006278369A (ja) | 半導体装置の製造方法 | |
JP2008047586A (ja) | 半導体装置およびその製造方法 | |
JP2006196646A (ja) | 半導体装置及びその製造方法 | |
JP2007287793A (ja) | 半導体装置の製造方法 | |
JP4401358B2 (ja) | 半導体装置の製造方法 | |
JP2008243942A (ja) | 半導体装置の製造方法及び半導体装置 | |
JP2005252192A (ja) | 相補型半導体装置の製造方法 | |
JP2008277420A (ja) | 半導体装置およびその製造方法 | |
JP4957040B2 (ja) | 半導体装置、および半導体装置の製造方法。 | |
JP2009117402A (ja) | 半導体装置の製造方法 | |
JP2009170762A (ja) | 半導体装置および半導体装置の製造方法 | |
JP2007141903A (ja) | 半導体装置およびその製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20100215 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20120704 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20120710 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120910 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20121016 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20121018 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20151026 Year of fee payment: 3 |
|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
LAPS | Cancellation because of no payment of annual fees |