ES2198229T3 - Generador de señal de llamada. - Google Patents
Generador de señal de llamada. Download PDFInfo
- Publication number
- ES2198229T3 ES2198229T3 ES03006491T ES03006491T ES2198229T3 ES 2198229 T3 ES2198229 T3 ES 2198229T3 ES 03006491 T ES03006491 T ES 03006491T ES 03006491 T ES03006491 T ES 03006491T ES 2198229 T3 ES2198229 T3 ES 2198229T3
- Authority
- ES
- Spain
- Prior art keywords
- call
- signal
- frequency
- circuit
- subscriber
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
- 230000004044 response Effects 0.000 claims abstract description 11
- 238000004891 communication Methods 0.000 claims description 20
- 230000004913 activation Effects 0.000 claims description 9
- 230000009849 deactivation Effects 0.000 claims description 7
- 238000005070 sampling Methods 0.000 claims description 3
- 238000005265 energy consumption Methods 0.000 description 52
- 230000006870 function Effects 0.000 description 49
- 230000005540 biological transmission Effects 0.000 description 36
- 239000004020 conductor Substances 0.000 description 28
- 238000000034 method Methods 0.000 description 22
- 238000010586 diagram Methods 0.000 description 19
- 230000015654 memory Effects 0.000 description 14
- 229920000729 poly(L-lysine) polymer Polymers 0.000 description 13
- 238000012545 processing Methods 0.000 description 13
- 230000008859 change Effects 0.000 description 11
- 230000009977 dual effect Effects 0.000 description 10
- 230000008569 process Effects 0.000 description 9
- 230000002441 reversible effect Effects 0.000 description 8
- 238000006243 chemical reaction Methods 0.000 description 7
- 230000010287 polarization Effects 0.000 description 7
- 238000005516 engineering process Methods 0.000 description 6
- 230000010363 phase shift Effects 0.000 description 6
- 230000000295 complement effect Effects 0.000 description 5
- 238000004134 energy conservation Methods 0.000 description 5
- 230000002457 bidirectional effect Effects 0.000 description 4
- 239000004065 semiconductor Substances 0.000 description 4
- 241001669679 Eleotris Species 0.000 description 3
- 230000015572 biosynthetic process Effects 0.000 description 3
- 230000008878 coupling Effects 0.000 description 3
- 238000010168 coupling process Methods 0.000 description 3
- 238000005859 coupling reaction Methods 0.000 description 3
- 230000002829 reductive effect Effects 0.000 description 3
- 230000001360 synchronised effect Effects 0.000 description 3
- 238000003786 synthesis reaction Methods 0.000 description 3
- 238000004804 winding Methods 0.000 description 3
- 101001096074 Homo sapiens Regenerating islet-derived protein 4 Proteins 0.000 description 2
- 102100037889 Regenerating islet-derived protein 4 Human genes 0.000 description 2
- 230000003321 amplification Effects 0.000 description 2
- 230000008901 benefit Effects 0.000 description 2
- 239000003990 capacitor Substances 0.000 description 2
- 238000001514 detection method Methods 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 239000011521 glass Substances 0.000 description 2
- 230000003993 interaction Effects 0.000 description 2
- 230000000670 limiting effect Effects 0.000 description 2
- 229910044991 metal oxide Inorganic materials 0.000 description 2
- 150000004706 metal oxides Chemical class 0.000 description 2
- 238000002156 mixing Methods 0.000 description 2
- 238000003199 nucleic acid amplification method Methods 0.000 description 2
- 229920006395 saturated elastomer Polymers 0.000 description 2
- 230000007704 transition Effects 0.000 description 2
- 230000009471 action Effects 0.000 description 1
- 230000003213 activating effect Effects 0.000 description 1
- 238000004458 analytical method Methods 0.000 description 1
- 230000009118 appropriate response Effects 0.000 description 1
- 230000033228 biological regulation Effects 0.000 description 1
- 238000012512 characterization method Methods 0.000 description 1
- 238000012937 correction Methods 0.000 description 1
- 238000013479 data entry Methods 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 230000008030 elimination Effects 0.000 description 1
- 238000003379 elimination reaction Methods 0.000 description 1
- 238000001914 filtration Methods 0.000 description 1
- 238000009499 grossing Methods 0.000 description 1
- 238000002347 injection Methods 0.000 description 1
- 239000007924 injection Substances 0.000 description 1
- 238000003780 insertion Methods 0.000 description 1
- 230000037431 insertion Effects 0.000 description 1
- 230000000873 masking effect Effects 0.000 description 1
- 239000000463 material Substances 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000036961 partial effect Effects 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- 230000003252 repetitive effect Effects 0.000 description 1
- 230000011664 signaling Effects 0.000 description 1
- 238000012546 transfer Methods 0.000 description 1
- 230000001052 transient effect Effects 0.000 description 1
- 230000002618 waking effect Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04W—WIRELESS COMMUNICATION NETWORKS
- H04W52/00—Power management, e.g. Transmission Power Control [TPC] or power classes
- H04W52/02—Power saving arrangements
- H04W52/0209—Power saving arrangements in terminal devices
- H04W52/0261—Power saving arrangements in terminal devices managing power supply demand, e.g. depending on battery level
- H04W52/0287—Power saving arrangements in terminal devices managing power supply demand, e.g. depending on battery level changing the clock frequency of a controller in the equipment
- H04W52/0293—Power saving arrangements in terminal devices managing power supply demand, e.g. depending on battery level changing the clock frequency of a controller in the equipment having a sub-controller with a low clock frequency switching on and off a main controller with a high clock frequency
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/06—Receivers
- H04B1/16—Circuits
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/02—Transmitters
- H04B1/03—Constructional details, e.g. casings, housings
- H04B1/036—Cooling arrangements
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/06—Receivers
- H04B1/16—Circuits
- H04B1/1607—Supply circuits
- H04B1/1615—Switching on; Switching off, e.g. remotely
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/38—Transceivers, i.e. devices in which transmitter and receiver form a structural unit and in which at least one part is used for functions of transmitting and receiving
- H04B1/40—Circuits
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B7/00—Radio transmission systems, i.e. using radiation field
- H04B7/24—Radio transmission systems, i.e. using radiation field for communication between two or more posts
- H04B7/26—Radio transmission systems, i.e. using radiation field for communication between two or more posts at least one of which is mobile
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04M—TELEPHONIC COMMUNICATION
- H04M19/00—Current supply arrangements for telephone systems
- H04M19/02—Current supply arrangements for telephone systems providing ringing current or supervisory tones, e.g. dialling tone or busy tone
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04M—TELEPHONIC COMMUNICATION
- H04M1/00—Substation equipment, e.g. for use by subscribers
- H04M1/72—Mobile telephones; Cordless telephones, i.e. devices for establishing wireless links to base stations without route selection
- H04M1/725—Cordless telephones
- H04M1/73—Battery saving arrangements
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04W—WIRELESS COMMUNICATION NETWORKS
- H04W52/00—Power management, e.g. Transmission Power Control [TPC] or power classes
- H04W52/02—Power saving arrangements
- H04W52/0209—Power saving arrangements in terminal devices
- H04W52/0225—Power saving arrangements in terminal devices using monitoring of external events, e.g. the presence of a signal
- H04W52/0229—Power saving arrangements in terminal devices using monitoring of external events, e.g. the presence of a signal where the received signal is a wanted signal
- H04W52/0235—Power saving arrangements in terminal devices using monitoring of external events, e.g. the presence of a signal where the received signal is a wanted signal where the received signal is a power saving command
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04W—WIRELESS COMMUNICATION NETWORKS
- H04W52/00—Power management, e.g. Transmission Power Control [TPC] or power classes
- H04W52/02—Power saving arrangements
- H04W52/0209—Power saving arrangements in terminal devices
- H04W52/0261—Power saving arrangements in terminal devices managing power supply demand, e.g. depending on battery level
- H04W52/0274—Power saving arrangements in terminal devices managing power supply demand, e.g. depending on battery level by switching on or off the equipment or parts thereof
- H04W52/028—Power saving arrangements in terminal devices managing power supply demand, e.g. depending on battery level by switching on or off the equipment or parts thereof switching on or off only a part of the equipment circuit blocks
- H04W52/0283—Power saving arrangements in terminal devices managing power supply demand, e.g. depending on battery level by switching on or off the equipment or parts thereof switching on or off only a part of the equipment circuit blocks with sequential power up or power down of successive circuit blocks, e.g. switching on the local oscillator before RF or mixer stages
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04W—WIRELESS COMMUNICATION NETWORKS
- H04W52/00—Power management, e.g. Transmission Power Control [TPC] or power classes
- H04W52/02—Power saving arrangements
- H04W52/0209—Power saving arrangements in terminal devices
- H04W52/0261—Power saving arrangements in terminal devices managing power supply demand, e.g. depending on battery level
- H04W52/0287—Power saving arrangements in terminal devices managing power supply demand, e.g. depending on battery level changing the clock frequency of a controller in the equipment
- H04W52/029—Power saving arrangements in terminal devices managing power supply demand, e.g. depending on battery level changing the clock frequency of a controller in the equipment reducing the clock frequency of the controller
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D30/00—Reducing energy consumption in communication networks
- Y02D30/70—Reducing energy consumption in communication networks in wireless communication networks
Landscapes
- Engineering & Computer Science (AREA)
- Signal Processing (AREA)
- Computer Networks & Wireless Communication (AREA)
- Mobile Radio Communication Systems (AREA)
- Devices For Supply Of Signal Current (AREA)
- Transceivers (AREA)
- Time-Division Multiplex Systems (AREA)
- Selective Calling Equipment (AREA)
- Details Of Television Scanning (AREA)
- Diaphragms For Electromechanical Transducers (AREA)
- Thermistors And Varistors (AREA)
- Interface Circuits In Exchanges (AREA)
- Telephone Function (AREA)
- Audible-Bandwidth Dynamoelectric Transducers Other Than Pickups (AREA)
- Inorganic Insulating Materials (AREA)
- Electrophonic Musical Instruments (AREA)
- Transmission And Conversion Of Sensor Element Output (AREA)
Abstract
Un aparato para generar una señal de llamada que tiene una frecuencia deseada, cuyo aparato comprende: medios, incluyendo un contador, para recibir un valor digital correspondiente a dicha frecuencia deseada y, en respuesta a la misma, para generar una señal de frecuencia de llamada que tiene una frecuencia que corresponde a dicha frecuencia deseada de la citada señal de llamada, en el que dicha señal de frecuencia de llamada se genera por cuenta en dicho contador a partir de dicho valor digital y contando hasta un valor predeterminado; medios para generar una señal de control de llamada para indicar una cadencia de dicha señal de llamada; y medios para generar dicha señal de llamada basándose en dicha señal de frecuencia de llamada y para conectar y desconectar cíclicamente dicha señal de llamada basándose en dicha señal de control de llamada.
Description
Generador de señal de llamada.
Esta invención está relacionada con un método y
un aparato de control del consumo de energía de una estación de un
sistema de comunicaciones, en el cual se ejerce el control en
distintos grados de diferentes estados de funcionamiento de la
estación.
Ha habido desde hace mucho tiempo un gran
interés en contener el consumo de energía eléctrica en circuitos
electrónicos que pueden depender de fuentes de alimentación
limitadas, tales como baterías o paneles solares. El interés ha
sido especialmente acusado en estaciones de sistemas de
radioteléfonos que son portátiles o bien están localizados en zonas
geográficas que no están servidas adecuadamente por las
instalaciones de distribución de energía eléctrica. Tal estación es
denominada aquí a menudo una unidad de estación de abonado, o
simplemente una unidad de abonado. El interés se ha enfocado
incluso más estrechamente a medida que ha crecido la preocupación
sobre la necesidad de contener la polución de distintas clases.
En el campo de los radioteléfonos, se han hecho
varios tipos de esfuerzos para limitar el consumo de energía. Son
bien conocidos los transmisores (VOX) que funcionan con voz, en los
cuales la presencia o ausencia de una señal real de voz apaga o
enciende la fuente de alimentación del transmisor, siendo un ejemplo
de ello la patente de Estados Unidos 4.130.731 de D. R. Bolgiano y
otros. En otro caso, una unidad de abonado que incluya tal
transmisor está siempre encendida durante todos los estados de
funcionamiento. Se ha recurrido a diversos esfuerzos de
conservación de la energía para habilitar periódicamente, al menos a
los circuitos receptores de una unidad de abonado mientras que la
unidad está en modo de espera, esperando la disponibilidad de un
canal o esperando el inicio de una llamada, siendo algunos ejemplos
las patentes de Estados Unidos 4.272.650 de D.R. Bolgiano y otros y
la 5.203.020 de H. Sato y otros. Los circuitos de la unidad de
abonado en estos últimos sistemas están, en otro caso, siempre
encendidos durante el tratamiento real de la señal de llamada. El
término "tratamiento de la señal de llamada" se refiere a las
operaciones tales como, por ejemplo, amplificación filtrado,
codificación/descodificación, interpolación, o modulación con
respecto a las señales de cualquier tipo para la comunicación entre
estaciones.
En la patente de Sato y otros, cuando una unidad
de abonado en un sistema de telecomunicaciones móviles está en un
lugar donde no es capaz de ser servida en ninguno de los canales del
sistema, es alimentada periódicamente para comprobar la
disponibilidad de un canal apropiado; y en otro caso, todos los
componentes excepto un temporizador están apagados. Cuando se ha
encontrado un canal disponible, y mientras se espera el inicio de
una llamada, la unidad central de proceso (CPU) y un temporizador
están alimentados continuamente mientras que el resto de la unidad
es alimentada periódicamente para comprobar el inicio de una
llamada. Finalmente, durante la conexión de una llamada, toda la
unidad de abonado está alimentada continuamente.
En otro grupo de sistemas, las unidades de
abonado son encendidas o apagadas como un grupo, y se prevén unas
disposiciones especiales para encender una unidad de abonado si
fuera necesario cuando otras están apagadas. Algunos ejemplos
incluyen las patentes de Estados Unidos 4.964.121 de M.A.Moore,
4.509.199 de M.Ichihara y 4.577.315 de S. Otsuka. De forma similar,
en la patente de Estados Unidos 4.713.809 de Y. Mizota, se enciende
una estación repetidora para un sistema de acceso múltiple por
división de tiempos (TDMA), solamente en aquellas ventanas de
tiempos TDMA en la cual la unidad de abonado servida por ella está
activa.
Las unidades de abonado para sistemas de
radioteléfono, tales como la unidad de abonado de la patente de
Estados Unidos núm. 5.008.900 de D.N Critchlow y otros, han
incluido medios para apagar un componente de consumo de energía
relativamente alto en un momento seleccionado determinado por la
función de la unidad de abonado realizada en ese momento. Por
ejemplo, en esa patente de Critchlow y otros, se apaga temporalmente
un chip de procesador, incluido en la unidad para controlar los
diversos componentes de la unidad, así como para realizar ciertas
funciones de tratamiento de la señal, cuando no hay una llamada
telefónica en curso. El apagado tiene lugar como respuesta a la
ejecución de una instrucción de inactividad en el funcionamiento del
programa de la unidad. El funcionamiento normal se reanuda
temporalmente como respuesta a una señal de interrupción, y si no
hay rutina de servicio a realizar, el procesador vuelve al estado
apagado. En otro caso, los componentes de la unidad de abonado
aparecen encendidos.
En la patente de Estados Unidos núm. 4.675.863
de E. Paneth y otros, se hace funcionar un módem en modo semidúplex
en una unidad de abonado que funciona en un entorno TDMA. En ese
modo, la sección receptora de desmodulación y la sección
transmisora de modulación del módem funcionan en momentos
diferentes; así, el amplificador de potencia de la sección de
radiofrecuencia (RF) está activo durante no más de la mitad del
tiempo. Otras componentes de la unidad aparecen funcionando
continuamente.
La patente de Estados Unidos núm. 5.323.456
(Oprea) describe un botón de llamada controlado digitalmente. Este
sistema está destinado al uso con una señal de control desde una
línea telefónica u otra línea, generalmente en forma de una señal
de LLAMADA estándar de 90 voltios, que está presente en una línea
telefónica del Servicio Telefónico Tradicional (POTS). La patente
de Estados Unidos núm. 4.477.697 (Judd y otros colaboradores),
describe un circuito de llamada telefónica que proporciona
distintas frecuencias de llamada. Esto proporciona una llamada
personalizada o una llamada distintiva extendida. La patente de
Estados Unidos núm. 4.584.576 (Forestier y otros colaboradores),
describe un generador de llamada utilizado para un grupo de líneas
de abonado. Los circuitos amplificadores generan los estados de
llamada y no llamada deseados. La patente de Estados Unidos núm.
5.001.748 (Burns y otros colaboradores), describe un generador de
llamada de potencia menor capaz de superponer una señal de onda
sinusoidal analógica sobre una señal de polarización de CC. La
patente de Estados Unidos núm. 4.942.600 (Suzuki), describe un
circuito para generar una señal ficticia de llamada y una detección
de respuesta ficticia de una máquina de facsímil. La generación de
timbres de llamada, tonos y cadencia para cargas no conmutadas es
conocida como se describe, por ejemplo, en el artículo de Pavelka,
Ringing, Tone and Cadence Requirements for Nonswitched Loads in
Digital Central Offices (Requisitos de llamada, tono y cadencia
para cargas no conmutadas en centrales telefónicas digitales),
Intelec '88 - Tenth International Telecommunications Energy, IEEE,
30-Oct-1988, páginas
326-333, XP010078375.
Las unidades de abonado, en lugares
relativamente difíciles de alcanzar, están equipadas frecuentemente
con una fuente de alimentación de reserva que utiliza baterías
apoyadas por paneles solares o un cargador de corriente
alternativo. A pesar de los esfuerzos de los tipos descritos
anteriormente, algunas unidades de abonado en sistemas de
comunicaciones inalámbricos TDMA, que tienen la capacidad de ser
operados con una alimentación de baterías de reserva con una
apropiada facilidad de carga, han tenido que usar múltiples baterías
de reserva para suministrar la energía necesaria. En algunas de
tales unidades, se ha empleado una pareja de baterías de 15
amperios-hora y 12 voltios y una fuente de carga de
cuatro a seis paneles solares.
De acuerdo con la presente invención, ciertos
componentes de circuitos de una unidad de abonado de un sistema
TDMA de radioteléfonos son apagados de manera recurrente durante la
conexión de una llamada. Las partes apagadas durante distintas
ventanas de tiempo de cada trama de tiempo TDMA recurrente no son
requeridas para el funcionamiento del tratamiento de la señal en
las respectivas ventanas de tiempo de la trama. En otras palabras,
hay un mosaico cambiante de partes activas del circuito de una
unidad de abonado que son apagadas y encendidas de una ventana de
tiempo a otra para limitar dinámicamente el consumo de energía de la
unidad.
De acuerdo con un aspecto de la invención la
necesidad de circuitos especiales para distribuir señales de
control del consumo de energía se reduce empleando los caminos de
control o de señal de llamada, según sea apropiado, para distribuir
órdenes de control de consumo de energía. Se emplean varias técnicas
de implantación del control para reducir la necesidad de circuitos
especializados para el control del consumo de energía.
Esas técnicas incluyen, ilustrativamente, la
conmutación controlable del camino de corriente de la fuente de
alimentación a un componente del circuito, o el control a distancia
de la frecuencia de salida de una fuente de reloj para ciertos
componentes del circuito sincronizados que son realizados con
tecnología de semiconductores en los cuales el consumo de energía
es afectado por la velocidad del reloj, o reducir la señal de
entrada a un circuito que consume menos energía cuando responde a
poca o ninguna señal de entrada, o reducir la corriente de
polarización suministrada a un amplificador, o distribuir señales de
órdenes a componentes del circuito disponible comercialmente que
normalmente están provistos de una conexión de entrada de
apagado.
En un modo de realización, los circuitos de la
unidad de abonado incluyen una unidad de interfaz de línea para
acoplar los componentes del circuito de tratamiento de señales de la
unidad de abonado con un terminal telefónico. La unidad de abonado
incluye también, en una sola placa de circuitos, junto con la unidad
de interfaz de línea y otros componentes del circuito de la unidad
de línea, una ranura de expansión, o cabezal de conector, para
proporcionar funciones de interfaz con la línea para servicios
adicionales del mismo o diferente tipo para compartir la utilización
de los circuitos de la unidad de abonado.
Una unidad de abonado de acuerdo con la
invención, funciona en un sistema TDMA que incluye una estación de
red que proporciona un canal de control por radio (RCC) para
comunicarse con unidades de abonado activadas que no están ocupadas
con una conexión de llamada. La unidad de abonado utiliza las
ventanas de tiempo del sistema TDMA y las disposiciones de
sincronización de tramas para encender periódicamente,
principalmente solo aquellos componentes del circuito necesarios
para tomar muestras del RCC para determinar si hay o no tráfico de
llamadas en la unidad. En un modo de realización, no se utiliza más
de una ventana de tiempo por trama TDMA con ese fin en el canal
RCC. En algunas aplicaciones, es posible utilizar además solamente
una ventana de tiempo cada dos tramas o más.
Se conserva energía adicional limitando el
circuito de bucle de abonado entre la unidad de abonado servidora y
cualquier instrumento de comunicaciones de abonado servido (por
ejemplo un teléfono) a una longitud de bucle que es sustancialmente
inferior a la longitud de un radio enlace a una estación base a la
cual la unidad de abonado acopla el circuito en bucle.
Además, se emplea un controlador de llamada
controlado convenientemente, en el cual se puede programar
digitalmente una frecuencia de llamada, y la cadencia del sonido o
silencio de la llamada y el consumo de energía son controlados por
una señal de nivel binario.
El control del nivel de consumo de energía en la
unidad de abonado es inhabilitado y habilitado bajo el control de
un termostato dentro de la caja de la unidad de abonado, para ayudar
a mantener una temperatura mínima predeterminada dentro de la
caja.
La presente invención proporciona un aparato
para generar una señal de llamada, de acuerdo con la reivindicación
1.
Puede conseguirse una comprensión más completa
de la invención y de sus diversas características, objetos y
ventajas, al considerar la siguiente descripción detallada y las
reivindicaciones anexas, junto con los dibujos que se acompañan, en
los cuales:
Las figuras 1A y 1B tomadas en conjunto como se
ilustra en la figura 1C, son un diagrama de bloques y de líneas de
una unidad de abonado de acuerdo con la presente invención; y están
designadas simplemente como "Fig. 1" cuando se hace referencia
a la unidad de abonado completa;
la figura 2 es un diagrama de bloques y de
líneas de la sección de radiofrecuencia (RF) de la unidad de abonado
de la figura 1;
la figura 3 es un diagrama esquemático de un
modo de realización de un circuito de control del apagado de la
corriente de la fuente de alimentación;
la figura 4 es un diagrama esquemático de un
circuito de control de apagado de una corriente de polarización;
la figura 5 es un diagrama de la estructura de
ventanas de la técnica anterior, utilizado en un modo de realización
ilustrativo de la unidad de abonado de la figura 1;
la figura 6 es un diagrama de estados que
ilustra aspectos de la técnica anterior del funcionamiento TDMA de
la unidad de abonado de la figura 1 y que utiliza la estructura de
ventanas de la figura 5, tanto para el funcionamiento en modulación
por desplazamiento de fases en cuadratura (QPSK) como para el
funcionamiento en modulación por desplazamiento de fase de 16 fases
(16PSK);
la figura 7 es un diagrama de bloques y de
líneas de un circuito de interfaz digital en un DDF ASIC de la
unidad de abonado en la figura 1;
la figura 8 es un diagrama de bloques y de
líneas de un circuito de selección del reloj que responde a órdenes
en el DDF ASIC de la unidad de abonado de la figura 1;
la figura 9 es un diagrama de bloques y de
líneas de un temporizador de modo inactivo y de la lógica de
despertador en el DDF ASIC de la unidad de abonado de la figura
11;
la figura 10 es un diagrama de bloques y de
líneas de un circuito para generar dos frecuencias a suministrar a
un circuito de llamada en la figura 11; y
la figura 11 es un diagrama de un circuito de
llamada en el circuito de interfaz de línea de la unidad de abonado
de la figura 1.
AC: Corriente Alterna
ADC: Convertidor Analógico Digital
AGC: Control Automático de Ganancia
ASIC: Circuito Integrado para Aplicaciones
Específicas
CMOS: Semiconductor de Óxido de Metal
Complementario
CODEC: Codificador/Descodificador
CODECPD: Señal de Apagado del CODEC
CPU: Unidad Central de Proceso
DAC: Convertidor Digital a Analógico
DC: Corriente Continua
DDF: ASIC para realizar funciones DIF, DDS y
FIR
DDS: Síntesis Digital Directa
DIF: IF digital
DIFCLK: Reloj Digital de Frecuencia
Intermedia
DSP: Procesador de Señal Digital
FDAC: Salida DAC para DIF
FIFO: Memoria de Primero en Entrar, Primero en
Salir (cola)
FIR: filtrado de Respuesta de Impulso Finito
FLASH RAM: RAM no volátil, eléctricamente
programable
FLASH_CS: Señal de selección de chip FLASH
IF: Frecuencia Intermedia
IFLPBK: Bucle de retroceso de Frecuencia
Intermedia
INT: Interpolador
LSB: Bit menos significativo
ms: milisegundo
MSB: Bit más significativo
P4RAM_CS: Señal de selección de chip de RAM de
patilla 4
PAEN: Habilitación de Amplificador de
Potencia
PNP: Transistor de unión que tiene capas de
materiales de conductividad p-, n- y tipo-p
PROM: Memoria Programable de Solo Lectura
PROM_CS: Señal de Selección de Chip PROM
PSK: Modulación por Desplazamiento de Fase
(Técnica de modulación)
QPSK: Modulación por Desplazamiento de Fase en
Cuadratura (técnica de modulación)
RAM: Memoria de Acceso Aleatorio
RCC: Canal de Control de Radio
RF: Radiofrecuencia
Rx: Recepción
SDAC: DAC para salida del DDS
SLIC: Circuito de Interfaz de Línea de
Abonado
SLAC: Circuito de Audio del Bucle de Abonado
TDMA: Acceso Múltiple por División de
Tiempos
T/R: Transmisión o Recepción
Tx: Transmisión
VACG: Tensión para el AGC
VOX: Transmisión operada por voz
Por conveniencia en la ilustración, y sin
limitaciones, se describe aquí la invención con referencia a la
unidad de abonado del sistema de comunicaciones TDMA. Las
representaciones en el dibujo de tal unidad están simplificadas
para mostrar los aspectos de conservación de energía, siendo
conocidos los aspectos subyacentes del tratamiento de señales de
radiotelefonía a partir de trabajos de la técnica anterior tales
como las patentes de Paneth y otros y de Critchlow y otros
referidas anteriormente. Sin embargo, la invención es aplicable a
sistemas de radioteléfonos TDMA sin limitarse a un diseño del
sistema en particular. La discusión de aspectos de tratamiento de
señales de radiotelefonía está incluida aquí solamente en la medida
necesaria para facilitar una comprensión de los aspectos de
conservación de energía de la invención.
En la figura 1 se muestra un terminal 8 de
abonado que incluye una unidad 10 de abonado, del tipo ilustrado en
la patente de Critchlow y otros, para un sistema de comunicaciones
TDMA tal como el ilustrado en la patente de Paneth y otros. La
alimentación de funcionamiento de los componentes del circuito de la
unidad 10 es suministrada a partir de una batería (no ilustrada) o
de paneles solares (no ilustrados) o de una fuente de alimentación
de CA a CC (no ilustrada), por medio de un conjunto de convertidores
9 de CC/CC. Los convertidores del conjunto 9 generan diversas
tensiones de salida requeridas por los componentes de circuito de la
unidad 10, y en el dibujo se indican ilustrativamente una gama de
tensiones que incluyen +5 voltios y -48 voltios. Las diversas
tensiones están acopladas a aquellos componentes del circuito de la
unidad de abonado de la forma usual por medio de circuitos que no
están ilustrados en la figura 1.
Los componentes del circuito de la unidad 10 de
abonado incluyen tanto componentes activos como pasivos. Entre los
componentes activos del circuito hay un grupo en el cual cada
componente tiene al menos una conexión de entrada eléctrica que
tiene efecto sobre el consumo de energía, en la cual un cambio
predeterminado de la entrada eléctrica origina el correspondiente
cambio en el nivel de consumo de energía del componente del
circuito. De acuerdo con la invención, esas conexiones de entrada
sensibles al consumo de energía están controladas en cada una de
las ventanas de tiempo del sistema TDMA para alimentar aquellos
componentes del grupo necesarios para el tratamiento de la señal y
no alimentar los restantes componentes del grupo.
La unidad 10 de abonado de la figura 1 incluye
una sección 11 de RF que tiene una parte 12 de transmisión, una
parte 13 de recepción y un circuito lógico 16 de sincronización y
control. Una antena 17 proporciona el acoplamiento a través de un
radioenlace a una estación base (no ilustrada) del sistema TDMA y
está acoplada a su vez por medio de un duplexor 18 a las partes de
transmisión y recepción de la sección 11 de RF. La unidad 10 de
abonado es operada bajo el control de un procesador digital de
señales (DSP) 19, es decir, un procesador central programado. Un
chip integrado apropiado para el DSP 19 es el TMS320C52 DSP de Texas
Instruments Corp. Un circuito integrado específico para la
aplicación (ASIC) está acoplado bidireccionalmente con la sección
11 de RF por medio de un convertidor digital a analógico alimentado
en DIF (FDAC) 21 (tal como el CXD117M DAC de Sony Corp.) y un
convertidor analógico a digital (ADC) 22 (tal como el AD7776 de
Analog Devices Corp.) Un bus 23 de bits paralelos y una conexión
DIFCLK 26 acoplan los datos de voz de modulación digital y una
señal de reloj, respectivamente, desde el DDF ASIC 20 al FDAC 21. La
señal del circuito DIFCLK sincroniza el FDAC 21; y durante las
ventanas de tiempo TDMA en las que no se requiere el funcionamiento
de FDAC, el DIFCLK está apagado para reducir el consumo de energía.
Con ese fin, el FDAC 21 está ventajosamente configurado utilizando
una tecnología de semiconductores en la cual el consumo de energía
está afectado por la velocidad del reloj. Un ejemplo de tal
tecnología es la tecnología de semiconductores complementarios de
óxido metálico (CMOS). En los circuitos CMOS, la corriente extraída
depende de la velocidad a la cual conmutan los dispositivos CMOS
incluidos; así, si la señal de reloj se interrumpe, la conmutación
se detiene, y se tiene un resultado de una reducción significativa
del consumo de energía. Un efecto similar resulta en los componentes
CMOS del circuito que no están sincronizados cuando se impide
cambiar a sus señales de entrada, e impidiendo así la conmutación
de los transistores CMOS. Se aplican señales analógicas de IF desde
la salida del FDAC 21 a la parte 12 de transmisión de la sección 11
de RF por medio de un circuito 27.
De forma similar, las señales analógicas
recibidas de IF son acopladas desde la parte 13 de recepción al ADC
22 por medio de un circuito 28, y la salida digital del ADC es
aplicada al DDF ASIC 20 por medio de un circuito bidireccional 29
de bits en paralelo. Ese circuito 29 se emplea también para aplicar
señales de control del consumo de energía, y otras señales de
control, al ADC 22 desde el DDF ASIC 20, como se describirá
posteriormente. Un circuito 30 acopla varias señales de control
adicionales al ADC 22 desde el DDF ASIC 20.
Las señales de control del consumo de energía,
así como otras señales de sincronismo y control, son aplicadas a la
sección 11 de RF y a la lógica 16 de control desde el DDF ASIC 20
por medio de un circuito 31. Ese circuito 31 será descrito con más
detalle en conexión con la figura 2, pero para los fines actuales
debe observarse que comprende cuatro circuitos para señales
utilizadas para implantar el control del consumo de energía en la
sección 11 de RF. Esas cuatro señales son Tx (para apagar y encender
la parte 12 de transmisión), Rx (para apagar y encender la parte 13
de recepción), PAEN (para habilitar o inhabilitar un amplificador
101 de potencia en la parte 12 de transmisión) e IFLPBK (para
controlar un interruptor de bucle de retroceso en la parte 13 de
recepción). Una función suplementaria de conversión digital a
analógica (no ilustrada en la figura 1), está asociada con una
función de control automático de ganancia en la parte 13 de
recepción, que será descrita en conexión con la figura 2. La
función suplementaria de conversión de digital a analógica se
considera incluida en la representación esquemática de la parte 13
de
recepción.
recepción.
El DDF ASIC 20 incluye componentes de circuito
que son parte de las secciones de banda base y frecuencia intermedia
de la unidad 10 de abonado así como circuitos para realizar las
distintas funciones de tratamiento de la señal y de control
necesarias para habilitar la cooperación entre la sección 11 de RF,
los convertidores 21 y 22, el DSP 19 y los componentes del circuito
de banda base no mencionados todavía. De interés específico en
conexión con la presente invención son los aspectos de control de
consumo de energía que se van a describir. Con ese fin, el DDF ASIC
20 incluye circuitos lógicos 32 de control que supervisan las
comunicaciones basadas en registradores entre los componentes del
DDF ASIC 20 y otros componentes de la unidad 10 de abonado. Por
ejemplo, la información de un circuito fuente, por ejemplo un bus 42
de datos, es cargada en un registrador DDF ASIC en un instante del
reloj y después es leída para su circuito de destino en un instante
de reloj posterior. Los componentes de los circuitos lógicos 32 no
están apagados en ningún momento cuando se activa la unidad de
abonado. Además, en el DDF ASIC 20, y de interés con fines de
control del consumo de energía, hay una sección 33 de FIR del ASIC
para filtrar la señal de modulación digital a transmitir, una
sección 34 de interpolación (INT) para aumentar la tasa de símbolos
de esa señal digital, una sección DIF 36 para realizar la modulación
de fase y el primer mezclado para subir la señal digital de banda
base a una primera frecuencia intermedia, y un circuito 37 de
lógica FIFO de recepción para realizar varias funciones como se
describirá en conexión con la figura 7.
Diversas funciones de tratamiento de señales de
la unidad 10 de abonado requieren distintas frecuencias de la
señal, por ejemplo para frecuencias de reloj, frecuencias del
oscilador local y frecuencias de referencia, tanto para las
operaciones de transmisión como para las de recepción, como en bien
sabido en la técnica. El proceso de generar esas frecuencias
implica ventajosamente funciones de síntesis digital directa (DDS),
también muy conocida en la técnica. En el modo de realización de la
figura 1, la sección 36 de DIF realiza ventajosamente la función
DDS para los componentes del circuito de la unidad de abonado que
están involucrados solamente en operaciones de transmisión. Además,
una sección 44 de DDS realiza la función DDS para los componentes
del circuito de la unidad de abonado que están involucrados
principalmente solo en operaciones de recepción. La salida del DDS
44 está acoplada a través de un DAC alimentado por el DDS (SDAC) 45
a la parte 13 de recepción de la sección 11 de RF. Como al menos un
componente del circuito, a describir, de la parte de recepción tiene
constantes de tiempo tan largas que debe ser alimentado en todos
los momentos de funcionamiento, el DDS es alimentado también
durante todos los tiempos de funcionamiento (frente al de
inicialización).
Los circuitos lógicos 32 de control responden a
señales de direcciones y datos recibida desde el DSP 19 y sus
memorias asociadas (es decir, una RAM 39 y una FLASH RAM 40) por
medio de un bus 41 de direcciones y un bus 42 de datos para
efectuar el control antes mencionado. La información recibida de esa
manera por los circuitos 32 les informa del estado operativo del
terminal 8 de abonado (por ejemplo, operación de inicio, puesta a
cero de parámetros del circuito, desocupado (colgado) mientras
espera el inicio de una llamada, llamada, y operación de
transmisión/recepción (descolgado) durante una llamada). También se
proporcionan datos que indican el modo de funcionamiento (por
ejemplo, QPSK o 16PSK). Los circuitos lógicos 32 de control incluyen
registradores para la comunicación con los buses 42 y 41 de datos y
direcciones y otros componentes del circuito de la unidad 10 de
abonado. De aquí viene la caracterización previa de la comunicación
entre los circuitos 32 y otros componentes de la unidad de abonado
como basada en registradores. Este tipo de comunicación es bien
conocida en la técnica. Sin embargo, en la figura 1, esos buses se
muestran extendiéndose directamente al bloque que representa los
circuitos 32. En la mayoría de los casos, otros circuitos se
muestran simplemente extendiéndose hacia o desde el borde del DDF
ASIC. Las partes ilustrativas de los circuitos 32 implicadas en el
control del consumo de energía basado en ventanas de tiempo serán
descritas con más detalle en las figuras 7-10.
Los circuitos lógicos 32 de control utilizan
información recibida de los buses 41 y 42 y de otros circuitos,
junto con la información de ventanas de tiempo y tramas generada
también en los circuitos 32, para desarrollar las señales
adicionales necesarias para el control coordinado de los diversos
componentes de la unidad 10 de abonado. Esas señales adicionales
incluyen ciertas señales de control del consumo de energía de la
unidad 10. Estas últimas señales incluyen las cuatro señales
listadas previamente transportadas por el circuito 31 a la sección
11 de RF. Además, un circuito 43 acopla una señal de órdenes de
múltiples bits desde los circuitos lógicos 32 la lógica FIFO 37, y
la señal incluye un bit de control del nivel de consumo de energía
para comunicarlo al ADC 32 al principio y al final de una ventana
de tiempo de recepción, como será descrito en conexión con la
figura 7. El circuito de lógica FIFO 37 está él mismo continuamente
alimentado siempre que la unidad 10 de abonado esté activada.
Los circuitos lógicos 32 de control suministran
señales de reloj a los componentes del circuito del DDF ASIC 20. Un
circuito 35 acopla señales de reloj continuas al DDS 44. Un circuito
46 acopla señales de reloj seleccionadas, es decir, de interrupción
programada, a la sección 36 de DIF, y un circuito 47 acopla otras
señales de reloj seleccionadas a la sección 34 de INT y a la
sección 33 de FIR, como será descrito en conexión con la figura 8.
Apagando y encendiendo las señales de reloj en los circuitos 46 y
47, en las ventanas de tiempo apropiadas, las secciones FIR e INT y
la sección DIF, todas ellas realizadas ventajosamente con tecnología
CMOS, son eficazmente alimentadas o no para el control del consumo
de energía. Cuando los circuitos CMOS no están sincronizados, los
transistores CMOS no conmutan y el circuito asume un nivel de
consumo de energía cercano a cero.
Los circuitos lógicos 32 incluyen lógica de
descodificación de direcciones (no ilustrada) que responde a señales
del bus 41 de direcciones para desarrollar señales P4RAM_CS y
FLASH_CS de selección del chip en los correspondientes conductores
designados como 49 y 50, respectivamente, que habilitan los
componentes del circuito incluyendo las memorias RAM 39, y la FLASH
40, respectivamente, para su acceso. Los conductores 49 y 50 están
normalmente incluidos en el bus 41 de direcciones pero han sido
mostrados separadamente con fines ilustrativos del aspecto de
eliminación de la alimentación de la invención. Como esas memorias
están realizadas también con tecnología CMOS, la ausencia de una
señal de selección en uno de ellos le impide ser direccionado y de
esa manera lo apaga (sin perder la información almacenada) hasta
que pueda ser de nuevo seleccionado para el direccionamiento.
Antes de que el DSP ejecute una instrucción de
Desocupado en su programa, con el fin de apagarse él mismo (es
decir, pasar a estado durmiente), activa un contador del estado
durmiente (figura 9) en los circuitos lógicos 32 de control a
través de un registrador con un mapa de memoria en el DDF ASIC 20 y
utilizando la dirección DSP y los buses de datos 41 y 42. El DSP 19
habilita entonces el contador para que empiece a contar de la misma
manera. Al expirar el intervalo de recuento, o si los circuitos 32
reciben una señal que indica que un abonado servido ha descolgado
el teléfono, los circuitos lógico 32 aplican a un circuito 52 una
señal de interrupción no enmascarable (NMI) de WAKEUP (despertar)
que hace que el DSP 19 active la alimentación y continúe el
proceso. Este aspecto se describe con más detalle en conexión con la
figura 9.
La unidad 10 de abonado incluye una unidad 53 de
interfaz de línea, que a su vez incluye componentes de circuito que
son encendidos y apagados selectivamente para el control del consumo
de energía por señales suministradas desde los circuitos lógicos 32
del DDF ASIC 20. Los componentes principales de la unidad 53 de
interfaz de líneas son un circuito 56 de interfaz de línea de
abonado (SLIC), un codificador/descodificador (CODEC) 57, (algunas
veces denominado un circuito de audio de bucle de abonado (SLAC)),
un circuito 58 de llamada, y un relé 59 de llamada. El relé 59 está
ilustrado en su posición normal durante una conexión de llamada, y
conecta el circuito 58 al bucle de abonado cuando se activa por una
señal desde el SLIC 56. El bucle de abonado se representa por las
resistencias 62 y 63 de los conductores principal y secundario,
respectivamente, y una resistencia 66 que representa el teléfono de
abonado. La unidad de abonado es útil para servir a diversos
dispositivos de interfaz humana del abonado, es decir, instrumentos
de comunicaciones, tales como un teléfono, un módem, o una máquina
de facsímil; pero se utiliza aquí el teléfono por conveniencia de la
descripción.
El SLIC 56 proporciona un interfaz eléctrico
entre la unidad de abonado y el bucle de abonado, y es
ventajosamente un circuito que incluye la capacidad intrínseca de
funcionar con distintas tensiones para distintas gamas de
resistencia de carga (es decir, de bucles de abonado de teléfono).
Por tanto, en una aplicación típica de red cableada, y utilizando
el SLIC disponible comercialmente previamente identificado (AMD
79534), la salida de tensión a 30 miliamperios al bucle de abonado
era aproximadamente 36 voltios para una resistencia total del bucle
de 1200 ohmios, es decir, un consumo de potencia del bucle de 1,08
vatios. Para resistencias más bajas se necesitan tensiones y
potencias
inferiores.
inferiores.
Por otra parte, las aplicaciones parta una
unidad de abonado incluyen típicamente el montaje de la unidad en
un edificio, o muy cerca de él, en el cual esté situado el teléfono
del abonado, y el bucle de abonado entre la unidad y el teléfono es
típicamente mucho más corto que su enlace por radio entre la unidad
de abonado y la estación base que sirve a la unidad de abonado.
Dicho de otra manera, el bucle de abonado conectado a la unidad de
abonado ilustrada, es típicamente mucho más corto que el bucle de
abonado entre una central telefónica y el teléfono del abonado en
un sistema cableado. De acuerdo con la presente invención, el bucle
de abonado que incluye las resistencias 62, 63 y 66 está limitado
preferiblemente a una resistencia total muy inferior que la
resistencia típica del bucle en un sistema cableado. Por tanto, con
el fin de reducir la potencia consumida por el bucle, su
resistencia se limita ventajosamente a 500 ohmios, aproximadamente.
Eso representa un consumo máximo de potencia en el bucle de
alrededor de 0,45 vatios, sin reducir la corriente de funcionamiento
disponible para el bucle.
El SLIC 56 contiene un convertidor de
CC-CC que proporciona corriente de bucle constante a
resistencias de bucle variables, al tiempo que consume una potencia
constante por sí mismo, independientemente de la tensión del bucle,
de aproximadamente 450 milivatios (mW). Así, debido a la reducida
tensión de salida del SLIC para servir un bucle más corto, y
suponiendo que los convertidores 9 tienen una eficacia de alrededor
del 85%, la unidad de abonado consume por sí misma en el ejemplo
anterior alrededor de 740 mW menos de potencia total.
Consecuentemente, hay un ahorro total de energía que es una fracción
significativa del requisito de potencia global media de entrada en
la unidad de abonado.
Las señales de transmisión desde la estación de
teléfono del abonado fluyen a través del SLIC 56 y el CODEC 57, y
(en forma digital) a través de un circuito bidireccional 64 de
interfaz, de señales de comunicaciones, al DSP 19. Tras las
funciones de muestreo repetitivo y otras funciones del proceso en el
DSP 19, las señales de transmisión continúan hacia la sección 33 de
FIR, la sección 34 de INT y la sección 36 de DIF en el DDF ASIC 20,
desde el cual fluyen a través del FDAC 21, de la parte 12 de
transmisión de la sección 11 de RF, hacia la antena 17. Las señales
de recepción interceptadas por la antena 17 fluyen a través de la
parte 13 de recepción de la sección 11, del ADC 22, de la lógica 37
de FIFO, del DSP 19 y (a través del circuito 64) del CODEC 57 y del
SLIC 56 hacia el teléfono del abonado. EL SLIC 56 está provisto de
una conexiones 65 de entrada derivadas de la salida del circuito 58
de llamada para habilitar al SLIC 56 para detectar un estado de
teléfono descolgado durante la llamada (es decir, durante el estado
apagado del SLIC 56). Un conductor 69 que se extiende desde el SLIC
56 acopla la señal detectada de descolgado al DDF ASIC 20 y sus
circuitos lógicos 32.
El SLIC 56 es ventajosamente un circuito CMOS
AM79534 de Advanced Micro Devices, Inc., y es conmutado entre un
estado activo y un estado de baja potencia por medio de una palabra
de control de múltiples bits proporcionada por el DSP por medio del
DDF ASIC 20 (circuitos 32 de control) y una conexión 67. El CODEC 57
es ventajosamente un circuito AMD 7901B de Advanced Micro Devices,
Inc., y es conmutado entre un estado activo y un estado inactivo
por medio de una señal SERDAT de múltiples bits sobre un conductor
68 desde los circuitos lógicos 32 del DDF
ASIC 20.
ASIC 20.
Un circuito 70 acopla ilustrativamente una señal
de reloj de 80 kilohercios (kHz) y baja tensión desde el DDF ASIC
20 al circuito 58 de llamada que genera una tensión alta para la
llamada. Un circuito 74 acopla una señal RINGFRQ de baja tensión
con una baja frecuencia seleccionable (ilustrativamente 20 Hz) al
circuito 58 de llamada para generar la frecuencia de la señal de
llamada. Las señales de 80 kHz y RINGFRQ son detenidas (es decir,
mantenidas a un valor constante de CC) cuando el instrumento del
teléfono no produce realmente el sonido de alerta del timbre, por
ejemplo durante los "4 segundos de inactividad" de una cadencia
de llamada de "2 segundos de activación, 4 segundos de
desactivación". Así, el control del consumo de energía del
circuito de llamada y su control operativo son realizados por las
mismas señales. Esto es, aún cuando el circuito está en su en su
estado activo de llamada, su alimentación de reloj de la señal de
entrada es encendida y apagada periódicamente en la cadencia de
llamada mencionada; y eso reduce el consumo de energía. Esto es
ventajoso porque, cuando está activo, en un intervalo de llamada de
dos segundos el circuito de llamada consume tanta energía como el
resto de la unidad 10 de abonado durante alrededor de 3,3 segundos
de funcionamiento en una llamada de voz normal (utilizando
modulación 16PSK en funcionamiento semidúplex), u 8,3 segundos de
operación en estado desocupado. El relé 59 es activado durante la
llamada para conectar las conexiones principal y secundaria del
teléfono a la salida del generador 58 de llamada. Esa activación se
consigue de forma usual por medio de una salida del SLIC 56, que es
controlada por una salida del DDF ASIC 20, que a su vez está
controlada por una orden, también en el circuito 67, desde el DSP 19
a través del DDF ASIC 20.
También se proporciona una cabecera opcional 72
del interfaz de línea en la unidad 10 de abonado de manera que
puedan acomodarse otros servicios dentro de la estructura de tramas
de tiempo TDMA, a describir, cuando los niveles de tráfico lo
permiten. Ejemplos de tales servicios incluyen, ilustrativamente, la
ubicación de una línea de teléfono de abonado normal adicional, o
un teléfono de monedas, o un módem de datos, o una máquina de
facsímil. Con ese fin, la cabecera 72 está provista de conexiones
para el bus 41 de direcciones y el bus 42 de datos, así como un
circuito 73 bidireccional para el acoplamiento del interfaz de la
señal de comunicaciones con el DSP 19. Se dispone también la
conexión de una fuente de alimentación (no ilustrada en la figura 1)
para una tensión de alimentación de CC común, tal como 12 voltios,
desde el conjunto de convertidores 9 de CC/CC. Los conductores
principal y secundario 76 y 77 proporcionan la comunicación con el
equipo de servicio del abonado al cual se adapta una tarjeta
insertable de servicio opcional (no ilustrada). En la medida en que
tal tarjeta opcional requiera una gama particular de tensiones de
alimentación distintas a las suministradas desde los convertidores
9, incluirá su propio conjunto de convertidores CC/CC. De forma
similar, se proporcionarán señales de control, incluyendo las de
control de consumo de energía de los componentes del circuito de la
tarjeta opcional, por medio de los buses 42 y 41 de datos y de
direcciones a la lógica apropiada de interpretación de órdenes de la
tarjeta opcional.
Cuando se enchufa una tarjeta de circuito de
interfaz de línea en el cabezal 72 y se acopla a un bucle de
abonado, la unidad de abonado puede funcionar en un modo
full-dúplex de QPSK como será descrito en más
detalle posteriormente. El término
"full-dúplex" según se emplea aquí en el
funcionamiento TDMA, tiene una connotación diferente a la
connotación tradicional. En el entorno TDMA, el funcionamiento
full-dúplex denota el funcionamiento de la unidad
de abonado en el cual tanto la parte de transmisión como de la
recepción de la unidad están funcionando en una sola ventana de
tiempo. Esto permite el funcionamiento full-dúplex
más tradicional en el cual ambas partes en una llamada pueden
hablar al mismo tiempo, como es el caso también en el funcionamiento
semidúplex en TDMA; pero también permite a una sola unidad de
abonado servir, por ejemplo, a dos líneas de abonado, es decir, un
servicio de línea dual. En el modo de funcionamiento del servicio
full-dúplex de línea dual, el consumo de energía de
la unidad de abonado completa es mayor que cuando sirve a una sola
línea; pero debido a que se comparten partes de la unidad de
abonado que están totalmente alimentadas en todos los momentos de
funcionamiento, hay un coste de hardware por línea inferior, así
como un consumo de energía menor, para la unidad de abonado.
La capacidad de control del nivel de consumo de
energía en el terminal 8 de abonado es útil para ayudar en la
regulación de la temperatura interna del terminal. Con ese fin, se
acoplaría un termostato 71 a través del DDF ASIC 20 al bus 42 de
datos de manera que su estado en circuito abierto o cerrado pueda
ser registrado periódicamente en el ASIC y ese estado pueda ser
leído por el DSP 19. El termostato está fijado ventajosamente para
ser accionado hacia un cambio de estado del circuito cuando la
temperatura dentro del terminal 8 de abonado cae por debajo de una
temperatura predeterminada, tal como 0º centígrados. Cuando la
temperatura cae por debajo de ese nivel, el cambio de estado del
circuito del termostato hace que el DSP 19 mantenga las señales de
control del nivel de consumo de energía para los circuitos que
conmutan los circuitos reales de corriente de alimentación de
energía, tales como las señales de control suministradas al circuito
31, en sus niveles de consumo de energía de encendido o normales;
así, ningún componente del circuito de la unidad de abonado que
están controlados de esa manera será apagado hasta que el
termostato restaure su anterior estado de circuito.
Consecuentemente, el calor generado por los componentes del
circuito controlados y totalmente encendidos tenderá a restaurar la
temperatura del terminal a un nivel
más alto.
más alto.
Se hace referencia ahora al diagrama de bloques
de la figura 2, que ilustra con más detalle la sección 11 de RF y
el nivel de resolución del mosaico de control de consumo de energía.
El control de muchos de los componentes de la figura 2 se realiza
por la técnica de emplear un interruptor de puerta en el camino en
serie de la corriente de los circuitos de la fuente de alimentación
para componentes de circuito seleccionados en la sección. Se muestra
un ejemplo con más detalle con respecto a un amplificador en la
figura 3.
En la figura 3, un amplificador 78 recibe
señales de entrada en los terminales 79 y genera señales de salida
amplificadas en los terminales 80. Se indica esquemáticamente una
fuente de alimentación 81 de tensión positiva mediante un signo mas
encerrado en un círculo para representar una fuente de CC que tiene
su terminal positivo conectado al circuito ilustrado en el signo
mas encerrado en un círculo y su terminal negativo conectado a
tierra. La alimentación 81 está conectada al terminal de emisor de
un transistor PNP 82 que tiene su terminal de colector conectado a
un terminal de fuente de alimentación del amplificador 78, que tiene
su otro terminal de alimentación conectado a tierra. El transistor
82 está polarizado para una conducción saturada o bien para no
conducción, mediante una señal de control de consumo de energía, es
decir, una señal de nivel de CC que es cero o bien positiva,
respectivamente, aplicada entre un terminal 83 y tierra a través de
la resistencia 84 para polarizar así el terminal de base del
transistor. En términos de control del consumo de energía, el
transistor 82 está conectado en serie en el camino de alimentación
de corriente del amplificador 78 y funciona como un interruptor
para encender el amplificador (transistor 82 en conducción saturada)
y apagarlo (transistor 82 en no conducción). El uso en la figura 2
de esta técnica para el control del consumo de energía está
indicado, por conveniencia de la ilustración, mediante un
interruptor abierto en serie en el camino de la fuente de
alimentación de un componente de circuito controlado. En la
práctica, solamente se utilizan tres interruptores de transistor
(no ilustrados, pero incluidos ventajosamente en la representación
esquemática de la sección 11 de RF). Cada interruptor está
controlado por una de las señales de control del consumo de energía
Tx, Rx y LB a describir; y cada interruptor controla una conexión
común del bus de fuente de alimentación para dos o más componentes
de circuito de la sección 11 de RF que han de tener su fuente de
alimentación controlada en base a una ventana de tiempos. Como los
interruptores y sus respectivos buses de alimentación controlada
son parte así de la representación esquemática de la sección 11 de
RF, no serán descritos o referenciados con más detalle.
Volviendo a considerar la figura 2, los
componentes del circuito ilustrados aquí y en otros lugares
contienen los mismos caracteres de referencia en todas las figuras.
Esos componentes serán mencionados para definir el nivel de
resolución del mosaico de control del consumo de energía, pero sus
interacciones no serán descritas significativamente, ya que son
bien conocidas en la técnica, y esas interacciones no comprenden por
sí mismas parte alguna de la presente invención. La señal digital
IF de salida de la sección 36 de DIF es aplicada, a través del FDAC
21 y el circuito 27, a un primer segmento de IF de la parte 12 de
transmisión. En ese segmento, la señal fluye a través de un
interruptor 125 de bucle de retroceso, un filtro paso bajo 87 y un
atenuador fijo 89 a un primer mezclador 88 para la conversión hacia
arriba al segundo nivel de frecuencia intermedia. En ese nivel, las
señales fluyen en un segundo segmento de IF a través de un
amplificador 90, un filtro paso banda 91 para seleccionar la banda
lateral superior y un atenuador fijo 92 a un segundo mezclador 96
que convierte hacia arriba la frecuencia de las señales en la
radiofrecuencia apropiada. Las señales de radiofrecuencia en un
segmento RF de la parte de transmisión fluyen a través de un
amplificador 97, un atenuador programable 93 controlado por un
registrador ASIC que puede ser grabado en el DSP a través de las
conexiones 94 que son parte del circuito 31 en la figura 1A, un
amplificador 99, un filtro paso banda 98, un amplificador 100, y un
amplificador 101 de potencia, al duplexor 18.
Las señales de radiofrecuencia recibidas desde
el duplexor 18 fluyen en la parte 13 de recepción en un segmento RF
que incluye un amplificador 103 de bajo ruido, un filtro paso banda
106, otro amplificador 107 de bajo ruido y un segundo filtro paso
banda 108. Un primer mezclador 109 de conversión hacia abajo reduce
la frecuencia de la señal a una frecuencia IF y la acopla a un
segmento de IF que incluye un interruptor 110 de bucle de retroceso
para seleccionar la salida del mezclador 109 o bien una señal de
bucle de retroceso en el circuito 124 desde el interruptor 125, un
amplificador 112, un filtro de cristal 113 de paso banda para dejar
pasar una de las señales seleccionadas por el interruptor 110, y un
amplificador 116 de control automático de ganancia. Un segundo
mezclador 117 de conversión hacia abajo reduce la señal de IF a una
frecuencia de banda base y la acopla a través de una pareja de
amplificadores tándem 118 y 119, un filtro paso bajo 120 y un
circuito 28, al ADC 22 de la figura 1A.
El circuito 124 está conectado entre los
terminales de los interruptores 110 y 125 de bucle de retroceso para
proporcionar un camino seleccionable de bucle de retroceso que se
emplea para volver a acoplar la señal de IF de transmisión con la
sección IF de recepción. Ese camino de bucle de retroceso permite
que un programa efectúe una autocalibración del AGC con una señal
VAGC al amplificador 116 cuando la unidad de abonado está
comenzando a funcionar. El bucle de retroceso se utiliza
principalmente para ajustar (es decir, enseñar) a los filtros de
ecualización realizados en software del DSP 19, mediante la
inserción de modelos conocidos de modulación de IF, para hacer
mínima la interferencia entre símbolos originada principalmente por
las no linealidades del filtro 113 de cristal, que debe dejar pasar
tanto la primera IF de transmisión como a la IF de recepción.
La lógica 16 de control y sincronización de la
figura 2 incluye un oscilador 121 que genera, ilustrativamente, una
señal de salida de una frecuencia de 43,52 megahercios. Esa salida
está acoplada a través de un circuito 123 de salida (no ilustrado
en la figura 1A) a los circuitos lógicos 32 de control en el DDF
ASIC 20 de la figura 1A, desde el cual se desarrolla el control de
tiempos y sincronización. La salida del oscilador 121 es aplicada
también a través de un
divisor-entre-dos 122 de frecuencias
y a un filtro 126 de paso banda como frecuencia de oscilador local,
y al primer mezclador 88 en la parte 12 de transmisión. La salida
del oscilador 121 es aplicada también al segundo mezclador 117 de
conversión hacia abajo por medio de un divisor (128) de frecuencia
(división entre cuatro) y a un amplificador 130.
Otra salida más del oscilador 121 es aplicada
por medio de un circuito 127
divisor-entre-dos y un circuito 134
divisor-entre-cuatro como una fuente
de frecuencia de referencia para un circuito 131 de bucle enclavado
en fase (PLL). Las conexiones de conductores tachados ilustrados en
los divisores 127, 134 y otros divisores de la figura 2 indican que
la razón de las divisiones es fijada ventajosamente mediante puentes
de conexión apropiados en conexiones externas de patillas de tales
divisores.
El PLL 131 funciona como un multiplicador de
frecuencias para recibir una señal de frecuencia relativamente baja
(ilustrativamente alrededor de 5 MHz) y generar una señal de
frecuencia mayor (ilustrativamente alrededor de 371 MHz) que es
utilizada tanto como señal de oscilador local en el mezclador 96 de
nivel de radio frecuencia de transmisión, que como fuente de
frecuencia de referencia para un PLL 146 de recepción que genera una
señal de oscilador local para el mezclador 109 de nivel de
radiofrecuencia de recepción. En el circuito 131, la señal del
divisor 134 es aplicada a un circuito 132
divisor-entre-8, a un circuito 133
comparador de fase (PC), un filtro 136 en bucle (LF), y un
oscilador 137 controlado en tensión (VCO) a la conexión común de un
acoplador direccional 138. La salida del VCO 137 es realimentada
también a través de un circuito 139
divisor-entre-2 y un circuito 142
divisor-entre-273, a una segunda
entrada del circuito PC 133. El PLL 131 y el PLL 146 proporcionan
también un indicador de estado LOCK LOSS (pérdida de enclavamiento)
en un circuito 140 (no ilustrado en la figura 1A) al DDF ASIC 20.
El acoplador direccional 138 conecta la salida del PLL 131 a un
amplificador 141, cuya salida es conectada a través de un atenuador
fijo 144 a la entrada del oscilador local del segundo mezclador 96
de la sección 12 de transmisión. La salida del PLL 131 es aplicada
también a través del acoplador direccional 138 a un mezclador 143
de la parte de recepción donde es mezclada con la salida de un VCO
145 del PLL 146. La salida del mezclador 143 es conectada en el PLL
146 a un comparador 147 de fase que recibe también una señal de
frecuencia de referencia desde el SDAC 45 (figura 1A) por medio de
un filtro paso bajo 148 y un circuito 149
divisor-entre-dos. La salida del PC
147 es acoplada a través de un filtro 135 en bucle al VCO 145. La
salida de ese VCO es acoplada además a través de un amplificador 150
a la entrada del oscilador local del primer mezclador 109 de
conversión hacia abajo.
También incluido en la sección de RF hay un
circuito 151 de interfaz con la alimentación que conmuta los niveles
de las cuatro señales del circuito 31 desde los niveles CMOS
(alrededor de 5 voltios) hasta los niveles de control de potencia
de RF, para generar las señales reales que encienden o apagan los
componentes del circuito de la sección 11 de RF. El circuito 151 es
una lógica principalmente combinatoria y de cambio de nivel bien
conocida que recibe las señales de Tx, Rx, PA ENABLE y LOOP BACK del
circuito 31. El circuito 151 genera tres señales de control de
energía que son transmisión Tx, recepción Rx y bucle de retroceso LB
las cuales, como se ha mencionado en relación con la figura 3,
controlan el funcionamiento de los componentes del circuito que han
de encenderse o apagarse. El circuito 151 genera también una cuarta
señal de control del consumo de energía, PAEN. La señal PAEN
controla el funcionamiento del amplificador 101 de potencia que
también es encendido o apagado; pero en este caso se emplea también
ventajosamente una técnica de control de la corriente de
polarización, que se describirá en conexión con la figura 4. Las
ventanas de tiempo cuando estas cuatro señales, y otras acciones de
control de consumo de energía, están activadas o desactivadas, serán
explicadas posteriormente en relación con las Tablas 1 y 2
posteriores y las figuras 5 y 6. Esas cuatro señales son aplicadas,
como se ha ilustrado, a las conexiones designadas de manera
correspondiente del control de consumo de energía por medio de
conductores que no están ilustrados. Así, la señal Tx es aplicada a
controlar el consumo de energía de los amplificadores 90, 97, 99,
100 y 141 de la parte de transmisión. La señal PAEN es aplicada al
control del consumo de energía del amplificador 101 de potencia y,
ventajosamente, alcanza el nivel alto tras alcanzar la señal Tx el
nivel alto, y alcanza el nivel bajo antes de que lo alcance la señal
Tx para evitar la posibilidad de transmitir frecuencias espurias
mientras quedan estables las salidas del mezclador de la parte de
transmisión. La señal Rx es aplicada al control del consumo de
energía del mezclador 117 y los amplificadores 103, 107, 112, 116,
130 y 150 de la parte de recepción. Finalmente, la señal LB es
aplicada a los interruptores 110 y 125 del bucle de retroceso y
para controlar el consumo de energía del mezclador 117 y los
amplificadores 112, 116 y 130 de la parte de recepción.
Algunos componentes del circuito de la sección
11 de RF están alimentados en todo momento; y, naturalmente, los
componentes pasivos del circuito no tienen conexiones con la fuente
de alimentación. Los mezcladores 88 y 96 de la parte de transmisión
y los mezcladores 109 y 143 de la parte de recepción son pasivos.
Los PLL 131 y 146 están siempre encendidos porque tienen constantes
de tiempo de funcionamiento relativamente largas en comparación con
la duración de una ventana TDMA. Una vez apagados, los PLL requieren
casi una ventana de tiempo completa para restablecer un
funcionamiento estable totalmente encendido. Los amplificadores 118
y 119 de la parte de recepción, y los divisores 122, 127, 128 y 134
están siempre alimentados en la sección 11 de RF porque consume una
cantidad de energía tan pequeña que para controlar su consumo de
energía se requerirían más componentes con poca rentabilidad de su
valor económico basándose en la conservación de energía. Además,
algunas de sus salidas son necesarias para el funcionamiento
apropiado de los PLL 131 y 146. Como los PLL 131 y 146 se mantienen
encendidos, sus componentes de circuito que generan la señal de
entrada, es decir, los divisores 127 y 134, se mantienen encendidos
también.
La figura 4 representa un diagrama esquemático
simplificado que ilustra una manera de controlar el consumo de
energía de un amplificador activando y desactivando su corriente de
polarización. Tal control de corriente de polarización es
ventajoso, por ejemplo, para amplificadores de potencia porque su
corriente de funcionamiento de la fuente de alimentación
relativamente alta puede implicar el uso de un transistor de
potencia con disipador de calor relativamente costoso para conmutar
tal corriente. En el diagrama, un amplificador 24 que ha de ser
controlado tiene las conexiones normales de la fuente de
alimentación representadas por una fuente de tensión 25 puesta a
tierra. Las señales de entrada a amplificar son aplicadas al
terminal 54. Las señales amplificadas son presentadas en el
terminal de salida 55. Una alimentación de corriente constante
conmutable 85, suministrada desde una fuente adicional 60 de
tensión, se emplea como un generador de corriente de polarización.
Tales fuentes de corriente constante conmutable son bien conocidas
en la técnica. La alimentación 85 está conectada a una entrada 71
de corriente de polarización del amplificador 24 para establecer una
corriente de polarización que sea suficiente para asegurar la
amplificación del mayor nivel de señal previsto en el terminal 54 de
entrada. Una conexión 86 de entrada de la alimentación 85 se
mantiene con una tensión positiva, ventajosamente ocho voltios en
una aplicación, para hacer que la alimentación 85 suministre la
suficiente corriente de polarización antes mencionada al
amplificador 24, para hacerle que consuma energía en un primer
nivel, o nivel normal, de energía. Cuando la conexión 86 de entrada
de la alimentación 85 se mantiene en cero voltios, la salida de
corriente de polarización de la alimentación 85 se reduce
esencialmente a corriente cero, lo que hace que el amplificador 24
consuma sustancialmente menos energía que en su nivel normal de
consumo de energía. La alimentación 85 consume también menos
energía en su estado de entrada-cero,
salida-cero. Una señal de control de habilitación
de la energía es aplicada a la conexión de entrada de la
alimentación 85 para hacer que actúe cambiando la corriente de
polarización aplicada al amplificador 24. Esta técnica de control de
consumo de energía del tipo de corriente de polarización está
representada esquemáticamente, por ejemplo, en la figura 2 por una
conexión de entrada de polarización que tiene un conductor
conmutado, tal como el designado por PAEN en el amplificador de
potencia 101.
La figura 5 es un diagrama de la estructura
conocida de ventanas de tiempo para un sistema TDMA, en el cual
cada trama TDMA de tiempo recurrente tiene ilustrativamente 45
segundos de duración. Esa trama es la unidad de tiempo básica
durante la cual el programa del sistema que se ejecuta en el DSP 19
pasa cíclicamente a través de las operaciones elementales para un
estado dado del funcionamiento de la unidad de abonado, como será
descrito en más detalle en relación con la figura 6. En un sistema
TDMA típico, esta trama de tiempo básica se repite con una
frecuencia que es inferior a la frecuencia de Nyquist para una señal
de voz típica que se esté procesando, y es mayor que la frecuencia
media de los cambios entre funciones de la unidad de abonado, tales
como colgado, descolgado y llamada. Cada trama está dividida en
cuatro ventanas de tiempo designadas como ventanas 0, 1, 2 y 3;
cada ventana de tiempo tiene ilustrativamente una duración de 11,25
milisegundos. Los ahorros de consumo de energía se realizan durante
las ventanas de tiempo en las cuales una unidad de abonado está
desocupada con todos los componentes del circuito controlables en
cuanto a consumo de energía apagados o durante las ventanas de
tiempo en las cuales está funcionando solamente con una parte de sus
componentes de circuito controlables en cuanto a consumo de energía
encendidos y el resto apagados.
La manera en la cual la unidad 20 de abonado se
desplaza entre sus diversos estados de funcionamiento en relación
con la estructura de ventanas de tiempo será descrita en relación
con la figura 6, y después se considerarán aquellas operaciones de
estado en términos de control de consumo de energía en relación con
las Tablas 1 y 2 siguientes. Sin embargo, se consideran en primer
lugar dos tipos de funcionamiento de la unidad de abonado. Un
primer tipo es la modulación por desplazamiento de fase en
cuadratura (QPSK) y un segundo tipo es 16PSK. En el funcionamiento
QPSK, una unidad de abonado, funcionando en modo
semi-dúplex en un canal de frecuencia dúplex, sirve
a una línea de abonado. Como se indica en la figura 5, la unidad de
abonado recibe en las ventanas de tiempo 0 y 1 como una ventana de
tiempo QPSK y transmite en las ventanas de tiempo 2 y 3,
respectivamente, como una ventana de tiempo QPSK. Este doble
funcionamiento de ventanas de tiempo es útil para unidades de
abonado en lugares de recepción débil, porque conlleva un
funcionamiento con relación señal/ruido mayor que el funcionamiento
en una sola ventana de tiempo en 16PSK.
Otra unidad de abonado podría utilizar el mismo
canal para una línea, también en modo semi-dúplex
QPSK, recibiendo en las ventanas de tiempo 2 y 3 y transmitiendo en
las ventanas de tiempo 0 y 1. Alternativamente, una sola unidad de
abonado podría servir a dos líneas funcionando en modo
full-dúplex QPSK, cuando ambas líneas están
ocupadas en llamadas al mismo tiempo, en el cual se utilizaría la
doble ventana de tiempo 0 y 1 para transmitir por la primera línea
y recibir por la segunda línea al mismo tiempo. A la inversa, se
utilizaría la doble ventana de tiempo 2 y 3 al mismo tiempo para
recibir por la primera línea y transmitir por la segunda. Los
beneficios de apagar la alimentación basándose en ventanas de tiempo
no están disponibles cuando una unidad de abonado funciona en modo
full-dúplex en línea dual.
En el funcionamiento semi-dúplex
de 16PSK, hay más oportunidades para la flexibilidad del
funcionamiento y para el ahorro de consumo de energía que en el
funcionamiento de QPSK. Se describen algunos ejemplos de posibles
configuraciones suponiendo un canal de frecuencia dual. Como se
indica en la figura 5, una unidad de abonado, en un servicio de una
sola línea, recibe en la ventana de tiempo 0, transmite en la
ventana de tiempo 2, y está desocupado en las ventanas de tiempo 1
y 3. Una segunda unidad de abonado podría utilizar el mismo canal
para recibir en la ventana de tiempo 1, enviar en la ventana de
tiempo 3 y estar desocupado en las ventanas de tiempo 0 y 2. Una
unidad de abonado es capaz de servir dos líneas teniendo a una línea
de abonado recibiendo en la ventana de tiempo 0 y transmitiendo en
la ventana de tiempo 2 y a la otra línea de abonado recibiendo en
la ventana de tiempo 1 y transmitiendo en la ventana de tiempo 3. De
forma concurrente, otra unidad de abonado puede usar el mismo canal
de frecuencia dúplex en modo semidúplex para dos llamadas 16PSK
recibiendo en las ventanas de tiempo 2 y 3, respectivamente, y
transmitiendo en las ventanas de tiempo 0 y 1, respectivamente.
Alternativamente, en el funcionamiento en full dúplex 16PSK con
línea dual, una primera línea podría transmitir la voz en la
ventana 0 y recibir en la ventana 2, mientras que una segunda línea
transmite voz en la ventana 2 y recibe en la ventana 0.
Hay también un tercer tipo de funcionamiento
cuando la unidad de abonado está en modo de espera de un posible
inicio de una llamada y está sintonizada a la frecuencia de un canal
dúplex de control de radio (RCC) del sistema TDMA. El RCC está
modulado normalmente en modo de modulación binaria por
desplazamiento de fase (BPSK), y una línea de abonado funciona
también en BPSK cuando está supervisando el RCC. La modulación BPSK
es más robusta que la modulación QPSK de doble ventana de tiempo;
de esta manera, alcanza fiablemente incluso las regiones remotas
que proporcionan el servicio de llamada de abonado con modulación
QPSK. Cuando una unidad de abonado QPSK está sintonizada al RCC, y
está situada para servir a una sola línea, recibe el RCC en la
ventana de tiempo 0 y está desocupada en las otras tres ventanas de
tiempo; no obstante, si la unidad es contactada por su estación
base (no ilustrada), o si un abonado servido descuelga el teléfono,
transmite sus mensajes de reconocimiento necesarios en la ventana
de tiempo 2 para obtener la asignación de un canal de
comunicaciones. Cuando un abonado está ocupado en una llamada y la
parte distante cuelga el teléfono, la unidad de abonado sigue
sintonizada en el canal de voz; así recibe la orden normalmente de
colgar por la estación base, fijando apropiadamente uno de los
diversos bits de sobrecarga en la señal digital sobre el canal de
voz.
Cuando una unidad de abonado, funcionando en
QPSK o en 16PSK, da servicio a una sola línea, es capaz de realizar
el mayor ahorro de consumo de energía basado en ventanas de tiempo.
A medida que se añaden líneas adicionales a una unidad de abonado
que funcione en 16PSK o en QPSK, el consumo de energía basado en
ventanas de tiempo se hace menor porque hay menos oportunidades de
ventanas de tiempo para que la unidad de abonado esté desocupada o
en un estado de apagado parcial. Además cuando se añaden líneas
adicionales a una unidad de abonado, o se añaden unidades de
abonado adicionales a un canal, podría ser ventajoso cambiar el modo
de funcionamiento del RCC con el fin de asegurar cuando quiera que
una línea de abonado ocupada en una llamada cuelgue el teléfono,
habrá una ventana de tiempo disponible en la cual la unidad de
abonado que da el servicio será capaz de supervisar el RCC. Con ese
fin, el RCC puede estar organizado para repetir la transmisión de
todos los mensajes de control para las unidades de abonado en cada
una de las ventanas de tiempo TDMA de su canal de frecuencia dúplex.
Entonces, cualquier unidad de abonado que esté funcionando en el
modo de línea dual en full dúplex, puede utilizar, cuando una de
las líneas cuelga el teléfono, la ventana de tiempo libre de
recepción para estar a la escucha en el RCC y utilizar la
correspondiente ventana de tiempo de transmisión para enviar
cualquier respuesta apropiada. Como otra alternativa, se podría
utilizar la señalización dentro de la banda ("en blanco y a
ráfagas") mediante la sustitución de la información de control
del RCC por una ventana de tiempo de voz activa en una trama TDMA,
interrumpiendo momentáneamente la conversación de voz.
La figura 6 es un diagrama de estado conocido
que representa transiciones de la unidad de abonado entre sus
diversas funciones, y dentro de las funciones, en relación con la
estructura de ventanas de tiempo de la figura 5. La figura 6
contiene tres bucles principales: función de colgar (estados 153,
156 y 157); función de llamada (estados 160, 158 y 159); y función
de descolgar (estados 161, 163 y 162). Cuando la unidad 10 de
abonado se pone en servicio, se enciende la alimentación y la
unidad se inicializa en una función 152 de reposición. Al terminar
esa función de reposición, la unidad se desplaza al estado 153 de
bucle de retroceso en el cual la señal LB de la figura 2 activa los
interruptores 110 y 125 y enciende los amplificadores 112, 116 y 130
para activar la conexión 124 del circuito del bucle de retroceso
como se ha indicado en relación con la figura 2. Durante las
funciones de reposición y de bucle de retroceso, las ventanas de
tiempo no son una preocupación porque no hay utilización del
radioenlace. Al terminar la función de aprendizaje del bucle de
retroceso, la unidad cambia al estado 156 de recepción con el
teléfono colgado (RF Rx Colgado) donde funciona en el modo de
recepción durante la ventana de tiempo 0 esperando el inicio de un
mensaje de búsqueda desde la estación base, por ejemplo una llamada
al abonado servido, o bien una condición de teléfono de abonado
descolgado detectada en el SLIC 56 de la figura 1B, por ejemplo una
llamada desde el abonado servido. En la ventana de tiempo 1, la
unidad 10 cambia a un estado 157 de RF desocupado Colgado, donde
funciona en condiciones de bajo consumo de energía, a veces
denominado "durmiente" durante las ventanas de tiempo 1, 2 y 3.
Al final de la ventana de tiempo 3, la unidad vuelve al estado 156
para recibir cualquier mensaje de búsqueda o a los estados de
descolgado que puedan haberse detectado, y continúa pasando
cíclicamente a través de los estados 156 y 157 hasta que tiene
lugar tal suceso. Pueden realizarse ahorros adicionales de energía
manteniendo la unidad de abonado en el modo desocupado, o
durmiente, durante siete de las ocho ventanas de tiempo de dos
tramas sucesivas en lugar de simplemente tres de las cuatro
ventanas de tiempo de cada trama en este bucle de teléfono
colgado.
colgado.
Al recibir un mensaje de búsqueda o al detectar
una condición de descolgado, la unidad 10 ejecuta cualquier
transmisión que sea necesaria para el reconocimiento a la estación
base durante la ventana de tiempos 2 (no ilustrada en la figura 6
ni en las Tablas); y suponiendo un mensaje de búsqueda entrante,
cambia entonces a un estado 158 de RF desocupado Llamada y comienza
a llamar al instrumento telefónico del abonado servido. Por el
momento, se supondrá el funcionamiento QPSK; así, en la ventana de
tiempo 0 el estado cambia a un estado 159 de RF recepción llamada
(RF Rx Llamada) donde permanece la operación hasta el final de la
ventana de tiempo 1 para mantener informada a la unidad de abonado
de que una parte que llama sigue esperando. En la ventana de tiempo
2, la operación cambia a un estado 160 de RF transmisión llamada (RF
Tx Llamada), donde permanece hasta el final de la ventana de tiempo
3 de manera que la ocurrencia de una condición de teléfono del
abonado descolgado puede ser transmitida de vuelta a la estación
base. En ese momento el funcionamiento cambia al estado 159 de RF
Rx Llamada durante las ventanas de tiempo 0 y 1 de la trama
siguiente. La operación continúa haciendo ciclos de esta manera
hasta que se detecta una condición de teléfono descolgado, y después
cambia desde los estados 160 o bien 159 a un estado correspondiente
de los estados de descolgado, RF transmisión descolgado (RF Tx
Descolgado) 162 o RF recepción Descolgado (RF Rx Descolgado) 161,
respectivamente. Si el teléfono del abonado servido no se
descolgara nunca en respuesta a la llamada, el funcionamiento expira
finalmente y vuelve al estado 157 de RF Desocupado Colgado desde el
estado 160 de RF Tx Llamada.
Suponiendo que el instrumento telefónico del
abonado servido se descuelga, entonces, de una manera similar a las
llamadas de QPSK (estados 160 y 159), el funcionamiento pasa
cíclicamente entre los estados 162 en las ventanas de tiempo 2 y 3
(unidad de abonado transmitiendo) y 161 en las ventanas de tiempo 0
y 1 (unidad de abonado recibiendo) durante la continuación de la
conexión de llamada. Cuando el teléfono del abonado servido se
cuelga al final de la comunicación para la cual se estableció la
conexión, el funcionamiento vuelve al estado 157 de RF Desocupado
Colgado para esperar el inicio de otra llamada.
El funcionamiento en modo 16PSK es diferente del
modo QPSK en cuanto que hay estados 158 y 163 de RF Desocupado en
los respectivos bucles de la función de Llamada y Descolgado. La
función de Colgado del diagrama de estado no cambia. En el
funcionamiento 16PSK del bucle de la función de Llamada, el
funcionamiento empieza en el estado 158 de RF Desocupado Llamada.
El funcionamiento ilustrado es aplicable a la unidad de abonado que
ha sido asignada para utilizar la ventana de tiempo 0 para recibir
y la ventana de tiempo 2 para transmitir. Si se entra en el bucle
en el estado 158 al final de la ventana de tiempo 3, entonces cambia
al estado 159 para la ventana de tiempo 0 y vuelve al estado 158
para la ventana de tiempo 1. Después cambia al estado 160 para la
ventana de tiempo 2 y vuelve al estado 158 para la ventana de tiempo
3. El funcionamiento continúa en esos dos bucles secuenciales de
función de llamada hasta que expira la operación de llamada, y hay
un cambio desde el estado 160 volviendo al estado 157, o hasta que
se detecta una condición de descolgar y hay un cambio desde
cualquiera de los estados 158, 160 o 159 al estado correspondiente
de uno de los estados de función 163, 162 o 161, respectivamente.
El funcionamiento continúa en los dos bucles secuenciales de la
función de descolgar de una manera similar a la descrita en los
bucles de función de Llamada con una duración igual a la de la
conexión de la llamada. Cuando se cuelga el teléfono del abonado
servido, la operación vuelve al estado 157 de RF Desocupado Colgado
para esperar otra llamada.
La descripción anterior de la figura 6 suponía
que la llamada iniciada, tras haberse puesto en servicio la unidad
10 de abonado y estar esperando en el bucle de la función de
Colgado, se recibía un mensaje de búsqueda. Si la llamada se había
iniciado al descolgar el teléfono del abonado servido, el
funcionamiento habría sido conmutado desde el estado 156 de RF Rx
Colgado al estado 163 de RF Desocupado Descolgado y continuaría
desde ahí de una forma similar a la ya descrita.
En un modo de realización de la unidad 10 de
abonado funcionando con control del consumo de energía basado en
ventanas de tiempo, es decir, limitando el consumo de energía de la
unidad 10 de abonado como se ha descrito anteriormente, los
convertidores 9 de CC/CC de la figura 1A estaban alimentados desde
una sola batería de reserva de 12 voltios y 15 amperios que se
mantenía cargada por una fuente de alimentación de CA a CC.
Alternativamente, los convertidores 9 estaban alimentados por una
batería de reserva que se mantenía cargada por hasta dos paneles
solares de valor nominal de 12 voltios, 48 vatios de pico.
Se prefiere el funcionamiento de la unidad 10 de
abonado en el modo 16PSK semidúplex para conservación de la energía
debido a los ahorros de energía realizados con el uso del estado 163
de RF Desocupado Descolgado durante dos ventanas de tiempo de cada
trama de función de descolgado, así como a los ahorros realizados
por los mosaicos cambiantes de apagado para las ventanas de tiempo
de transmisión y recepción. Los ahorros de energía no son tan
grandes en el modo de funcionamiento QPSK semidúplex porque hay
menos tiempo de desocupación; pero este modo es más robusto en el
sentido de la relación señal/ruido; de manera que es útil para
unidades de abonado que puedan estar situadas en lugares donde la
recepción es relativamente débil en comparación con lugares donde
se emplea el funcionamiento 16PSK. El funcionamiento en full dúplex
es posible tanto para la operación en QPSK como en 16PSK y ya sea
para comunicaciones de datos o de voz. El DSP 19 tiene una amplia
capacidad de proceso para manejar el funcionamiento de línea dual
porque, por ejemplo, el chip DSP previamente mencionado tiene
capacidad para funcionar a veinte millones de instrucciones por
segundo (MIPS) aproximadamente, que es alrededor de un treinta por
ciento más rápido que lo que se requiere para el funcionamiento con
línea dual con respecto a la comunicación por voz. El
funcionamiento en full dúplex ofrece los ahorros de energía más
pequeños por unidad de abonado debido que a que las señales Tx y Rx
deben ser altas, y otras partes correspondientes de la unidad 8 de
abonado deben estar encendidas, en todo momento de la duración de
una conexión de llamada, es decir, durante los bucles de función de
descolgado y de llamada del diagrama de estado de la figura 6. Sin
embargo, todavía hay ahorros de energía significativos en base a
líneas. Por ejemplo, una unidad de abonado de línea dual realizará
ahorros de energía en cualquier momento en que cualquiera de sus
líneas servidas no esté ocupada activamente en el tráfico de
llamadas. Además, cada unidad de abonado de línea dual puede servir
doble número de líneas que podría haber servido como unidad de
abonado de una sola línea; y también hay un ahorro de hardware en
cuanto que se requieren menos unidades de abonado para un número de
líneas dado.
En el funcionamiento del servicio en línea dual,
el bucle de descolgado de la figura 6 estaría esencialmente
duplicado para una línea servida por la unidad 10 de abonado. La
diferencia sería que las posiciones de las ventanas de tiempo del
estado RF Tx Descolgado 162 y del estado RF Rx Descolgado 161 del
bucle estarían intercambiadas. De forma similar, si ambas líneas
estuvieran recibiendo la llamada desde sus respectivos circuitos 58
de llamada al mismo tiempo, sus correspondientes bucles de llamada
(que reflejan el funcionamiento del resto de la unidad de abonado
en ese momento) serían, para una línea, como se ilustra en la figura
6 y, para la otra línea, serían similares excepto que las
posiciones de las ventanas de tiempo en el bucle del estado RF Tx
Llamada 160 y en el estado RF Rx Llamada 159 estarían
intercambiadas.
La Tabla 1, Tabla de Estado del Circuito de
Inicio/Llamada, y la Tabla 2, Tabla de Estado del circuito de
Colgado/Descolgado ilustradas más adelante, ilustran más
específicamente en relación con el diagrama de estado de la figura
6, cómo cambia el mosaico de control de consumo de energía de la
unidad 10 de abonado de acuerdo con la invención, junto con los
cambios de estado de funcionamiento de la unidad en el servicio de
una sola línea. La primera columna de la izquierda de las tablas es
una lista de los componentes del circuito de la unidad de abonado
que están sometidos al control del consumo de energía basado en
ventanas de tiempo. La sección RF y el amplificador de potencia,
que es parte de la sección de RF, se ilustran separadamente. Las
diez columnas restantes de las dos tablas juntas corresponden a los
diez estados de la unidad de abonado de la figura 6, y los listados
de esas diez columnas son los niveles de consumo de energía de los
componentes del circuito de la primera columna. De aquí que la
configuración del mosaico de control de energía para cualquier
estado de la unidad de abonado de la figura 6 esté representado en
los indicadores de nivel de consumo de energía de la columna del
mismo nombre y del mismo número de estado de una de las Tablas 1 o
2. Un componente de circuito está alimentado (encendido) en las
ventanas de tiempo en las que es necesitado para una llamada o para
el tratamiento de señales de control, y no está alimentado
(apagado) en otras ventanas de tiempo. Aunque algunos componentes
del circuito permanecen encendidos en todo momento durante el
funcionamiento en servicio de la unidad de abonado, el resultado de
encender o apagar los demás componentes en base a las ventanas de
tiempo TDMA es un consumo de energía sustancialmente inferior al
experimentado en las unidades de abonado en las cuales toda la
unidad esta encendida o apagada en base a la llamada, en base al
estado de una llamada, o incluso cuando las partes de transmisión y
recepción del módem de una unidad de abonado están encendidas en
distintos momentos.
Considérese primero la Tabla 1. La sección de RF
experimenta cuatro niveles diferentes de control de energía. Debe
recordarse de la figura 2 que el amplificador de potencia 101 está
encendido aproximadamente en los mismos instantes (con una pequeña
fracción de una ventana de tiempo posterior encendido y una pequeña
fracción de ventana de tiempo anterior apagado) en los que la señal
Tx experimenta un nivel para el encendido de componentes del
circuito. La sección de RF está desocupada (apagada) durante la
Reposición cuando ninguna de las señales LB, Tx y Rx está activa
para encender componentes. La misma alimentación desocupada
prevalece durante el estado RF Desocupado Llamada 158. Durante el
estado 153 de Bucle de Retroceso, solamente están encendidos los
componentes de circuito de encendido controlado de la sección de
RF, en el camino del bucle de retroceso desde el interruptor 110
hasta el amplificador 119. En el estado RF-Rx
Llamada 159, solamente está presente la señal de control de Rx;
así, solamente están encendidos los componentes de circuito de
encendido controlado de la sección RF de la parte 13 de recepción.
De forma similar, durante el estado RF-Tx Llamada
160, solamente está presente la señal de control Tx; de esta
manera, solamente están encendidos los componentes de circuito de
encendido controlado de la sección RF de la parte 12 de
transmisión. De igual forma en la Tabla 2, no hay encendidos
componentes del circuito de encendido controlado en la sección 11 de
RF cuando la unidad de abonado está desocupada en los estados
RF-Desocupado Colgado y Descolgado 157 y 163,
respectivamente. Solamente los componentes del circuito de
encendido controlado de la sección 11 de RF de la parte 13 de
recepción están encendidos durante los estados
RF-Rx Colgado y Descolgado 156 y 161, y solamente
están encendidos los de la parte 12 de transmisión durante el estado
RF-Tx Descolgado 162.
Obsérvese en las Tablas 1 y 2 la correlación
entre la terminología de la Tabla y el nivel de consumo de energía
de funcionamiento de la lista de componentes del circuito de la
unidad de abonado. Para la sección 11 de RF, las señales de control
Rx, Tx y Bucle de Retroceso suministradas por el circuito 151 de
interfaz de la alimentación son utilizadas para indicar los niveles
relativos de consumo de energía en cada uno de los estados de
funcionamiento de la unidad de abonado, excepto para los estados
152, 158 y 163 en los que "desocupado" indica que todos los
componentes del circuito están apagados. Para otros componentes del
circuito de la unidad de abonado, "encendido" indica que el
componente de circuito está en su nivel de consumo de energía de su
función principal de tratamiento de la señal; y "apagado"
indica que el circuito está en un nivel de consumo de energía
inferior para otras funciones indicadas de la unidad de abonado,
incluso cuando el circuito pueda consumir algo de energía de la
alimentación. Aunque se indica que el timbre está encendido (es
decir, llamando) en los tres estados del bucle de función de
llamada de la figura 6, debe entenderse que las órdenes de la
estación
\vskip1.000000\baselineskip
\vskip1.000000\baselineskip
\vskip1.000000\baselineskip
(Tabla pasa a página
siguiente)
base están superpuestas al
funcionamiento del timbre, estableciendo estas órdenes una cierta
cadencia de llamada, tal como dos segundos de activación y 4
segundos de desactivación, para alertar al abonado.
Consecuentemente, durante la parte de activación de la cadencia, el
timbre está activado en todas las ventanas de tiempo de cada trama
TDMA del bucle de la función de llamada; y durante la parte de
desactivación de la cadencia, el timbre está desactivado (menor
nivel de consumo de energía) durante todas las ventanas de tiempo de
cada trama TDMA del bucle de la función de
llamada.
La sección 33 de FIR, la sección 34 de INT, la
sección 36 de DIF, y el FDAC 21 se encienden y apagan juntos. El
DDS 44 y el SDAC 45 también se encienden y se apagan juntos, y están
activados durante los 5 tiempos del funcionamiento y desactivados
durante el estado 152 de REPOSICIÓN y el estado 153 de BUCLE DE
RETROCESO.
El DSP 19 está activado, es decir, totalmente
encendido, en todos los estados excepto en el estado 157 de
RF-Desocupado Colgado cuando se ha puesto en estado
durmiente. En ese estado durmiente, consume energía suficiente para
retener la información del estado de funcionamiento de manera que
puede reanudar el proceso cuando se recibe una interrupción para
despertar, y esta es la mínima energía excepto cuando está
completamente apagado.
El DSP 19 podría estar durmiente también en
periodos de tiempo más cortos que los ilustrados en las tablas
anteriores. Por ejemplo, durante una llamada 16PSK, en la cual una
unidad de abonado transmite voz a la estación base durante la
ventana de tiempo 2 y recibe voz de la estación base en la ventana
de tiempo 0, el DSP 19 sintetiza (a veces llamada descodificación
RELP) la voz recibida durante la ventana 0 y parte de la ventana 1.
Una vez finalizada la síntesis de la voz, el DSP 19 podría ponerse
durmiente hasta el final de la ventana 1, despertando solamente
para transferir muestras PCM al CODEC 57 cada 125 microsegundos,
utilizando una interrupción (no ilustrada). De forma similar el DSP
19 podría estar durmiente durante alguna fracción de la ventana de
tiempo 3, tras haber terminado el análisis de la voz (a veces
llamado codificación RELP). Esta técnica de ahorro de energía podría
utilizarse en los estados 158 y 163 de la figura 6.
El CODEC 57 está en condiciones de baja energía
(es decir, inhabilitado o "apagado") durante todos los estados
excepto en los bucles de función Descolgado de la figura 6. El SLIC
56 está en condiciones de baja energía (es decir, inhabilitado o
"apagado") durante todos los estados excepto en los bucles de
la función de descolgar y en los momentos de transmisión y
recepción del bucle de llamada. Sin embargo, incluso durante su
estado inhabilitado del bucle de Colgado, el SLIC 56 supervisa el
estado de colgado/descolgado. El SLIC y el CODEC están apagados con
baja energía por medio de respectivas órdenes de apagado.
El timbre, es decir, el circuito 58 de llamada,
está apagado en todo momento excepto en los de activación de su
cadencia de llamada en los bucles de función de llamada de la figura
6; y cuando está desactivado está totalmente apagado.
Entre los componentes del circuito de memoria,
la RAM 39 está encendida y apagada en los mismos momentos que el
DSP; pero consume la máxima energía cuando está siendo realmente
accedida. La memoria FLASH 40 está encendida y apagada en los
mismos momentos que la RAM 39 excepto en el estado de
RF-Desocupado Llamada cuando la memoria FLASH está
apagada, y excepto durante los momentos (no indicados en las Tablas)
en los que realiza funciones del tipo ROM. La memoria FLASH 40 está
encendida para ser utilizada durante el estado de Reposición, ya que
es el repositorio para los datos necesarios para iniciar el
funcionamiento de la unidad de abonado cuando se pone en servicio o
en el caso de que alguna avería haga necesario reiniciar la unidad a
partir de parámetros conocidos. La memoria FLASH 40 es alrededor de
cuatro veces mayor que la RAM 39; y es alrededor de la tercera
parte en rapidez y consume algo menos de energía que la RAM 39. La
memoria FLASH es utilizada ventajosamente por el DSP 19 como RAM
para ejecutar segmentos de programa para la mayoría de las tareas de
control que no son críticas en el tiempo de una manera conocida en
la técnica. Un ejemplo es el bucle de control del abonado que
utiliza la FLASH RAM para ejecutar una rutina de control de estado
para sincronizar el proceso de tareas, permitiendo así que la
unidad de abonado se desplace de un estado a otro como se muestra en
la figura 6. Durante esta ejecución, (no ilustrada en las tablas),
la memoria rápida RAM 39 está efectivamente apagada, ya que es
raramente accedida para grabar datos; mientras tanto, la FLASH RAM
más lenta y de menor consumo de energía es utilizada en su lugar.
El circuito DSP particular previamente identificado para su
utilización como DSP 19, tiene un generador programable de estados
de espera que permite el uso de memoria más lenta o más rápida en
distintos lugares de memoria, como se describe en la patente de
Critchlow.
La figura 7 muestra el circuito 37 de lógica
FIFO de la figura 1A con algo más de detalle para ilustrar la
inyección de una orden de consumo de energía en dirección inversa
del circuito bidireccional 29 al ADC 22. Como se ha observado
anteriormente, ese ADC es, ventajosamente, un chip de circuitos
disponible comercialmente que incluye una función interna de
apagado controlable y está adaptado para recibir algunas de sus
órdenes de control por medio de su puerto de salida digital.
Además, los circuitos de la figura 7 realizan ciertas otras
funciones para aligerar las cargas del proceso en el DSP 19 y
reducir así su tiempo de proceso de manera que pueda apagarse
pronto él mismo en las ventanas de tiempo de desocupación para
ahorrar energía.
El ADC 22 produce una salida binaria descentrada
de m bits; pero el DSP 19 requiere un formato de palabras de
complemento a 2 de n bits para el proceso. En la figura 7 se
consigue la transición entre los dos formatos de palabras, siendo m
ilustrativamente diez y siendo n ilustrativamente dieciséis. La
salida binaria descentrada de 10 bits desde el ADC 22 al circuito
29 tiene invertido o no su bit de signo en una puerta
o-exclusiva (EX OR) 166 como respuesta al estado
binario del bit más significativo (MSB) de un registrador 167 de
descentramiento de CC que mantiene cargado un valor de corrección
del descentramiento de 11 bits bajo control de programa desde el
DSP 19. Los diez bits restantes del registrador 167 son combinados
aditivamente con los bits de datos por medio de un sumador 168 para
formar palabras de complemento a 2. Grupos de cuatro palabras de las
palabras de la suma, es decir, datos de descentramiento corregido y
con complemento a 2, procedentes del sumador 168 son mezclados a
través de un interruptor 169 de desmultiplexación a uno u otro de
dos registradores 170 y 171 de desplazamiento de palabras múltiples
que se hacen funcionar como una memoria intermedia alternativa para
el flujo de datos hacia el DSP 19, cargando el registrador 170 al
tiempo que se vacía el registrador 171 y viceversa. Un interruptor
172 de multiplexación selecciona un grupo de palabras registrado
para su aplicación a una red 173 de puerta de desplazamiento y
extensión del signo. Una señal de marca estroboscópica de lectura
en un conductor 176 inicia la lectura de una nueva muestra ADC para
ser procesada por el DSP 19, y esa señal es acoplada a través de un
circuito 177 de control de mezclado para controlar el interruptor
169 y, a través de un inversor 178, al interruptor 172.
El circuito 177 proporciona también una salida
en el circuito 179 a los registradores FIFO para habilitar la
lectura de palabras desde uno de los registradores 170 o 171 y
escalonar las palabras restantes de ese registrador a través de él
de manera consecuente. La salida de la memoria intermedia FIFO es
desplazada y ampliada con el signo en la red de puertas 173 para
convertir los datos de 10 bits en formato de 16 bits utilizado para
el proceso en el DSP 19. El bit más significativo de los diez bits
de datos es aplicado a través de cuatro puertas de un subconjunto
186 de la red 173 para obtener una réplica de los mismos como los
cuatro bits más significativos de la palabra de 16 bits leída por
el DSP. Los diez bits de la muestra ADC están acoplados también a
través de respectivas puertas independientes, representadas
esquemáticamente como una sola puerta 187, para convertirse en los
diez siguientes bits menos significativos de la palabra de 16 bits
leída por el DSP. Los dos bits menos significativos de la palabra
DSP de 16 bits son forzados al valor cero por entradas puestas a
tierra en las dos puertas de un subconjunto de puertas 188. Una
señal con marca estroboscópica leída en el DSP en el circuito 180
procedente del circuito de control 177 habilita también a las
puertas 186-188 para acoplar datos en el bus 42 del
DSP de la figura 1. La señal de salida disponible es acoplada en un
conductor 181 desde el circuito 177 para señalizar al DSP 19 sobre
cuando hay disponible un nuevo grupo de palabras de datos para ser
leídas. La señal del conductor 176 es utilizada también, junto con
las señales de los conductores 182 y 183, a través del circuito 30,
para controlar el funcionamiento del ADC 22.
El ADC 22 está encendido para el funcionamiento
del bucle de retroceso y durante una ventana de tiempo de
recepción. Así, recibe una orden de encendido al final de la
operación de reposición y al final de la ventana de tiempo anterior
a la ventana de tiempo de recepción, y recibe una orden de apagado
al final del funcionamiento del bucle de retroceso y al inicio de
la ventana de tiempo que sigue a una ventana de tiempo de recepción.
Una palabra de órdenes de múltiples bits para el ADC 22, acoplada
desde el DSP 19 a través de circuitos lógicos de control 32 y de la
conexión 43, es cargada en un registrador 189 en respuesta a una
señal de grabación en el DSP sobre un conductor 190 de entrada
independiente durante una operación en una ventana de tiempo
desocupada de la unidad 10 de abonado. La palabra de órdenes está
dirigida a diversos aspectos del funcionamiento del ADC 22, pero
los bits que dirigen el control del consumo de energía son aquí de
interés primordial. La salida MSB del registrador es acoplada a
través de un inversor 191 y una puerta AND 192. Al final de una
ventana de tiempo desocupada que precede a una ventana de tiempo de
recepción, una señal del procesador sobre el conductor 183 activa
la puerta 192; y su salida activa una puerta 193 para acoplar la
palabra de órdenes del registrador 189 al circuito bidireccional
29, que está desocupado en ese momento. Los bits de control de
energía de la orden hacen que se encienda el ADC 22. Una operación
similar al inicio de una ventana de tiempo desocupada que sigue a
una ventana de tiempo de recepción hace que se apague el ADC 22. De
igual manera, operaciones similares al inicio y al final del
funcionamiento del bucle de retroceso controlan el encendido y
apagado en esos momentos, respectivamente. Una señal de reposición
del encendido es aplicada al conductor 196 para limpiar el registro
189 y prepararlo para el funcionamiento normal.
La figura 8 ilustra la lógica de selección de la
señal de reloj que es parte de los circuitos 32 de lógica de
control de la figura 1A. La lógica de selección del reloj se utiliza
para activar y desactivar las señales de reloj para varios
componentes del circuito de la unidad 10 de abonado para controlar
su consumo de energía. Durante la desocupación, por ejemplo durante
los estados 163 y 158 de RF-Desocupado Colgado y de
Llamada y en el estado 157 de RF-Desocupado Colgado
de la figura 6, cuando muchos de los componentes del circuito de la
unidad 10 de abonado están apagados, los circuitos de sincronismo de
la lógica de control 32 mantienen el sincronismo de tramas,
ventanas y bits. Dos de esos controles de la señal de reloj
relevantes para la presente invención están ilustrados en la figura
8.
Una señal de reposición en el conductor 195 hace
una reposición del registrador 197 para encenderlo. Un bit de
dirección CLK_CTR_N procedente del descodificador de direcciones (no
ilustrado) en los circuitos 32, actualiza el registrador 197 con
una palabra de datos del circuito 194 desde el bus 42. La palabra
controla los estados de la señal del reloj de salida mediante el
control de la utilización de una versión dividida en frecuencia de
una señal de reloj recibida sobre el conductor 123 desde la lógica
16 de sincronismo y control de la figura 2. El registrador 197
tiene ilustrativamente una capacidad de 7 bits, siendo los bits
Q2-Q5 de interés para la presente descripción.
Una señal de reloj (por ejemplo de 43,53 MHz) es
suministrada sobre el conductor 123 desde la lógica de control 16
de la figura 2. Ese conductor se extiende a una entrada de cada uno
de dos multiplexores 198 y 199. Cada multiplexor está controlado
por los estados de señal binarios de las señales en una pareja de
conductores de control procedentes de la salida del registrador
197. Las combinaciones de la señal de control que seleccionan cada
entrada de multiplexor están marcadas en el multiplexor contiguo a
tal entrada. Cada uno de los multiplexores 198 y 199 tiene también
dos entradas adicionales conectadas a la tierra del circuito
eléctrico. El conductor 123 está conectado también, a través de un
circuito 200 divisor-entre-2 a otra
entrada de cada uno de los multiplexores 198 y 199.
Una pareja 201 de conductores conecta los bits
Q2 y Q3 del registrador 197 al multiplexor 198 que proporciona
señales de reloj a las secciones 33 de FIR y 34 de INT del DDF ASIC
20. Si esos dos bits son 00 o bien 01, se proporciona una tierra
(no el reloj); y las secciones 33 de FIR y 34 de INT son apagadas
como se ha descrito anteriormente. Si esos dos bits son 10, se
suministra el reloj de la sección FIR a la frecuencia del reloj del
conductor 123 para encender la sección 33 de FIR y la sección 34 de
INT, y si los dos bits son 11, se suministra el reloj de FIR a la
frecuencia inferior, es decir, dividida entre dos, de la frecuencia
del reloj del divisor 200. En el último caso, el FIR y el INT están
encendidos solamente a solo la mitad de la frecuencia de reloj, de
manera que funcionan con un consumo de energía significativamente
inferior mientras funcionan. La disponibilidad del reloj de baja
frecuencia para la selección por programa es una flexibilidad
ventajosa, ya que el funcionamiento en algunos países no requiere
la frecuencia de reloj más alta para estos componentes del
circuito.
De forma similar, los bits Q4 y Q5 del
registrador 197 están conectados al multiplexor de control 199 para
hacer que se apague el reloj de la sección 36 de DIF del DDF ASIC
20, o bien que se encienda con la frecuencia máxima, o bien que se
encienda a frecuencia mitad para controlar el funcionamiento de la
sección DIF así como para controlar con ello su nivel de consumo de
energía.
La figura 9 ilustra una forma de la parte de
temporizador en modo desocupado y del despertador de los circuitos
lógicos 32 de la figura 1A. Este circuito coopera con el DSP 19
produciendo la expiración de un intervalo predeterminado durante el
cual el DSP puede "dormir" en su modo de funcionamiento
apagado. Se ha remarcado anteriormente que el DSP 19 es un
procesador de señales digital programable disponible comercialmente,
que incluye un modo interno de apagado en el cual entra cuando se
ejecuta una instrucción de Desocupación, por ejemplo al inicio del
estado 157 de RF-Desocupado Colgado de la figura 6,
cuando la unidad de abonado estará en estado desocupado durante al
menos tres ventanas de tiempo sucesivas. En ese momento, el programa
DSP envía un mensaje de aviso a los circuitos 32 de la lógica de
control por medio del bus de datos 42 que va a pasar a estado
durmiente, y el mensaje incluye una palabra de datos con la longitud
del estado durmiente y una señal de grabación con marca
estroboscópica. En el modo durmiente o desocupado, el DSP 19 es
capaz de mantener, por ejemplo en la RAM 39, su información del
punto de funcionamiento del programa necesaria para reiniciarse y
responder a una interrupción para despertar.
El mensaje de aviso es aplicado sobre un
circuito 240 de bits en paralelo a un registrador 202 de longitud
igual al estado durmiente, junto con la señal de escritura con marca
estroboscópica antes mencionada en el conductor 241 para habilitar
al registrador para que cargue la palabra del mensaje. Esa señal de
habilitación inicia también el funcionamiento de una serie de
circuitos biestables (es decir, flip-flops) 203,
206, 207 y 208 del tipo D, que cooperan con las puertas AND 209,
210 y 211, para habilitar al contador 212 de longitud igual al
estado durmiente para que cargue el registrador del registrador 202
y cuente hacia arriba desde ese valor. El contador 212 es accionado
a una frecuencia de reloj alta (ilustrativamente 3,2 MHz) para
conferir al DSP un control de alta resolución de la duración de su
intervalo durmiente. Un circuito 204 suministra la señal de reloj
al contador 212 y a otros componentes del circuito que tengan una
entrada clk3_2. Los circuitos biestables antes mencionados y las
puertas asociadas sincronizan el inicio de ese recuento para
comenzar en el primer impulso del reloj de 3,2 MHz tras un impulso
de reloj de recepción de 16 kHz, o de selección, sobre el conductor
242 que sigue a la carga de la palabra de longitud igual al estado
durmiente y a la señal de
inicio-de-ventana-de-tiempo
sobre el conductor 247. Cuando se consigue un estado de recuento
completo, la salida del terminal de recuento del contador dispara
un biestable 213 de tipo D; y su salida invertida es acoplada a
través de una puerta OR 216 a una entrada de una puerta AND 217. La
salida invertida del biestable 213 es acoplada también hacia atrás
para activar la puerta AND 211, que había sido habilitada por una
señal de reposición de encendido en el conductor 222 de un
registrador ASIC controlado por el DSP, para hacer una reposición de
los biestables 203, 206, 207 y 208.
Antes de entrar en su modo durmiente, el DSP 19
proporciona también una señal para habilitar la carga en un
conductor 243 y una palabra de 3 bits en los circuitos 244 y 245
para un registrador 218 de control de interrupción de 3 bits. Esa
palabra y dos puertas OR 216 y 219 y la puerta AND 217, cooperan
para seleccionar una o más o ninguna de las interrupciones del
temporizador para despertar y la interrupción de estado de colgado o
descolgado. La información representada por los tres bits del
registrador 218 incluye una habilitación para la interrupción de
despertar (ENA_WAKEP_NMI_N), una habilitación para la interrupción
de detección de descolgado (ENA_OOF_HOOK_NMI_N) y un bit que
determina si ha de invertirse o no la señal de estado de colgado o
descolgado en un conductor 224 desde el conductor de salida 69 del
SLIC a través del DSP ASIC 20, por ejemplo, cuando el DSP está
durmiente. Esa capacidad de inversión permite el uso de salidas
invertidas o no invertidas del SLIC para una flexibilidad en la
capacidad de utilización de diferentes circuitos SLIC, y ofrece
también la flexibilidad de ser capaz de generar una interrupción
del estado de colgado o descolgado como respuesta a una condición de
descolgado o de colgado del teléfono del abonado. La señal de
habilitación de la interrupción para despertar es acoplada a través
de la puerta OR 216 a la entrada anteriormente mencionada de la
puerta AND 217. La señal de habilitación de la interrupción de
descolgar es acoplada a través de una puerta OR 219 a otra entrada
de la puerta AND 217. La señal de estado de colgado o descolgado
del conductor 224 es aplicada a una entrada de una puerta EX OR 230
junto con el bit de control de inversión del registrador 218. Esa
señal de estado de colgado o descolgado es aplicada también
directamente como una salida del circuito de la figura 9, y desde
allí va directamente a un registrador de estado del DDF ASIC 20 que
es legible por el DSP 19. La salida de la puerta 230 es acoplada a
través de un circuito anti-rebote 221 directamente a
una conexión 225 de salida del circuito de la figura 9 y también a
través de una puerta OR 219 a la puerta 217. El circuito
anti-rebote 221 recibe en el conductor 236 una
señal de reloj que tiene un periodo (ilustrativamente 1,5 ms)
comparable al intervalo transitorio de rebote de la señal de la
puerta 220. La salida de la puerta 217 es una señal de interrupción
para despertar y es vuelta a aplicar al DSP 19 por medio del
circuito 52 de la figura 1. Una salida verdadera del biestable 207
es proporcionada como un indicador de estado durmiente en el
conductor 246 que está disponible para su lectura por el DSP 19
para informarse de si el contador 212 puede o no haber sido
habilitado para cargar la palabra de longitud igual al estado
durmiente. La señal de reposición del encendido antes mencionada en
el conductor 222 habilita a la puerta 211 y hace una reposición del
registrador 218, del contador 212 y del biestable 213.
La figura 10 es una parte de los circuitos 32 de
lógica de control y es un circuito para generar señales de alta y
baja frecuencia para controlar un circuito de llamada programable en
la figura 11 y para encender y apagar esas señales de alta y baja
frecuencia, según ordene la estación base, en los bucles de función
de llamada de la figura 6. Es decir, la estación base dirige el
momento en el que debe iniciarse la llamada; y dirige también la
cadencia de activación y desactivación de la llamada,
ilustrativamente la cadencia mencionada anteriormente de 2 segundos
de activación y 4 de desactivación. El DSP 19 dirige después a los
circuitos 32 de lógica de control para poner a nivel alto su señal
RINGENA en cada parte de la cadencia de 2 segundos de activación,
para controlar los componentes del circuito de la figura 10 como se
describirá a continuación.
Ilustrativamente, un registrador 231 de doce
bits recibe una señal de carga sobre el conductor 227 y un valor de
carga en un circuito 228 de 12 bits, ambos desde el DSP 19. Cuando
se habilita un contador 234 de 12 bits, mediante la realimentación
de su salida a una entrada de carga y por una entrada de
habilitación desde el circuito 249 de
división-entre-32, toma muestras de
la salida de valores del registrador 231. El valor del registrador
231 determina en parte la frecuencia final deseada de la llamada.
Ese valor se determina ilustrativamente como sigue:
Valor de carga
= 4096 -
n,
donde n = 2500/(2*frecuencia de
llamada).
\newpage
Por ejemplo, para generar una frecuencia de
llamada de 20 Hz:
n = 2500/(2*20)
=
62,5
Valor de carga
= 4096 - 62,5 =
4033,5.
El contador 234, cuando está habilitado de esa
forma, cuenta hacia arriba desde el valor de carga. Las señales de
reloj, determinadas de una manera que será descrita más adelante,
activan tanto el contador 234 como el biestable 237 de tipo D que
toma muestras de la salida del recuento en el terminal del contador
en su entrada de datos. Un circuito 238 de
división-entre-dos divide la salida
del circuito biestable 237 para convertirla en la frecuencia de
llamada deseada. La salida del divisor 238 es aplicada a una entrada
de una puerta AND 239.
Una señal de reloj, con una frecuencia de
control alta seleccionable por programa en el DSP para el circuito
de llamada de la figura 11, es suministrada desde las señales de
reloj, obtenidas en los circuitos 32 de lógica de control de la
figura 1A, en un conductor 240. Esta señal de reloj tiene,
ventajosamente, una frecuencia de alrededor de tres órdenes de
magnitud más alta que la frecuencia de la señal de llamada en la
salida del divisor 238. En un ejemplo ilustrativo, la frecuencia
del reloj en el terminal 240 era 5 voltios a 80 kilohercios (kHz),
mientras que la salida de frecuencia de la señal de llamada del
divisor 238 era cinco voltios a 20 hercios aproximadamente.
La señal de reloj del conductor 240 es aplicada
al contador 234 de reloj, y es aplicada también a las entradas de
un circuito 249 de división-entre-32
y a una puerta AND 248. El contador 234 es habilitado para contar
1/32-avos del tiempo, es decir, a 2500 Hz, por la
salida del circuito 249 de
división-entre-32. El reloj de 80
kHz sincroniza también el biestable 237 para sincronizar la salida
de recuento del terminal del contador 234. Una señal RINGENA, desde
un registrador ASIC controlado por el DSP, habilita las puertas AND
248 y 239 de manera que cada puerta genera su respectiva salida de
80 kHz y 20 Hz en ráfagas que tienen lugar con la frecuencia de la
cadencia de llamada.
Así, la salida de la señal de llamada de baja
frecuencia de la puerta 239 tiene una frecuencia determinada por el
programa DSP como una función de los requisitos locales de donde la
unidad de abonado ha de ser instalada y de la frecuencia del reloj
aplicada al conductor 240.
La figura 11 ilustra el circuito 58 de llamada.
El propósito de este circuito es recibir dos señales de frecuencia
programable, una señal de control de llamada y una señal de
frecuencia de llamada, al nivel lógico de la señal (por ejemplo, 5
voltios) y desarrollar a partir de ellas una señal de llamada de CA
de tensión relativamente alta (por ejemplo, 100 voltios). Una señal
de control de llamada de alta frecuencia y baja tensión (por
ejemplo, 80 kHz y 5 voltios, procedente de la puerta 248 de la
figura 10) es acoplada a la entrada de un amplificador operacional
251 donde la energía de la señal es amplificada. El amplificador 251
consume sustancialmente más energía cuando está activado por la
señal de entrada de 80 kHz del conductor 70 que cuando esa señal es
generada por la puerta mediante la habilitación de la señal RINGENA
de la figura 10. La salida del amplificador es acoplada en CA a
través del condensador 252, como una señal bipolar de baja tensión,
a un terminal del devanado primario de un transformador elevador
253 de alta frecuencia que tiene su otro terminal puesto a tierra.
El uso de una señal de alta frecuencia y del transformador conlleva
una huella convenientemente pequeña para el circuito de llamada. El
transformador 253 eleva ventajosamente la señal en amplitud por un
factor de alrededor de veinte, y la tensión del devanado secundario
se superpone a una tensión negativa de la fuente 256, tal como el
nivel de -48 voltios de la salida de los convertidores 9. Un
terminal del devanado secundario está conectado a ese punto de -48
voltios; y el otro está conectado a los diodos rectificadores
independientes de polos opuestos 257 y 258. Los diodos están
acoplados independientemente por medio de uno de los dos
interruptores de diodos fotoconductores, un interruptor 259
normalmente abierto y un interruptor 260 normalmente cerrado,
respectivamente, al conductor de llamada (resistencia 63 de la
figura 1A) y después al teléfono del abonado. Los diodos emisores
de luz de los interruptores 259 y 260 están conectados
independientemente en serie con una resistencia 261 y a un camino
colector-emisor de un transistor PNP 262, entre una
fuente de tensión positiva 263 y tierra. La señal de llamada de la
puerta 239 de la figura 10 es aplicada a través de una resistencia
266 a través de la unión base-emisor del transistor
262. Cuando la señal de llamada está en su nivel bajo, el
transistor 262 no conduce, el interruptor 260 está en su estado
normal cerrado y el diodo 258 conduce. Cuando la señal de llamada
está en su nivel alto, el transistor 262 conduce, el interruptor 259
es iluminado y cierra, el interruptor 260 es iluminado y abre y el
diodo 257 conduce.
Un condensador 268 está conectado entre la
fuente de tensión negativa 256 y el conductor de llamada para servir
como un filtro de alisado paso bajo, de manera que la componente de
frecuencia de 80 kHz vuelve a hacer un puente con el transformador
253. Una resistencia 267 está conectada para servir como resistencia
de fuga para el condensador. Como el conductor de la punta del
bucle de abonado de la figura 1A está puesto a tierra, aparece en
el bucle de abonado una señal de llamada esencialmente rectangular
con la frecuencia en la cual el transistor 262 es conmutado por la
señal de llamada de la figura 10, y con la amplitud establecida por
el amplificador 251 y el transformador 253. En un modo de
realización, una señal de 80kHz y 5 voltios, aplicada al
amplificador 251 y una señal de 20 Hz y 5 voltios aplicada al
transistor 262, produjeron una señal de llamada de CA de 20 Hz y 100
voltios en el bucle que incluía el conductor de Llamada de la figura
11.
\newpage
La frecuencia de salida de la señal de llamada
es programable ya que se puede cambiar mediante el cambio del valor
de carga suministrado desde el DSP 19 de la figura 1B al registrador
231 de la figura 10. La cadencia de llamada sigue a cualquiera que
sea el formato programado en la señal RINGENA de la figura 10. La
frecuencia de la señal de control de llamada solo necesita ser
suficientemente alta para un funcionamiento eficiente del
transformador 253 de alta frecuencia. Como la señal de control de
llamada es activada y desactivada por la señal RINGENA, como se ha
descrito en relación con la figura 10, el amplificador 251 es
apagado durante cada parte de desactivación de la candencia de
llamada en virtud de la ausencia de una señal de entrada en ese
intervalo.
Se ha descrito un sistema y un método para
conservar la energía de funcionamiento de una unidad de abonado
para proporcionar una comunicación a través de un radioenlace entre
un teléfono de abonado y una estación base que está acoplada
ventajosamente a la red telefónica pública conmutada. La
conservación se consigue de varias maneras, siendo una la
definición, para cada ventana de tiempo de una trama TDMA en cada
estado de funcionamiento de la unidad de abonado, de los
componentes seleccionados del circuito de la unidad de abonado que
no son necesarios para el tratamiento de la señal en esa ventana de
tiempo y apagando esos componentes del circuito durante cada vez
que tiene lugar esa ventana de tiempo y estado de funcionamiento. El
apagado se consigue de varias formas, incluyendo el encendido y
apagado real de la fuente de la alimentación del circuito o, para
los componentes CMOS del circuito, controlando su alimentación de
reloj o su alimentación de la señal de entrada, o eliminando una
señal de selección de componentes del circuito, o reduciendo la
señal de entrada a un componente del circuito que consume una
energía sustancial cuando su nivel de señal de entrada es alto.
Además, funciones de funcionamiento seleccionadas que son realizadas
por componentes del circuito que consumen una energía relativamente
alta son conmutadas a componentes del circuito de consumo de energía
relativamente bajo para permitir que los componentes del circuito
que consumen una energía alta tengan una mayor oportunidad de ser
apagados.
Aunque la invención ha sido representada en
términos de un modo de realización ilustrativo particular, para los
expertos en la técnica serán evidentes otros modos de realización y
modificaciones.
Claims (10)
1. Un aparato en un sistema de comunicaciones
por ventanas de tiempo, para generar una señal de llamada que tiene
una frecuencia deseada, en el que las posiciones de las ventanas de
tiempo de un estado lógico proporcionan una indicación de estado de
llamada lógica, estando caracterizado dicho aparato por:
un circuito lógico (32) de control para recibir
la indicación de estado de llamada lógica y
proporcionar una señal de llamada lógica
(RINGENA); y
un circuito lógico digital (32, 58), que
responde a la señal de llamada para proporcionar una salida de
frecuencia deseada, incluyendo el circuito lógico digital:
- medios (231, 234), que incluyen un contador (234), para recibir un valor digital correspondiente a dicha frecuencia deseada y, como respuesta a ello, para generar una señal de frecuencia de llamada que tiene una frecuencia correspondiente a dicha frecuencia deseada de dicha señal de llamada, donde dicha señal de frecuencia de llamada se genera mediante la cuenta en dicho contador a partir de dicho valor digital, y la cuenta hasta un valor predeterminado;
- medios (248) para generar una señal de control de llamada para indicar una cadencia de dicha señal de llamada; y
- medios (58) para generar dicha señal de llamada basándose en dicha señal de frecuencia de llamada y para hacer ciclos de activación y desactivación de dicha señal de llamada basándose en dicha señal de control de llamada.
2. El aparato de la reivindicación 1,
caracterizado además por medios para aplicar una señal de
reloj para:
a) activar dicho contador y b) muestrear una
señal de salida generada por dicho contador.
3. El aparato de la reivindicación 1,
caracterizado además por generar un valor de una pluralidad
de valores de señales de llamada y para transmitir dicho valor de
dicha pluralidad de valores de señales de llamada a dichos medios
para generar dicha señal de frecuencia de llamada como dicho valor
digital, donde cada uno de dichos valores de la señal de llamada
corresponde a una respectiva frecuencia de una pluralidad de
frecuencias de dicha señal de llamada, y donde cualquiera de dicha
pluralidad de frecuencias es dicha frecuencia deseada.
4. El aparato de la reivindicación 1, en el que
dichos medios (252, 253, 262) para generar dicha señal de llamada,
generan dicha señal de llamada con una tensión superior que las
respectivas tensiones de dicha señal de frecuencia de llamada y
dicha señal de control de llamada.
5. El aparato de la reivindicación 1,
caracterizado además por medios (258, 259) para rectificar
dicha señal de frecuencia de llamada y para muestrear dicha señal de
frecuencia de llamada rectificada basándose en dicha señal de
control de llamada, para generar dicha señal de llamada.
6. El aparato de la reivindicación 1, en el que
dicha señal de frecuencia de llamada incluye una pluralidad de
impulsos de salida, separados cada uno de ellos por un cruce por
cero de la frecuencia de llamada, caracterizado además por
medios para seleccionar partes de cada uno de dichos impulsos de
salida contiguos a cada cruce por cero de la frecuencia de llamada,
para generar dicha señal de llamada con al menos tres niveles de
señal.
7. El aparato de la reivindicación 1, en el que
dichos medios de generación de la señal de llamada comprenden:
- medios (251) para amplificar una señal de reloj; y
- medios (37), que responden a dicha señal de frecuencia de llamada por ciclos, para muestrear dicha señal de reloj amplificada y generar dicha señal de llamada.
8. El aparato de la reivindicación 7,
caracterizado además por:
- medios (239, 248) para acoplar selectivamente dicha señal de reloj a dichos medios amplificadores, solamente durante partes de dicha cadencia; y
- medios (262) para acoplar selectivamente, como respuesta a dicha señal de control de llamada, dicha señal de frecuencia de llamada a dichos medios de muestreo para generar dicha señal de frecuencia de llamada por ciclos.
9. El aparato de la reivindicación 1,
caracterizado además por medios (259, 260) de iluminación que
responden a dicha señal de control de llamada.
10. El aparato de la reivindicación 1,
caracterizado además por al menos un diodo emisor de luz
(259, 260) que responde a dicha señal de control de llamada.
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US27847194A | 1994-07-21 | 1994-07-21 | |
| US278471 | 1994-07-21 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| ES2198229T1 ES2198229T1 (es) | 2004-02-01 |
| ES2198229T3 true ES2198229T3 (es) | 2007-11-01 |
Family
ID=23065096
Family Applications (7)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| ES03006491T Expired - Lifetime ES2198229T3 (es) | 1994-07-21 | 1995-07-17 | Generador de señal de llamada. |
| ES00120212T Expired - Lifetime ES2301463T3 (es) | 1994-07-21 | 1995-07-17 | Metodo y aparato de control del consumo de energia para una unidad de abonado de un sistema de comunicacion. |
| ES00120214T Expired - Lifetime ES2208199T3 (es) | 1994-07-21 | 1995-07-17 | Generador de señal de llamada. |
| ES00120211T Expired - Lifetime ES2255474T3 (es) | 1994-07-21 | 1995-07-17 | Metodo y aparato de control del consumo de energia de una unidad de abonado de un sistema de comunicaciones. |
| ES95927208T Expired - Lifetime ES2182910T3 (es) | 1994-07-21 | 1995-07-17 | Metodo y aparato de control del consumo de energia de una unidad de abonado de un sistema de comunicaciones. |
| ES00120213T Expired - Lifetime ES2182751T3 (es) | 1994-07-21 | 1995-07-17 | Regulacion de la temperatura interna de un terminal de abonado. |
| ES00120210T Expired - Lifetime ES2263422T3 (es) | 1994-07-21 | 1995-07-17 | Metodo y aparato de control del consumo de energia de una unidad de abonado de un sistema de comunicaciones. |
Family Applications After (6)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| ES00120212T Expired - Lifetime ES2301463T3 (es) | 1994-07-21 | 1995-07-17 | Metodo y aparato de control del consumo de energia para una unidad de abonado de un sistema de comunicacion. |
| ES00120214T Expired - Lifetime ES2208199T3 (es) | 1994-07-21 | 1995-07-17 | Generador de señal de llamada. |
| ES00120211T Expired - Lifetime ES2255474T3 (es) | 1994-07-21 | 1995-07-17 | Metodo y aparato de control del consumo de energia de una unidad de abonado de un sistema de comunicaciones. |
| ES95927208T Expired - Lifetime ES2182910T3 (es) | 1994-07-21 | 1995-07-17 | Metodo y aparato de control del consumo de energia de una unidad de abonado de un sistema de comunicaciones. |
| ES00120213T Expired - Lifetime ES2182751T3 (es) | 1994-07-21 | 1995-07-17 | Regulacion de la temperatura interna de un terminal de abonado. |
| ES00120210T Expired - Lifetime ES2263422T3 (es) | 1994-07-21 | 1995-07-17 | Metodo y aparato de control del consumo de energia de una unidad de abonado de un sistema de comunicaciones. |
Country Status (12)
| Country | Link |
|---|---|
| US (1) | US5666355A (es) |
| EP (10) | EP1796274B1 (es) |
| JP (5) | JP3130049B2 (es) |
| KR (1) | KR100346503B1 (es) |
| AT (9) | ATE253785T1 (es) |
| AU (1) | AU3130595A (es) |
| DE (10) | DE69528369T2 (es) |
| DK (7) | DK1096692T3 (es) |
| ES (7) | ES2198229T3 (es) |
| FI (8) | FI115580B (es) |
| PT (2) | PT775388E (es) |
| WO (1) | WO1996003811A1 (es) |
Families Citing this family (90)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| GB2307072B (en) | 1994-06-10 | 1998-05-13 | Advanced Risc Mach Ltd | Interoperability with multiple instruction sets |
| US6243399B1 (en) * | 1994-07-21 | 2001-06-05 | Interdigital Technology Corporation | Ring signal generator |
| US6775531B1 (en) * | 1994-07-21 | 2004-08-10 | Interdigital Technology Corporation | Subscriber terminal temperature regulation |
| US5909488A (en) * | 1995-08-22 | 1999-06-01 | Canon Kabushiki Kaisha | Communication apparatus having a non-ringing call receiving mode and an energy-saving stand-by mode |
| JP3463433B2 (ja) * | 1995-11-07 | 2003-11-05 | 株式会社デンソー | 多重通信システム |
| US7590083B2 (en) | 1995-12-07 | 2009-09-15 | Transcore Link Logistics Corp. | Wireless packet data distributed communications system |
| US5721774A (en) * | 1995-12-15 | 1998-02-24 | Lucent Technologies Inc. | Longitudinally balanced, dual voltage line-feed circuit |
| DE19608776C2 (de) * | 1996-03-07 | 2003-03-20 | Atmel Germany Gmbh | Integrierte Schaltungsanordnung mit einer mit einem Datenbus verbundenen Buslogikeinheit |
| US5995851A (en) * | 1996-03-13 | 1999-11-30 | Lim; Jae-Bong | Outdoor receiver system of a mobile communication base station |
| JP2877195B2 (ja) * | 1996-03-19 | 1999-03-31 | 日本電気株式会社 | ディジタル携帯無線端末装置及びそのバックライト駆動方法 |
| EP0800282B1 (en) * | 1996-04-02 | 2005-06-29 | Nec Corporation | Wireless communication equipment for remote station |
| US6205343B1 (en) * | 1996-05-28 | 2001-03-20 | Motorola, Inc. | Peak current reduction in a cordless telephone handset |
| EP0927466B1 (de) * | 1996-09-18 | 2000-03-01 | Siemens Aktiengesellschaft | Verfahren und schaltungsanordnung zur spannungsversorgung in elektrischen funktionseinheiten |
| US6041241A (en) * | 1997-03-03 | 2000-03-21 | Motorola, Inc. | Apparatus and method for balancing power savings and call set up time in a wireless communication device |
| JPH10336711A (ja) * | 1997-03-31 | 1998-12-18 | Fujitsu Ltd | アナログ・ディジタル統合加入者回路 |
| US6249526B1 (en) * | 1997-06-30 | 2001-06-19 | Intel Corporation | Versatile time division multiple access slot assignment unit |
| JP3272273B2 (ja) * | 1997-07-07 | 2002-04-08 | 松下電器産業株式会社 | 間欠受信装置 |
| US6049724A (en) * | 1997-07-14 | 2000-04-11 | Conexant Systems, Inc. | Ultra-clean voltage power supply generator |
| DE19733530C2 (de) * | 1997-08-02 | 2003-10-09 | Philips Intellectual Property | Mobilfunkgerät |
| JP3119605B2 (ja) * | 1997-10-28 | 2000-12-25 | 埼玉日本電気株式会社 | 無線基地局 |
| KR100241780B1 (ko) | 1997-12-16 | 2000-02-01 | 윤종용 | 무선 통신 단말기의 전원 절약 장치 |
| US6539484B1 (en) * | 1997-12-18 | 2003-03-25 | Intel Corporation | Configurable power distribution circuit |
| ES2242375T3 (es) * | 1998-02-20 | 2005-11-01 | Koninklijke Philips Electronics N.V. | Metodo de reduccion del consumo de energia en un sistema de radio movil digital, y estacion movil de radio. |
| TW411690B (en) * | 1998-02-20 | 2000-11-11 | Koninkl Philips Electronics Nv | A power consumption reduction method in a digital mobile radio system and a mobile radio station |
| TW428388B (en) * | 1998-02-20 | 2001-04-01 | Koninkl Philips Electronics Nv | A power consumption reduction method in a digital mobile radio system and a mobile radio station |
| KR100264897B1 (ko) * | 1998-03-05 | 2000-09-01 | 윤종용 | 이동통신 단말기의 전원공급방법 및 장치 |
| JP2000066759A (ja) * | 1998-08-17 | 2000-03-03 | Oki Electric Ind Co Ltd | クロック制御回路 |
| US6223047B1 (en) | 1998-08-26 | 2001-04-24 | Telefonaktiebolaget Lm Ericsson (Publ) | Extended sleep mode method and apparatus |
| US6744888B1 (en) * | 1998-11-16 | 2004-06-01 | Agere Systems Inc. | Line interface circuit with event detection signaling |
| TW502521B (en) * | 1999-04-07 | 2002-09-11 | Koninkl Philips Electronics Nv | Arrangement comprising electronic devices exchanging information |
| KR100605978B1 (ko) * | 1999-05-29 | 2006-07-28 | 삼성전자주식회사 | 부호분할다중접속 이동통신시스템의 불연속 전송모드에서 연속적인 외부순환 전력제어를 위한 송수신 장치 및 방법 |
| US6473864B1 (en) * | 1999-07-29 | 2002-10-29 | Picoturbo, Inc. | Method and system for providing power management to a processing system |
| JP4256546B2 (ja) * | 1999-08-24 | 2009-04-22 | パナソニック株式会社 | ストリーム多重分離装置 |
| US6311081B1 (en) * | 1999-09-15 | 2001-10-30 | Ericsson Inc. | Low power operation in a radiotelephone |
| JP2001136068A (ja) * | 1999-11-08 | 2001-05-18 | Matsushita Electric Ind Co Ltd | 電流加算型d/a変換器 |
| US6330234B1 (en) * | 2000-04-27 | 2001-12-11 | Peter A. Tomasi | Method and apparatus for reducing current consumption |
| DE10027869C2 (de) * | 2000-06-06 | 2003-03-06 | Fraunhofer Ges Forschung | Sende/Empfangsschaltung |
| KR20020014534A (ko) * | 2000-08-18 | 2002-02-25 | 박종섭 | 저전력 오디오 프로세서 |
| KR100475378B1 (ko) * | 2000-10-17 | 2005-03-10 | 엘지전자 주식회사 | 전화기 가입자 보드의 링 릴레이 제어 장치 |
| US6956943B1 (en) * | 2000-11-30 | 2005-10-18 | Sprint Communications Company L.P. | Method and apparatus for minimizing the telephony ring voltage power supply requirements of an integrated services hub |
| US6813505B2 (en) * | 2001-01-05 | 2004-11-02 | Skyworks Solutions, Inc. | Efficient and flexible communication device and system with base-to-base communication |
| US6996165B2 (en) * | 2001-01-26 | 2006-02-07 | U.S. Monolithics, L.L.C. | Single oscillator transceiver frequency plan |
| US8116358B2 (en) * | 2001-01-26 | 2012-02-14 | Viasat, Inc. | Single oscillator transceiver |
| JP3819242B2 (ja) | 2001-02-09 | 2006-09-06 | 株式会社日立製作所 | 断続信号を扱う無線通信装置 |
| FR2822333B1 (fr) * | 2001-03-15 | 2003-07-04 | Cit Alcatel | Procede de configuration de parametres pour une transmission par paquets de donnees |
| US6586963B2 (en) * | 2001-03-26 | 2003-07-01 | Samsung Electronics Co., Ltd. | Integrated circuit devices having power control logic that inhibits internal leakage current loss during sleep mode operation and method of operating same |
| US7283794B2 (en) * | 2001-03-30 | 2007-10-16 | Skyworks Solutions, Inc. | Low voltage digital interface |
| FI20010760A0 (fi) * | 2001-04-11 | 2001-04-11 | Nokia Corp | Menetelmä radiotaajuisen (RF) signaalin vastaanottamiseksi ja RF-vastaanotin |
| JP2003115803A (ja) | 2001-10-09 | 2003-04-18 | Nec Corp | 発光装置及び通信システム |
| US6876635B2 (en) | 2001-11-05 | 2005-04-05 | Motorola, Inc. | Current reduction by receiver linearity adjustment in a communication device |
| US6747960B2 (en) | 2001-12-21 | 2004-06-08 | The Boeing Company | Closed loop power control for TDMA links |
| US7183857B2 (en) * | 2002-01-24 | 2007-02-27 | Maxim Integrated Products Inc. | Single supply direct drive amplifier |
| US7061327B2 (en) * | 2002-01-24 | 2006-06-13 | Maxim Integrated Products, Inc. | Single supply headphone driver/charge pump combination |
| US7564810B2 (en) | 2002-05-08 | 2009-07-21 | Microsoft Corporation | Method and system for managing power consumption of a network interface module in a wireless computing device |
| US7400912B2 (en) * | 2002-10-10 | 2008-07-15 | Symbol Technologies, Inc. | Wlan communications system |
| CN100423460C (zh) * | 2002-10-10 | 2008-10-01 | 讯宝科技公司 | 在无线局域网(wlan)中提供通信的方法和装置 |
| US6931267B2 (en) * | 2002-11-25 | 2005-08-16 | Broadcom Corporation | Bias filtering module including MOS capacitors |
| US8903348B2 (en) * | 2003-02-19 | 2014-12-02 | Csr Technology Inc. | Serial radio frequency to baseband interface with power control |
| JP3828892B2 (ja) * | 2003-03-19 | 2006-10-04 | 日本電波工業株式会社 | 高周波無線機 |
| CN1860682B (zh) * | 2003-11-11 | 2010-05-12 | 富士通微电子株式会社 | 半导体装置、无线终端装置和无线通信设备 |
| TWI373925B (en) * | 2004-02-10 | 2012-10-01 | Tridev Res L L C | Tunable resonant circuit, tunable voltage controlled oscillator circuit, tunable low noise amplifier circuit and method of tuning a resonant circuit |
| CN1954552A (zh) * | 2004-05-28 | 2007-04-25 | 诺基亚公司 | 网络系统 |
| JP4279766B2 (ja) * | 2004-10-19 | 2009-06-17 | 株式会社ルネサステクノロジ | レギュレータ内蔵送受信機を有する半導体装置およびモジュール |
| US7787411B2 (en) * | 2005-05-10 | 2010-08-31 | Microsoft Corporation | Gaming console wireless protocol for peripheral devices |
| US7509150B1 (en) | 2005-08-02 | 2009-03-24 | Itt Manufacturing Enterprises, Inc. | Reducing power consumption in a radio device by early receiver shut down |
| KR100644820B1 (ko) | 2005-10-24 | 2006-11-14 | 한국전자통신연구원 | 구동전압 제어 모듈 |
| US7933577B2 (en) * | 2005-11-29 | 2011-04-26 | Electronics And Telecommunications Research Institute | Method and apparatus for sharing portable terminal in CDMA system and mobile RFID system |
| US7668528B2 (en) * | 2006-03-31 | 2010-02-23 | Broadcom Corporation | Alternatively powered low power IC |
| US7672645B2 (en) | 2006-06-15 | 2010-03-02 | Bitwave Semiconductor, Inc. | Programmable transmitter architecture for non-constant and constant envelope modulation |
| TWI330951B (en) * | 2006-10-04 | 2010-09-21 | Via Tech Inc | Electronic apparatus |
| CN101114860B (zh) | 2007-08-17 | 2011-04-06 | 华为技术有限公司 | 一种控制功率放大的方法及装置 |
| CN101572572B (zh) * | 2008-04-29 | 2013-10-02 | 京信通信系统(中国)有限公司 | Tdma系统的功耗控制方法、功耗控制装置及中继单元 |
| US8189708B2 (en) * | 2008-08-08 | 2012-05-29 | The Boeing Company | System and method for accurate downlink power control of composite QPSK modulated signals |
| US20100080381A1 (en) * | 2008-09-30 | 2010-04-01 | Tesu Ion C | Method and Apparatus for Supplying DC Feed to a Subscriber Line |
| US20100080380A1 (en) * | 2008-09-30 | 2010-04-01 | Yan Zhou | Method and Apparatus for Supplying DC Feed to a Subscriber Line |
| US7777471B2 (en) | 2008-09-30 | 2010-08-17 | Telefonaktiebolaget Lm Ericsson (Publ) | Automated sleep sequence |
| WO2010054263A2 (en) * | 2008-11-07 | 2010-05-14 | Viasat, Inc. | Dual conversion transmitter with single local oscillator |
| US8000113B2 (en) * | 2009-04-07 | 2011-08-16 | Maxim Integrated Products, Inc. | Efficient power regulation for class-E amplifiers |
| US8537784B1 (en) | 2010-04-20 | 2013-09-17 | Sprint Communication Company L.P. | Increasing the rescan timer in a wireless communication device |
| US8892093B1 (en) | 2010-04-27 | 2014-11-18 | Sprint Communications Company, L.P. | Wireless communication system for increasing the rescan timer in a wireless communication device |
| US8593830B2 (en) | 2010-06-29 | 2013-11-26 | Maxim Integrated Products, Inc. | Reverse current limit protection for active clamp converters |
| US8711718B2 (en) * | 2010-07-04 | 2014-04-29 | Mediatek Inc. | Method and apparatus for reducing power consumption used in communication system having time slots |
| US8737987B1 (en) | 2011-02-23 | 2014-05-27 | Sprint Communications Company L.P. | Enhanced wireless device network rescan rate determination |
| JP6007513B2 (ja) * | 2011-03-03 | 2016-10-12 | 株式会社リコー | ファクシミリ制御装置 |
| US8406757B1 (en) | 2011-03-29 | 2013-03-26 | Sprint Communications Company L.P. | Wireless device network rescan rate determination based on wireless coverage availability |
| US20120295673A1 (en) * | 2011-05-17 | 2012-11-22 | Sang-Jung Yang | Wireless system and method for controlling wireless system |
| JP5282831B2 (ja) * | 2012-01-30 | 2013-09-04 | 富士通株式会社 | 無線通信装置及び電力増幅器制御方法 |
| US11012945B2 (en) * | 2017-09-29 | 2021-05-18 | Apple Inc. | Devices and methods for power allocation |
| US11751126B2 (en) | 2020-11-20 | 2023-09-05 | Qualcomm Incorporated | Batch-wise frequency scanning |
| CN112666860A (zh) * | 2020-12-15 | 2021-04-16 | 合肥中感微电子有限公司 | 数字信号的扩展处理系统、其处理方法和处理器 |
Family Cites Families (46)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US3916110A (en) * | 1974-05-02 | 1975-10-28 | Gte Automatic Electric Lab Inc | Line circuit employing constant current devices for battery feed |
| US4272650A (en) | 1976-12-29 | 1981-06-09 | International Mobile Machines Incorporated | Power supply system |
| US4130731A (en) | 1976-12-29 | 1978-12-19 | International Mobile Machines Incorporated | Portable telephone system |
| US4273964A (en) * | 1978-09-21 | 1981-06-16 | Motek Szpindel | Ring and tone plant |
| JPS5570161A (en) * | 1978-11-21 | 1980-05-27 | Fujitsu Ltd | Call signal generation system |
| US4317963A (en) * | 1980-09-22 | 1982-03-02 | International Telephone And Telegraph Corporation | Subscriber line interface circuit utilizing impedance synthesizer and shared voltage source for loop current regulation control |
| JPS5887923A (ja) * | 1981-11-19 | 1983-05-25 | Mitsubishi Electric Corp | 送信制御装置 |
| US4436960A (en) * | 1982-01-11 | 1984-03-13 | Bell Telephone Laboratories, Incorporated | Telephone ringing signal generator |
| JPS58131829A (ja) | 1982-02-01 | 1983-08-05 | Nec Corp | 無線中継方式 |
| FR2535558A1 (fr) * | 1982-10-27 | 1984-05-04 | Trt Telecom Radio Electr | Generateur de signal de sonnerie |
| US4477697A (en) * | 1982-11-22 | 1984-10-16 | At&T Bell Laboratories | Method and circuitry for encoding telephone ringing signals |
| JPS6027241A (ja) | 1983-07-25 | 1985-02-12 | Nec Corp | 無線中継方式のバツテリセ−ビング方式 |
| US4675863A (en) | 1985-03-20 | 1987-06-23 | International Mobile Machines Corp. | Subscriber RF telephone system for providing multiple speech and/or data signals simultaneously over either a single or a plurality of RF channels |
| IT1214603B (it) * | 1985-04-30 | 1990-01-18 | Ates Componenti Elettron | Circuito telefonico, integrabile monoliticamente, perl'alimentazione di una linea telefonica d'utente. |
| JPS6225523A (ja) | 1985-07-25 | 1987-02-03 | Nec Corp | 無線通信方式 |
| US4731814A (en) * | 1986-02-21 | 1988-03-15 | AT&T Information Systems Inc. American Telephone & Telegraph Company | Computer-controlled cordless telephone |
| JPH06105884B2 (ja) * | 1986-05-06 | 1994-12-21 | 日本電気株式会社 | 無線電話システム |
| US4777633A (en) * | 1987-08-14 | 1988-10-11 | International Mobile Machines Corp. | Base station for wireless digital telephone system |
| JPS63226124A (ja) * | 1986-10-29 | 1988-09-20 | Oki Electric Ind Co Ltd | 無線装置用レベル制御回路 |
| US4942600A (en) * | 1988-03-07 | 1990-07-17 | Canon Kabushiki Kaisha | Communication apparatus for generating a call signal from a telephone set to a data terminal |
| US5203020A (en) | 1988-06-14 | 1993-04-13 | Kabushiki Kaisha Toshiba | Method and apparatus for reducing power consumption in a radio telecommunication apparatus |
| JPH0616601B2 (ja) * | 1988-09-07 | 1994-03-02 | 三洋電機株式会社 | 受信電波処理回路のパワーセイブ回路及びそのパワーセイブ方法 |
| JPH02100554A (ja) * | 1988-10-07 | 1990-04-12 | Fujitsu Ltd | リンガ信号発生装置 |
| US5150361A (en) * | 1989-01-23 | 1992-09-22 | Motorola, Inc. | Energy saving protocol for a TDM radio |
| JPH02257744A (ja) * | 1989-03-30 | 1990-10-18 | Canon Inc | 電話機の呼出信号発生装置 |
| JPH02261226A (ja) * | 1989-03-31 | 1990-10-24 | Mitsubishi Electric Corp | 移動電話機 |
| JPH02280636A (ja) * | 1989-04-18 | 1990-11-16 | Nec Corp | 電子交換機の消費電力制御方式 |
| US4962527A (en) * | 1989-05-22 | 1990-10-09 | Siemens Transmission Systems, Inc. | Series ringing signal generator |
| KR910009665B1 (ko) * | 1989-05-31 | 1991-11-25 | 삼성전자 주식회사 | 무선 수신기의 전원 절약회로 및 그 제어방법 |
| JPH0323725A (ja) * | 1989-06-20 | 1991-01-31 | Matsushita Electric Ind Co Ltd | 移動無線通信機 |
| US5008900A (en) | 1989-08-14 | 1991-04-16 | International Mobile Machines Corporation | Subscriber unit for wireless digital subscriber communication system |
| US5001748A (en) * | 1989-08-21 | 1991-03-19 | Siemens Transmission Systems, Inc. | Ringing signal generator |
| US4964121A (en) | 1989-08-30 | 1990-10-16 | Motorola, Inc. | Battery saver for a TDM system |
| CA2040572C (en) * | 1990-04-17 | 1995-02-07 | Noboru Saegusa | Cordless key telephone system capable of quickly answering incoming calls |
| JPH0488870A (ja) * | 1990-07-30 | 1992-03-23 | Nec Corp | スイッチングレギュレータ回路 |
| EP0494459A2 (en) * | 1991-01-09 | 1992-07-15 | Thomson Consumer Electronics, Inc. | Distinctive ring system for a cordless telephone |
| KR940001862B1 (ko) * | 1991-03-21 | 1994-03-09 | 삼성전자 주식회사 | 페이징 수신기의 바이어스 안정화 회로 |
| CA2134787C (en) * | 1991-06-12 | 1996-01-30 | Dan R.F. Oprea | Digital controlled ringer signal generation |
| GB9114808D0 (en) * | 1991-07-09 | 1991-08-28 | Philips Electronic Associated | Information transmission system |
| US5287555A (en) * | 1991-07-22 | 1994-02-15 | Motorola, Inc. | Power control circuitry for a TDMA radio frequency transmitter |
| US5241542A (en) * | 1991-08-23 | 1993-08-31 | International Business Machines Corporation | Battery efficient operation of scheduled access protocol |
| TW198141B (es) * | 1991-09-16 | 1993-01-11 | Motorola Inc | |
| US5392287A (en) * | 1992-03-05 | 1995-02-21 | Qualcomm Incorporated | Apparatus and method for reducing power consumption in a mobile communications receiver |
| DE9214886U1 (de) * | 1992-11-02 | 1994-03-03 | Siemens AG, 80333 München | Anordnung zur Steuerung einer Sende-/Empfangseinrichtung, insbesondere von Basisstationen und Mobilteilen eines Schnurlostelefonsystems |
| US5280644A (en) * | 1992-12-22 | 1994-01-18 | Motorola, Inc. | Frequency control circuit, and associated method, for a receiver operative to receive signals-transmitted thereto in intermittent bursts |
| US5371734A (en) * | 1993-01-29 | 1994-12-06 | Digital Ocean, Inc. | Medium access control protocol for wireless network |
-
1995
- 1995-07-17 AT AT00120214T patent/ATE253785T1/de not_active IP Right Cessation
- 1995-07-17 DK DK00120213T patent/DK1096692T3/da active
- 1995-07-17 DK DK00120214T patent/DK1079592T3/da active
- 1995-07-17 WO PCT/US1995/008956 patent/WO1996003811A1/en not_active Ceased
- 1995-07-17 DE DE69528369T patent/DE69528369T2/de not_active Expired - Lifetime
- 1995-07-17 ES ES03006491T patent/ES2198229T3/es not_active Expired - Lifetime
- 1995-07-17 PT PT95927208T patent/PT775388E/pt unknown
- 1995-07-17 EP EP07005062A patent/EP1796274B1/en not_active Expired - Lifetime
- 1995-07-17 EP EP00120213A patent/EP1096692B9/en not_active Expired - Lifetime
- 1995-07-17 DE DE69535044T patent/DE69535044T2/de not_active Expired - Lifetime
- 1995-07-17 AU AU31305/95A patent/AU3130595A/en not_active Abandoned
- 1995-07-17 KR KR1019970700445A patent/KR100346503B1/ko not_active Expired - Lifetime
- 1995-07-17 DE DE1096692T patent/DE1096692T1/de active Pending
- 1995-07-17 AT AT00120212T patent/ATE385630T1/de not_active IP Right Cessation
- 1995-07-17 DE DE69535698T patent/DE69535698T2/de not_active Expired - Lifetime
- 1995-07-17 EP EP95927208A patent/EP0775388B1/en not_active Expired - Lifetime
- 1995-07-17 EP EP00120212A patent/EP1083665B1/en not_active Expired - Lifetime
- 1995-07-17 DE DE69535424T patent/DE69535424T2/de not_active Expired - Lifetime
- 1995-07-17 PT PT00120213T patent/PT1096692E/pt unknown
- 1995-07-17 DK DK95927208T patent/DK0775388T3/da active
- 1995-07-17 DE DE69534805T patent/DE69534805T2/de not_active Expired - Lifetime
- 1995-07-17 DK DK00120212T patent/DK1083665T3/da active
- 1995-07-17 ES ES00120212T patent/ES2301463T3/es not_active Expired - Lifetime
- 1995-07-17 EP EP08002130A patent/EP1912338B1/en not_active Expired - Lifetime
- 1995-07-17 AT AT03006491T patent/ATE357110T1/de not_active IP Right Cessation
- 1995-07-17 DK DK00120211T patent/DK1083664T3/da active
- 1995-07-17 DE DE69532092T patent/DE69532092T2/de not_active Expired - Lifetime
- 1995-07-17 ES ES00120214T patent/ES2208199T3/es not_active Expired - Lifetime
- 1995-07-17 AT AT08002130T patent/ATE548804T1/de active
- 1995-07-17 AT AT00120210T patent/ATE329447T1/de not_active IP Right Cessation
- 1995-07-17 AT AT00120213T patent/ATE225097T1/de not_active IP Right Cessation
- 1995-07-17 EP EP00120214A patent/EP1079592B1/en not_active Expired - Lifetime
- 1995-07-17 EP EP09000451A patent/EP2048791B1/en not_active Expired - Lifetime
- 1995-07-17 ES ES00120211T patent/ES2255474T3/es not_active Expired - Lifetime
- 1995-07-17 DE DE69536114T patent/DE69536114D1/de not_active Expired - Lifetime
- 1995-07-17 EP EP00120210A patent/EP1079530B1/en not_active Expired - Lifetime
- 1995-07-17 AT AT07005062T patent/ATE484106T1/de not_active IP Right Cessation
- 1995-07-17 DE DE1320249T patent/DE1320249T1/de active Pending
- 1995-07-17 DE DE69528398T patent/DE69528398T2/de not_active Expired - Lifetime
- 1995-07-17 DK DK03006491T patent/DK1320249T3/da active
- 1995-07-17 JP JP08505808A patent/JP3130049B2/ja not_active Expired - Lifetime
- 1995-07-17 ES ES95927208T patent/ES2182910T3/es not_active Expired - Lifetime
- 1995-07-17 EP EP03006491A patent/EP1320249B1/en not_active Expired - Lifetime
- 1995-07-17 AT AT95927208T patent/ATE225098T1/de not_active IP Right Cessation
- 1995-07-17 AT AT00120211T patent/ATE319229T1/de not_active IP Right Cessation
- 1995-07-17 EP EP00120211A patent/EP1083664B1/en not_active Expired - Lifetime
- 1995-07-17 ES ES00120213T patent/ES2182751T3/es not_active Expired - Lifetime
- 1995-07-17 DK DK07005062.0T patent/DK1796274T3/da active
- 1995-07-17 ES ES00120210T patent/ES2263422T3/es not_active Expired - Lifetime
-
1996
- 1996-03-26 US US08/624,703 patent/US5666355A/en not_active Expired - Lifetime
-
1997
- 1997-04-23 FI FI971731A patent/FI115580B/fi not_active IP Right Cessation
-
2000
- 2000-08-22 JP JP2000251618A patent/JP2001119338A/ja active Pending
-
2004
- 2004-08-26 FI FI20041120A patent/FI20041120A7/fi not_active Application Discontinuation
- 2004-08-26 FI FI20041117A patent/FI120525B/fi not_active IP Right Cessation
- 2004-08-26 FI FI20041115A patent/FI118109B/fi not_active IP Right Cessation
- 2004-08-26 FI FI20041119A patent/FI116707B/fi not_active IP Right Cessation
- 2004-08-26 FI FI20041116A patent/FI117882B/fi not_active IP Right Cessation
- 2004-08-26 FI FI20041118A patent/FI116708B/fi not_active IP Right Cessation
- 2004-12-22 JP JP2004371401A patent/JP4351147B2/ja not_active Expired - Lifetime
- 2004-12-22 JP JP2004371409A patent/JP5021897B2/ja not_active Expired - Fee Related
-
2009
- 2009-09-18 FI FI20095962A patent/FI124204B/fi not_active IP Right Cessation
-
2011
- 2011-05-06 JP JP2011103844A patent/JP5113279B2/ja not_active Expired - Lifetime
Also Published As
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| ES2198229T3 (es) | Generador de señal de llamada. | |
| US6775531B1 (en) | Subscriber terminal temperature regulation | |
| US6243399B1 (en) | Ring signal generator | |
| HK1058116B (en) | Ringing signal generator | |
| HK1031965B (en) | Ringing signal generator | |
| HK1104882B (en) | Power consumption control method for a tdma radio subscriber unit | |
| HK1115688B (en) | Power consumption control method and apparatus for a communication system subscriber unit | |
| HK1033513B (en) | Internal temperature regulation of subscriber terminal | |
| HK1129785B (en) | Processor, subscriber unit and method in a tdma system | |
| HK1034377B (en) | Power consumption control method and apparatus for a communication system subscriber unit | |
| HK1034378B (en) | Power consumption control method and apparatus for a communication system subscriber unit | |
| HK1031957B (en) | Power consumption control method and apparatus for a communication system subscriber unit |