CN1665138A - 半导体器件 - Google Patents

半导体器件 Download PDF

Info

Publication number
CN1665138A
CN1665138A CN200510053190.4A CN200510053190A CN1665138A CN 1665138 A CN1665138 A CN 1665138A CN 200510053190 A CN200510053190 A CN 200510053190A CN 1665138 A CN1665138 A CN 1665138A
Authority
CN
China
Prior art keywords
supply voltage
level
circuit
voltage
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN200510053190.4A
Other languages
English (en)
Inventor
末岡厚志
中野浩明
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Publication of CN1665138A publication Critical patent/CN1665138A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/153Arrangements in which a pulse is delivered at the instant when a predetermined characteristic of an input signal is present or at a fixed time interval after this instant
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/02Generators characterised by the type of circuit or by the means used for producing pulses
    • H03K3/353Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of field-effect transistors with internal or external positive feedback
    • H03K3/356Bistable circuits
    • H03K3/356104Bistable circuits using complementary field-effect transistors
    • H03K3/356182Bistable circuits using complementary field-effect transistors with additional means for controlling the main nodes

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Logic Circuits (AREA)
  • Electronic Switches (AREA)

Abstract

半导体器件具有以第1电源电压动作、并输出具有与所述第1电源电压相同振幅的第1数字信号的第1电路模块;输入所述第1数字信号并将所述第1数字信号的振幅变换为与第2电源电压相同振幅、然后将所述振幅经过变换的所述第1数字信号作为第2数字信号从输出端输出的电平变换电路;以所述第2电源电压动作、并输入所述第2数字信号的第2电路模块;以及在所述第1电源电压低于规定电压电平时、产生使所述电平变换电路的输出端成为规定电位的第1信号的监视电路。

Description

半导体器件
技术领域
本发明涉及半导体器件,该半导体器件具有使用不同的双电源的电路模块间的电平变换电路(level shifting circuit),特别是具有在一个电源的电压异常降低时不激活使用另一电源的电路模块的电平变换电路。
背景技术
一般在集成电路中,为了使多个电路模块(功能模块)进行各自所希望的动作,必须对各电路模块供给适当的电源电压,使用多电源。在使用不同电压的双电源的电路模块间的接口中,要使用变换电压电平用的电平变换电路。
电平变换的最一般的方法是,将具有第1电压电平(逻辑电平)的互补信号(complimentary signal)作为以第2电压电平(逻辑电平)动作的触发器的输入信号,从触发器的输出端得到具有第2电压电平的输出信号。这种电平变换电路中有各种各样的问题,试图进行了各种改进。
例如,在第1电源从地电平变为规定的电压电平(第1电压电平)时,在触发器的一部分中暂时流过穿通电流(feedthrough current)。若增大N沟道及P沟道晶体管的能力比,虽能够抑制该穿通电流,但存在晶体管尺寸增大的问题。在特开2001-68978号公报中,是在触发器的两条主电流路径中插入以第1电压电平与第2电压电平的中间电压即第3电压电平驱动的晶体管,通过降低交叉耦合的晶体管的栅源间电压,以减少穿通电流。
然而,半导体器件是利用来自外部的输入信号进行控制的。即使有使用多电源电路的电路模块,该输入信号的振幅也只限于一种电压振幅,多数情况下是最低的第1电源电压的振幅。这时,以第2电压动作的电路和模块通过一次电平变换电路来接受外部的输入信号。在有多个电源时,常常不一定所有的电源电压都处于正常值。
现在来考虑一下下面的情况,即供给第1电压电平的第1电源电压值降低到连反相器等逻辑电路也不动作的程度,而相反仅仅供给第2电压电平的第2电源是规定的输出。以第2电源动作的电路模块接受用电平变换电路将第1电压电平的输入信号进行电平变换后的信号。现在,由于处于第1电源没有达到第1电压电平的不稳定状态,因此电平变换后的输出也不稳定,供给该输出的电路模块处于利用来自外部的输入信号什么也不能控制的状态。但是,对该电路模块仅提供第2电源。因而,该电路模块也许不经意间被激活。这样的异常动作特别是在使用第2电源的电路模块的消耗电流大时必须要避免。
如上所述,在低压侧的第1电源的输出电压降低到逻辑电路不能动作时,外部输入信号的状态通过电平变换电路而间接传递的、使用第2电源的电路模块处于不能被控制的状态。通过这样,使用第2电源的电路模块有可能不经意间被激活,从高压侧的第2电源流出电流。
因此,希望实现在供给第1电压电平的第1电源低于规定电压值时、将第1电压电平的输入信号经过电平变换供给的使用第2电源的电路不会不经意间成为激活状态的半导体器件。
发明内容
本发明的第1方面的半导体器件,具有
以第1电源电压动作、并输出具有与所述第1电源电压相同振幅的第1数字信号的第1电路模块;
输入所述第1数字信号并将所述第1数字信号的振幅变换为第2电源电压相同的振幅、然后将所述振幅经过变换的所述第1数字信号作为第2数字信号从输出端输出的电平变换电路;
以所述第2电源电压动作、并输入所述第2数字信号的第2电路模块;以及
在所述第1电源电压低于规定电压电平时、产生使所述电平变换电路的输出端成为规定电位的第1信号的监视电路。
附图说明
图1所示为电平变换电路的使用例子的方框图。
图2为说明电平变换电路的必要性用的说明图。
图3为说明以通过电平变换电路的信号来控制使用VHIGH电源的电路的说明图。
图4为以往的电平变换电路的电路图。
图5为本发明第1实施形态有关的电平变换电路的电路图。
图6为第1实施形态中使用的VLOW监视电路的电路图。
图7所示为图6的VLOW监视电路的输出及VHIGH/VLOW的关系的特性图。
图8为第2实施形态有关的VLOW监视电路的电路图。
图9所示为包含温度特性的图8的VLOW监视电路的输出及VHIGH/VLOW的关系的特性图。
图10为第2实施形态的监视电路的第1变形例电路图。
图11为第2实施形态的监视电路的第2变形例电路图。
图12为第3实施形态有关的VLOW监视电路的电路图。
图13所示为图12的VLOW监视电路的输出及VHIGH/VLOW的关系的特性图。
图14所示为带隙参考电路的一个例子的电路图。
图15所示为第4实施形态有关的、在DRAM读出放大器电路中应用图1的电平变换电路的实施例电路图。
具体实施方式
首先在说明实施形态之前,对电平变换电路(level shifting circuit(level shifter))进行简要的说明。如图1所示,对于以第1电源电压VLOW动作的第1电路模块Cir_VL输入具有VLOW的电压振幅的多个信号INn_VL。用IN1_VL表示输入信号1,用IN2_VL表示输入信号2,用INn_VL表示输入信号n(n为整数)。要注意的是输入信号的电压振幅等于第1电源电压VLOW。
另外,对于第2电路模块Cir_VH供给第2电源电压VHIGH。第1与第2电源电压的大小关系是VLOW<VHIGH。这样有多个电源电压是由于使用VLOW的电路Cir_VL与使用VHIGH的电路Cir_VH存在于同一芯片上。
这里对于利用输入信号INn_VL如何控制使用第2电源VHIGH的电路模块Cir_VL的情况进行说明。芯片内部的电路中,无论使用第1电源VLOW的电路模块Cir_VL,还是使用第2电源VHIGH的电路模块Cir_VH,都是利用输入信号INn_VL来控制。但是,由于输入信号INn_VL的电压振幅是第1电源VLOW,因此对于使用第2电源VHIGH的电路模块,不能将该振幅的信号照原样输入。
例如,设输入信号IN1_VL=1、IN2_VL=1时,想激活电路模块Cir_VH。这时,如图2所示,将IN1_VL及IN2_VL输入以第1电源电压VLOW动作的与门电路,生成输出OUTA_VL。
但是,该输出信号OUTA_VL不能用作为电路模块Cir_VH的输入。例如,假设电路模块Cir-VH通过以第1电源电压动作的反相器INV1接受输出信号OUT_VL。在输出信号OUTA_VL为O(GND)时,由于反相器INV1的PMOS晶体管导通,NMOS晶体管截止,因此逻辑值能够正确传递。但是,在输出信号0UTA_VL为1(VLOW)时,反相器INV1的PMOS晶体管的栅源间电压Vgs成为Vgs=OUTA_VL-VHIGH。由于该值不处于PMOS晶体管的阈值以下,因此PMOS晶体管不截止,反相器INV的输出成为VHIGH与GND之间的中间值。
为此,必须如图3所示,通过电平变换电路,将与门电路的输出信号OUTA_VL变换为电压振幅是VHIGH的信号OUTA_VH。该电平变换电路经常采用已知的图4所示的将反相器INV2~INV4及触发器FF1组合而成的电路。
但是,使用第2电源VHIGH的电路由于通过电平变换电路来控制,因此产生下述那样的问题。现在来考虑一下下面的情况,即第1电源VLOW的电压值降低到连反相器等逻辑电路也不动作的程度,而相反仅仅第2电源VHIGH是规定的输出。
如前所述,以第2电源VHIGH动作的电路模块Cir-VH接受用电平变换电路将从外部输入的第1电源电压VLOW的振幅的信号进行电平变换后的信号。现在,由于第1电源VLOW不是规定电压值,因此电平变换电路的输入信号的振幅也不稳定。因而,电平变换后的输出也不稳定,电路模块Cir_VH处于利用输入信号INn_VL什么也不能控制的状态。
但是,对电路模块Cir_VH仅提供第2电源VHIGH。因此,电路模块Cir-VH也许不经意间成为激活状态。特别是使用第2电源VHIGH的电路模块的消耗电流大时,这是必须要避免的。以下说明的实施形态正是为解决上述问题。
以下参照附图说明本发明的实施形态。
(第1实施形态)
图5为本发明第1实施形态有关的包含电平变换电路的半导体器件电路图,图6为图5中监视第1电源VLOW输出的监视电路MC的电路图,图7所示为图6的监视电路MC的输出值及电源电压VHIGH与VLOW的关系的特性图。
在图5中,从第1电路模块CB1向INV5将输入信号IN_VL输入。利用该输入信号IN_VL,通过以VLOW电源动作的INV5及INV6生成互补信号,该互补信号提供作为以VHIGH电源动作的触发器FF2的输入信号。触发器FF2由交叉耦合的PMOS晶体管MP1及MP2、以及在这些晶体管的电流路径中串联的NMOS晶体管MN3及MN4构成。上述的互补信号输入至NMOS晶体管MN3及MN4的栅极。
以FF2的输出节点N2输出的信号通过以VHIGH电源动作的反相器INV8作为输出信号0UTn_VH输出,或者通过反相器INV8及INV9作为输出信号OUTp_VH输出。现在假设在OUTp_VH为HIGH时接受该输出的后续电路模块被激活。
第1实施形态的特征之一在于,具备监视VLOW电源的VLOW监视电路MC,利用该输出信号对介于触发器FF2的两个电流路径中的NMOS晶体管MN1及MN2的导通进行控制,同时通过驱动由PMOS晶体管MP3、NMOS晶体管MN5及MN6构成的控制电路,来控制触发器FF2的输出节点N2的电位。
图6是监视电路MC的电路图,监视第1电源VLOW的输出是否处于一定值以上。在该监视电路MC中,将第2电源VHIGH与GND之间提电压利用电阻器R1及R2进行分压,将该分压的电压作参考电位VREF。将该参考电位VREF与第1电源VLOW的电压值利用以第2电源VHIGH动作的差动放大器DA进行比较,利用以第2电源VHIGH动作的反相器INV10进行反相,得到输出信号VLOWREADYp。
通过调节上述电阻器R1与R2的电阻比,若VLOW<VHIGH×R2(R1+R2)(式中,R1及R2为电阻值),则能够判断为VLOW的电位降低。
该VLOW监视电路MC监视的结果是以VLOWREADYp的数字信号输出,再将该信号传递给电平变换电路。即,在第1电源VLOW的输出电压是正常时,变成VLOWREADYp=1(HIGH);是异常时,变成VLOWREADYp=0(GND)。图7所示为监视电路MC的输出值及VHIGH与VLOW的关系。
这里要注意的是,在生成该VLOWREADYp之前的电路中没有使用第1电源VLOW的电路。如果存在使用第1电源VLOW的电路,则只要第1电源VLOW及第2电源VHIGH两者不正常,就不动作。因此,不能检测出第1电源VLOW的异常。
图5所示的第1实施形态的电平变换电路中,根据VLOWREADYp的状态,相对于输入信号IN_VL的输出信号OUTp_VH或OUTn_VH的状态就变化。另外,输出信号OUTp_VH或OUTn_VH对第2电路模块CB2输出。首先,在VLOWREADYp=1(HIGH)时,NMOS晶体管MN5导通,MN6截止,通过反相器INV8及INV9输出与输入信号IN_VL相同逻辑值的输出信号OUTp_VH。
即,若IN_VL=1(VLOW),则OUTp_VH=1(VHIGH),逻辑值虽相同,但电压值变换为VHIGH。若IN_VL=0(GND),则OUTp_VH=0(GND)。这进行的是通常的电平变换电路的动作,完成与以往例相同的功能。
利用图6所示的VLOW监视电路MC的动作,在第1电源的输出电压VLOW低于VREF时,VLOWREADYp变为0。于是,NMOS晶体管MN1及MN2截止,IN_VL的状态不反映在节点N1及N2。与此同时,利用由PMOS晶体管MP3及NMOS晶体管MN5构成的反相器INV7,NMOS晶体管MN6的栅极变为VHIGH电平,NMOS晶体管MN6导通。
其结果,节点N2变为GND电平,PMOS晶体管MP1导通,进而节点N1变为VHIGH。通过这样,PMOS晶体管MP2截止,从电源VHIGH经过MOS晶体管MP2及MN6通向接地电位GND的穿通路径瞬时消失。由于节点N2处于GND电平,因此用反相器INV8接受该电平而得到的OUTn_VH=1(VHIGH),另外用反相器INV9接受该电平而得到的输出为OUTp_VH=0。
这样,在第1电源VLOW的电压低于规定值、VLOWREADYp=0时,电平变换电路的输出不激活后续的第2电路模块CB2。另外,在后续的第2电路模块CB2是以高电平信号为不激活时,只要使用VLOWREADYn=1的输出信号即可。这样,利用该OUTp_VH(或OUTn_VH)控制的电路模块CB2不处于激活状态,例如即使第1电源的输出电压VLOW低,也不会从第2电源VHIGH在第2电路模块中流过不需要的电流。
另外,本实施形态中只有两个电源,但电源数不限定于两个。在具有VLOW、VHIGH1及VHIGH2那样的三电源时,只要在VLOW与VHIGH1及VLOW与VHIGH2的两电源间应用即可。具有超过以上的数量时也同样。
(第2实施形态)
第2实施形态相对于第1实施形态,是VLOW监视电路MC的参考电位发生电路VREF的发生方法不同。在第1实施形态中,使用的是单单将第2电源VHIGH与接地电位GND间的电压用电阻分压而得的电压。在第2实施形态中,如图8所示,与VREF节点连接有二极管D1。
如第1实施形态那样,若使用单单由电阻比决定的参考电压VREF,则随着第2电源VHIGH的电压值上升,第1电源VLOW能够使用的电压范围也与之间时缩小。例如,若取R1=R2,则如果VLOW<0.5VHIGH,则判定为VLOW降低。因而,由于在VHIGH=1.2V时,VLOW=0.6V以下则判定为VLOW降低,而在VHIGH=2.0V时,VLOW=1.0V以下则判定为VLOW降低,因此电平变换电路的输出为VLOWREADYp=0。
若有该二极管DI,则由于利用二极管的正向偏置电压将VREF进行箱位,因此即使第2电源VHIGH处于比较高的电位,也能够使用低电压的第1电源VLOW。但是,由于二极管的正向电压随温度变化而向负方向变化,因此如图9所示,温度越下降,该效果越减小,这是一个难点。另外,图9所示为包含温度特性的图8的监视电路的输出值及电源电压VHIGH与VLOW的关系的特性图。
另外,作为第2实施形态的监视电路的变形例,也可以如图10所示,将二极管DI置换为二极管连接的NMOS晶体管Q1,可以如图11所示,采用将二极管连接的PMOS晶体管Q2与NMOS晶体管Q3串联连接的电路。
(第3实施形态)
图12为第3实施形态有关的电平变换电路的电路图,图13所示为其输出值及电源电压VHIGH与VLOW的关系的特性图。
第3实施形态相对于第1实施形态,是将VLOW监视电路1的参考电位发生电路利用带隙参考电路BGR来发生。带隙参考电路由于能够得到温度特性小的参考电位而广泛使用。利用该电路产生参考电位,通过这样第2实施形态中的VREF温度特性减少,以第2电源VHIGH处于规定值时所决定的值就能够判定第1电源VLOW的高低。因而,利用VLOW监视电路1,不会减小VLOW动作范围。
带隙参考电路可使用众所周知的电路,图14所示为一个例子。电流Ia、Ib及Ic利用电流镜电路,形成Ia=Ib=Ic=I。在电阻Rb的两端出现1个二极管DQ1与N个二极管DQN的两端出现的电压之差。对电阻Rc加上电阻Rb出现的电压的Rc/Rb倍的电压。另外,输出电压VBGR为VBGR=Va+Rc×I=Va+(Rc/Rb)×Vt×ln(N)。式中,Va为二极管DQ1的阳极侧电位,Vt为二极管的阈值。
由于Rb的两端出现的电压具有正温度特性,Va具有负温度特性,因此若适当设定Rc与Rb之比和并联的二极管数N,则能够取出与温度的关系少的输出电压VBGR。
(第4实施形态)
图15所示为第1~第3实施形态的电平变换电路的应用例子,是将图5的电平变换电路插入DRAM的逻辑电路与读出放大器之间的电路图。即,图15的逻辑电路对应于图5的第1电路模块CB1,读出放大器对应于第2电路CB2。变换器LC1相当于图5的电平变换电路中的用虚线包围的部分。
DRAM存储器单元阵列部分的电源电压有时使用与逻辑电路的电源电压不同的高电压。激活DRAM的信号是使用VLOW的逻辑输出。另外,激活DRAM的读出放大器的信号必须是VHIGH振幅的信号。因此,两者之间必须插入电平变换电路。
在逻辑部分的电源VLOW低于通常电平、而仅仅DRAM部分的电源VHIGH正常时,DRAM激活信号成为不稳定的电平,有时激活读出放大器。若采用本发明的实施形态,则即使电源VLOW低于通常电平时,由于电平变换电路的输出成为不使读出放大器动作的逻辑状态,因此能够防止这样的情况。
另外,图15中的变换器LC1当然也可以使用图8及10-12中的监视电路的任一个电路。
这样,根据上述的实施形态,能够提供在供给第1电压电平的第1电源低于规定电压值时,将第1电压电平的输入信号经过电平变换供给的使用第2电源的电路不会不经意间成为激活状态的半导体器件或半导体存储装置。

Claims (20)

1、一种半导体器件,其特征在于,具有
以第1电源电压动作、并输出具有与所述第1电源电压相同振幅的第1数字信号的第1电路模块;
输入所述第1数字信号并将所述第1数字信号的振幅变换为与第2电源电压相同的振幅、然后将所述振幅经过变换的所述第1数字信号作为第2数字信号从输出端输出的电平变换电路;
以所述第2电源电压动作、并输入所述第2数字信号的第2电路模块;以及
在所述第1电源电压低于规定电压电电平时、产生使所述电平变换电路的所述输出端成为规定电位的第1信号的监视电路。
2、如权利要求1所述的半导体器件,其特征在于,
通过使所述电平变换电路的所述输出端为所述规定电位,所述第2电路模块不被激活。
3、如权利要求1所述的半导体器件,其特征在于,
所述第1电源电压低于所述第2电源电压。
4、如权利要求1所述的半导体器件,其特征在于,
所述第1电源部分包含反相器,所述电平变换电路包含输出所述第2数字信号及其互补信号的触发器。
5、如权利要求1所述的半导体器件,其特征在于,
所述监视电路在所述第1电源电压低于所述规定电压电平时,切断所述电平变换电路的动作,同时产生使所述电平变换电路的所述输出端为所述规定电位用的所述第1信号。
6、如权利要求1所述的半导体器件,其特征在于,
所述监视电路由所述第2电源电压生成基准电压,将所述基准电压与所述第1电源电压进行比较,产生所述第1信号。
7、如权利要求6所述的半导体器件,其特征在于,
所述监视电路具有比较所述基准电压与所述第1电源电压的差动放大器。
8、如权利要求6所述的半导体器件,其特征在于,
所述基准电压是将所述第2电源电压进行电阻分压而得到的。
9、如权利要求6所述的半导体器件,其特征在于,
所述基准电压是将所述第2电源电压用电阻及二极管分压而得到的。
10、如权利要求6所述的半导体器件,其特征在于,
所述基准电压是利用带隙参考电路产生的。
11、一种半导体存储器件,其特征在于,具有
以第1电源电压动作、并输出具有与所述第1电源电压相同振幅的第1数字信号的第1电路模块;
输入所述第1数字信号并将所述第1数字信号的振幅变换为与第2电源电压相同的振幅、然后将所述振幅经过变换的所述第1数字信号作为第2数字信号从输出端输出的电平变换电路;
以所述第2电源电压动作、并输入所述第2数字信号的读出放大器电路;以及
在所述第1电源电压低于规定电压电电平时、产生使所述电平变换电路的所述输出端成为规定电位的第1信号的监视电路。
12、如权利要求11所述的半导体存储器件,其特征在于,
通过使所述电平变换电路的所述输出端为所述规定电位,所述读出放大器不被激活。
13、如权利要求11所述的半导体存储器件,其特征在于,
所述第2电源电压是高于所述第1电源电压的升压电压。
14、如权利要求11所述的半导体存储器件,其特征在于,
所述逻辑电源部分包含第1反相器,所述电平变换电路包含输出所述第2数字信号及其互补信号的触发器。
15、如权利要求11所述的半导体存储器件,其特征在于,
所述监视电路在所述第1电源电压低于所述规定电压电平时,切断所述电平变换电路的动作,同时产生使所述电平变换电路的所述输出端为所述规定电位用的所述第1信号。
16、如权利要求11所述的半导体存储器件,其特征在于,
所述监视电路由所述第2电源电压生成基准电压,将所述基准电压与所述第1电源电压进行比较,产生所述第1信号。
17、如权利要求16所述的半导体存储器件,其特征在于,
所述监视电路具有比较所述基准电压与所述第1电源电压的差动放大器。
18、如权利要求16所述的半导体存储器件,其特征在于,
所述基准电压是将所述第2电源电压进行电阻分压而得到的。
19、如权利要求16所述的半导体存储器件,其特征在于,
所述基准电压是将所述第2电源电压用电阻及二极管分压而得到的。
20、如权利要求16所述的半导体存储器件,其特征在于,
所述基准电压是利用带隙参考电路产生的。
CN200510053190.4A 2004-03-02 2005-03-02 半导体器件 Pending CN1665138A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2004057977 2004-03-02
JP2004057977A JP3884439B2 (ja) 2004-03-02 2004-03-02 半導体装置

Publications (1)

Publication Number Publication Date
CN1665138A true CN1665138A (zh) 2005-09-07

Family

ID=34909079

Family Applications (1)

Application Number Title Priority Date Filing Date
CN200510053190.4A Pending CN1665138A (zh) 2004-03-02 2005-03-02 半导体器件

Country Status (3)

Country Link
US (1) US7026855B2 (zh)
JP (1) JP3884439B2 (zh)
CN (1) CN1665138A (zh)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101686047B (zh) * 2008-09-24 2012-03-14 奕力科技股份有限公司 电平转换电路
CN103187963A (zh) * 2011-12-30 2013-07-03 台湾积体电路制造股份有限公司 电平移位电路和使用电平移位电路的半导体器件
CN108667449A (zh) * 2017-03-27 2018-10-16 中芯国际集成电路制造(上海)有限公司 电子系统及其上、下电状态检测电路
CN113541674A (zh) * 2020-04-17 2021-10-22 瑞昱半导体股份有限公司 电压准位转换电路
CN113541674B (zh) * 2020-04-17 2024-05-28 瑞昱半导体股份有限公司 电压准位转换电路

Families Citing this family (34)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4327411B2 (ja) * 2001-08-31 2009-09-09 株式会社ルネサステクノロジ 半導体装置
JP2003347926A (ja) * 2002-05-30 2003-12-05 Sony Corp レベルシフト回路、表示装置および携帯端末
GB2411059B (en) * 2004-02-11 2007-09-19 Motorola Inc An apparatus for voltage level shifting
JP4421365B2 (ja) * 2004-04-21 2010-02-24 富士通マイクロエレクトロニクス株式会社 レベル変換回路
US7205820B1 (en) * 2004-07-08 2007-04-17 Pmc-Sierra, Inc. Systems and methods for translation of signal levels across voltage domains
JP2006121654A (ja) * 2004-09-21 2006-05-11 Renesas Technology Corp レベル変換回路
TWI246252B (en) * 2004-12-16 2005-12-21 Faraday Tech Corp Level shifter
US7227400B1 (en) * 2005-03-30 2007-06-05 Integrated Device Technology, Inc. High speed MOSFET output driver
US7378896B2 (en) * 2005-05-13 2008-05-27 O2Micro International Ltd. Single pin for multiple functional control purposes
US7295052B2 (en) * 2005-08-03 2007-11-13 Taiwan Semiconductor Manufacturing Co., Ltd. Regenerative power-on control circuit
JP4772480B2 (ja) * 2005-11-30 2011-09-14 株式会社東芝 半導体集積装置
TWI324443B (en) * 2006-01-24 2010-05-01 Au Optronics Corp Transistor level shifter circuit
US7415647B2 (en) * 2006-04-06 2008-08-19 Micrel, Incorporated Test mode for pin-limited devices
US7589560B2 (en) * 2006-10-19 2009-09-15 Hewlett-Packard Development Company, L.P. Apparatus for configuring I/O signal levels of interfacing logic circuits
US7456654B1 (en) * 2006-12-14 2008-11-25 Xilinx, Inc. Method and apparatus for a programmable level translator
JP5191196B2 (ja) * 2007-09-27 2013-04-24 ラピスセミコンダクタ株式会社 レベルシフタ回路
JP2009159111A (ja) * 2007-12-25 2009-07-16 Sanyo Electric Co Ltd レベルシフト回路
US7994819B2 (en) * 2008-02-12 2011-08-09 Texas Instruments Incorporated Level-shifter circuit
JP5203791B2 (ja) * 2008-04-18 2013-06-05 ルネサスエレクトロニクス株式会社 レベルシフト回路
JP2012502574A (ja) * 2008-09-11 2012-01-26 エヌエックスピー ビー ヴィ レベルシフタ
TWI376097B (en) * 2008-09-18 2012-11-01 Ili Technology Corp Level shift circuit
US8018251B1 (en) 2010-06-01 2011-09-13 Pmc-Sierra, Inc. Input/output interfacing with low power
US8624641B1 (en) 2010-11-03 2014-01-07 Pmc-Sierra, Inc. Apparatus and method for driving a transistor
JP5634236B2 (ja) 2010-11-30 2014-12-03 スパンション エルエルシー レベルシフト回路及び半導体装置
JP5838141B2 (ja) * 2012-02-27 2015-12-24 ルネサスエレクトロニクス株式会社 半導体集積回路
CN103812498B (zh) * 2012-11-13 2016-10-05 台湾积体电路制造股份有限公司 过驱动装置
JP2014160981A (ja) * 2013-02-20 2014-09-04 Seiko Instruments Inc レベルシフト回路
JP2015119311A (ja) * 2013-12-18 2015-06-25 富士通株式会社 半導体装置
US9455712B2 (en) * 2014-08-01 2016-09-27 Qualcomm Incorporated Fast voltage domain converters with symmetric and supply insensitive propagation delay
US10355692B2 (en) * 2014-12-16 2019-07-16 Sony Corporation Power source monitoring circuit, power on reset circuit, and semiconductor device
US20180062655A1 (en) * 2016-08-31 2018-03-01 Qualcomm Incorporated Level-Shifter with Defined Power-up State and Increased Density
US9806698B1 (en) * 2016-12-13 2017-10-31 Dialog Semiconductor (Uk) Limited Circuit and method for a zero static current level shifter
US10256796B2 (en) 2017-03-03 2019-04-09 Qualcomm Incorporated Master-slave level shifter array architecture with pre-defined power-up states
US10560084B2 (en) 2017-09-08 2020-02-11 Toshiba Memory Corporation Level shift circuit

Family Cites Families (61)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01226218A (ja) 1988-03-07 1989-09-08 Canon Inc レベルシフト用集積回路
JPH06308171A (ja) * 1993-04-23 1994-11-04 Sharp Corp 電源電圧検出回路
US6218677B1 (en) * 1994-08-15 2001-04-17 Texas Instruments Incorporated III-V nitride resonant tunneling
US5448523A (en) * 1994-09-15 1995-09-05 Motorola Inc. BICMOS cache TAG having small signal exclusive OR for TAG comparison
US5710450A (en) * 1994-12-23 1998-01-20 Intel Corporation Transistor with ultra shallow tip and method of fabrication
US5920088A (en) * 1995-06-16 1999-07-06 Interuniversitair Micro-Electronica Centrum (Imec Vzw) Vertical MISFET devices
DE69609313T2 (de) * 1995-12-15 2001-02-01 Koninkl Philips Electronics Nv Halbleiterfeldeffektanordnung mit einer sige schicht
US6403975B1 (en) * 1996-04-09 2002-06-11 Max-Planck Gesellschaft Zur Forderung Der Wissenschafteneev Semiconductor components, in particular photodetectors, light emitting diodes, optical modulators and waveguides with multilayer structures grown on silicon substrates
US5852376A (en) * 1996-08-23 1998-12-22 Ramtron International Corporation Bandgap reference based power-on detect circuit including a supression circuit
US6399970B2 (en) * 1996-09-17 2002-06-04 Matsushita Electric Industrial Co., Ltd. FET having a Si/SiGeC heterojunction channel
JPH10270685A (ja) * 1997-03-27 1998-10-09 Sony Corp 電界効果トランジスタとその製造方法、半導体装置とその製造方法、その半導体装置を含む論理回路および半導体基板
WO1998059365A1 (en) * 1997-06-24 1998-12-30 Massachusetts Institute Of Technology CONTROLLING THREADING DISLOCATION DENSITIES IN Ge ON Si USING GRADED GeSi LAYERS AND PLANARIZATION
US6232138B1 (en) * 1997-12-01 2001-05-15 Massachusetts Institute Of Technology Relaxed InxGa(1-x)as buffers
US6013134A (en) * 1998-02-18 2000-01-11 International Business Machines Corporation Advance integrated chemical vapor deposition (AICVD) for semiconductor devices
US6521041B2 (en) * 1998-04-10 2003-02-18 Massachusetts Institute Of Technology Etch stop layer system
US6372356B1 (en) * 1998-06-04 2002-04-16 Xerox Corporation Compliant substrates for growing lattice mismatched films
JP3403076B2 (ja) * 1998-06-30 2003-05-06 株式会社東芝 半導体装置及びその製造方法
US6335546B1 (en) * 1998-07-31 2002-01-01 Sharp Kabushiki Kaisha Nitride semiconductor structure, method for producing a nitride semiconductor structure, and light emitting device
US6368733B1 (en) * 1998-08-06 2002-04-09 Showa Denko K.K. ELO semiconductor substrate
US6329063B2 (en) * 1998-12-11 2001-12-11 Nova Crystals, Inc. Method for producing high quality heteroepitaxial growth using stress engineering and innovative substrates
DE19859429A1 (de) * 1998-12-22 2000-06-29 Daimler Chrysler Ag Verfahren zur Herstellung epitaktischer Silizium-Germaniumschichten
JP4511739B2 (ja) * 1999-01-15 2010-07-28 ザ リージェンツ オブ ザ ユニヴァーシティ オブ カリフォルニア マイクロ電子機械システムを形成するための多結晶シリコンゲルマニウム膜
US6235568B1 (en) * 1999-01-22 2001-05-22 Intel Corporation Semiconductor device having deposited silicon regions and a method of fabrication
US6350993B1 (en) * 1999-03-12 2002-02-26 International Business Machines Corporation High speed composite p-channel Si/SiGe heterostructure for field effect devices
US6251755B1 (en) * 1999-04-22 2001-06-26 International Business Machines Corporation High resolution dopant/impurity incorporation in semiconductors via a scanned atomic force probe
US6228694B1 (en) * 1999-06-28 2001-05-08 Intel Corporation Method of increasing the mobility of MOS transistors by use of localized stress regions
US6281532B1 (en) * 1999-06-28 2001-08-28 Intel Corporation Technique to obtain increased channel mobilities in NMOS transistors by gate electrode engineering
US6151248A (en) * 1999-06-30 2000-11-21 Sandisk Corporation Dual floating gate EEPROM cell array with steering gates shared by adjacent cells
IT1313227B1 (it) * 1999-07-02 2002-06-17 St Microelectronics Srl Traslatore di tensione, in particolare di tipo cmos.
US6323108B1 (en) * 1999-07-27 2001-11-27 The United States Of America As Represented By The Secretary Of The Navy Fabrication ultra-thin bonded semiconductor layers
US6242324B1 (en) * 1999-08-10 2001-06-05 The United States Of America As Represented By The Secretary Of The Navy Method for fabricating singe crystal materials over CMOS devices
JP2001068978A (ja) 1999-08-27 2001-03-16 Nec Ic Microcomput Syst Ltd レベルシフタ回路
US6204529B1 (en) * 1999-08-27 2001-03-20 Hsing Lan Lung 8 bit per cell non-volatile semiconductor memory structure utilizing trench technology and dielectric floating gate
US6235567B1 (en) * 1999-08-31 2001-05-22 International Business Machines Corporation Silicon-germanium bicmos on soi
US6339232B1 (en) * 1999-09-20 2002-01-15 Kabushika Kaisha Toshiba Semiconductor device
US6249022B1 (en) * 1999-10-22 2001-06-19 United Microelectronics Corp. Trench flash memory with nitride spacers for electron trapping
US6352909B1 (en) * 2000-01-06 2002-03-05 Silicon Wafer Technologies, Inc. Process for lift-off of a layer from a substrate
US6271726B1 (en) * 2000-01-10 2001-08-07 Conexant Systems, Inc. Wideband, variable gain amplifier
US6602613B1 (en) * 2000-01-20 2003-08-05 Amberwave Systems Corporation Heterointegration of materials using deposition and bonding
US6750130B1 (en) * 2000-01-20 2004-06-15 Amberwave Systems Corporation Heterointegration of materials using deposition and bonding
US6261929B1 (en) * 2000-02-24 2001-07-17 North Carolina State University Methods of forming a plurality of semiconductor layers using spaced trench arrays
US6316301B1 (en) * 2000-03-08 2001-11-13 Sun Microsystems, Inc. Method for sizing PMOS pull-up devices
US6593191B2 (en) * 2000-05-26 2003-07-15 Amberwave Systems Corporation Buried channel strained silicon FET using a supply layer created through ion implantation
US6429061B1 (en) * 2000-07-26 2002-08-06 International Business Machines Corporation Method to fabricate a strained Si CMOS structure using selective epitaxial deposition of Si after device isolation formation
JP2004519090A (ja) * 2000-08-07 2004-06-24 アンバーウェーブ システムズ コーポレイション 歪み表面チャネル及び歪み埋め込みチャネルmosfet素子のゲート技術
JP2004507084A (ja) * 2000-08-16 2004-03-04 マサチューセッツ インスティテュート オブ テクノロジー グレーデッドエピタキシャル成長を用いた半導体品の製造プロセス
US6420937B1 (en) * 2000-08-29 2002-07-16 Matsushita Electric Industrial Co., Ltd. Voltage controlled oscillator with power amplifier
US6524935B1 (en) * 2000-09-29 2003-02-25 International Business Machines Corporation Preparation of strained Si/SiGe on insulator by hydrogen induced layer transfer technique
US6649480B2 (en) * 2000-12-04 2003-11-18 Amberwave Systems Corporation Method of fabricating CMOS inverter and integrated circuits utilizing strained silicon surface channel MOSFETs
US6563152B2 (en) * 2000-12-29 2003-05-13 Intel Corporation Technique to obtain high mobility channels in MOS transistors by forming a strain layer on an underside of a channel
US6703688B1 (en) * 2001-03-02 2004-03-09 Amberwave Systems Corporation Relaxed silicon germanium platform for high speed CMOS electronics and high speed analog circuits
US6723661B2 (en) * 2001-03-02 2004-04-20 Amberwave Systems Corporation Relaxed silicon germanium platform for high speed CMOS electronics and high speed analog circuits
US6677192B1 (en) * 2001-03-02 2004-01-13 Amberwave Systems Corporation Method of fabricating a relaxed silicon germanium platform having planarizing for high speed CMOS electronics and high speed analog circuits
US6646322B2 (en) * 2001-03-02 2003-11-11 Amberwave Systems Corporation Relaxed silicon germanium platform for high speed CMOS electronics and high speed analog circuits
US6593625B2 (en) * 2001-06-12 2003-07-15 International Business Machines Corporation Relaxed SiGe layers on Si or silicon-on-insulator substrates by ion implantation and thermal annealing
US6621131B2 (en) * 2001-11-01 2003-09-16 Intel Corporation Semiconductor transistor having a stressed channel
US6605498B1 (en) * 2002-03-29 2003-08-12 Intel Corporation Semiconductor transistor having a backfilled channel material
US6743684B2 (en) * 2002-10-11 2004-06-01 Texas Instruments Incorporated Method to produce localized halo for MOS transistor
US6657223B1 (en) * 2002-10-29 2003-12-02 Advanced Micro Devices, Inc. Strained silicon MOSFET having silicon source/drain regions and method for its fabrication
US6703648B1 (en) * 2002-10-29 2004-03-09 Advanced Micro Devices, Inc. Strained silicon PMOS having silicon germanium source/drain extensions and method for its fabrication
KR100521370B1 (ko) * 2003-01-13 2005-10-12 삼성전자주식회사 파워 검출부를 구비하여 누설 전류 경로를 차단하는 레벨쉬프터

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101686047B (zh) * 2008-09-24 2012-03-14 奕力科技股份有限公司 电平转换电路
CN103187963A (zh) * 2011-12-30 2013-07-03 台湾积体电路制造股份有限公司 电平移位电路和使用电平移位电路的半导体器件
CN103187963B (zh) * 2011-12-30 2017-04-26 台湾积体电路制造股份有限公司 电平移位电路和使用电平移位电路的半导体器件
CN108667449A (zh) * 2017-03-27 2018-10-16 中芯国际集成电路制造(上海)有限公司 电子系统及其上、下电状态检测电路
CN113541674A (zh) * 2020-04-17 2021-10-22 瑞昱半导体股份有限公司 电压准位转换电路
CN113541674B (zh) * 2020-04-17 2024-05-28 瑞昱半导体股份有限公司 电压准位转换电路

Also Published As

Publication number Publication date
US7026855B2 (en) 2006-04-11
JP3884439B2 (ja) 2007-02-21
JP2005252481A (ja) 2005-09-15
US20050195012A1 (en) 2005-09-08

Similar Documents

Publication Publication Date Title
CN1665138A (zh) 半导体器件
CN1109405C (zh) 具有低击穿电压的输出缓冲电路
US5559464A (en) Signal voltage level conversion circuit and output buffer circuit
CN101166026B (zh) 缓冲电路
CN1242475C (zh) 电平移动器
CN102270984B (zh) 一种正高压电平转换电路
CN100350501C (zh) 低电电压控制方法和装置
CN101569101B (zh) Cmos电路和半导体器件
CN104638887A (zh) 一种可实现输出高电平转换的输出驱动电路
CN1054850A (zh) 有延滞的低功率、ttl电平cmos输入缓冲器
CN1866396A (zh) 半导体存储器件
US6424206B2 (en) Input circuit and output circuit
CN1684199A (zh) 半导体存储装置的内部电压产生电路
CN1266838C (zh) 低电源电压下亦可产生稳定恒流的半导体集成电路器件
CN1149459C (zh) 将从等待到激励方式加速恢复时间最优化的偏置控制电路
CN109428567B (zh) 一种实现占空比调整的装置
CN1707949A (zh) 半导体集成电路
CN1695291A (zh) 半导体集成电路装置
JP4823024B2 (ja) レベル変換回路
CN1093339C (zh) 半导体器件及其输出电路
CN1862967A (zh) 输入/输出驱动器与电路
CN1236558C (zh) 脉冲信号转变延迟调节电路
CN1130021C (zh) 输出电路
CN108712166B (zh) 一种自适应电平转换电路
CN1158671C (zh) 信号发生器

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
AD01 Patent right deemed abandoned

Effective date of abandoning: 20050907

C20 Patent right or utility model deemed to be abandoned or is abandoned