CN1477706A - 具有多级互连的半导体集成电路器件 - Google Patents
具有多级互连的半导体集成电路器件 Download PDFInfo
- Publication number
- CN1477706A CN1477706A CNA031331041A CN03133104A CN1477706A CN 1477706 A CN1477706 A CN 1477706A CN A031331041 A CNA031331041 A CN A031331041A CN 03133104 A CN03133104 A CN 03133104A CN 1477706 A CN1477706 A CN 1477706A
- Authority
- CN
- China
- Prior art keywords
- interconnection
- contact
- hole
- width
- semiconductor device
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000004065 semiconductor Substances 0.000 title claims description 24
- 238000009792 diffusion process Methods 0.000 claims abstract description 19
- 239000010949 copper Substances 0.000 claims description 39
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 claims description 33
- 229910052802 copper Inorganic materials 0.000 claims description 33
- 239000000463 material Substances 0.000 claims description 21
- 239000012141 concentrate Substances 0.000 claims description 6
- 229910052751 metal Inorganic materials 0.000 description 17
- 239000002184 metal Substances 0.000 description 17
- 239000011229 interlayer Substances 0.000 description 10
- 238000010438 heat treatment Methods 0.000 description 7
- 230000005611 electricity Effects 0.000 description 6
- 239000010410 layer Substances 0.000 description 6
- 230000015572 biosynthetic process Effects 0.000 description 5
- 230000005012 migration Effects 0.000 description 5
- 238000013508 migration Methods 0.000 description 5
- 239000005360 phosphosilicate glass Substances 0.000 description 4
- 238000001020 plasma etching Methods 0.000 description 4
- 238000012360 testing method Methods 0.000 description 4
- 230000001186 cumulative effect Effects 0.000 description 3
- 238000009413 insulation Methods 0.000 description 3
- 238000004519 manufacturing process Methods 0.000 description 3
- 238000005259 measurement Methods 0.000 description 3
- 238000000034 method Methods 0.000 description 3
- 230000008569 process Effects 0.000 description 3
- 229910004298 SiO 2 Inorganic materials 0.000 description 2
- 230000004888 barrier function Effects 0.000 description 2
- 229910052796 boron Inorganic materials 0.000 description 2
- 230000008021 deposition Effects 0.000 description 2
- 238000013461 design Methods 0.000 description 2
- 238000011010 flushing procedure Methods 0.000 description 2
- 230000003647 oxidation Effects 0.000 description 2
- 238000007254 oxidation reaction Methods 0.000 description 2
- ZOXJGFHDIHLPTG-UHFFFAOYSA-N Boron Chemical compound [B] ZOXJGFHDIHLPTG-UHFFFAOYSA-N 0.000 description 1
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 description 1
- 239000004411 aluminium Substances 0.000 description 1
- 229910052782 aluminium Inorganic materials 0.000 description 1
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 1
- 238000000137 annealing Methods 0.000 description 1
- 230000008901 benefit Effects 0.000 description 1
- 230000015556 catabolic process Effects 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 230000000295 complement effect Effects 0.000 description 1
- 239000013078 crystal Substances 0.000 description 1
- 238000006731 degradation reaction Methods 0.000 description 1
- 238000005530 etching Methods 0.000 description 1
- 239000012212 insulator Substances 0.000 description 1
- 230000007246 mechanism Effects 0.000 description 1
- 239000012528 membrane Substances 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 229910052698 phosphorus Inorganic materials 0.000 description 1
- 239000011574 phosphorus Substances 0.000 description 1
- 238000011160 research Methods 0.000 description 1
- 230000000630 rising effect Effects 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
- 239000000758 substrate Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/31—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
- H01L21/3205—Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/522—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
- H01L23/532—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
- H01L23/53204—Conductive materials
- H01L23/53209—Conductive materials based on metals, e.g. alloys, metal silicides
- H01L23/53228—Conductive materials based on metals, e.g. alloys, metal silicides the principal metal being copper
- H01L23/53238—Additional layers associated with copper layers, e.g. adhesion, barrier, cladding layers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/522—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
- H01L23/5226—Via connections in a multilevel interconnection structure
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/522—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
- H01L23/532—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
- H01L23/5329—Insulating materials
- H01L23/53295—Stacked insulating layers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/0002—Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Manufacturing & Machinery (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Design And Manufacture Of Integrated Circuits (AREA)
- Semiconductor Integrated Circuits (AREA)
Abstract
本发明的半导体集成电路器件中,当下互连的宽度或体积不大于给定值时,给出一个通孔接触,多级互连的上、下互连通过它而相连。当下互连的宽度和体积超过给定值时,给出多个通孔接触,它们以不大于给定值的规则间距排列在包括在下互连中的空位有效扩散区中。
Description
相关申请的交叉参考
本申请基于并要求先前于2002年7月22提出的日本专利申请No.2002-212908之优先权的利益,后者的全部内容在此引入作为参考。
技术领域
本发明涉及具有多级互连结构的半导体集成电路器件。更特定地,本发明涉及形成由铜或以铜为主要成分的材料制成的多级互连的互连和通孔接触的设计规则。本发明用于,例如,互补型绝缘栅半导体集成电路(CMOS LSI)。
背景技术
铜已经代替传统上所用的铝作为具有多级互连结构的LSI的互连材料,这是为了减小互连和通孔接触的电阻并改善LSI的可靠性。
然而,已经发现,当铜制成的互连或通孔接触具有某种特定形状时,由于LSI制造过程中引起的应力迁移,会发生接触失效,从而降低LSI的可靠性。
已经发现,在这种结构——具有大宽度的下互连通过单个通孔接触与上互连电相连——的CMOS LSI中,接触失效发生得尤为频繁。
在这种结构——具有大宽度的下互连通过如上所述的通孔接触与上互连电相连——的半导体集成电路器件中,需要防止接触失效的发生,以改善半导体集成电路器件的可靠性。
发明内容
根据本发明的一个方面,给出一种半导体集成电路器件,它包含:第一互连,由以铜为主要成分的材料制成,具有给定宽度、长度、厚度和体积;第二互连,由以铜为主要成分的材料制成,置于第一互连之上;以及至少一个通孔接触,由以铜为主要成分的材料制成,第一互连和第二互连通过它而互相电连接,该至少一个通孔接触包括当第一互连的宽度和体积之一不大于给定值时所给出的一个通孔接触,以及当第一互连的宽度和体积之一超过给定值时所给出的许多通孔互连,这许多通孔互连以不大于给定值的规则间距排列在第一互连的预定区域中。
附图说明
图1为一透视图,示出CMOS LSI的一个实施例;
图2为一曲线图,示出图1所示的CMOS LSI中失效率与互连宽度的关系的一个实施例;
图3为一透视图,示出图1所示的CMOS LSI的失效模型;
图4为根据本发明实施方案的CMOS LSI的剖面图;
图5A至5D为顺序示出制造图4所示的CMOS LSI的步骤的剖面图;
图6为一透视图,示出通孔接触的形状的一个实施例,图4所示的CMOS LSI中的多级互连的上、下互连通过该通孔接触相连;
图7为一透视图,示出通孔接触的形状的另一个实施例,图4所示的CMOS LSI中的多级互连的上、下互连通过该通孔接触相连;
图8为一透视图,示出通孔接触的形状的又一个实施例,图4所示的CMOS LSI中的多级互连的上、下互连通过该通孔接触相连;
图9为一透视图,示出通孔接触的形状的再一个实施例,图4所示的CMOS LSI中的多级互连的上、下互连通过该通孔接触相连;
图10为一俯视图,用于说明铜互连中的空位有效扩散区;
图11为一曲线图,示出图6或8所示的CMOS LSI中失效率与通孔接触直径的关系的一个实施例,其中一个通孔接触与下互连相连;以及
图12为一曲线图,示出图7或9所示的CMOS LSI中失效率与互连宽度的关系的一个实施例,其中两个通孔接触与下互连相连。
具体实施方式
现在将参考附图描述本发明的实施方案。所有附图中所示的相同成分用相同的标号表示,为使本文简洁,将不重复对它们的描述。
图1示出具有多级互连结构的LSI中互连和通孔接触的形状的一个实施例,该互连和通孔接触都由铜或以铜为主要成分的材料制成。
由铜或以铜为主要成分的材料制成的下互连91具有宽度W、长度L和厚度D。在下互连91上放置也由铜或以铜为主要成分的材料制成的上互连92。上、下互连92、91通过由铜或以铜为主要成分的材料制成的通孔接触92a电相连。
在上面这种结构——上互连92通过通孔接触92a与宽度W相对较大并不小于某一特定值的下互连91电相连——的LSI中,已经发现,当将该LSI进行高温测试时,由于应力迁移,会发生接触失效。
图2示出失效率与互连宽度的关系的一个实例。通过对具有包括图1所示的下互连、上互连和通孔接触的多级互连的CMOS LSI在225℃下进行300小时的应力迁移测试来获得失效率。在图2中,纵轴表示累积失效(A.U.),横轴表示下互连的宽度W(μm)。
图2所示的实例如下获得。预备四百(400)个下互连91,它们中的每一个都像图1所描绘的那样与某一通孔接触92a相连。将由这些互连91通过通孔接触92a相连而形成的互连链定义为一个样品。长度L(10μm、20μm、30μm、50μm、100μm)作为参数。当宽度W变化时,对每个长度L测量失效率。
根据测量结果,当长度L为10μm或更大时,失效在宽度W超过2μm时开始出现,失效率在宽度W变大时增大。
图3示出如图1所示与下互连91相连的通孔接触92a的接触失效的失效模型。下、上互连91、92以及通孔接触92a都由铜或以铜为主要成分的材料形成。
导致上述接触失效的机制可考虑如下。在下、上互连91、92之间形成由,例如,SiO2和PSG(磷硅酸盐玻璃)制成的层间绝缘膜。利用,例如,反应离子刻蚀(RIE)在层间绝缘膜中形成通孔接触孔。然后,由于用于形成通孔接触孔的刻蚀、通孔接触孔形成之后的热处理等等,相应于通孔接触孔底部的下互连91遭到破坏或产生应力。因此,当通孔接触孔形成之后通过退火生长下互连91的铜晶粒时,下互连中的空位集中在区域93中。区域93形成在遭到破坏或产生应力等的通孔接触孔之下或在通孔接触的底部。集中在区域93中的空位导致了接触失效。
当由铜或以铜为主要成分的材料制成的互连或通孔接触为一特定形状时,或当具有大宽度的下互连通过某一通孔接触与上互连电相连时,由于制造过程中的高温处理,出现接触失效,降低了LSI的可靠性。
在这种结构——具有大宽度的下互连通过通孔接触与上互连电相连——的CMOS LSI中,必需防止出现接触失效,改善LSI的可靠性。
本发明的发明者研究并发现了下面这些。在包括半导体衬底以及形成于其上并具有由铜或以铜为主要成分的材料制成的上、下互连和通孔接触的多级互连的半导体集成电路器件中,连接上、下互连的通孔接触的接触失效依赖于互连和通孔接触等的形状,如下所述。
(1)接触失效依赖于下互连的宽度和厚度。
(2)当形成另一宽互连与下互连的一端接触,从而它们互相齐平时,接触失效依赖于前一宽互连的宽度和厚度。
(3)接触失效依赖于通孔接触的直径。
(4)接触失效依赖于形成下互连和通孔接触的热处理步骤。
在根据本发明的半导体集成电路器件中,采用下面的设计规则以避免接触失效。
(1)根据下互连的宽度或厚度改变用于下互连的通孔接触的数量。
(2)当许多通孔接触与下互连接触时,将它们进行排列,以使预定面积中的相邻接触之间的间距不长于给定值。
(3)当形成一个互连与下互连的一端接触,从而它们互相齐平时,根据前一互连的宽度或厚度改变用于下互连的通孔接触的数量。
(4)根据下互连的宽度设定置于上、下互连之间的通孔接触的直径。
图4为根据本发明一个实施方案的CMOS LSI的示意性剖面图。该CMOS LSI为,例如,硅在绝缘体上(SOI)型LSI,具有由铜或以铜为主要成分的材料制成的多级互连结构。作为多级互连结构的实施例,图4示出了十一层的互连结构;然而,本发明并不局限于这种互连结构。
在绝缘膜(未示出)上形成半导体区域11,它包括许多P型阱和N型阱。由STI(浅沟绝缘)单元绝缘区12将半导体区域11分成许多单元区域。在每个单元区域上堆叠MOS晶体管的栅氧化膜13和栅电极14,在每个单元区域的表面区域中形成MOS晶体管的源和漏区15。然后,在所得结构的整个表面上形成由绝缘膜制成的第一层间膜16。在第一层间膜16中形成与源和漏区15中的至少一个相通的接触孔,并在接触孔中形成接触栓17。在接触栓17上形成由绝缘膜制成的第二层间膜18。
在第二层间膜18中形成互连沟,并在互连沟中形成第一金属互连19。第一金属互连19与接触栓17电相连。在第一金属互连19上形成由绝缘膜制成的第三层间膜20。
在第三层间膜20中形成通孔接触21和第二金属互连22。通孔接触21与第一和第二金属互连19和22电相连。
在图4中,比第三层间膜20更高的层间膜(绝缘膜)用标号23表示,比第二金属互连22更高的金属互连用24表示,而连接金属互连24和其上方的金属互连24的通孔接触用标号25表示。
现在将参考图5A至5D描述图4所示的CMOS LSI的制造步骤。
参看图5A,形成单元绝缘区12以及MOS晶体管的栅氧化膜13、栅电极14和源和漏区15。之后,沉积含有磷或硼的CVD氧化膜(SiO2)作为第一层间膜16,通过CMP将第一层间膜16整平。然后,在第一层间膜16中开出一个接触孔,在接触孔中埋入接触栓17。之后,沉积第二层间膜18,并在第二层间膜18中形成沟18a。
参看图5B,在沟18a中埋入铜,铜与沟18a之间加入阻挡金属19a,所得结构由CMP整平以形成第一金属互连19。在此情形中,处理沟18a以使部分第一金属互连19与接触栓17的顶部相连。
参看图5C,沉积第三层间膜20,并通过,例如,反应离子刻蚀(RIE)在第三层间膜20中形成通孔接触孔20a和沟20b。
参看图5D,在通孔接触孔20a和沟20b中埋入铜,铜与接触孔20a和沟20b之间加入阻挡金属22a,然后所得结构由CMP整平以形成通孔接触21和第二金属互连22。在此情形中,处理通孔接触孔20a和沟20b以使部分第二金属互连22与通孔接触21的顶部相连。
之后,重复图5C和5D所示的相同步骤,从而形成比第二金属互连22高的金属互连和通孔接触。
图6至9示出通孔接触的各种形状的实施例,在图4所示的CMOS LSI的多级互连中,下互连31通过该通孔接触与形成于下互连之上的上互连32电相连。
在图6至9中,下互连31的尺寸由宽度W、长度L和厚度D表示。因此下互连31的体积S由下式给出:S=W×L×D。
如图6所示,在宽度W小于并不大于给定值X(W≤X)并且体积S不大于给定值的下互连31中形成通孔接触32a,以便将下互连31与上互连32相连。
宽度W的给定值X依赖于厚度D。随着厚度D的增大,需要减小值X或者需要减薄互连。随着通孔接触32a直径Z的增大,可增大值X或可加厚互连。例如,当L=20μm且D=0.25μm时,从测量结果——这将在后面参考图11进行描述——发现,给定值X为2μm或更小。
相反,如图7所示,在宽度W超过给定值X(W>X)或体积S超过给定值的下互连31的预定区域中,按规则的不大于给定值a的间距排列许多通孔接触32a(在图7所示的实施例中为两个),以便将下互连31与上互连32相连。
上述预定区域相应于空位有效扩散区。空位有效扩散区是一个这样的区域,在由于用于形成,例如,图5C所示的通孔接触孔20a的腐蚀、开孔之后的热处理等而遭到破坏或产生应力的通孔接触的底部附近,Cu互连(下互连)中的空位通过扩散而集中的区域。如果通孔接触形成在空位有效扩散区中,将会出现接触失效。空位有效扩散区由一个几乎为圆形的区域确定,该区域的中心在许多通孔接触中集中了最多空位的一个(冗余通孔接触)的底部中心,半径为R。
图10为用于说明Cu互连中空位有效扩散区的俯视图。可用包括在形成在通孔接触32a之下的Cu互连中的空位的扩散系数F和扩散时间t来确定从通孔接触32a底部中心向外的半径R。换句话说,半径R由下式给出:R=(F×t)0.5。由于扩散系数取决于Cu处理并且扩散时间t可变,空位有效扩散区的半径R无法必要地确定;然而,例如,它通常为25μm。
如果形成了许多通孔接触32a(在图7所示的实施例中为两个),包括在下互连中的空位不均匀分布,集中在某一通孔接触的底部之下,在热处理时,在另一通孔接触的底部之下。因此结果是,集中了最多空位的通孔接触作为冗余通孔接触,防止了其它通孔接触的性能退化并防止了CMOS LSI的可靠性降低。
在图8所示的实施例中,形成互连31a与宽度W1小于给定值X(例如,2μm)或体积S1小于给定值的下互连31的一端接触。互连31和31a互相齐平。如果互连31a的宽度W2不大于给定值X或其体积S2不大于给定值,则形成一个通孔接触32a作为要与下互连31相连的通孔接触,如图8所示。
在图9所示的实施例中,形成互连31a与宽度W1不大于给定值X(例如,2μm)或体积S1不大于给定值的下互连31的一端相接触。互连31和31a互相齐平。如果互连31a的宽度W2超过给定值X或其体积S2超过给定值,则在一个预定区域或半径为R的圆形空位有效扩散区中,按小于给定值的规则间距排列许多通孔接触32a(在此实例中为两个)作为要与下互连31相连的通孔接触,如图9所示。
在图8和9所示的结构中,当形成在下互连31上的通孔接触32a的接触位置到与下互连31齐平的互连31a的距离T较短时,互连31a中的空位在Cu互连的热处理时快速集中到通孔接触32a的接触位置处。相反,当距离T较长时,空位在Cu互连的热处理时慢慢集中到通孔接触32a中。当距离T固定时,随着互连热处理温度的升高,空位更早地集中到通孔接触的接触位置处。
图11示出失效率与通孔接触直径(通孔直径)的关系的一个实施例,它通过如下方式获得:对具有包括如图6或8所示的与一个通孔接触相连的下互连的多级互连的CMOS LSI在,例如,225℃下进行300小时的应力迁移测试。在图11中,纵轴表示累积失效(A.U.)而横轴表示通孔直径Z(μm)。
图11中所示特性如下获得:预备四百(400)个下互连31,每个的尺寸为20μm长×0.25μm厚×2μm宽或更宽,并且每个都与一个通孔接触相连;将这些互连通过通孔接触连接起来形成互连链;定义该互连链为一个样品;测量通孔接触直径Z改变时的失效率。
因此,了解到,如果通孔直径Z落在0.2μm至0.3μm的范围内,可充分防止接触失效的出现。
图12示出失效率与互连宽度的关系的一个实例,它通过如下方式获得:对具有包括如图7或9所示的与两个通孔接触相连的下互连的多级互连的CMOS LSI在,例如,225℃下进行300小时的应力迁移测试。在图12中,纵轴表示累积失效(A.U.)而横轴表示下互连宽度W(μm)。
图12中所示特性如下获得:预备四百(400)个下互连31,每个的厚度为0.25μm,并且每个都与两个直径为0.2μm的通孔接触相连;将这些互连通过通孔接触连接起来形成互连链;定义该互连链为一个样品;利用下互连31的长度L作为参数(10μm、20μm、30μm、50μm、100μm),测量各个长度L下宽度W改变时的失效率。
根据测量结果,了解到,在宽度W从2μm到大约20μm的宽范围内没有出现接触失效,这样,与图2所示的相比,更大地改善了失效率与互连宽度的关系。
本发明并不局限于上述实施方案。例如,在图7和9中,形成两个通孔接触以将上、下互连相连。然而,可形成三个或更多个通孔接触。形成在上、下互连之间的层间膜的材料并不局限于SiO2。PSG(磷硅酸盐玻璃)、其它材料,或这些材料的叠层膜都可用于层间膜。
对于熟练的技术人员来说,很容易找到另外的优点和调整。所以,在更宽的方面,本发明并不局限于此处示出并描述的特定细节和代表性实施方案。因此,只要不超出所附权利要求及其等价要求的一般发明概念的精神或范围,可作出各种修改。
Claims (12)
1.半导体集成电路器件,包含:
第一互连,由以铜为主要成分的材料制成,具有给定的宽度、长度、厚度和体积;
第二互连,由以铜为主要成分的材料制成,置于上面所述第一互连之上;以及
至少一个通孔接触,由以铜为主要成分的材料制成,所述第一互连和第二互连通过它而彼此电相连,当第一互连的宽度和体积之一不大于给定值时,该至少一个通孔接触包括一个通孔接触,当第一互连的宽度和体积之一超过给定值时,该至少一个通孔接触包括多个通孔接触,它们以不大于给定值的规则间距排列在第一互连的预定区域中。
2.根据权利要求1的半导体集成电路器件,其中,空位不均匀地集中在所述第一互连上与该至少一个通孔接触连接的接触位置处。
3.根据权利要求1的半导体集成电路器件,其中当所述互连的宽度和长度都为2μm或更小时,给出所述一个通孔接触,直径为0.2μm或更小。
4.根据权利要求1的半导体集成电路器件,其中当所述第一互连的宽度和长度超过2μm时,给出所述多个通孔接触,且每个的直径为0.2μm或更小。
5.根据权利要求1的半导体集成电路器件,进一步包含第三互连,由以铜为主要成分的材料制成,与所述第一互连的一端在第一互连的长度方向上接触,从而第三互连与第一互连齐平,第三互连具有给定宽度、长度、厚度和体积,
其中当所述第三互连的宽度和体积之一不大于给定值时,给出所述一个通孔接触。
6.根据权利要求5的半导体集成电路器件,其中所述第三互连的宽度和长度都为2μm或更小,而一个通孔接触的直径不大于0.2μm。
7.根据权利要求1的半导体集成电路器件,进一步包含第三互连,由以铜为主要成分的材料制成,与所述第一互连的一端在第一互连的长度方向上接触,从而第三互连与第一互连齐平,第三互连具有给定宽度、长度、厚度和体积,
其中当所述第三互连的宽度和体积之一超过给定值时,在第一互连的预定区域中以不小于给定值的间距排列所述多个通孔接触。
8.根据权利要求7的半导体集成电路器件,其中所述第三互连的宽度和长度每一个都超过2μm,所述多个通孔接触中的每一个的直径都不大于0.2μm。
9.根据权利要求1的半导体集成电路器件,其中所述第一互连的预定区域为空位有效扩散区,其中包括在所述第一互连中的空位通过扩散集中在所述通孔接触的底部而导致通孔接触中的接触失效。
10.根据权利要求9的半导体集成电路器件,其中所述空位有效扩散区由一几乎为圆形的区域确定,该区域的中心在多个通孔接触中集中了最多空位的一个的底部中心,半径为R。
11.根据权利要求10的半导体集成电路器件,其中半径R由R=(F·t)0.5给出,其中F为扩散系数,而t为扩散时间。
12.根据权利要求10的半导体集成电路器件,其中半径R为25μm。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP212908/2002 | 2002-07-22 | ||
JP2002212908A JP3974470B2 (ja) | 2002-07-22 | 2002-07-22 | 半導体装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1477706A true CN1477706A (zh) | 2004-02-25 |
CN100390986C CN100390986C (zh) | 2008-05-28 |
Family
ID=29728551
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNB031331041A Expired - Fee Related CN100390986C (zh) | 2002-07-22 | 2003-07-22 | 具有多级互连的半导体集成电路器件的设计方法 |
Country Status (5)
Country | Link |
---|---|
US (3) | US6670714B1 (zh) |
JP (1) | JP3974470B2 (zh) |
KR (1) | KR100538725B1 (zh) |
CN (1) | CN100390986C (zh) |
TW (1) | TWI223875B (zh) |
Families Citing this family (24)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3974470B2 (ja) * | 2002-07-22 | 2007-09-12 | 株式会社東芝 | 半導体装置 |
EP1420443A3 (fr) * | 2002-11-14 | 2014-10-15 | Nxp B.V. | Dispositif de connexion électrique entre deux pistes d'un circuit integré |
JP2004296644A (ja) * | 2003-03-26 | 2004-10-21 | Toshiba Corp | 半導体装置 |
JP4230334B2 (ja) * | 2003-10-31 | 2009-02-25 | 富士通マイクロエレクトロニクス株式会社 | 半導体装置及びその製造方法 |
US7300821B2 (en) * | 2004-08-31 | 2007-11-27 | Micron Technology, Inc. | Integrated circuit cooling and insulating device and method |
US7202562B2 (en) * | 2004-12-02 | 2007-04-10 | Micron Technology, Inc. | Integrated circuit cooling system and method |
JP2006190869A (ja) * | 2005-01-07 | 2006-07-20 | Nec Electronics Corp | 半導体装置の設計方法および信頼性評価方法 |
JP4801910B2 (ja) * | 2005-02-17 | 2011-10-26 | 株式会社東芝 | 半導体チップの設計方法 |
JP4901302B2 (ja) * | 2006-05-26 | 2012-03-21 | 株式会社東芝 | 半導体集積回路 |
US8723321B2 (en) * | 2006-06-08 | 2014-05-13 | GLOBALFOUNDIES Inc. | Copper interconnects with improved electromigration lifetime |
JP4921884B2 (ja) * | 2006-08-08 | 2012-04-25 | 株式会社東芝 | 半導体記憶装置 |
US7557449B2 (en) * | 2006-09-07 | 2009-07-07 | Taiwan Semiconductor Manufacturing Company, Ltd. | Flexible via design to improve reliability |
US7585758B2 (en) * | 2006-11-06 | 2009-09-08 | International Business Machines Corporation | Interconnect layers without electromigration |
US9287438B1 (en) * | 2008-07-16 | 2016-03-15 | Solaero Technologies Corp. | Method for forming ohmic N-contacts at low temperature in inverted metamorphic multijunction solar cells with contaminant isolation |
SE533992C2 (sv) | 2008-12-23 | 2011-03-22 | Silex Microsystems Ab | Elektrisk anslutning i en struktur med isolerande och ledande lager |
US8630033B2 (en) | 2008-12-23 | 2014-01-14 | Silex Microsystems Ab | Via structure and method thereof |
US8421239B2 (en) * | 2010-03-16 | 2013-04-16 | International Business Machines Corporation | Crenulated wiring structure and method for integrated circuit interconnects |
KR101712628B1 (ko) | 2010-05-03 | 2017-03-06 | 삼성전자 주식회사 | 가변 콘택을 포함한 반도체 소자 |
US8890324B2 (en) * | 2010-09-28 | 2014-11-18 | Freescale Semiconductor, Inc. | Semiconductor structure having a through substrate via (TSV) and method for forming |
JP5571030B2 (ja) | 2011-04-13 | 2014-08-13 | 株式会社東芝 | 集積回路装置及びその製造方法 |
SE538058C2 (sv) * | 2012-03-30 | 2016-02-23 | Silex Microsystems Ab | Metod att tillhandahålla ett viahål och en routing-struktur |
US9111998B2 (en) | 2012-04-04 | 2015-08-18 | Samsung Electronics Co., Ltd | Multi-level stack having multi-level contact and method |
US9287162B2 (en) | 2013-01-10 | 2016-03-15 | Samsung Austin Semiconductor, L.P. | Forming vias and trenches for self-aligned contacts in a semiconductor structure |
KR102292645B1 (ko) * | 2017-03-09 | 2021-08-24 | 삼성전자주식회사 | 집적회로 소자 |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0853757A (ja) * | 1994-08-10 | 1996-02-27 | Fujitsu Ltd | スパッタ用ターゲットの製造方法、スパッタ方法、及び、スパッタ装置 |
US5470790A (en) * | 1994-10-17 | 1995-11-28 | Intel Corporation | Via hole profile and method of fabrication |
EP0912996B1 (en) | 1996-07-18 | 2002-01-02 | Advanced Micro Devices, Inc. | Integrated circuit which uses an etch stop for producing staggered interconnect lines |
KR100443628B1 (ko) * | 1999-03-19 | 2004-08-09 | 동경 엘렉트론 주식회사 | 반도체 장치 및 그 제조 방법 |
US6770975B2 (en) * | 1999-06-09 | 2004-08-03 | Alliedsignal Inc. | Integrated circuits with multiple low dielectric-constant inter-metal dielectrics |
JP4554011B2 (ja) * | 1999-08-10 | 2010-09-29 | ルネサスエレクトロニクス株式会社 | 半導体集積回路装置の製造方法 |
JP2001185552A (ja) * | 1999-12-27 | 2001-07-06 | Hitachi Ltd | 半導体集積回路装置およびその製造方法 |
US6295721B1 (en) * | 1999-12-28 | 2001-10-02 | Taiwan Semiconductor Manufacturing Company | Metal fuse in copper dual damascene |
US6699335B2 (en) * | 2000-11-15 | 2004-03-02 | Nsk Ltd. | Machine part |
JP2003068848A (ja) * | 2001-08-29 | 2003-03-07 | Fujitsu Ltd | 半導体装置及びその製造方法 |
US6555467B2 (en) * | 2001-09-28 | 2003-04-29 | Sharp Laboratories Of America, Inc. | Method of making air gaps copper interconnect |
JP3974470B2 (ja) * | 2002-07-22 | 2007-09-12 | 株式会社東芝 | 半導体装置 |
-
2002
- 2002-07-22 JP JP2002212908A patent/JP3974470B2/ja not_active Expired - Fee Related
-
2003
- 2003-01-07 US US10/337,402 patent/US6670714B1/en not_active Expired - Lifetime
- 2003-07-03 TW TW092118230A patent/TWI223875B/zh not_active IP Right Cessation
- 2003-07-19 KR KR10-2003-0049506A patent/KR100538725B1/ko active IP Right Grant
- 2003-07-22 CN CNB031331041A patent/CN100390986C/zh not_active Expired - Fee Related
- 2003-11-21 US US10/717,556 patent/US6774024B2/en not_active Expired - Lifetime
-
2004
- 2004-06-22 US US10/872,482 patent/US20040245645A1/en not_active Abandoned
Also Published As
Publication number | Publication date |
---|---|
KR20040010267A (ko) | 2004-01-31 |
JP3974470B2 (ja) | 2007-09-12 |
US20040012091A1 (en) | 2004-01-22 |
US20040104482A1 (en) | 2004-06-03 |
KR100538725B1 (ko) | 2005-12-26 |
JP2004055919A (ja) | 2004-02-19 |
TW200402838A (en) | 2004-02-16 |
TWI223875B (en) | 2004-11-11 |
US20040245645A1 (en) | 2004-12-09 |
CN100390986C (zh) | 2008-05-28 |
US6774024B2 (en) | 2004-08-10 |
US6670714B1 (en) | 2003-12-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN1477706A (zh) | 具有多级互连的半导体集成电路器件 | |
CN1135630C (zh) | 高压cmos结构的半导体器件及其制造方法 | |
CN2741192Y (zh) | 具有高品质因子的电感 | |
CN1893020A (zh) | 半导体器件及其制造方法 | |
CN100339991C (zh) | 具有电容器的半导体器件及其制造方法 | |
CN1725466A (zh) | 垫重分布层与铜垫重分布层的制造方法 | |
CN1599028A (zh) | 金属-绝缘体-金属电容器及互连结构 | |
CN1835235A (zh) | 半导体器件和mim电容器 | |
CN1537330A (zh) | 利用铜扩散阻挡结构的高多孔低k电介质膜的结构加强 | |
CN1167338A (zh) | 半导体器件的制造方法 | |
CN1577811A (zh) | 半导体构装封环结构与其制造方法以及半导体构装结构 | |
CN1670957A (zh) | 半导体装置中的散热系统及方法 | |
CN1655351A (zh) | 半导体器件及其制造方法 | |
CN1881558A (zh) | 双镶嵌结构、内连结构及其制造方法 | |
CN1129180C (zh) | 半导体器件及其制造方法 | |
CN101079386A (zh) | 三维集成电路的实现方法 | |
CN100350592C (zh) | 制造在互连孔的下部侧壁处具有斜面的半导体器件的方法 | |
CN1664997A (zh) | 具有多层互连结构的半导体器件 | |
CN1667813A (zh) | 半导体器件 | |
CN1862818A (zh) | 半导体器件及其制造方法 | |
CN1881557A (zh) | 半导体内连接结构的顶金属线上的保护结构及其形成方法 | |
CN1716620A (zh) | 半导体芯片及其制造方法以及半导体器件 | |
CN101038913A (zh) | 半导体集成电路器件 | |
CN1750265A (zh) | 半导体器件及其制造方法 | |
CN1819181A (zh) | 半导体装置及其制造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20080528 Termination date: 20210722 |
|
CF01 | Termination of patent right due to non-payment of annual fee |