CN106374930A - 基于数字域自校正的逐次逼近模数转换器及模数转换方法 - Google Patents

基于数字域自校正的逐次逼近模数转换器及模数转换方法 Download PDF

Info

Publication number
CN106374930A
CN106374930A CN201610860432.9A CN201610860432A CN106374930A CN 106374930 A CN106374930 A CN 106374930A CN 201610860432 A CN201610860432 A CN 201610860432A CN 106374930 A CN106374930 A CN 106374930A
Authority
CN
China
Prior art keywords
level
cdac
comparator
electric capacity
control logic
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201610860432.9A
Other languages
English (en)
Other versions
CN106374930B (zh
Inventor
李冬
孟桥
黎飞
王林锋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Southeast University
Original Assignee
Southeast University
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Southeast University filed Critical Southeast University
Priority to CN201610860432.9A priority Critical patent/CN106374930B/zh
Publication of CN106374930A publication Critical patent/CN106374930A/zh
Application granted granted Critical
Publication of CN106374930B publication Critical patent/CN106374930B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • H03M1/34Analogue value compared with reference values
    • H03M1/38Analogue value compared with reference values sequentially only, e.g. successive approximation type
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/10Calibration or testing
    • H03M1/1009Calibration

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Analogue/Digital Conversion (AREA)

Abstract

本发明提供一种基于数字域自校正的逐次逼近模数转换器及模数转换方法,包括CDAC、比较器、SAR控制逻辑电路、校正控制逻辑电路、存储器、加法器、时钟电路;CDAC采用差分结构,其电容阵列分别构成高M位子CDAC和低L位子CDAC,基于电容阵列复用的思想,在自校正阶段复用低L位子CDAC对高M位子CDAC电容阵列中各个电容的失配误差进行检测,并对检测出的误差值进行量化,将误差电压转换成误差码输出,输出的误差码输出到存储器中,在完成失配误差检测及量化后开始对输入模拟信号进行数字转换,输出原始码,再从存储器中调取相应位的误差码与之运算,获取经过校正后的最终输出码字,提高了SAR ADC的线性度。

Description

基于数字域自校正的逐次逼近模数转换器及模数转换方法
技术领域
本发明涉及模拟数字转换技术领域,特别是一种基于数字域自校正的逐次逼近模数转换器及模数转换方法。
背景技术
模数转换器作为模拟世界和数字世界的桥梁,具有非常重要的作用。而逐次逼近型模数转换器具有非常低的功耗,可以实现较高的转换精度,尽管其串行工作方式导致转换速度较慢,但其非常适合低功耗的应用,如触摸屏和无线传感网络等。
另外,随着近年来工艺的不断发展,已经大幅提高了逐次逼近转换器的转换速度,使其在高速低功耗的应用成为可能,如移动通信应用。
传统的逐次逼近模数转换器通常采用二进制权重电容阵列,随着精度的提高,电容阵列的面积和总的电容值成指数增长,而且精度越高,所需的电容匹配性能越高,也加大了所需的单位电容值,从而使得电容阵列的面积和总的电容值进一步加大。CDAC的功耗与电容值是成正比的,这意味着电容值的增加也会加大模数转换器的功耗。
为了降低传统二进制结构逐次逼近转换器的电容面积和功耗,另外一种分段结构也是常用的选择。该分段结构是将CDAC分为高位子CDAC和低位子CDAC两部分,然后通过一个耦合电容进行连接。这种方法虽然可以降低CDAC总的电容值和面积,但耦合电容的寄生电容以及低位子CDAC部分的寄生电容都会影响CDAC的线性度,而且电容的匹配性能也会影响CDAC的线性度。
综上所述,分段结构CDAC的非线性来源相比与传统二进制结构CDAC要复杂的多,为了既能够采用传统的二进制结构CDAC,又能够采用较小的单位电容,需要对二进制结构CDAC中的电容失配进行校正,从而获得较小的总的电容值和面积,较低的CDAC功耗,更好的CDAC线性度。
发明内容
发明目的:为解决现有的电容失配校正方法通常采用额外的校正DAC来对主CDAC的电容失配误差进行检测和量化,从而导致增加芯片的面积的技术问题,本发明提出一种基于数字域自校正的逐次逼近模数转换器及模数转换方法,不需要额外的校正DAC即可对CDAC的电容失配误差进行检测和量化。
技术方案:为实现上述技术效果,本发明提出的技术方案为:
基于数字域自校正的逐次逼近模数转换器,包括:CDAC101、比较器102、校正控制逻辑电路103、SAR控制逻辑电路104、存储器105、加法器106和时钟电路107;其中,
CDAC101包括结构对称的正、负电容阵列支路1101、1102,正、负电容阵列支路1101、1102的高M位电容阵列构成子CDACI1201,正、负电容阵列支路1101、1102的低L位开关电容阵列构成子CDACII1202;正、负电容阵列支路1101、1102的输出端分别与比较器102的正、负输入端相连;比较器102的输出端通过开关S1与校正控制逻辑电路103的输入端相连,同时通过开关S2与SAR控制逻辑电路104的输入端相连;校正控制逻辑电路103和SAR控制逻辑电路104的输出端均与CDAC101中各电容的下极板开关控制端相连;SAR控制逻辑电路104的输出端与加法器的输入端相连,校正控制逻辑电路103的输出端通过存储器105与加法器的输入端相连;加法器106的输出信号即为校正后的数字信号;
时钟电路107产生正常转换模式时钟和校正模式时钟并分别发送给CDAC101、比较器102、开关S1、S2和校正控制逻辑电路103;
时钟电路107输出正常转换模式时钟时,CDAC101对差分输入信号Vip和Vin进行采样,开关S2闭合,比较器102以正常转换模式时钟的频率工作;校正控制逻辑电路103不工作;
时钟电路107输出校正模式时钟时,CDAC101对输入信号Vcm进行采样,开关S1闭合,比较器102以校正模式时钟的频率工作;校正控制逻辑电路103开始工作;校正工作完成后,校正控制逻辑电路103向时钟电路107反馈校正完成标志信号,时钟电路107根据校正完成标志信号将输出信号切换为正常转换模式时钟。
本发明还提出一种基于数字域自校正的逐次逼近模数转换方法,该方法包括步骤:
(1)构建上述基于数字域自校正的逐次逼近模数转换器;
(2)时钟电路107首先产生校正模式时钟,此时,开关S1闭合,CDAC101、比较器102和校正控制逻辑电路103形成的环路导通;所述模数转换器进入校正模式,对子CDACI1201中所有电容的失配误差电压进行提取并量化为误差码,其中任意一位电容的失配误差电压提取和量化包括步骤:
(2-1)预充电:校正控制逻辑电路103控制待测电容的下极板切换至第一电平GND,待测电容所在支路中其他电容的下极板切换至第三电平Vref,另一支路中所有电容的下极板切换至第一电平GND,CDAC101中所有电容上极板切换至第二电平Vcm
(2-2)误差提取:校正控制逻辑电路103将预充电后的待测电容的下极板切换到第三电平Vref,待测电容所在支路中其他电容的下极板切换至第一电平GND,另一支路中所有电容的下极板保持在第一电平GND,CDAC(101)中所有电容上极板与第二电平Vcm断开;提取的失配误差电压Verrp为:
VDACp-VDACn=2Verrp
其中,VDACp为正电容阵列支路(1101)的输出电压,VDACn为负电容阵列支路(1102)的输出电压;
(3)将步骤(2)中提取出的对应电容上的失配误差电压量化为误差码并储存在存储器105中;当CDACI1201中所有电容的失配误差电压均量化为误差码并储存在存储器105中后,校正控制逻辑电路103向时钟电路107反馈校正完成标志信号;时钟电路107根据校正完成标志信号产生正常转换模式时钟,使开关S2闭合,CDAC101、比较器102和SAR控制逻辑电路104形成的环路导通;
(4)SAR控制逻辑电路104控制CDAC101对差分输入模拟信号Vip和Vin采样并逐次逼近量化为L+M位原始码;
(5)若原始码中的高M位中存在某位逻辑电平为1,则从存储器中取出该位电容对应的误差码与原始码求和,求和结果即为该位电容校正后的输出码。
进一步的,所述步骤(3)中将任意一位电容的失配误差电压量化为误差码的方法为:
a)设子CDACII1202正、负支路中第l位电容分别为Cp,l、Cn,l,l∈[0,1,…,L],Cp,L、Cn,L分别为子CDACII1202正、负支路的最高位;初始化l=L,转入步骤b);
b)比较器102判断输入端电压是否满足VDACp-VDACn>0,若判断结果为是,则比较器102输出误差码DE,l为高电平,校正控制逻辑电路103根据误差码DE,l将Cn,l的下极板切换到第三电平Vref;若判断结果为否,比较器102输出误差码DE,l为低电平,校正控制逻辑电路103根据误差码DE,l将Cp,l的下极板切换到第三电平Vref;校正控制逻辑电路103将误差码DE,l在存储器中,并转入步骤c);
c)令l=L-1;判断是否满足l<1,若判断结果为满足,则比较器(102)判断输入端电压是否满足VDACp-VDACn>0,若判断结果为是,则比较器(102)输出误差码DE,0为高电平,若判断结果为否,比较器(102)输出误差码DE,0为低电平,-结束循环,存储器保存的L位逻辑电平除以2即为对应电容的误差码;否则,返回步骤b)。
进一步的,所述步骤(4)中原始码的量化方法为:
SAR控制逻辑电路104控制CDAC101中所有电容的上极板接模拟信号,下极板接第一电平GND;之后断开CDAC101中所有电容的上极板,对采样到的模拟信号进行逐次逼近量化,包括步骤:
(4-1)初始化k=L+M-1;
(4-2)比较器102判断输入端电压是否满足VDACp-VDACn>0,若判断结果为是,则比较器102输出逻辑电平Dk=1,SAR控制逻辑电路104将Cn,k下极板接第三电平Vref;否则比较器102输出逻辑电平Dk=0,SAR控制逻辑电路104将Cp,k下极板接第三电平Vref;SAR控制逻辑电路104将比较器102输出的逻辑电平保存在自带的寄存器中;转入步骤(4-3);
(4-3)令k=k-1,判断是否满足k<1,若满足,则比较器(102)判断输入端电压是否满足VDACp-VDACn>0,若判断结果为是,则比较器(102)输出逻辑电平D0=1,否则比较器(102)输出逻辑电平D0=0,然后SAR控制逻辑电路103输出自带寄存器中保存的L+M位逻辑电平,输出的L+M位逻辑电平即为模拟信号的原始码;若不满足,返回步骤(4-2)。
进一步的,所述CDAC101正、负支路1101、1102的末位分别设有冗余电容Cp,0和Cn,0;校正模式冗余位的量化方法为:
(5-1)在CDACI1201中任意一位电容的量化过程中,,若比较器(102)输出误差码DE,0为高电平,则Cn,0的下极板接第二电平Vcm;若比较器(102)输出误差码DE,0为低电平,则Cp,0的下极板接第二电平Vcm
(5-2)CDAC101正、负支路1101、1102根据步骤(5-1)中冗余电容Cp,0和Cn,0下极板的接入电压形成新的输出电压
(5-3)比较器(102)判断输入端电压是否满足若判断结果为是,则比较器(102)输出冗余位DE,0.5为高电平,否则输出冗余位DE,0.5为低电平。
进一步的,所述CDAC(101)正、负支路(1101,1102)的末位分别设有冗余电容Cp,0和Cn,0;正常转换模式冗余位的量化方法为:
(6-1)在CDACI(1201)中任意一位电容的量化过程中,,若比较器(102)输出误差码D0为高电平,则Cn,0的下极板接第二电平Vcm;若比较器(102)输出误差码D0为低电平,则Cp,0的下极板接第二电平Vcm
(6-2)CDAC(101)正、负支路(1101,1102)根据步骤(6-1)中冗余电容Cp,0和Cn,0下极板的接入电压形成新的输出电压
(6-3)比较器(102)判断输入端电压是否满足若判断结果为是,则比较器(102)输出冗余位D0.5为高电平,否则输出冗余位D0.5为低电平。
有益效果:
现有的电容失配校正方法通常采用额外的校正DAC来对主CDAC的电容失配误差进行检测和量化,增加了芯片的面积。与现有技术相比,本发明基于电容阵列复用的思想提出了一种基于数字域自校正的逐次逼近模数转换器及模数转换方法。在本发明的技术方案中,复用的低L位电容阵列作为校正CDAC,可以使用终端电容进一步提高误差检测和校正的精度,使得SAR ADC在精度增加时,可以采用较小的单位电容,也可以减小版图排版时互连线引入的失配误差;较小的单位电容由于工艺存在的固有失配导致的DAC非线性问题得以降低;版图排版时互连线引入的寄生电容导致的失配误差予以减小,提高了CDAC整体版图的匹配度;终端电容的使用增加了一位冗余位,进一步提高了CDAC非线性校正的精度。
附图说明
图1为基于数字域自校正的逐次逼近模数转换器电路结构图;
图2为基于数字域自校正的逐次逼近模数转换器中CDAC的电容阵列拓扑图;
图3为校正控制逻辑电路的拓扑结构图;
图4为实施例中12位SAR ADC中差分开关电容结构CDAC示意图;
图5为实施例中电容Cp,11失配误差检测量化过程中预充电阶段的CDAC拓扑结构示意图;
图6为实施例中Cp,11失配误差检测量化过程中误差提取阶段的CDAC拓扑结构示意图;
图7为实施例中电容Cp,11失配误差检测量化过程中误差量化阶段中低4位子CDACII的输出波形示意图;
图8为利用误差码与原始码求和校正的原理示意图;
图9为校正前后的信噪失真比(SNDR)100次蒙特卡洛仿真结果示意图;
图10为校正前后的无杂散动态范围(SFDR)100次蒙特卡洛仿真结果示意图;
图11为校正前后的有效位数(ENOB)100次蒙特卡洛仿真结果示意图。
图中:101、CDAC,1101、正电容阵列支路,1102、负电容阵列支路,102、比较器,1201、子CDACI,1202、子CDACII,103、校正控制逻辑电路,104、SAR控制逻辑电路,1401、第一D触发器组,1402、第二D触发器组,1403、异或门组,1404、第一或门组,1405、第一与门组,1406、第二与门组,1407、第二或门组,105、存储器,106、加法器,107时钟电路。
具体实施方式
下面结合附图对本发明作更进一步的说明。
如图1所示为基于数字域自校正的逐次逼近模数转换器电路结构图,包括:包括电容型数模转换器CDAC 101、比较器102、SAR控制逻辑电路104、校正控制逻辑电路103、存储器105、加法器106和时钟电路107。具体地,如图2所示,电容型数模转换器CDAC 101采用差分开关电容阵列结构,可以分为高M位子CDACI 1201和低L位子CDACII 1202两个部分,在自校正阶段,低L位子CDACII 1202被复用为校正DAC,对高M位子CDACI 1201电容阵列中各个电容的失配误差进行检测和量化,终端匹配单位电容Cp,0、Cn,0和第三电平Vcm一起用于产生1位冗余码,提高误差检测的精度。图3为校正控制逻辑电路的拓扑结构图,包括:第一D触发器组1401、第二D触发器组1402、异或门组1403、第一或门组1404、第一与门组1405、第二与门组1406、第二或门组1407。当时钟电路107生成校正模式时钟时,校正控制逻辑电路103启动,并根据校正模式时钟生成高M位子CDACI 1201中的电容开关控制信号;同时,校正控制逻辑电路103根据校正模式时钟和比较器102的输出信号生成低L位子CDACII 1202中的电容开关控制信号。
下面结合实施例进行具体说明。
实施例:假设全差分结构SAR ADC精度为12位,CDAC 101可以分为高8位子CDACI1201和低4位子CDACII 1202,输入信号直接采样到CDAC上,并进行第一次转换,高8位子CDACI 1201只需要要7位电容阵列。另外,CDAC 101中的终端匹配电容在量化过程中Cp,0和Cn,0根据前次比较结果从第一电平GND切换到第二电平Vcm,经比较器比较后输出0.5LSB权重的冗余位,该位仅用于校正之目的。
图4为12位SAR ADC中差分开关电容结构CDAC 101示意图,CDAC 101分为高8位子CDACI 1201和低4位子CDACII 1202两个部分。
电路上电后,首先对高8位子CDACI 1201中各个电容的失配误差进行检测,并对误差电压进行量化,再通过以下运算获得各个电容的失配误差电压对应的数字误差码,并将这些误差码存储到存储器中。失配误差电压的量化过程如下:
先从CDAC 101中正支路CDACP 1101的最高位电容Cp,11的失配误差检测和量化开始,整个误差检测和量化的过程可以分为3个阶段,第一阶段为预充电阶段,第二阶段为误差提取阶段,第三阶段为误差量化阶段。
图5所示为预充电阶段CDAC 101中各个电容状态,正电容阵列支路1101的最高位电容Cp,11和CDAC 101中负电容阵列支路1102的所有电容的下极板被放电到第一电平GND,正电容阵列支路1101的剩余电容的下极板被充电到第三电平Vref,CDAC 101所有电容的上极板采样第二电平信号Vcm。预充电完成后,CDAC 101中正、负电容阵列支路1101和1102输出电压分别为
VDACp=VDACn=Vcm (1)
其中,VDACp为正电容阵列支路1101的输出电压,VDACn为负电容阵列支路1102的输出电压;
图6所示为误差提取阶段CDAC 101中各个电容状态,校正控制逻辑电路103控制正电容阵列支路1101的最高位电容Cp,11的下极板被充电到第三电平Vref,正电容阵列支路1101中剩余电容的下极板被放电到第一电平GND,负电容阵列支路1102的所有电容的下极板保持接第一电平GND,CDAC 101所有电容的上极板与第二电平信号Vcm断开。误差提取完成后,CDAC 101中正、负电容阵列支路1101和1102的输出电压分别为
V D A C p = V c m + V r e f 2 11 2 10 + V e r r p , 11 - V r e f 2 11 ( 2 9 + ... + 1 ) - ( V e r r p , 10 + ... + V e r r p , 0 ) = V c m + V e r r p , 11 - ( V e r r p , 10 + ... + V e r r p , 0 ) = V c m + 2 V e r r p , 11 - - - ( 2 )
VDACn=Vcm (3)
此时,CDAC 101上存储的误差电压为
VDACp-VDACn=2Verrp,11 (4)
误差提取完成后,利用低4位子CDACII 1202、校正控制逻辑103和比较器102一起对提取到的误差电压进行量化。量化的过程为:
首先进行第一次比较,如果误差电压2Verrp,11为正,则CDACII 1202中电容Cn,4的下极板由第一电平GND切换到第三电平Vref,输出误差码DE,4为1;反之则CDACII 1202中电容Cp,4的下极板由第一电平GND切换到第三电平Vref,输出误差码DE,4为0。接着进行下一次比较,如果比较结果为正,CDACII 1202中电容Cn,3的下极板由第一电平GND切换到第三电平Vref,输出误差码DE,3为1;反之则CDACII 1202中电容Cp,3的下极板由第一电平GND切换到第三电平Vref,输出误差码DE,3为0。接下来重复以上操作,继续对误差电压进行量化,输出误差码DE,2、DE,1、DE,0、DE,0.5,至此提取到的误差电压2Verrp,11被量化为6位误差码。图7所示为误差量化阶段CDAC 101输出波形示意图。量化完成后,对输出的误差码除以2即可获得CDACP1101的最高位电容Cp,11的失配误差电压Verrp,11对应的误差码。为了尽可能减少除法运算后信息丢失,对量化后输出的原始误差码末位补1个0,然后再进行除法运算,从而提高运算的精度。
利用相同的方法,可以依次得到正电容阵列支路1101中电容Cp,i(i=10,……,5)和负电容阵列支路1102中电容Cn,i(i=11,……,5)的失配误差电压。当对需校正的某位电容的失配误差进行检测和量化时,首先对该电容先放电到第一电平GND再充电到第三电平Vref,在其所在支路电容中,比该位电容位数高的所有电容保持接第三电平Vref,比该位电容位数低的所有电容,包括低L位的所有电容,先充电到第三电平Vref再放电到第一电平GND。另一支路的电容阵列中所有电容,包括低L位的所有电容保持接第一电平GND。然后利用低4位子CDACII 1102、校正控制逻辑103和比较器102对CDAC 101上存储的误差电压进行量化。
当完成高8位子CDAC 1201中所有电容的失配误差进行检测和量化,获得其中每位电容失配误差对应的误差码,并将误差码存储到存储器中后,校正控制逻辑电路103给出一个校正完成标志信号。校正完成标志信号发送给时钟产生电路107,触发时钟电路107产生正常转换模式时钟,使开关S2闭合,CDAC101、比较器102和SAR控制逻辑电路104形成的环路导通。
在正常转换模式,首先对差分模拟输入信号Vin、Vip进行采样,并保存到CDAC 101上,CDAC 101中所有电容接第一电平GND,然后断开采样开关,开始对采样到的差分模拟输入电压进行逐次逼近量化。对于正电容阵列支路1101中除终端匹配电容Cp,0外的各个电容,如果对应位为逻辑电平“1”,则该电容保持接第一电平GND,如果对应位为逻辑电平“0”,则该电容接第二电平Vref;对于CDACN 1102中除终端匹配电容Cn,0外的各个电容,如果对应位为逻辑电平“1”,则该电容接第二电平Vref,如果对应位为逻辑电平“0”,则该电容保持接第一电平GND;冗余位量化时,如果比较器的前次比较结果为逻辑电平“1”,则终端匹配电容Cn,0接第二电平Vcm,;如果比较器的前次比较结果为逻辑电平“0”,则终端匹配电容Cp,0接第二电平Vcm,然后比较器对其正负输入端电压进行比较,如果比较结果为逻辑电平“1”,则输出冗余位为逻辑电平“1”,否则输出冗余位为逻辑电平“0”。至此模拟输入信号被量化为12+1位原始输出码,其中额外的1位为0.5LSB权重的冗余位,模拟输入信号与原始码之间对应关系表达式为:
V i n p u t = V i p - V i n = V r e f 2 12 ( 2 11 D 11 + ... + 2 0 D 0 + 2 - 1 D 0.5 ) - V r e f + [ ( V e r r p , 11 + V e r r n , 11 ) D 11 + ... + ( V e r r p , 5 + V e r r n , 5 ) D 5 ] - - - ( 5 )
忽略低4位子CDAC 1202中各个电容的失配误差。
在量化输出的13位原始码中,如果高7位中某位为1,则将该位对应的失配误差电压量化后的误差码从存储器中取出,并将误差码与原始码求和,并舍弃后两位,获得校正后的输出码,其对应的表达式为
Dcorrected,out=Draw,out+[(Derrp,11+Derrn,11)D11+…+(Derrp,5+Derrn,5)D5] (6)
其中,Draw,out为13位原始输出码,Derrp,i和Derrn,i(i=11,……,5)分别为失配误差电压Verrp,i和Verrn,i(i=11,……,5)对应的误差码,Dcorrected,out为校正后的输出码。
图8所示为误差码与原始码求和示意图。
对本发明的带数字域自校正技术的逐次逼近模数转换器进行系统级仿真验证,采用蒙特卡洛统计分析的方法,得出了校正前后信噪失真比(SNDR)、无杂散动态范围(SFDR)和有效位数(ENOB)的仿真结果,如图9、图10、图11所示。
在仿真中,单位电容引入失配率为3%的失配标准差,校正前12位SAR ADC的信SNDR、SFDR和ENOB的平均值分别为52dB、57.9dB和8.3位。校正后SNDR、SFDR和ENOB的平均值分别为70.1dB、81.7dB和11.4位。校正后SNDR、SFDR和ENOB分别提高了18.1dB、23.8dB和3.1位,仿真结果说明提出的数字域自校正技术效果是明显的。
以上所述仅是本发明的优选实施方式,应当指出:对于本技术领域的普通技术人员来说,在不脱离本发明原理的前提下,还可以做出若干改进和润饰,这些改进和润饰也应视为本发明的保护范围。

Claims (6)

1.基于数字域自校正的逐次逼近模数转换器,其特征在于,包括:CDAC(101)、比较器(102)、校正控制逻辑电路(103)、SAR控制逻辑电路(104)、存储器(105)、加法器(106)和时钟电路(107);其中,
CDAC(101)包括结构对称的正、负电容阵列支路(1101,1102),正、负电容阵列支路(1101,1102)的高M位电容阵列构成子CDACI(1201),正、负电容阵列支路(1101,1102)的低L位开关电容阵列构成子CDACII(1202);正、负电容阵列支路(1101,1102)的输出端分别与比较器(102)的正、负输入端相连;比较器(102)的输出端通过开关S1与校正控制逻辑电路(103)的输入端相连,同时通过开关S2与SAR控制逻辑电路(104)的输入端相连;校正控制逻辑电路(103)和SAR控制逻辑电路(104)的输出端均与CDAC(101)中各电容的下极板开关控制端相连;SAR控制逻辑电路(104)的输出端与加法器的输入端相连,校正控制逻辑电路(103)的输出端通过存储器(105)与加法器的输入端相连;加法器(106)的输出信号即为校正后的数字信号;
时钟电路(107)产生正常转换模式时钟和校正模式时钟并分别发送给CDAC(101)、比较器(102)、开关S1、S2和校正控制逻辑电路(103);
时钟电路(107)输出正常转换模式时钟时,CDAC(101)对差分输入信号Vip和Vin进行采样,开关S2闭合,比较器(102)以正常转换模式时钟的频率工作;校正控制逻辑电路(103)不工作;
时钟电路(107)输出校正模式时钟时,CDAC(101)对输入信号Vcm进行采样,开关S1闭合,比较器(102)以校正模式时钟的频率工作;校正控制逻辑电路(103)开始工作;校正工作完成后,校正控制逻辑电路(103)向时钟电路(107)反馈校正完成标志信号,时钟电路(107)根据校正完成标志信号将输出信号切换为正常转换模式时钟。
2.基于数字域自校正的逐次逼近模数转换方法,其特征在于包括步骤:
(1)构建如权利要求1所述的基于数字域自校正的逐次逼近模数转换器;
(2)时钟电路(107)首先产生校正模式时钟,此时,开关S1闭合,CDAC(101)、比较器(102)和校正控制逻辑电路(103)形成的环路导通;所述模数转换器进入校正模式,对子CDACI(1201)中所有电容的失配误差电压进行提取并量化为误差码,其中任意一位电容的失配误差电压提取和量化包括步骤:
(2-1)预充电:校正控制逻辑电路(103)控制待测电容的下极板切换至第一电平GND,待测电容所在支路中其他电容的下极板切换至第三电平Vref,另一支路中所有电容的下极板切换至第一电平GND,CDAC(101)中所有电容上极板切换至第二电平Vcm
(2-2)误差提取:校正控制逻辑电路(103)将预充电后的待测电容的下极板切换到第三电平Vref,待测电容所在支路中其他电容的下极板切换至第一电平GND,另一支路中所有电容的下极板保持在第一电平GND,CDAC(101)中所有电容上极板与第二电平Vcm断开;提取的失配误差电压Verrp为:
VDACp-VDACn=2Verrp
其中,VDACp为正电容阵列支路(1101)的输出电压,VDACn为负电容阵列支路(1102)的输出电压;
(3)将步骤(2)中提取出的对应电容上的失配误差电压量化为误差码并储存在存储器(105)中;当CDACI(1201)中所有电容的失配误差电压均量化为误差码并储存在存储器(105)中后,校正控制逻辑电路(103)向时钟电路(107)反馈校正完成标志信号;时钟电路(107)根据校正完成标志信号产生正常转换模式时钟,使开关S2闭合,CDAC(101)、比较器(102)和SAR控制逻辑电路(104)形成的环路导通;
(4)SAR控制逻辑电路(104)控制CDAC(101)对差分输入模拟信号Vip和Vin采样并逐次逼近量化为L+M位原始码;
(5)若原始码中的高M位中存在某位逻辑电平为1,则从存储器中取出该位电容对应的误差码与原始码求和,求和结果即为该位电容校正后的输出码。
3.根据权利要求2所述的基于数字域自校正的逐次逼近模数转换方法,其特征在于,所述步骤(3)中将任意一位电容的失配误差电压量化为误差码的方法为:
a)设子CDACII(1202)正、负支路中第l位电容分别为Cp,l、Cn,l,l∈[0,1,…,L],Cp,L、Cn,L分别为子CDACII(1202)正、负支路的最高位;初始化l=L,转入步骤b);
b)比较器(102)判断输入端电压是否满足VDACp-VDACn>0,若判断结果为是,则比较器(102)输出误差码DE,l为高电平,校正控制逻辑电路(103)根据误差码DE,l将Cn,l的下极板切换到第三电平Vref;若判断结果为否,比较器(102)输出误差码DE,l为低电平,校正控制逻辑电路(103)根据误差码DE,l将Cp,l的下极板切换到第三电平Vref;校正控制逻辑电路(103)将误差码DE,l在存储器中,并转入步骤c);
c)令l=L-1;判断是否满足l<1,若判断结果为满足,则比较器(102)判断输入端电压是否满足VDACp-VDACn>0,若判断结果为是,则比较器(102)输出误差码DE,0为高电平,若判断结果为否,比较器(102)输出误差码DE,0为低电平,结束循环,存储器保存的L位逻辑电平除以2即为对应电容的误差码;否则,返回步骤b)。
4.根据权利要求3所述的基于数字域自校正的逐次逼近模数转换方法,其特征在于,所述步骤(4)中原始码的量化方法为:
SAR控制逻辑电路(104)控制CDAC(101)中所有电容的上极板接模拟信号,下极板接第一电平GND;之后断开CDAC(101)中所有电容的上极板,对采样到的模拟信号进行逐次逼近量化,包括步骤:
(4-1)初始化k=L+M-1;
(4-2)比较器(102)判断输入端电压是否满足VDACp-VDACn>0,若判断结果为是,则比较器(102)输出逻辑电平Dk=1,SAR控制逻辑电路(104)将Cn,k下极板接第三电平Vref;否则比较器(102)输出逻辑电平Dk=0,SAR控制逻辑电路(104)将Cp,k下极板接第三电平Vref;SAR控制逻辑电路(104)将比较器(102)输出的逻辑电平保存在自带的寄存器中;转入步骤(4-3);
(4-3)令k=k-1,判断是否满足k<1,若满足,则比较器(102)判断输入端电压是否满足VDACp-VDACn>0,若判断结果为是,则比较器(102)输出逻辑电平D0=1,否则比较器(102)输出逻辑电平D0=0,然后SAR控制逻辑电路(103)输出自带寄存器中保存的L+M位逻辑电平,输出的L+M位逻辑电平即为模拟信号的原始码;若不满足,返回步骤(4-2)。
5.根据权利要求4所述的基于数字域自校正的逐次逼近模数转换方法,其特征在于,所述CDAC(101)正、负支路(1101,1102)的末位分别设有冗余电容Cp,0和Cn,0;校正模式冗余位的量化方法为:
(5-1)在CDACI(1201)中任意一位电容的量化过程中,,若比较器(102)输出误差码DE,0为高电平,则Cn,0的下极板接第二电平Vcm;若比较器(102)输出误差码DE,0为低电平,则Cp,0的下极板接第二电平Vcm
(5-2)CDAC(101)正、负支路(1101,1102)根据步骤(5-1)中冗余电容Cp,0和Cn,0下极板的接入电压形成新的输出电压
(5-3)比较器(102)判断输入端电压是否满足若判断结果为是,则比较器(102)输出冗余位DE,0.5为高电平,否则输出冗余位DE,0.5为低电平。
6.根据权利要求5所述的基于数字域自校正的逐次逼近模数转换方法,其特征在于,所述CDAC(101)正、负支路(1101,1102)的末位分别设有冗余电容Cp,0和Cn,0;正常转换模式冗余位的量化方法为:
(6-1)在CDACI(1201)中任意一位电容的量化过程中,,若比较器(102)输出误差码D0为高电平,则Cn,0的下极板接第二电平Vcm;若比较器(102)输出误差码D0为低电平,则Cp,0的下极板接第二电平Vcm
(6-2)CDAC(101)正、负支路(1101,1102)根据步骤(6-1)中冗余电容Cp,0和Cn,0下极板的接入电压形成新的输出电压
(6-3)比较器(102)判断输入端电压是否满足若判断结果为是,则比较器(102)输出冗余位D0.5为高电平,否则输出冗余位D0.5为低电平。
CN201610860432.9A 2016-09-28 2016-09-28 基于数字域自校正的逐次逼近模数转换器及模数转换方法 Active CN106374930B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201610860432.9A CN106374930B (zh) 2016-09-28 2016-09-28 基于数字域自校正的逐次逼近模数转换器及模数转换方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201610860432.9A CN106374930B (zh) 2016-09-28 2016-09-28 基于数字域自校正的逐次逼近模数转换器及模数转换方法

Publications (2)

Publication Number Publication Date
CN106374930A true CN106374930A (zh) 2017-02-01
CN106374930B CN106374930B (zh) 2019-09-03

Family

ID=57898188

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201610860432.9A Active CN106374930B (zh) 2016-09-28 2016-09-28 基于数字域自校正的逐次逼近模数转换器及模数转换方法

Country Status (1)

Country Link
CN (1) CN106374930B (zh)

Cited By (28)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106992785A (zh) * 2017-03-21 2017-07-28 清华大学深圳研究生院 一种德尔塔调制器及其模数转换器
CN107171667A (zh) * 2017-06-09 2017-09-15 江西联智集成电路有限公司 逐次逼近型模数转换器及其自检测方法
CN108242929A (zh) * 2017-07-07 2018-07-03 西安微电子技术研究所 一种用于sar型adc的多精度抗辐照逻辑控制装置
WO2018141197A1 (en) * 2017-02-06 2018-08-09 Huawei Technologies Co., Ltd. Asynchronous sar adc with conversion speed control feedback loop
CN108832928A (zh) * 2018-09-10 2018-11-16 江南大学 一种sar adc电容阵列的共模电压校正电路及其校正方法
CN109644003A (zh) * 2018-07-08 2019-04-16 深圳市汇顶科技股份有限公司 具有重叠参考电压范围的逐次逼近寄存器(sar)模数转换器(adc)
CN109802674A (zh) * 2017-11-17 2019-05-24 比亚迪股份有限公司 逐次逼近模数转换器及其数字校准方法和装置
CN110311680A (zh) * 2019-06-21 2019-10-08 浙江大学 抗PVT涨落适应低Vref输入的SAR ADC电路及估算方法
CN110492885A (zh) * 2019-07-11 2019-11-22 东南大学 一种无源噪声整形逐次逼近sar模数转换器
CN110739968A (zh) * 2019-09-29 2020-01-31 东南大学 适用于过采样sar adc的电容失配误差整形开关电路及方法
CN110995264A (zh) * 2019-12-26 2020-04-10 上海贝岭股份有限公司 Cdac的电容失配的校准系统和逐次逼近型adc
CN111371456A (zh) * 2020-03-18 2020-07-03 东南大学 全动态范围ns sar adc中的二阶失配误差整形技术
CN111431529A (zh) * 2019-12-11 2020-07-17 成都铭科思微电子技术有限责任公司 具有电容失配校正功能的逐次逼近型模数转换器
CN111565042A (zh) * 2020-05-25 2020-08-21 电子科技大学 一种适用于两步式adc的校正方法
CN112039528A (zh) * 2020-07-22 2020-12-04 重庆中易智芯科技有限责任公司 一种逐次逼近模数转换器中的电容阵列逻辑控制方法
CN112367084A (zh) * 2020-11-23 2021-02-12 电子科技大学 一种基于终端电容复用的逐次逼近型模数转换器量化方法
CN112600558A (zh) * 2020-12-22 2021-04-02 江苏金帆电源科技有限公司 一种模数转换的线性度校正方法和装置
CN112653469A (zh) * 2020-12-16 2021-04-13 东南大学 一种混合型sar-adc电路及模数转换方法
CN113037287A (zh) * 2021-04-07 2021-06-25 西安交通大学 一种高精度逐次逼近性模数转换器的后台校准方法及系统
WO2021135296A1 (zh) * 2019-12-30 2021-07-08 无锡华润上华科技有限公司 一种传感器检测电路及电子装置
CN113922819A (zh) * 2021-12-14 2022-01-11 之江实验室 基于后台校准的一步两位逐次逼近型模数转换器
WO2022174515A1 (zh) * 2021-02-18 2022-08-25 深圳曦华科技有限公司 逐次逼近型数字模数转换器sar adc和电子设备
CN114944841A (zh) * 2022-06-24 2022-08-26 福州大学 二阶失配误差整形的逐次逼近型模数转换器的预测补偿法
CN115940949A (zh) * 2022-12-14 2023-04-07 合肥健天电子有限公司 分裂电容结构逐次逼近模数转换器校准电路及方法
WO2023151632A1 (zh) * 2022-02-10 2023-08-17 芯海科技(深圳)股份有限公司 一种adc电路及其控制方法
CN116938245A (zh) * 2023-09-18 2023-10-24 微龛(广州)半导体有限公司 模数转换器校准方法及模数转换器
CN117728838A (zh) * 2024-02-08 2024-03-19 深圳市山海半导体科技有限公司 用于adc失调误差的模数转换装置与校准方法
CN117728838B (zh) * 2024-02-08 2024-05-28 深圳市山海半导体科技有限公司 用于adc失调误差的模数转换装置与校准方法

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104168020A (zh) * 2014-08-19 2014-11-26 复旦大学 一种逐位逼近型模数转换器的电容非线性校准电路及方法
CN105375925A (zh) * 2015-11-30 2016-03-02 上海华虹宏力半导体制造有限公司 伪差分电容型逐次逼近模数转换器
US9397679B1 (en) * 2015-02-19 2016-07-19 Stichting Imec Nederland Circuit and method for DAC mismatch error detection and correction in an ADC

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104168020A (zh) * 2014-08-19 2014-11-26 复旦大学 一种逐位逼近型模数转换器的电容非线性校准电路及方法
US9397679B1 (en) * 2015-02-19 2016-07-19 Stichting Imec Nederland Circuit and method for DAC mismatch error detection and correction in an ADC
CN105375925A (zh) * 2015-11-30 2016-03-02 上海华虹宏力半导体制造有限公司 伪差分电容型逐次逼近模数转换器

Cited By (45)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110249534A (zh) * 2017-02-06 2019-09-17 华为技术有限公司 具有转换速度控制反馈环路的异步sar adc
WO2018141197A1 (en) * 2017-02-06 2018-08-09 Huawei Technologies Co., Ltd. Asynchronous sar adc with conversion speed control feedback loop
CN106992785A (zh) * 2017-03-21 2017-07-28 清华大学深圳研究生院 一种德尔塔调制器及其模数转换器
CN107171667A (zh) * 2017-06-09 2017-09-15 江西联智集成电路有限公司 逐次逼近型模数转换器及其自检测方法
CN107171667B (zh) * 2017-06-09 2023-07-28 江西联智集成电路有限公司 逐次逼近型模数转换器及其自检测方法
CN108242929A (zh) * 2017-07-07 2018-07-03 西安微电子技术研究所 一种用于sar型adc的多精度抗辐照逻辑控制装置
CN108242929B (zh) * 2017-07-07 2021-11-09 西安微电子技术研究所 一种用于sar型adc的多精度抗辐照逻辑控制装置
CN109802674A (zh) * 2017-11-17 2019-05-24 比亚迪股份有限公司 逐次逼近模数转换器及其数字校准方法和装置
WO2020010779A1 (en) * 2018-07-08 2020-01-16 Shenzhen GOODIX Technology Co., Ltd. Successive approximation register (sar) analog to digital converter (adc) with overlapping reference voltage ranges
CN109644003A (zh) * 2018-07-08 2019-04-16 深圳市汇顶科技股份有限公司 具有重叠参考电压范围的逐次逼近寄存器(sar)模数转换器(adc)
CN109644003B (zh) * 2018-07-08 2022-06-07 深圳市汇顶科技股份有限公司 具有重叠参考电压范围的逐次逼近寄存器(sar)模数转换器(adc)
CN108832928B (zh) * 2018-09-10 2023-09-05 江南大学 一种sar adc电容阵列的共模电压校正电路及其校正方法
CN108832928A (zh) * 2018-09-10 2018-11-16 江南大学 一种sar adc电容阵列的共模电压校正电路及其校正方法
CN110311680A (zh) * 2019-06-21 2019-10-08 浙江大学 抗PVT涨落适应低Vref输入的SAR ADC电路及估算方法
CN110311680B (zh) * 2019-06-21 2021-08-31 浙江大学 抗PVT涨落适应低Vref输入的SAR ADC电路及估算方法
CN110492885B (zh) * 2019-07-11 2023-05-12 东南大学 一种无源噪声整形逐次逼近sar模数转换器
CN110492885A (zh) * 2019-07-11 2019-11-22 东南大学 一种无源噪声整形逐次逼近sar模数转换器
CN110739968A (zh) * 2019-09-29 2020-01-31 东南大学 适用于过采样sar adc的电容失配误差整形开关电路及方法
CN111431529A (zh) * 2019-12-11 2020-07-17 成都铭科思微电子技术有限责任公司 具有电容失配校正功能的逐次逼近型模数转换器
CN111431529B (zh) * 2019-12-11 2023-06-06 成都铭科思微电子技术有限责任公司 具有电容失配校正功能的逐次逼近型模数转换器
CN110995264B (zh) * 2019-12-26 2023-04-28 上海贝岭股份有限公司 Cdac的电容失配的校准系统和逐次逼近型adc
CN110995264A (zh) * 2019-12-26 2020-04-10 上海贝岭股份有限公司 Cdac的电容失配的校准系统和逐次逼近型adc
WO2021135296A1 (zh) * 2019-12-30 2021-07-08 无锡华润上华科技有限公司 一种传感器检测电路及电子装置
CN111371456A (zh) * 2020-03-18 2020-07-03 东南大学 全动态范围ns sar adc中的二阶失配误差整形技术
CN111371456B (zh) * 2020-03-18 2022-11-15 东南大学 全动态范围ns sar adc中的二阶失配误差整形技术
CN111565042A (zh) * 2020-05-25 2020-08-21 电子科技大学 一种适用于两步式adc的校正方法
CN112039528A (zh) * 2020-07-22 2020-12-04 重庆中易智芯科技有限责任公司 一种逐次逼近模数转换器中的电容阵列逻辑控制方法
CN112039528B (zh) * 2020-07-22 2022-11-29 重庆中易智芯科技有限责任公司 一种逐次逼近模数转换器中的电容阵列逻辑控制方法
CN112367084B (zh) * 2020-11-23 2023-04-18 电子科技大学 一种基于终端电容复用的逐次逼近型模数转换器量化方法
CN112367084A (zh) * 2020-11-23 2021-02-12 电子科技大学 一种基于终端电容复用的逐次逼近型模数转换器量化方法
CN112653469B (zh) * 2020-12-16 2023-08-01 东南大学 一种混合型sar-adc电路及模数转换方法
CN112653469A (zh) * 2020-12-16 2021-04-13 东南大学 一种混合型sar-adc电路及模数转换方法
CN112600558A (zh) * 2020-12-22 2021-04-02 江苏金帆电源科技有限公司 一种模数转换的线性度校正方法和装置
WO2022174515A1 (zh) * 2021-02-18 2022-08-25 深圳曦华科技有限公司 逐次逼近型数字模数转换器sar adc和电子设备
CN113037287B (zh) * 2021-04-07 2023-10-20 西安交通大学 一种高精度逐次逼近性模数转换器的后台校准方法及系统
CN113037287A (zh) * 2021-04-07 2021-06-25 西安交通大学 一种高精度逐次逼近性模数转换器的后台校准方法及系统
CN113922819A (zh) * 2021-12-14 2022-01-11 之江实验室 基于后台校准的一步两位逐次逼近型模数转换器
WO2023151632A1 (zh) * 2022-02-10 2023-08-17 芯海科技(深圳)股份有限公司 一种adc电路及其控制方法
CN114944841A (zh) * 2022-06-24 2022-08-26 福州大学 二阶失配误差整形的逐次逼近型模数转换器的预测补偿法
CN115940949B (zh) * 2022-12-14 2023-07-25 合肥健天电子有限公司 分裂电容结构逐次逼近模数转换器校准电路及方法
CN115940949A (zh) * 2022-12-14 2023-04-07 合肥健天电子有限公司 分裂电容结构逐次逼近模数转换器校准电路及方法
CN116938245A (zh) * 2023-09-18 2023-10-24 微龛(广州)半导体有限公司 模数转换器校准方法及模数转换器
CN116938245B (zh) * 2023-09-18 2023-11-24 微龛(广州)半导体有限公司 模数转换器校准方法及模数转换器
CN117728838A (zh) * 2024-02-08 2024-03-19 深圳市山海半导体科技有限公司 用于adc失调误差的模数转换装置与校准方法
CN117728838B (zh) * 2024-02-08 2024-05-28 深圳市山海半导体科技有限公司 用于adc失调误差的模数转换装置与校准方法

Also Published As

Publication number Publication date
CN106374930B (zh) 2019-09-03

Similar Documents

Publication Publication Date Title
CN106374930B (zh) 基于数字域自校正的逐次逼近模数转换器及模数转换方法
CN104242935B (zh) 一种sar adc分段电容失配的校正方法
CN101977058B (zh) 带数字校正的逐次逼近模数转换器及其处理方法
CN104917524B (zh) 模数转换器
CN103873059B (zh) 一种应用于高精度逐次逼近模数转换器的数字校准方法
US7528761B2 (en) Analog/digital conversion using successive approximation and redundant weighting
CN105811979B (zh) 一种带校正的逐次逼近模数转换器及其校正方法
CN105959006B (zh) 逐次逼近型模数转换器校准电路
CN104796149B (zh) 高精度逐次逼近型模数转换器及其基于dnl的性能提升方法
CN109150186A (zh) 一种适用于逐次逼近模数转换器的预测量化方法
CN104079298A (zh) 自校准桥接电容结构的逐次逼近型模数转换器
CN105391451A (zh) 一种逐次逼近型模数转换器及其模数转换时开关切换方法
CN108055037A (zh) 一种逐次逼近型模数转换器及其开关切换方法
CN104779954B (zh) 逐次逼近型模数转换器及其基于误码检测的数字校正方法
CN105933004B (zh) 一种高精度电容自校准逐次逼近型模数转换器
CN104168020A (zh) 一种逐位逼近型模数转换器的电容非线性校准电路及方法
CN107863966B (zh) 一种用于智能传感器的逐次逼近模数转换器电容优化方法
KR20180122235A (ko) 연속적인 근사 레지스터 아날로그 디지털 변환 장치
CN105071813B (zh) 应用于流水线—逐次逼近模拟数字转换器的两级结构
CN108306644B (zh) 基于10位超低功耗逐次逼近型模数转换器前端电路
CN105680865A (zh) 一种逐次逼近型模数转换器及其数字后端冗余校正方法
CN109412594A (zh) 一种应用于单端逐次逼近型模数转换器的数字自校准方法
CN112803946B (zh) 应用于高精度逐次逼近型adc的电容失配和失调电压校正方法
CN110190854A (zh) 一种面向两步式sar adc共用一组参考电压的实现电路及方法
CN108988859A (zh) 基于冗余位的比较器失调电压校准方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant