CN102224565B - 具有十字元件阵列的整合电容器 - Google Patents

具有十字元件阵列的整合电容器 Download PDF

Info

Publication number
CN102224565B
CN102224565B CN200980146540.8A CN200980146540A CN102224565B CN 102224565 B CN102224565 B CN 102224565B CN 200980146540 A CN200980146540 A CN 200980146540A CN 102224565 B CN102224565 B CN 102224565B
Authority
CN
China
Prior art keywords
layer
node
conduction
capacitor
cross
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN200980146540.8A
Other languages
English (en)
Other versions
CN102224565A (zh
Inventor
派翠克·J·昆恩
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Xilinx Inc
Original Assignee
Xilinx Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Xilinx Inc filed Critical Xilinx Inc
Publication of CN102224565A publication Critical patent/CN102224565A/zh
Application granted granted Critical
Publication of CN102224565B publication Critical patent/CN102224565B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L28/00Passive two-terminal components without a potential-jump or surface barrier for integrated circuits; Details thereof; Multistep manufacturing processes therefor
    • H01L28/40Capacitors
    • H01L28/60Electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/5222Capacitive arrangements or effects of, or between wiring layers
    • H01L23/5223Capacitor integral with wiring layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/0203Particular design considerations for integrated circuits
    • H01L27/0207Geometrical layout of the components, e.g. computer aided design; custom LSI, semi-custom LSI, standard cell technique
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/08Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind
    • H01L27/0805Capacitors only
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B99/00Subject matter not provided for in other groups of this subclass
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/002Details
    • H01G4/005Electrodes
    • H01G4/012Form of non-self-supporting electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/33Thin- or thick-film capacitors 
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/3011Impedance

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Fixed Capacitors And Capacitor Manufacturing Machines (AREA)
  • Design And Manufacture Of Integrated Circuits (AREA)

Abstract

一种于集成电路(IC)中的电容器具有:一第一多个传导十字元件,形成于IC的一层,其电气连接且形成电容器的一第一节点的一部分;及,一第二多个传导十字元件,形成于IC的金属层。于第二多个传导十字元件的传导十字元件电气连接且形成电容器的一第二节点的一部分且电容式耦合至第一节点。

Description

具有十字元件阵列的整合电容器
技术领域
本发明关于形成于集成电路(IC;integrated circuit)中的电容器,通称为“整合电容器”。
背景技术
制造IC的方法典型包括:一前端处理顺序,其中,诸如晶体管的种种的电气元件形成于一半导体基板;及,一后端处理顺序,概括包括形成具有传导通路(via)的介电材料与图案化(patterned)传导材料(典型为金属)的交替层或使用其它技术以互连金属层来形成一种三维的接线结构,其连接电气元件至其它电气元件及IC的端子。
电容器为了种种目的而用于IC系统。于多个实例,纳入(整合)一电容器于IC芯片是期待的。一种简单的方式是形成具有一介于中间的介电质的二个传导平板;然而,此针对于取得的电容而消耗相当大的面积。用于增大一既定面积的电容之一种技术运用多个传导平板,各个传导平板与邻近的平板由介电质所分开。另外的技术运用传导板条(strip),亦称为传导线条(line)、传导指部(finger)或传导线迹(trace),其交替地连接至第一与第二电容器端子(节点)。于传导板条之间耦合的侧壁提供电容。以垂直一致性排列或配置的传导板条层可附加以进而增大一种整合电容器结构的电容。
一种电容器具有连接至第一节点的于连续层的若干个传导板条且与连接至整合电容器的第二节点的相等数目个传导板条交替。该传导板条是于连续层上偏置了半个单元,使得连接至第一节点的一传导板条具有于其上方且二侧的连接至第二节点的传导板条。提供针对于各个节点的于一层的相等数目个传导板条是与至基板的各个节点的耦合平衡,此是期待于一些应用中,但为不期待于其它者,诸如:切换式应用,其中,于一个节点处具有较小的耦合是期待的。为了降低对于基板的耦合,一厚的二氧化硅层是用于基板与第一层的传导板条之间。此可能难以整合于一种标准CMOS制造顺序,且可能需要另外的步骤以附加至标准处理流程。重迭的平行传导板条运用汇流板条而连接在其末端,汇流板条消耗额外的表面积。
提供一种整合电容器的另一个方式是具有连接至该电容器的交替节点之于一层的传导板条及连接至相同节点的重迭传导板条。此本质为形成连接至该电容器的第一节点的一帘幕(curtain)的传导板条与互连通路及连接至第二节点的相邻帘幕的传导板条与互连通路。连接至该相同节点的重迭传导板条避免其关联于汇流板条的丧失的表面积;然而,层间的电容是降低,因为上方板条如同下方板条而连接至相同节点。此效应是稍微排除,因为随着临界尺寸缩小,板条间的电容相较于层间的电容而成为较为强势。换言之,于连续金属层之间的介电层分离随着减小临界尺寸而成为愈来愈大于传导板条之间的介电分离。
概括期待的是:整合电容器具有高的比电容(specific capacitance);然而,于诸多情况,制造能力与质量因子(Q因子,quality factor)亦为关注。一个制造能力的关注是控制于一大IC之内、跨于一晶圆及逐批的整合电容器的最终的电容值。
因此,可制造以提供一致的电容值的整合电容器是期望的。更概括期望的是:整合电容器具有每单位面积的高电容、低损失(电阻)与低的自电感,其藉由提高自共振频率与电容器电路质量而改良高频的应用。于一些应用,遮蔽整合电容器免于电气噪声是更为期待的。
发明内容
一种于集成电路(IC)中的电容器具有:一第一多个传导十字元件,形成于IC的一层,其电气连接且形成该电容器的一第一节点的一部分;及,一第二多个传导十字元件,形成于IC的金属层。于第二多个传导十字元件的传导十字元件电气连接且形成该电容器的一第二节点的一部分且电容式耦合至第一节点。
附图说明
伴随图式显示根据本发明的一或多个观点的示范实施例;然而,伴随图式不应视作限制本发明于图示的实施例,而是仅用于解说与了解。
图1A是根据一个实施例的一种具有重迭十字元件的重复图案的整合电容器的一层的平面图;
图1B是图1A的层的横截面;
图2A是根据一个实施例的一互连层的平面图;
图2B是图2A的层的横截面,该层是于根据图1A的层间;
图2C是图2A的层的平面图,该层重迭于根据图1A的一层;
图3A是根据另一个实施例的一种具有十字元件阵列的整合电容器的一层的平面图,该层具有层内互连件;
图3B是纳入根据图3A的层的一种整合电容器的侧视图;
图4是根据另一个实施例的一种具有十字与H元件阵列的整合电容器的一层的平面图,该层具有层内互连件;
图5是纳入根据一个实施例的整合电容器的一种FPGA的平面图。
具体实施方式
诸如可程序逻辑元件的复合IC经常具有藉由形成于一半导体基板上的介电材料层所分开的数个图案化金属层,其用于接线连接与其它功能。本发明的一些实施例可适于现存CMOS处理程序,藉由运用形成期望的图案于适当金属层的屏蔽(mask)及通过金属间的介电质(IMD;inter-metal dielectric)层或层间的介电质(ILD;inter-layer dielectric)的通路(via)。通路运用数种已知技术的任一者所形成,诸如:接触插头(contact plug)、金属镶嵌(damascene)或双金属镶嵌技术。同理,传导板条运用数种已知技术的任一者所形成,诸如:薄膜金属蚀刻(etch)、薄膜金属升离(lift-off)、金属镶嵌与双金属镶嵌技术。于一些实施例,该些传导层的一者是一聚硅或硅化物层。于再一个实施例,于半导体基板的一传导井是形成一电容器平板或一遮蔽的一部分。
整合电容器运用于种种的应用。尽管高的比电容概括期待以降低用于整合电容器的IC的表面积,合成的电容值亦为极重要于诸多应用,诸如:调谐应用。换言之,于一些应用,跨于一IC芯片、跨于一晶圆及逐批的电容值是足够重要而牺牲比电容。相较于剧烈仰赖于层间(垂直)电容的整合电容器,主要仰赖于层内(横向)电容的整合电容器显示相当低的变异,因为尺寸的准确性是相较于逐层而较为可控制于一层之内。
术语“顶部”节点与“底部”节点是无须关于相对于IC或其它结构的该些节点的实际方位,而是运用权宜的术语。于一些电路应用,一电容器的顶部节点指出该节点为连接至一放大器或其它元件的一高阻抗或高增益埠。于一种芯片上系统(SoC;system-on-chip),于一模拟至数字转换器(ADC;analog-to-digital converter)的准确度是相依于在顶部节点(对于除了底部节点外的所有其它节点)的寄生电容(Ctop)与于二个节点间的有用浮动讯号电容的电容(Csig)的比值。遮蔽顶部平板免于接地电流或电压供应变动是期待,使得Ctop维持为低。注意:一电容器概括视为一种二端子元件,且如本文所述的“顶部”与“底部”节点概括对应于电容器的此二个端子。因此,下述的结构可视为(例如:电气)连接至一个节点或另一个节点或形成一节点的部分者。一节点未分开其所连接的电容结构,而是彼等结构可形成一节点的部分者。
图1A是根据一个实施例的一种具有重迭十字元件(cross)的重复图案的整合电容器100的一层的平面图。一个极性(即:连接至整合电容器的一第一节点且显示具有网点)的传导(例如:金属、聚硅或硅化物)十字元件102、104、106沿着一浅对角线而于一第二极性(显示为不具有网点)的十字元件108、110交替。若一截面是平行于一边缘而取得,诸如:沿着截面线A-A,该些传导十字元件的横截面是交替。尽管图标的十字元件是对称(即:十字元件的各个垂直件是如同各个水平件而实质为相同长度),替代实施例是纳入非对称的十字元件,包括:一个水平及/或垂直件为较长于另一者的实施例。
该层包括:一周边遮蔽112,其环绕相反极性的传导元件(导线)106、114(十字元件与部分的十字元件)。于一特定实施例,该周边遮蔽及关联的十字元件与部分的十字元件是连接至整合电容器的底部节点,且相反极性的传导元件是连接至整合电容器的顶部节点。各个极性的内部的十字元件是由介电材料(诸如:二氧化硅)而彼此电气隔离于该层内。电气连接是作成于内部的十字元件,运用自于图1A所示的层的上方或下方的一层(参阅:例如图2A至2C)的通路,诸如:运用一种双金属镶嵌法所形成的通路,其延伸自于1A所示的金属层的金属线迹至一下层或是自一上层为朝下至于图1A的层的金属线迹。使得电气连接至自层100的上方或下方的金属层的内部十字元件是允许该些十字元件为界定于或接近于最小(临界)尺度。换言之,十字元件可作成极小且于极小间距,使得于顶部节点的传导元件与底部节点的传导元件之间的横向电容为最佳,达成高的比电容。于一替代实施例,十字元件是非作成于最小的间距与特征尺寸,允许替代的互连技术。
于运用长丝线导线的习用的整合电容器,一金属线迹(丝线)的最大长度是由其宽度所限制。换言之,具有最小宽度的一丝线具有关联的最大长度。若一较长的丝线是期望,宽度增大以维持制程可靠度。增大宽度是减小可界定为跨于一既定层的丝线的数目,此是降低于该层的横向的丝线对丝线的电容。运用于图1A所显示的一种十字元件阵列或是替代的十字元件图案(参阅:例如图4)是允许最小金属线宽度与于此等金属特征之间的最小间距维持跨于一大面积。此提供每单位面积之增强的横向电容,相较于丝线必须加宽以维持设计与制造规则的习用的丝线式层。
关于丝线式层而可能出现的另一个问题是于照相平版印刷期的混淆(aliasing)。混淆是由于当紧密间隔的线成像的干扰而发生。传导十字元件或其它传导元件的阵列是未发展关联于长、紧密间隔的丝线之混淆情形。
于一个实施例,图1A的层的上方或下方之一层是实质重迭于相同层。于一个替代实施例,具有实质相同图案的一层是部分重迭图1A的层。于又一个实施例,具有不同图案的一层(参阅:例如图3)是重迭图1A的层。传导通路是电气连接于第一层的一第一节点传导基质(matrix)的传导元件至于另一层的第一节点传导基质的传导元件,且其它的传导通路是电气连接于第一层的第二节点传导基质的传导元件至于第二层的第二节点传导基质的传导元件。一节点的一传导基质是实质电气连接至该节点的传导元件,其形成于图案化金属层的三维传导基质。
顶部与底部节点导线形成于介电材料,诸如:沉积的二氧化硅或众所周知于IC制造技术的其它介电材料。于一特定实施例,沟渠是形成于介电材料且该些沟渠是填充金属以形成金属线迹。欲使得横向电容为最大,该些沟渠较佳为深且紧密间隔。于一特定实施例,金属线迹相较于其宽而为较深,此促进横向电容与紧密封装以针对于高的比电容。于一个示范的实施例,金属线迹是制造以具有针对于线迹为形成于其的金属层的制造技术节点制程所允许的一最小金属线宽度,且具有允许的最小金属线迹间距(即:介电侧壁厚度)。于另一个实施例,金属线迹宽度与金属线迹间距典型为均超过针对于金属层的最小可允许值为约10%,此可提供较可靠的制造能力。发展于节点间的短路的一整合电容器通常对于电路操作且可能对于整个IC为严重。因此,于一些实施例,整合电容器是于牺牲最大的比电容(例如:针对于各层的最小金属线宽度以制造整合电容器)对于较高的制造与可靠度标准而设计。
图1B是图1A的层的横截面120,沿着截面线A-A而取得。于该层的各端的底部节点周边遮蔽截面122、124是形成一传导周边,其隔离顶部节点的内部导线126、128、130、132免于电气噪声或以免于该些顶部节点导线电容耦合于该层的其它节点。顶部节点导线126、128、130、132是于底部节点导线134、136、138、139交替。仅为了便于论述,该些十字元件将描述为具有自该十字元件的中心上下延伸的二个垂直件及左右延伸的二个水平件。透过二个水平件与中心(例如:134、130)的一横截面包括各个水平件的长度与一垂直件的宽度。为了论述,沿着一十字元件的整个宽度的横截面将称为一“全横”截面。于图1A的层的传导十字元件阵列的配置造成一第一极性(例如:底部节点)的一全横截面134,其随后为一第二极性(例如:顶部节点)的一第一垂直件横截面128、第一极性的一第二垂直件横截面136与第二极性的一第二全横截面130。
参考于图1A的十字元件矩阵,看出的是:概括而言,一内部十字元件的各个构件(例如:水平件140)是重迭相反极性的一相邻十字元件的一平行构件142的一部分,重迭相反极性的另一个相邻十字元件的一上或下构件的一垂直件的一末端144,且末端-耦合至第一个相邻十字元件的一垂直件146。因此,构件140是侧向耦合至于三个侧的相对节点的传导元件。图1A是非依比例所绘制,且尺度是为了说明清楚而夸大。于根据图1A的实施例的一些实际装置,十字元件之间的间距是相对较小(即:该些十字元件是极为接近在一起),且于十字元件间的横向耦合是由于该层的高填充因子而为极高。随着于十字元件之间的分隔缩小,各个内部十字元件实质由相反极性的其它十字元件的构件所环绕。于具有最小或接近最小的线宽度与间距的一层,一高填充因子与每单位面积的高电容是达成。
图2A是根据一个实施例的一互连层200的平面图。层200适用于连同于概括根据图1A而在层200的上方或下方的诸层或是已经电气隔离于该层的传导节点元件的根据替代实施例的其它层。层200包括形成于一金属层的一顶部节点互连导线202与一底部节点互连导线204。自顶部节点互连导线202至于下方的一金属层的顶部节点十字元件与部分十字元件或自于上方的一金属层的顶部节点十字元件与部分十字元件至顶部节点互连导线202而延伸的传导通路是电气互连该整合电容器的顶部节点元件以形成一顶部节点传导基质(参阅:例如图2B)。顶部节点互连导线202包括:数个参差的互联线迹206、208,其伸向于一种倾斜方式而跨于该层,藉以互连于上方或下方的金属层的传导十字元件(参阅:例如图1A与图2C)。
各个参差的互联线迹具有较宽段及交替的较窄段。较宽段偏移该参差线迹于X方向为一全横截面的约一半者,且较窄段是下降该参差线迹于Y方向。于一特定实施例,较宽段的宽度增大以使得相邻的线迹为接近一起,此缩短较窄段而直到该参差线迹是实质成为一组的截角菱形。参差的互联线迹206、212电容耦合为跨于一间隙210,其典型为填充介电材料,如针对于图1A的层100的上文所述,提供层内电容且附加至该整合电容器的比电容。
较宽段是增强层间电容,如关于图2B而解说于下文,且藉由使得一个节点的参差线迹为接近于相对节点的参差线迹而亦增强于互连层200的层内电容。于一个特定实施例,界定参差线迹以至少部分覆盖且电气连接至具有相同极性的一组的传导十字元件及亦至少部分覆盖且电容耦合至具有相反极性的一组的传导十字元件。
于一个特定实施例,于线迹之间的此分隔是于或接近针对于互连层为图案化于其的金属层的最小间隔规格,此促进于互连层的层内电容。替代而言,一互连层具有直边的线迹,其沿着一极性的十字元件的角度倾斜且电气连接为作成于下方的传导十字元件,然而,相较于一直边的线迹,参差线迹是增大该线迹的周边长度,提供于互连层的线迹之间的增大的横向电容。
图2B是图2A的层的横截面,该层是于根据图1A的层间。概括根据图1A的技术之一第一层的交替十字元件是制造于一第一金属层M1,且根据图2A之一互连层是制造于一第二金属层M2,且根据图1A之一第二层的交替十字元件是制造于一第三金属层M3。于层M1与M3,传导元件的截面是交替于节点之间(参阅:图1B)。于互连层M2,电气连接至该整合电容器的第一节点的金属互联线迹220是部分重迭于层M1与M3且连接至该整合电容器的第二节点的金属元件222与224,提供层间电容225、227。互连元件220是一参差线迹的一部分,该线迹具有宽度为大于相同极性的垂直构件226、228的宽度,互连元件220是透过通路230、232而电气连接至垂直构件226、228。
图2C是图2A的层的平面图,该层是重迭于根据图1A的一层。参差线迹212是透过通路244、246而连接至传导十字元件240、242以形成一底部节点传导基质,且参差线迹206是类似连接传导十字元件248、250以形成一顶部节点传导基质。于再一个实施例,一第二层的另种隔离的十字元件是重迭于该互连层以产生实质根据图2B的顶部与底部节点传导基质。该些参差线迹是充分宽以产生关于相对节点的传导元件的层间电容。举例而言,参差线迹246的一宽部分是重迭十字元件248的一部分252。
图3A是根据另一个实施例的一种具有十字元件阵列的整合电容器之一层300的平面图,该层具有层内互连件。图案化层300具有一传导十字元件阵列,该些传导十字元件之一些者互连至底部节点,而其它者是于层内而互连至顶部节点。图案化层300是有用于整合电容器的数个实施例。于一些实施例,图案化层300是运用在根据图1A的一层的上方或下方,其中,传导通路是电气连接于一层之隔离的十字元件至图案化层300的互连的十字元件。于该些实施例,隔离的十字元件是大于最小尺度,虽然于一些实施例,其为大于互连的十字元件,以使得传导的隔离十字元件的侧壁为较接近一起。运用传导的十字元件允许设计者以运用针对于该金属层的最小线宽度,由于该些十字元件的垂直与水平段是相当短。典型而言,针对于一金属层的特征所允许的最小线宽度是部分取决于线的长度。长的传导线迹是具有较宽的最小宽度以避免于线迹的断裂。于其它实施例,根据图3A的多个层是以具有相反极性的交替层所堆栈,换言之,于第N个金属层的一传导十字元件是具有于第N+1或N-1个金属层的一上面或下面的十字元件的相反极性(参阅:图3B)。
对角线的互连件302、304是互连十字元件306、308与部分的十字元件至汇流条310、312。该整合电容器层包括选用式遮蔽条314、316。遮蔽条314、316与底部节点汇流条310、318实质为环绕于层300的顶部节点的传导元件,包括顶部节点汇流条312、320,其限制电容耦合。第一顶部节点汇流条320沿着层300的一第一边缘延伸,且第二顶部节点汇流条312自第一顶部节点汇流条320而沿着该层的一第一垂直边缘延伸。同理,第一底部节点汇流条310沿着该层的一第二边缘延伸,且第二底部节点汇流条318自第一底部节点汇流条310而沿着该层的一第二垂直边缘延伸。
图3B是纳入形成于金属层M1、M2、M3的根据图3A的层的一种整合电容器330的侧视图。外部元件332、334、336是于该整合电容器的金属层M3、M2、M1之内而连接至整合电容器的底部节点,且为选用式以传导通路338、340而层对层式连接。举例而言,外部元件是一底部节点汇流条或遮蔽条。传导元件T1、T2、T3、T4连接至顶部节点且于连接至底部节点的传导元件B1、B2、B3、B4交替。于M2层的传导元件T5、T6、T7、T8是于传导元件B5、B6、B7、B8交替且为于M3层的对应元件之相反极性者,提供层间的电容。同理,于M1层的传导元件B9、B10、B11、B12是于传导元件T9、T10、T11、T12交替且为于上层的传导元件的相反极性者。层内的连接(参阅:图3A的参考符号302、304)是连接于诸层M1、M2、M3内的各个节点的内部传导元件,避免需要针对于金属层间的传导通路以将节点基质的传导元件连接在一起(比较:图2B)。该整合电容器是选用式包括形成于一聚硅或硅化物(“聚合”)层的一第一底部节点遮蔽平板342及形成于M4层的一第二底部节点遮蔽平板344。该第一与第二底部节点遮蔽平板、连同于外部底部节点元件332、334、336与通路338、340实质为形成绕于顶部节点传导基质的一法拉第笼,其遮蔽该顶部节点为免于耦合至于IC的其它节点(即:除了底部节点)。此外,诸如于一M5层(未显示)的一接地遮蔽平板、接地遮蔽基质或电源供应(例如:VDD)遮蔽基质的遮蔽是选用式纳入以遮蔽或实质为环绕该整合电容器。
图4是根据另一个实施例的一种具有十字与H元件阵列的整合电容器的一层400的平面图,该层具有层内互连件。一底部节点导线402包括H元件404(即:形状为如同一“H”的元件),其运用互连件408为沿着一对角线而互连至十字元件406(即:形状为如同一“+”的元件)。图案化层400具有交替的H元件列与十字元件列。于H元件列,连接至底部节点的H元件是与连接至顶部节点的H元件交替。同理,于十字元件列,连接至顶部节点的十字元件是与连接至底部节点的十字元件交替。该些十字元件的垂直传导件是重迭于该些H元件的垂直传导件,以提供于相反极性的十字元件与H元件之间的横向耦合。该传导元件阵列是提供良好的填充密度(层内电容),且该些元件的重复性质避免长串的金属线迹,其可能限制于最小宽度或引起于照相平版印刷期间的混淆,如关于图1A的上文所述。
延伸沿着垂直边缘的底部节点汇流条410、412提供对于底部节点导线的内部十字元件、H元件与部分元件的电气连接。沿着相对垂直边缘的顶部节点汇流条414、416延伸是同理提供对于顶部节点导线418的内部十字元件、H元件与部分元件的电气连接。于一特定实施例,根据图4的诸层是以具有传导元件的极性为反向的各层而堆栈。自该汇流条为对角线延伸至一个十字元件且接着至交替的H元件与十字元件的互连件是电气连接于该层的传导元件至期望的节点。若根据图4的另一层是形成且该些汇流条的极性为反向,于相对层的传导元件提供层间(垂直)电容。
注意:所述的层的型式与数目仅为实例,且于一些实施例,其它适合层是可运用,且任何数目个层是可运用。举例而言,运用的层是可取决于可利用于制程的层的型式与数目,且其它配置将对于熟悉此技术人士为显而易见。概括而言,根据本发明的实施例,任何适合层及任意数目个层是可运用。
图5是一种FPGA 500半导体装置的平面图,纳入根据一个实施例的一种整合电容器。FPGA 500包括CMOS部分于数个功能方块,诸如:于RAM与逻辑,且为运用一种CMOS制程所制造。根据本发明的一或多个实施例的一或多个整合电容器555纳入于FPGA的数个功能方块的任一者,诸如:一时脉电路505、多重千兆位收发器501或其它的功能方块;于多个功能方块之内;或于FPGA 500的一实体区段或部分之内。整合电容器555是特别期待于电容器的一或二个端子为切换的应用,且包括顶部节点遮蔽的实施例是更期待于顶部节点为连接至或切换至于FPGA 500的一种电路的一高阻抗或高增益节点的应用。电容器概括有用于广泛的种种集成电路及于广泛的种种应用。举例而言,一或多个电容器可有用于一种切换电容器网络,诸如:于一模拟至数字转换器,或作为针对于AC发讯的一解耦合或滤波电容器(例如:于MGT)。概括而言,本文所述的电容器结构可有用于其需要电容的任何应用。
FPGA架构包括多个不同的可程序瓦块(tile),包括:多重千兆位收发器(MGT;multi-gigabit transceiver)501、可配置逻辑方块(CLB;configurable logicblock)502、随机存取内存方块(BRAM;random access memory block)503、输入/输出方块(IOB;input/output block)504、配置与时脉逻辑(CONFIG/CLOCK)505、数字讯号处理(DSP;digital signal processing)方块506、专用输入/输出(I/O)方块507(例如:配置埠与时脉埠)及其它可程序逻辑508,诸如:数字时脉管理器、模拟至数字转换器、系统监视逻辑等等。一些FPGA亦包括:专属处理器(PROC)方块510。
于一些FPGA,各个可程序瓦块包括一可程序互连元件(INT;interconnect)511,其具有往返于各个相邻瓦块的一对应互连元件的标准化连接。因此,一起作用的可程序互连元件实施针对于图标的FPGA的可程序互连结构。可程序互连元件(INT)511亦包括往返于相同瓦块内的可程序逻辑元件的连接,如由包括在图5的顶部的实例所示。
举例而言,一CLB 502可包括可程序规划以实施使用者逻辑的一可配置逻辑元件(CLE;configurable logic element)512加上单一个可程序互连元件(INT)511。除了一或多个可程序互连元件之外,一BRAM 503可包括一BRAM逻辑元件(BRL;BRAM logic element)513。典型而言,纳入于一瓦块的互连元件的数目视该瓦块的高度而定。于描绘的实施例,一BRAM瓦块具有如同四个CLB的相同高度,但是其它数目(例如:五个)亦可运用。除了适当数目的可程序互连元件之外,一DSP瓦块506可包括一DSP逻辑元件(DSPL;DSP logic element)514。除了一个实例的可程序互连元件(INT)511之外,一IOB 504可包括例如二个实例的输入/输出逻辑元件(IOL;input/output logic element)515。如将为熟悉此技术人士所明白,举例而言,连接至I/O逻辑元件515的实际I/O垫是运用在种种图标逻辑方块的上方的迭层金属所制造,且典型为未限定于输入/输出逻辑元件515的区域。于描绘的实施例,接近芯片的中央的柱状区域(于图5所示为阴影处)用于配置、时脉与其它控制逻辑。
利用于图5所示的架构的一些FPGA包括附加的逻辑方块,瓦解构成FPGA大部分者的规则的柱状结构。附加的逻辑方块可为可程序方块及/或专属逻辑。举例而言,于图5所示的处理器(PROC)方块510跨越数行的的CLB与BRAM。
注意:图5仅意图以说明一个范例的FPGA架构。于一行(column)的逻辑方块的数目、诸行的相对宽度、行的数目与顺序、纳入于诸行的逻辑方块的型式、逻辑方块的相对尺寸及包括在图5的顶部的互连/逻辑实施纯然为范例性质。举例而言,于一实际FPGA,典型包括超过一个相邻行的CLB而无论该些CLB出现在何处,以利于使用者逻辑的有效率的实施。
尽管前文描述根据本发明的一或多个观点的示范实施例,根据本发明的一或多个观点的其它与进一步实施例可设计而未脱离其范畴,本发明的范畴由随后的申请专利范围与其等效者所决定。列出步骤的申请专利范围非意指该些步骤的任何顺序。商标是各自拥有者的财产权。

Claims (10)

1.一种于集成电路IC中的电容器,包含:
一第一多个传导十字元件,其形成于该IC的一第一传导层,该些第一多个传导十字元件的各者电气连接且形成该电容器的一第一节点的一第一部分;
一第二多个传导十字元件,其形成于该IC的该第一传导层,该些第二多个传导十字元件的各者电气连接且形成该电容器的一第二节点的一第一部分且电容式耦合至该第一节点;以及
一互连层,其形成于该IC的一第二传导层,该第二传导层藉由该IC的介电质层与该第一传导层分离,该互连层具有与连接到该第二多个传导十字元件的第二多个错开互联线迹交替的连接到该第一多个传导十字元件的第一多个错开互联线迹,每个错开互联线迹具有与窄区域交替的宽区域。
2.如权利要求1所述的电容器,其中,该些第一多个传导十字元件的各者是对称。
3.如权利要求1或2所述的电容器,其中,该些第二多个传导十字元件的各者是对称。
4.如权利要求1或2所述的电容器,其中,该些第一多个传导十字元件是藉由介电材料而于该第一传导层内彼此电气隔离。
5.如权利要求1所述的电容器,更包含:一第三传导层,其具有电气连接该第二节点且形成该第二节点的一第二部分的一第三多个传导十字元件,该第三传导层透过该IC的一第二介电层与该第一传导层分离。
6.如权利要求5所述的电容器,更包含:于该第三传导层的一第四多个传导十字元件,其电气连接该第一节点且形成该第一节点的一第二部分。
7.如权利要求1所述的电容器,其中,该些第一多个传导十字元件的一第一个十字元件的一第一水平件是重迭该第一多个错开互联线迹的一错开互联线迹的一部分,并且该第一个十字元件的该第一水平件通过一传导通路连接至该第一多个错开互联线迹的该错开互联线迹。
8.如权利要求1所述的电容器,更包含:
该IC的一第三传导层,该互连层是于该第三传导层与该第一传导层之间,形成于该第三传导层的一第三多个传导十字元件通过该第一多个错开互联线迹电气连接至该第一节点;及
形成于该第三传导层的一第四多个传导十字元件,其通过该第二多个错开互联线迹电气连接至该第二节点。
9.如权利要求1所述的电容器,其中,该互连层的该第一多个错开互联线迹的一错开互联线迹连接至该些第一多个传导十字元件的一第一个十字元件,且该错开互联线迹电容式耦合至该些第二多个传导十字元件的一第二个十字元件的一水平部分。
10.如权利要求9所述的电容器,其中,该第一个十字元件具有带有一第一宽度的一垂直元件,且该些第一多个错开互联线迹的各者具有带有该第一宽度的一窄区域与带有大于该第一宽度的一第二宽度的一宽区域。
CN200980146540.8A 2008-11-21 2009-10-23 具有十字元件阵列的整合电容器 Active CN102224565B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US12/276,296 US8207592B2 (en) 2008-11-21 2008-11-21 Integrated capacitor with array of crosses
US12/276,296 2008-11-21
PCT/US2009/061968 WO2010059338A1 (en) 2008-11-21 2009-10-23 Integrated capacitor with array of crosses

Publications (2)

Publication Number Publication Date
CN102224565A CN102224565A (zh) 2011-10-19
CN102224565B true CN102224565B (zh) 2014-06-18

Family

ID=41506503

Family Applications (1)

Application Number Title Priority Date Filing Date
CN200980146540.8A Active CN102224565B (zh) 2008-11-21 2009-10-23 具有十字元件阵列的整合电容器

Country Status (7)

Country Link
US (1) US8207592B2 (zh)
EP (1) EP2347437B1 (zh)
JP (1) JP5379864B2 (zh)
KR (1) KR101252973B1 (zh)
CN (1) CN102224565B (zh)
TW (1) TWI409835B (zh)
WO (1) WO2010059338A1 (zh)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8988852B2 (en) * 2009-11-17 2015-03-24 Marvell World Trade Ltd. Ground shield capacitor
IT1403475B1 (it) * 2010-12-20 2013-10-17 St Microelectronics Srl Struttura di connessione per un circuito integrato con funzione capacitiva
US8653844B2 (en) 2011-03-07 2014-02-18 Xilinx, Inc. Calibrating device performance within an integrated circuit
US8878337B1 (en) * 2011-07-19 2014-11-04 Xilinx, Inc. Integrated circuit structure having a capacitor structured to reduce dishing of metal layers
US8941974B2 (en) 2011-09-09 2015-01-27 Xilinx, Inc. Interdigitated capacitor having digits of varying width
US9059305B2 (en) * 2013-03-04 2015-06-16 International Business Machines Corporation Planar qubits having increased coherence times
US9270247B2 (en) 2013-11-27 2016-02-23 Xilinx, Inc. High quality factor inductive and capacitive circuit structure
US9524964B2 (en) 2014-08-14 2016-12-20 Xilinx, Inc. Capacitor structure in an integrated circuit
CN209487321U (zh) * 2016-10-26 2019-10-11 株式会社村田制作所 电容器
WO2018102598A1 (en) 2016-12-02 2018-06-07 Carver Scientific, Inc. Memory device and capacitive energy storage device
CN111033656A (zh) * 2017-11-30 2020-04-17 株式会社村田制作所 电容器
US10476514B1 (en) 2018-05-30 2019-11-12 Xilinx, Inc. Circuit for and method of receiving data in an integrated circuit

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6437431B1 (en) * 2001-08-07 2002-08-20 Lsi Logic Corporation Die power distribution system
US7151660B2 (en) * 2005-03-14 2006-12-19 Broadcom Corporation High density maze capacitor

Family Cites Families (113)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US57826A (en) * 1866-09-04 Improvement in portable railroads
US135042A (en) * 1873-01-21 Improvement in scraping and loading machines
US181973A (en) * 1876-09-05 Improvement in slate-frame attachments
US161725A (en) * 1875-04-06 Improvement in stem-winding watches
US77581A (en) * 1868-05-05 E-s e k b
US1090760A (en) * 1912-12-18 1914-03-17 George A Stanbery Plow.
US1899176A (en) * 1929-10-24 1933-02-28 Gen Electric High frquency condenser
GB1149569A (en) 1966-09-01 1969-04-23 Mini Of Technology Capacitors and methods for their manufacture
US3593319A (en) * 1968-12-23 1971-07-13 Gen Electric Card-changeable capacitor read-only memory
GB1469944A (en) 1975-04-21 1977-04-06 Decca Ltd Planar capacitor
NL7609587A (nl) * 1975-09-08 1977-03-10 Ncr Co Elektrisch afstembare mnos-capaciteit.
DE2548563A1 (de) 1975-10-30 1977-05-05 Licentia Gmbh Verfahren zum herstellen eines kondensators
US4249196A (en) * 1978-08-21 1981-02-03 Burroughs Corporation Integrated circuit module with integral capacitor
US4427457A (en) * 1981-04-07 1984-01-24 Oregon Graduate Center Method of making depthwise-oriented integrated circuit capacitors
US4409608A (en) * 1981-04-28 1983-10-11 The United States Of America As Represented By The Secretary Of The Navy Recessed interdigitated integrated capacitor
US4470096A (en) 1982-06-18 1984-09-04 Motorola Inc. Multilayer, fully-trimmable, film-type capacitor and method of adjustment
US4470099A (en) * 1982-09-17 1984-09-04 Matsushita Electric Industrial Co., Ltd. Laminated capacitor
US4571543A (en) * 1983-03-28 1986-02-18 Southwest Medical Products, Inc. Specific material detection and measuring device
DE3326957C2 (de) * 1983-07-27 1986-07-31 Telefunken electronic GmbH, 7100 Heilbronn Integrierte Schaltung
JPH0682783B2 (ja) * 1985-03-29 1994-10-19 三菱電機株式会社 容量およびその製造方法
US4827323A (en) 1986-01-07 1989-05-02 Texas Instruments Incorporated Stacked capacitor
US4731431A (en) * 1986-02-24 1988-03-15 The Dow Chemical Company Co-oligomerization product of a mixed cyanate and a polymaleimide
US4831431A (en) 1986-03-31 1989-05-16 Honeywell Inc. Capacitance stabilization
JPS6370550A (ja) * 1986-09-12 1988-03-30 Nec Corp 半導体集積回路装置
US4878151A (en) * 1987-04-10 1989-10-31 National Semiconductor Corporation Anti-parallel capacitor
US4731696A (en) 1987-05-26 1988-03-15 National Semiconductor Corporation Three plate integrated circuit capacitor
US4994688A (en) * 1988-05-25 1991-02-19 Hitachi Ltd. Semiconductor device having a reference voltage generating circuit
US4914546A (en) * 1989-02-03 1990-04-03 Micrel Incorporated Stacked multi-polysilicon layer capacitor
JPH02268439A (ja) * 1989-04-10 1990-11-02 Hitachi Ltd 半導体集積回路装置
US5089878A (en) * 1989-06-09 1992-02-18 Lee Jaesup N Low impedance packaging
EP0412514A1 (en) * 1989-08-08 1991-02-13 Nec Corporation Capacitance device
US5117114A (en) * 1989-12-11 1992-05-26 The Regents Of The University Of California High resolution amorphous silicon radiation detectors
US5021920A (en) * 1990-03-30 1991-06-04 Texas Instruments Incorporated Multilevel integrated circuit capacitor and method of fabrication
JPH0831392B2 (ja) * 1990-04-26 1996-03-27 株式会社村田製作所 積層コンデンサ
JP2504606B2 (ja) * 1990-05-18 1996-06-05 株式会社東芝 半導体記憶装置およびその製造方法
JP2590618B2 (ja) * 1990-05-31 1997-03-12 松下電器産業株式会社 画像表示装置
US5005103A (en) * 1990-06-05 1991-04-02 Samsung Electronics Co., Ltd. Method of manufacturing folded capacitors in semiconductor and folded capacitors fabricated thereby
US5077225A (en) * 1991-04-30 1991-12-31 Micron Technology, Inc. Process for fabricating a stacked capacitor within a monolithic integrated circuit using oxygen implantation
US5189594A (en) * 1991-09-20 1993-02-23 Rohm Co., Ltd. Capacitor in a semiconductor integrated circuit and non-volatile memory using same
US5166858A (en) * 1991-10-30 1992-11-24 Xilinx, Inc. Capacitor formed in three conductive layers
US5155658A (en) * 1992-03-05 1992-10-13 Bell Communications Research, Inc. Crystallographically aligned ferroelectric films usable in memories and method of crystallographically aligning perovskite films
US5275974A (en) * 1992-07-30 1994-01-04 Northern Telecom Limited Method of forming electrodes for trench capacitors
US5208725A (en) * 1992-08-19 1993-05-04 Akcasu Osman E High capacitance structure in a semiconductor device
AUPM596394A0 (en) * 1994-05-31 1994-06-23 Dyksterhuis, Francis Henry Games and puzzles
US5583359A (en) * 1995-03-03 1996-12-10 Northern Telecom Limited Capacitor structure for an integrated circuit
US5872697A (en) * 1996-02-13 1999-02-16 International Business Machines Corporation Integrated circuit having integral decoupling capacitor
US5939766A (en) * 1996-07-24 1999-08-17 Advanced Micro Devices, Inc. High quality capacitor for sub-micrometer integrated circuits
US5712813A (en) * 1996-10-17 1998-01-27 Zhang; Guobiao Multi-level storage capacitor structure with improved memory density
US6064108A (en) * 1997-09-02 2000-05-16 Hughes Electronics Corporation Integrated interdigitated capacitor
US6066537A (en) * 1998-02-02 2000-05-23 Tritech Microelectronics, Ltd. Method for fabricating a shielded multilevel integrated circuit capacitor
US6037621A (en) * 1998-07-29 2000-03-14 Lucent Technologies Inc. On-chip capacitor structure
US6677637B2 (en) * 1999-06-11 2004-01-13 International Business Machines Corporation Intralevel decoupling capacitor, method of manufacture and testing circuit of the same
JP4446525B2 (ja) 1999-10-27 2010-04-07 株式会社ルネサステクノロジ 半導体装置
US6417556B1 (en) * 2000-02-02 2002-07-09 Advanced Micro Devices, Inc. High K dielectric de-coupling capacitor embedded in backend interconnect
US6383858B1 (en) * 2000-02-16 2002-05-07 Agere Systems Guardian Corp. Interdigitated capacitor structure for use in an integrated circuit
US6303456B1 (en) * 2000-02-25 2001-10-16 International Business Machines Corporation Method for making a finger capacitor with tuneable dielectric constant
US6297524B1 (en) * 2000-04-04 2001-10-02 Philips Electronics North America Corporation Multilayer capacitor structure having an array of concentric ring-shaped plates for deep sub-micron CMOS
US6747307B1 (en) * 2000-04-04 2004-06-08 Koninklijke Philips Electronics N.V. Combined transistor-capacitor structure in deep sub-micron CMOS for power amplifiers
US6822312B2 (en) * 2000-04-07 2004-11-23 Koninklijke Philips Electronics N.V. Interdigitated multilayer capacitor structure for deep sub-micron CMOS
US6410954B1 (en) * 2000-04-10 2002-06-25 Koninklijke Philips Electronics N.V. Multilayered capacitor structure with alternately connected concentric lines for deep sub-micron CMOS
US6570210B1 (en) * 2000-06-19 2003-05-27 Koninklijke Philips Electronics N.V. Multilayer pillar array capacitor structure for deep sub-micron CMOS
JP2002033456A (ja) * 2000-07-18 2002-01-31 Seiko Epson Corp 半導体集積回路における容量素子及びその電源配線
US7259945B2 (en) * 2000-08-09 2007-08-21 Server Technology, Inc. Active arc-suppression circuit, system, and method of use
US6635916B2 (en) * 2000-08-31 2003-10-21 Texas Instruments Incorporated On-chip capacitor
US6974744B1 (en) * 2000-09-05 2005-12-13 Marvell International Ltd. Fringing capacitor structure
US6625006B1 (en) * 2000-09-05 2003-09-23 Marvell International, Ltd. Fringing capacitor structure
US6690570B2 (en) * 2000-09-14 2004-02-10 California Institute Of Technology Highly efficient capacitor structures with enhanced matching properties
US6385033B1 (en) * 2000-09-29 2002-05-07 Intel Corporation Fingered capacitor in an integrated circuit
US6653681B2 (en) * 2000-12-30 2003-11-25 Texas Instruments Incorporated Additional capacitance for MIM capacitors with no additional processing
US6980414B1 (en) * 2004-06-16 2005-12-27 Marvell International, Ltd. Capacitor structure in a semiconductor device
US6542351B1 (en) * 2001-06-28 2003-04-01 National Semiconductor Corp. Capacitor structure
US6548400B2 (en) * 2001-06-29 2003-04-15 Texas Instruments Incorporated Method of fabricating interlevel connectors using only one photomask step
US6740922B2 (en) * 2001-08-14 2004-05-25 Agere Systems Inc. Interdigitated capacitor and method of manufacturing thereof
US6661079B1 (en) * 2002-02-20 2003-12-09 National Semiconductor Corporation Semiconductor-based spiral capacitor
US6737698B1 (en) * 2002-03-11 2004-05-18 Silicon Laboratories, Inc. Shielded capacitor structure
GB0207857D0 (en) * 2002-04-05 2002-05-15 Zarlink Semiconductor Ltd Integrated circuit capacitors
DE10217565A1 (de) 2002-04-19 2003-11-13 Infineon Technologies Ag Halbleiterbauelement mit integrierter gitterförmiger Kapazitätsstruktur
DE10217567A1 (de) * 2002-04-19 2003-11-13 Infineon Technologies Ag Halbleiterbauelement mit integrierter Kapazitätsstruktur und Verfahren zu dessen Herstellung
US7271465B2 (en) * 2002-04-24 2007-09-18 Qualcomm Inc. Integrated circuit with low-loss primary conductor strapped by lossy secondary conductor
TW541646B (en) * 2002-07-11 2003-07-11 Acer Labs Inc Polar integrated capacitor and method of making same
DE10249192A1 (de) * 2002-10-22 2004-05-13 Infineon Technologies Ag Elektronisches Bauelement mit integriertem passiven elektronischen Bauelement und Verfahren zu dessen Herstellung
DE10303738B4 (de) 2003-01-30 2007-12-27 Infineon Technologies Ag Speicherkondensator und Speicherzellenanordnung
GB2398169B (en) * 2003-02-06 2006-02-22 Zarlink Semiconductor Ltd An electrical component structure
US6963122B1 (en) * 2003-02-21 2005-11-08 Barcelona Design, Inc. Capacitor structure and automated design flow for incorporating same
US6819542B2 (en) * 2003-03-04 2004-11-16 Taiwan Semiconductor Manufacturing Co., Ltd. Interdigitated capacitor structure for an integrated circuit
US6765778B1 (en) * 2003-04-04 2004-07-20 Freescale Semiconductor, Inc. Integrated vertical stack capacitor
US6880134B2 (en) * 2003-04-09 2005-04-12 Freescale Semiconductor, Inc. Method for improving capacitor noise and mismatch constraints in a semiconductor device
US7013436B1 (en) * 2003-05-25 2006-03-14 Barcelona Design, Inc. Analog circuit power distribution circuits and design methodologies for producing same
US6870390B1 (en) * 2003-09-11 2005-03-22 Xilinx, Inc. Tx line driver with common mode idle state and selectable slew rates
US6949781B2 (en) * 2003-10-10 2005-09-27 Taiwan Semiconductor Manufacturing Co. Ltd. Metal-over-metal devices and the method for manufacturing same
US7259956B2 (en) * 2003-12-19 2007-08-21 Broadcom Corporation Scalable integrated circuit high density capacitors
US7050290B2 (en) * 2004-01-30 2006-05-23 Taiwan Semiconductor Manufacturing Company, Ltd. Integrated capacitor
US6903918B1 (en) * 2004-04-20 2005-06-07 Texas Instruments Incorporated Shielded planar capacitor
FR2870042B1 (fr) * 2004-05-07 2006-09-29 St Microelectronics Sa Structure capacitive de circuit integre
US7154734B2 (en) * 2004-09-20 2006-12-26 Lsi Logic Corporation Fully shielded capacitor cell structure
JP4343085B2 (ja) * 2004-10-26 2009-10-14 Necエレクトロニクス株式会社 半導体装置
JP2006173418A (ja) * 2004-12-17 2006-06-29 Matsushita Electric Ind Co Ltd 半導体集積回路の電源構造
US7202548B2 (en) * 2005-09-13 2007-04-10 Via Technologies, Inc. Embedded capacitor with interdigitated structure
US7327011B2 (en) * 2005-11-02 2008-02-05 Lsi Logic Corporation Multi-surfaced plate-to-plate capacitor and method of forming same
TWI296852B (en) * 2005-12-07 2008-05-11 Winbond Electronics Corp Interdigitized capacitor
US7161228B1 (en) * 2005-12-28 2007-01-09 Analog Devices, Inc. Three-dimensional integrated capacitance structure
US7645675B2 (en) 2006-01-13 2010-01-12 International Business Machines Corporation Integrated parallel plate capacitors
US20070181973A1 (en) 2006-02-06 2007-08-09 Cheng-Chou Hung Capacitor structure
TWI271754B (en) * 2006-02-16 2007-01-21 Jmicron Technology Corp Three-dimensional capacitor structure
KR100876881B1 (ko) * 2006-02-24 2008-12-31 주식회사 하이닉스반도체 반도체 소자의 패드부
US7274085B1 (en) * 2006-03-09 2007-09-25 United Microelectronics Corp. Capacitor structure
KR20090033177A (ko) 2006-06-02 2009-04-01 케네트, 인크 개선된 금속-절연체-금속 캐패시터
US8330251B2 (en) 2006-06-26 2012-12-11 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor device structure for reducing mismatch effects
JP2008112974A (ja) * 2006-10-05 2008-05-15 Matsushita Electric Ind Co Ltd 半導体容量素子
TWI320964B (en) * 2006-12-29 2010-02-21 Ind Tech Res Inst Face center cube capacitor and manufacture method thereof
US20090057826A1 (en) * 2007-09-04 2009-03-05 Kim Sun-Oo Semiconductor Devices and Methods of Manufacture Thereof
JP2009246180A (ja) * 2008-03-31 2009-10-22 Tdk Corp 薄膜コンデンサ
US7944732B2 (en) * 2008-11-21 2011-05-17 Xilinx, Inc. Integrated capacitor with alternating layered segments

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6437431B1 (en) * 2001-08-07 2002-08-20 Lsi Logic Corporation Die power distribution system
US7151660B2 (en) * 2005-03-14 2006-12-19 Broadcom Corporation High density maze capacitor

Also Published As

Publication number Publication date
TW201027572A (en) 2010-07-16
CN102224565A (zh) 2011-10-19
US20100127349A1 (en) 2010-05-27
KR20110094192A (ko) 2011-08-22
JP2012509597A (ja) 2012-04-19
EP2347437A1 (en) 2011-07-27
JP5379864B2 (ja) 2013-12-25
TWI409835B (zh) 2013-09-21
US8207592B2 (en) 2012-06-26
WO2010059338A1 (en) 2010-05-27
EP2347437B1 (en) 2016-08-17
KR101252973B1 (ko) 2013-04-15

Similar Documents

Publication Publication Date Title
CN102224565B (zh) 具有十字元件阵列的整合电容器
CN102224589B (zh) 具有交互连接侧翼的整合电容器
CN102224567B (zh) 具有缆线平板的整合电容器
CN102224566B (zh) 具有交替叠层部分的整合电容器
US7994609B2 (en) Shielding for integrated capacitors
CN102224588B (zh) 整合电容器的遮蔽
CN106816427A (zh) 可缩放的固定占用面积的电容器结构

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant