CN100530659C - 快闪存储单元及造成分离侧壁氧化的方法 - Google Patents

快闪存储单元及造成分离侧壁氧化的方法 Download PDF

Info

Publication number
CN100530659C
CN100530659C CNB038210924A CN03821092A CN100530659C CN 100530659 C CN100530659 C CN 100530659C CN B038210924 A CNB038210924 A CN B038210924A CN 03821092 A CN03821092 A CN 03821092A CN 100530659 C CN100530659 C CN 100530659C
Authority
CN
China
Prior art keywords
circuit
memo
layer
programmable read
electrically erasable
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CNB038210924A
Other languages
English (en)
Other versions
CN1679166A (zh
Inventor
D·沈
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Infineon Technologies AG
Original Assignee
Infineon Technologies AG
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Infineon Technologies AG filed Critical Infineon Technologies AG
Publication of CN1679166A publication Critical patent/CN1679166A/zh
Application granted granted Critical
Publication of CN100530659C publication Critical patent/CN100530659C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/40Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the peripheral circuit region
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/10Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a repetitive configuration
    • H01L27/105Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a repetitive configuration including field-effect components
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/40Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the peripheral circuit region
    • H10B41/42Simultaneous manufacture of periphery and memory cells
    • H10B41/49Simultaneous manufacture of periphery and memory cells comprising different types of peripheral transistor

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Non-Volatile Memory (AREA)
  • Semiconductor Memories (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)

Abstract

本发明是一种快闪存储单元及造成分离侧壁氧化的方法。本发明揭露了一种可使集成电路具有紧密的逻辑电路及/或线性电路区域与紧密的存储区域的制程与产品。在一共同的基板上,一双重硬罩幕处理单独形成了逻辑电路及/或线性电路晶体管以及EEPROM存储晶体管的堆栈。藉由使用该处理,该等逻辑电路及/或线性电路晶体管与存储晶体管具有不同的侧壁绝缘层厚度。该等逻辑电路及/或线性电路晶体管具有相对薄的侧壁绝缘层,而其足以提供与邻近装置与导体之间的隔离。该存储晶体管具有较厚的侧壁绝缘层以避免储存于该存储装置中的电荷会对该存储晶体管的操作产生不利的影响。

Description

快闪存储单元及造成分离侧壁氧化的方法
技术领域
本案涉及快闪存储单元及造成分离侧壁氧化的方法。
背景技术
一般而言,快闪存储单元是与逻辑电路或线性电路晶体管形成于相同的基板上;为具有一有效率的制造过程,作为该等快闪存储单元控制栅极的晶体管与该等逻辑电路及线性电路晶体管通常会共享相同的多晶硅掩膜,且亦共享相同的侧壁氧化处理与相同的栅极之反应离子蚀刻(RIE)。虽然共享共同的步骤是有效率的,但却同时也出现一种或多种技术问题;由于特征尺寸变小,逻辑电路及/或线性电路晶体管便需要特别浅的源极与漏极之接合形成,以避免短沟道效应(SCE);为了实现上述之特别浅的源极与漏极之接合形成,便必须将制造该装置之热预算维持的非常低,因此,必须要在一低温条件中执行侧壁氧化处理、或是省略侧壁氧化处理程序。然而,快闪存储单元的栅极边缘需要特别磨圆,以减少因尖锐的栅极边缘所引起的高电场,进而能够将电荷保留在该栅极之堆栈中。栅极之磨圆藉由浮动栅极所捕捉的电荷周围电场之降低而减少了泄漏电流。
发明内容
本发明利用一双重硬掩膜(HM)的方式,藉由逻辑电路与线性电路晶体管与快闪存储单元之侧壁氧化处理与温度的最佳化,来解决习知技术中所存在的问题。该逻辑电路与线性电路晶体管是藉由一硬掩膜而形成,而快闪存储晶体管是藉由另一硬掩膜所形成。一般的硬掩膜是由化学气相沉积(CVD)之TEOS(正硅酸四乙酯)氧化物所形成,虽然附加的硬掩膜对整体制程添加了许多步骤,然而其亦可避免为隔离该快闪存储单元控制栅极与该逻辑电路与线性电路晶体管之多晶硅而使用一额外之深紫外线(DUV)掩膜的花费,后者似乎是仅用以增进已存在的习知技术处理之一替代方式。更具体而言,在蚀刻该快闪存储单元之后添加一第二TEOS硬掩膜,其系于移除第一TEOS硬掩膜与形成快闪侧壁氧化物之后执行。
为了实行本发明,该基板被分为一含有电可擦可编程只读存储器(EEPROM)单元的区域以及含有线性电路或逻辑电路装置的其它区域,一三重阱则形成于该EEPROM区域中;接着形成该EEPROM晶体管之栅极堆栈,而此一步骤包含了形成一穿隧介电层、一穿隧多晶栅极层、一栅极间介电层与一控制栅极层。以一第一硬掩膜覆盖该基板,一般而言该第一硬掩膜是一TEOS层;对该EEPROM区域中的该TEOS层成形(patterned)并形成开口(opened),以形成该EEPROM晶体管之源极与漏极区域。接着,注入该等源极与漏极区域并移除该TEOS层,且适当氧化该等EEPROM晶体管之侧壁。然后,沉积一第二TEOS硬掩膜于该等线性电路与逻辑电路区域,并单独对此TEOS硬掩膜进行成形以暴露该等线性电路与逻辑电路晶体管之源极与漏极区域;最后注入该等线性电路与逻辑电路晶体管,而该等线性电路与逻辑电路晶体管便以一习知的方式而完成。
本发明让制造者能够最佳化快闪堆栈与逻辑电路及/或线性电路堆栈上的侧壁绝缘层之厚度,其能够制造的装置可在其快闪晶体管与在逻辑电路及/或线性电路晶体管上具有不同侧壁介电质厚度;且此一结构克服了习知结构中快闪晶体管与在逻辑电路及/或线性电路晶体管具有相同侧壁厚度之缺点。藉由本发明,该等逻辑电路及/或线性电路装置具有较薄的侧壁氧化物且因而能够更紧密的排列,以增加该基板中的逻辑电路及/或线性电路电路。此外,该存储装置具有较厚的侧壁绝缘层,以于该存储晶体管操作时保护储存于该栅极间介电层中的电荷。
附图说明
图1至图4.1是沿着该EEPROM区域的字符线而表示在处理中的最初关键步骤;
图4.2至图8是沿着该EEPROM区域的位线而表示在处理中的最终关键步骤。
附图中部件符号的说明
18    基板
20    浅沟槽隔离区域
21    浮动栅极氧化层
22    多晶硅层
23    光致抗蚀剂
24    极间介电层
25    氧化物层
26    多晶硅层
30    TEOS层
31
32    TEOS层
36
41    P型阱
42    N型阱
50    三重阱
51    N型阱
52    P型阱
P-SUB    P型基板
LOGIC/LINEAR    逻辑电路/线性电路
EEPROM          电可擦可编程只读存储器
具体实施方式
请参见图1,对一P型基板18适当成形(patterned)以形成浅沟槽隔离区域20;该浅沟槽隔离区域20围绕各EEPROM晶体管与各对CMOS晶体管。熟习该项技艺之人士都可理解本发明亦可形成于一N型基板上,只要适当使用相反的掺杂物即可。如图2所示,以一浮动栅极氧化层21覆盖该基板,并接着覆盖一多晶硅层22;在沉积该等膜层之前,即先单独成形该基板的一适当部分(例如A部分),并对其注入以具有一三重阱50,该三重阱50包含了一N型阱51与位于该P型基板18上、围住该N型阱51之一P型阱52。伴随此一叙述的图式说明了在区域B中的一对逻辑电路CMOS晶体管,该等区域可包含除了该对逻辑电路CMOS晶体管以外的晶体管;熟习该项技艺之人士都可理解可在该等区域B中形成具有一传导类型的晶体管,而晶体管的类型可为逻辑电路或线性电路,其包括但不限于功率晶体管(例如LDMOS晶体管)。
接着,以一光致抗蚀剂23对该等氧化物与多晶硅层进行成形以形成一浮动栅极堆栈;请参阅图3,一氮氧化物栅极间介电层24系形成于该基板上,该氮氧化物栅极间介电层24藉由光致抗蚀剂23而进行适当成形,以形成如图4所示之EEPROM堆栈中该ONO介电质三层其中的两层;进行至此,自周边区域B对该氮氧化物栅极间介电层24与多晶硅层11进行细段处理(stripped),而其适于成形并注入以形成P型阱41与N型阱42。
接着,以一氧化物层25与后续之一第二多晶硅层26覆盖该基板18,该氧化物层25形成了该等逻辑电路与线性电路装置的栅极氧化层,并形成了该ONO介电层24之上氧化层。该多晶硅层26是供该等EEPROM晶体管与该等逻辑电路与线性电路晶体管的控制栅极之用。
一第一TEOS层30系沉积于该第二多晶硅层26之上,接着以光致抗蚀剂23适当成形该第一TEOS层30,以形成该EEPROM之源极与漏极区域开口;对源极与漏极区域适当注入以形成该EEPROM之源极与漏极。然后,藉由一高选择性反应离子蚀刻方式来移除该第一TEOS层30,并终止于多晶硅层26上;接着,该EEPROM栅极堆栈的侧壁系被氧化以提供一适用于快闪堆栈晶体管之侧壁氧化物。在温度为摄氏850至950°、时间为30分钟的炉中进行氧化,以在该栅极堆栈的多晶硅区域上成长厚度为15纳米(nanometers)的侧壁。然后,沉积一第二TEOS层32于该基板18上,以光致抗蚀剂23对该TEOS层32进行适当成形以形成栅极,并对其形成逻辑电路与线性电路晶体管之源极与漏极所需之开口。
对该等逻辑电路及/或线性电路晶体管之源极与漏极加以适当注入,藉由反应离子蚀刻来移除该第二TEOS层32,而外围的晶体管之栅极则会得到一较薄的侧壁氧化物。该侧壁氧化物的厚度约为6纳米,且是藉由一相对较短、较快速的热退火步骤所形成;该快速退火步骤是在温度约700至900℃中约实施10至20秒,其活化了在该逻辑电路及/或线性电路晶体管中的掺杂,但并不会驱使它们远达该基板。这样的结果导致一逻辑电路及/或线性电路区域具有相对较紧密排列的晶体管。
上述的处理使制造者能够制造一具有不同侧壁绝缘厚度之逻辑电路及/或线性电路与存储装置的单一集成电路。在逻辑电路及/或线性电路区域中,该等侧壁能够被最佳化为尽可能的薄,以于该逻辑电路及/或线性电路装置许可的区域中提供更多的晶体管;而在存储区域中,该等存储装置能够被最佳化为具有一足够厚的侧壁氧化物,以避免在该等存储晶体管操作时,储存于该栅极间介电层的电荷受到非预期的影响。

Claims (14)

1.一种用于在具有其它线性电路或逻辑电路装置的一基板上形成一快闪电可擦可编程只读存储器的方法,该方法包含步骤:
自一线性电路或装置区域隔离出一快闪电可擦可编程只读存储器区域;
于该快闪电可擦可编程只读存储器区域中形成一三重阱;
形成一快闪电可擦可编程只读存储器栅极堆栈,其包含一穿隧介电层、一穿隧栅极层、一控制介电层与一控制栅极层;
以一第一沉积的硬掩膜层覆盖该基板;
对该第一沉积的硬掩膜层执行开口处理以暴露快闪电可擦可编程只读存储器源极与漏极区域;
注入该暴露的快闪电可擦可编程只读存储器源极与漏极区域;
以一第二沉积的硬掩膜层覆盖该基板;
对该第二沉积的硬掩膜层执行开口处理以暴露线性电路或逻辑电路源极及漏极区域;以及
注入该暴露的线性电路或逻辑电路源极及漏极区域,
其特征在于更具有步骤:
在炉中于所述快闪电可擦可编程只读存储器栅极堆栈的侧壁上形成侧壁介电层,以及
形成逻辑电路或线性电路装置的栅极堆栈以及通过快速热退火在该逻辑电路或线性电路栅极堆栈的侧壁上形成侧壁介电层,
其中该快闪电可擦可编程只读存储器侧壁介电层较所述逻辑电路或线性电路栅极堆栈的侧壁上的侧壁介电层厚。
2.如权利要求1所述的方法,其中自一线性电路或装置区域隔离出一快闪电可擦可编程只读存储器区域的该步骤包含了于该快闪电可擦可编程只读存储器区域与其它区域间形成浅沟槽,并以一介电质填充所述浅沟槽。
3.如权利要求2所述的方法,其中该介电质是二氧化硅。
4.如权利要求1所述的方法,其中于该快闪电可擦可编程只读存储器区域中形成一三重阱的该步骤包含了提供一轻掺杂了一传导类型掺杂物的基板、以一掩膜层覆盖该逻辑电路或线性电路区域而留下暴露的该快闪电可擦可编程只读存储器区域的范围,以及注入两种不同传导类型的掺杂物于该暴露的快闪电可擦可编程只读存储器范围。
5.如权利要求1所述的方法,其中形成一快闪电可擦可编程只读存储器栅极堆栈的该步骤包含了沉积并对穿隧介电质、穿隧栅极材料、控制栅极介电质与控制栅极材料的连续层进行图案化。
6.如权利要求5所述的方法,其中该穿隧介电质是一氮氧化物层。
7.如权利要求5所述的方法,其中该穿隧栅极与控制栅极是掺杂多晶硅。
8.如权利要求1所述的方法,其中该第一硬掩膜层是由反应的正硅酸四乙酯所形成。
9.如权利要求1所述的方法,其中该第二硬掩膜层是由反应的正硅酸四乙酯所形成。
10.一种具有逻辑电路及/或线性电路晶体管与存储装置的集成电路,其包含:
一逻辑电路及/或线性电路装置区域,其包含场效晶体管,各包括
自一漏极所隔出的一源极,
位于该源极与漏极间的一沟道,
一控制栅极,其包含了位于该沟道上的一绝缘层与位于该绝缘层上的一栅极电极,以控制该沟道中的电场,以及
一逻辑电路及/或线性电路装置侧壁绝缘层,其位于该栅极电极的侧边,以将该栅极电极与邻近的晶体管隔离;
一存储装置区域,其包含电子可编程的存储装置,各包括
自一漏极所隔出的一源极,
位于该源极与漏极间的一沟道,
一浮动栅极,其包含了位于该沟道上的一绝缘层与位于该绝缘层上的一第一电极,以控制该沟道中的电场,
位于该浮动栅极上的一介电层,
位于该介电层上的一第二电极,用于供应一电压至存储晶体管以储存或移除该介电层中的电荷,以及
一存储装置侧壁绝缘层,其位于该第一与第二电极的侧边以减少经由储存在该浮动栅极上的该介电层中的电荷所产生于基板中的电场,并将邻近的存储装置彼此隔离,
其中该存储装置侧壁绝缘层比该逻辑电路及/或线性电路装置侧壁绝缘层更厚,
其中该逻辑电路及/或线性电路装置侧壁绝缘层为一氧化层,以及
其中该存储装置侧壁绝缘层为一氧化层。
11.如权利要求10所述的集成电路,其中该逻辑电路及/或线性电路侧壁绝缘层的厚度少于该存储装置侧壁绝缘层的厚度的一半。
12.如权利要求10所述的集成电路,其中该逻辑电路及/或线性电路侧壁绝缘层约为6纳米厚,而该存储装置侧壁绝缘层约为15纳米厚。
13.如权利要求10所述的集成电路,其中该存储装置是快闪电可擦可编程只读存储器晶体管且形成于该基板的三重阱区域中。
14.如权利要求10所述的集成电路,其中所述电极是掺杂多晶硅。
CNB038210924A 2002-09-04 2003-09-03 快闪存储单元及造成分离侧壁氧化的方法 Expired - Fee Related CN100530659C (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US10/234,344 US6841824B2 (en) 2002-09-04 2002-09-04 Flash memory cell and the method of making separate sidewall oxidation
US10/234,344 2002-09-04

Related Child Applications (1)

Application Number Title Priority Date Filing Date
CN2009100054848A Division CN101483178B (zh) 2002-09-04 2003-09-03 快闪存储单元及造成分离侧壁氧化的方法

Publications (2)

Publication Number Publication Date
CN1679166A CN1679166A (zh) 2005-10-05
CN100530659C true CN100530659C (zh) 2009-08-19

Family

ID=31977402

Family Applications (2)

Application Number Title Priority Date Filing Date
CN2009100054848A Expired - Fee Related CN101483178B (zh) 2002-09-04 2003-09-03 快闪存储单元及造成分离侧壁氧化的方法
CNB038210924A Expired - Fee Related CN100530659C (zh) 2002-09-04 2003-09-03 快闪存储单元及造成分离侧壁氧化的方法

Family Applications Before (1)

Application Number Title Priority Date Filing Date
CN2009100054848A Expired - Fee Related CN101483178B (zh) 2002-09-04 2003-09-03 快闪存储单元及造成分离侧壁氧化的方法

Country Status (7)

Country Link
US (2) US6841824B2 (zh)
EP (1) EP1535337B1 (zh)
JP (1) JP4621023B2 (zh)
CN (2) CN101483178B (zh)
DE (1) DE60335382D1 (zh)
TW (1) TWI231575B (zh)
WO (1) WO2004023558A2 (zh)

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6909139B2 (en) * 2003-06-27 2005-06-21 Infineon Technologies Ag One transistor flash memory cell
US7160771B2 (en) * 2003-11-28 2007-01-09 International Business Machines Corporation Forming gate oxides having multiple thicknesses
US6972457B1 (en) * 2004-04-09 2005-12-06 Eastman Kodak Company Imaging cell that has a long integration period and method of operating the imaging cell
KR100624290B1 (ko) * 2004-06-14 2006-09-19 에스티마이크로일렉트로닉스 엔.브이. 플래쉬 메모리 소자의 제조 방법
ITMI20042532A1 (it) 2004-12-28 2005-03-28 St Microelectronics Srl Metodo per fabbricare dispositivi elettronici di memoria non volatile integrati su un substrato semiconduttore comprendente una fase di deposizione di dielettrico premetal migliorata
US7679130B2 (en) * 2005-05-10 2010-03-16 Infineon Technologies Ag Deep trench isolation structures and methods of formation thereof
US7495279B2 (en) * 2005-09-09 2009-02-24 Infineon Technologies Ag Embedded flash memory devices on SOI substrates and methods of manufacture thereof
US20070133289A1 (en) * 2005-12-01 2007-06-14 Aplus Flash Technology, Inc. NAND-type flash memory device with high voltage PMOS and embedded poly and methods of fabricating the same
US20080112231A1 (en) * 2006-11-09 2008-05-15 Danny Pak-Chum Shum Semiconductor devices and methods of manufacture thereof
CN102544004A (zh) * 2010-12-09 2012-07-04 和舰科技(苏州)有限公司 一种嵌入式闪存及其制造方法
US8916909B2 (en) * 2012-03-06 2014-12-23 Infineon Technologies Austria Ag Semiconductor device and method for fabricating a semiconductor device
CN108630700A (zh) * 2017-03-22 2018-10-09 中芯国际集成电路制造(上海)有限公司 闪存器件及其制造方法
US10297602B2 (en) 2017-05-18 2019-05-21 Taiwan Semiconductor Manufacturing Company, Ltd. Implantations for forming source/drain regions of different transistors
KR102212751B1 (ko) 2019-07-26 2021-02-04 주식회사 키 파운드리 비휘발성 메모리 소자 및 그 제조방법

Family Cites Families (35)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US41000A (en) * 1863-12-22 Improvement in grain-separators
US25635A (en) 1859-10-04 Accountant label foe peeiodicals
JPH02260564A (ja) 1989-03-31 1990-10-23 Mitsubishi Electric Corp 半導体装置及びその製造方法
US5190887A (en) * 1991-12-30 1993-03-02 Intel Corporation Method of making electrically erasable and electrically programmable memory cell with extended cycling endurance
US5412238A (en) * 1992-09-08 1995-05-02 National Semiconductor Corporation Source-coupling, split-gate, virtual ground flash EEPROM array
US5313419A (en) 1993-02-01 1994-05-17 National Semiconductor Corporation Self-aligned trench isolation scheme for select transistors in an alternate metal virtual ground (AMG) EPROM array
JP3532625B2 (ja) * 1994-10-06 2004-05-31 東芝マイクロエレクトロニクス株式会社 半導体装置の製造方法
US5717634A (en) 1995-07-19 1998-02-10 Texas Instruments Incorporated Programmable and convertible non-volatile memory array
JP3383140B2 (ja) * 1995-10-02 2003-03-04 株式会社東芝 不揮発性半導体記憶装置の製造方法
US5702988A (en) * 1996-05-02 1997-12-30 Taiwan Semiconductor Manufacturing Company, Ltd. Blending integrated circuit technology
JP3549364B2 (ja) * 1996-05-30 2004-08-04 ヒュンダイ エレクトロニクス アメリカ 三重ウェルを有するフラッシュ・メモリ・セルの製造方法
US6043123A (en) * 1996-05-30 2000-03-28 Hyundai Electronics America, Inc. Triple well flash memory fabrication process
JPH10154802A (ja) * 1996-11-22 1998-06-09 Toshiba Corp 不揮発性半導体記憶装置の製造方法
US6096597A (en) 1997-01-31 2000-08-01 Texas Instruments Incorporated Method for fabricating an integrated circuit structure
US5880991A (en) 1997-04-14 1999-03-09 International Business Machines Corporation Structure for low cost mixed memory integration, new NVRAM structure, and process for forming the mixed memory and NVRAM structure
TW420874B (en) * 1998-05-04 2001-02-01 Koninkl Philips Electronics Nv Method of manufacturing a semiconductor device
US6037222A (en) 1998-05-22 2000-03-14 Taiwan Semiconductor Manufacturing Company Method for fabricating a dual-gate dielectric module for memory embedded logic using salicide technology and polycide technology
US6146970A (en) 1998-05-26 2000-11-14 Motorola Inc. Capped shallow trench isolation and method of formation
US6074914A (en) 1998-10-30 2000-06-13 Halo Lsi Design & Device Technology, Inc. Integration method for sidewall split gate flash transistor
JP2000150678A (ja) 1998-11-10 2000-05-30 Mitsubishi Electric Corp 不揮発性半導体記憶装置およびその製造方法
TW402793B (en) 1998-12-15 2000-08-21 United Microelectronics Corp Flash memory manufacture method
TW402743B (en) * 1999-02-10 2000-08-21 Promos Techvologies Inc Method for producing metallic polycide gate with amorphous silicon cap layer
US6180456B1 (en) 1999-02-17 2001-01-30 International Business Machines Corporation Triple polysilicon embedded NVRAM cell and method thereof
JP2000243958A (ja) * 1999-02-24 2000-09-08 Toshiba Corp 半導体装置およびその製造方法
JP2000311992A (ja) * 1999-04-26 2000-11-07 Toshiba Corp 不揮発性半導体記憶装置およびその製造方法
TW415045B (en) 1999-08-10 2000-12-11 United Microelectronics Corp Manufacture of embedded flash memory
US6284602B1 (en) * 1999-09-20 2001-09-04 Advanced Micro Devices, Inc. Process to reduce post cycling program VT dispersion for NAND flash memory devices
JP2001094093A (ja) * 1999-09-20 2001-04-06 Toshiba Corp 半導体装置及びその製造方法
US6406960B1 (en) 1999-10-25 2002-06-18 Advanced Micro Devices, Inc. Process for fabricating an ONO structure having a silicon-rich silicon nitride layer
JP2001135804A (ja) * 1999-11-01 2001-05-18 Denso Corp 半導体装置
JP3450770B2 (ja) * 1999-11-29 2003-09-29 松下電器産業株式会社 半導体装置の製造方法
US6188045B1 (en) * 2000-04-03 2001-02-13 Alto-Shaam, Inc. Combination oven with three-stage water atomizer
JP3773425B2 (ja) * 2000-08-10 2006-05-10 松下電器産業株式会社 半導体記憶装置の製造方法
KR100347145B1 (ko) 2000-08-29 2002-08-03 주식회사 하이닉스반도체 플래시 셀 배열에서 세그먼트 트랜지스터와 셀 영역의연결방법
JP2002118177A (ja) 2000-10-11 2002-04-19 Toshiba Corp 半導体装置及びその製造方法

Also Published As

Publication number Publication date
WO2004023558A3 (en) 2004-09-02
US7081381B2 (en) 2006-07-25
EP1535337B1 (en) 2010-12-15
US20040041205A1 (en) 2004-03-04
US6841824B2 (en) 2005-01-11
JP4621023B2 (ja) 2011-01-26
CN1679166A (zh) 2005-10-05
US20050040474A1 (en) 2005-02-24
DE60335382D1 (de) 2011-01-27
WO2004023558A2 (en) 2004-03-18
CN101483178A (zh) 2009-07-15
TWI231575B (en) 2005-04-21
CN101483178B (zh) 2011-08-03
TW200409302A (en) 2004-06-01
EP1535337A2 (en) 2005-06-01
JP2005537671A (ja) 2005-12-08

Similar Documents

Publication Publication Date Title
TWI328881B (zh)
US7390718B2 (en) SONOS embedded memory with CVD dielectric
JP5013050B2 (ja) 半導体装置の製造方法
US6172396B1 (en) ROM structure and method of manufacture
KR20040093404A (ko) 반도체장치 및 그 제조방법
CN100530659C (zh) 快闪存储单元及造成分离侧壁氧化的方法
CN105448843B (zh) 制造半导体器件的方法
JP2007281092A (ja) 半導体装置およびその製造方法
JP3124334B2 (ja) 半導体記憶装置およびその製造方法
TW200950004A (en) Manufacturing method of nonvolatile semiconductor storage device and nonvolatile semiconductor storage device
JP2006019373A (ja) 不揮発性半導体記憶装置の製造方法および不揮発性半導体記憶装置
JP6385873B2 (ja) 半導体装置およびその製造方法
JP5538828B2 (ja) 半導体装置およびその製造方法
JP2006005357A (ja) スプリットゲート型フラッシュメモリ素子及びその製造方法
US6784039B2 (en) Method to form self-aligned split gate flash with L-shaped wordline spacers
JPH0864697A (ja) 不揮発性半導体記憶装置の製造方法
CN107240548B (zh) 半导体装置及其制造方法
JP2005537671A5 (zh)
CN106024889B (zh) 半导体器件及其制造方法
US6245614B1 (en) Method of manufacturing a split-gate flash memory cell with polysilicon spacers
US8106448B2 (en) NAND flash memory device
KR20040055360A (ko) 플래쉬 메모리의 제조방법
KR100654359B1 (ko) 비휘발성 메모리 소자 제조 방법
JPH08255847A (ja) 不揮発性半導体記憶装置及びその製造方法
JP2009194221A (ja) 半導体装置およびその製造方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20090819

Termination date: 20210903