WO2023003320A1 - 표시 장치 - Google Patents

표시 장치 Download PDF

Info

Publication number
WO2023003320A1
WO2023003320A1 PCT/KR2022/010527 KR2022010527W WO2023003320A1 WO 2023003320 A1 WO2023003320 A1 WO 2023003320A1 KR 2022010527 W KR2022010527 W KR 2022010527W WO 2023003320 A1 WO2023003320 A1 WO 2023003320A1
Authority
WO
WIPO (PCT)
Prior art keywords
layer
electrode
disposed
pad
light emitting
Prior art date
Application number
PCT/KR2022/010527
Other languages
English (en)
French (fr)
Inventor
차나현
신동희
우민규
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Publication of WO2023003320A1 publication Critical patent/WO2023003320A1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/16Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits
    • H01L25/167Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits comprising optoelectronic devices, e.g. LED, photodiodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/03Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/82Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by forming build-up interconnects at chip-level, e.g. for high density interconnects [HDI]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1248Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition or shape of the interlayer dielectric specially adapted to the circuit arrangement
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1259Multistep manufacturing methods
    • H01L27/1288Multistep manufacturing methods employing particular masking sequences or specially adapted masks, e.g. half-tone mask
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/15Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components with at least one potential-jump barrier or surface barrier specially adapted for light emission
    • H01L27/153Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components with at least one potential-jump barrier or surface barrier specially adapted for light emission in a repetitive configuration, e.g. LED bars
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/483Containers
    • H01L33/486Containers adapted for surface mounting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/03Manufacturing methods
    • H01L2224/034Manufacturing methods by blanket deposition of the material of the bonding area
    • H01L2224/03466Conformal deposition, i.e. blanket deposition of a conformal layer on a patterned surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/03Manufacturing methods
    • H01L2224/036Manufacturing methods by patterning a pre-deposited material
    • H01L2224/03622Manufacturing methods by patterning a pre-deposited material using masks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/05073Single internal layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0555Shape
    • H01L2224/05556Shape in side view
    • H01L2224/05558Shape in side view conformal layer on a patterned surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0556Disposition
    • H01L2224/05562On the entire exposed surface of the internal layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05573Single external layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05617Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
    • H01L2224/05624Aluminium [Al] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/05686Material with a principal constituent of the material being a non metallic, non metalloid inorganic material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L2224/23Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
    • H01L2224/24Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
    • H01L2224/2405Shape
    • H01L2224/24051Conformal with the semiconductor or solid-state device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L2224/23Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
    • H01L2224/24Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
    • H01L2224/241Disposition
    • H01L2224/24135Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/24145Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
    • H01L2224/24147Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked the HDI interconnect not connecting to the same level of the lower semiconductor or solid-state body at which the upper semiconductor or solid-state body is mounted, e.g. the upper semiconductor or solid-state body being mounted in a cavity or on a protrusion of the lower semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L2224/23Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
    • H01L2224/24Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
    • H01L2224/245Material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L2224/23Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
    • H01L2224/25Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of a plurality of high density interconnect connectors
    • H01L2224/251Disposition
    • H01L2224/2512Layout
    • H01L2224/25175Parallel arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/82Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by forming build-up interconnects at chip-level, e.g. for high density interconnects [HDI]
    • H01L2224/821Forming a build-up interconnect
    • H01L2224/82106Forming a build-up interconnect by subtractive methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L24/23Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
    • H01L24/24Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L24/23Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
    • H01L24/25Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of a plurality of high density interconnect connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/075Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00
    • H01L25/0753Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00 the devices being arranged next to each other
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01013Aluminum [Al]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/053Oxides composed of metals from groups of the periodic table
    • H01L2924/0549Oxides composed of metals from groups of the periodic table being a combination of two or more materials provided in the groups H01L2924/0531 - H01L2924/0546
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/62Arrangements for conducting electric current to or from the semiconductor body, e.g. lead-frames, wire-bonds or solder balls

Definitions

  • the present invention relates to a display device.
  • OLEDs organic light emitting displays
  • LCDs liquid crystal displays
  • a device for displaying an image of a display device includes a display panel such as an organic light emitting display panel or a liquid crystal display panel.
  • the display panel may include a light emitting element, and the light emitting element may be a light emitting diode (LED).
  • Light emitting diodes include an organic light emitting diode (OLED) using an organic material as a light emitting material and an inorganic light emitting diode using an inorganic material as a light emitting material.
  • An object to be solved by the present invention is to provide a display device including highly reliable wiring pads.
  • Another problem to be solved by the present invention is to provide a manufacturing method of a display device with improved process efficiency.
  • a display device includes a substrate including a display area and a pad area, a first conductive layer disposed on the substrate and including a first signal line disposed in the display area, the A buffer layer disposed on the first conductive layer, a semiconductor layer disposed on the first insulating layer in the display area, a gate insulating film disposed on the semiconductor layer, and a second conductive layer disposed on the gate insulating film, A gate electrode of a transistor overlapping the semiconductor layer in the display area, and a contact hole disposed overlapping on one side of the semiconductor layer in the display area and connected to the first signal line through a contact hole passing through the buffer layer and the gate insulating film.
  • a second conductive layer including a first electrode of a transistor and a second electrode of the transistor overlapping the other side of the semiconductor layer in the display area, disposed on the buffer layer in the pad area, and formed by a pad opening An exposed first pad, a first insulating layer disposed on the second conductive layer and the first pad, and a light emitting element disposed on the first insulating layer in the display area, wherein the first pad It is formed as the first conductive layer or the second conductive layer.
  • a display device for solving the above problems is a substrate including a display area and a pad area, a first signal line disposed on the substrate, and a first signal line disposed in the display area and a first signal line disposed in the pad area.
  • a mask process may be minimized and reliability may be improved by suppressing direct contact of a conductive layer constituting a wiring pad with a reactive material.
  • FIG. 1 is a schematic plan view of a display device according to an exemplary embodiment.
  • FIG. 2 is a schematic layout view illustrating wires included in a display device according to an exemplary embodiment.
  • FIG. 3 is a schematic plan layout view illustrating one pixel of a display device according to an exemplary embodiment.
  • FIG. 4 is a cross-sectional view of a display device according to an exemplary embodiment.
  • FIG. 5 is a schematic perspective view of a light emitting device according to an embodiment.
  • FIG. 6 is an enlarged cross-sectional view of a display device according to an exemplary embodiment.
  • FIG. 7 to 19 are cross-sectional views illustrating manufacturing processes of the display device of FIG. 4 .
  • FIG. 20 is a cross-sectional view of a display device according to another exemplary embodiment.
  • 21 is a cross-sectional view of a display device according to another exemplary embodiment.
  • FIG. 22 is a cross-sectional view of a display device according to another exemplary embodiment.
  • 23 to 32 are cross-sectional views illustrating manufacturing processes of the display device of FIG. 22 .
  • FIG 33 is a cross-sectional view of a display device according to another exemplary embodiment.
  • FIG. 34 is a cross-sectional view of a display device according to another exemplary embodiment.
  • FIG. 1 is a schematic plan view of a display device according to an exemplary embodiment.
  • the display device 10 displays a moving image or a still image.
  • the display device 10 may refer to any electronic device providing a display screen.
  • An electronic notebook, an electronic book, a portable multimedia player (PMP), a navigation device, a game machine, a digital camera, a camcorder, and the like may be included in the display device 10 .
  • the display device 10 includes a display panel providing a display screen.
  • the display panel include an inorganic light emitting diode display panel, an organic light emitting display panel, a quantum dot light emitting display panel, a plasma display panel, and a field emission display panel.
  • the display panel a case in which an inorganic light emitting diode display panel is applied is exemplified, but the present invention is not limited thereto, and the same technical idea may be applied to other display panels if applicable.
  • a first direction DR1 , a second direction DR2 , and a third direction DR3 are defined in a drawing of an exemplary embodiment describing the display device 10 .
  • the first direction DR1 and the second direction DR2 may be directions perpendicular to each other within one plane.
  • the third direction DR3 may be a direction perpendicular to a plane on which the first and second directions DR1 and DR2 are located.
  • the third direction DR3 is perpendicular to each of the first and second directions DR1 and DR2.
  • the third direction DR3 represents the thickness direction (or display direction) of the display device 10 .
  • the display device 10 may have a rectangular shape including a long side and a short side in which the first direction DR1 is longer than the second direction DR2 on a plan view.
  • a corner portion where the long side and the short side of the flat display device 10 meet may have a right angle, but is not limited thereto, and may have a rounded curved shape.
  • the shape of the display device 10 is not limited to the exemplified shape and may be variously modified.
  • the display device 10 may have other shapes, such as a square on a plane, a rectangle with rounded corners (vertexes), other polygons, and a circle.
  • the display surface of the display device 10 may be disposed on one side of the third direction DR3 , which is the thickness direction.
  • “top” indicates a display direction in one side of the third direction DR3
  • “upper surface” indicates one side in the third direction DR3. indicates the facing surface.
  • “lower part” indicates a direction opposite to the display direction toward the other side of the third direction DR3, and a lower surface refers to a surface facing the other side of the third direction DR3.
  • “left”, “right”, “upper”, and “lower” indicate directions when the display device 10 is viewed from a flat surface. For example, “right” means one side in the first direction DR1, “left” means the other side in the first direction DR1, “upper side” means one side in the second direction DR2, and “lower side” means the second direction. (DR2) indicates the other side.
  • the display device 10 may include a display area DPA and a non-display area NDA.
  • the display area DPA is an area where the screen can be displayed
  • the non-display area NDA is an area where the screen is not displayed.
  • the shape of the display area DPA may follow the shape of the display device 10 .
  • the shape of the display area DPA may have a rectangular shape on a plane similar to the overall shape of the display device 10 .
  • the display area DPA may generally occupy the center of the display device 10 .
  • the display area DPA may include a plurality of pixels PX.
  • a plurality of pixels PX may be arranged in a matrix form.
  • the shape of each pixel PX may be a rectangle or a square on a plane.
  • each pixel PX may include a plurality of light emitting elements made of inorganic particles.
  • a non-display area NDA may be disposed around the display area DPA.
  • the non-display area NDA may entirely or partially surround the display area DPA.
  • the non-display area NDA may constitute a bezel of the display device 10 .
  • FIG. 2 is a schematic layout view illustrating wires included in a display device according to an exemplary embodiment.
  • the display device 10 may include a plurality of wires.
  • the plurality of wires include a first voltage line VL1, a second voltage line VL2, a data line DTL, a first scan line SL1, a second scan line SL2, and an initialization voltage line VIL. can do.
  • other wires may be further arranged in the display device 10 .
  • the plurality of wires included in the display device 10 may be formed as a first conductive layer 110 or a second conductive layer 130 of a circuit element layer described later.
  • connection' may mean that any one member is connected through mutual physical contact with another member as well as through another member.
  • this may be understood as an integrated member, in which one part and the other part are interconnected due to the integrated member.
  • a connection between one member and another member may be interpreted as including an electrical connection through another member in addition to a direct contact connection.
  • the first and second scan lines SL1 SL2 may each extend in the first direction DR1.
  • Each of the first and second scan lines SL1 SL2 may further include a portion extending in the second direction DR2 .
  • the parts extending in the first direction DR1 of the first and second scan lines SL1 SL2 and the parts extending in the second direction DR2 of the first and second scan lines SL1 SL2 are on different layers. It may be made of a disposed conductive layer.
  • One ends of the first and second scan lines SL1 and SL2 extending in the second direction DR2 may be connected to a scan pad WPD_SC connected to a scan driver.
  • the first and second scan lines SL1 and SL2 may extend from the pad area PDA disposed in the non-display area NDA to the display area DPA.
  • the plurality of data lines DTL may extend in the second direction DR2 .
  • the plurality of data lines DTL are disposed adjacent to each other in a pair of three data lines DTL.
  • Each of the data lines DTL may be disposed to extend from the pad area PDA disposed in the non-display area NDA to the display area DPA.
  • the initialization voltage line VIL may extend in the second direction DR2.
  • the initialization voltage line VIL may be spaced apart from the data line DTL.
  • the initialization voltage line VIL may be disposed to extend from the pad area PDA disposed in the non-display area NDA to the display area DPA.
  • the first voltage line VL1 and the second voltage line VL2 may extend in the second direction DR2.
  • the first voltage line VL1 and the second voltage line VL2 may further include portions extending in the first direction DR1.
  • a portion extending in the first direction DR1 and a portion extending in the second direction DR2 of the first voltage line VL1 and the second voltage line VL2 may be formed of conductive layers disposed on different layers.
  • the first voltage line VL1 and the second voltage line VL2 may have a mesh structure, but are not limited thereto.
  • the data line DTL, the initialization voltage line VIL, the first voltage line VL1 and the second voltage line VL2 may be electrically connected to at least one wiring pad WPD.
  • Each wire pad WPD may be disposed in the pad area PDA included in the non-display area NDA.
  • the pad area PDA may be disposed in the non-display area NDA disposed adjacent to the first long side (lower side in FIG. 1 ) of the display device 10 .
  • the location of the pad area PDA is not limited thereto and may be variously modified.
  • the wiring pad (WPD_VL2, hereinafter referred to as a 'second voltage pad') of the line VL2 may be disposed in the pad area PDA located below the display area DPA.
  • An external device may be mounted on the wiring pad WPD.
  • An external device may be mounted on the wiring pad WPD through an anisotropic conductive film, ultrasonic bonding, or the like.
  • the pad area PDA in which the plurality of wire pads WPD are disposed is disposed below the display area DPA, but is not limited thereto.
  • Each pixel PX of the display device 10 includes a pixel driving circuit.
  • the aforementioned wirings may apply driving signals to each pixel driving circuit while passing through each pixel PX or its periphery.
  • the pixel driving circuit may include a transistor and a capacitor. The number of transistors and capacitors of each pixel driving circuit may be variously modified.
  • FIG. 3 is a schematic plan layout view illustrating one pixel of a display device according to an exemplary embodiment.
  • one pixel PX of the display device 10 includes a plurality of light emitting devices ED, a first layer 200, a second layer 700, and a bank layer 400. ) may be included.
  • the plurality of light emitting elements ED, the first layer 200 and the second layer 700 may be disposed for each pixel PX.
  • Each pixel PX of the display device 10 may include an emission area EMA and a non-emission area.
  • the light emitting area EMA may be an area where light emitted from the light emitting device ED is emitted
  • the non-emission area may be defined as an area where light emitted from the light emitting device ED does not reach and no light is emitted.
  • the light emitting area EMA may include an area where the light emitting device ED is disposed and an area adjacent thereto.
  • the light emitting area EMA may further include an area in which light emitted from the light emitting device ED is reflected or refracted by another member to be emitted.
  • Each pixel PX may further include a sub area SA disposed in the non-emission area.
  • the light emitting element ED may not be disposed in the sub area SA.
  • the sub area SA may be disposed on one side or the other side of the light emitting area EMA in the second direction DR2 in a plan view within one pixel PX.
  • the sub area SA may be disposed above the light emitting area EMA in a plan view within one pixel PX.
  • the sub area SA may be disposed between the light emitting areas EMA of pixels PXs adjacent to each other in the second direction DR2 .
  • the sub area SA includes the first electrode 210 and the second electrode 220 of the first layer 200 and the first contact electrode 710 of the second layer 700 through the contact portions CT1 and CT2. and regions to which the second contact electrodes 720 are electrically connected.
  • the sub area SA may include a separating portion ROP.
  • the separating portion ROP may be a region in which the first layers 200 included in the pixels PX adjacent to each other along the second direction DR2 are separated from each other.
  • the first layer 200 may be disposed over the light emitting area EMA and the sub area SA.
  • the first layer 200 may include a plurality of electrodes extending in the second direction DR2 and spaced apart from each other in the first direction DR1 .
  • the first layer 200 may include a first electrode 210 and a second electrode 220 .
  • the first electrode 210 and the second electrode 220 are disposed over the light emitting area EMA and the sub area SA of each pixel PX, and are adjacent to the pixel PX in the second direction DR2.
  • the included first electrode 210 and the second electrode 220 may be spaced apart from each other in the separating portion ROP located in the sub area SA.
  • the first electrode 210 and the second electrode 220 separated from the separator ROP of each pixel PX are formed after a process of aligning a plurality of light emitting devices ED during the manufacturing process of the display device 10. It can be. For example, in the process of arranging the plurality of light emitting elements ED during the manufacturing process of the display device 10, an electric field may be generated using an alignment line extending in the second direction DR2, and the plurality of light emitting elements ED may be generated. (ED) may be aligned by receiving a dielectrophoretic force by an electric field generated on the alignment lines.
  • each pixel Separated first electrodes 210 and second electrodes 220 may be formed in the separation unit ROP of the PX.
  • the first electrode 210 may be electrically connected to a circuit element layer to be described later through a first electrode contact hole CTD.
  • the second electrode 220 may be electrically connected to a circuit element layer to be described later through a second electrode contact hole (CTS).
  • CTD first electrode contact hole
  • CTS second electrode contact hole
  • the first electrode 210 is electrically connected to the circuit element layer through the first electrode contact hole (CTD) and the second electrode 220 is electrically connected to the circuit element layer through the second electrode contact hole (CTS).
  • the electric signal applied to the circuit element layer may be transferred to both ends of the light emitting element ED via the first electrode 210 and the second electrode 220, respectively.
  • first and second electrode contact holes CTD and CTS are disposed to overlap the first bank 430 of the bank layer 400 in the third direction DR3
  • first and second electrode contact holes CTD and CTS are overlapped with each other in the third direction DR3.
  • Positions of the two-electrode contact holes CTD and CTS are not limited thereto.
  • the bank layer 400 may include a first sub-bank 410 , a second sub-bank 420 and a first bank 430 spaced apart from each other.
  • the first bank 430 may be disposed across the boundary of each pixel PX to separate neighboring pixels PX and to separate the light emitting area EMA and the sub area SA.
  • the first bank 430 may be arranged in a lattice pattern on a plan view, including portions extending in the first direction DR1 and the second direction DR2 on the plan view.
  • the first bank 430 is formed to have a higher height than the first and second sub-banks 410 and 420, and is used to align the light emitting devices ED during the manufacturing process of the display device 10.
  • the ink in which the plurality of light emitting elements ED is dispersed may be sprayed into the light emitting area EMA without being mixed with adjacent pixels PX. That is, the first bank 430 is arranged to surround the sub area SA and the light emitting area EMA to divide the sub area SA and the light emitting area EMA, thereby aligning the plurality of light emitting devices ED.
  • the plurality of light emitting elements ED may play a role of guiding the dispersed ink to be stably injected into the light emitting area EMA without being sprayed into the sub area SA.
  • the first sub-bank 410 and the second sub-bank 420 may be disposed within the emission area EMA partitioned by the first bank 430 . Each of the first sub-bank 410 and the second sub-bank 420 may extend in the second direction DR2 . The first sub-bank 410 and the second sub-bank 420 may be spaced apart from each other in the first direction DR1 in the emission area EMA.
  • the first sub-bank 410 overlaps the first electrode 210 in the third direction DR3 in the emission area EMA, and the second sub-bank 420 overlaps the second electrode 210 in the emission area EMA. 220) and may be overlapped in the third direction DR3.
  • a plurality of light emitting elements ED may be disposed in the light emitting area EMA.
  • the plurality of light emitting devices ED may not be disposed in the sub area SA.
  • the ink in which the plurality of light emitting devices ED is dispersed is injected only into the light emitting area EMA,
  • the light emitting elements ED of may be disposed in the light emitting area EMA but not in the sub area SA.
  • the plurality of light emitting devices ED may be disposed between the first sub bank 410 and the second sub bank 420 in the light emitting area EMA.
  • Each of the plurality of light emitting elements ED may have a shape extending in one direction, and the extending direction of each light emitting element ED is substantially the same as the extending direction of the first electrode 210 and the second electrode 220. vertical can be achieved.
  • the extension direction of the light emitting element ED may be disposed obliquely to the extension directions of the first electrode 210 and the second electrode 220 without being limited thereto.
  • At least one end of both ends of the light emitting element ED is on the first electrode 210 or the second electrode 220 in the region where the first sub-bank 410 and the second sub-bank 420 are spaced apart and opposed to each other. It can be arranged to be placed.
  • the plurality of light emitting devices ED may be spaced apart from each other.
  • the plurality of light emitting devices ED may be disposed spaced apart from each other along the second direction DR2 between the first sub-bank 410 and the second sub-bank 420 .
  • the plurality of light emitting devices ED may be arranged in one column between the first sub bank 410 and the second sub bank 420, and between the light emitting devices ED disposed adjacent to each other in the second direction DR2 The separation distance may be random.
  • the second layer 700 may be disposed over the light emitting area EMA and the sub area SA.
  • the second layer 700 may include a plurality of contact electrodes.
  • the second layer 700 may include a first contact electrode 710 and a second contact electrode 720 .
  • the first contact electrode 710 and the second contact electrode 720 may each extend in the second direction DR2 and may be spaced apart from each other in the first direction DR1 .
  • the first contact electrode 710 may overlap the first electrode 210 in the third direction DR3 in the light emitting area EMA and the sub area SA of each pixel PX.
  • the first contact electrode 710 may overlap one end of the plurality of light emitting devices ED in the light emitting area EMA.
  • the first contact electrode 710 contacts the first electrode 210 through the first contact portion CT1 in the sub area SA, and contacts one end of the plurality of light emitting devices ED in the light emitting area EMA. can contact When the first contact electrode 710 contacts one end of the light emitting element ED and the first electrode 210, respectively, one end of the light emitting element ED and the first electrode 210 are connected to the first contact electrode ( 710) may be electrically connected via. Meanwhile, although the drawing shows that the first contact electrode 710 contacts the first electrode 210 in the sub area SA, it is not limited thereto. For example, the first contact electrode 710 may contact the first electrode 210 in the emission area EMA of each pixel PX.
  • the second contact electrode 720 may be overlapped with the second electrode 220 in the third direction DR3 in the light emitting area EMA and the sub area SA of each pixel PX.
  • the second contact electrode 720 may overlap the other end of the plurality of light emitting devices ED in the light emitting area EMA.
  • the second contact electrode 720 contacts the second electrode 220 in the sub area SA through the second contact portion CT2 and contacts the other end of the plurality of light emitting elements ED in the light emitting area EMA. can contact As the second contact electrode 720 contacts the other end of the light emitting element ED and the second electrode 220, respectively, the other end of the light emitting element ED and the second electrode 220 are connected to the second contact electrode ( 720) may be electrically connected via. Meanwhile, although the drawing shows that the second contact electrode 720 contacts the second electrode 220 in the sub area SA, it is not limited thereto. For example, the second contact electrode 720 may contact the second electrode 220 in the emission area EMA of each pixel PX.
  • FIG. 4 is a cross-sectional view of a display device according to an exemplary embodiment.
  • FIG. 4 cross-sections of a portion of the display area DPA and a portion of the non-display area NDA are shown together.
  • a cross section of the light emitting area EMA and the sub area SA is shown as a cross section of the display area DPA, and a cross section of the pad area PDA is shown as a cross section of the non-display area NDA.
  • the display device 10 may include a substrate SUB, a semiconductor layer disposed on the substrate SUB, a plurality of conductive layers, and a plurality of insulating layers.
  • the semiconductor layer, the conductive layer, and the insulating layer may constitute a circuit layer and a display element layer of the display device 10, respectively.
  • the substrate SUB may be a base substrate or a base member.
  • the substrate SUB may be made of an insulating material such as glass, quartz, or polymer resin.
  • the substrate SUB may be a rigid substrate, but may also be a flexible substrate capable of being bent, folded, or rolled.
  • the circuit element layer may be disposed on the substrate SUB.
  • the circuit element layer includes a first conductive layer 110, a buffer layer 161, a semiconductor layer 120, a gate insulating film 162, a second conductive layer 130, a passivation layer 163 and a via layer 164 can do.
  • the first conductive layer 110 is disposed on the substrate SUB.
  • the first conductive layer 110 may include a first voltage line VL1 , a second voltage line VL2 , a light blocking pattern BML, and a first pad PE1 . That is, the first voltage line VL1 , the second voltage line VL2 , and the light blocking pattern BML disposed in the display area DPA and the first pad PE1 disposed in the pad area PDA have a first conductivity Layer 110 may be formed.
  • the above-described data line DTL, initialization voltage line VIL, or the first and second scan lines SL1 and SL2 extending in the second direction DR2 may also be formed in the first conductive layer. (110).
  • the first voltage line VL1 may overlap at least a portion of a drain electrode SD1 of a transistor described later in the thickness direction of the substrate SUB.
  • the first voltage line VL1 may be electrically connected to the drain electrode SD1 of the transistor through the first contact hole CNT12.
  • a high potential voltage (or first power supply voltage) supplied to the transistor may be applied to the first voltage line VL1 .
  • the second voltage line VL2 may overlap at least a portion of the first conductive pattern CDP1 in the thickness direction of the substrate SUB.
  • the second voltage line VL2 may be electrically connected to the first conductive pattern CDP1 through the first contact hole CNT12.
  • a low potential voltage (or second power supply voltage) lower than the high potential voltage supplied to the first voltage line VL1 may be applied to the second voltage line VL2 .
  • the high potential voltage supplied to the transistor is applied to the first voltage line VL1
  • the high potential voltage supplied to the first voltage line VL1 is applied to the second voltage line VL2.
  • a lower potential voltage may be applied.
  • the light-blocking pattern BML may be disposed to cover at least a channel region of the semiconductor pattern ACT of the transistor at a lower portion.
  • the light blocking pattern BML may be a light blocking layer serving to protect the semiconductor pattern ACT of the transistor from external light. However, it is not limited thereto, and the light blocking pattern BML may be omitted.
  • the first pad PE1 may be one of the above-described wiring pads WPD of the plurality of wires.
  • the first pad PE1 may be one of a first voltage pad WPD_VL1 , a second voltage pad WPD_VL2 , a data pad WPD_DT, and an initialization voltage pad WPD_Vint.
  • the first pad PE1 is the wiring pad WPD of the first voltage line VL1
  • the first pad PE1 is a first voltage pad ( WPD_VL1).
  • the first pad PE1 may overlap a pad electrode PE2 that is a contact electrode of a wiring pad WPD, which will be described later, in the thickness direction of the substrate SUB.
  • the first conductive layer 110 may include a material that blocks light.
  • the first conductive layer 110 may be formed of an opaque metal material that blocks transmission of light.
  • the first conductive layer 110 may include molybdenum (Mo), aluminum (Al), chromium (Cr), gold (Au), titanium (Ti), nickel (Ni), neodymium (Nd), and copper. It may be formed of a single layer or multiple layers made of any one of (Cu) or an alloy thereof. However, it is not limited thereto.
  • the first conductive layer 110 may be formed of a Ti/Cu double layer in which a titanium layer and a copper layer are stacked, but is not limited thereto.
  • the buffer layer 161 may be disposed on the first conductive layer 110 .
  • the buffer layer 161 may be disposed to cover the entire surface of the substrate SUB on which the first conductive layer 110 is disposed.
  • the buffer layer 161 may be disposed in the pad area PDA of the display area DPA and the non-display area NDA.
  • the buffer layer 161 may constitute a first contact hole CNT1 exposing a part of the first conductive layer 110 together with the gate insulating layer 162 in the display area DPA.
  • the buffer layer 161 may form a pad opening OP_PD exposing the first pad PE1 together with the first insulating layer 510 and the second insulating layer 520 described later in the pad area PDA.
  • the buffer layer 161 may serve to protect a plurality of transistors from moisture penetrating through the substrate SUB, which is vulnerable to moisture permeation.
  • the buffer layer 161 may include an inorganic insulating material such as silicon oxide (SiOx), silicon nitride (SiNx), or silicon oxynitride (SiOxNy).
  • the semiconductor layer 120 is disposed on the buffer layer 161 .
  • the semiconductor layer 120 may include a semiconductor pattern ACT of a transistor disposed in the display area DPA. As described above, the semiconductor pattern ACT of the transistor may be disposed to overlap the light blocking pattern BML.
  • the semiconductor layer 120 may include polycrystalline silicon, single crystal silicon, an oxide semiconductor, or the like.
  • the polycrystalline silicon may be formed by crystallizing amorphous silicon.
  • the semiconductor pattern ACT of the transistor may include a plurality of doped regions doped with impurities and a channel region therebetween.
  • the semiconductor layer 120 may include an oxide semiconductor.
  • the oxide semiconductor may be, for example, indium-tin oxide (ITO), indium-zinc oxide (IZO), indium-gallium oxide (IGO), or indium-zinc.
  • IZTO Indium-Zinc-Tin Oxide
  • IGZO Indium-Gallium-Zinc Oxide
  • IGTO Indium-Gallium-Tin Oxide
  • Indium- It may be gallium-zinc-tin oxide (Indium-Gallium-Zinc-Tin Oxide, IGZTO) or the like.
  • the gate insulating layer 162 may be disposed on the buffer layer 161 on which the semiconductor layer 120 is disposed.
  • the gate insulating layer 162 may be formed in the same pattern as the second conductive layer 130 described later.
  • a sidewall of the gate insulating layer 162 may be generally aligned with a sidewall of the second conductive layer 130 , but is not limited thereto.
  • the gate insulating layer 162 may be formed of multiple layers in which inorganic layers including at least one of silicon oxide (SiOx), silicon nitride (SiNx), and silicon oxynitride (SiOxNy) are alternately stacked.
  • the second conductive layer 130 may be disposed on the gate insulating layer 162 .
  • the second conductive layer 130 may include a gate electrode GE, a drain electrode SD1 , a source electrode SD2 , and a first conductive pattern CDP1 of a transistor disposed in the display area DPA.
  • the first scan line SL1 and the second scan line SL2 extending in the first direction DR1 described above or the first voltage line and the second voltage line extending in the first direction DR1 may be used. It may be made of the second conductive layer 130 .
  • the gate electrode GE may be disposed to overlap the channel region of the semiconductor pattern ACT in the third direction DR3, which is the thickness direction of the substrate SUB.
  • the drain electrode SD1 may be spaced apart from the gate electrode GE.
  • the drain electrode SD1 may contact and electrically connect one end region of the semiconductor pattern ACT through the first contact hole CNT11 that penetrates the gate insulating layer 162 and exposes one end region of the semiconductor pattern ACT.
  • the drain electrode SD1 passes through the gate insulating layer 162 and the buffer layer 161 to expose a partial region of the first voltage line VL1 through the first contact hole CNT12 to transmit the first voltage line VL1. It can be electrically connected by contacting with.
  • An end region of the semiconductor pattern ACT and the first voltage line VL1 may be electrically connected through the drain electrode SD1.
  • the source electrode SD2 may be spaced apart from the drain electrode SD1 and the gate electrode GE.
  • the source electrode SD2 is electrically connected to the other end region of the semiconductor pattern ACT through the first contact hole CNT11 that penetrates the gate insulating layer 162 and exposes the other end region of the semiconductor pattern ACT.
  • the source electrode SD2 may contact and be electrically connected to the light blocking pattern BML disposed below through a contact hole penetrating the gate insulating layer 162 and the buffer layer 161 .
  • the first conductive pattern CDP1 may overlap the second voltage line VL2.
  • the first conductive pattern CDP1 passes through the gate insulating layer 162 and the buffer layer 161 and passes through the first contact hole CNT12 exposing a portion of the second voltage line VL2 to the second voltage line VL2. It can be electrically connected by contacting with.
  • the first conductive pattern CDP1 may be a connection pattern electrically connecting the second voltage line VL2 formed of the first conductive layer 110 and the second electrode 220 to be described later.
  • the first contact hole CNT12 penetrating the buffer layer 161 and the gate insulating film 162 and the first contact hole CNT11 penetrating the gate insulating film 162 are simultaneously formed through one mask process. may be the first contact hole CNT1.
  • the second conductive layer 130 may be any one of molybdenum (Mo), aluminum (Al), chromium (Cr), gold (Au), titanium (Ti), nickel (Ni), neodymium (Nd), and copper (Cu). Or it may be formed of a single layer or multiple layers made of alloys thereof.
  • the passivation layer 163 may be disposed on the buffer layer 161 on which the second conductive layer 130 is formed.
  • the passivation layer 163 may serve to cover and protect the second conductive layer 130 .
  • the passivation layer 163 may include an inorganic insulating material such as silicon oxide (SiOx), silicon nitride (SiNx), or silicon oxynitride (SiOxNy).
  • the passivation layer 163 may be formed in the display area DPA, but may be at least partially unformed in the non-display area NDA.
  • the passivation layer 163 may be disposed on the display area DPA, but may not be disposed on at least the pad area PDA of the non-display area NDA.
  • the passivation layer 163 may not be formed on the first pad PE1 and may not overlap at least the first pad PE1 of the pad area PDA.
  • the passivation layer 163 may be formed in the same pattern as the via layer 164 . Sidewalls of the passivation layer 163 may be substantially aligned with sidewalls of the via layer 164 . Sidewalls of the via layer 164 constituting the first and second electrode contact holes CTD and CTS and the sidewalls of the passivation layer 163 may overlap and be aligned with each other.
  • the via layer 164 may be disposed on the passivation layer 163 .
  • the via layer 164 may be disposed in the display area DPA, but may not be disposed in at least the pad area PDA of the non-display area NDA.
  • the via layer 164 may be disposed to cover the upper surface of the passivation layer 163 in the display area DPA.
  • the via layer 164 may not be formed on the first pad PE1 and may not overlap at least the first pad PE1 of the pad area PDA.
  • the pattern of the via layer 164 in the display area DPA may be the same as the pattern of the passivation layer 163 disposed thereunder.
  • a separate mask for forming the passivation layer 163 is required by patterning the passivation layer 163 using the patterned via layer 164 as an etching mask during the manufacturing process of the display device 10. It is unnecessary. As a result, the number of masks used to manufacture the display device 10 is reduced, thereby ensuring economic feasibility of the manufacturing process of the display device 10 .
  • the via layer 164 may have a substantially flat surface regardless of the shape or presence of a pattern disposed thereon. That is, the via layer 164 may serve to planarize an upper portion of the passivation layer 163 .
  • the via layer 164 may include an organic insulating material, for example, an organic material such as polyimide (PI).
  • a light emitting device layer may be disposed on the via layer 164 .
  • the light emitting device layer may include the first layer 200, the bank layer 400, the plurality of light emitting devices ED, and the second layer 700 described above with reference to FIG. 3 .
  • the light emitting element layer may further include a first insulating layer 510 and a second insulating layer 520 .
  • the first layer 200 may be disposed on the via layer 164 in the display area DPA.
  • the first layer 200 may be directly disposed on the upper surface of the via layer 164 .
  • the first layer 200 may not be disposed in the pad area PDA of the non-display area NDA.
  • the first electrode 210 is in contact with the source electrode SD2 through the first electrode contact hole CTD exposing the source electrode SD2 of the transistor through the via layer 164 and the passivation layer 163 to electrically can be connected to That is, the first electrode 210 may be electrically connected to the circuit element layer through the first electrode contact hole CTD.
  • the second electrode 220 contacts the first conductive pattern CDP1 through the second electrode contact hole CTS exposing the first conductive pattern CDP1 through the via layer 164 and the passivation layer 163. so that they can be electrically connected.
  • the second electrode 220 may be electrically connected to the second voltage line VL2 through the first conductive pattern CDP1.
  • first and second electrode contact holes CTD and CTS overlap the first bank 430
  • the positions of the first and second electrode contact holes CTD and CTS are not limited thereto. don't
  • the first electrode 210 may be spaced apart from the first electrode 210 of another adjacent pixel PX in the sub-region SA with the separator ROP interposed therebetween.
  • the second electrode 220 may be spaced apart from the second electrode 220 of another adjacent pixel PX in the sub area SA with the separator ROP interposed therebetween. Accordingly, the first electrode 210 and the second electrode 220 may expose the via layer 164 in the separation portion ROP of the sub area SA.
  • the first layer 200 may include a conductive material having high reflectivity.
  • the first layer 200 is a material having high reflectivity and includes a metal such as silver (Ag), copper (Cu), aluminum (Al), molybdenum (Mo), or titanium (Ti), or aluminum (Al ), nickel (Ni), lanthanum (La), and the like.
  • the first layer 200 may further include a transparent conductive material.
  • the first layer 200 may include a material such as ITO, IZO, or ITZO.
  • the first layer 200 may have a structure in which a transparent conductive material and a metal layer having high reflectance are stacked one or more layers, or may be formed as one layer including these.
  • the first layer 200 may have a stack structure of ITO/Ag/ITO/, ITO/Ag/IZO, or ITO/Ag/ITZO/IZO.
  • the first insulating layer 510 may be disposed in the pad area PDA of the display area DPA and the non-display area NDA.
  • the first insulating layer 510 may be disposed on the buffer layer 161 on which the first layer 200 is formed.
  • the first insulating layer 510 is disposed on the via layer 164 on which the first layer 200 is formed in the display area DPA, and the first insulating layer 510 is disposed on the buffer layer 161 in the pad area PDA. can be placed on top.
  • the first insulating layer 510 may be disposed to cover the first electrode 210 and the second electrode 220 in the display area DPA.
  • the first insulating layer 510 may serve to protect the first layer 200 and at the same time insulate the first electrode 210 and the second electrode 220 from each other.
  • the first insulating layer 510 penetrates the first insulating layer 510 in the sub area SA of the display area DPA and exposes at least a portion of the first electrode 210 and the second electrode 220 . It may include first and second contact units CT1 and CT2.
  • the first contact electrode 710 and the first electrode 210 are electrically connected through the first contact portion CT1 passing through the first insulating layer 510, and the first contact electrode 710 penetrating the first insulating layer 510.
  • the second contact electrode 720 and the second electrode 220 may be electrically connected through the second contact portion CT2 .
  • the drawing shows that the first and second contact portions CT1 and CT2 exposing portions of the first layer 200 are located in the sub area SA, it is not limited thereto.
  • the first and second contact portions CT1 and CT2 exposing portions of the first layer 200 may be located in the emission area EMA.
  • the first insulating layer 510 may not be disposed in the separation portion ROP in the sub area SA of the display area DPA.
  • the first insulating layer 510 may expose the via layer 164 along with the first electrode 210 and the second electrode 220 in the sub area SA of the display area DPA.
  • the first insulating layer 510 may be disposed on the buffer layer 161 in the pad area PDA.
  • the first insulating layer 510 may be directly disposed on the upper surface of the buffer layer 161 in the pad area PDA.
  • the first insulating layer 510 may form a pad opening OP_PD exposing the first pad PE1 together with the first insulating layer 510 and the second insulating layer 520 in the pad area PDA. . Sidewalls of the buffer layer 161 constituting the pad opening OP_PD and the first insulating layer 510 may be aligned with each other, but are not limited thereto. In the pad area PDA, an inner wall of the first insulating layer 510 may overlap the first conductive layer 110 , for example, the first pad PE1 .
  • the bank layer 400 may be disposed on the first insulating layer 510 .
  • the bank layer 400 may be disposed on the first insulating layer 510 to have a predetermined height.
  • the bank layer 400 may include first and second subbanks 410 and 420 and a first bank 430 . That is, the first and second subbanks 410 and 420 and the first bank 430 may be formed of the bank layer 400 .
  • the first bank 430 has a predetermined height and is arranged to surround the light emitting area EMA, a plurality of light emitting elements (ED) are formed in the inkjet printing process for aligning the light emitting elements ED during the manufacturing process of the display device 10.
  • the ink in which the EDs are dispersed may be ejected into the light emitting area EMA, but may not be ejected into the sub area SA.
  • the first and second sub-banks 410 and 420 may be disposed within the emission area EMA partitioned by the first bank 430 .
  • the heights of the first and second sub banks 410 and 420 may be equal to or lower than the height of the first bank 430 .
  • the plurality of light emitting elements ED are formed by the first electrode 210 ) and the second electrode 220.
  • the separation space between the first sub-bank 410 and the second sub-bank 420 may provide an area where a plurality of light emitting devices ED are disposed.
  • first sub-bank 410 and the second sub-bank 420 include slanted side surfaces and are emitted from the light emitting device ED to illuminate the side surfaces of the first sub-bank 410 and the second sub-bank 420 . It may play a role of changing the traveling direction of the light traveling toward the upper direction. That is, the first and second sub-banks 410 and 420 provide a space in which the light emitting device ED is disposed and simultaneously serve as a reflective barrier rib that changes the propagation direction of light emitted from the light emitting device ED upward. can
  • each side surface of the plurality of sub banks 410 and 420 and the first bank 430 included in the bank layer 400 is inclined in a linear shape. Not limited to this.
  • side surfaces (or outer surfaces) of the plurality of subbanks 410 and 420 included in the bank layer 400 and side surfaces of the first bank 430 may have semicircular or semielliptical shapes.
  • the bank layer 400 may include an organic insulating material such as polyimide (PI), but is not limited thereto.
  • the light emitting device ED may be disposed on the first insulating layer 510 in the light emitting area EMA.
  • the light emitting element ED may be disposed in the light emitting area EMA, but may not be disposed in the sub area SA.
  • the light emitting element ED may be disposed between the first sub bank 410 and the second sub bank 420 in the light emitting area EMA.
  • the light emitting device ED may be disposed such that both ends are placed on the first electrode 210 and the second electrode 220 , respectively.
  • the light emitting device ED may emit light of a specific wavelength range.
  • the light emitting device ED may emit third color light or blue light having a peak wavelength in the range of 480 nm or less, preferably 445 nm to 480 nm or less.
  • the light emitting elements ED contact the first and second contact electrodes 710 and 720 to electrically connect the first electrode 210 and the second electrode 220 and the conductive layers 110 and 130 of the circuit element layer. They may be connected, and an electrical signal may be applied to emit light of a specific wavelength range.
  • the second insulating layer 520 may be disposed in the pad area PDA of the display area DPA and the non-display area NDA.
  • the second insulating layer 520 may be disposed on the first insulating layer 510 and the bank layer 600 on which the light emitting element ED is disposed.
  • the second insulating layer 520 is disposed on the first insulating layer 510 and the bank layer 400 on which the light emitting elements ED are disposed in the display area DPA, but both ends of the light emitting elements ED are exposed. can do.
  • the second insulating layer 520 may be disposed on the first insulating layer 510 in the pad area PDA of the non-display area NDA.
  • the second insulating layer 520 may include a pattern portion disposed on the light emitting element ED in the light emitting area EMA of the display area DPA.
  • the pattern part may be disposed to partially cover an outer surface of the light emitting element ED, but may be disposed to expose both ends of the light emitting element ED.
  • the pattern part extends in the second direction DR2 on the first insulating layer 510 and the light emitting element ED in a plan view, thereby forming a linear or island pattern within each pixel PX.
  • the pattern portion of the second insulating layer 520 may protect the light emitting device ED and at the same time fix the light emitting device ED in the manufacturing process of the display device 10 .
  • the second insulating layer 520 may be disposed to fill a separation space between the light emitting device ED and the first insulating layer 510 therebelow in the light emitting area EMA of the display area DPA.
  • the second insulating layer 520 penetrates the second insulating layer 520 in the sub area SA of the display area DPA and exposes at least a portion of the first electrode 210 and the second electrode 220 .
  • First and second contact units CT1 and CT2 may be configured. That is, the second insulating layer 520 may form the first contact part CT1 and the second contact part CT2 together with the first insulating layer 510 in the sub area SA of the display area DPA. there is.
  • the second insulating layer 520 may not be disposed in the separation portion ROP in the sub area SA of the display area DPA.
  • the second insulating layer 520 exposes the via layer 164 together with the first electrode 210, the second electrode 220, and the first insulating layer 510 in the sub area SA of the display area DPA. can do.
  • the second insulating layer 520 may be disposed on the first insulating layer 510 in the pad area PDA.
  • the second insulating layer 520 may be directly disposed on the upper surface of the first insulating layer 510 in the pad area PDA.
  • the second insulating layer 520 may form a pad opening OP_PD exposing the first pad PE1 together with the first insulating layer 510 and the buffer layer 161 in the pad area PDA. Sidewalls of the buffer layer 161, the first insulating layer 510, and the second insulating layer 520 constituting the pad opening OP_PD may be aligned with each other, but are not limited thereto. In the pad area PDA, an inner wall of the second insulating layer 520 may overlap the first conductive layer 110 , for example, the first pad PE1 .
  • the second layer 700 may be disposed on the second insulating layer 520 .
  • the second layer 700 may be disposed in the pad area PDA of the display area DPA and non-display area NDA.
  • the second layer 700 may include a first contact electrode 710 , a second contact electrode 720 and a pad electrode PE2 . That is, the first contact electrode 710 and the second contact electrode 720 disposed in the display area DPA and the pad electrode PE2 of the wiring pad WPD disposed in the pad area PDA are formed in the second layer ( 700).
  • the first contact electrode 710 may be disposed on the first electrode 210 in the emission area EMA.
  • the first contact electrode 710 may contact the first electrode 210 and one end of the light emitting device ED disposed on the first electrode 210 , respectively.
  • the first contact electrode 710 contacts the first electrode 210 exposed by the first contact portion CT1 penetrating the first insulating layer 510 and the second insulating layer 520 in the sub area SA. and may contact one end of the light emitting element ED in the light emitting area EMA. That is, the first contact electrode 710 may serve to electrically connect the first electrode 210 and one end of the light emitting element ED.
  • the second contact electrode 720 may be disposed on the second electrode 220 in the emission area EMA.
  • the second contact electrode 720 may contact the second electrode 220 and the other end of the light emitting device ED disposed on the second electrode 220 , respectively.
  • the second contact electrode 720 contacts the second electrode 220 exposed by the second contact portion CT2 penetrating the first insulating layer 510 and the second insulating layer 520 in the sub area SA. and may contact the other end of the light emitting element ED in the light emitting area EMA. That is, the second contact electrode 720 may serve to electrically connect the second electrode 220 and the other end of the light emitting element ED.
  • the first contact electrode 710 and the second contact electrode 720 may be spaced apart from each other on the light emitting device ED.
  • the first contact electrode 710 and the second contact electrode 720 may be spaced apart from each other with the second insulating layer 520 therebetween.
  • the first contact electrode 710 and the second contact electrode 720 may be electrically insulated from each other.
  • the pad electrode PE2 may be disposed in the pad area PDA of the non-display area NDA.
  • the pad electrode PE2 may be disposed on the second insulating layer 520 in the pad area PDA.
  • the pad electrode PE2 may overlap the first pad PE1 in the pad area PDA.
  • the pad electrode PE2 penetrates the second insulating layer 520, the first insulating layer 510, and the buffer layer 161 and through the pad opening OP_PD exposing the first pad PE1, the first pad PE1 ) and can be electrically connected.
  • the pad electrode PE2 may be used as a contact electrode of the wiring pad WPD in the pad area PDA.
  • the first contact electrode 710 , the second contact electrode 720 and the pad electrode PE2 are made of the second layer 700 and may be formed on the same layer. Also, the first contact electrode 710, the second contact electrode 720, and the pad electrode PE2 may include the same material and be formed of the same layer. That is, the first contact electrode 710, the second contact electrode 720, and the pad electrode PE2 may be simultaneously formed through one mask process.
  • each of the second layers 700 may include a conductive material.
  • the second layer 700 may include ITO, IZO, ITZO, aluminum (Al), or the like.
  • each of the second layers 700 may include a transparent conductive material.
  • FIG. 5 is a schematic perspective view of a light emitting device according to an embodiment.
  • the light emitting device ED is a particulate device and may have a rod or cylindrical shape having a predetermined aspect ratio.
  • the length of the light emitting device ED is greater than the diameter of the light emitting device ED, and the aspect ratio may be 6:5 to 100:1, but is not limited thereto.
  • the light emitting device ED may have a size of a nanometer scale (1nm or more and less than 1um) or a micrometer scale (1um or more and less than 1mm). In one embodiment, both the diameter and the length of the light emitting device ED may have a nanometer-scale size, or both may have a micrometer-scale size. In some other embodiments, the diameter of the light emitting device ED may be on the nanometer scale while the length of the light emitting device ED may be on the micrometer scale. In some embodiments, some of the light emitting devices (EDs) have diameters and/or lengths on the nanometer scale while other portions have diameters and/or lengths on the micrometer scale. may be
  • the light emitting device ED may be an inorganic light emitting diode.
  • An inorganic light emitting diode may include a plurality of semiconductor layers.
  • an inorganic light emitting diode may include a first conductivity type (eg, n-type) semiconductor layer, a second conductivity type (eg, p-type) semiconductor layer, and an active semiconductor layer interposed therebetween.
  • the active semiconductor layer receives holes and electrons from the first conductivity-type semiconductor layer and the second conductivity-type semiconductor layer, respectively, and the holes and electrons reaching the active semiconductor layer are combined with each other to emit light.
  • the above-described semiconductor layers may be sequentially stacked along one direction, which is the longitudinal direction of the light emitting device ED.
  • the light emitting device ED may include a first semiconductor layer 31 , a device active layer 33 , and a second semiconductor layer 32 sequentially stacked in one direction.
  • the first semiconductor layer 31 , the device active layer 33 , and the second semiconductor layer 32 may be the above-described first conductivity type semiconductor layer, active semiconductor layer, and second conductivity type semiconductor layer, respectively.
  • the first semiconductor layer 31 may be doped with a first conductivity type dopant.
  • the first conductivity type dopant may be Si, Ge, or Sn.
  • the first semiconductor layer 31 may be n-GaN doped with n-type Si.
  • the second semiconductor layer 32 may be spaced apart from the first semiconductor layer 31 with the device active layer 33 interposed therebetween.
  • the second semiconductor layer 32 may be doped with a second conductivity type dopant such as Mg, Zn, Ca, Sr, or Ba.
  • the second semiconductor layer 32 may be p-GaN doped with p-type Mg.
  • the device active layer 33 may include a material having a single or multi-quantum well structure. As described above, the device active layer 33 may emit light by combining electron-hole pairs according to electrical signals applied through the first semiconductor layer 31 and the second semiconductor layer 32 .
  • the device active layer 33 may have a structure in which semiconductor materials having a high band gap energy and semiconductor materials having a low band gap energy are alternately stacked, depending on the wavelength range of light emitted. It may also contain other Group 3-5 semiconductor materials.
  • Light emitted from the device active layer 33 may be emitted not only to both end surfaces of the light emitting device ED in the longitudinal direction, but also to the outer circumferential surface (or outer surface or side surface) of the light emitting device. That is, the direction of light emitted from the device active layer 33 is not limited to one direction.
  • the light emitting device ED may further include a device electrode layer 37 disposed on the second semiconductor layer 32 .
  • the device electrode layer 37 may contact the second semiconductor layer 32 .
  • the element electrode layer 37 may be an Ohmic contact electrode, but is not limited thereto, and may also be a Schottky contact electrode.
  • the device electrode layer 37 includes both ends of the light emitting device ED and the first contact electrode 710 and the second contact electrode (to apply electrical signals to the first semiconductor layer 31 and the second semiconductor layer 32). 720) may be disposed between the second semiconductor layer 32 and the electrode to reduce resistance when electrically connected.
  • the device electrode layer 37 includes aluminum (Al), titanium (Ti), indium (In), gold (Au), silver (Ag), indium tin oxide (ITO), indium zinc oxide (IZO), and indium tin- oxide (ITZO). Zinc Oxide) may include at least one of them.
  • the device electrode layer 37 may include a semiconductor material doped with n-type or p-type.
  • the light emitting device ED may further include a device insulating layer 38 surrounding outer circumferential surfaces of the first semiconductor layer 31 , the second semiconductor layer 32 , the device active layer 33 , and/or the device electrode layer 37 . .
  • the device insulating layer 38 may be disposed to surround at least an outer surface of the device active layer 33 and may extend in one direction in which the light emitting device ED extends.
  • the element insulating layer 38 may serve to protect the members.
  • the device insulating film 38 is made of materials having insulating properties and can prevent an electrical short circuit that may occur when the device active layer 33 directly contacts an electrode through which an electrical signal is transmitted to the light emitting device ED.
  • the device insulating film 38 protects the outer circumferential surfaces of the first and second semiconductor layers 31 and 32 including the device active layer 33, a decrease in light emitting efficiency can be prevented.
  • FIG. 6 is an enlarged cross-sectional view of a display device according to an exemplary embodiment.
  • the light emitting device ED may be disposed such that an extending direction of the light emitting device ED is parallel to one surface of the substrate SUB (or via layer 164 ).
  • a plurality of semiconductor layers included in the light emitting device ED may be sequentially disposed along a direction parallel to the upper surface of the via layer 164 .
  • the first semiconductor layer 31 , the device active layer 33 , and the second semiconductor layer 32 of the light emitting device ED may be sequentially disposed parallel to the top surface of the via layer 164 .
  • the light emitting element ED includes a first semiconductor layer 31, an element active layer 33, a second semiconductor layer 32, and an element electrode layer 37 on a cross-section across both ends of the light emitting element ED.
  • the via layer 164 may be sequentially formed in a direction parallel to the upper surface of the via layer 164 .
  • the light emitting element ED may be disposed such that one end is placed on the first electrode 210 and the other end is placed on the second electrode 220 . However, it is not limited thereto, and the light emitting element ED may be disposed such that one end is placed on the second electrode 220 and the other end is placed on the first electrode 210 .
  • the second insulating layer 520 may be disposed on the light emitting device ED.
  • the second insulating layer 520 may be disposed to surround the outer surface of the light emitting device ED. In the area where the light emitting element ED is disposed, the second insulating layer 520 is disposed to surround the outer surface of the light emitting element ED, and in the area where the light emitting element ED is not disposed, the second insulating layer 520 is The light emitting device ED may be disposed on the exposed first insulating layer 510 or the bank layer 400 .
  • the first contact electrode 710 may contact one end of the light emitting device ED exposed by the second insulating layer 520 .
  • the first contact electrode 710 may be disposed to cover one end surface of the light emitting device ED exposed by the second insulating layer 520 .
  • the first contact electrode 710 may contact the device insulating layer 38 and the device electrode layer 37 of the light emitting device ED.
  • the second contact electrode 720 may contact the other end of the light emitting element ED exposed by the second insulating layer 520 .
  • the second contact electrode 720 may be disposed to cover the other end surface of the light emitting device ED exposed by the second insulating layer 520 .
  • the second contact electrode 720 may contact the device insulating layer 38 and the first semiconductor layer 31 of the light emitting device ED.
  • the first contact electrode 710 and the second contact electrode 720 may be spaced apart from each other with the second insulating layer 520 therebetween.
  • the first contact electrode 710 and the second contact electrode 720 may expose at least a portion of an upper surface of the second insulating layer 520 .
  • the first contact electrode 710 and the second contact electrode 720 may be formed on the same layer and include the same material. That is, the first contact electrode 710 and the second contact electrode 720 may be simultaneously formed through one mask process. Accordingly, since an additional mask process for forming the first contact electrode 710 and the second contact electrode 720 is not required, the manufacturing process efficiency of the display device 10 may be improved.
  • FIG. 7 to 19 are cross-sectional views illustrating manufacturing processes of the display device of FIG. 4 .
  • a patterned first conductive layer 110 is formed on the substrate SUB.
  • the patterned first conductive layer 110 may be formed by a mask process.
  • a material layer for the first conductive layer may be entirely deposited on the substrate SUB and then patterned through a photolithography process to form the patterned first conductive layer 110 as shown in FIG. 7 .
  • the first conductive layer 110 is disposed on the first voltage line VL1, the second voltage line VL2, the light blocking pattern BML, and the pad area PDA of the non-display area NDA.
  • a first pad PE1 may be included.
  • a buffer layer 161 ′ is formed on the entire surface of the substrate SUB on which the first conductive layer 110 is formed.
  • the buffer layer 161 ′ may completely cover the first conductive layer 110 .
  • the buffer layer 161 ′ may include a first voltage line VL1 , a second voltage line VL2 , and a light blocking pattern BML disposed in the display area DPA and a pad area of the non-display area NDA. It may completely cover the first pad PE1 disposed on (PDA).
  • a semiconductor layer 120 is formed on the buffer layer 161'.
  • the semiconductor layer 120 may be formed by a mask process.
  • a semiconductor layer 120 as shown in FIG. 8 may be formed by depositing a semiconductor on the entire surface of the buffer layer 161' and then patterning it through a photolithography process.
  • a gate insulating material layer 162' is formed on the buffer layer 161' on which the semiconductor layer 120 is formed, and the first conductive layer 110 or the semiconductor layer 120 is formed. ) is formed.
  • the process of forming the plurality of first contact holes CNT1 may be formed by a mask process.
  • a gate insulating material layer 162' is formed over the entire buffer layer 161' on which the semiconductor layer 120 is formed.
  • the material layer 162 ′ for the gate insulating film may completely cover the semiconductor layer 120 .
  • a first contact hole CNT11 exposing a part of the semiconductor layer 120 and a first contact hole CNT12 exposing a part of the first conductive layer 110 are formed.
  • the first contact hole CNT11 exposing a portion of the semiconductor layer 120 penetrates the gate insulating material layer 162'' and exposes a portion of the first conductive layer 110.
  • CNT12 may pass through the gate insulating material layer 162'' and the buffer layer 161''.
  • the process of forming the first contact holes CNT11 and CNT12 may be formed through a mask process.
  • a patterned gate insulating layer 162 and a patterned second conductive layer 130 are formed on the buffer layer 161 ′′ in which the first contact hole CNT1 is formed.
  • the patterned gate insulating layer 162 and the patterned second conductive layer 130 may be formed through one mask process. Through this process, the sidewall of the second conductive layer 130 and the sidewall of the gate insulating layer 162 may be aligned with each other.
  • the second conductive layer 130 may include a gate electrode GE, a drain electrode SD1 , a source electrode SD2 , and a first conductive pattern CDP1 .
  • the second conductive layer 130 may not be formed in the pad area PDA of the non-display area NDA.
  • a material layer for a second conductive layer is entirely deposited on the material layer 162 ′′ for a gate insulating film in which the first contact hole CNT1 is formed.
  • a photoresist layer is applied on the material layer for the second conductive layer, a photoresist pattern is formed through exposure and development, and then the material layer for the second conductive layer and the first contact hole (CNT1) are formed by using it as an etching mask.
  • the formed gate insulating material layer 162'' is sequentially etched. After that, the photoresist pattern is removed.
  • the photoresist pattern as an etching mask until the patterning of the gate insulating film 162 has been exemplified, but the patterned upper layer (eg, the patterned second conductive layer 130) is used as a lower layer (eg, the gate insulating film). (162)) may be used as a hard mask for etching.
  • the photoresist pattern may be used as an etching mask together with the hard mask.
  • the photoresist pattern may be removed and the lower layer may be etched using the hard mask as an etch mask.
  • a material layer 163 ′ for a passivation layer is stacked on the buffer layer 161 ′′ on which the second conductive layer 130 is formed, and a patterned via layer 164 is formed.
  • the material layer 163 ′ for the passivation layer is disposed over the entire display area DPA and the non-display area NDA, and may completely cover the patterned second conductive layer 130 .
  • the patterned via layer 164 may be disposed in the display area DPA, but may not be disposed in the pad area PDA of the non-display area NDA. Accordingly, the patterned via layer 164 may expose the material layer 163 ′ for the passivation layer formed in the pad area PDA of the non-display area NDA.
  • the patterned via layer 164 is disposed in the display area DPA, and includes a first opening OPD overlapping the source electrode SD2 and a second opening OPS overlapping the first conductive pattern CDP1.
  • the first opening OPD may correspond to the first electrode contact hole CTD, and the second opening OPS may correspond to the second electrode contact hole CTS.
  • the patterned via layer 164 may be formed by a mask process.
  • the passivation layer material layer 163' is deposited on the entire buffer layer 161'' on which the second conductive layer 130 is formed.
  • the organic material layer for the via layer is applied on the material layer 163' for the passivation layer, the organic material layer for the via layer disposed in the pad area PDA of the non-display area NDA is removed through exposure and development, , It may be formed by forming the first and second openings OPD and OPS.
  • the organic material layer for the via layer is applied, as the buffer layer 161'' is disposed to cover the first pad PE1 in the pad area PDA, the material layer for the via layer and the first pad PE1 direct contact can be prevented.
  • the patterned passivation layer 163 is formed by etching the material layer 163 ′ for the passivation layer using the patterned via layer 164 as an etch mask.
  • a process of forming the patterned passivation layer 163 may not require a separate mask process.
  • the material layer 163' for the passivation layer disposed therebelow is etched using the patterned via layer 164 of FIG. 12 as an etching mask, exposed by the patterned via layer 164
  • the material layer 163' for the passivation layer may be etched. Therefore, the material layer 163 ′ for the passivation layer formed in the pad area PDA of the non-display area NDA and the material layer for the passivation layer overlapping the first and second openings OPD and OPS in the display area DPA ( 163') is etched, and as shown in FIG. 13, the patterned passivation layer 163 may have the same pattern as the patterned via layer 164.
  • the sidewall of the passivation layer 163 may be aligned with the sidewall of the via layer 164, but is not limited thereto.
  • the first electrode contact hole (CTD) that penetrates the via layer 164 and the passivation layer 163 and exposes the source electrode (SD2) and the via layer 164 and the passivation layer 163, A second electrode contact hole CTS exposing the first conductive pattern CDP1 may be formed.
  • a patterned alignment line layer 200 ′ is formed on the via layer 164 in which the first and second electrode contact holes CTD and CTS are formed.
  • a process of forming the patterned alignment line layer 200' may be formed by a mask process.
  • the alignment line layer 200 ′ may be a layer corresponding to the first layer 200 of the display device 10 .
  • the patterned alignment line layer 200' may include a first alignment line 210' and a second alignment line 220' spaced apart from each other.
  • the first alignment line 210' may correspond to the first electrode 210
  • the second alignment line 220' may correspond to the second electrode 220.
  • the first alignment line 210' corresponds to the first electrode 210
  • the second alignment line 220' corresponds to the second electrode 220.
  • the alignment line 220 ′ extends in the second direction DR2 and may be connected to the alignment line of the neighboring pixel PX even in the sub area SA without being separated from it.
  • the process of forming the patterned alignment line layer 200' includes depositing a material layer for the first layer on the entire surface of the buffer layer 161'' on which the patterned via layer 164 is formed, followed by a photolithography process. Through patterning, a patterned alignment line layer 200' as shown in FIG. 14 may be formed.
  • the material layer for the first layer may be deposited on the via layer 164 in the display area DPA.
  • the material layer for the first layer is deposited from the display area DPA to the insides of the first electrode contact hole CTD and the second electrode contact hole CTS to contact and electrically connect a portion of the second conductive layer 130, respectively.
  • the material layer for the first layer may be deposited on the buffer layer 161 ′′ in the pad area PDA of the non-display area NDA.
  • the buffer layer 161 ′′ is formed to completely cover the first pad PE1 in the pad area PDA. Therefore, it is possible to prevent the first pad PE1 from being damaged by an etchant used in a process of etching the material layer for the first layer.
  • a patterned first insulating layer 510 is formed.
  • the patterned first insulating layer 510 may be formed by a mask process.
  • a material layer for the first insulating layer is entirely deposited on the via layer 164 and the buffer layer 161 ′′ on which the patterned alignment line layer 200 ′ is formed.
  • the material layer for the first insulating layer is deposited on the via layer 164 on which the alignment line layer 200' is formed in the display area DPA, and the buffer layer 161' in the pad area PDA of the non-display area NDA. '') can be deposited on.
  • a portion of the first insulating layer material layer overlapping the alignment line layer 200 ′ is exposed in the display area DPA on the first insulating layer material layer, and the pad area (
  • a photoresist pattern exposing a portion of the material layer for the first insulating layer that overlaps the first pad PE1 is formed, and the material layer for the first insulating layer is etched using the photoresist pattern as an etching mask, as shown in FIG. 15 .
  • a patterned first insulating layer 510 may be formed.
  • the patterned first insulating layer 510 is disposed in the sub-area SA of the display area DPA, and includes a separation portion ROP exposing a part of the alignment line layer 200' and a first contact portion CT1. ) and a second contact unit CT2.
  • the patterned first insulating layer 510 may include a first pad opening OPP overlapping the first pad PE1 in the pad area PDA.
  • the partial region 161 of the buffer layer 161''' disposed in the pad area PDA and overlapping the first pad opening OPP. '''_OE) may be overetched as shown in FIG. 15 . Accordingly, the thickness of the partial region 161'''_OE of the buffer layer 161''' overlapping the first pad opening OPP may be reduced.
  • a patterned bank layer 400 is formed on the first insulating layer 510 .
  • the patterned bank layer 400 may be formed by a mask process. For example, after applying an organic material layer for a bank layer on the buffer layer 161''' on which the first insulating layer 510 is formed, the patterned bank layer 400 as shown in FIG. 16 is formed through exposure and development. can form The bank layer 400 having different heights for each region may be formed using a halftone mask or a slit mask.
  • the alignment line layer 200' is formed in the process of forming the bank layer 400. This can be prevented from being damaged by the organic material layer for the bank layer.
  • the buffer layer 161'''_OE remains on the first pad PE1 in the pad area PDA, the first pad PE1 is prevented from being damaged by the organic material layer for the bank layer. can do.
  • the light emitting element ED is disposed in the light emitting area EMA of the display area DPA.
  • the plurality of light emitting devices ED may be disposed on the first insulating layer 510 on which the alignment electrode layer 200' is formed through an inkjet printing process.
  • the first and second alignment lines 210' and 220' After spraying the ink in which the light emitting elements ED are dispersed in the light emitting area EMA partitioned by the first bank 430 of the bank layer 400, the first and second alignment lines 210' and 220' When an alignment signal is applied, the light emitting elements (EDs) in the ink are seated on the first insulating layer 510 between the first alignment line 210' and the second alignment line 220' while the position and alignment direction are changed. It can be.
  • a patterned second insulating layer 520 is formed on the first insulating layer 510 on which the light emitting device ED and the bank layer 400 are disposed.
  • the patterned second insulating layer 520 may be formed by a mask process.
  • a material layer for the second insulating layer is entirely deposited on the first insulating layer 510 on which the light emitting device ED and the bank layer 400 are formed.
  • a portion of the material layer for the second insulating layer overlapping the alignment line layer 200 ′ is exposed in the display area DPA on the material layer for the second insulating layer, and the pad area (
  • a photoresist pattern exposing a portion of the material layer for the second insulating layer that overlaps the first pad PE1 is formed, and the material layer for the second insulating layer is etched using the photoresist pattern as an etching mask, as shown in FIG. 18 .
  • a patterned second insulating layer 520 may be formed.
  • the patterned second insulating layer 520 is disposed in the sub-area SA of the display area DPA, and includes a separation portion ROP exposing a part of the alignment line layer 200' and a first contact portion CT1. ) and a second contact unit CT2.
  • the patterned second insulating layer 520 may include a pattern portion exposing both ends of the light emitting elements ED disposed in the light emitting area EMA in the display area DPA.
  • the pattern part may be disposed on the light emitting device ED to expose both ends of the light emitting device ED.
  • the patterned second insulating layer 520 may form a pad opening OP_PD overlapping the first pad PE1 in the pad area PDA.
  • the partial region 161'''_OE of the buffer layer 161'''' disposed in the pad area PDA and overlapping the pad opening OP_PD. , see FIG. 17) may be over-etched to expose the upper surface of the first pad PE1. Accordingly, in the pad area PDA, a first pad opening OPP is formed passing through the second insulating layer 520, the first insulating layer 510, and the buffer layer 161 and exposing the first pad PE1. It can be.
  • a patterned second layer 700 is formed on the second insulating layer 520 .
  • a process of forming the patterned second layer 700 may be performed by a mask process.
  • a material layer for the second layer is entirely deposited on the second insulating layer 520 and then patterned through a photolithography process to form a patterned second layer 700 as shown in FIG. 19 . can do.
  • the second layer 700 may include the first contact electrode 710 , the second contact electrode 720 and the pad electrode PE2 .
  • the first contact electrode 710 is deposited to the inside of the first contact portion CT1 to contact and electrically connect a part of the first alignment line 210'
  • the second contact electrode 720 It may be deposited up to the inside of the second contact portion CT2 and electrically connected to a part of the second alignment line 220'.
  • the pad electrode PE2 may be deposited to the inside of the pad opening OP_PD to contact and electrically connect to the first pad PE1 of the first conductive layer 110 .
  • the alignment line layer 200 ′ overlapping the separation portion ROP is cut, and as shown in FIG. 4 , the first electrodes 210 separated from each other in the separation portion ROP. ) and the second electrode 220 are formed. Through this cutting process, the alignment line layer 200 ′ overlapping the separator ROP may be removed to expose one surface of the via layer 164 .
  • a plurality of wires are formed using the first conductive layer 110 and the second conductive layer 130, and the second conductive layer 130 is formed.
  • the number of masks can be reduced by electrically connecting the semiconductor layer 120 and the first conductive layer 110 through this.
  • the passivation layer 163 is patterned using the patterned via layer 164 as an etch mask, a separate mask for forming the passivation layer 163 is unnecessary, thereby reducing the economic efficiency of the manufacturing process of the display device 10. can be obtained.
  • the first pad PE1 may be formed of the first conductive layer 110 to form a highly reliable wiring pad WPD and pad electrode PE2 .
  • the first conductive layer 110 disposed in the pad area PDA is covered with the buffer layer 161.
  • the chemical material eg, etchant or material layer
  • the display device 10 can be manufactured without additional design of a connection pattern connecting the second layer 700 and the first conductive layer 110, the design space of the display device 10 is additionally secured. Design of the display device 10 may be easy.
  • FIG. 20 is a cross-sectional view of a display device according to another exemplary embodiment.
  • the display device 10 is different from the display device 10 of FIG. 4 in that the second insulating layer 520 is omitted.
  • the first contact portion CT1 and the second contact portion CT2 may be formed by sidewalls of the first insulating layer 510 .
  • the pad opening OP_PD disposed in the pad area PDA may be formed by sidewalls of the buffer layer 161 and the first insulating layer 510 .
  • the buffer layer 161 overlapping the pad opening OP_PD is overetched to form the first pad ( By exposing PE1 , a pad opening OP_PD composed of the sidewall of the buffer layer 161 and the sidewall of the first insulating layer 510 may be formed.
  • the second insulating layer 520 is omitted and the mask process for patterning the second insulating layer 520 is omitted in the manufacturing process of the display device 10 , so that the manufacturing process of the display device 10 is economical. this can be secured.
  • 21 is a cross-sectional view of a display device according to another exemplary embodiment.
  • the second electrode 220 is electrically connected to the second conductive pattern CDP2 through the third electrode contact hole CTL, and A difference from the embodiment of FIG. 4 is that the second contact electrode 720_2 contacts and is electrically connected to the second voltage line VL2 through the second electrode contact hole CTS_1.
  • the second electrode 220 may be electrically connected to the second conductive pattern CDP2 through the third electrode contact hole CTL penetrating the via layer 164 and the passivation layer 163 .
  • the second conductive pattern CDP2 may be a connection pattern for applying an alignment signal to an alignment line in an alignment process for aligning the light emitting devices ED during the manufacturing process of the display device 10 .
  • a portion of the second layer 700 and the first conductive layer 110 in the display area DPA includes the first insulating layer 510, the via layer 164, the passivation layer 163, and the buffer layer.
  • the second contact electrode 720_1 penetrates the second insulating layer 520, the first insulating layer 510, the via layer 164, the passivation layer 163, and the buffer layer 161, and conducts the first conductive layer.
  • the second voltage line VL2 of the layer 110 may be contacted and electrically connected to the second voltage line VL2 through the second electrode contact hole CTS_1 exposing the second voltage line VL2 .
  • the process of forming the second electrode contact hole CTS_1 connecting the second voltage line VL2 and the second voltage line VL2 of the first conductive layer 110 covers the second voltage line VL2.
  • the method may include forming a buffer layer 161 and forming a patterned via layer 164 overlapping the second voltage line VL2 covered by the buffer layer 161 and exposing the buffer layer 161. . Then, through a process of patterning the passivation layer 163 using the patterned via layer 164 , the second voltage line VL2 and the overlapping buffer layer 161 may be exposed. Then, in the patterning process of the first insulating layer 510 , a portion of the buffer layer 161 exposed by the via layer 164 and the passivation layer 163 may be overetched.
  • the second insulating layer 520 and the first insulating layer ( 510), a second electrode contact hole (CTS_1) passing through the via layer 164, the passivation layer 163, and the buffer layer 161 and exposing the second voltage line VL2 of the first conductive layer 110 is formed. can do.
  • the second layer 700 and the first conductive layer 110 may be electrically connected by direct contact.
  • the connection relationship between the first conductive layer 110 and the second layer 700 shown in FIG. 21 may be exemplary.
  • another pattern of the first conductive layer 110 may be directly connected to the first contact electrode 710 of the second layer 700 .
  • FIG. 22 is a cross-sectional view of a display device according to another exemplary embodiment.
  • the passivation layer 163_1 is also disposed in the pad area PDA of the non-display area NDA, and the first pad PE1_1 is the second conductive layer.
  • the difference between the display device 10 of FIG. 4 is that it is formed of 130 .
  • the first conductive layer 110 may include a light blocking pattern BML, a first voltage line VL1 and a second voltage line VL2 disposed in the display area DPA.
  • the first conductive layer 110 may not be disposed in the pad area PDA of the non-display area NDA.
  • the buffer layer 161 may be disposed on the first conductive layer 110 .
  • the buffer layer 161 may not include a hole penetrating the buffer layer 161 . That is, the buffer layer 161 may entirely cover the substrate SUB in the pad area DPA.
  • the first semiconductor layer 120 is disposed on the buffer layer 161, and the gate insulating layer 162 including a plurality of first contact holes CNT1 is disposed on the buffer layer 161 on which the semiconductor layer 120 is formed. It can be.
  • the second conductive layer 130 may be disposed on the gate insulating layer 162 .
  • the second conductive layer 130 may include a drain electrode SD1 , a source electrode SD2 , a gate electrode GE, and a first pad PE1_1 . That is, the drain electrode SD1, source electrode SD2, gate electrode GE, and first conductive pattern CDP1 disposed in the display area DPA and disposed in the pad area PDA of the non-display area NDA.
  • the first pad PE1_1 may be formed of the second conductive layer 130 .
  • the first pad PE1_1 may be one of the above-described wiring pads WPD of the plurality of wires.
  • the first pad PE1_1 may be one of a first voltage pad WPD_VL1, a second voltage pad WPD_VL2, a data pad WPD_DT, and an initialization voltage pad WPD_Vint.
  • the first pad PE1_1 when the first pad PE1_1 is the wiring pad WPD of the scan lines SL1 and SL2, the first pad PE1_1 may be the scan pad WPD_SC.
  • the gate insulating layer 162 disposed between the first pad PE1_1 and the buffer layer 161 may have the same pattern as that of the first pad PE1_1 as described above. Although not limited thereto, sidewalls of the first pad PE1_1 may be aligned with sidewalls of the gate insulating layer 162 disposed below the first pad PE1_1.
  • the passivation layer 163_1 may be disposed on the second conductive layer 130 in the display area DPA and the non-display area NDA.
  • the passivation layer 163_1 may include a first area 163A disposed in the display area DPA and a second area 163B disposed in the non-display area NDA.
  • the first area 163A of the passivation layer 163_1 may be disposed to cover the second conductive layer 130 in the display area DPA.
  • the first region 163A of the passivation layer 163_1 may constitute the first electrode contact hole CTD and the second electrode contact hole CTS together with the via layer 164 .
  • the second area 163B of the passivation layer 163_1 may not be formed in a partial area of the pad area PDA of the non-display area NDA.
  • the second region 163B of the passivation layer 163_1 may expose at least a portion of the first pad PE1_1.
  • the second region 163B of the passivation layer 163_1 partially covers the first pad PE1_1 disposed in the pad region PDA and the sidewall of the gate insulating layer 162, but the first pad PE1_1 Part of the upper surface of the can be exposed.
  • the second region 163B of the passivation layer 163_1 together with the first insulating layer 510 and the second insulating layer 520 may constitute a pad opening OP_PD exposing the first pad PE1_1. .
  • the first insulating layer 510, the second insulating layer 520, and the passivation layer 163_1 constituting the pad opening OP_PD in the pad area PDA (eg, the second region of the passivation layer 163_1)
  • the side walls of 163B) may be aligned side by side with each other.
  • the first pad PE1_1 is formed of the second conductive layer 130, the first insulating layer 510, the second insulating layer 520 and the passivation layer ( The pad electrode PE2 of the second layer 700 is brought into contact with the first pad PE1_1 of the second conductive layer 130 through the pad opening OP_PD formed by the sidewall of 163_1 to electrically connect them. .
  • 23 to 32 are cross-sectional views illustrating manufacturing processes of the display device of FIG. 22 .
  • a patterned first conductive layer 110 is formed on a substrate SUB, and a buffer layer 161 ′ is formed entirely on the substrate SUB on which the first conductive layer 110 is formed.
  • a semiconductor layer 120 is formed on the buffer layer 161', and a material layer 162' for a gate insulating film is formed on the buffer layer 161' on which the semiconductor layer 120 is formed.
  • the patterned first conductive layer 110 may include a first voltage line VL1 , a second voltage line VL2 , and a light blocking pattern BML, and the first conductive layer 110 may not be formed in the pad area PDA of the non-display area NDA.
  • the first contact hole CNT1 includes a first contact hole CNT11 exposing a part of the semiconductor layer 120 and a first contact hole CNT12 exposing a part of the first conductive layer 110 .
  • a patterned gate insulating layer 162 and a patterned second conductive layer 130 are formed on the buffer layer 161 in which the first contact hole CNT1 is formed.
  • the second conductive layer 130 is formed in the non-display area with the gate electrode GE, the drain electrode SD1, the source electrode SD2 and the first conductive pattern CDP1 disposed in the display area DPA.
  • a first pad PE1_1 disposed in the pad area PDA of (NDA) may be included.
  • a material layer 163 ′ for a passivation layer is stacked on the buffer layer 161 on which the second conductive layer 130 is formed, and a patterned via layer 164 is formed.
  • the material layer 163 ′ for the passivation layer is disposed over the entire display area DPA and the non-display area NDA, and may completely cover the patterned second conductive layer 130 .
  • the patterned via layer 164 may be disposed in the display area DPA, but may not be disposed in the pad area PDA of the non-display area NDA.
  • the patterned via layer 164 is disposed in the display area DPA, and includes a first opening OPD overlapping the source electrode SD2 and a second opening OPS overlapping the first conductive pattern CDP1.
  • the material layer 163' for the passivation layer is etched to form a patterned passivation layer 163''.
  • a process of forming the patterned passivation layer 163 ′′ may be formed by a mask process.
  • a photoresist pattern is formed on the passivation material layer 163' on which the via layer 164 of FIG. 26 is formed.
  • the photoresist pattern exposes areas overlapping the first and second openings OPD and OPS of the via layer 164, and is a passivation material layer disposed in the pad area PDA of the non-display area NDA. (163') can be covered.
  • the passivation material layer 163' is etched using the photoresist pattern as an etching mask. Through this process, the passivation material layer 163' exposed by the first and second openings OPD and OPS is etched, and as shown in FIG. 27, the passivation layer 163'' disposed in the display area DPA is etched.
  • first and second electrode contact holes CTD and CTS may be formed.
  • the passivation material layer 163' disposed in the pad area PDA of the non-display area NDA covered by the photoresist pattern remains, and as shown in FIG.
  • the second region 163''_B may completely cover the first pad PE1_1.
  • a patterned alignment line layer 200 ′ is formed on the via layer 164 in which the first and second electrode contact holes CTD and CTS are formed.
  • a process of forming the patterned alignment line layer 200' may be formed by a mask process.
  • a patterned first insulating layer 510 is formed on the alignment line layer 200'.
  • the patterned first insulating layer 510 may be formed by a mask process.
  • a material layer for the first insulating layer is entirely deposited on the via layer 164 and the passivation layer 163 ′′ on which the patterned alignment line layer 200 ′ is formed.
  • the material layer for the first insulating layer is deposited on the via layer 164 on which the alignment line layer 200' is formed in the display area DPA, and the passivation layer 163 in the pad area PDA of the non-display area NDA. '') may be deposited on the second region 163''_B.
  • a portion of the first insulating layer material layer overlapping the alignment line layer 200 ′ is exposed in the display area DPA on the first insulating layer material layer, and the pad area (
  • a photoresist pattern exposing a portion of the material layer for the first insulating layer that overlaps the first pad PE1_1 is formed, and the material layer for the first insulating layer is etched using the photoresist pattern as an etching mask, as shown in FIG. 29 .
  • a patterned first insulating layer 510 may be formed.
  • the patterned first insulating layer 510 is disposed in the sub-area SA of the display area DPA, and includes a separation portion ROP exposing a part of the alignment line layer 200' and a first contact portion CT1. ) and a second contact unit CT2.
  • the patterned first insulating layer 510 may include a first pad opening OPP overlapping the first pad PE1_1 in the pad area PDA.
  • a portion of the passivation layer 163''' disposed in the pad area PDA and overlapping the first pad opening OPP ( 163'''_OE) may be overetched as shown in FIG. 29 . Accordingly, the thickness of the partial region 163'''_OE of the passivation layer 163''' overlapping the first pad opening OPP may be reduced.
  • a patterned bank layer 400 is formed on the first insulating layer 510 and the light emitting element ED is disposed in the light emitting area EMA of the display area DPA.
  • a patterned second insulating layer 520 is formed on the first insulating layer 510 on which the light emitting device ED and the bank layer 400 are disposed.
  • the patterned second insulating layer 520 may be formed by a mask process.
  • the patterned second insulating layer 520 is disposed in the sub-area SA of the display area DPA, and includes a separation portion ROP exposing a part of the alignment line layer 200' and a first contact portion CT1. ) and a second contact unit CT2.
  • the patterned second insulating layer 520 may include a pattern portion exposing both ends of the light emitting elements ED disposed in the light emitting area EMA in the display area DPA.
  • the pattern part may be disposed on the light emitting device ED to expose both ends of the light emitting device ED.
  • the patterned second insulating layer 520 may form a pad opening OP_PD overlapping the first pad PE1_1 in the pad area PDA.
  • the partial region 163''' of the passivation layer 163''' is disposed in the pad area PDA and overlaps the pad opening OP_PD.
  • _OE see FIG. 30
  • a pad opening OP_PD passing through the second insulating layer 520, the first insulating layer 510, and the passivation layer 163_1 and exposing the first pad PE1_1 is formed in the pad area PDA.
  • a patterned second layer 700 is formed on the second insulating layer 520 .
  • the first contact electrode 710 is deposited to the inside of the first contact portion CT1 to contact and electrically connect a part of the first alignment line 210'
  • the second contact electrode 720 It may be deposited up to the inside of the second contact portion CT2 and electrically connected to a part of the second alignment line 220'.
  • the pad electrode PE2 may be deposited to the inside of the pad opening OP_PD to contact and electrically connect to the first pad PE1_1 of the second conductive layer 130 .
  • the alignment line layer 200' overlapping the separation portion ROP is cut, and as shown in FIG. 22, the first electrodes 210 separated from each other in the separation portion ROP. ) and the second electrode 220 are formed.
  • the alignment line layer 200 ′ overlapping the separator ROP may be removed to expose one surface of the via layer 164 .
  • a plurality of wires are formed using the first conductive layer 110 and the second conductive layer 130, and the second conductive layer 130 is formed.
  • the number of masks can be reduced by electrically connecting the semiconductor layer 120 and the first conductive layer 110 through this.
  • the first pad PE1_1 may be formed of the second conductive layer 130 to form a highly reliable wiring pad WPD and pad electrode PE2 .
  • the second conductive layer 130 disposed in the pad area PDA is covered by the passivation layer 163.
  • the patterning process proceeds in the dark state, direct contact between the chemical substance (eg, etchant or material layer) used in the patterning process and the first pad PE1_1 is prevented, thereby preventing damage to the first pad PE1_1. It can be prevented.
  • a mask for forming the passivation layer 163_1 to protect the second conductive layer 130 using the passivation layer 163_1 by forming the first pad PE1_1 with the second conductive layer 130. process can be added. Accordingly, in the case of the manufacturing process of the display device 10 according to the present exemplary embodiment, the manufacturing process efficiency of the display device 10 may decrease, but the first pad formed of the second conductive layer 130 has improved reliability ( PD1_1) may be included.
  • the display device 10 can be manufactured without additional design of a connection pattern connecting the second layer 700 and the second conductive layer 130, the design space of the display device 10 is additionally secured. Design of the display device 10 may be easy.
  • FIG 33 is a cross-sectional view of a display device according to another exemplary embodiment.
  • the first contact electrode 710_1 included in the second layer 700_1 includes the second conductive layer 130 .
  • the second contact electrode 720_1 included in the second layer 700 is electrically connected to the source electrode SD2 by directly contacting the first conductive pattern CDP1 included in the second conductive layer 130 and
  • the difference from the embodiment of FIG. 22 is that they are electrically connected by direct contact.
  • the first contact electrode 710_1 includes the first region 163A of the passivation layer 163_1 disposed in the display area DPA, the via layer 164, the first insulating layer 510, and the second insulating layer.
  • the first electrode contact hole CTD_1 penetrating the layer 520 may contact and electrically connect the exposed source electrode SD2.
  • the first contact electrode 710_1 may not directly contact the first electrode 210_1.
  • the second contact electrode 720_1 includes the first area 163A of the passivation layer 163_1 disposed in the display area DPA, the via layer 164, the first insulating layer 510 and the second insulating layer 520.
  • the second electrode contact hole CTS_1 penetrating through may contact and electrically connect to the first conductive pattern CDP1 exposed.
  • the second contact electrode 720_1 may not directly contact the second electrode 220_1.
  • the first layer 200_1 is used in a process of aligning the light emitting device ED
  • the first electrode 210_1 and the second electrode 220_1 are used in a process of aligning the light emitting device ED
  • the first contact of the second layer 700_1 A process of contacting the electrode 710_1 and the second contact electrode 720_2 may be omitted.
  • the first and second contact electrodes of the second layer 700_1 (even in the display area DPA) without an additional connection pattern connecting the second layer 700_1 and the second conductive layer 130.
  • the process of forming the first and second electrode contact holes CTD_1 and CTS_1 connecting the second layer 700_1 disposed in the display area DPA and the second conductive layer 130 is performed in the pad area.
  • the process of forming the pad opening OP_PD of the PDA may be performed in the same manner.
  • the passivation layer 163_1 covers the source electrode SD2 and the first conductive pattern CDP1 of the second conductive layer 130. 33 by over-etching the passivation layer 163_1 in the process of forming the first and second insulating layers 510 and 520, the first and second electrode contact holes CTD_1 , CTS_1) can be formed.
  • FIG. 34 is a cross-sectional view of a display device according to another exemplary embodiment.
  • the passivation layer 163_1 is also disposed in the pad area PDA of the non-display area NDA, and the first pad PE1_1 is the second conductive layer. It is different from the embodiment of FIG. 21 in that it is formed of 130.
  • the process of forming the second electrode contact hole CTS_1 connecting the second voltage line VL2 and the second voltage line VL2 of the first conductive layer 110 covers the second voltage line VL2.
  • the method may include forming a buffer layer 161 and forming a patterned via layer 164 overlapping the second voltage line VL2 covered by the buffer layer 161 and exposing the buffer layer 161. . Then, through a process of patterning the passivation layer 163_1 using the patterned via layer 164 , the second voltage line VL2 and the overlapping buffer layer 161 may be exposed.
  • the second insulating layer 520 and the first insulating layer ( 510), the via layer 164, the passivation layer 163_1, and the buffer layer 161, and the second electrode contact hole CTS_1 exposing the second voltage line VL2 of the first conductive layer 110 is formed. can do.
  • the second layer 700 and the first conductive layer 110 may be electrically connected by direct contact
  • the second layer 700 and the second conductive layer 110 may be electrically connected. 130 can be electrically connected by direct contact.
  • the connection relationship between the first conductive layer 110 and the second layer 700 shown in FIG. 34 may be exemplary.
  • the source electrode SD2 may be formed of the first conductive layer 110, and a pattern different from that of the source electrode SD2 may be directly connected to the first contact electrode 710 of the second layer 700.

Abstract

표시 장치가 제공된다. 표시 장치는 기판, 제1 신호 라인을 포함하는 제1 도전층, 상기 제1 도전층 상에 배치된 버퍼층, 상기 제1 절연층 상에 배치되는 반도체층, 상기 반도체층 상에 배치된 게이트 절연막, 상기 게이트 절연막 상에 배치되는 게이트 전극, 상기 반도체층의 일 측에 중첩 배치되며 상기 제1 신호 라인과 연결되는 트랜지스터의 제1 전극, 및 상기 반도체층의 타 측에 중첩 배치된 트랜지스터의 제2 전극을 포함하는 제2 도전층, 패드 개구에 의해 노출되는 제1 패드, 상기 제1 패드 상에 배치된 제1 절연층, 및 상기 제1 절연층 상에 배치된 발광 소자를 포함하되, 상기 제1 패드는 상기 제1 도전층 또는 상기 제2 도전층으로 형성된다.

Description

표시 장치
본 발명은 표시 장치에 관한 것이다.
표시 장치는 멀티미디어의 발달과 함께 그 중요성이 증대되고 있다. 이에 부응하여 유기발광 표시 장치(Organic Light Emitting Display, OLED), 액정 표시 장치(Liquid Crystal Display, LCD) 등과 같은 여러 종류의 표시 장치가 사용되고 있다.
표시 장치의 화상을 표시하는 장치로서, 유기 발광 표시 패널이나 액정 표시 패널과 같은 표시 패널을 포함한다. 표시 패널은 발광 소자를 포함할 수 있으며, 발광 소자는 발광 다이오드(Light Emitting Diode, LED)일 수 있다. 발광 다이오드는 유기물을 발광 물질로 이용하는 유기 발광 다이오드(OLED), 무기물을 발광 물질로 이용하는 무기 발광 다이오드 등이 있다.
본 발명이 해결하고자 하는 과제는 신뢰성 높은 배선 패드를 포함하는 표시 장치를 제공하고자 하는 것이다.
본 발명이 해결하고자 하는 다른 과제는 공정 효율이 개선된 표시 장치의 제조 방법을 제공하고자 하는 것이다.
본 발명의 과제들은 이상에서 언급한 과제로 제한되지 않으며, 언급되지 않으며, 또 다른 기술적 과제들은 아래의 기재로부터 당업자에게 명확하게 이해될 수 있을 것이다.
상기 과제를 해결하기 위한 일 실시예에 따른 표시 장치는 표시 영역 및 패드 영역을 포함하는 기판, 상기 기판 상에 배치되며, 상기 표시 영역에 배치된 제1 신호 라인을 포함하는 제1 도전층, 상기 제1 도전층 상에 배치된 버퍼층, 상기 표시 영역에서 상기 제1 절연층 상에 배치되는 반도체층, 상기 반도체층 상에 배치된 게이트 절연막, 상기 게이트 절연막 상에 배치되는 제2 도전층으로서, 상기 표시 영역에서 상기 반도체층과 중첩하는 트랜지스터의 게이트 전극, 상기 표시 영역에서 상기 반도체층의 일 측에 중첩 배치되며 상기 버퍼층 및 상기 게이트 절연막을 관통하는 컨택홀을 통해 상기 제1 신호 라인과 연결되는 상기 트랜지스터의 제1 전극, 및 상기 표시 영역에서 상기 반도체층의 타 측에 중첩 배치된 상기 트랜지스터의 제2 전극을 포함하는 제2 도전층, 상기 패드 영역에서 상기 버퍼층 상에 배치되며, 패드 개구에 의해 노출되는 제1 패드, 상기 제2 도전층 및 상기 제1 패드 상에 배치된 제1 절연층, 및 상기 표시 영역에서 상기 제1 절연층 상에 배치된 발광 소자를 포함하되, 상기 제1 패드는 상기 제1 도전층 또는 상기 제2 도전층으로 형성된다.
상기 과제를 해결하기 위한 다른 실시예에 따른 표시 장치는 표시 영역 및 패드 영역을 포함하는 기판, 상기 기판 상에 배치되며, 상기 표시 영역에 배치된 제1 신호 라인 및 상기 패드 영역에 배치된 제1 패드를 포함하는 제1 도전층, 상기 제1 도전층 상에 배치된 버퍼층, 상기 표시 영역에서 상기 제1 절연층 상에 배치되는 반도체층, 상기 반도체층 상에 배치된 게이트 절연막, 상기 게이트 절연막 상에 배치되는 제2 도전층으로서, 상기 표시 영역에서 상기 반도체층과 중첩하는 트랜지스터의 게이트 전극, 상기 표시 영역에서 상기 반도체층의 일 측에 중첩 배치되는 상기 트랜지스터의 제1 전극, 및 상기 표시 영역에서 상기 반도체층의 타 측에 중첩 배치되는 상기 트랜지스터의 제2 전극을 포함하는 제2 도전층, 상기 제2 도전층 상에 배치된 제1 절연층, 상기 표시 영역에서 상기 제1 절연층 상에 배치된 발광 소자, 상기 표시 영역에 배치되며, 상기 트랜지스터와 제1 전극과 상기 발광 소자의 일 단부를 전기적으로 연결하는 제1 접촉 전극, 및 상기 패드 영역에 배치되며, 상기 버퍼층 및 상기 제1 절연층을 관통하는 패드 개구를 통해 상기 제1 패드와 전기적으로 연결되는 패드 전극을 포함하되, 상기 트랜지스터의 제2 전극은 상기 버퍼층 및 상기 게이트 절연막을 관통하는 컨택홀을 통해 상기 제1 신호 라인과 전기적으로 연결된다.
기타 실시예의 구체적인 사항들은 상세한 설명 및 도면들에 포함되어 있다.
일 실시예에 따른 표시 장치에 의하면, 마스크 공정을 최소화함과 동시에 배선 패드를 구성하는 도전층이 반응성 물질과 직접 접촉하는 것이 억제되어 신뢰성을 개선할 수 있다.
실시예들에 따른 효과는 이상에서 예시된 내용에 의해 제한되지 않으며, 더욱 다양한 효과들이 본 명세서 내에 포함되어 있다.
도 1은 일 실시예에 따른 표시 장치의 개략적인 평면도이다.
도 2는 일 실시예에 따른 표시 장치에 포함된 배선들은 나타낸 개략적인 배치도이다.
도 3은 일 실시예에 따른 표시 장치의 일 화소를 나타낸 개략적인 평면 배치도이다.
도 4는 일 실시예에 따른 표시 장치의 단면도이다.
도 5는 일 실시예에 따른 발광 소자의 개략 사시도이다.
도 6은 일 실시예에 따른 표시 장치의 확대 단면도이다.
도 7 내지 도 19는 도 4의 표시 장치의 제조 공정을 나타내는 단면도들이다.
도 20은 다른 실시예에 따른 표시 장치의 단면도이다.
도 21은 다른 실시예에 따른 표시 장치의 단면도이다.
도 22는 다른 실시예에 따른 표시 장치의 단면도이다.
도 23 내지 도 32는 도 22의 표시 장치의 제조 공정을 나타내는 단면도들이다.
도 33은 다른 실시예에 따른 표시 장치의 단면도이다.
도 34는 다른 실시예에 따른 표시 장치의 단면도이다.
본 발명의 이점 및 특징, 그리고 그것들을 달성하는 방법은 첨부되는 도면과 함께 상세하게 후술되어 있는 실시예들을 참조하면 명확해질 것이다. 그러나 본 발명은 이하에서 개시되는 실시예들에 한정되는 것이 아니라 서로 다른 다양한 형태로 구현될 것이며, 단지 본 실시예들은 본 발명의 개시가 완전하도록 하며, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 발명의 범주를 완전하게 알려주기 위해 제공되는 것이며, 본 발명은 청구항의 범주에 의해 정의될 뿐이다.
소자(Elements) 또는 층이 다른 소자 또는 층의 "상(On)"으로 지칭되는 것은 다른 소자 바로 위에 또는 중간에 다른 층 또는 다른 소자를 개재한 경우를 모두 포함한다. 이와 마찬가지로, "하(Below)", "좌(Left)" 및 "우(Right)"로 지칭되는 것들은 다른 소자와 바로 인접하게 개재된 경우 또는 중간에 다른 층 또는 다른 소재를 개재한 경우를 모두 포함한다. 명세서 전체에 걸쳐 동일 참조 부호는 동일 구성 요소를 지칭한다.
비록 제1, 제2 등이 다양한 구성요소들을 서술하기 위해서 사용되나, 이들 구성요소들은 이들 용어에 의해 제한되지 않음은 물론이다. 이들 용어들은 단지 하나의 구성요소를 다른 구성요소와 구별하기 위하여 사용하는 것이다. 따라서, 이하에서 언급되는 제1 구성요소는 본 발명의 기술적 사상 내에서 제2 구성요소일 수도 있음은 물론이다.
이하, 도면을 참조하여 본 발명의 실시예들에 대해 설명한다.
도 1은 일 실시예에 따른 표시 장치의 개략적인 평면도이다.
도 1을 참조하면, 표시 장치(10)는 동영상이나 정지 영상을 표시한다. 표시 장치(10)는 표시 화면을 제공하는 모든 전자 장치를 지칭할 수 있다. 예를 들어, 표시 화면을 제공하는 텔레비전, 노트북, 모니터, 광고판, 사물 인터넷, 모바일 폰, 스마트 폰, 태블릿 PC(Personal Computer), 전자 시계, 스마트 워치, 워치 폰, 헤드 마운트 디스플레이, 이동 통신 단말기, 전자 수첩, 전자 책, PMP(Portable Multimedia Player), 내비게이션, 게임기, 디지털 카메라, 캠코더 등이 표시 장치(10)에 포함될 수 있다.
표시 장치(10)는 표시 화면을 제공하는 표시 패널을 포함한다. 표시 패널의 예로는 무기 발광 다이오드 표시 패널, 유기발광 표시 패널, 양자점 발광 표시 패널, 플라즈마 표시 패널, 전계방출 표시 패널 등을 들 수 있다. 이하에서는 표시 패널의 일 예로서, 무기 발광 다이오드 표시 패널이 적용된 경우를 예시하지만, 그에 제한되는 것은 아니며, 동일한 기술적 사상이 적용 가능하다면 다른 표시 패널에도 적용될 수 있다.
이하, 표시 장치(10)를 설명하는 실시예의 도면에는 제1 방향(DR1), 제2 방향(DR2) 및 제3 방향(DR3)이 정의되어 있다. 제1 방향(DR1)과 제2 방향(DR2)은 하나의 평면 내에서 서로 수직한 방향일 수 있다. 제3 방향(DR3)은 제1 방향(DR1)과 제2 방향(DR2)이 위치하는 평면에 수직한 방향일 수 있다. 제3 방향(DR3)은 제1 방향(DR1)과 제2 방향(DR2) 각각에 대해 수직을 이룬다. 표시 장치(10)를 설명하는 실시예에서 제3 방향(DR3)은 표시 장치(10)의 두께 방향(또는 표시 방향)을 나타낸다.
표시 장치(10)는 평면상 제1 방향(DR1)이 제2 방향(DR2)보다 긴 장변과 단변을 포함하는 직사각형 형상을 가질 수 있다. 평면상 표시 장치(10)의 장변과 단변이 만나는 코너부는 직각일 수 있지만, 이에 제한되지 않으며, 라운드진 곡선 형상을 가질 수도 있다. 표시 장치(10)의 형상은 예시된 것에 제한되지 않고, 다양하게 변형될 수 있다. 예를 들어, 표시 장치(10)는 평면상 정사각형, 코너부(꼭지점)가 둥근 사각형, 기타 다각형, 원형 등 기타 다른 형상을 가질 수도 있다.
표시 장치(10)의 표시면은 두께 방향인 제3 방향(DR3)의 일 측에 배치될 수 있다. 표시 장치(10)를 설명하는 실시예들에서 다른 별도의 언급이 없는 한, "상부"는 제3 방향(DR3) 일 측으로 표시 방향을 나타내고, "상면"은 제3 방향(DR3) 일 측을 향하는 표면을 나타낸다. 또한, "하부"는 제3 방향(DR3) 타 측으로 표시 방향의 반대 방향을 나타내고, 하면은 제3 방향(DR3) 타 측을 향하는 표면을 지칭한다. 또한, "좌", "우", "상", "하"는 표시 장치(10)를 평면에서 바라보았을 때의 방향을 나타낸다. 예를 들어, "우측"는 제1 방향(DR1) 일 측, "좌측"는 제1 방향(DR1) 타 측, "상측"은 제2 방향(DR2) 일 측, "하측"은 제2 방향(DR2) 타 측을 나타낸다.
표시 장치(10)는 표시 영역(DPA)과 비표시 영역(NDA)을 포함할 수 있다. 표시 영역(DPA)은 화면이 표시될 수 있는 영역이고, 비표시 영역(NDA)은 화면이 표시되지 않는 영역이다.
표시 영역(DPA)의 형상은 표시 장치(10)의 형상을 추종할 수 있다. 예를 들어, 표시 영역(DPA)의 형상은 표시 장치(10)의 전반적인 형상과 유사하게 평면상 직사각형 형상을 가질 수 있다. 표시 영역(DPA)은 대체로 표시 장치(10)의 중앙을 차지할 수 있다.
표시 영역(DPA)은 복수의 화소(PX)를 포함할 수 있다. 복수의 화소(PX)는 행렬 형태로 배열될 수 있다. 각 화소(PX)의 형상은 평면상 직사각형 또는 정사각형일 수 있다. 예시적인 실시예에서, 각 화소(PX)는 무기 입자로 이루어진 복수의 발광 소자를 포함할 수 있다.
표시 영역(DPA)의 주변에는 비표시 영역(NDA)이 배치될 수 있다. 비표시 영역(NDA)은 표시 영역(DPA)을 전부 또는 부분적으로 둘러쌀 수 있다. 비표시 영역(NDA)은 표시 장치(10)의 베젤을 구성할 수 있다.
도 2는 일 실시예에 따른 표시 장치에 포함된 배선들은 나타낸 개략적인 배치도이다.
도 2를 참조하면, 표시 장치(10)는 복수의 배선들을 포함할 수 있다. 복수의 배선은 제1 전압 라인(VL1), 제2 전압 라인(VL2), 데이터 라인(DTL), 제1 스캔 라인(SL1), 제2 스캔 라인(SL2) 및 초기화 전압 라인(VIL)을 포함할 수 있다. 또한, 도면에 도시되지 않았으나, 표시 장치(10)는 다른 배선들이 더 배치될 수 있다. 상기 표시 장치(10)에 포함된 복수의 배선들은 후술하는 회로 소자층의 제1 도전층(110) 또는 제2 도전층(130)으로 형성될 수 있다.
한편, 본 명세서에서 '연결'의 의미를 어느 한 부재가 다른 부재와 상호 물리적인 접촉을 통하여 연결되는 것뿐만 아니라, 다른 부재를 통하여 연결된 것을 의미할 수도 있다. 또한, 이는 일체화된 하나의 부재로써 어느 일 부분과 다른 부분은 일체화된 부재로 인하여 상호 연결된 것으로 이해될 수 있다. 나아가, 어느 한 부재와 다른 부재의 연결은 직접 접촉된 연결에 더하여 다른 부재를 통한 전기적 연결까지 포함하는 의미로 해석될 수 있다.
제1 및 제2 스캔 라인(SL1 SL2)은 각각 제1 방향(DR1)으로 연장될 수 있다. 제1 및 제2 스캔 라인(SL1 SL2)은 각각 제2 방향(DR2)으로 연장된 부분을 더 포함할 수 있다. 제1 및 제2 스캔 라인(SL1 SL2)의 제1 방향(DR1)으로 연장된 부분과 제1 및 제2 스캔 라인(SL1 SL2)의 제2 방향(DR2)으로 연장된 부분은 서로 다른 층에 배치된 도전층으로 이루어질 수 있다. 상기 제2 방향(DR2)으로 연장된 제1 및 제2 스캔 라인(SL1, SL2)의 일 단부는 스캔 구동부에 연결된 스캔 패드(WPD_SC)와 연결될 수 있다. 제1 및 제2 스캔 라인(SL1, SL2)은 비표시 영역(NDA)에 배치된 패드 영역(PDA)으로부터 표시 영역(DPA)까지 연장되어 배치될 수 있다.
복수의 데이터 라인(DTL)들은 제2 방향(DR2)으로 연장될 수 있다. 복수의 데이터 라인(DTL)들은 3개의 데이터 라인(DTL)이 하나의 쌍을 이루며 서로 이웃하여 인접하게 배치된다. 각 데이터 라인(DTL)들은 비표시 영역(NDA)에 배치된 패드 영역(PDA)으로부터 표시 영역(DPA)까지 연장되어 배치될 수 있다.
초기화 전압 라인(VIL)은 제2 방향(DR2)으로 연장될 수 있다. 초기화 전압 라인(VIL)은 데이터 라인(DTL)과 이격되어 배치될 수 있다. 초기화 전압 라인(VIL)은 비표시 영역(NDA)에 배치된 패드 영역(PDA)으로부터 표시 영역(DPA)까지 연장되어 배치될 수 있다.
제1 전압 라인(VL1)과 제2 전압 라인(VL2)은 제2 방향(DR2)으로 연장될 수 있다. 제1 전압 라인(VL1) 및 제2 전압 라인(VL2)은 제1 방향(DR1)으로 연장되는 부분을 더 포함할 수 있다. 제1 전압 라인(VL1) 및 제2 전압 라인(VL2)의 제1 방향(DR1)으로 연장되는 부분과 제2 방향(DR2)으로 연장되는 부분은 서로 다른 층에 배치된 도전층으로 이루어질 수 있다. 제1 전압 라인(VL1) 및 제2 전압 라인(VL2)은 메쉬(Mesh) 구조를 가질 수 있지만, 이에 제한되는 것은 아니다.
데이터 라인(DTL), 초기화 전압 라인(VIL), 제1 전압 라인(VL1) 및 제2 전압 라인(VL2)은 적어도 하나의 배선 패드(WPD)와 전기적으로 연결될 수 있다. 각 배선 패드(WPD)는 비표시 영역(NDA)에 포함된 패드 영역(PDA)에 배치될 수 있다. 패드 영역(PDA)은 표시 장치(10)의 제1 장변(도 1에서 하변)에 인접 배치되는 비표시 영역(NDA)에 배치될 수 있다. 다만, 패드 영역(PDA)의 위치는 이에 제한되지 않고, 다양하게 변형될 수 있다.
제1 및 제2 스캔 라인(SL1, SL2)의 배선 패드(WPD_SC, 이하, '스캔 패드'라 칭함), 데이터 라인(DTL)의 배선 패드(WPD_DT, 이하, '데이터 패드'라 칭함), 초기화 전압 라인(VIL)의 배선 패드(WPD_Vint, 이하, '초기화 전압 패드'라 칭함), 제1 전압 라인(VL1)의 배선 패드(WPD_VL1, 이하, '제1 전압 패드'라 칭함) 및 제2 전압 라인(VL2)의 배선 패드(WPD_VL2, 이하, '제2 전압 패드'라 칭함)는 표시 영역(DPA)의 하 측에 위치하는 패드 영역(PDA)에 배치될 수 있다. 배선 패드(WPD) 상에는 외부 장치가 실장될 수 있다. 외부 장치는 이방성 도전 필름, 초음파 접합 등을 통해 배선 패드(WPD) 상에 실장될 수 있다. 한편, 도면에서는 복수의 배선 패드(WPD)가 배치되는 패드 영역(PDA)이 표시 영역(DPA)의 하측에 배치된 것을 예시되어 있으나, 이에 제한되지 않는다.
표시 장치(10)의 각 화소(PX)는 화소 구동 회로를 포함한다. 상술한 배선들은 각 화소(PX) 또는 그 주위를 지나면서 각 화소 구동 회로에 구동 신호를 인가할 수 있다. 화소 구동 회로는 트랜지스터와 커패시터를 포함할 수 있다. 각 화소 구동 회로의 트랜지스터와 커패시터의 개수는 다양하게 변형될 수 있다.
도 3은 일 실시예에 따른 표시 장치의 일 화소를 나타낸 개략적인 평면 배치도이다.
도 3을 참조하면, 일 실시예에 따른 표시 장치(10)의 일 화소(PX)는 복수의 발광 소자(ED)들, 제1 층(200), 제2 층(700) 및 뱅크층(400)을 포함할 수 있다. 복수의 발광 소자(ED)들, 제1 층(200) 및 제2 층(700)은 각 화소(PX) 마다 배치될 수 있다.
표시 장치(10)의 각 화소(PX)는 발광 영역(EMA) 및 비발광 영역을 포함할 수 있다. 발광 영역(EMA)은 발광 소자(ED)에서 방출된 광이 출사되는 영역이고, 비발광 영역은 발광 소자(ED)에서 방출된 광들이 도달하지 않아 광이 출사되지 않는 영역으로 정의될 수 있다.
발광 영역(EMA)은 발광 소자(ED)가 배치된 영역 및 그 인접 영역을 포함할 수 있다. 또한, 발광 영역(EMA)은 발광 소자(ED)에서 방출된 광이 다른 부재에 의해 반사되거나 굴절되어 출사되는 영역을 더 포함할 수 있다.
각 화소(PX)는 비발광 영역에 배치된 서브 영역(SA)을 더 포함할 수 있다. 서브 영역(SA)에는 발광 소자(ED)가 배치되지 않을 수 있다. 서브 영역(SA)은 일 화소(PX) 내에서 평면도상 발광 영역(EMA)의 제2 방향(DR2) 일측 또는 타측에 배치될 수 있다. 예를 들어, 서브 영역(SA)은 일 화소(PX) 내에서 평면도상 발광 영역(EMA)의 상측에 배치될 수 있다. 서브 영역(SA)은 제2 방향(DR2)으로 이웃한 화소(PX)들의 발광 영역(EMA) 사이에 배치될 수 있다.
서브 영역(SA)은 컨택부(CT1, CT2)를 통해 제1 층(200)의 제1 전극(210) 및 제2 전극(220)과 제2 층(700)의 제1 접촉 전극(710) 및 제2 접촉 전극(720)이 각각 전기적으로 연결되는 영역을 포함할 수 있다.
서브 영역(SA)은 분리부(ROP)를 포함할 수 있다. 분리부(ROP)는 제2 방향(DR2)을 따라 서로 이웃하는 각 화소(PX)에 포함되는 제1 층(200)이 서로 분리되는 영역일 수 있다.
제1 층(200)은 발광 영역(EMA) 및 서브 영역(SA)에 걸쳐 배치될 수 있다. 제1 층(200)은 제2 방향(DR2)으로 연장되고, 제1 방향(DR1)으로 서로 이격된 복수의 전극을 포함할 수 있다. 예를 들어, 제1 층(200)은 제1 전극(210) 및 제2 전극(220)을 포함할 수 있다.
제1 전극(210) 및 제2 전극(220)은 각 화소(PX)의 발광 영역(EMA) 및 서브 영역(SA)에 걸쳐 배치되되, 제2 방향(DR2)으로 이웃하는 화소(PX)에 포함되는 제1 전극(210) 및 제2 전극(220)과 서브 영역(SA)에 위치하는 분리부(ROP)에서 서로 이격될 수 있다.
각 화소(PX)의 분리부(ROP)에서 분리된 제1 전극(210) 및 제2 전극(220)은 표시 장치(10)의 제조 공정 중 복수의 발광 소자(ED)를 정렬하는 공정 후 형성될 수 있다. 예를 들어, 표시 장치(10)의 제조 공정 중 복수의 발광 소자(ED)를 정렬하는 공정에서 제2 방향(DR2)으로 연장된 정렬 라인을 이용하여 전계를 생성할 수 있고, 복수의 발광 소자(ED)는 상기 정렬 라인들 상에 생성된 전계에 의해 유전영동힘(Dielectrophoretic Force)을 받아 정렬될 수 있다. 발광 소자(ED)의 정렬 공정이 수행된 후, 복수의 정렬 라인들이 각 화소(PX)의 서브 영역(SA)에 위치하는 분리부(ROP)에서 분리되어 도 3에 도시된 바와 같이 각 화소(PX)의 분리부(ROP)에서 분리된 제1 전극(210) 및 제2 전극(220)을 형성할 수 있다.
제1 전극(210)은 제1 전극 컨택홀(CTD)을 통해 후술하는 회로 소자층과 전기적으로 연결될 수 있다. 제2 전극(220)은 제2 전극 컨택홀(CTS)을 통해 후술하는 회로 소자층과 전기적으로 연결될 수 있다.
제1 전극(210)이 제1 전극 컨택홀(CTD)을 통해 회로 소자층과 전기적으로 연결되고 제2 전극(220)이 제2 전극 컨택홀(CTS)을 통해 회로 소자층과 전기적으로 연결됨으로써, 회로 소자층으로 인가된 전기 신호는 제1 전극(210) 및 제2 전극(220)을 각각 경유하여 발광 소자(ED)의 양 단부로 전달될 수 있다.
한편, 도면에서는 제1 및 제2 전극 컨택홀(CTD, CTS)이 뱅크층(400)의 제1 뱅크(430)와 제3 방향(DR3)으로 중첩하도록 배치된 것을 도시하였으나, 제1 및 제2 전극 컨택홀(CTD, CTS)의 위치는 이에 제한되지 않는다.
뱅크층(400)은 서로 이격된 제1 서브 뱅크(410), 제2 서브 뱅크(420) 및 제1 뱅크(430)를 포함할 수 있다.
제1 뱅크(430)는 각 화소(PX)들의 경계에 걸쳐 배치되어 이웃하는 화소(PX)들을 구분하고, 발광 영역(EMA)과 서브 영역(SA)을 구분할 수 있다. 제1 뱅크(430)는 평면도상 제1 방향(DR1) 및 제2 방향(DR2)으로 연장된 부분을 포함하여 평면도상 격자형 패턴으로 배치될 수 있다.
후술하는 바와 같이 제1 뱅크(430)는 제1 및 제2 서브 뱅크(410, 420)보다 더 큰 높이를 갖도록 형성되어, 표시 장치(10)의 제조 공정 중 발광 소자(ED)를 정렬하기 위한 잉크젯 프린팅 공정에서 복수의 발광 소자(ED)가 분산된 잉크가 인접한 화소(PX)로 혼합되지 않고 발광 영역(EMA) 내에 분사되도록 할 수 있다. 즉, 제1 뱅크(430)는 서브 영역(SA)과 발광 영역(EMA)을 구분하도록 서브 영역(SA) 및 발광 영역(EMA)을 둘러싸도록 배치되어, 복수의 발광 소자(ED)를 정렬하는 잉크젯 공정에서 복수의 발광 소자(ED)가 분산된 잉크가 서브 영역(SA)에 분사되지 않고 발광 영역(EMA)으로 안정적으로 분사되도록 가이드하는 역할을 할 수 있다.
제1 서브 뱅크(410) 및 제2 서브 뱅크(420)는 제1 뱅크(430)가 구획하는 발광 영역(EMA) 내에 배치될 수 있다. 제1 서브 뱅크(410) 및 제2 서브 뱅크(420)는 각각 제2 방향(DR2)으로 연장될 수 있다. 제1 서브 뱅크(410) 및 제2 서브 뱅크(420)는 발광 영역(EMA)에서 제1 방향(DR1)으로 서로 이격될 수 있다.
제1 서브 뱅크(410)는 발광 영역(EMA)에서 제1 전극(210)과 제3 방향(DR3)으로 중첩 배치되고, 제2 서브 뱅크(420)는 발광 영역(EMA)에서 제2 전극(220)과 제3 방향(DR3)으로 중첩 배치될 수 있다.
복수의 발광 소자(ED)들은 발광 영역(EMA)에 배치될 수 있다. 복수의 발광 소자(ED)들은 서브 영역(SA)에는 배치되지 않을 수 있다. 상술한 바와 같이, 각 화소(PX)의 서브 영역(SA)을 구획하도록 제1 뱅크(430)를 형성함으로써 복수의 발광 소자(ED)들이 분산된 잉크가 발광 영역(EMA)에만 분사되어, 복수의 발광 소자(ED)들은 발광 영역(EMA)에는 배치되되 서브 영역(SA)에는 배치되지 않을 수 있다.
복수의 발광 소자(ED)들은 발광 영역(EMA)에서 제1 서브 뱅크(410)와 제2 서브 뱅크(420) 사이에 배치될 수 있다. 복수의 발광 소자(ED)들 각각은 일 방향으로 연장된 형상을 가질 수 있으며, 각 발광 소자(ED)의 연장 방향은 제1 전극(210) 및 제2 전극(220)의 연장 방향과 실질적으로 수직을 이룰 수 있다. 다만, 이에 제한되지 않고 발광 소자(ED)의 연장 방향은 제1 전극(210) 및 제2 전극(220)의 연장 방향에 비스듬히 배치될 수도 있다. 발광 소자(ED)는 제1 서브 뱅크(410) 및 제2 서브 뱅크(420)가 서로 이격 대향하는 영역에서 양 단부 중 적어도 일 단부가 제1 전극(210) 또는 제2 전극(220) 상에 놓이도록 정렬될 수 있다.
복수의 발광 소자(ED)들은 서로 이격될 수 있다. 복수의 발광 소자(ED)들은 제1 서브 뱅크(410)와 제2 서브 뱅크(420) 사이에서 제2 방향(DR2)을 따라 서로 이격되어 배치될 수 있다. 복수의 발광 소자(ED)들은 제1 서브 뱅크(410)와 제2 서브 뱅크(420) 사이에서 하나의 열로 정렬될 수 있으며, 제2 방향(DR2)으로 인접 배치된 발광 소자(ED) 사이의 이격 거리는 랜덤할 수 있다.
제2 층(700)은 발광 영역(EMA) 및 서브 영역(SA)에 걸쳐 배치될 수 있다. 제2 층(700)은 복수의 접촉 전극들을 포함할 수 있다. 예를 들어, 제2 층(700)은 제1 접촉 전극(710) 및 제2 접촉 전극(720)을 포함할 수 있다. 제1 접촉 전극(710)과 제2 접촉 전극(720)은 각각 제2 방향(DR2)으로 연장되고, 제1 방향(DR1)으로 서로 이격될 수 있다.
제1 접촉 전극(710)은 각 화소(PX)의 발광 영역(EMA) 및 서브 영역(SA)에서 제1 전극(210)과 제3 방향(DR3)으로 중첩 배치될 수 있다. 제1 접촉 전극(710)은 발광 영역(EMA)에서 복수의 발광 소자(ED)의 일 단부와 중첩 배치될 수 있다.
제1 접촉 전극(710)은 서브 영역(SA)에서 제1 컨택부(CT1)를 통해 제1 전극(210)과 접촉하고, 발광 영역(EMA)에서 복수의 발광 소자(ED)의 일 단부와 접촉할 수 있다. 제1 접촉 전극(710)이 발광 소자(ED)의 일 단부 및 제1 전극(210)과 각각 접촉함으로써, 발광 소자(ED)의 일 단부와 제1 전극(210)은 상기 제1 접촉 전극(710)을 경유하여 전기적으로 연결될 수 있다. 한편, 도면에서는 제1 접촉 전극(710)이 서브 영역(SA)에서 제1 전극(210)과 접촉하는 것으로 도시하였으나, 이에 제한되지 않는다. 예를 들어, 제1 접촉 전극(710)은 각 화소(PX)의 발광 영역(EMA)에서 제1 전극(210)과 접촉할 수도 있다.
제2 접촉 전극(720)은 각 화소(PX)의 발광 영역(EMA) 및 서브 영역(SA)에서 제2 전극(220)과 제3 방향(DR3)으로 중첩 배치될 수 있다. 제2 접촉 전극(720)은 발광 영역(EMA)에서 복수의 발광 소자(ED)의 타 단부와 중첩 배치될 수 있다.
제2 접촉 전극(720)은 서브 영역(SA)에서 제2 컨택부(CT2)를 통해 제2 전극(220)과 접촉하고, 발광 영역(EMA)에서 복수의 발광 소자(ED)의 타 단부와 접촉할 수 있다. 제2 접촉 전극(720)이 발광 소자(ED)의 타 단부 및 제2 전극(220)과 각각 접촉함으로써, 발광 소자(ED)의 타 단부와 제2 전극(220)은 상기 제2 접촉 전극(720)을 경유하여 전기적으로 연결될 수 있다. 한편, 도면에서는 제2 접촉 전극(720)이 서브 영역(SA)에서 제2 전극(220)과 접촉하는 것으로 도시하였으나, 이에 제한되지 않는다. 예를 들어, 제2 접촉 전극(720)은 각 화소(PX)의 발광 영역(EMA)에서 제2 전극(220)과 접촉할 수도 있다.
도 4는 일 실시예에 따른 표시 장치의 단면도이다.
도 4에서는 표시 영역(DPA)의 일부 및 비표시 영역(NDA)의 일부의 단면을 함께 도시하였다. 표시 영역(DPA)의 단면으로는 발광 영역(EMA) 및 서브 영역(SA)의 단면을 도시하였고, 비표시 영역(NDA)의 단면으로는 패드 영역(PDA)의 단면을 도시하였다.
도 4를 참조하면, 표시 장치(10)는 기판(SUB), 및 기판(SUB) 상에 배치되는 반도체층, 복수의 도전층, 및 복수의 절연층들을 포함할 수 있다. 상기 반도체층, 도전층 및 절연층들은 각각 표시 장치(10)의 회로층과 표시 소자층을 구성할 수 있다.
기판(SUB)은 베이스 기판 또는 베이스 부재일 수 있다. 기판(SUB)은 유리, 석영, 또는 고분자 수지 등의 절연 물질로 이루어질 수 있다. 기판(SUB)은 리지드(Rigid) 기판일 수 있지만, 벤딩(Bending), 폴딩(Folding), 롤링(Rolling) 등이 가능한 플렉시블(Flexible) 기판일 수도 있다.
회로 소자층은 기판(SUB) 상에 배치될 수 있다. 회로 소자층은 제1 도전층(110), 버퍼층(161), 반도체층(120), 게이트 절연막(162), 제2 도전층(130), 패시베이션층(163) 및 비아층(164)을 포함할 수 있다.
제1 도전층(110)은 기판(SUB) 상에 배치된다. 제1 도전층(110)은 제1 전압 라인(VL1), 제2 전압 라인(VL2), 차광 패턴(BML) 및 제1 패드(PE1)를 포함할 수 있다. 즉, 표시 영역(DPA)에 배치되는 제1 전압 라인(VL1), 제2 전압 라인(VL2) 및 차광 패턴(BML)과 패드 영역(PDA)에 배치되는 제1 패드(PE1)는 제1 도전층(110)으로 이루어질 수 있다. 다만 이에 제한되지 않고, 그 밖에 상술한 데이터 라인(DTL), 초기화 전압 라인(VIL) 또는 제2 방향(DR2)으로 연장된 제1 및 제2 스캔 라인(SL1, SL2)도 상기 제1 도전층(110)으로 이루어질 수 있다.
제1 전압 라인(VL1)은 후술하는 트랜지스터의 드레인 전극(SD1)의 적어도 일부와 기판(SUB)의 두께 방향으로 중첩될 수 있다. 제1 전압 라인(VL1)은 제1 컨택홀(CNT12)을 통해 트랜지스터의 드레인 전극(SD1)과 전기적으로 연결될 수 있다. 제1 전압 라인(VL1)에는 트랜지스터에 공급되는 고전위 전압(또는, 제1 전원 전압)이 인가될 수 있다.
제2 전압 라인(VL2)은 제1 도전 패턴(CDP1)의 적어도 일부와 기판(SUB)의 두께 방향으로 중첩될 수 있다. 제2 전압 라인(VL2)은 제1 컨택홀(CNT12)을 통해 제 도전 패턴(CDP1)과 전기적으로 연결될 수 있다. 제2 전압 라인(VL2)에는 제1 전압 라인(VL1)에 공급되는 고전위 전압보다 낮은 저전위 전압(또는, 제2 전원 전압)이 인가될 수 있다.
즉, 제1 전압 라인(VL1)에는 트랜지스터에 공급되는 고전위 전압(또는, 제1 전원 전압)이 인가되고, 제2 전압 라인(VL2)에는 제1 전압 라인(VL1)에 공급되는 고전위 전압보다 낮은 저전위 전압(또는, 제2 전원 전압)이 인가될 수 있다.
차광 패턴(BML)은 하부에서 적어도 트랜지스터의 반도체 패턴(ACT)의 채널 영역을 커버하도록 배치될 수 있다. 차광 패턴(BML)은 외광으로부터 트랜지스터의 반도체 패턴(ACT)을 보호하는 역할을 하는 차광층일 수 있다. 다만, 이에 제한되지 않고, 차광 패턴(BML)은 생략될 수 있다.
제1 패드(PE1)는 상술한 복수의 배선들의 배선 패드(WPD) 중 하나일 수 있다. 예를 들어, 제1 패드(PE1)는 제1 전압 패드(WPD_VL1), 제2 전압 패드 (WPD_VL2), 데이터 패드(WPD_DT) 또는 초기화 전압 패드(WPD_Vint) 중 하나일 수 있다. 예를 들어, 제1 패드(PE1)가 제1 전압 라인(VL1)의 배선 패드(WPD)인 경우, 제1 패드(PE1)는 제1 전압 라인(VL1)의 단부에 마련된 제1 전압 패드(WPD_VL1)일 수 있다. 제1 패드(PE1)는 후술하는 배선 패드(WPD)의 접촉 전극인 패드 전극(PE2)과 기판(SUB)의 두께 방향으로 중첩할 수 있다.
몇몇 실시예에서, 제1 도전층(110)은 광을 차단하는 재료를 포함할 수 있다. 예를 들어, 제1 도전층(110)은 광의 투과를 차단하는 불투명한 금속 물질로 형성될 수 있다. 다른 몇몇 실시예에서, 제1 도전층(110)은 몰리브덴(Mo), 알루미늄(Al), 크롬(Cr), 금(Au), 티타늄(Ti), 니켈(Ni), 네오디뮴(Nd) 및 구리(Cu) 중 어느 하나 또는 이들의 합금으로 이루어진 단일층 또는 다중층으로 형성될 수 있다. 다만, 이에 제한되는 것은 아니다. 예시적인 실시예에서, 제1 도전층(110)은 티타늄층과 구리층이 적층된 Ti/Cu 이중막으로 이루어질 수 있지만, 이에 제한되지 않는다.
버퍼층(161)은 제1 도전층(110) 상에 배치될 수 있다. 버퍼층(161)은 제1 도전층(110)이 배치된 기판(SUB)의 전면을 덮도록 배치될 수 있다. 버퍼층(161)은 표시 영역(DPA) 및 비표시 영역(NDA)의 패드 영역(PDA)에 배치될 수 있다. 버퍼층(161)은 표시 영역(DPA)에서 게이트 절연막(162)과 함께 제1 도전층(110)의 일부를 노출하는 제1 컨택홀(CNT1)을 구성할 수 있다. 버퍼층(161)은 패드 영역(PDA)에서 후술하는 제1 절연층(510) 및 제2 절연층(520)과 함께 제1 패드(PE1)를 노출하는 패드 개구(OP_PD)를 구성할 수 있다.
버퍼층(161)은 투습에 취약한 기판(SUB)을 통해 침투하는 수분으로부터 복수의 트랜지스터를 보호하는 역할을 할 수 있다. 버퍼층(161)은 실리콘 산화물(Silicon Oxide, SiOx), 실리콘 질화물(Silicon Nitride, SiNx), 실리콘 산질화물(Silicon Oxynitride, SiOxNy) 등의 무기 절연 물질을 포함할 수 있다.
반도체층(120)은 버퍼층(161) 상에 배치된다. 반도체층(120)은 표시 영역(DPA)에 배치되는 트랜지스터의 반도체 패턴(ACT)을 포함할 수 있다. 트랜지스터의 반도체 패턴(ACT)은 상술한 바와 같이 차광 패턴(BML)과 중첩하여 배치될 수 있다.
반도체층(120)은 다결정 실리콘, 단결정 실리콘, 산화물 반도체 등을 포함할 수 있다. 예시적인 실시예에서, 반도체층(120)이 다결정 실리콘을 포함하는 경우, 다결정 실리콘은 비정질 실리콘을 결정화하여 형성될 수 있다. 반도체층(120)이 다결정 실리콘을 포함하는 경우, 트랜지스터의 반도체 패턴(ACT)은 불순물로 도핑된 복수의 도핑 영역 및 이들 사이의 채널 영역을 포함할 수 있다. 다른 예시적인 실시예에서, 반도체층(120)은 산화물 반도체를 포함할 수도 있다. 상기 산화물 반도체는 예를 들어, 인듐-주석 산화물(Indium-Tin Oxide, ITO), 인듐-아연 산화물(Indium-Zinc Oxide, IZO), 인듐-갈륨 산화물(Indium-Gallium Oxide, IGO), 인듐-아연-주석 산화물(Indium-Zinc-Tin Oxide, IZTO), 인듐-갈륨-아연 산화물(Indium-Gallium-Zinc Oxide, IGZO), 인듐-갈륨-주석 산화물(Indium-Gallium-Tin Oxide, IGTO), 인듐-갈륨-아연-주석 산화물(Indium-Gallium-Zinc-Tin Oxide, IGZTO) 등일 수 있다.
게이트 절연막(162)은 반도체층(120)이 배치된 버퍼층(161) 상에 배치될 수 있다. 게이트 절연막(162)은 후술하는 제2 도전층(130)과 동일한 패턴으로 형성될 수 있다. 게이트 절연막(162)의 측벽은 제2 도전층(130)의 측벽에 대체로 정렬될 수 있지만, 이에 제한되지 않는다. 게이트 절연막(162)은 무기물, 예컨대 실리콘 산화물(SiOx), 실리콘 질화물(SiNx), 실리콘 산질화물(SiOxNy)을 중 적어도 어느 하나를 포함하는 무기층이 교번하여 적층된 다중층으로 형성될 수 있다.
제2 도전층(130)은 게이트 절연막(162) 상에 배치될 수 있다. 제2 도전층(130)은 표시 영역(DPA)에 배치된 트랜지스터의 게이트 전극(GE), 드레인 전극(SD1), 소스 전극(SD2), 제1 도전 패턴(CDP1)을 포함할 수 있다. 그 밖에, 상술한 제1 방향(DR1)으로 연장된 제1 스캔 라인(SL1)과 제2 스캔 라인(SL2) 또는 제1 방향(DR1)으로 연장된 제1 전압 라인, 제2 전압 라인 등이 제2 도전층(130)으로 이루어질 수 있다.
게이트 전극(GE)은 반도체 패턴(ACT)의 채널 영역과 기판(SUB)의 두께 방향인 제3 방향(DR3)으로 중첩하도록 배치될 수 있다.
드레인 전극(SD1)은 게이트 전극(GE)과 이격될 수 있다. 드레인 전극(SD1)은 게이트 절연막(162)을 관통하여 반도체 패턴(ACT)의 일 단부 영역을 노출하는 제1 컨택홀(CNT11)을 통해 반도체 패턴(ACT)의 일 단부 영역과 접촉하여 전기적으로 연결될 수 있다. 또한, 드레인 전극(SD1)은 게이트 절연막(162) 및 버퍼층(161)을 관통하여 제1 전압 라인(VL1)의 일부 영역을 노출하는 제1 컨택홀(CNT12)을 통해 제1 전압 라인(VL1)과 접촉하여 전기적으로 연결될 수 있다. 드레인 전극(SD1)을 통해 반도체 패턴(ACT)의 일 단부 영역과 제1 전압 라인(VL1)은 전기적으로 연결될 수 있다.
소스 전극(SD2)은 드레인 전극(SD1) 및 게이트 전극(GE)과 이격될 수 있다. 소스 전극(SD2)은 게이트 절연막(162)을 관통하여 반도체 패턴(ACT)의 타 단부 영역을 노출하는 제1 컨택홀(CNT11)을 통해 반도체 패턴(ACT)의 타 단부 영역과 접촉하여 전기적으로 연결될 수 있다. 한편, 도면에서는 소스 전극(SD2)이 하부에 배치된 차광 패턴(BML)과 접촉하지 않은 것을 도시하였으나, 이에 제한되지 않는다. 예를 들어, 소스 전극(SD2)은 게이트 절연막(162) 및 버퍼층(161)을 관통하는 컨택홀을 통해 하부에 배치된 차광 패턴(BML)과 접촉하여 전기적으로 연결될 수도 있다.
제1 도전 패턴(CDP1)은 제2 전압 라인(VL2)과 중첩할 수 있다. 제1 도전 패턴(CDP1)은 게이트 절연막(162) 및 버퍼층(161)을 관통하여 제2 전압 라인(VL2)의 일부 영역을 노출하는 제1 컨택홀(CNT12)을 통해 제2 전압 라인(VL2)과 접촉하여 전기적으로 연결될 수 있다. 제1 도전 패턴(CDP1)은 제1 도전층(110)으로 이루어지는 제2 전압 라인(VL2)과 후술하는 제2 전극(220)을 전기적으로 연결하는 연결 패턴일 수 있다.
후술하는 바와 같이, 버퍼층(161)과 게이트 절연막(162)을 관통하는 제1 컨택홀(CNT12)과 게이트 절연막(162)을 관통하는 제1 컨택홀(CNT11)은 하나의 마스크 공정을 통해 동시에 형성되는 제1 컨택홀(CNT1)일 수 있다.
제2 도전층(130)은 몰리브덴(Mo), 알루미늄(Al), 크롬(Cr), 금(Au), 티타늄(Ti), 니켈(Ni), 네오디뮴(Nd) 및 구리(Cu) 중 어느 하나 또는 이들의 합금으로 이루어진 단일층 또는 다중층으로 형성될 수 있다.
패시베이션층(163)은 제2 도전층(130)이 형성된 버퍼층(161) 상에 배치될 수 있다. 패시베이션층(163)은 제2 도전층(130)을 덮어 보호하는 역할을 할 수 있다. 패시베이션층(163)은 실리콘 산화물(Silicon Oxide, SiOx), 실리콘 질화물(Silicon Nitride, SiNx), 실리콘 산질화물(Silicon Oxynitride, SiOxNy) 등의 무기 절연 물질을 포함할 수 있다.
패시베이션층(163)은 표시 영역(DPA)에 형성되되, 비표시 영역(NDA)에는 적어도 부분적으로 미형성될 수 있다. 예를 들어, 패시베이션층(163)은 표시 영역(DPA)에는 배치되되, 적어도 비표시 영역(NDA)의 패드 영역(PDA)에는 배치되지 않을 수 있다. 일 실시예에서, 패시베이션층(163)은 제1 패드(PE1) 상에는 형성되지 않아, 적어도 패드 영역(PDA)의 제1 패드(PE1)와 중첩하지 않을 수 있다. 패시베이션층(163)은 비아층(164)과 동일한 패턴으로 형성될 수 있다. 패시베이션층(163)의 측벽은 비아층(164)의 측벽에 대체로 정렬될 수 있다. 제1 및 제2 전극 컨택홀(CTD, CTS)을 구성하는 비아층(164)의 측벽과 패시베이션층(163)의 측벽은 중첩되며, 상호 정렬될 수 있다.
비아층(164)은 패시베이션층(163) 상에 배치될 수 있다. 비아층(164)은 표시 영역(DPA)에는 배치되되, 적어도 비표시 영역(NDA)의 패드 영역(PDA)에는 배치되지 않을 수 있다. 비아층(164)은 표시 영역(DPA)에서 패시베이션층(163)의 상면을 덮도록 배치될 수 있다. 일 실시예에서, 비아층(164)은 제1 패드(PE1) 상에는 형성되지 않아, 적어도 패드 영역(PDA)의 제1 패드(PE1)와 중첩하지 않을 수 있다. 상술한 바와 같이, 표시 영역(DPA)에서 비아층(164)의 패턴은 하부에 배치된 패시베이션층(163)의 패턴과 동일할 수 있다. 이는 후술하는 바와 같이, 표시 장치(10) 제조 공정 중 패턴화된 비아층(164)을 식각 마스크로 이용하여 패시베이션층(163)을 패턴화함으로써 패시베이션층(163)을 형성하기 위한 별도의 마스크가 불필요하다. 이에 따라, 표시 장치(10)를 제조하기 위한 마스크의 수가 절감되어 표시 장치(10)의 제조 공정 경제성을 확보할 수 있다.
비아층(164)은 하부에 배치된 패턴의 형상이나 유무에 무관하게 대체로 평탄한 표면을 가질 수 있다. 즉, 비아층(164)은 패시베이션층(163)의 상부를 평탄화하는 역할을 할 수 있다. 비아층(164)은 유기 절연 물질, 예를 들어 폴리이미드(Polyimide, PI)와 같은 유기 물질을 포함할 수 있다.
발광 소자층은 비아층(164) 상에 배치될 수 있다. 발광 소자층은 도 3을 참조하여 상술한 제1 층(200), 뱅크층(400), 복수의 발광 소자(ED)들, 제2 층(700)을 포함할 수 있다. 발광 소자층은 제1 절연층(510) 및 제2 절연층(520)을 더 포함할 수 있다.
제1 층(200)은 표시 영역(DPA)에서 비아층(164) 상에 배치될 수 있다. 제1 층(200)은 비아층(164)의 상면에 직접 배치될 수 있다. 제1 층(200)은 비표시 영역(NDA)의 패드 영역(PDA)에는 배치되지 않을 수 있다.
제1 전극(210)은 비아층(164) 및 패시베이션층(163)을 관통하여 트랜지스터의 소스 전극(SD2)을 노출하는 제1 전극 컨택홀(CTD)을 통해 소스 전극(SD2)과 접촉하여 전기적으로 연결될 수 있다. 즉, 제1 전극(210)은 제1 전극 컨택홀(CTD)을 통해 회로 소자층과 전기적으로 연결될 수 있다.
제2 전극(220)은 비아층(164) 및 패시베이션층(163)을 관통하여 제1 도전 패턴(CDP1)을 노출하는 제2 전극 컨택홀(CTS)을 통해 제1 도전 패턴(CDP1)과 접촉하여 전기적으로 연결될 수 있다. 제2 전극(220)은 제1 도전 패턴(CDP1)을 통해 제2 전압 라인(VL2)과 전기적으로 연결될 수 있다.
한편, 도면에서는 제1 및 제2 전극 컨택홀(CTD, CTS)이 제1 뱅크(430)와 중첩한 것으로 도시하였으나, 제1 및 제2 전극 컨택홀(CTD, CTS)의 위치는 이에 제한되지 않는다.
제1 전극(210)은 서브 영역(SA)에서 분리부(ROP)를 사이에 두고 인접한 다른 화소(PX)의 제1 전극(210)과 이격될 수 있다. 마찬가지로, 제2 전극(220)은 서브 영역(SA)에서 분리부(ROP)를 사이에 두고 인접한 다른 화소(PX)의 제2 전극(220)과 이격될 수 있다. 따라서, 서브 영역(SA)의 분리부(ROP)에서 제1 전극(210)과 제2 전극(220)은 비아층(164)을 노출할 수 있다.
제1 층(200)은 반사율이 높은 전도성 물질을 포함할 수 있다. 예를 들어, 제1 층(200)은 반사율이 높은 물질로 은(Ag), 구리(Cu), 알루미늄(Al), 몰리브덴(Mo), 티타늄(Ti) 등과 같은 금속을 포함하거나, 알루미늄(Al), 니켈(Ni), 란타늄(La) 등을 포함하는 합금일 수 있다. 다만, 이에 제한되지 않고 제1 층(200)은 투명성 전도성 물질을 더 포함할 수 있다. 예를 들어, 제1 층(200)은 ITO, IZO, ITZO 등과 같은 물질을 포함할 수 있다. 몇몇 실시예에서, 제1 층(200)은 투명성 전도성 물질과 반사율이 높은 금속층이 각각 한층 이상 적층된 구조를 이루거나, 이들을 포함하여 하나의 층으로 형성될 수도 있다. 예를 들어, 제1 층(200)은 ITO/Ag/ITO/, ITO/Ag/IZO, 또는 ITO/Ag/ITZO/IZO 등의 적층 구조를 가질 수 있다.
제1 절연층(510)은 표시 영역(DPA) 및 비표시 영역(NDA)의 패드 영역(PDA)에 배치될 수 있다. 제1 절연층(510)은 제1 층(200)이 형성된 버퍼층(161) 상에 배치될 수 있다. 제1 절연층(510)은 표시 영역(DPA)에서 제1 층(200)이 형성된 비아층(164) 상에 배치되고, 제1 절연층(510)은 패드 영역(PDA)에서 버퍼층(161) 상에 배치될 수 있다.
제1 절연층(510)은 표시 영역(DPA)에서 제1 전극(210) 및 제2 전극(220)을 덮도록 배치될 수 있다. 제1 절연층(510)은 제1 층(200)을 보호함과 동시에 제1 전극(210)과 제2 전극(220)을 상호 절연시키는 역할을 할 수 있다.
제1 절연층(510)은 표시 영역(DPA)의 서브 영역(SA)에서 제1 절연층(510)을 관통하며, 제1 전극(210) 및 제2 전극(220)의 적어도 일부를 노출하는 제1 및 제2 컨택부(CT1, CT2)를 포함할 수 있다.
제1 절연층(510)을 관통하는 제1 컨택부(CT1)를 통해 제1 접촉 전극(710)과 제1 전극(210)은 전기적으로 연결되고, 제1 절연층(510)을 관통하는 제2 컨택부(CT2)를 통해 제2 접촉 전극(720)과 제2 전극(220)은 전기적으로 연결될 수 있다. 한편, 도면에서는 제1 층(200)의 일부를 노출하는 제1 및 제2 컨택부(CT1, CT2)가 서브 영역(SA)에 위치하는 것을 도시하고 있으나, 이에 제한되지 않는다. 예를 들어, 제1 층(200)의 일부를 노출하는 제1 및 제2 컨택부(CT1, CT2)는 발광 영역(EMA)에 위치할 수도 있다.
제1 절연층(510)은 표시 영역(DPA)의 서브 영역(SA)에서 분리부(ROP)에는 배치되지 않을 수 있다. 제1 절연층(510)은 표시 영역(DPA)의 서브 영역(SA)에서 제1 전극(210) 및 제2 전극(220)과 함께 비아층(164)을 노출할 수 있다.
제1 절연층(510)은 패드 영역(PDA)에서 버퍼층(161) 상에 배치될 수 있다. 제1 절연층(510)은 패드 영역(PDA)에서 버퍼층(161)의 상면에 직접 배치될 수 있다.
제1 절연층(510)은 패드 영역(PDA)에서 제1 절연층(510) 및 제2 절연층(520)과 함께 제1 패드(PE1)를 노출하는 패드 개구(OP_PD)를 구성할 수 있다. 패드 개구(OP_PD)를 구성하는 버퍼층(161)과 제1 절연층(510)의 측벽은 상호 정렬될 수 있으나, 이에 제한되는 것은 아니다. 패드 영역(PDA)에서 제1 절연층(510)의 내측벽은 제1 도전층(110), 예를 들어 제1 패드(PE1)와 중첩하도록 배치될 수 있다.
뱅크층(400)은 제1 절연층(510) 상에 배치될 수 있다. 뱅크층(400)은 제1 절연층(510) 상에 배치되어 소정의 높이를 갖도록 형성될 수 있다. 뱅크층(400)은 제1 및 제2 서브 뱅크(410, 420)와 제1 뱅크(430)를 포함할 수 있다. 즉, 제1 및 제2 서브 뱅크(410, 420)와 제1 뱅크(430)는 뱅크층(400)으로 이루어질 수 있다.
제1 뱅크(430)가 소정의 높이를 가지며 발광 영역(EMA)을 둘러싸도록 배치됨으로써, 표시 장치(10)의 제조 공정 중 발광 소자(ED)를 정렬하기 위한 잉크젯 프린팅 공정에서 복수의 발광 소자(ED)들이 분산된 잉크는 발광 영역(EMA) 내에 분사되되, 서브 영역(SA)에는 분사되지 않을 수 있다.
제1 및 제2 서브 뱅크(410, 420)는 제1 뱅크(430)가 구획하는 발광 영역(EMA) 내에 배치될 수 있다. 제1 및 제2 서브 뱅크(410, 420)의 높이는 제1 뱅크(430)의 높이보다 낮거나 같을 수 있다.
제1 서브 뱅크(410) 및 제2 서브 뱅크(420)는 표시 장치(10)의 제조 공정 중 복수의 발광 소자(ED)를 정렬하는 공정에서 복수의 발광 소자(ED)가 제1 전극(210)과 제2 전극(220) 사이에 배치되도록 유도하는 역할을 할 수 있다. 제1 서브 뱅크(410) 및 제2 서브 뱅크(420) 사이의 이격 공간은 복수의 발광 소자(ED)가 배치되는 영역을 제공할 수 있다.
또한, 제1 서브 뱅크(410) 및 제2 서브 뱅크(420)는 경사진 측면을 포함하여 발광 소자(ED)에서 방출되어 제1 서브 뱅크(410) 및 제2 서브 뱅크(420)의 측면을 향해 진행하는 광의 진행 방향을 상부 방향으로 바꾸는 역할을 할 수 있다. 즉, 제1 및 제2 서브 뱅크(410, 420)는 발광 소자(ED)가 배치되는 공간을 제공함과 동시에 발광 소자(ED)로부터 방출되는 광의 진행 방향을 상부 방향으로 바꾸는 반사 격벽의 역할도 할 수 있다.
한편, 도 4에서는 뱅크층(400)이 포함하는 복수의 서브 뱅크(410, 420)와 제1 뱅크(430)의 각 측면이 선형의 형상으로 경사진 것을 도시하였으나. 이에 제한되지 않는다. 예를 들어, 뱅크층(400)이 포함하는 복수의 서브 뱅크(410, 420)의 측면(또는 외면) 및 제1 뱅크(430)의 측면은 반원 또는 반타원의 형상을 가질 수도 있다. 예시적인 실시예에서. 뱅크층(400)은 폴리이미드(Polyimide, PI)와 같은 유기 절연 물질을 포함할 수 있으나, 이에 제한되지 않는다.
발광 소자(ED)는 발광 영역(EMA)에서 제1 절연층(510) 상에 배치될 수 있다. 발광 소자(ED)는 발광 영역(EMA)에는 배치되되, 서브 영역(SA)에는 배치되지 않을 수 있다. 발광 소자(ED)는 발광 영역(EMA)에서 제1 서브 뱅크(410) 및 제2 서브 뱅크(420) 사이에 배치될 수 있다. 발광 소자(ED)는 양 단부가 각각 제1 전극(210) 및 제2 전극(220) 상에 놓이도록 배치될 수 있다.
발광 소자(ED)는 특정 파장대의 광을 방출할 수 있다. 예를 들어, 발광 소자(ED)는 480nm 이하의 범위의 피크 파장, 바람직하게 445nm 내지 480nm 이하의 범위의 피크 파장을 갖는 제3 색 광 또는 청색 광을 방출할 수 있다. 발광 소자(ED)들은 제1 및 제2 접촉 전극(710, 720)과 접촉하여 제1 전극(210) 및 제2 전극(220) 및 회로 소자층의 도전층(110, 130)들과 전기적으로 연결될 수 있고, 전기 신호가 인가되어 특정 파장대의 광을 방출할 수 있다.
제2 절연층(520)은 표시 영역(DPA) 및 비표시 영역(NDA)의 패드 영역(PDA)에 배치될 수 있다. 제2 절연층(520)은 발광 소자(ED)가 배치된 제1 절연층(510) 및 뱅크층(600) 상에 배치될 수 있다.
제2 절연층(520)은 표시 영역(DPA)에서 발광 소자(ED)가 배치된 제1 절연층(510) 및 뱅크층(400) 상에 배치되되, 발광 소자(ED)의 양 단부를 노출할 수 있다. 제2 절연층(520)은 비표시 영역(NDA)의 패드 영역(PDA)에서 제1 절연층(510) 상에 배치될 수 있다.
제2 절연층(520)은 표시 영역(DPA)의 발광 영역(EMA)에서 발광 소자(ED) 상에 배치되는 패턴부를 포함할 수 있다. 상기 패턴부는 발광 소자(ED)의 외면을 부분적으로 감싸도록 배치되되, 발광 소자(ED)의 양 단부는 노출하도록 배치될 수 있다. 상기 패턴부는 평면도상 제1 절연층(510) 및 발광 소자(ED)상에서 제2 방향(DR2)으로 연장되어 배치됨으로써 각 화소(PX) 내에서 선형 또는 섬형 패턴을 형성할 수 있다. 상기 제2 절연층(520)의 패턴부는 발광 소자(ED)를 보호함과 동시에 표시 장치(10)의 제조 공정에서 발광 소자(ED)를 고정시킬 수 있다. 또한, 제2 절연층(520)은 표시 영역(DPA)의 발광 영역(EMA)에서 발광 소자(ED)와 그 하부의 제1 절연층(510) 사이의 이격 공간을 채우도록 배치될 수도 있다.
제2 절연층(520)은 표시 영역(DPA)의 서브 영역(SA)에서 제2 절연층(520)을 관통하며, 제1 전극(210) 및 제2 전극(220)의 적어도 일부를 노출하는 제1 및 제2 컨택부(CT1, CT2)를 구성할 수 있다. 즉, 제2 절연층(520)은 표시 영역(DPA)의 서브 영역(SA)에서 제1 절연층(510)과 함께 제1 컨택부(CT1) 및 제2 컨택부(CT2)를 구성할 수 있다.
또한, 제2 절연층(520)은 표시 영역(DPA)의 서브 영역(SA)에서 분리부(ROP)에는 배치되지 않을 수 있다. 제2 절연층(520)은 표시 영역(DPA)의 서브 영역(SA)에서 제1 전극(210), 제2 전극(220) 및 제1 절연층(510)과 함께 비아층(164)을 노출할 수 있다.
제2 절연층(520)은 패드 영역(PDA)에서 제1 절연층(510) 상에 배치될 수 있다. 제2 절연층(520)은 패드 영역(PDA)에서 제1 절연층(510)의 상면에 직접 배치될 수 있다.
제2 절연층(520)은 패드 영역(PDA)에서 제1 절연층(510) 및 버퍼층(161)과 함께 제1 패드(PE1)를 노출하는 패드 개구(OP_PD)를 구성할 수 있다. 패드 개구(OP_PD)를 구성하는 버퍼층(161), 제1 절연층(510) 및 제2 절연층(520)의 측벽은 상호 정렬될 수 있으나, 이에 제한되는 것은 아니다. 패드 영역(PDA)에서 제2 절연층(520)의 내측벽은 제1 도전층(110), 예를 들어 제1 패드(PE1)와 중첩하도록 배치될 수 있다.
제2 층(700)은 제2 절연층(520) 상에 배치될 수 있다. 제2 층(700)은 표시 영역(DPA) 및 비표시 영역(NDA)의 패드 영역(PDA)에 배치될 수 있다. 제2 층(700)은 제1 접촉 전극(710), 제2 접촉 전극(720) 및 패드 전극(PE2)을 포함할 수 있다. 즉, 표시 영역(DPA)에 배치되는 제1 접촉 전극(710), 제2 접촉 전극(720)과 패드 영역(PDA)에 배치되는 배선 패드(WPD)의 패드 전극(PE2)은 제2 층(700)으로 이루어질 수 있다.
제1 접촉 전극(710)은 발광 영역(EMA)에서 제1 전극(210) 상에 배치될 수 있다. 제1 접촉 전극(710)은 제1 전극(210) 및 제1 전극(210) 상에 배치된 발광 소자(ED)의 일 단부와 각각 접촉할 수 있다.
제1 접촉 전극(710)은 서브 영역(SA)에서 제1 절연층(510) 및 제2 절연층(520)을 관통하는 제1 컨택부(CT1)가 노출하는 제1 전극(210)과 접촉하고, 발광 영역(EMA)에서 발광 소자(ED)의 일 단부와 접촉할 수 있다. 즉, 제1 접촉 전극(710)은 제1 전극(210)과 발광 소자(ED)의 일 단부를 전기적으로 연결하는 역할을 할 수 있다.
제2 접촉 전극(720)은 발광 영역(EMA)에서 제2 전극(220) 상에 배치될 수 있다. 제2 접촉 전극(720)은 제2 전극(220) 및 제2 전극(220) 상에 배치된 발광 소자(ED)의 타 단부와 각각 접촉할 수 있다.
제2 접촉 전극(720)은 서브 영역(SA)에서 제1 절연층(510) 및 제2 절연층(520)을 관통하는 제2 컨택부(CT2)가 노출하는 제2 전극(220)과 접촉하고, 발광 영역(EMA)에서 발광 소자(ED)의 타 단부와 접촉할 수 있다. 즉, 제2 접촉 전극(720)은 제2 전극(220)과 발광 소자(ED)의 타 단부를 전기적으로 연결하는 역할을 할 수 있다.
제1 접촉 전극(710)과 제2 접촉 전극(720)은 발광 소자(ED) 상에서 서로 이격될 수 있다. 예를 들어, 제1 접촉 전극(710) 및 제2 접촉 전극(720)은 제2 절연층(520)을 사이에 두고 서로 이격될 수 있다. 제1 접촉 전극(710)과 제2 접촉 전극(720)은 상호 전기적으로 절연될 수 있다.
패드 전극(PE2)은 비표시 영역(NDA)의 패드 영역(PDA)에 배치될 수 있다. 패드 전극(PE2)은 패드 영역(PDA)에서 제2 절연층(520) 상에 배치될 수 있다. 패드 전극(PE2)은 패드 영역(PDA)에서 제1 패드(PE1)와 중첩 배치될 수 있다. 패드 전극(PE2)은 제2 절연층(520), 제1 절연층(510) 및 버퍼층(161)을 관통하며 제1 패드(PE1)를 노출하는 패드 개구(OP_PD)를 통해 제1 패드(PE1)와 접촉하여 전기적으로 연결될 수 있다. 패드 전극(PE2)은 패드 영역(PDA)에서 배선 패드(WPD)의 접촉 전극으로 사용될 수 있다.
제1 접촉 전극(710), 제2 접촉 전극(720) 및 패드 전극(PE2)은 제2 층(700)으로 이루어짐으로써, 동일한 층에 형성될 수 있다. 또한, 제1 접촉 전극(710), 제2 접촉 전극(720) 및 패드 전극(PE2)은 동일한 물질을 포함하여, 동일한 층으로 형성될 수 있다. 즉, 제1 접촉 전극(710), 제2 접촉 전극(720) 및 패드 전극(PE2)은 하나의 마스크 공정을 통해 동시에 형성될 수 있다. 예를 들어, 제2 층(700)은 각각 전도성 물질을 포함할 수 있다. 예를 들어, 제2 층(700)은 ITO, IZO, ITZO, 알루미늄(Al) 등을 포함할 수 있다. 일 예로, 제2 층(700)은 각각 투명한 전도성 물질을 포함할 수 있다.
도 5는 일 실시예에 따른 발광 소자의 개략 사시도이다.
도 5를 참조하면, 발광 소자(ED)는 입자형 소자로서, 소정의 종횡비를 갖는 로드 또는 원통형 형상일 수 있다. 발광 소자(ED)의 길이는 발광 소자(ED)의 직경보다 크며, 종횡비는 6:5 내지 100:1일 수 있지만, 이에 제한되는 것은 아니다.
발광 소자(ED)는 나노미터(nano-meter) 스케일(1nm 이상 1um 미만) 내지 마이크로미터(micro-meter) 스케일(1um 이상 1mm 미만)의 크기를 가질 수 있다. 일 실시예에서, 발광 소자(ED)는 직경과 길이가 모두 나노미터 스케일의 크기를 갖거나, 모두 마이크로미터 스케일의 크기를 가질 수 있다. 몇몇 다른 실시예에서, 발광 소자(ED)의 직경은 나노미터 스케일의 크기를 갖는 반면, 발광 소자(ED)의 길이는 마이크로미터 스케일의 크기를 가질 수 있다. 몇몇 실시예에서, 일부의 발광 소자(ED)는 직경 및/또는 길이가 나노미터 스케일의 크기를 갖는 반면, 다른 일부의 발광 소자(ED)는 직경 및/또는 길이가 마이크로미터 스케일의 크기를 가질 수도 있다.
일 실시예에서, 발광 소자(ED)는 무기 발광 다이오드일 수 있다. 무기 발광 다이오드는 복수의 반도체층을 포함할 수 있다. 예를 들어, 무기 발광 다이오드는 제1 도전형(예컨대, n형) 반도체층, 제2 도전형(예컨대, p형) 반도체층 및 이들 사이에 개재된 활성 반도체층을 포함할 수 있다. 활성 반도체층은 제1 도전형 반도체층과 제2 도전형 반도체층으로부터 각각 정공과 전자를 제공받으며, 활성 반도체층에 도달한 정공과 전자는 상호 결합하여 발광할 수 있다.
일 실시예에서, 상술한 반도체층들은 발광 소자(ED)의 길이 방향인 일 방향을 따라 순차 적층될 수 있다. 발광 소자(ED)는 일 방향으로 순차 적층된 제1 반도체층(31), 소자 활성층(33), 및 제2 반도체층(32)을 포함할 수 있다. 제1 반도체층(31), 소자 활성층(33), 및 제2 반도체층(32)은 각각 상술한 제1 도전형 반도체층, 활성 반도체층 및 제2 도전형 반도체층일 수 있다.
제1 반도체층(31)은 제1 도전형 도펀트가 도핑될 수 있다. 제1 도전형 도펀트는 Si, Ge, Sn 등일 수 있다. 예시적인 실시예에서, 제1 반도체층(31)은 n형 Si로 도핑된 n-GaN일 수 있다.
제2 반도체층(32)은 소자 활성층(33)을 사이에 두고 제1 반도체층(31)과 이격되어 배치될 수 있다. 제2 반도체층(32)은 Mg, Zn, Ca, Sr, Ba 등과 같은 제2 도전형 도펀트가 도핑되어 있을 수 있다. 예시적인 실시예에서, 제2 반도체층(32)은 p형 Mg로 도핑된 p-GaN일 수 있다.
소자 활성층(33)은 단일 또는 다중 양자 우물 구조의 물질을 포함할 수 있다. 상술한 것처럼, 소자 활성층(33)은 제1 반도체층(31) 및 제2 반도체층(32)을 통해 인가되는 전기 신호에 따라 전자-정공 쌍의 결합에 의해 광을 발광할 수 있다.
몇몇 실시예에서, 소자 활성층(33)은 밴드갭(Band gap) 에너지가 큰 종류의 반도체 물질과 밴드갭 에너지가 작은 반도체 물질들이 서로 교번적으로 적층된 구조일 수도 있고, 발광하는 광의 파장대에 따라 다른 3족 내지 5족 반도체 물질들을 포함할 수도 있다.
소자 활성층(33)에서 방출되는 광은 발광 소자(ED)의 길이 방향으로의 양 단부면뿐만 아니라, 발광 소자의 외주면(또는 외면, 측면)으로도 방출될 수 있다. 즉, 소자 활성층(33)에서 방출되는 광은 하나의 방향으로 출광 방향이 제한되지 않는다.
발광 소자(ED)는 제2 반도체층(32) 상에 배치된 소자 전극층(37)을 더 포함할 수 있다. 소자 전극층(37)은 제2 반도체층(32)과 접촉할 수 있다. 소자 전극층(37)은 오믹(Ohmic) 접촉 전극일 수 있지만, 이에 제한되지 않고, 쇼트키(Schottky) 접촉 전극일 수도 있다.
소자 전극층(37)은 제1 반도체층(31) 및 제2 반도체층(32)에 전기 신호를 인가하기 위해 발광 소자(ED)의 양 단부와 제1 접촉 전극(710) 및 제2 접촉 전극(720)이 전기적으로 연결될 때, 제2 반도체층(32)과 전극 사이에 배치되어 저항을 감소시키는 역할을 할 수 있다. 소자 전극층(37)은 알루미늄(Al), 티타늄(Ti), 인듐(In), 금(Au), 은(Ag), ITO(Indium Tin Oxide), IZO(Indium Zinc Oxide) 및 ITZO(Indium Tin-Zinc Oxide) 중에서 적어도 어느 하나를 포함할 수 있다. 소자 전극층(37)은 n형 또는 p형으로 도핑된 반도체 물질을 포함할 수도 있다.
발광 소자(ED)는 제1 반도체층(31), 제2 반도체층(32), 소자 활성층(33) 및/또는 소자 전극층(37)의 외주면을 감싸는 소자 절연막(38)을 더 포함할 수 있다. 소자 절연막(38)은 적어도 소자 활성층(33)의 외면을 둘러싸도록 배치되고, 발광 소자(ED)가 연장된 일 방향으로 연장될 수 있다. 소자 절연막(38)은 상기 부재들을 보호하는 기능을 수행할 수 있다. 소자 절연막(38)은 절연 특성을 가진 물질들로 이루어져 소자 활성층(33)이 발광 소자(ED)에 전기 신호가 전달되는 전극과 직접 접촉하는 경우 발생할 수 있는 전기적 단락을 방지할 수 있다. 또한, 소자 절연막(38)은 소자 활성층(33)을 포함하여 제1 및 제2 반도체층(31, 32)의 외주면을 보호하기 때문에, 발광 효율의 저하를 방지할 수 있다.
도 6은 일 실시예에 따른 표시 장치의 확대 단면도이다.
도 6을 참조하면, 본 도면에서는 제1 전극(210)과 제2 전극(20) 사이에서 발광 소자(ED)가 배치된 영역을 확대하여 도시하고 있다.
예를 들어, 발광 소자(ED)는 발광 소자(ED)의 연장 방향이 기판(SUB)(또는 비아층(164))의 일면에 평행하도록 배치될 수 있다. 발광 소자(ED)에 포함된 복수의 반도체층들은 비아층(164)의 상면과 평행한 방향을 따라 순차적으로 배치될 수 있다. 예를 들어, 발광 소자(ED)의 제1 반도체층(31), 소자 활성층(33), 제2 반도체층(32)은 비아층(164)의 상면과 평행하도록 순차 배치될 수 있다.
예를 들어, 발광 소자(ED)는 발광 소자(ED)의 양 단부를 가로지르는 단면상 제1 반도체층(31), 소자 활성층(33), 제2 반도체층(32) 및 소자 전극층(37)이 비아층(164)의 상면과 수평한 방향으로 순차적으로 형성될 수 있다.
발광 소자(ED)는 일 단부가 제1 전극(210) 상에 놓이고, 타 단부가 제2 전극(220) 상에 놓이도록 배치될 수 있다. 다만, 이에 제한되지 않고, 발광 소자(ED)는 일 단부가 제2 전극(220) 상에 놓이고, 타 단부가 제1 전극(210) 상에 놓이도록 배치될 수도 있다.
제2 절연층(520)은 발광 소자(ED) 상에 배치될 수 있다. 제2 절연층(520)은 발광 소자(ED)의 외면을 둘러싸도록 배치될 수 있다. 발광 소자(ED)가 배치된 영역에서 제2 절연층(520)은 발광 소자(ED)의 외면을 둘러싸도록 배치되고, 발광 소자(ED)가 배치되지 않은 영역에서 제2 절연층(520)은 발광 소자(ED)가 노출하는 제1 절연층(510) 또는 뱅크층(400) 상에 배치될 수 있다.
제1 접촉 전극(710)은 제2 절연층(520)이 노출하는 발광 소자(ED)의 일 단부와 접촉할 수 있다. 예를 들어, 제1 접촉 전극(710)은 제2 절연층(520)이 노출하는 발광 소자(ED)의 일 단부면을 감싸도록 배치될 수 있다. 제1 접촉 전극(710)은 발광 소자(ED)의 소자 절연막(38) 및 소자 전극층(37)과 접촉할 수 있다.
제2 접촉 전극(720)은 제2 절연층(520)이 노출하는 발광 소자(ED)의 타 단부와 접촉할 수 있다. 예를 들어, 제2 접촉 전극(720)은 제2 절연층(520)이 노출하는 발광 소자(ED)의 타 단부면을 감싸도록 배치될 수 있다. 제2 접촉 전극(720)은 발광 소자(ED)의 소자 절연막(38) 및 제1 반도체층(31)과 접촉할 수 있다.
제1 접촉 전극(710)과 제2 접촉 전극(720)은 제2 절연층(520)을 사이에 두고 서로 이격될 수 있다. 제1 접촉 전극(710)과 제2 접촉 전극(720)은 제2 절연층(520)의 상면의 적어도 일부를 노출시킬 수 있다.
제1 접촉 전극(710)과 제2 접촉 전극(720)은 동일한 층에 형성되고, 동일한 물질을 포함할 수 있다. 즉, 제1 접촉 전극(710)과 제2 접촉 전극(720)은 하나의 마스크 공정으로 동시에 형성될 수 있다. 따라서, 제1 접촉 전극(710)과 제2 접촉 전극(720)을 형성하기 위한 추가적인 마스크 공정을 요하지 않으므로, 표시 장치(10)의 제조 공정 효율이 개선될 수 있다.
도 7 내지 도 19는 도 4의 표시 장치의 제조 공정을 나타내는 단면도들이다.
도 7을 참조하면, 먼저 기판(SUB) 상에 패턴화된 제1 도전층(110)을 형성한다. 패턴화된 제1 도전층(110)은 마스크 공정에 의해 형성될 수 있다. 예를 들어, 기판(SUB) 상에 제1 도전층용 물질층을 전면적으로 증착한 후, 포토리소그래피 공정을 통해 패터닝하여 도 7에 도시된 바와 같은 패턴화된 제1 도전층(110)을 형성할 수 있다. 상술한 바와 같이, 제1 도전층(110)은 제1 전압 라인(VL1), 제2 전압 라인(VL2) 및 차광 패턴(BML)과 비표시 영역(NDA)의 패드 영역(PDA)에 배치된 제1 패드(PE1)를 포함할 수 있다.
이어, 도 8을 참조하면, 제1 도전층(110)이 형성된 기판(SUB) 상에 전면적으로 버퍼층(161')을 형성한다. 상기 버퍼층(161')은 제1 도전층(110)을 완전히 덮을 수 있다. 예를 들어, 상기 버퍼층(161')은 표시 영역(DPA)에 배치된 제1 전압 라인(VL1), 제2 전압 라인(VL2) 및 차광 패턴(BML)과 비표시 영역(NDA)의 패드 영역(PDA)에 배치된 제1 패드(PE1)를 완전히 덮을 수 있다.
이어, 상기 버퍼층(161') 상에 반도체층(120)을 형성한다. 반도체층(120)은 마스크 공정에 의해 형성될 수 있다. 예를 들어, 버퍼층(161') 상에 반도체를 전면 증착한 후, 포토리소그래피 공정을 통해 패터닝하여 도 8에 도시된 바와 같은 반도체층(120)을 형성할 수 있다.
이어, 도 9 및 도 10을 참조하면, 반도체층(120)이 형성된 버퍼층(161') 상에 게이트 절연막용 물질층(162')을 형성하고, 제1 도전층(110) 또는 반도체층(120)을 노출하는 복수의 제1 컨택홀(CNT1)을 형성한다. 복수의 제1 컨택홀(CNT1)을 형성하는 공정은 마스크 공정에 의해 형성될 수 있다.
예를 들어, 도 9에 도시된 바와 같이 반도체층(120)이 형성된 버퍼층(161') 상에 게이트 절연막용 물질층(162')을 전면적으로 형성한다. 상기 게이트 절연막용 물질층(162')은 반도체층(120)을 완전히 덮을 수 있다.
이어, 도 10에 도시된 바와 같이 반도체층(120)의 일부를 노출하는 제1 컨택홀(CNT11)과 제1 도전층(110)의 일부를 노출하는 제1 컨택홀(CNT12)을 형성한다. 상기 반도체층(120)의 일부를 노출하는 제1 컨택홀(CNT11)은 게이트 절연막용 물질층(162'')을 관통하고, 상기 제1 도전층(110)의 일부를 노출하는 제1 컨택홀(CNT12)은 게이트 절연막용 물질층(162'') 및 버퍼층(161'')을 관통할 수 있다. 상술한 바와 같이 상기 제1 컨택홀(CNT11, CNT12)의 형성 공정은 마스크 공정으로 형성될 수 있다.
이어, 도 11을 참조하면, 제1 컨택홀(CNT1)이 형성된 버퍼층(161'') 상에 패턴화된 게이트 절연막(162) 및 패턴화된 제2 도전층(130)을 형성한다. 패턴화된 게이트 절연막(162) 및 패턴화된 제2 도전층(130)은 하나의 마스크 공정으로 형성될 수 있다. 본 공정을 통해, 제2 도전층(130)의 측벽과 게이트 절연막(162)의 측벽은 상호 정렬될 수 있다. 상술한 바와 같이, 제2 도전층(130)은 게이트 전극(GE), 드레인 전극(SD1), 소스 전극(SD2) 및 제1 도전 패턴(CDP1)을 포함할 수 있다. 본 실시예에서, 제2 도전층(130)은 비표시 영역(NDA)의 패드 영역(PDA)에는 형성되지 않을 수 있다.
예를 들어, 상기 제1 컨택홀(CNT1)이 형성된 게이트 절연막용 물질층(162'') 상에 제2 도전층용 물질층을 전면적으로 증착한다. 이어, 제2 도전층용 물질층 상에 포토레지스트층을 도포하고, 노광 및 현상을 통해 포토레지스트 패턴을 형성한 후, 이를 식각 마스크로 이용하여 제2 도전층용 물질층 및 제1 컨택홀(CNT1)이 형성된 게이트 절연막용 물질층(162'')을 순차 식각한다. 이후, 포토레지스트 패턴을 제거한다.
이상에서는 상기 포토레지스트 패턴을 게이트 절연막(162)의 패터닝까지 식각 마스크로 이용하는 경우를 예시하였지만, 패터닝된 상위 층(예컨대, 패턴화된 제2 도전층(130))이 하위 층(예컨대, 게이트 절연막(162))을 식각하기 위한 하드 마스크로 사용될 수도 있다. 이 경우, 포토레지스트 패턴은 상기 하드 마스크와 함께 식각 마스크로 사용될 수 있다. 다른 예로, 하드 마스크를 형성한 후 포토레지스트 패턴을 제거하고 상기 하드 마스크를 식각 마스크로 이용하여 하위 층을 식각할 수도 있다.
이어, 도 12를 참조하면, 제2 도전층(130)이 형성된 버퍼층(161'') 상에 패시베이션층용 물질층(163')을 적층하고, 패턴화된 비아층(164)을 형성한다.
패시베이션층용 물질층(163')은 표시 영역(DPA) 및 비표시 영역(NDA)에 걸쳐 전면적으로 배치되며, 상기 패턴화된 제2 도전층(130)을 완전히 덮을 수 있다. 패턴화된 비아층(164)은 표시 영역(DPA)에는 배치되되, 비표시 영역(NDA)의 패드 영역(PDA)에는 배치되지 않을 수 있다. 이에 따라, 패턴화된 비아층(164)은 비표시 영역(NDA)의 패드 영역(PDA)에 형성된 패시베이션층용 물질층(163')을 노출할 수 있다.
패턴화된 비아층(164)은 표시 영역(DPA)에 배치되며, 소스 전극(SD2)과 중첩하는 제1 개구부(OPD) 및 제1 도전 패턴(CDP1)과 중첩하는 제2 개구부(OPS)를 포함할 수 있다. 제1 개구부(OPD)는 소스 전극(SD2)과 중첩하는 패시베이션층용 물질층(163')의 일부를 노출하고, 제2 개구부(OPS)는 제1 도전 패턴(CDP1)과 중첩하는 패시베이션층용 물질층(163')의 일부를 노출할 수 있다. 상기 제1 개구부(OPD)는 제1 전극 컨택홀(CTD)과 대응되고, 제2 개구부(OPS)는 제2 전극 컨택홀(CTS)과 대응될 수 있다.
패턴화된 비아층(164)은 마스크 공정에 의해 형성될 수 있다. 예를 들어, 제2 도전층(130)이 형성된 버퍼층(161'') 상에 패시베이션층용 물질층(163')을 전면적으로 증착한다. 이어, 패시베이션층용 물질층(163') 상에 비아층용 유기 물질층을 도포한 후, 노광 및 현상을 통해 비표시 영역(NDA)의 패드 영역(PDA)에 배치된 비아층용 유기 물질층을 제거하고, 제1 및 제2 개구부(OPD, OPS)를 형성하는 것에 의해 형성될 수 있다.
한편, 비아층용 유기 물질층을 도포하는 경우, 버퍼층(161'')이 패드 영역(PDA)에서 제1 패드(PE1)를 덮도록 배치됨에 따라, 상기 비아층용 물질층과 제1 패드(PE1)가 직접 접촉하는 것을 방지할 수 있다.
이어, 도 13을 참조하면, 패턴화된 비아층(164)을 식각 마스크로 패시베이션층용 물질층(163')을 식각하여 패턴화된 패시베이션층(163)을 형성한다. 패턴화된 패시베이션층(163)을 형성하는 공정은 별도의 마스크 공정이 불필요할 수 있다.
예를 들어, 도 12의 패턴화된 비아층(164)을 식각 마스크로 이용하여 하부에 배치된 패시베이션층용 물질층(163')을 식각하는 경우, 패턴화된 비아층(164)에 의해 노출된 패시베이션층용 물질층(163')은 식각될 수 있다. 따라서, 비표시 영역(NDA)의 패드 영역(PDA)에 형성된 패시베이션층용 물질층(163')과 표시 영역(DPA)에서 제1 및 제2 개구부(OPD, OPS)과 중첩된 패시베이션층용 물질층(163')은 식각되어, 도 13에 도시된 바와 같이 패턴화된 패시베이션층(163)은 패턴화된 비아층(164)과 동일한 패턴을 가질 수 있다. 아울러, 패시베이션층(163)의 측벽은 비아층(164)의 측벽과 상호 나란하게 정렬될 수 있으나, 이에 제한되지 않는다.
본 공정을 통해, 비아층(164) 및 패시베이션층(163)을 관통하며 소스 전극(SD2)을 노출하는 제1 전극 컨택홀(CTD)과 비아층(164) 및 패시베이션층(163)을 관통하며 제1 도전 패턴(CDP1)을 노출하는 제2 전극 컨택홀(CTS)이 형성될 수 있다.
이어, 도 14를 참조하면, 제1 및 제2 전극 컨택홀(CTD, CTS)이 형성된 비아층(164) 상에 패턴화된 정렬 라인층(200')을 형성한다. 패턴화된 정렬 라인층(200')을 형성하는 공정은 마스크 공정에 의해 형성될 수 있다.
상기 정렬 라인층(200')은 표시 장치(10)의 제1 층(200)과 대응되는 층일 수 있다. 패턴화된 정렬 라인층(200')은 서로 이격된 제1 정렬 라인(210')과 제2 정렬 라인(220')을 포함할 수 있다. 제1 정렬 라인(210')은 제1 전극(210)과 대응되고, 제2 정렬 라인(220')은 제2 전극(220)과 대응될 수 있다. 제1 정렬 라인(210')은 제1 전극(210)과 대응되고, 제2 정렬 라인(220')은 제2 전극(220)과 대응되되, 상기 제1 정렬 라인(210') 및 제2 정렬 라인(220')은 제2 방향(DR2)으로 연장되어 서브 영역(SA)에서도 이웃하는 화소(PX)의 정렬 라인과 분리되지 않고 연결될 수 있다.
패턴화된 정렬 라인층(200')을 형성하는 공정은 패턴화된 비아층(164)이 형성된 버퍼층(161'') 상에 제1 층용 물질층을 전면 전면적으로 증착한 후, 포토리소그래피 공정을 통해 패터닝하여 도 14에 도시된 바와 같은 패턴화된 정렬 라인층(200')을 형성할 수 있다.
한편, 제1 층용 물질층은 표시 영역(DPA)에서는 비아층(164) 상에 증착될 수 있다. 제1 층용 물질층은 표시 영역(DPA)에서 제1 전극 컨택홀(CTD) 및 제2 전극 컨택홀(CTS)의 내부까지 증착되어 각각 제2 도전층(130)의 일부와 접촉하여 전기적으로 연결될 수 있다.
또한, 제1 층용 물질층은 비표시 영역(NDA)의 패드 영역(PDA)에서는 버퍼층(161'') 상에 증착될 수 있다. 제1 층용 물질층이 패드 영역(PDA)에서 제1 패드(PE1)와 중첩되도록 증착됨에도 불구하고, 패드 영역(PDA)에서 버퍼층(161'')이 제1 패드(PE1)를 완전히 덮도록 형성되므로 제1 층용 물질층을 식각하는 공정에서 이용되는 에천트(Etchant)에 의해 제1 패드(PE1)가 손상되는 것을 방지할 수 있다.
이어, 도 15를 참조하면, 패턴화된 제1 절연층(510)을 형성한다. 패턴화된 제1 절연층(510)은 마스크 공정에 의해 형성될 수 있다.
예를 들어, 패턴화된 정렬 라인층(200')이 형성된 비아층(164) 및 버퍼층(161'') 상에 제1 절연층용 물질층을 전면적으로 증착한다. 상기 제1 절연층용 물질층은 표시 영역(DPA)에서는 정렬 라인층(200')이 형성된 비아층(164) 상에 증착되고, 비표시 영역(NDA)의 패드 영역(PDA)에서는 버퍼층(161''') 상에 증착될 수 있다.
이어, 제1 절연층용 물질층 상에 표시 영역(DPA)에서 제1 절연층용 물질층 중 정렬 라인층(200')과 중첩하는 부분의 일부를 노출하고, 비표시 영역(NDA)의 패드 영역(PDA)에서 제1 절연층용 물질층 중 제1 패드(PE1)와 중첩하는 부분의 일부를 노출하는 포토레지스트 패턴을 형성하고, 이를 식각 마스크로 이용하여 제1 절연층용 물질층을 식각하여 도 15에 도시된 바와 같은 패턴화된 제1 절연층(510)을 형성할 수 있다.
패턴화된 제1 절연층(510)은 표시 영역(DPA)에서 서브 영역(SA)에 배치되며, 정렬 라인층(200')의 일부를 노출하는 분리부(ROP), 제1 컨택부(CT1) 및 제2 컨택부(CT2)를 포함할 수 있다. 또한, 패턴화된 제1 절연층(510)은 패드 영역(PDA)에서 제1 패드(PE1)와 중첩하는 제1 패드 개구(OPP)를 포함할 수 있다.
한편, 패턴화된 제1 절연층(510)을 형성하는 본 공정에서, 패드 영역(PDA)에 배치되며 상기 제1 패드 개구(OPP)와 중첩하는 버퍼층(161''')의 일부 영역(161'''_OE)은 도 15에 도시된 바와 같이 과식각될 수 있다. 이에 따라, 제1 패드 개구(OPP)와 중첩하는 버퍼층(161''')의 일부 영역(161'''_OE)의 두께는 얇아질 수 있다.
이어, 도 16을 참조하면, 제1 절연층(510) 상에 패턴화된 뱅크층(400)을 형성한다. 패턴화된 뱅크층(400)은 마스크 공정에 의해 형성될 수 있다. 예를 들어, 제1 절연층(510)이 형성된 버퍼층(161''') 뱅크층용 유기 물질층을 도포한 후, 노광 및 현상을 통해 도 16에 도시된 바와 같은 패턴화된 뱅크층(400)을 형성할 수 있다. 영역별로 다른 높이를 갖는 뱅크층(400)은 하프톤 마스크나 슬릿 마스크 등을 이용하여 형성될 수 있다.
한편, 제1 절연층(510)이 상기 뱅크층(400)을 형성하기 전에 정렬 라인층(200')을 덮도록 형성됨으로써, 뱅크층(400)을 형성하는 공정에서 정렬 라인층(200')이 상기 뱅크층용 유기 물질층에 의해 손상되는 것을 방지할 수 있다. 아울러, 패드 영역(PDA)에서 제1 패드(PE1)의 상부에 일부의 버퍼층(161'''_OE)이 잔류함으로써 상기 제1 패드(PE1)가 상기 뱅크층용 유기 물질층에 의해 손상되는 것도 방지할 수 있다.
이어, 도 17을 참조하면, 표시 영역(DPA)의 발광 영역(EMA)에 발광 소자(ED)를 배치한다. 복수의 발광 소자(ED)들은 잉크젯 프린팅 공정(Inkjet Printing Process)을 통해 정렬 전극층(200')이 형성된 제1 절연층(510) 상에 배치될 수 있다. 뱅크층(400)의 제1 뱅크(430)가 구획하는 발광 영역(EMA) 내에 발광 소자(ED)들이 분산된 잉크를 분사한 뒤, 제1 및 제2 정렬 라인(210', 220')에 정렬 신호를 인가하면, 잉크 내의 발광 소자(ED)들이 위치 및 배향 방향이 변하면서 제1 정렬 라인(210')과 제2 정렬 라인(220') 사이에서 제1 절연층(510) 상에 안착될 수 있다.
이어, 도 18을 참조하면, 발광 소자(ED) 및 뱅크층(400)이 배치된 제1 절연층(510) 상에 패턴화된 제2 절연층(520)을 형성한다. 패턴화된 제2 절연층(520)은 마스크 공정에 의해 형성될 수 있다.
예를 들어, 발광 소자(ED) 및 뱅크층(400)이 형성된 제1 절연층(510) 상에 제2 절연층용 물질층을 전면적으로 증착한다. 이어, 제2 절연층용 물질층 상에 표시 영역(DPA)에서 제2 절연층용 물질층 중 정렬 라인층(200')과 중첩하는 부분의 일부를 노출하고, 비표시 영역(NDA)의 패드 영역(PDA)에서 제2 절연층용 물질층 중 제1 패드(PE1)와 중첩하는 부분의 일부를 노출하는 포토레지스트 패턴을 형성하고, 이를 식각 마스크로 이용하여 제2 절연층용 물질층을 식각하여 도 18에 도시된 바와 같은 패턴화된 제2 절연층(520)을 형성할 수 있다.
패턴화된 제2 절연층(520)은 표시 영역(DPA)에서 서브 영역(SA)에 배치되며, 정렬 라인층(200')의 일부를 노출하는 분리부(ROP), 제1 컨택부(CT1) 및 제2 컨택부(CT2)를 포함할 수 있다. 패턴화된 제2 절연층(520)은 표시 영역(DPA)에서 발광 영역(EMA)에 배치된 발광 소자(ED)의 양 단부를 노출하는 패턴부를 포함할 수 있다. 상기 패턴부는 발광 소자(ED) 상에 배치되어 발광 소자(ED)의 양 단부를 노출할 수 있다.
또한, 패턴화된 제2 절연층(520)은 패드 영역(PDA)에서 제1 패드(PE1)와 중첩하는 패드 개구(OP_PD)를 구성할 수 있다. 패턴화된 제2 절연층(520)을 형성하는 본 공정에서, 패드 영역(PDA)에 배치되며 상기 패드 개구(OP_PD)와 중첩하는 버퍼층(161''')의 일부 영역(161'''_OE, 도 17 참조)가 과식각되어 제1 패드(PE1)의 상면을 노출할 수 있다. 이에 따라, 패드 영역(PDA)에서 제2 절연층(520), 제1 절연층(510) 및 버퍼층(161)을 관통하며 제1 패드(PE1)를 노출하는 제1 패드 개구(OPP)가 형성될 수 있다.
이어, 도 19를 참조하면, 제2 절연층(520) 상에 패턴화된 제2 층(700)을 형성한다. 패턴화된 제2 층(700)을 형성하는 공정은 마스크 공정에 의해 형성될 수 있다. 예를 들어, 제2 절연층(520) 상에 제2 층용 물질층을 전면적으로 증착한 후, 포토리소그래피 공정을 통해 패터닝하여 도 19에 도시된 바와 같은 패턴화된 제2 층(700)을 형성할 수 있다. 상술한 바와 같이, 제2 층(700)은 제1 접촉 전극(710), 제2 접촉 전극(720) 및 패드 전극(PE2)을 포함할 수 있다.
본 공정을 통해 제1 접촉 전극(710)은 제1 컨택부(CT1)의 내부까지 증착되어 제1 정렬 라인(210')의 일부와 접촉하여 전기적으로 연결되고, 제2 접촉 전극(720)은 제2 컨택부(CT2)의 내부까지 증착되어 제2 정렬 라인(220')의 일부와 접촉하여 전기적으로 연결될 수 있다. 아울러, 패드 전극(PE2)은 패드 개구(OP_PD)의 내부까지 증착되어 제1 도전층(110)의 제1 패드(PE1)와 접촉하여 전기적으로 연결될 수 있다.
이어, 도 19 및 도 4를 참조하면, 분리부(ROP)와 중첩하는 정렬 라인층(200')을 절단하여 도 4에 도시된 바와 같이 분리부(ROP)에서 서로 분리된 제1 전극(210) 및 제2 전극(220)을 형성한다. 본 절단 공정을 통해 분리부(ROP)와 중첩하는 정렬 라인층(200')이 제거되어 비아층(164)의 일면을 노출할 수 있다.
본 실시예에 따른 표시 장치(10)의 제조 공정에 의하면, 제1 도전층(110)과 제2 도전층(130)을 이용하여 복수의 배선들을 형성하고, 상기 제2 도전층(130)을 통해 반도체층(120)과 제1 도전층(110)을 전기적으로 연결함으로써 마스크 수를 절감할 수 있다. 또한, 패시베이션층(163)을 패턴화된 비아층(164)을 식각 마스크로 이용하여 패턴화함으로써, 패시베이션층(163)을 형성하기 위한 별도의 마스크가 불필요하여 표시 장치(10)의 제조 공정 경제성을 확보할 수 있다.
아울러, 제1 도전층(110)으로 제1 패드(PE1)를 형성하여 신뢰성이 우수한 배선 패드(WPD) 및 패드 전극(PE2)을 형성할 수 있다. 예를 들어, 제1 절연층(510) 또는 제2 절연층(520)을 패턴화하는 공정 전에는, 패드 영역(PDA)에 배치되는 제1 도전층(110)이 버퍼층(161)에 의해 덮여진 상태에서 패턴화 공정이 진행됨으로써 패턴화 공정에서 이용되는 화학 물질(예컨대, 에첸트 또는 물질층)과 제1 패드(PE1)가 직접 접촉하는 것을 방지하여 제1 패드(PE1)가 손상되는 것을 방지할 수 있다.
또한, 제2 층(700)과 제1 도전층(110) 사이에 추가적인 연결 패턴을 배치하지 않고 제2 층(700)과 제1 도전층(110)이 직접 접촉하여 전기적으로 연결할 수 있는 구조를 구현할 수 있다. 이에 따라, 제2 층(700)과 제1 도전층(110) 사이를 연결시키는 연결 패턴의 추가 설계 없이 표시 장치(10)를 제조할 수 있으므로, 표시 장치(10)의 설계 공간에 추가적으로 확보되어 표시 장치(10)의 설계가 용이할 수 있다.
도 20은 다른 실시예에 따른 표시 장치의 단면도이다.
도 20을 참조하면, 본 실시예에 따른 표시 장치(10)는 제2 절연층(520)이 생략되는 점이 도 4의 표시 장치(10)의 차이점이다. 예를 들어, 제2 절연층(520)이 생략되는 경우, 제1 컨택부(CT1), 제2 컨택부(CT2)는 제1 절연층(510)의 측벽이 구성할 수 있다. 아울러, 패드 영역(PDA)에 배치되는 패드 개구(OP_PD)는 버퍼층(161) 및 제1 절연층(510)의 측벽이 구성할 수 있다.
본 실시예의 경우, 제2 절연층(520)이 생략됨에도 불구하고 제1 절연층(510)을 패턴화하는 공정에서 패드 개구(OP_PD)와 중첩하는 버퍼층(161)을 과식각하여 제1 패드(PE1)를 노출함으로써 버퍼층(161)의 측벽과 제1 절연층(510)의 측벽으로 구성된 패드 개구(OP_PD)를 형성할 수 있다.
본 실시예에서, 제2 절연층(520)이 생략되어 표시 장치(10)의 제조 공정에서 제2 절연층(520)을 패턴화하는 마스크 공정이 생략되어 표시 장치(10)의 제조 공정의 경제성이 확보될 수 있다.
도 21은 다른 실시예에 따른 표시 장치의 단면도이다.
도 21을 참조하면, 본 실시예에 따른 표시 장치(10)는 제2 전극(220)이 제3 전극 컨택홀(CTL)을 통해 제2 도전 패턴(CDP2)과 접촉하여 전기적으로 연결되고, 제2 접촉 전극(720_2)이 제2 전극 컨택홀(CTS_1)을 통해 제2 전압 라인(VL2)과 접촉하여 전기적으로 연결되는 점이 도 4의 실시예와 차이점이다.
예를 들어, 제2 전극(220)은 비아층(164) 및 패시베이션층(163)을 관통하는 제3 전극 컨택홀(CTL)을 통해 제2 도전 패턴(CDP2)과 전기적으로 연결될 수 있다. 상기 제2 도전 패턴(CDP2)은 표시 장치(10)의 제조 공정 중 발광 소자(ED)를 정렬하기 위한 정렬 공정에서 정렬 라인에 정렬 신호를 인가하는 연결 패턴일 수 있다.
본 실시예에서, 표시 영역(DPA)에서 제2 층(700)과 제1 도전층(110)의 일부 영역은 제1 절연층(510), 비아층(164), 패시베이션층(163) 및 버퍼층(161)을 관통하며 제1 도전층(110)의 일부 영역을 노출하는 홀을 통해 제1 도전층(110)의 일부 영역과 접촉하여 전기적으로 연결될 수 있다. 예를 들어, 제2 접촉 전극(720_1)은 제2 절연층(520), 제1 절연층(510), 비아층(164), 패시베이션층(163) 및 버퍼층(161)을 관통하며 제1 도전층(110)의 제2 전압 라인(VL2)을 노출하는 제2 전극 컨택홀(CTS_1)을 통해 제2 전압 라인(VL2)과 접촉하여 전기적으로 연결될 수 있다.
상기 제2 전압 라인(VL2)과 제1 도전층(110)의 제2 전압 라인(VL2)을 연결하는 제2 전극 컨택홀(CTS_1)을 형성하는 공정은 제2 전압 라인(VL2)을 덮도록 버퍼층(161)을 형성하고, 상기 버퍼층(161)에 의해 덮인 제2 전압 라인(VL2)과 중첩하되 버퍼층(161)을 노출하는 패턴화된 비아층(164)을 형성하는 단계를 포함할 수 있다. 이어, 패턴화된 비아층(164)을 이용하여 패시베이션층(163)을 패턴화하는 공정을 통해 제2 전압 라인(VL2)과 중첩된 버퍼층(161)을 노출할 수 있다. 이어, 제1 절연층(510)의 패턴화 공정에서 상기 비아층(164) 및 패시베이션층(163)에 의해 노출된 버퍼층(161)의 일부를 과식각할 수 있다. 이어, 제2 절연층(520)의 패턴화 공정에서 제1 절연층(510)의 패턴화 공정에서 잔류하는 버퍼층(161)을 과식각함으로써, 제2 절연층(520), 제1 절연층(510), 비아층(164), 패시베이션층(163) 및 버퍼층(161)을 관통하며 제1 도전층(110)의 제2 전압 라인(VL2)을 노출하는 제2 전극 컨택홀(CTS_1)을 형성할 수 있다.
이에 따라, 패드 영역(PDA)에서도 표시 영역(DPA)과 유사하게 제2 층(700)과 제1 도전층(110)이 직접 접촉함으로써 전기적으로 연결될 수 있다. 한편, 도 21에 도시된 제1 도전층(110)과 제2 층(700) 사이의 연결 관계는 예시적인 것일 수 있다. 다른 예로, 제1 도전층(110)의 다른 패턴과 제2 층(700)의 제1 접촉 전극(710)이 직접 연결될 수도 있다.
도 22는 다른 실시예에 따른 표시 장치의 단면도이다.
도 22를 참조하면, 본 실시예에 따른 표시 장치(10)는 패시베이션층(163_1)이 비표시 영역(NDA)의 패드 영역(PDA)에도 배치되며, 제1 패드(PE1_1)가 제2 도전층(130)으로 형성되는 점이 도 4의 표시 장치(10)의 차이점이다.
예를 들어, 제1 도전층(110)은 표시 영역(DPA)에 배치되는 차광 패턴(BML), 제1 전압 라인(VL1) 및 제2 전압 라인(VL2)을 포함할 수 있다. 본 실시예에서, 제1 도전층(110)은 비표시 영역(NDA)의 패드 영역(PDA)에는 배치되지 않을 수 있다.
버퍼층(161)은 제1 도전층(110) 상에 배치될 수 있다. 패드 영역(PDA)에서 버퍼층(161)은 상기 버퍼층(161)을 관통하는 홀을 포함하지 않을 수 있다. 즉, 버퍼층(161)은 패드 영역(DPA)에서 기판(SUB)을 전면적으로 덮을 수 있다.
제1 반도체층(120)은 상기 버퍼층(161) 상에 배치되고, 복수의 제1 컨택홀(CNT1)을 포함하는 게이트 절연막(162)은 반도체층(120)이 형성된 버퍼층(161) 상에 배치될 수 있다. 제2 도전층(130)은 게이트 절연막(162) 상에 배치될 수 있다.
본 실시예에서, 제2 도전층(130)은 드레인 전극(SD1), 소스 전극(SD2), 게이트 전극(GE) 및 제1 패드(PE1_1)를 포함할 수 있다. 즉, 표시 영역(DPA)에 배치되는 드레인 전극(SD1), 소스 전극(SD2), 게이트 전극(GE) 및 제1 도전 패턴(CDP1)과 비표시 영역(NDA)의 패드 영역(PDA)에 배치되는 제1 패드(PE1_1)는 제2 도전층(130)으로 이루어질 수 있다.
제1 패드(PE1_1)는 상술한 복수의 배선들의 배선 패드(WPD) 중 하나일 수 있다. 예를 들어, 제1 패드(PE1_1)는 제1 전압 패드(WPD_VL1), 제2 전압 패드 (WPD_VL2), 데이터 패드(WPD_DT) 또는 초기화 전압 패드(WPD_Vint) 중 하나일 수 있다. 예를 들어, 제1 패드(PE1_1)가 스캔 라인(SL1, SL2)의 배선 패드(WPD)인 경우, 제1 패드(PE1_1)는 스캔 패드(WPD_SC)일 수 있다.
제1 패드(PE1_1)와 버퍼층(161) 사이에 배치되는 게이트 절연막(162)은 상술한 바와 같이 제1 패드(PE1_1)의 패턴과 동일할 수 있다. 이에 제한되는 것은 아니나, 제1 패드(PE1_1)의 측벽은 제1 패드(PE1_1)의 하부에 배치된 게이트 절연막(162)의 측벽과 상호 나란하게 정렬될 수 있다.
본 실시예에서 패시베이션층(163_1)은 표시 영역(DPA) 및 비표시 영역(NDA)에서 제2 도전층(130) 상에 배치될 수 있다. 패시베이션층(163_1)은 표시 영역(DPA)에 배치된 제1 영역(163A) 및 비표시 영역(NDA)에 배치된 제2 영역(163B)을 포함할 수 있다.
패시베이션층(163_1)의 제1 영역(163A)은 표시 영역(DPA)에서 제2 도전층(130)을 덮도록 배치될 수 있다. 패시베이션층(163_1)의 제1 영역(163A)은 비아층(164)과 함께 제1 전극 컨택홀(CTD) 및 제2 전극 컨택홀(CTS)을 구성할 수 있다.
패시베이션층(163_1)의 제2 영역(163B)은 비표시 영역(NDA)의 패드 영역(PDA)의 일부 영역에는 형성되지 않을 수 있다. 패시베이션층(163_1)의 제2 영역(163B)은 제1 패드(PE1_1)의 적어도 일부는 노출할 수 있다. 예를 들어, 패시베이션층(163_1)의 제2 영역(163B)은 패드 영역(PDA)에 배치된 제1 패드(PE1_1) 및 게이트 절연막(162)의 측벽을 일부는 덮되, 제1 패드(PE1_1)의 상면의 일부는 노출할 수 있다. 패시베이션층(163_1)의 제2 영역(163B)은 제1 절연층(510) 및 제2 절연층(520)과 함께 상기 제1 패드(PE1_1)를 노출하는 패드 개구(OP_PD)를 구성할 수 있다.
패드 영역(PDA)에서 패드 개구(OP_PD)를 구성하는 제1 절연층(510), 제2 절연층(520) 및 패시베이션층(163_1)(예를 들어, 패시베이션층(163_1)의 제2 영역(163B))의 측벽은 상호 나란하게 정렬될 수 있다.
본 실시예에 따른 표시 장치(10)에 의하면, 제2 도전층(130)으로 제1 패드(PE1_1)를 형성하고, 제1 절연층(510), 제2 절연층(520) 및 패시베이션층(163_1)의 측벽으로 구성된 패드 개구(OP_PD)를 통해 제2 층(700)의 패드 전극(PE2)과 제2 도전층(130)의 제1 패드(PE1_1)를 접촉시킴으로써 이들을 전기적으로 연결시킬 수 있다.
도 23 내지 도 32는 도 22의 표시 장치의 제조 공정을 나타내는 단면도들이다.
먼저, 도 23를 참조하면, 기판(SUB) 상에 패턴화된 제1 도전층(110)을 형성하고, 제1 도전층(110)이 형성된 기판(SUB) 상에 전면적으로 버퍼층(161')을 형성한다. 이어, 상기 버퍼층(161') 상에 반도체층(120)을 형성하고, 반도체층(120)이 형성된 버퍼층(161') 상에 게이트 절연막용 물질층(162')을 형성한다.
본 실시예에서, 패턴화된 제1 도전층(110)은 제1 전압 라인(VL1), 제2 전압 라인(VL2) 및 차광 패턴(BML)을 포함할 수 있으며, 제1 도전층(110)은 비표시 영역(NDA)의 패드 영역(PDA)에는 형성되지 않을 수 있다.
이어, 도 24를 참조하면 제1 도전층(110) 또는 반도체층(120)을 노출하는 복수의 제1 컨택홀(CNT1)을 형성한다. 상기 제1 컨택홀(CNT1)은 반도체층(120)의 일부를 노출하는 제1 컨택홀(CNT11)과 제1 도전층(110)의 일부를 노출하는 제1 컨택홀(CNT12)을 포함한다.
이어, 도 25를 참조하면, 제1 컨택홀(CNT1)이 형성된 버퍼층(161) 상에 패턴화된 게이트 절연막(162) 및 패턴화된 제2 도전층(130)을 형성한다. 본 실시예에서, 제2 도전층(130)은 표시 영역(DPA)에 배치된 게이트 전극(GE), 드레인 전극(SD1), 소스 전극(SD2) 및 제1 도전 패턴(CDP1)과 비표시 영역(NDA)의 패드 영역(PDA)에 배치된 제1 패드(PE1_1)를 포함할 수 있다.
이어, 도 26을 참조하면, 제2 도전층(130)이 형성된 버퍼층(161) 상에 패시베이션층용 물질층(163')을 적층하고, 패턴화된 비아층(164)을 형성한다.
패시베이션층용 물질층(163')은 표시 영역(DPA) 및 비표시 영역(NDA)에 걸쳐 전면적으로 배치되며, 상기 패턴화된 제2 도전층(130)을 완전히 덮을 수 있다.
패턴화된 비아층(164)은 표시 영역(DPA)에는 배치되되, 비표시 영역(NDA)의 패드 영역(PDA)에는 배치되지 않을 수 있다. 패턴화된 비아층(164)은 표시 영역(DPA)에 배치되며, 소스 전극(SD2)과 중첩하는 제1 개구부(OPD) 및 제1 도전 패턴(CDP1)과 중첩하는 제2 개구부(OPS)를 포함할 수 있다.
이어, 도 27을 참조하면, 패시베이션층용 물질층(163')을 식각하여 패턴화된 패시베이션층(163'')을 형선한다. 패턴화된 패시베이션층(163'')을 형성하는 공정은 마스크 공정에 의해 형성될 수 있다.
예를 들어, 도 26의 비아층(164)이 형성된 패시베이션 물질층(163') 상에 포토레지스트 패턴을 형성한다. 상기 포토 레지스트 패턴은 비아층(164)의 제1 개구부(OPD) 및 제2 개구부(OPS)와 중첩하는 영역은 노출하고, 비표시 영역(NDA)의 패드 영역(PDA)에 배치된 패시베이션 물질층(163')은 덮을 수 있다. 상기 포토레지스트 패턴을 식각 마스크로 이용하여 패시베이션 물질층(163')을 식각한다. 본 과정을 통해 제1 및 제2 개구부(OPD, OPS)에 의해 노출된 패시베이션 물질층(163')이 식각되어 도 27에 도시된 바와 같이 표시 영역(DPA)에 배치된 패시베이션층(163'')의 제1 영역(163A)에는 제1 및 제2 전극 컨택홀(CTD, CTS)이 형성될 수 있다. 아울러, 포토레지스트 패턴에 의해 덮여진 비표시 영역(NDA)의 패드 영역(PDA)에 배치된 패시베이션 물질층(163')은 잔류하여 도 27에 도시된 바와 같이 패시베이션층(163'')의 제2 영역(163''_B)은 제1 패드(PE1_1)를 완전히 덮을 수 있다.
이어, 도 28을 참조하면, 제1 및 제2 전극 컨택홀(CTD, CTS)이 형성된 비아층(164) 상에 패턴화된 정렬 라인층(200')을 형성한다. 패턴화된 정렬 라인층(200')을 형성하는 공정은 마스크 공정에 의해 형성될 수 있다.
이어, 도 29를 참조하면, 정렬 라인층(200') 상에 패턴화된 제1 절연층(510)을 형성한다. 패턴화된 제1 절연층(510)은 마스크 공정에 의해 형성될 수 있다.
예를 들어, 도 28에 도시된 바와 같이 패턴화된 정렬 라인층(200')이 형성된 비아층(164) 및 패시베이션층(163'') 상에 제1 절연층용 물질층을 전면적으로 증착한다. 상기 제1 절연층용 물질층은 표시 영역(DPA)에서는 정렬 라인층(200')이 형성된 비아층(164) 상에 증착되고, 비표시 영역(NDA)의 패드 영역(PDA)에서는 패시베이션층(163'')의 제2 영역(163''_B) 상에 증착될 수 있다.
이어, 제1 절연층용 물질층 상에 표시 영역(DPA)에서 제1 절연층용 물질층 중 정렬 라인층(200')과 중첩하는 부분의 일부를 노출하고, 비표시 영역(NDA)의 패드 영역(PDA)에서 제1 절연층용 물질층 중 제1 패드(PE1_1)와 중첩하는 부분의 일부를 노출하는 포토레지스트 패턴을 형성하고, 이를 식각 마스크로 이용하여 제1 절연층용 물질층을 식각하여 도 29에 도시된 바와 같은 패턴화된 제1 절연층(510)을 형성할 수 있다.
패턴화된 제1 절연층(510)은 표시 영역(DPA)에서 서브 영역(SA)에 배치되며, 정렬 라인층(200')의 일부를 노출하는 분리부(ROP), 제1 컨택부(CT1) 및 제2 컨택부(CT2)를 포함할 수 있다. 또한, 패턴화된 제1 절연층(510)은 패드 영역(PDA)에서 제1 패드(PE1_1)와 중첩하는 제1 패드 개구(OPP)를 포함할 수 있다.
한편, 패턴화된 제1 절연층(510)을 형성하는 본 공정에서, 패드 영역(PDA)에 배치되며 상기 제1 패드 개구(OPP)와 중첩하는 패시베이션층(163''')의 일부 영역(163'''_OE)은 도 29에 도시된 바와 같이 과식각될 수 있다. 이에 따라, 제1 패드 개구(OPP)와 중첩하는 패시베이션층(163''')의 일부 영역(163'''_OE)의 두께는 얇아질 수 있다.
이어, 도 30을 참조하면, 제1 절연층(510) 상에 패턴화된 뱅크층(400)을 형성하고, 표시 영역(DPA)의 발광 영역(EMA)에 발광 소자(ED)를 배치한다.
이어, 도 31을 참조하면, 발광 소자(ED) 및 뱅크층(400)이 배치된 제1 절연층(510) 상에 패턴화된 제2 절연층(520)을 형성한다. 패턴화된 제2 절연층(520)은 마스크 공정에 의해 형성될 수 있다.
패턴화된 제2 절연층(520)은 표시 영역(DPA)에서 서브 영역(SA)에 배치되며, 정렬 라인층(200')의 일부를 노출하는 분리부(ROP), 제1 컨택부(CT1) 및 제2 컨택부(CT2)를 포함할 수 있다. 패턴화된 제2 절연층(520)은 표시 영역(DPA)에서 발광 영역(EMA)에 배치된 발광 소자(ED)의 양 단부를 노출하는 패턴부를 포함할 수 있다. 상기 패턴부는 발광 소자(ED) 상에 배치되어 발광 소자(ED)의 양 단부를 노출할 수 있다.
또한, 패턴화된 제2 절연층(520)은 패드 영역(PDA)에서 제1 패드(PE1_1)와 중첩하는 패드 개구(OP_PD)를 구성할 수 있다. 패턴화된 제2 절연층(520)을 형성하는 본 공정에서, 패드 영역(PDA)에 배치되며 상기 패드 개구(OP_PD)와 중첩하는 패시베이션층(163''')의 일부 영역(163'''_OE, 도 30 참조)가 과식각되어 제1 패드(PE1_1)의 상면을 노출할 수 있다. 이에 따라, 패드 영역(PDA)에서 제2 절연층(520), 제1 절연층(510) 및 패시베이션층(163_1)을 관통하며 제1 패드(PE1_1)를 노출하는 패드 개구(OP_PD)가 형성될 수 있다.
이어, 도 32를 참조하면, 제2 절연층(520) 상에 패턴화된 제2 층(700)을 형성한다. 본 공정을 통해 제1 접촉 전극(710)은 제1 컨택부(CT1)의 내부까지 증착되어 제1 정렬 라인(210')의 일부와 접촉하여 전기적으로 연결되고, 제2 접촉 전극(720)은 제2 컨택부(CT2)의 내부까지 증착되어 제2 정렬 라인(220')의 일부와 접촉하여 전기적으로 연결될 수 있다. 아울러, 패드 전극(PE2)은 패드 개구(OP_PD)의 내부까지 증착되어 제2 도전층(130)의 제1 패드(PE1_1)와 접촉하여 전기적으로 연결될 수 있다.
이어, 도 32 및 도 22를 참조하면, 분리부(ROP)와 중첩하는 정렬 라인층(200')을 절단하여 도 22에 도시된 바와 같이 분리부(ROP)에서 서로 분리된 제1 전극(210) 및 제2 전극(220)을 형성한다. 본 절단 공정을 통해 분리부(ROP)와 중첩하는 정렬 라인층(200')이 제거되어 비아층(164)의 일면을 노출할 수 있다.
본 실시예에 따른 표시 장치(10)의 제조 공정에 의하면, 제1 도전층(110)과 제2 도전층(130)을 이용하여 복수의 배선들을 형성하고, 상기 제2 도전층(130)을 통해 반도체층(120)과 제1 도전층(110)을 전기적으로 연결함으로써 마스크 수를 절감할 수 있다.
아울러, 제2 도전층(130)으로 제1 패드(PE1_1)를 형성하여 신뢰성이 우수한 배선 패드(WPD) 및 패드 전극(PE2)을 형성할 수 있다. 예를 들어, 제1 절연층(510) 또는 제2 절연층(520)을 패턴화하는 공정 전에는, 패드 영역(PDA)에 배치되는 제2 도전층(130)이 패시베이션층(163)에 의해 덮여진 상태에서 패턴화 공정이 진행됨으로써 패턴화 공정에서 이용되는 화학 물질(예컨대, 에첸트 또는 물질층)과 제1 패드(PE1_1)가 직접 접촉하는 것을 방지하여 제1 패드(PE1_1)가 손상되는 것을 방지할 수 있다.
한편, 제2 도전층(130)으로 제1 패드(PE1_1)를 형성함으로써 패시베시션층(163_1)을 이용하여 제2 도전층(130)을 보호하기 위해 패시베시션층(163_1)을 형성하기 위한 마스크 공정이 추가될 수 있다. 이에 따라, 본 실시예에 따른 표시 장치(10)의 제조 공정의 경우, 표시 장치(10)의 제조 공정 효율은 저하될 수 있으나, 신뢰성이 향상된 제2 도전층(130)으로 형성된 제1 패드(PD1_1)를 포함할 수 있다.
또한, 제2 층(700)과 제2 도전층(130) 사이에 추가적인 연결 패턴을 배치하지 않고 제2 층(700)과 제2 도전층(130)이 직접 접촉하여 전기적으로 연결할 수 있는 구조를 구현할 수 있다. 이에 따라, 제2 층(700)과 제2 도전층(130) 사이를 연결시키는 연결 패턴의 추가 설계 없이 표시 장치(10)를 제조할 수 있으므로, 표시 장치(10)의 설계 공간에 추가적으로 확보되어 표시 장치(10)의 설계가 용이할 수 있다.
도 33은 다른 실시예에 따른 표시 장치의 단면도이다.
도 33을 참조하면, 본 실시예에 따른 표시 장치(10)는 표시 영역(DPA)에서, 제2 층(700_1)이 포함하는 제1 접촉 전극(710_1)이 제2 도전층(130)이 포함하는 소스 전극(SD2)과 직접 접촉하여 전기적으로 연결되고, 제2 층(700)이 포함하는 제2 접촉 전극(720_1)이 제2 도전층(130)이 포함하는 제1 도전 패턴(CDP1)과 직접 접촉하여 전기적으로 연결되는 점이 도 22의 실시예와 차이점이다.
예를 들어, 제1 접촉 전극(710_1)은 표시 영역(DPA)에 배치되는 패시베이션층(163_1)의 제1 영역(163A), 비아층(164), 제1 절연층(510) 및 제2 절연층(520)을 관통하는 제1 전극 컨택홀(CTD_1)이 노출하는 소스 전극(SD2)과 접촉하여 전기적으로 연결될 수 있다. 제1 접촉 전극(710_1)은 제1 전극(210_1)과 직접 접촉하지 않을 수 있다.
제2 접촉 전극(720_1)은 표시 영역(DPA)에 배치되는 패시베이션층(163_1)의 제1 영역(163A), 비아층(164), 제1 절연층(510) 및 제2 절연층(520)을 관통하는 제2 전극 컨택홀(CTS_1)이 노출하는 제1 도전 패턴(CDP1)과 접촉하여 전기적으로 연결될 수 있다. 제2 접촉 전극(720_1)은 제2 전극(220_1)과 직접 접촉하지 않을 수 있다.
한편, 본 실시예에서 제1 층(200_1)은 제1 전극(210_1)과 제2 전극(220_1)은 발광 소자(ED)를 정렬하는 공정에서 이용하고, 제2 층(700_1)의 제1 접촉 전극(710_1) 및 제2 접촉 전극(720_2)과 접촉하는 공정을 생략할 수 있다. 본 실시예의 경우, 제2 층(700_1)과 제2 도전층(130) 사이를 연결시켜주는 추가적인 연결 패턴 없이, 표시 영역(DPA)에서도 제2 층(700_1)의 제1 및 제2 접촉 전극(710_1, 720_1)과 제2 도전층(130)을 직접 접촉하여 연결시킴으로써, 설계 공간에 확보되어 표시 장치(10)의 설계가 용이할 수 있다.
본 실시예에서, 표시 영역(DPA)에 배치된 제2 층(700_1)과 제2 도전층(130)을 연결하는 제1 및 제2 전극 컨택홀(CTD_1, CTS_1)을 형성하는 공정은 패드 영역(PDA)의 패드 개구(OP_PD)를 형성하는 공정과 동일하게 진행될 수 있다. 예를 들어, 제1 및 제2 절연층(510, 520)을 형성하는 공정 전에는 패시베이션층(163_1)이 제2 도전층(130)의 소스 전극(SD2)과 제1 도전 패턴(CDP1)을 덮여진 상태로 진행되고, 상기 제1 및 제2 절연층(510, 520)을 형성하는 공정에서 패시베이션층(163_1)을 과식각하여 도 33에 도시된 바와 같은 제1 및 제2 전극 컨택홀(CTD_1, CTS_1)을 형성할 수 있다.
도 34는 다른 실시예에 따른 표시 장치의 단면도이다.
도 34를 참조하면, 본 실시예에 따른 표시 장치(10)는 패시베이션층(163_1)이 비표시 영역(NDA)의 패드 영역(PDA)에도 배치되며, 제1 패드(PE1_1)가 제2 도전층(130)으로 형성되는 점이 도 21의 실시예와 차이점이다.
상기 제2 전압 라인(VL2)과 제1 도전층(110)의 제2 전압 라인(VL2)을 연결하는 제2 전극 컨택홀(CTS_1)을 형성하는 공정은 제2 전압 라인(VL2)을 덮도록 버퍼층(161)을 형성하고, 상기 버퍼층(161)에 의해 덮인 제2 전압 라인(VL2)과 중첩하되 버퍼층(161)을 노출하는 패턴화된 비아층(164)을 형성하는 단계를 포함할 수 있다. 이어, 패턴화된 비아층(164)을 이용하여 패시베이션층(163_1)을 패턴화하는 공정을 통해 제2 전압 라인(VL2)과 중첩된 버퍼층(161)을 노출할 수 있다. 이어, 제1 절연층(510)의 패턴화 공정에서 상기 비아층(164) 및 패시베이션층(163_1)에 의해 노출된 버퍼층(161)의 일부를 과식각할 수 있다. 이어, 제2 절연층(520)의 패턴화 공정에서 제1 절연층(510)의 패턴화 공정에서 잔류하는 버퍼층(161)을 과식각함으로써, 제2 절연층(520), 제1 절연층(510), 비아층(164), 패시베이션층(163_1) 및 버퍼층(161)을 관통하며 제1 도전층(110)의 제2 전압 라인(VL2)을 노출하는 제2 전극 컨택홀(CTS_1)을 형성할 수 있다.
이에 따라, 표시 영역(DPA)에서는 제2 층(700)과 제1 도전층(110)이 직접 접촉함으로써 전기적으로 연결될 수 있고, 패드 영역(PDA)에서는 제2 층(700)과 제2 도전층(130)이 직접 접촉함으로써 전기적으로 연결될 수 있다. 한편, 도 34에 도시된 제1 도전층(110)과 제2 층(700) 사이의 연결 관계는 예시적인 것일 수 있다. 다른 예로, 소스 전극(SD2)이 제1 도전층(110)으로 형성되고, 상기 소스 전극(SD2)과 다른 패턴과 제2 층(700)의 제1 접촉 전극(710)이 직접 연결될 수도 있다.
이상 첨부된 도면을 참조하여 본 발명의 실시예들을 설명하였지만, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자는 본 발명의 그 기술적 사상이나 필수적인 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다. 그러므로 이상에서 기술한 실시예들은 모든 면에서 예시적인 것이며 한정적이 아닌 것으로 이해해야만 한다.

Claims (20)

  1. 표시 영역 및 패드 영역을 포함하는 기판;
    상기 기판 상에 배치되며, 상기 표시 영역에 배치된 제1 신호 라인을 포함하는 제1 도전층;
    상기 제1 도전층 상에 배치된 버퍼층;
    상기 표시 영역에서 상기 제1 절연층 상에 배치되는 반도체층;
    상기 반도체층 상에 배치된 게이트 절연막;
    상기 게이트 절연막 상에 배치되는 제2 도전층으로서, 상기 표시 영역에서 상기 반도체층과 중첩하는 트랜지스터의 게이트 전극, 상기 표시 영역에서 상기 반도체층의 일 측에 중첩 배치되며 상기 버퍼층 및 상기 게이트 절연막을 관통하는 컨택홀을 통해 상기 제1 신호 라인과 연결되는 상기 트랜지스터의 제1 전극, 및 상기 표시 영역에서 상기 반도체층의 타 측에 중첩 배치된 상기 트랜지스터의 제2 전극을 포함하는 제2 도전층;
    상기 패드 영역에서 상기 기판 상에 배치되며, 패드 개구에 의해 노출되는 제1 패드;
    상기 제2 도전층 및 상기 제1 패드 상에 배치된 제1 절연층; 및
    상기 표시 영역에서 상기 제1 절연층 상에 배치된 발광 소자를 포함하되,
    상기 제1 패드는 상기 제1 도전층 또는 상기 제2 도전층으로 형성되는 표시 장치.
  2. 제1 항에 있어서,
    상기 제2 도전층 및 상기 제1 패드 상에 배치된 패시베이션층;
    상기 패시베이션층 상에 배치된 비아층; 및
    상기 표시 영역에서 비아층 상에 배치되며, 서로 이격된 제1 전극 및 제2 전극을 더 포함하되,
    상기 제1 절연층은 상기 제1 전극 및 상기 제2 전극 상에 배치되고,
    상기 발광 소자는 상기 제1 절연층 상에서 상기 제1 전극과 상기 제2 전극 사이에 배치되고,
    상기 패드 개구는 상기 제1 절연층에 의해 구성되는 표시 장치.
  3. 제2 항에 있어서,
    상기 제1 패드는 상기 제1 도전층으로 형성되고,
    상기 패드 개구는 상기 제1 절연층 및 상기 버퍼층에 의해 구성되며,
    상기 패드 개구를 구성하는 상기 제1 절연층과 상기 버퍼층의 측벽은 상호 정렬되는 표시 장치.
  4. 제3 항에 있어서,
    상기 패시베이션층 및 상기 비아층은 상기 패드 영역에는 배치되지 않는 표시 장치.
  5. 제3 항에 있어서,
    상기 비아층의 측벽과 상기 패시베이션층의 측벽은 상호 정렬되는 표시 장치.
  6. 제2 항에 있어서,
    상기 제1 패드는 상기 제2 도전층으로 형성되고,
    상기 패드 개구는 상기 제1 절연층 및 상기 패시베이션층에 의해 구성되며,
    상기 패드 개구를 구성하는 상기 제1 절연층과 상기 패시베이션층의 측벽은 상호 정렬되는 표시 장치.
  7. 제6 항에 있어서,
    상기 패시베이션층은 상기 표시 영역에 배치되며 상기 비아층과 중첩하는 제1 영역 및 상기 패드 영역에 배치되며 사이 비아층이 노출하는 제2 영역을 포함하는 표시 장치.
  8. 제2 항에 있어서,
    상기 트랜지스터의 제1 전극은 상기 패시베이션층 및 상기 비아층에 의해 커버되고,
    상기 트랜지스터의 제2 전극은 상기 패시베이션층 및 상기 비아층을 관통하는 제1 전극 컨택홀에 의해 노출되는 표시 장치.
  9. 제8 항에 있어서,
    상기 제1 전극은 상기 제1 전극 컨택홀을 통해 상기 트랜지스터의 제1 전극과 접촉하여 전기적으로 연결되는 표시 장치.
  10. 제9 항에 있어서,
    상기 발광 소자의 일 단부 및 상기 제1 절연층이 노출하는 상기 제1 전극과 접촉하는 제1 접촉 전극을 더 포함하는 표시 장치.
  11. 제8 항에 있어서,
    상기 발광 소자의 일 단부와 접촉하는 제1 접촉 전극을 더 포함하되,
    상기 제1 접촉 전극은 상기 제1 전극 컨택홀을 통해 상기 트랜지스터의 제1 전극과 접촉하여 전기적으로 연결되는 표시 장치.
  12. 제11 항에 있어서,
    상기 제1 패드는 상기 제2 도전층으로 형성되는 표시 장치.
  13. 제1 항에 있어서,
    상기 표시 영역에서 상기 발광 소자 상에 배치되며, 상기 발광 소자의 일 단부와 접촉하는 제1 접촉 전극;
    상기 표시 영역에서 상기 발광 소자 상에 배치되며, 상기 발광 소자의 타 단부와 접촉하는 제2 접촉 전극; 및
    상기 패드 영역에서 상기 제1 절연층 상에 배치되며 상기 패드 개구가 노출하는 상기 제1 패드와 접촉하는 패드 전극을 더 포함하는 표시 장치.
  14. 제13 항에 있어서,
    상기 제1 도전층은 상기 표시 영역에 배치된 제2 신호 라인을 더 포함하되,
    상기 제2 접촉 전극은 상기 제2 신호 라인과 전기적으로 연결되는 표시 장치.
  15. 제14 항에 있어서,
    상기 제2 도전층은 상기 표시 영역에서 상기 제2 신호 라인과 중첩 배치되며, 상기 버퍼층 및 상기 게이트 절연막을 관통하는 컨택홀을 통해 상기 제2 신호 라인과 연결되는 제1 도전 패턴을 더 포함하되,
    상기 제2 전극은 상기 제1 도전 패턴과 접촉하고,
    상기 제2 접촉 전극은 상기 제1 절연층이 노출하는 상기 제2 전극과 접촉하는 표시 장치.
  16. 제14 항에 있어서,
    상기 제2 접촉 전극은 상기 제1 절연층 및 상기 버퍼층이 노출하는 상기 제2 신호 라인과 접촉하는 표시 장치.
  17. 제13 항에 있어서,
    상기 제1 접촉 전극, 상기 제2 접촉 전극 및 상기 패드 전극은 동일한 층에 형성되는 표시 장치.
  18. 표시 영역 및 패드 영역을 포함하는 기판;
    상기 기판 상에 배치되며, 상기 표시 영역에 배치된 제1 신호 라인 및 상기 패드 영역에 배치된 제1 패드를 포함하는 제1 도전층;
    상기 제1 도전층 상에 배치된 버퍼층;
    상기 표시 영역에서 상기 제1 절연층 상에 배치되는 반도체층;
    상기 반도체층 상에 배치된 게이트 절연막;
    상기 게이트 절연막 상에 배치되는 제2 도전층으로서, 상기 표시 영역에서 상기 반도체층과 중첩하는 트랜지스터의 게이트 전극, 상기 표시 영역에서 상기 반도체층의 일 측에 중첩 배치되는 상기 트랜지스터의 제1 전극, 및 상기 표시 영역에서 상기 반도체층의 타 측에 중첩 배치되는 상기 트랜지스터의 제2 전극을 포함하는 제2 도전층;
    상기 제2 도전층 상에 배치된 제1 절연층;
    상기 표시 영역에서 상기 제1 절연층 상에 배치된 발광 소자;
    상기 표시 영역에 배치되며, 상기 트랜지스터와 제1 전극과 상기 발광 소자의 일 단부를 전기적으로 연결하는 제1 접촉 전극; 및
    상기 패드 영역에 배치되며, 상기 버퍼층 및 상기 제1 절연층을 관통하는 패드 개구를 통해 상기 제1 패드와 전기적으로 연결되는 패드 전극을 포함하되,
    상기 트랜지스터의 제2 전극은 상기 버퍼층 및 상기 게이트 절연막을 관통하는 컨택홀을 통해 상기 제1 신호 라인과 전기적으로 연결되는 표시 장치.
  19. 제18 항에 있어서,
    상기 제1 접촉 전극 및 상기 패드 전극은 동일한 층에 형성되는 표시 장치.
  20. 제18 항에 있어서,
    상기 패드 개구를 구성하는 상기 버퍼층과 상기 제1 절연층의 측벽은 상호 정렬되는 표시 장치.
PCT/KR2022/010527 2021-07-22 2022-07-19 표시 장치 WO2023003320A1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020210096260A KR20230016080A (ko) 2021-07-22 2021-07-22 표시 장치
KR10-2021-0096260 2021-07-22

Publications (1)

Publication Number Publication Date
WO2023003320A1 true WO2023003320A1 (ko) 2023-01-26

Family

ID=84976989

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/KR2022/010527 WO2023003320A1 (ko) 2021-07-22 2022-07-19 표시 장치

Country Status (4)

Country Link
US (1) US20230027391A1 (ko)
KR (1) KR20230016080A (ko)
CN (1) CN115701255A (ko)
WO (1) WO2023003320A1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN117055750A (zh) * 2022-05-11 2023-11-14 群创光电股份有限公司 触控电子装置

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20160008023A (ko) * 2014-07-11 2016-01-21 엘지디스플레이 주식회사 유기전계발광 표시장치 및 그 제조 방법
KR20170136689A (ko) * 2016-06-01 2017-12-12 삼성디스플레이 주식회사 표시 장치 및 이의 제조 방법
KR20210014233A (ko) * 2019-07-29 2021-02-09 삼성디스플레이 주식회사 표시 장치 및 표시 장치의 제조 방법
KR20210035357A (ko) * 2019-09-23 2021-04-01 삼성디스플레이 주식회사 표시 장치
KR20210065238A (ko) * 2019-11-26 2021-06-04 삼성디스플레이 주식회사 표시 장치

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20160008023A (ko) * 2014-07-11 2016-01-21 엘지디스플레이 주식회사 유기전계발광 표시장치 및 그 제조 방법
KR20170136689A (ko) * 2016-06-01 2017-12-12 삼성디스플레이 주식회사 표시 장치 및 이의 제조 방법
KR20210014233A (ko) * 2019-07-29 2021-02-09 삼성디스플레이 주식회사 표시 장치 및 표시 장치의 제조 방법
KR20210035357A (ko) * 2019-09-23 2021-04-01 삼성디스플레이 주식회사 표시 장치
KR20210065238A (ko) * 2019-11-26 2021-06-04 삼성디스플레이 주식회사 표시 장치

Also Published As

Publication number Publication date
US20230027391A1 (en) 2023-01-26
CN115701255A (zh) 2023-02-07
KR20230016080A (ko) 2023-02-01

Similar Documents

Publication Publication Date Title
WO2021149863A1 (ko) 표시 장치
WO2021162180A1 (ko) 표시 장치
WO2021125704A1 (ko) 표시 장치
WO2021242074A1 (ko) 표시 장치
WO2021049725A1 (ko) 발광 소자, 이의 제조 방법 및 이를 포함하는 표시 장치
WO2021066287A1 (ko) 표시 장치 및 이의 제조 방법
WO2022164168A1 (ko) 발광 소자, 발광 소자를 포함하는 발광 소자 유닛, 및 표시 장치
WO2022045698A1 (ko) 표시 장치
WO2023003320A1 (ko) 표시 장치
WO2021215585A1 (ko) 표시 장치
WO2021118182A1 (ko) 발광 소자 및 이를 포함하는 표시 장치
WO2021091062A1 (ko) 표시 장치
WO2021054551A1 (ko) 발광 소자 및 이를 포함하는 표시 장치
WO2021235689A1 (ko) 표시 장치
WO2022149813A1 (ko) 표시 장치
WO2022059986A1 (ko) 표시 장치
WO2021246572A1 (ko) 발광 소자, 이의 제조 방법 및 표시 장치
WO2022019547A1 (ko) 표시 장치
WO2022025395A1 (ko) 표시 장치
WO2021206217A1 (ko) 표시 장치 및 이의 제조 방법
WO2021101033A1 (ko) 발광 소자, 표시 장치 및 이의 제조 방법
WO2022182100A1 (ko) 표시 장치 및 이의 제조 방법
WO2022131794A1 (ko) 표시 장치
WO2022092880A1 (ko) 표시 장치
WO2022145855A1 (ko) 표시 장치

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 22846190

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE