WO2022025395A1 - 표시 장치 - Google Patents

표시 장치 Download PDF

Info

Publication number
WO2022025395A1
WO2022025395A1 PCT/KR2021/005604 KR2021005604W WO2022025395A1 WO 2022025395 A1 WO2022025395 A1 WO 2022025395A1 KR 2021005604 W KR2021005604 W KR 2021005604W WO 2022025395 A1 WO2022025395 A1 WO 2022025395A1
Authority
WO
WIPO (PCT)
Prior art keywords
layer
disposed
sub
light emitting
electrode
Prior art date
Application number
PCT/KR2021/005604
Other languages
English (en)
French (fr)
Inventor
김대현
송근규
조성찬
조현민
공태진
손옥수
태창일
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to EP21851305.9A priority Critical patent/EP4191677A1/en
Priority to CN202180059357.5A priority patent/CN116134617A/zh
Priority to US18/018,255 priority patent/US20230275197A1/en
Publication of WO2022025395A1 publication Critical patent/WO2022025395A1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/50Wavelength conversion elements
    • H01L33/505Wavelength conversion elements characterised by the shape, e.g. plate or foil
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/15Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission
    • H01L27/153Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission in a repetitive configuration, e.g. LED bars
    • H01L27/156Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission in a repetitive configuration, e.g. LED bars two-dimensional arrays
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/075Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00
    • H01L25/0753Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00 the devices being arranged next to each other
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76895Local interconnects; Local pads, as exemplified by patent document EP0896365
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/10Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices having separate containers
    • H01L25/105Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices having separate containers the devices being of a type provided for in group H01L27/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/16Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits
    • H01L25/167Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits comprising optoelectronic devices, e.g. LED, photodiodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/44Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the coatings, e.g. passivation layer or anti-reflective coating
    • H01L33/46Reflective coating, e.g. dielectric Bragg reflector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/50Wavelength conversion elements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/58Optical field-shaping elements
    • H01L33/60Reflective elements

Definitions

  • the present invention relates to a display device.
  • OLED organic light emitting display
  • LCD liquid crystal display
  • a device for displaying an image of a display device includes a display panel such as an organic light emitting display panel or a liquid crystal display panel.
  • the light emitting display panel may include a light emitting device.
  • a light emitting diode LED
  • OLED organic light emitting diode
  • An object of the present invention is to provide a bottom light emitting display device including an inorganic light emitting device.
  • a display device provides a first substrate including a plurality of sub-pixels, a plurality of color filter layers disposed on the first substrate, and a plurality of color filter layers disposed on the color filter layer to form the sub-pixels.
  • a color control structure comprising: a bank layer including a first bank disposed at a boundary; A light emitting device layer disposed between the structures, a reflective layer disposed on the color control structure, and a first electrode and a second electrode disposed on the color filter layer, at least a portion of which is disposed on the same plane, wherein the light emitting device layer
  • the silver includes a plurality of light emitting devices having both ends disposed on the first electrode and the second electrode.
  • the color filter layer includes a first color filter layer disposed on the first sub-pixel and a second color filter layer disposed on the second sub-pixel, wherein the light-emitting device layer includes a first light-emitting device layer disposed on the first sub-pixel; a second light emitting device layer disposed on the second sub-pixel, wherein the color control structure includes a first light-transmitting layer disposed on the first sub-pixel and a first wavelength conversion layer disposed on the second sub-pixel can do.
  • the light emitted from the first light emitting device layer is reflected from the reflective layer through the transmissive layer and is emitted to the lower surface of the first substrate through the first color filter layer, and the light emitted from the second light emitting device layer is It may be reflected from the reflective layer through the first wavelength conversion layer and emitted to the lower surface of the first substrate through the second color filter layer.
  • the light emitting device layer may emit light of a first color
  • the first sub-pixel may emit light of the first color
  • the second sub-pixel may emit light of a second color different from the first color.
  • the color filter layer further includes a third color filter layer disposed on a third sub-pixel
  • the light-emitting device layer further includes a third light-emitting device layer disposed on the third sub-pixel
  • the color control structure includes the first
  • the display device may further include a second wavelength conversion layer disposed on the third sub-pixel, wherein the third sub-pixel may emit light of the first color and a third color different from the second color.
  • the light blocking member may further include a light blocking member disposed to surround the first color filter layer and the second color filter layer and overlapping the first bank in a thickness direction.
  • a circuit layer disposed between the first substrate and the color filter layer and including at least one first transistor and a plurality of wirings, wherein the first electrode and the second electrode are respectively connected to the first transistor and the wiring; may be electrically connected.
  • the display device may further include a first planarization layer disposed between the color filter layer and the circuit layer, wherein the color filter layer may be disposed directly on the first planarization layer.
  • the first electrode is electrically connected to the first transistor through a first contact hole penetrating the light blocking member and the first planarization layer, and the second electrode passes through the light blocking member and the first planarization layer. It may be electrically connected to the wiring through a second contact hole.
  • the first transistor and the wirings of the circuit layer may be disposed to overlap the first bank in a thickness direction.
  • the first bank is disposed to surround the sub-pixels, the light-emitting devices of the light-emitting device layer are disposed in the sub-pixels, and the light-transmitting layer and the wavelength conversion layers are disposed in a region surrounded by the first bank. It may be disposed on the light emitting devices.
  • the bank layer further includes a plurality of second banks disposed on the color filter layer in a region surrounded by the first bank, wherein the first electrode and the second electrode are disposed on the second banks, respectively However, at least a portion may be directly disposed on the color filter layer.
  • It may further include a first insulating layer disposed on the color filter layer and the second banks, wherein the first bank is disposed directly on the first insulating layer.
  • the first insulating layer may be disposed to partially cover the first electrode and the second electrode of the light emitting device layer.
  • the reflective layer may also be disposed on the first banks.
  • the reflective layer may include a metallic material or a low refractive material.
  • an encapsulation layer disposed on the reflective layer wherein the encapsulation layer includes a first inorganic encapsulation layer, a second inorganic encapsulation layer disposed on the first inorganic encapsulation layer, and the first inorganic encapsulation layer and the second inorganic encapsulation layer It may include an organic encapsulation layer disposed between the encapsulation layers.
  • the light emitting device layer may further include a first contact electrode contacting one end of the light emitting device and the first electrode, and a second contact electrode contacting the other end of the light emitting device and the second electrode.
  • a display device provides a plurality of sub-pixels arranged in a first direction and a second direction, the plurality of sub-pixels being disposed at a boundary between the sub-pixels and extending in the first and second directions.
  • a light emitting device layer including a plurality of light emitting devices disposed on each of the first and second electrodes extending in the first direction and a plurality of light emitting devices having both ends disposed on the first electrode and the second electrode
  • the bank layer a color control structure including a light-transmitting layer disposed on the first sub-pixel and a first wavelength conversion layer disposed on the second sub-pixel among the surrounding regions, and a reflective layer disposed to cover the color control structure and the bank layer;
  • a light blocking member disposed to overlap the bank layer and surrounding the first color filter layer and the second color filter layer may be further included.
  • a width of the light blocking member may be smaller than a width of the bank layer, and the first color filter layer and the second color filter layer may partially overlap the bank layer.
  • Widths of the light transmitting layer and the first wavelength conversion layer measured in the second direction may be smaller than widths of the first color filter layer and the second color filter layer measured in the second direction, respectively.
  • a third color filter layer disposed on a third sub-pixel positioned in the second direction of the second sub-pixel may further include a second wavelength conversion layer disposed on the third sub-pixel.
  • the first color filter layer and the second color filter layer may extend in the first direction to cover the bank layer, and the light blocking member may have a shape extending in the first direction.
  • the display device includes a reflective layer disposed on the color control structure, and thus a bottom light emitting display device that emits light emitted from the light emitting device layer to the lower surface of the substrate on which the light emitting device layer is disposed can be implemented.
  • the process may be continuously performed on one substrate, thereby improving the manufacturing process efficiency of the display device.
  • FIG. 1 is a schematic plan view of a display device according to an exemplary embodiment.
  • FIG. 2 is a schematic cross-sectional view of the display device of FIG. 1 .
  • FIG 3 is a schematic plan view illustrating a color filter layer disposed in one pixel of a display device according to an exemplary embodiment.
  • FIG. 4 is a schematic plan view illustrating a light emitting device layer disposed in one pixel of a display device according to an exemplary embodiment.
  • FIG. 5 is a schematic plan view illustrating a color control structure disposed in one pixel of a display device according to an exemplary embodiment.
  • FIG. 6 is a cross-sectional view taken along lines Q1-Q1', Q2-Q2', and Q3-Q3' of FIG. 4 .
  • FIG. 7 is a cross-sectional view taken along line Q4-Q4' of FIG. 4 .
  • FIG. 8 and 9 are schematic cross-sectional views illustrating light emission from the first sub-pixel and the second sub-pixel of FIG. 7 .
  • FIG. 10 is a partial cross-sectional view of one sub-pixel according to another exemplary embodiment.
  • FIG. 11 is a schematic diagram of a light emitting device according to an embodiment.
  • 12 to 20 are cross-sectional views illustrating a manufacturing process of a display device according to an exemplary embodiment.
  • 21 is a cross-sectional view illustrating one pixel of a display device according to another exemplary embodiment.
  • FIG. 22 is a cross-sectional view illustrating one pixel of a display device according to another exemplary embodiment.
  • FIG. 23 is a cross-sectional view illustrating one pixel of a display device according to another exemplary embodiment.
  • 24 and 25 are cross-sectional views illustrating one pixel of a display device according to another exemplary embodiment.
  • 26 is a cross-sectional view illustrating one pixel of a display device according to another exemplary embodiment.
  • FIG. 27 is a schematic plan view illustrating a color filter layer disposed in one pixel of a display device according to another exemplary embodiment.
  • FIG. 28 is a schematic plan view illustrating color filter layers disposed in some sub-pixels of a display device according to another exemplary embodiment.
  • 29 is a schematic cross-sectional view illustrating some sub-pixels of the display device of FIG. 28 .
  • FIG. 30 is a schematic plan view illustrating a light emitting device layer of one sub-pixel of a display device according to another exemplary embodiment.
  • 31 is a schematic plan view illustrating a light emitting device layer of one sub-pixel of a display device according to another exemplary embodiment.
  • FIG. 32 is a cross-sectional view taken along the line QX-QX' of FIG. 31 .
  • FIG 33 is a schematic plan view illustrating a color filter layer disposed in one sub-pixel of a display device according to another exemplary embodiment.
  • FIG. 34 is a schematic plan view illustrating a light emitting device layer disposed in one sub-pixel of a display device according to another exemplary embodiment.
  • 35 is a cross-sectional view taken along the line QX1-QX1' of FIG. 34;
  • 36 is a schematic plan view illustrating a color filter layer disposed in one sub-pixel of a display device according to another exemplary embodiment.
  • Elements or layers are referred to as “on” of another element or layer, including cases in which another layer or other element is interposed immediately on or in the middle of another element.
  • those referred to as “Below”, “Left” and “Right” refer to cases where they are interposed immediately adjacent to other elements or interposed other layers or other materials in the middle.
  • Like reference numerals refer to like elements throughout.
  • FIG. 1 is a schematic plan view of a display device according to an exemplary embodiment.
  • the display device 10 displays a moving image or a still image.
  • the display device 10 may refer to any electronic device that provides a display screen.
  • a television that provides a display screen, a laptop computer, a monitor, a billboard, the Internet of Things, a mobile phone, a smart phone, a tablet PC (Personal Computer), an electronic watch, a smart watch, a watch phone, a head mounted display, a mobile communication terminal,
  • An electronic notebook, an electronic book, a portable multimedia player (PMP), a navigation system, a game console, a digital camera, a camcorder, etc. may be included in the display device 10 .
  • the display device 10 includes a display panel that provides a display screen.
  • the display panel include an inorganic light emitting diode display panel, an organic light emitting display panel, a quantum dot light emitting display panel, a plasma display panel, a field emission display panel, and the like.
  • an inorganic light emitting diode display panel is applied is exemplified as an example of the display panel, but the present invention is not limited thereto, and the same technical idea may be applied to other display panels if applicable.
  • the shape of the display device 10 may be variously modified.
  • the display device 10 may have a shape such as a long rectangle, a long rectangle, a square, a rectangle with rounded corners (vertices), other polygons, or a circle.
  • the shape of the display area DPA of the display device 10 may also be similar to the overall shape of the display device 10 . In FIG. 1 , the display device 10 and the display area DPA having a horizontal long rectangular shape are illustrated.
  • the display device 10 may include a display area DPA and a non-display area NDA.
  • the display area DPA is an area in which a screen can be displayed
  • the non-display area NDA is an area in which a screen is not displayed.
  • the display area DPA may be referred to as an active area
  • the non-display area NDA may also be referred to as a non-active area.
  • the display area DPA may generally occupy the center of the display device 10 .
  • the display area DPA may include a plurality of pixels PX.
  • the plurality of pixels PX may be arranged in a matrix direction.
  • the shape of each pixel PX may be a rectangular shape or a square shape in plan view, but is not limited thereto, and each side may have a rhombus shape inclined with respect to one direction.
  • Each pixel PX may be alternately arranged in a stripe type or a PENTILE TM type.
  • each of the pixels PX may include one or more light emitting devices 30 emitting light of a specific wavelength band to display a specific color.
  • a non-display area NDA may be disposed around the display area DPA.
  • the non-display area NDA may completely or partially surround the display area DPA.
  • the display area DPA may have a rectangular shape, and the non-display area NDA may be disposed adjacent to four sides of the display area DPA.
  • the non-display area NDA may constitute a bezel of the display device 10 .
  • Wires or circuit drivers included in the display device 10 may be disposed in each non-display area NDA, or external devices may be mounted thereon.
  • FIG. 2 is a schematic cross-sectional view of the display device of FIG. 1 .
  • each of the plurality of pixels PX may include a plurality of sub-pixels PXn, where n is an integer of 1 to 3 .
  • one pixel PX may include a first sub-pixel PX1 , a second sub-pixel PX2 , and a third sub-pixel PX3 .
  • the first sub-pixel PX1 emits light L1 of a first color
  • the second sub-pixel PX2 emits light L2 of a second color
  • the third sub-pixel PX3 emits light of a third color.
  • the colored light L3 may be emitted.
  • the first color may be blue
  • the second color may be green
  • the third color may be red.
  • each of the sub-pixels PXn may emit light of the same color.
  • the pixel PX includes three sub-pixels PXn in FIG. 2
  • the present invention is not limited thereto, and the pixel PX may include a larger number of sub-pixels PXn.
  • Each sub-pixel PXn of the display device 10 may include an emission area EMA and a non-emission area NEA.
  • the light emitting area EMA is an area in which the light emitting element layer EL is disposed to emit light in a specific wavelength band
  • the non-emission area is an area in which the light emitting device layer EL is not disposed and the light is not emitted because the light does not reach the light emitting area EMA. It may be a non-existent area.
  • the display device 10 includes a first substrate 11 and a color filter layer CFL, a light emitting element layer EL, color control structures TPL and WCL, and a reflective layer LRL disposed on the first substrate 11 .
  • the display device 10 may further include a circuit layer CCL disposed between the first substrate 11 and the color filter layer CFL and an encapsulation layer ENL disposed on the reflective layer LRL.
  • a circuit layer CCL, a color filter layer CFL, a light emitting device layer EL, color control structures TPL and WCL, and a reflective layer LRL may be sequentially disposed on the first substrate 11 .
  • a bank layer BNL may be disposed at a boundary between the plurality of sub-pixels PXn, and the light emitting device layer EL may be disposed for each sub-pixel PXn divided by the bank layer BNL.
  • the light emitting device layer EL is disposed between the color filter layer CFL and the color control structures TPL and WCL disposed on the first substrate 11 and includes a plurality of light emitting devices ( '30' in FIG. 4 ). Thus, it is possible to emit light in a specific wavelength band. The light may be reflected from the reflective layer LRL through the color control structures TPL and WCL to be incident on the color filter layer CFL.
  • light L is emitted in a direction opposite to the upper direction of the first substrate 11 on which the light emitting element layer EL is disposed, or in a lower direction of the first substrate 11 .
  • It may be a bottom emission type display device that emits light.
  • the light emitted from the light emitting device layer EL may travel upward of the first substrate 11 , but is reflected by the reflective layer LRL disposed on the color control structures TPL and WCL to the first substrate 11 .
  • the display device 10 may be a bottom light emitting display device including only one substrate including a plurality of layers sequentially disposed on the first substrate 11 .
  • the display device 10 can be manufactured by omitting the bonding process with other substrates and sequentially stacking layers using only one substrate, so that the manufacturing process can be improved.
  • 3 is a schematic plan view illustrating a color filter layer disposed in one pixel of a display device according to an exemplary embodiment.
  • 4 is a schematic plan view illustrating a light emitting device layer disposed in one pixel of a display device according to an exemplary embodiment.
  • 5 is a schematic plan view illustrating a color control structure disposed in one pixel of a display device according to an exemplary embodiment.
  • 6 is a cross-sectional view taken along lines Q1-Q1', Q2-Q2', and Q3-Q3' of FIG. 4 .
  • 7 is a cross-sectional view taken along line Q4-Q4' of FIG. 4 .
  • 3 to 5 are schematic diagrams of the color filter layer CFL, the light emitting device layer EL, and the color control structures TPL and WCL based on the bank layer BNL disposed across the boundary of the plurality of sub-pixels PXn.
  • the layout of the person is shown.
  • 3 illustrates the color filter layer CFL and the light blocking member BM
  • FIG. 4 illustrates the light emitting element layer EL
  • FIG. 5 illustrates color control structures TPL and WCL
  • 6 illustrates a cross-section crossing the first sub-pixel PX1
  • FIG. 7 illustrates a cross-section crossing the first to third sub-pixels PX1 , PX2 , and PX3 .
  • 6 and 7 also show the color filter layer CFL and the color control structures TPL and WCL in portions corresponding to the cut line of FIG. 4 .
  • the bank layer BNL or the first bank 45 is disposed across the boundary of each sub-pixel PXn.
  • the bank layer BNL is disposed to extend in the first direction DR1 and the second direction DR2 , surrounds the sub-pixels PXn, and may distinguish neighboring sub-pixels PXn.
  • Each sub-pixel PXn may include a non-emission area ('NEA' in FIG. 2 ) in addition to the emission area EMA. Also, each sub-pixel PXn may include a sub-area CBA disposed in the non-emission area NEA. The sub area CBA may be disposed on one side of the light emitting area EMA in the second direction DR2 . The sub area CBA may be disposed between the emission areas EMA of the sub pixels PXn adjacent in the second direction DR2 . A plurality of light emitting areas EMA and sub areas CBA may be arranged in the display area DPA of the display device 10 .
  • the plurality of light-emitting areas EMA and sub-areas CBA are each repeatedly arranged in a first direction DR1 , and the light-emitting area EMA and sub-area CBA are arranged in a second direction DR2 .
  • a distance between the sub-regions CBA in the first direction DR1 may be smaller than a distance between the sub-regions CBA in the first direction DR1 of the light emitting area EMA.
  • a first bank 45 is disposed between the sub-regions CBA and the light-emitting area EMA, and an interval therebetween may vary according to a width of the first bank 45 .
  • each sub pixel PXn may be disposed.
  • the electrodes 21 and 22 disposed in each sub-pixel PXn may be disposed to be separated from each other in the sub-region CBA.
  • the first substrate 11 may be an insulating substrate.
  • the first substrate 11 may be made of a transparent insulating material such as glass, quartz, or polymer resin.
  • the first substrate 11 may be a rigid substrate, but may also be a flexible substrate capable of bending, folding, rolling, or the like.
  • a circuit layer CCL is disposed on the first substrate 11 .
  • the circuit layer CCL may include a first conductive layer, a semiconductor layer, a second conductive layer, a third conductive layer, and a fourth conductive layer, and a plurality of insulating layers disposed therebetween.
  • the circuit layer CCL of the display device 10 may include a greater number of transistors in addition to the first transistor TR1 by including more wires, electrodes, and semiconductor layers.
  • the display device 10 may include two or three transistors by including one or more transistors in addition to the first transistor TR1 for each sub-pixel PXn.
  • the first conductive layer BML may be disposed on the first substrate 11 .
  • the first conductive layer BML is disposed to overlap the active layer ACT of the first transistor TR1 of the display device 10 .
  • the first conductive layer BML may include a light-blocking material to prevent light from being incident on the active layer ACT of the first transistor TR1 .
  • the first conductive layer BML may be formed of an opaque metal material that blocks light transmission.
  • the present invention is not limited thereto, and in some cases, the first conductive layer BML may be omitted.
  • the buffer layer 12 may be entirely disposed on the first conductive layer BML and the first substrate 11 .
  • the buffer layer 12 is formed on the first substrate 11 to protect the first transistors TR1 of the pixel PX from moisture penetrating through the first substrate 11 which is vulnerable to moisture permeation, and has a surface planarization function.
  • the buffer layer 12 may include a plurality of inorganic layers alternately stacked.
  • the buffer layer 12 is a double layer in which an inorganic layer including at least one of silicon oxide (SiO x ), silicon nitride (SiN x ), and silicon oxynitride (SiO x N y ) is stacked, or these are alternately stacked It can be formed in multiple layers.
  • each of the layers may be formed of one inorganic layer including the materials.
  • a semiconductor layer is disposed on the buffer layer 12 .
  • the semiconductor layer may include the active layer ACT of the first transistor TR1. These may be disposed to partially overlap with the gate electrode GE of the second conductive layer, which will be described later.
  • the semiconductor layer may include polycrystalline silicon, single crystal silicon, an oxide semiconductor, or the like.
  • each active layer ACT may include a plurality of conductive regions ACT_a and ACT_b and a channel region ACT_c therebetween.
  • the oxide semiconductor may be an oxide semiconductor containing indium (In).
  • the oxide semiconductor is indium-tin oxide (ITO), indium-zinc oxide (IZO), indium-gallium oxide (IGO), indium- Indium-Zinc-Tin Oxide (IZTO), Indium-Gallium-Zinc Oxide (IGZO), Indium-Gallium-Tin Oxide (IGTO), Indium -gallium-zinc-tin oxide (Indium-Gallium-Zinc-Tin Oxide, IGZTO), or the like.
  • the semiconductor layer may include polycrystalline silicon.
  • Polycrystalline silicon may be formed by crystallizing amorphous silicon.
  • the conductive regions of the active layer ACT may be doped regions each doped with impurities.
  • the first gate insulating layer 13 is disposed on the semiconductor layer and the buffer layer 12 .
  • the first gate insulating layer 13 may function as a gate insulating layer of each transistor.
  • the first gate insulating layer 13 is a double layer in which an inorganic layer including at least one of silicon oxide (SiO x ), silicon nitride (SiN x ), and silicon oxynitride (SiO x N y ) is stacked, or these are alternately stacked It can be formed in multiple layers. Alternatively, each of the layers may be formed of one inorganic layer including the materials.
  • the second conductive layer is disposed on the first gate insulating layer 13 .
  • the second conductive layer may include the gate electrode GE of the first transistor TR1 and the first capacitance electrode CSE1 of the storage capacitor.
  • the gate electrode GE may be disposed to overlap the channel region ACT_c of the active layer ACT in the thickness direction.
  • the first capacitor electrode CSE1 may be disposed to overlap with a second capacitor electrode CSE2 to be described later in the thickness direction.
  • the first capacitor electrode CSE1 may be integrated with the gate electrode GE.
  • the first capacitor electrode CSE1 may be disposed to overlap the second capacitor electrode CSE2 in a thickness direction, and a storage capacitor may be formed therebetween.
  • the second conductive layer may include any one of molybdenum (Mo), aluminum (Al), chromium (Cr), gold (Au), titanium (Ti), nickel (Ni), neodymium (Nd), and copper (Cu) or a combination thereof. It may be formed as a single layer or multiple layers made of an alloy. However, the present invention is not limited thereto.
  • the first protective layer 15 is disposed on the second conductive layer.
  • the first protective layer 15 may be disposed to cover the second conductive layer and perform a function of protecting it.
  • the first protective layer 15 is a double layer in which an inorganic layer including at least one of silicon oxide (SiO x ), silicon nitride (SiN x ), and silicon oxynitride (SiO x N y ) is stacked or these are alternately stacked It may be formed in multiple layers. Alternatively, each of the layers may be formed of one inorganic layer including the materials.
  • the third conductive layer is disposed on the first protective layer 15 .
  • the third conductive layer may include a first source/drain electrode SD1 and a second source/drain electrode SD2 of the first transistor TR1 , a data line DTL, and a second capacitor electrode CSE2 . have.
  • the source/drain electrodes SD1 and SD2 of the first transistor TR1 are connected to the doped region ( ) of the active layer ACT through a contact hole penetrating the first interlayer insulating layer 17 and the first gate insulating layer 13 . ACTa and ACTb) respectively. Also, the first source/drain electrode SD1 of the first transistor TR1 may be electrically connected to the first conductive layer BML through another contact hole.
  • the data line DTL may apply a data signal to another transistor (not shown) included in the display device 10 .
  • the data line DTL may be connected to source/drain electrodes of another transistor to transmit a signal applied from the data line DTL.
  • the second capacitor electrode CSE2 is disposed to overlap the first capacitor electrode CSE1 in the thickness direction.
  • the second capacitance electrode CSE2 may be integrated with the second source/drain electrode SD2 .
  • the third conductive layer may include any one of molybdenum (Mo), aluminum (Al), chromium (Cr), gold (Au), titanium (Ti), nickel (Ni), neodymium (Nd) and copper (Cu) or these It may be formed as a single layer or multiple layers made of an alloy. However, the present invention is not limited thereto.
  • the first interlayer insulating layer 17 is disposed on the third conductive layer.
  • the first interlayer insulating layer 17 may function as an insulating film between the third conductive layer and other layers disposed thereon.
  • the first interlayer insulating layer 17 may cover the third conductive layer and function to protect the third conductive layer.
  • the first interlayer insulating layer 17 is a double layer in which an inorganic layer including at least one of silicon oxide (SiO x ), silicon nitride (SiN x ), and silicon oxynitride (SiO x N y ) is stacked, or these are alternately stacked It can be formed in multiple layers. Alternatively, each of the layers may be formed of one inorganic layer including the materials.
  • a fourth conductive layer is disposed on the first interlayer insulating layer 17 .
  • the fourth conductive layer may include a first voltage line VL1 , a second voltage line VL2 , and a first conductive pattern CDP.
  • a high potential voltage (or a first power voltage) supplied to the first transistor TR1 is applied to the first voltage line VL1
  • a low potential voltage supplied to the second electrode 22 is applied to the second voltage line VL2 .
  • a potential voltage (or a second power supply voltage) may be applied.
  • an alignment signal necessary for aligning the light emitting device 30 may be applied to the second voltage line VL2 during the manufacturing process of the display device 10 .
  • the first conductive pattern CDP may be connected to the second capacitor electrode CSE2 through a contact hole formed in the first interlayer insulating layer 17 .
  • the second capacitor electrode CSE2 may be integrated with the second source/drain electrode SD2 of the first transistor TR1 , and the first conductive pattern CDP is the second source/drain electrode (SD2) may be electrically connected.
  • the first conductive pattern CDP also contacts the first electrode 21 to be described later, and the first transistor TR1 applies the first power voltage applied from the first voltage line VL1 to the first conductive pattern CDP. through the first electrode 21 .
  • the fourth conductive layer includes one second voltage line VL2 and one first voltage line VL1 in the drawings, the present invention is not limited thereto.
  • the fourth conductive layer may include a greater number of first voltage lines VL1 and second voltage lines VL2 .
  • the fourth conductive layer may include any one of molybdenum (Mo), aluminum (Al), chromium (Cr), gold (Au), titanium (Ti), nickel (Ni), neodymium (Nd), and copper (Cu) or these It may be formed as a single layer or multiple layers made of an alloy. However, the present invention is not limited thereto.
  • the first planarization layer 19 is disposed on the fourth conductive layer.
  • the first planarization layer 19 may include an organic insulating material, for example, an organic material such as polyimide (PI), and may perform a surface planarization function. However, in some embodiments, the first planarization layer 19 may be omitted.
  • a color filter layer CFL and a light blocking member BM are disposed on the first planarization layer 19 .
  • a color filter layer CFL may be disposed between the light emitting element layer EL from which light is emitted and the first substrate 11 from which light is emitted.
  • the color filter layer CFL may transmit only a portion of the light incident through the light emitting device layer EL, the color control structures TPL and WCL, and the reflective layer LRL to the lower surface of the first substrate 11 as will be described later. .
  • the light blocking member BM may overlap the bank layer BNL in the thickness direction and may be positioned in the non-emission area NEA.
  • the light blocking member BM may include an opening (not shown) exposing one surface of the first planarization layer 19 overlapping the emission area EMA, and may be formed in a grid shape in a plan view. However, the light blocking member BM may not be disposed between the emission area EMA and the sub area CBA of each sub-pixel PXn.
  • the light blocking member BM is disposed to overlap a portion of the bank layer BNL that spans the boundary of the sub-pixels PXn.
  • the light blocking member BM is not necessarily disposed to surround only the light emitting area EMA, and may be disposed at the boundary of the sub-pixel PXn in which the color filter layer CFL is disposed including the non-emission area NEA. have.
  • the light blocking member BM may be formed to have a width smaller than that of the first bank 45 of the bank layer BNL.
  • the present invention is not limited thereto, and the light blocking member BM may be formed to have substantially the same width as the first bank 45 .
  • the light blocking member BM may include an organic material.
  • the light blocking member BM may reduce color distortion due to reflection of external light by absorbing external light.
  • the light blocking member BM may serve to prevent light emitted from the light emitting device layer EL from penetrating into the adjacent sub-pixel PXn.
  • the light blocking member BM may absorb all visible light wavelengths.
  • the light blocking member BM may include a light absorbing material.
  • the light blocking member BM may be formed of a material used as a black matrix of the display device 10 .
  • the light blocking member BM may absorb light of a specific wavelength among visible light wavelengths and transmit light of another specific wavelength.
  • the light blocking member BM may include the same material as the one color filter layer CFL.
  • the light blocking member BM may be made of the same material as the first color filter layer CFL1 .
  • the light blocking member BM may be formed integrally with the first color filter layer.
  • the color filter layer CFL may be disposed on the first planarization layer 19 exposed through the opening of the light blocking member BM.
  • the color filter layer CFL is disposed on the first color filter layer CFL1 disposed on the first sub-pixel PX1 , the second color filter layer CFL2 disposed on the second sub-pixel PX2 and the third sub-pixel PX3
  • a third color filter layer CFL3 may be disposed.
  • Each color filter layer CFL may include a colorant such as a dye or a pigment that absorbs a wavelength other than the color wavelength displayed by each sub-pixel PXn.
  • the first color filter layer CFL1 may be a blue color filter layer
  • the second color filter layer CFL2 may be a green color filter
  • the third color filter layer CFL3 may be a red color filter layer.
  • Lights emitted from the light emitting element layer EL may be reflected from the reflective layer LRL and may be emitted to the lower surface of the first substrate 11 through the color filter layer CFL.
  • the drawing illustrates a case in which the neighboring color filter layers CFL are disposed to be spaced apart from each other with respect to the light blocking member BM, the neighboring color filter layers CFL may at least partially overlap on the light blocking member BM.
  • the area of the opening of the light blocking member BM may be different for each sub-pixel PXn.
  • the opening of the light blocking member BM may have a different area for each sub-pixel PXn, and the first bank 45 is disposed correspondingly to each of the sub-pixels ( PXn) may have different areas.
  • the third color filter layer CFL3 including a red color material is disposed in the third sub-pixel PX3 , and the areas of the third sub-pixel PX3 are the first and second sub-pixels PX1 and PX3 . PX2).
  • the second color filter layer CFL2 including a green color material may be disposed in the second sub-pixel PX2 , and the area of the second sub-pixel PX2 may be larger than that of the first sub-pixel PX1 .
  • the present invention is not limited thereto.
  • At least one of the plurality of sub-pixels PXn may have an area different from that of the other sub-pixels PXn, and the size relationship thereof may be different from the above-described case.
  • the display device 10 can prevent display quality degradation due to external light reflection of the display device 10 by designing the area of each sub-pixel PXn differently.
  • the color filter layer CFL may be disposed over the emission area EMA and the sub area CBA in each sub-pixel PXn. Although the drawing illustrates that the color filter layer CFL is disposed for each sub-pixel PXn to form an island-shaped pattern, the present invention is not limited thereto.
  • the color filter layer CFL may form a linear pattern over the entire display area DPA.
  • the light blocking member BM may have a smaller width than the first bank 45 of the bank layer BNL, and the color filter layer CFL may partially overlap the first bank 45 in the thickness direction.
  • a bank layer BNL and a light emitting element layer EL are disposed on the color filter layer CFL.
  • the bank layer BNL includes a first bank 45 disposed at a boundary between the sub-pixels PXn or between the emission area EMA and the sub-region CBA, and each sub-pixel PXn on the color filter layer CFL.
  • the light emitting device layer EL includes the first light emitting device layer EL1 disposed on the first sub-pixel PX1 , the second light emitting device layer EL2 disposed on the second sub-pixel PX2 and the third sub-pixel ( and a third light emitting device layer EL3 disposed on PX3 .
  • Each of the light emitting device layers EL may include a plurality of electrodes 21 and 22 , a light emitting device 30 , and a plurality of contact electrodes 26 and 27 .
  • the light emitting device layer EL may further include a plurality of insulating layers 51 , 52 , 53 , and 54 .
  • the second banks 40 of the bank layer BNL may be directly disposed on the color filter layer CFL.
  • the plurality of second banks 40 extend in the second direction DR2 within each sub-pixel PXn, but do not extend to other sub-pixels PXn adjacent to each other in the second direction DR2 and the emission area EMA ) can be placed in Also, the plurality of second banks 40 may be disposed to be spaced apart from each other in the first direction DR1 , and a region in which the light emitting device 30 is disposed may be formed therebetween.
  • the plurality of second banks 40 may be disposed for each sub-pixel PXn to form a linear pattern in the display area DPA of the display device 10 .
  • the two second banks 40 are shown in the drawing, the present invention is not limited thereto. A larger number of second banks 40 may be further disposed according to the number of electrodes 21 and 22 to be described later.
  • the second bank 40 may have a structure in which at least a portion protrudes from the upper surface of the color filter layer CFL.
  • the protruding portion of the second bank 40 may have an inclined side surface, and light emitted from the light emitting device 30 may travel toward the inclined side surface of the second bank 40 .
  • the electrodes 21 and 22 disposed on the second bank 40 may include a material having high reflectivity, and light emitted from the light emitting device 30 may be emitted from the electrode ( 21 , 22 ) disposed on the side surface of the second bank 40 .
  • 21 and 22 may be reflected to be incident on the color control structures TPL and WCL.
  • the second bank 40 may provide a region in which the light emitting device 30 is disposed and simultaneously perform the function of a reflective wall for reflecting the light emitted from the light emitting device 30 in an upward direction.
  • the side surface of the second bank 40 may be inclined in a linear shape, but is not limited thereto, and the second bank 40 may have a semi-circle or semi-elliptical shape with a curved outer surface.
  • the second banks 40 may include an organic insulating material such as polyimide (PI), but is not limited thereto.
  • the plurality of electrodes 21 and 22 are disposed on the second bank 40 and the color filter layer CFL.
  • the plurality of electrodes 21 and 22 may include a first electrode 21 and a second electrode 22 .
  • the first electrode 21 and the second electrode 22 may extend in the second direction DR2 and may be disposed to be spaced apart from each other in the first direction DR1 .
  • the first electrode 21 and the second electrode 22 may extend in the second direction DR2 from the sub-pixel PXn, respectively, and may be separated from the other electrodes 21 and 22 in the sub-region CBA. .
  • the first electrode 21 and the second electrode 22 may include another first electrode 21 disposed in the sub-pixel PXn adjacent in the second direction DR2 in the sub-region CBA; It may be separated from the second electrode 22 .
  • the present invention is not limited thereto, and some of the electrodes 21 and 22 are not separated for each sub-pixel PXn and are disposed to extend beyond the neighboring sub-pixel PXn in the second direction DR2 or the first electrode 21 ) or only one of the second electrodes 22 may be separated.
  • the first electrode 21 is electrically connected to the first transistor TR1 through the first contact hole CT1
  • the second electrode 22 is connected to the second voltage line VL2 through the second contact hole CT2 .
  • ) can be electrically connected to.
  • the first electrode 21 may have a first contact hole ( ) penetrating through the light blocking member BM and the first planarization layer 19 in a portion extending in the first direction DR1 of the first bank 45 . It may contact the first conductive pattern CDP through CT1).
  • the second electrode 22 also passes through the second contact hole CT2 penetrating the light blocking member BM and the first planarization layer 19 in the portion extending in the first direction DR1 of the first bank 45 . It may be in contact with the second voltage line VL2 .
  • the present invention is not limited thereto.
  • the first contact hole CT1 and the second contact hole CT2 may be disposed in the light emitting area EMA surrounding the first bank 45 so as not to overlap the first bank 45 .
  • the first contact hole CT1 and the second contact hole CT2 may pass through the color filter layer CFL and the first planarization layer 19 , respectively.
  • first electrode 21 and one second electrode 22 are disposed in each sub-pixel PXn, but the present invention is not limited thereto. In some embodiments, the number of the first electrodes 21 and the second electrodes 22 disposed in each sub-pixel PXn may be greater. In addition, the first electrode 21 and the second electrode 22 disposed in each sub-pixel PXn may not necessarily have a shape extending in one direction, and the first electrode 21 and the second electrode 22 . ) can be arranged in various structures. For example, the first electrode 21 and the second electrode 22 may have a partially curved or bent shape, and one electrode may be disposed to surround the other electrode.
  • the first electrode 21 and the second electrode 22 may be respectively disposed on the second banks 40 .
  • each of the first electrode 21 and the second electrode 22 may be formed to have a width greater than that of the second bank 40 .
  • the first electrode 21 and the second electrode 22 may be respectively disposed to cover the outer surface of the second bank 40 .
  • the first electrode 21 and the second electrode 22 are respectively disposed on the side surface of the second bank 40 , and the interval between the first electrode 21 and the second electrode 22 is the second bank 40 . may be narrower than the gap between them.
  • at least a partial region of the first electrode 21 and the second electrode 22 may be directly disposed on the color filter layer CFL, so that they may be disposed on the same plane.
  • each of the electrodes 21 and 22 may include a transparent conductive material.
  • each of the electrodes 21 and 22 may include a material such as indium tin oxide (ITO), indium zinc oxide (IZO), or indium tin-zinc oxide (ITZO), but is not limited thereto.
  • each of the electrodes 21 and 22 may include a highly reflective conductive material.
  • each of the electrodes 21 and 22 may include a metal having high reflectivity, such as silver (Ag), copper (Cu), or aluminum (Al). In this case, each of the electrodes 21 and 22 may reflect light emitted from the light emitting device 30 and traveling to the side surface of the second bank 40 in an upper direction of each sub-pixel PXn.
  • each of the electrodes 21 and 22 may have a structure in which a transparent conductive material and a metal layer having high reflectance are stacked in one or more layers, or may be formed as a single layer including them.
  • each of the electrodes 21 and 22 has a stacked structure such as ITO/silver (Ag)/ITO/, ITO/Ag/IZO, or ITO/Ag/ITZO/IZO, or aluminum (Al) , may be an alloy including nickel (Ni), lanthanum (La), and the like.
  • the plurality of electrodes 21 and 22 may be electrically connected to the light emitting devices 30 , and a predetermined voltage may be applied so that the light emitting devices 30 emit light.
  • the plurality of electrodes 21 and 22 are electrically connected to the light emitting device 30 through contact electrodes 26 and 27 to be described later, and transmit an electrical signal applied to the electrodes 21 and 22 to the contact electrodes. It can be transmitted to the light emitting device 30 through (26, 27).
  • one of the first electrode 21 and the second electrode 22 is electrically connected to an anode electrode of the light emitting device 30 , and the other is a cathode of the light emitting device 30 .
  • Cathode may be electrically connected to the electrode.
  • the present invention is not limited thereto and vice versa.
  • each of the electrodes 21 and 22 may be utilized to form an electric field in the sub-pixel PXn to align the light emitting device 30 .
  • the light emitting device 30 may be disposed between the first electrode 21 and the second electrode 22 by an electric field formed on the first electrode 21 and the second electrode 22 .
  • the first insulating layer 51 is disposed on the color filter layer CFL.
  • the first insulating layer 51 is disposed to cover the second banks 40 and the first electrode 21 and the second electrode 22 , and a portion of the upper surface of the first electrode 21 and the second electrode 22 . may be disposed to be exposed.
  • the first insulating layer 51 is substantially entirely formed on the color filter layer CFL, and may include an opening partially exposing the first electrode 21 and the second electrode 22 .
  • a step may be formed between the first electrode 21 and the second electrode 22 so that a portion of the upper surface of the first insulating layer 51 is recessed.
  • a step difference may be formed therebetween.
  • the first insulating layer 51 may protect the first electrode 21 and the second electrode 22 and at the same time insulate them from each other. Also, it is possible to prevent the light emitting device 30 disposed on the first insulating layer 51 from being damaged by direct contact with other members.
  • the first bank 45 may be disposed on the first insulating layer 51 .
  • the first bank 45 may be disposed in a grid pattern on the entire surface of the display area DPA, including portions extending in the first direction DR1 and the second direction DR2 in plan view.
  • the first bank 45 is disposed to overlap the light blocking member BM in the thickness direction, and may have a greater width than the light blocking member BM.
  • the light blocking member BM is disposed between the color filter layers CFL to distinguish them, while the first bank 45 is disposed across the boundary of each sub-pixel PXn to distinguish the neighboring sub-pixels PXn. have.
  • the first bank 45 may be disposed to surround the emission area EMA and the sub area CBA disposed in each sub-pixel PXn to distinguish them.
  • the first electrode 21 and the second electrode 22 may extend in the second direction DR2 and may be disposed to cross a portion extending in the first direction DR1 of the first bank 45 .
  • a portion of the first bank 45 extending in the second direction DR2 may have a greater width than a portion disposed between the light emitting areas EMA. Accordingly, the interval between the sub-regions CBA may be smaller than the interval between the light-emitting areas EMA.
  • the first bank 45 may be formed to have a greater height than the second bank 40 .
  • the first bank 45 may perform a function of preventing ink from overflowing into the adjacent sub-pixels PXn in the inkjet printing process of the manufacturing process of the display device 10 .
  • the first bank 45 may separate the different light emitting devices 30 for each of the different sub-pixels PXn so that inks in which the inks are dispersed do not mix with each other.
  • the first bank 45 may prevent the material of the color control structures TPL and WCL from overflowing into other sub-pixels PXn.
  • the first bank 45 may include polyimide (PI) like the second bank 40 , but is not limited thereto.
  • the light emitting device 30 may be disposed on the first insulating layer 51 .
  • the plurality of light emitting devices 30 may be disposed to be spaced apart from each other along the second direction DR2 in which the respective electrodes 21 and 22 extend, and may be aligned substantially parallel to each other.
  • the light emitting device 30 may have a shape extending in one direction, and the direction in which each of the electrodes 21 and 22 extends and the direction in which the light emitting device 30 extends may be substantially perpendicular.
  • the present invention is not limited thereto, and the light emitting device 30 may be disposed at an angle instead of perpendicular to the direction in which the respective electrodes 21 and 22 extend.
  • the light emitting device 30 may include a light emitting layer ( '36' in FIG. 11 ) to emit light in a specific wavelength band.
  • the light emitting device 30 may emit light of different wavelength bands according to the material constituting the light emitting layer 36 .
  • each sub-pixel A different color may be displayed for each pixel PXn.
  • each light emitting element layer EL of the display device 10 includes light emitting elements 30 emitting light L1 of a first color, and each sub-pixel PXn has a different color. light can be displayed.
  • each of the sub-pixels PXn may include different types of light emitting devices 30 .
  • Both ends of the light emitting device 30 may be disposed on the electrodes 21 and 22 between the second banks 40 .
  • the light emitting device 30 may be disposed such that one end is placed on the first electrode 21 and the other end is placed on the second electrode 22 .
  • the extended length of the light emitting element 30 is longer than the interval between the first electrode 21 and the second electrode 22, and both ends of the light emitting element 30 are respectively formed with the first electrode 21 and the second electrode ( 22) can be disposed on.
  • a plurality of layers may be disposed in a direction perpendicular to the top surface of the first substrate 11 .
  • the light emitting device 30 of the display device 10 is disposed so that one extended direction is parallel to the first substrate 11 , and a plurality of semiconductor layers included in the light emitting device 30 are disposed on the upper surface of the first substrate 11 . may be sequentially disposed along a direction parallel to the However, the present invention is not limited thereto. In some cases, when the light emitting device 30 has a different structure, the plurality of layers may be disposed in a direction perpendicular to the first substrate 11 .
  • Both ends of the light emitting device 30 may contact the contact electrodes 26 and 27 , respectively. Since the insulating layer 38 is not formed on the one end surface of the light emitting device 30 and a portion of the semiconductor layer is exposed, the exposed semiconductor layer may contact the contact electrodes 26 and 27 . However, the present invention is not limited thereto. In some cases, in the light emitting device 30 , at least a partial region of the insulating layer 38 may be removed, and the insulating layer 38 may be removed to partially expose both end surfaces of the semiconductor layers. The exposed side surface of the semiconductor layer may be in direct contact with the contact electrodes 26 and 27 .
  • the second insulating layer 52 may be partially disposed on the light emitting device 30 .
  • the second insulating layer 52 is disposed to partially cover the outer surface of the light emitting device 30 so as not to cover one end and the other end of the light emitting device 30 .
  • Contact electrodes 26 and 27 to be described later may contact both ends of the light emitting device 30 not covered by the second insulating layer 52 .
  • a portion of the second insulating layer 52 disposed on the light emitting device 30 is disposed to extend in the second direction DR2 on the first insulating layer 51 in a plan view, so that it is linear or linear in each sub-pixel PXn. An island-like pattern can be formed.
  • the second insulating layer 52 may protect the light emitting device 30 and fix the light emitting device 30 in the manufacturing process of the display device 10 .
  • a plurality of contact electrodes 26 and 27 and a third insulating layer 53 may be disposed on the second insulating layer 52 .
  • the plurality of contact electrodes 26 and 27 may have a shape extending in one direction.
  • the first contact electrode 26 and the second contact electrode 27 of the contact electrodes 26 and 27 may be disposed on a portion of the first electrode 21 and the second electrode 22 , respectively.
  • the first contact electrode 26 is disposed on the first electrode 21
  • the second contact electrode 27 is disposed on the second electrode 22
  • Each of 27 may have a shape extending in the second direction DR2 .
  • the first contact electrode 26 and the second contact electrode 27 may be spaced apart from each other in the first direction DR1 , and they form a linear pattern in the emission area EMA of each sub-pixel PXn. can do.
  • the width of the first contact electrode 26 and the second contact electrode 27 measured in one direction is the width measured in the one direction of the first electrode 21 and the second electrode 22, respectively. may be equal to or less than
  • the first contact electrode 26 and the second contact electrode 27 are in contact with one end and the other end of the light emitting device 30 , respectively, and a portion of upper surfaces of the first electrode 21 and the second electrode 22 . may be disposed to cover the
  • the plurality of contact electrodes 26 and 27 may contact the light emitting device 30 and the electrodes 21 and 22, respectively.
  • the light emitting device 30 has a semiconductor layer exposed on both end surfaces in the extending direction, and the first contact electrode 26 and the second contact electrode 27 have a light emitting device 30 on the exposed end surface of the semiconductor layer. can be contacted with One end of the light emitting element 30 is electrically connected to the first electrode 21 through the first contact electrode 26 , and the other end is electrically connected to the second electrode 22 through the second contact electrode 27 . can be connected to
  • first contact electrode 26 and one second contact electrode 27 are disposed in one sub-pixel PXn, the present invention is not limited thereto.
  • the number of first and second contact electrodes 26 and 27 may vary according to the number of first and second electrodes 21 and 22 disposed in each sub-pixel PXn.
  • the third insulating layer 53 is disposed on the first contact electrode 26 .
  • the third insulating layer 53 may electrically insulate the first contact electrode 26 and the second contact electrode 27 from each other.
  • the third insulating layer 53 is disposed to cover the first contact electrode 26 , but is not disposed on the other end of the light emitting device 30 so that the light emitting device 30 can contact the second contact electrode 27 . it may not be
  • the third insulating layer 53 may partially contact the first contact electrode 26 and the second insulating layer 52 on the upper surface of the second insulating layer 52 .
  • a side surface of the third insulating layer 53 in a direction in which the second electrode 22 is disposed may be aligned with one side surface of the second insulating layer 52 .
  • the third insulating layer 53 may be disposed on the non-emission region, for example, on the first insulating layer 51 disposed on the first planarization layer 19 .
  • the present invention is not limited thereto.
  • the second contact electrode 27 is disposed on the second electrode 22 , the second insulating layer 52 , and the third insulating layer 53 .
  • the second contact electrode 27 may contact the other end of the light emitting device 30 and the exposed upper surface of the second electrode 22 .
  • the other end of the light emitting device 30 may be electrically connected to the second electrode 22 through the second contact electrode 27 .
  • the second contact electrode 27 may partially contact the second insulating layer 52 , the third insulating layer 53 , the second electrode 22 , and the light emitting device 30 .
  • the first contact electrode 26 and the second contact electrode 27 may be in non-contact with each other by the second insulating layer 52 and the third insulating layer 53 .
  • the present invention is not limited thereto, and in some cases, the third insulating layer 53 may be omitted.
  • the contact electrodes 26 and 27 may include a conductive material.
  • it may include ITO, IZO, ITZO, aluminum (Al), and the like.
  • the contact electrodes 26 and 27 may include a transparent conductive material, and light emitted from the light emitting device 30 may pass through the contact electrodes 26 and 27 to travel toward the electrodes 21 and 22 .
  • the present invention is not limited thereto.
  • the fourth insulating layer 54 may be entirely disposed on the first substrate 11 .
  • the fourth insulating layer 54 may serve to protect the members of the light emitting device layer EL from the external environment. Also, the fourth insulating layer 54 may be disposed on the first bank 45 .
  • first insulating layer 51 , the second insulating layer 52 , the third insulating layer 53 , and the fourth insulating layer 54 may include an inorganic insulating material or an organic insulating material.
  • the first insulating layer 51 , the second insulating layer 52 , the third insulating layer 53 , and the fourth insulating layer 54 are silicon oxide (SiO x ), silicon nitride (SiN x ). ), silicon oxynitride (SiO x N y ), aluminum oxide (AlO y ), and an inorganic insulating material such as aluminum nitride (AlN x ).
  • Resin, silsesquioxane resin, polymethyl methacrylate, polycarbonate, polymethyl methacrylate- may include a polycarbonate synthetic resin.
  • the present invention is not limited thereto.
  • Color control structures TPL and WCL are disposed on the light emitting device layer EL.
  • the color control structures TPL and WCL may be disposed in a region surrounded by the first bank 45 of the bank layer BNL.
  • the color control structures TPL and WCL may be disposed in each sub-pixel PXn, but may be disposed in the emission area EMA of the area surrounded by the first bank 45 and not disposed in the sub-area CBA.
  • the sub-region CBA is a region in which the light emitting devices 30 of the light emitting device layer EL are not disposed, and substantially no light is emitted.
  • the color control structures TPL and WCL may be disposed in a region surrounded by the first bank 45 in the region in which the light emitting device 30 is disposed among the light emitting device layer EL.
  • a height of the color control structures TPL and WCL may be greater than a height of the first bank 45 .
  • the color control structures TPL and WCL may be formed through an inkjet printing process or a photoresist process during a manufacturing process of the display device 10 .
  • the color control structures TPL and WCL may be formed through drying or exposure and developing processes after a material constituting them is sprayed or applied in a region surrounded by the first bank 45 .
  • the material constituting the color control structures TPL and WCL may include an organic material and have viscosity, and even if the organic material is sprayed or applied to a position higher than that of the first bank 45 , the first bank 45 . It may not overflow to other sub-pixels PXn beyond . Accordingly, the height of the color control structures TPL and WCL may be higher than that of the first bank 45 .
  • the present invention is not limited thereto.
  • the color control structures TPL and WCL are a light-transmitting layer TPL disposed on the first sub-pixel PX1 .
  • a first wavelength conversion layer WCL1 disposed on the second sub-pixel PX2 and a second wavelength conversion layer WCL2 disposed on the third sub-pixel PX3 .
  • the light transmitting layer TPL may include a first base resin BRS1 and a scatterer SCP disposed in the first base resin BRS1 .
  • the light transmitting layer TPL transmits the light L1 of the first color incident from the light emitting element layer EL while maintaining the wavelength.
  • the scatterers SCP of the light transmission layer TPL may serve to control an emission path of light emitted through the light transmission layer TPL.
  • the light transmitting layer TPL may not include a wavelength conversion material.
  • the first wavelength conversion layer WCL1 may include a second base resin BRS2 and a first wavelength conversion material WCP1 disposed in the second base resin BRS2 .
  • the second wavelength conversion layer WCL2 may include a third base resin BRS3 and a second wavelength conversion material WCP2 disposed in the third base resin BRS3 .
  • the first wavelength conversion layer WCL1 and the second wavelength conversion layer WCL2 convert the wavelength of the light L1 of the first color incident from the light emitting device layer EL and transmit it.
  • the scatterers SCP of the first wavelength conversion layer WCL1 and the second wavelength conversion layer WCL2 may increase wavelength conversion efficiency.
  • the scatterers (SCP) may be metal oxide particles or organic particles.
  • the metal oxide titanium oxide (TiO 2 ), zirconium oxide (ZrO 2 ), aluminum oxide (Al 2 O 3 ), indium oxide (In 2 O 3 ), zinc oxide (ZnO) or tin oxide (SnO 2 ), etc. This may be exemplified, and an acrylic resin or a urethane-based resin may be exemplified as the organic particle material.
  • the first to third base resins BRS1 , BRS2 , and BRS3 may include a light-transmitting organic material.
  • the first to third base resins BRS1, BRS2, and BRS3 may include an epoxy-based resin, an acrylic resin, a cardo-based resin, or an imide-based resin.
  • the first to third base resins BRS1, BRS2, and BRS3 may all be made of the same material, but are not limited thereto.
  • the first wavelength conversion material WCP1 converts the light L1 of the first color into the light L2 of the second color
  • the second wavelength conversion material WCP2 converts the light L1 of the first color into a third It may be a material that converts the colored light L3.
  • the first wavelength conversion material WCP1 and the second wavelength conversion material WCP2 may be quantum dots, quantum bars, phosphors, or the like.
  • the quantum dots may include group IV nanocrystals, group II-VI compound nanocrystals, group III-V compound nanocrystals, group IV-VI nanocrystals, or a combination thereof.
  • the color control structures TPL and WCL may be directly disposed on the light emitting device layer EL.
  • the base resins BRS1, BRS2, and BRS3 of the color control structures TPL and WCL are It may be directly disposed on the fourth insulating layer 54 of the light emitting device layer EL.
  • the light transmitting layer TPL, the first wavelength conversion layer WCL1 and the second wavelength conversion layer WCL2 of the color control structures TPL and WCL are light-emitting regions surrounded by the first bank 45 . It is disposed to correspond to the EMA, and a width measured in the first direction DR1 may be smaller than a width measured in the first direction DR1 of each color filter layer CFL.
  • the color filter layer CFL is disposed in a region surrounded by the light blocking member BM, and the light blocking member BM has a width smaller than that of the first bank 45 so that the color filter layer CFL is partially connected to the first bank 45 . It can overlap in the thickness direction.
  • the color control structures TPL and WCL may have a width smaller than that of the color filter layer CFL.
  • the base resins BRS1 , BRS2 , and BRS3 are the light emitting devices 30 of the light emitting device layer EL that are disposed to protrude from the upper surface of the color filter layer CFL in the region surrounded by the first bank 45 .
  • the second banks 40 and the electrodes 21 and 22 and the contact electrodes 26 and 27 may be disposed to surround them.
  • the scatterers SCP and the wavelength conversion materials WCP1 and WCP2 of the color control structures TPL and WCL may be disposed in each of the base resins BRS1, BRS2, and BRS3, and the periphery of the light emitting element layer EL can be located in
  • each light emitting device layer EL may be light L1 of the same first color.
  • Lights emitted from both ends of the light emitting device 30 may be reflected from the electrodes 21 and 22 disposed on the second bank 40 to travel toward the color control structures TPL and WCL disposed thereon.
  • the light L1 emitted from the first light emitting device layer EL1 disposed on the first sub-pixel PX1 is incident on the light-transmitting layer TPL, and the second light emitting device layer disposed on the second sub-pixel PX2 .
  • the light L1 emitted from the EL2 is incident on the first wavelength conversion layer WCL1, and the light L1 emitted from the third light emitting device layer EL3 disposed in the third sub-pixel PX3 is 2 is incident on the wavelength conversion layer WCL2.
  • Light incident on the light transmitting layer TPL is transmitted as light L1 of the same first color without wavelength conversion, and light incident on the first wavelength conversion layer WCL1 is converted into light L2 of a second color.
  • Light incident on the second wavelength conversion layer WCL2 may be converted into light L3 of a third color.
  • each sub-pixel PXn includes the light emitting device layers EL emitting light of the same color, light of different colors may be displayed according to the arrangement of the color control structures TPL and WCL disposed thereon. have.
  • a capping layer CPL is disposed on the color control structures TPL and WCL.
  • the capping layer CPL may be disposed to cover the color control structures TPL and WCL and the first bank 45 of the bank layer BNL.
  • the capping layer CPL may prevent impurities such as moisture or air from penetrating from the outside to damage or contaminate the color control structures TPL and WCL.
  • the capping layer CPL may prevent the material of the color control structures TPL and WCL from being diffused into other components.
  • the capping layer CPL may be formed of an inorganic material.
  • the capping layer CPL may include silicon nitride, aluminum nitride, zirconium nitride, titanium nitride, hafnium nitride, tantalum nitride, silicon oxide, aluminum oxide, titanium oxide, tin oxide, and silicon oxynitride. .
  • the capping layer CPL may be omitted.
  • the reflective layer LRL is disposed on the capping layer CPL.
  • the reflective layer LRL may be disposed to cover the color control structures TPL and WCL and the first bank 45 over the entire display area DPA.
  • the reflective layer LRL disposed in the emission area EMA of each sub-pixel PXn may reflect light emitted from the light emitting device layer EL and passing through the color control structures TPL and WCL.
  • the reflective layer LRL may include a material having high reflectivity.
  • the reflective layer LRL may include a material such as silver (Ag), copper (Cu), aluminum (Al), nickel (Ni), lanthanum (La), or an alloy thereof, but is limited thereto. it is not going to be
  • the display device 10 includes a reflective layer LRL disposed on the light emitting device layer EL and emits light toward a lower surface of the first substrate 11 on which the light emitting device layer EL is disposed. It may be a bottom emission type display device.
  • FIG. 8 and 9 are schematic cross-sectional views illustrating light emission from the first sub-pixel and the second sub-pixel of FIG. 7 .
  • FIG. 8 illustrates that the light L1 of the first color is emitted from the first sub-pixel PX1 to the lower surface of the first substrate 11
  • FIG. 9 shows the second color light L1 from the second sub-pixel PX2 of light L2 is emitted to the lower surface of the first substrate 11 .
  • the light emitting device 30 of the first light emitting device layer EL1 emits light L1 of a first color, and the light is disposed on the first light emitting device layer EL1 . may be incident to the light transmitting layer TPL.
  • the first base resin BRS1 of the light transmitting layer TPL is made of a transparent material, and a portion of the light passes through the first base resin BRS1 to the capping layer CPL and the reflective layer LRL disposed thereon. can be hired In addition, at least a portion of the light may be incident on the scattering body SCP disposed in the first base resin BRS1 and may be incident on the capping layer CPL and the reflective layer LRL after the light is scattered.
  • Lights incident to the capping layer CPL may pass through the capping layer CPL made of a transparent material, be reflected by the reflective layer LRL, and then be incident back to the transmissive layer TPL.
  • Lights incident to the light-transmitting layer TPL pass through the light emitting element layer EL and are incident on the first color filter layer CFL1 , and the first color filter layer CFL1 receives light other than the light L1 of the first color. penetration can be blocked.
  • Lights emitted from the first light emitting device layer EL1 toward the transmissive layer TPL pass through the transmissive layer TPL, the reflective layer LRL, and the first color filter layer CFL1, and then the light L1 of the first color 1 may be emitted to the lower surface of the substrate 11 .
  • the light L1 of the first color may be displayed on the lower surface of the first substrate 11 .
  • the light reflected from the reflective layer LRL is transmitted between the electrodes 21 and 22 and the first bank 45 in a region where the electrodes 21 and 22 are not disposed in the light emitting region EMA shown in FIG. , or a region between the electrodes 21 and 22 in which the light emitting devices 30 are not disposed may be emitted in a downward direction.
  • the light emitting device 30 of the second light emitting device layer EL2 emits light L1 of a first color, and the light is a first wavelength conversion layer WCL1 disposed on the second light emitting device layer EL2.
  • the second base resin BRS2 of the first wavelength conversion layer WCL1 is made of a transparent material, and some of the light passes through the second base resin BRS2, and a capping layer CPL and a reflective layer disposed thereon LRL) can be entered. However, at least a portion of the light is incident on the scatterer SCP and the first wavelength conversion material WCP1 disposed in the second base resin BRS2, and the light is scattered and wavelength-converted to light of the second color.
  • the capping layer CPL and the reflective layer LRL may be incident to the capping layer CPL and the reflective layer LRL as L2.
  • Light incident to the capping layer CPL may pass through the capping layer CPL made of a transparent material, be reflected by the reflective layer LRL, and then be incident back to the first wavelength conversion layer WCL1 .
  • At least a portion of the light incident on the first wavelength conversion layer WCL1 is incident back to the scatterer SCP and the first wavelength conversion material WCP1 so that the wavelength is converted into light L2 of the second color, and the light emitting device It is incident on the second color filter layer CFL2 through the layer EL.
  • the second color filter layer CFL2 may block transmission of light other than the light L2 of the second color, and the light L1 of the first color incident to the second color filter layer CFL2 is not transmitted and Lights L2 of two colors may be transmitted.
  • Lights emitted from the second light emitting element layer EL2 toward the first wavelength conversion layer WCL1 pass through the first wavelength conversion layer WCL1, the reflective layer LRL, and the second color filter layer CFL2 of the second color.
  • the light L2 may be emitted from the lower surface of the first substrate 11 . That is, in the second sub-pixel PX2 , the light L2 of the second color may be displayed on the lower surface of the first substrate 11 .
  • the light L1 of the first color emitted from the third light emitting element layer EL3 is the second wavelength conversion layer WCL2 , the reflective layer LRL, and the third color filter layer CFL3 . It may be emitted from the lower surface of the first substrate 11 as light L3 of the third color passing through. That is, in the third sub-pixel PX3 , the light L3 of the third color may be displayed on the lower surface of the first substrate 11 .
  • the color control structures TPL and WCL are disposed on the light emitting device layer EL from which light is emitted, and the light reflected from the reflective layer LRL is transmitted to the light emitting device layer EL. may be emitted to the lower surface of the first substrate 11 through the color filter layer CFL disposed under the
  • the display device 10 includes a light emitting element layer EL and a reflective layer LRL disposed on the color control structures TPL and WCL, and emits light toward a lower surface of the first substrate 11 . It may be a device.
  • the color filter layer CFL, the light emitting device layer EL, and the color control structures TPL and WCL are formed in a predetermined area including the first bank 45 in the thickness direction. may be sequentially stacked, and a different color may be displayed for each sub-pixel PXn including only one substrate, for example, the first substrate 11 .
  • the electrodes 21 and 22 of the light emitting device layer EL, the source/drain electrodes of the circuit layer CCL, and the plurality of wirings may also include a material having high reflectivity. Light emitted from the light emitting device layer EL may pass through the color control structures TPL and WCL to be reflected by the reflective layer LRL, and may be recycled while being reflected several times by the electrodes and wirings.
  • the reflective layer LRL is disposed to cover both the color control structures TPL and WCL and the first bank 45 , and the electrodes and wirings are disposed only in a portion of each sub-pixel PXn, the reflective layer LRL
  • the amount of light reflected from the light may be greater than the amount of light reflected by the electrodes and wirings, and most of the light emitted from the light emitting element layer EL of each sub-pixel PXn is emitted to the lower surface of the first substrate 11 .
  • the ratio of light reflected by the circuit layer CCL may be minimized by adjusting the arrangement of the wirings of the light emitting element layer EL and the circuit layer CCL disposed thereunder.
  • the first transistor TR1 and the plurality of wirings VL1 and VL2 of the circuit layer CCL may not overlap the light emitting area EMA and may be disposed only in the non-emission area NEA.
  • the encapsulation layer ENL is disposed on the reflective layer LRL.
  • the encapsulation layer ENL may include at least one thin film encapsulation layer to protect the members disposed on the first substrate 11 from external air.
  • the encapsulation layer ENL may be formed of a single encapsulation layer including an inorganic material, but is not limited thereto.
  • the inorganic material may include silicon nitride, silicon oxide, or silicon oxynitride.
  • FIG. 10 is a partial cross-sectional view of a display device according to another exemplary embodiment.
  • the third insulating layer 53 may be omitted.
  • a part of the second contact electrode 27 may be directly disposed on the second insulating layer 52 , and the first contact electrode 26 and the second contact electrode 27 are connected to each other on the second insulating layer 52 . can be spaced apart.
  • the second insulating layer 52 may include an organic insulating material to fix the light emitting device 30 .
  • the first contact electrode 26 and the second contact electrode 27 may be simultaneously formed through a patterning process.
  • the embodiment of FIG. 10 is the same as the embodiment of FIG. 7 except that the third insulating layer 53 is omitted.
  • overlapping descriptions will be omitted.
  • FIG. 11 is a schematic diagram of a light emitting device according to an embodiment.
  • the light emitting device 30 may be a light emitting diode (Light Emitting diode), and specifically, the light emitting device 30 has a size of a micro-meter to a nano-meter unit, and is an inorganic material. It may be a light emitting diode. Alternatively, the light emitting device 30 may have a size of nanometers to micrometers.
  • the inorganic light emitting diode may be aligned between the two electrodes in which polarity is formed when an electric field is formed in a specific direction between the two electrodes facing each other. The light emitting device 30 may be aligned between the electrodes by an electric field formed on the two electrodes.
  • the light emitting device 30 may have a shape extending in one direction.
  • the light emitting device 30 may have a shape such as a rod, a wire, or a tube.
  • the light emitting device 30 may have a cylindrical shape or a rod shape.
  • the shape of the light emitting device 30 is not limited thereto, and has a shape of a polygonal prism such as a cube, a cuboid, or a hexagonal prism, or a light emitting device such as having a shape extending in one direction and having an outer surface partially inclined ( 30) may have various forms.
  • a plurality of semiconductors included in the light emitting device 30 to be described later may have a structure in which they are sequentially disposed or stacked along the one direction.
  • the light emitting device 30 may include a semiconductor layer doped with an arbitrary conductivity type (eg, p-type or n-type) impurity.
  • the semiconductor layer may emit an electric signal applied from an external power source to emit light in a specific wavelength band.
  • the light emitting device 30 may include a first semiconductor layer 31 , a second semiconductor layer 32 , a light emitting layer 36 , an electrode layer 37 , and an insulating layer 38 .
  • the first semiconductor layer 31 may be an n-type semiconductor.
  • the first semiconductor layer 31 may be AlxGayIn1-x-yN (0 ⁇ x ⁇ 1, 0 ⁇ y ⁇ 1, 0 ⁇ x+y ⁇ It may include a semiconductor material having the chemical formula of 1).
  • it may be any one or more of AlGaInN, GaN, AlGaN, InGaN, AlN, and InN doped with n-type.
  • the first semiconductor layer 31 may be doped with an n-type dopant, for example, the n-type dopant may be Si, Ge, Sn, or the like.
  • the first semiconductor layer 31 may be n-GaN doped with n-type Si.
  • the length of the first semiconductor layer 31 may be in a range of 1.5 ⁇ m to 5 ⁇ m, but is not limited thereto.
  • the second semiconductor layer 32 is disposed on the light emitting layer 36 to be described later.
  • the second semiconductor layer 32 may be a p-type semiconductor.
  • the second semiconductor layer 32 may be AlxGayIn1-x-yN (0 ⁇ It may include a semiconductor material having a chemical formula of x ⁇ 1,0 ⁇ y ⁇ 1, 0 ⁇ x+y ⁇ 1).
  • it may be any one or more of AlGaInN, GaN, AlGaN, InGaN, AlN, and InN doped with p-type.
  • the second semiconductor layer 32 may be doped with a p-type dopant.
  • the p-type dopant may be Mg, Zn, Ca, Se, Ba, or the like.
  • the second semiconductor layer 32 may be p-GaN doped with p-type Mg.
  • the length of the second semiconductor layer 32 may be in the range of 0.05 ⁇ m to 0.10 ⁇ m, but is not limited thereto.
  • the drawing shows that the first semiconductor layer 31 and the second semiconductor layer 32 are configured as one layer, the present invention is not limited thereto. According to some embodiments, depending on the material of the light emitting layer 36, the first semiconductor layer 31 and the second semiconductor layer 32 have a larger number of layers, such as a clad layer or a TSBR (Tensile strain barrier reducing). It may further include a layer.
  • the light emitting layer 36 is disposed between the first semiconductor layer 31 and the second semiconductor layer 32 .
  • the light emitting layer 36 may include a material having a single or multiple quantum well structure.
  • the light emitting layer 36 may have a structure in which a plurality of quantum layers and a well layer are alternately stacked.
  • the emission layer 36 when the emission layer 36 emits light in a blue wavelength band, it may include a material such as AlGaN or AlGaInN.
  • the emission layer 36 has a multi-quantum well structure in which quantum layers and well layers are alternately stacked
  • the quantum layer may include a material such as AlGaN or AlGaInN
  • the well layer may include a material such as GaN or AlInN.
  • the light emitting layer 36 includes AlGaInN as a quantum layer and AlInN as a well layer. As described above, the light emitting layer 36 has a central wavelength band in the range of 450 nm to 495 nm. can emit
  • the present invention is not limited thereto, and the light emitting layer 36 may have a structure in which a type of semiconductor material having a large band gap energy and a semiconductor material having a small band gap energy are alternately stacked with each other, and the wavelength band of the emitted light It may include other group 3 to group 5 semiconductor materials according to the present invention.
  • the light emitted by the light emitting layer 36 is not limited to the light of the blue wavelength band, and in some cases, the light of the red and green wavelength bands may be emitted.
  • the length of the light emitting layer 36 may have a range of 0.05 ⁇ m to 0.10 ⁇ m, but is not limited thereto.
  • light emitted from the light emitting layer 36 may be emitted not only from the longitudinal outer surface of the light emitting device 30 , but also from both sides.
  • the light emitted from the light emitting layer 36 is not limited in directionality in one direction.
  • the electrode layer 37 may be an ohmic contact electrode. However, the present invention is not limited thereto, and may be a Schottky contact electrode.
  • the light emitting device 30 may include at least one electrode layer 37 . 11 illustrates that the light emitting device 30 includes one electrode layer 37, but is not limited thereto. In some cases, the light emitting device 30 may include a larger number of electrode layers 37 or may be omitted. The description of the light emitting device 30, which will be described later, may be equally applied even if the number of electrode layers 37 is different or includes other structures.
  • the electrode layer 37 may reduce resistance between the light emitting device 30 and the electrode or contact electrode when the light emitting device 30 is electrically connected to an electrode or a contact electrode in the display device 10 according to an exemplary embodiment.
  • the electrode layer 37 may include a conductive metal.
  • the electrode layer 37 may include aluminum (Al), titanium (Ti), indium (In), gold (Au), silver (Ag), indium tin oxide (ITO), indium zinc oxide (IZO), and ITZO ( Indium Tin-Zinc Oxide) may include at least one.
  • the electrode layer 37 may include a semiconductor material doped with an n-type or p-type dopant. However, the present invention is not limited thereto.
  • the insulating film 38 is disposed to surround outer surfaces of the plurality of semiconductor layers and electrode layers described above.
  • the insulating layer 38 may be disposed to surround at least the outer surface of the light emitting layer 36 , and may extend in one direction in which the light emitting device 30 extends.
  • the insulating layer 38 may function to protect the members.
  • the insulating layer 38 may be formed to surround side surfaces of the members, and both ends of the light emitting device 30 in the longitudinal direction may be exposed.
  • the insulating layer 38 extends in the longitudinal direction of the light emitting device 30 and is formed to cover from the first semiconductor layer 31 to the side surface of the electrode layer 37 , but is not limited thereto.
  • the insulating layer 38 may cover only the outer surface of a portion of the semiconductor layer including the emission layer 36 , or may cover a portion of the side surface of the electrode layer 37 so that the side surface of each electrode layer 37 is partially exposed.
  • the insulating layer 38 may be formed to have a rounded upper surface in cross-section in a region adjacent to at least one end of the light emitting device 30 .
  • the thickness of the insulating layer 38 may have a range of 10 nm to 1.0 ⁇ m, but is not limited thereto. Preferably, the thickness of the insulating layer 38 may be about 40 nm.
  • the insulating layer 38 is formed of materials having insulating properties, for example, silicon oxide (SiO x ), silicon nitride (SiN x ), silicon oxynitride (SiO x N y ), aluminum nitride (AlN x ), aluminum oxide ( Aluminum oxide, AlO x ) and the like may be included. Accordingly, it is possible to prevent an electrical short circuit that may occur when the light emitting layer 36 is in direct contact with an electrode through which an electrical signal is transmitted to the light emitting device 30 . Since the insulating film 38 protects the outer surface of the light emitting device 30 including the light emitting layer 36 , a decrease in luminous efficiency can be prevented.
  • the outer surface of the insulating film 38 may be surface-treated.
  • the light emitting device 30 may be sprayed onto the electrode in a state of being dispersed in a predetermined ink to be aligned.
  • the surface of the insulating film 38 may be treated with hydrophobicity or hydrophilicity.
  • the light emitting device 30 may have a length h of 1 ⁇ m to 10 ⁇ m or 2 ⁇ m to 6 ⁇ m, and preferably 3 ⁇ m to 5 ⁇ m.
  • the diameter of the light emitting device 30 may be in the range of 30 nm to 700 nm, and the aspect ratio of the light emitting device 30 may be in the range of 1.2 to 100.
  • the present invention is not limited thereto, and the plurality of light emitting devices 30 included in the display device 10 may have different diameters depending on a difference in composition of the light emitting layer 36 .
  • the diameter of the light emitting device 30 may have a range of about 500 nm.
  • FIGS. 12 to 20 are cross-sectional views illustrating a manufacturing process of a display device according to an exemplary embodiment.
  • the manufacturing process of the display device 10 described with reference to FIGS. 12 to 20 will be described in detail with respect to the formation order and method of each layer, and the structure and arrangement of each layer are the same as described above, and thus detailed descriptions will be omitted. do it with
  • a first substrate 11 is prepared, and a circuit layer CCL disposed on the first substrate 11 is formed.
  • the circuit layer CCL may be formed by stacking a semiconductor layer, a plurality of conductive layers, and a plurality of insulating layers.
  • 12 illustrates only the first and second capacitance electrodes CSE1 and CSE2, voltage lines VL1 and VL2, and the data line DTL, which form the storage capacitor, but is not limited thereto, and at least the first transistor ( TR1).
  • a first planarization layer 19 is formed on the circuit layer CCL.
  • the first planarization layer 19 may compensate for a step difference caused by the circuit layer CCL disposed thereunder.
  • the color filter layer CFL and the light blocking member BM are formed on the first planarization layer 19 .
  • the light blocking member BM may be formed across the boundary of each sub-pixel PXn defined on the first substrate 11 .
  • the light blocking member BM may be disposed to surround the sub-pixels PXn to form a grid pattern, and may include an opening to partially expose the first planarization layer 19 .
  • a color filter layer CFL may be disposed in each of the openings of the light blocking member BM.
  • the color filter layer CFL may be disposed on the first color filter layer CFL1 , the second color filter layer CFL2 , and the third color filter layer CFL3 to correspond to each sub-pixel PXn.
  • the color filter layer CFL may be formed by applying a photosensitive organic material including a color material of a specific color, and exposing and developing the photosensitive organic material.
  • the first color filter layer CFL1 includes a photosensitive organic material including a blue color material
  • the second color filter layer CFL2 includes a photosensitive organic material including a green color material
  • the third color filter layer CFL3 includes a red color material. It may be formed by applying a photosensitive organic material including a color material, and exposing and developing the same.
  • the present invention is not limited thereto.
  • Descriptions of the first bank 45 and the second bank 40 are the same as described above.
  • the second bank 40 is disposed directly on the color filter layer CFL, and the first bank 45 is disposed to overlap the light blocking member BM in the thickness direction.
  • an opening exposing a portion of the upper surfaces of the electrodes 21 and 22 is formed to form the first insulating layer 51 .
  • the present invention is not limited thereto, and an opening may be formed in the first insulating material layer 51 ′ before the light emitting device 30 is disposed, and in this case, the step of substantially forming the first insulating material layer 51 ′ is omitted. and forming the first insulating layer 51 including openings on the electrodes 21 and 22 may be performed.
  • the first electrode 21 and the second electrode 22 of the light emitting element layer EL are respectively disposed to cover the second bank 40 .
  • the first contact hole CT1 and the second contact hole CT2 passing through the light blocking member BM and the first planarization layer 19 before the first electrode 21 and the second electrode 22 are formed. is formed, and the first electrode 21 and the second electrode 22 may be electrically connected to the first transistor TR1 and the second voltage line VL2 .
  • the first insulating material layer 51 ′ is completely disposed on the color filter layer CFL.
  • the first insulating material layer 51 ′ may be partially patterned in a subsequent process to form the first insulating layer 51 including openings exposing top surfaces of the electrodes 21 and 22 .
  • a first insulating material layer 51 ′ is formed and a first bank 45 disposed thereon is formed.
  • the first bank 45 is formed to be higher than the second bank 40 to distinguish the sub-pixels PXn.
  • the light emitting devices 30 are disposed on the first insulating material layer 51 ′. Both ends of the light emitting device 30 may be disposed on the first electrode 21 and the second electrode 22 on the first insulating material layer 51 ′.
  • the light emitting device 30 may be prepared in a dispersed state in the ink S and may be sprayed onto each sub-pixel PXn through a printing process using an inkjet printing apparatus.
  • the ink S ejected through the inkjet printing apparatus may be seated in an area surrounded by the first bank 45 .
  • the first bank 45 may prevent the ink S from overflowing into other neighboring sub-pixels PXn.
  • an electric signal is applied to each of the electrodes 21 and 22 to arrange the plurality of light emitting devices 30 on the first insulating material layer 51 ′.
  • an electric field E may be generated on the electrodes 21 and 22 .
  • the light emitting device 30 dispersed in the ink S may receive a dielectrophoretic force by the electric field E, and the light emitting device 30 receiving the dielectrophoretic force changes the orientation direction and position of the first It may be seated on the insulating material layer 51 ′.
  • the second insulating layer 52 when the light emitting devices 30 are disposed, the second insulating layer 52 , the contact electrodes 26 and 27 , the third insulating layer 53 , and the fourth insulating layer are disposed thereon. (54) is laminated to form a light emitting element layer (EL).
  • EL light emitting element layer
  • color control structures TPL and WCL are formed on the light emitting device layer EL in a region surrounded by the first banks 45 .
  • the light-transmitting layer TPL is formed on the first light-emitting element layer EL1 of the first sub-pixel PX1
  • the first wavelength conversion layer WCL1 is formed on the second light-emitting element layer EL2 of the second sub-pixel PX2 .
  • a second wavelength conversion layer WCL2 is formed on the third light emitting device layer EL3 of the third sub-pixel PX3 .
  • the process of forming the color control structures TPL and WCL is not particularly limited.
  • the color control structures TPL and WCL may be formed through an inkjet printing process or a photoresist process.
  • the base including the scatterers SCP or the wavelength conversion materials WCP1 and WCP2 in the area surrounded by the first bank 45 .
  • the color control structures TPL and WCL may be formed by drying them.
  • the first bank 45 can prevent the base resins BRS1 , BRS2 , and BRS3 from overflowing into other neighboring sub-pixels PXn, and a different color control structure TPL for each sub-pixel PXn; WCL) can be formed.
  • the scatterers SCP or the wavelength conversion materials WCP1 and WCP2 are dispersed in a region surrounded by the first bank 45 .
  • the color control structures TPL and WCL may be formed by exposing and developing the base resins.
  • the base resins BRS1 , BRS2 , and BRS3 including different scatterers SCP or wavelength conversion materials WCP1 and WCP2 are respectively applied to different areas among the areas surrounded by the first bank 45 .
  • different color control structures TPL and WCL may be formed for each sub-pixel PXn.
  • a capping layer CPL and a reflective layer LRL disposed on the color control structures TPL and WCL are formed, and an encapsulation layer ENL covering them is formed.
  • the display device 10 including the color filter layer CFL, the light emitting element layer EL, and the color control structures TPL and WCL may be manufactured.
  • the display device 10 sequentially stacks a circuit layer (CCL), a color filter layer (CFL), a light emitting device layer (EL), color control structures (TPL, WCL), and a reflective layer (LRL) on one substrate to obtain another substrate. Since the bonding process is omitted, the manufacturing process efficiency may be improved.
  • 21 is a cross-sectional view illustrating one pixel of a display device according to another exemplary embodiment.
  • the first planarization layer 19 may be omitted and the color filter layer CFL_1 may be directly disposed on the circuit layer CCL.
  • the first planarization layer 19 may include an organic material to compensate for a step difference caused by the circuit layer CCL disposed thereunder. Similar to the first planarization layer 19 , the color filter layer CFL_1 and the light blocking member BM_1 also include an organic material, and a step difference caused by the circuit layer CCL disposed thereunder may be compensated.
  • This embodiment is different from the embodiment of FIG. 7 in that the first planarization layer 19 is omitted.
  • duplicate descriptions will be omitted and descriptions will be made focusing on differences.
  • the light blocking member BM_1 is directly disposed on the first interlayer insulating layer 17 .
  • the light blocking member BM_1 is disposed to surround each sub-pixel PXn on the first interlayer insulating layer 17 , and a portion extending in the first direction DR1 of the light blocking member BM_1 is disposed under the first interlayer insulating layer 17 . 4 It may be arranged to partially cover the conductive layer.
  • the color filter layer CFL_1 may also be disposed directly on the first interlayer insulating layer 17 and may be disposed to cover the first and second voltage lines VL1 and VL2 of the fourth conductive layer.
  • the color filter layer CFL_1 and the light blocking member BM_1 are formed during the manufacturing process of the display device 10 and then the upper surface thereof is planarized. A further process may be performed.
  • the first planarization layer 19 may be omitted and the color filter layer CFL_1 and the light blocking member BM_1 may have a greater thickness. Accordingly, the manufacturing process of the display device 10 may be reduced by one step.
  • FIG. 22 is a cross-sectional view illustrating one pixel of a display device according to another exemplary embodiment.
  • the second banks 40 of the bank layer BNL are omitted, and each of the electrodes 21 and 22 of the light emitting element layer EL_2 is formed as a color filter layer. (CFL) can be placed directly on it.
  • CFL color filter layer
  • the second bank 40 has a protruding shape with respect to the upper surface of the color filter layer CFL, and may function as a reflective wall that reflects the light emitted from the light emitting device 30 in an upward direction.
  • the color control structures TPL and WCL are directly disposed on the light emitting device layer EL_2, the base resins BRS1, BRS2, and BRS3, the scatterers SCP, and the wavelength conversion materials WCP1 and WCP2 are used in the light emitting device. (30) may be disposed around.
  • the base resins BRS1, BRS2, and BRS3 included in the color control structures TPL and WCL and A scatterer (SCP) may have the same effect.
  • the second bank 40 may be omitted, and the electrodes 21 and 22 of the light emitting element layer EL_2 may be entirely disposed on the color filter layer CFL. Lower surfaces of the electrodes 21 and 22 may contact the color filter layer CFL of each sub-pixel PXn. In addition, the electrodes 21 and 22 directly disposed on the color filter layer CFL may reflect light directed upward of the first substrate 11 by being reflected by the circuit layer CCL. As the second bank 40 is omitted, light reflected by the circuit layer CCL may be reflected by the reflective layer LRL or the electrodes 21 and 22 and emitted toward the lower surface of the first substrate 11 . have.
  • FIG. 23 is a cross-sectional view illustrating one pixel of a display device according to another exemplary embodiment.
  • the encapsulation layer ENL_3 may include a plurality of layers.
  • the encapsulation layer ENL_3 may include a first inorganic encapsulation layer ENL1 , a second inorganic encapsulation layer ENL2 , and an organic encapsulation layer ENL3 disposed therebetween.
  • the encapsulation layer ENL_3 may include a first inorganic encapsulation layer ENL1 , a second inorganic encapsulation layer ENL2 , and an organic encapsulation layer ENL3 disposed therebetween.
  • Each of the first inorganic encapsulation layer ENL1 and the second inorganic encapsulation layer ENL2 may include silicon nitride, silicon oxide, or silicon oxynitride.
  • the organic encapsulation layer (ENL3) is an acrylic resin (polyacrylates resin), epoxy resin (epoxy resin), phenolic resin (phenolic resin), polyamides resin (polyamides resin), polyimide resin (polyimides rein), unsaturated polyester It may include an organic insulating material such as unsaturated polyesters resin, polyphenyleneethers resin, polyphenylenesulfides resin, or benzocyclobutene resin (BCB resin).
  • the first inorganic encapsulation layer ENL1 may be disposed to be curved along a step formed by the color control structures TPL and WCL and the reflective layer LRL disposed thereunder.
  • the organic encapsulation layer ENL3 may have a flat top surface irrespective of the step difference of the first inorganic encapsulation layer ENL1 disposed thereunder, and the second inorganic encapsulation layer ENL2 disposed in the uppermost layer may also have a flat surface.
  • the encapsulation layer ENL_3 may include a plurality of inorganic and organic encapsulation layers so as to have a flat top surface. This embodiment is different from FIG. 7 in that the encapsulation layer ENL_3 is formed of a plurality of layers.
  • the material of the reflective layer LRL may be different and may perform a function of capping the color control structures TPL and WCL.
  • 24 and 25 are cross-sectional views illustrating one pixel of a display device according to another exemplary embodiment.
  • the capping layer CPL may be omitted and the reflective layer LRL_4 may be directly disposed on the color control structures TPL and WCL.
  • the color control structures (TPL, WCL) are formed by an inkjet printing process or a photoresist process including the base resins (BRS1, BRS2, BRS3), the color control structures (TPL, WCL) protect them from the outside air and maintain their shape
  • a capping layer CPL may be disposed.
  • the capping layer CPL may be omitted.
  • the reflective layer LRL_4 may be directly disposed on the color control structures TPL and WCL, or may directly contact the base resins BRS1 , BRS2 , and BRS3 .
  • the reflective layer LRL_5 may be a low refractive layer including a low refractive index material having a small refractive index or a total reflection layer.
  • the reflective layer LRL_5 does not necessarily include a metal material having a high reflectance, a plurality of insulating layers having different refractive indices may be repeatedly stacked to reflect incident light.
  • the color control structures TPL and WCL may be protected from external air by including an insulating material, and light emitted from the light emitting device layer EL may be reflected.
  • 26 is a cross-sectional view illustrating one pixel of a display device according to another exemplary embodiment.
  • the display device 10 may further include a second planarization layer 19B disposed between the color filter layer CFL and the light emitting device layer EL.
  • the planarization layer 19_6 further includes a second planarization layer 19B disposed on the color filter layer CFL in addition to the first planarization layer 19A disposed between the circuit layer CCL and the color filter layer CFL. can do.
  • the second planarization layer 19B may be directly disposed on the color filter layer CFL to compensate for a step difference between the light blocking member BM and the color filter layer CFL disposed for each sub-pixel PXn.
  • the second bank 40 of the bank layer BNL, the electrodes 21 and 22 of the light emitting device layer EL, and the first insulating layer 51 may be disposed on the second planarization layer 19B.
  • This embodiment is different from the embodiment of FIG. 7 in that it further includes a second planarization layer 19B.
  • 27 is a schematic plan view illustrating a color filter layer disposed in one pixel of a display device according to another exemplary embodiment. 27 illustrates a schematic arrangement of the color filter layer CFL_7 and the light blocking member BM_7 based on the bank layer BNL.
  • the color filter layer CFL_7 may extend in the second direction DR2 to extend beyond the neighboring sub-pixel PXn.
  • the plurality of sub-pixels PXn disposed in the display area DPA may be arranged in the first direction DR1 and the second direction DR2 .
  • the sub-pixels PXn arranged in the second direction DR2 may emit light of the same color, and a color filter layer CFL_7 including the same color material may be disposed.
  • the color filter layers CFL_7 extend in the second direction DR2 to extend beyond the boundary of the sub-pixel PXn, and the light blocking members BM_7 also extend in the second direction DR2 .
  • the color filter layer CFL_7 and the light blocking member BM_7 may form a linear or stripe pattern over the entire display area DPA.
  • the first color filter layer CFL1_7 may be disposed on the first sub-pixel PX1 and may be disposed over other sub-pixels PXn neighboring in the second direction DR2 .
  • the second color filter layer CFL2_7 and the third color filter layer CFL3_7 are also adjacent to each other in the second sub-pixel PX2 and the third sub-pixel PX3 in the second direction DR2 , respectively. It may be disposed across the sub-pixels PXn.
  • This embodiment is different from the embodiment of FIG. 3 in that the color filter layers CFL_7 form a linear pattern.
  • the conductive layers of the circuit layer CCL are separated from the light emitting area EMA. It may be necessary to secure the area of the non-arranged region, that is, the aperture ratio at a certain level. According to some embodiments, the display device 10 may be disposed to overlap the non-emission area NEA or the bank layer BNL such that the conductive layers of the circuit layer CCL do not overlap the light emitting area EMA. .
  • 28 is a schematic plan view illustrating color filter layers disposed in some sub-pixels of a display device according to another exemplary embodiment.
  • 29 is a schematic cross-sectional view illustrating some sub-pixels of the display device of FIG. 28 .
  • 28 illustrates a schematic plan arrangement of the color filter layer CFL and the light emitting element layer EL of the first sub-pixel PX1 and the second sub-pixel PX2, and
  • FIG. 29 is the first sub-pixel PX1 ) and a schematic cross-section including a boundary between the second sub-pixel PX2 and the second sub-pixel PX2 .
  • the first bank 45 of the bank layer BNL is formed to have a larger width, and the conductive layers of the circuit layer CCL overlap the first bank 45 . It can only be placed within an area.
  • FIG. 29 only the first capacitor electrode CSE1 , the second capacitor electrode CSE2 , the data line DTL, the first voltage line VL1 , and the second voltage line VL2 are illustrated, but the present invention is not limited thereto.
  • the active layer ACT, the gate electrode GE, and the source/drain electrodes SD1 and SD2 of the first transistor TR1 may also be disposed to overlap the first bank 45 in the thickness direction.
  • each conductive layer disposed on the circuit layer CCL is disposed to not overlap the light emitting area EMA, and light passing through the color filter layer CFL in the light emitting area EMA is reflected by the circuit layer CCL. It may be emitted in the direction of the lower surface of the first substrate 11 .
  • the conductive layers of the circuit layer CCL are disposed only in the non-emission area NEA, an aperture ratio in which the conductive layer of the circuit layer CCL is not disposed compared to the emission area EMA. This sufficient level may be ensured, so that the light emission amount and light emission efficiency of each sub-pixel PXn may be improved.
  • the first electrode 21 and the second electrode 22 may not necessarily have a shape extending in one direction.
  • the electrodes 21 and 22 of the display device 10 may have different widths and may have a shape including a portion extending in a different direction from a portion extending in a different direction.
  • FIG. 30 is a schematic plan view illustrating a light emitting device layer of one sub-pixel of a display device according to another exemplary embodiment.
  • the electrodes 21_9 and 22_9 of the display device 10 include an extension RE-E extending in the second direction DR2 and having a width greater than that of other portions;
  • the bent portions RE-B1 and RE-B2 extending in a direction inclined from the first direction DR1 and the second direction DR2 , and the bent portions RE-B1 and RE-B2 and the extended portion RE -E) may include connecting portions RE-C1 and RE-C2 for connecting them.
  • Each of the electrodes 21_9 and 22_9 generally has a shape extending in the second direction DR2 , but may have a partially larger width or may have a shape bent in a direction inclined from the second direction DR2 .
  • the first electrode 21_9 and the second electrode 22_9 may be disposed in a symmetrical structure with respect to a region between them.
  • the light blocking member BM, the color filter layer CFL, the color control structures TPL, WCL, and the reflective layer LRL are shown in FIGS. 3 to 5 based on the first bank 45 . It may be disposed in the same manner as described above with reference to. Hereinafter, the overlapping description will be omitted and the shape of the first electrode 21_9 will be mainly described.
  • the first electrode 21_9 may include an extension RE-E having a greater width than other portions.
  • the extension RE-E may be disposed on the second banks 40 in the emission area EMA of the sub-pixel PXn and extend in the second direction DR2 .
  • the light emitting devices 30 may be disposed on the extension portions RE-E of the first electrode 21_9 and the second electrode 22_9 .
  • the first contact electrode 26_9 and the second contact electrode 27_9 are disposed on the extended portion RE-E of each of the electrodes 21_9 and 22_9, and the width thereof is the width of the extended portion RE-E. may be smaller than
  • Connection parts RE-C1 and RE-C2 may be respectively connected to both sides of the extension parts RE-E in the second direction DR2 .
  • the first connection part RE-C1 is disposed on one side of the extension part RE-E in the second direction DR2
  • the second connection part RE-C2 is disposed on the other side of the extension part RE-E.
  • the connection parts RE-C1 and RE-C2 may be connected to the extension part RE-E and may be disposed over the emission area EMA of each sub-pixel PXn and the first bank 45 .
  • the width of the first connection part RE-C1 and the second connection part RE-C2 may be smaller than the width of the extension part RE-E.
  • Each of the connection parts RE-C1 and RE-C2 may be connected to one side extending in the second direction DR2 of the side extension part RE-E extending in the second direction DR2 on the same line.
  • one side located outside the center of the light emitting area EMA may be extended and connected to each other. Accordingly, the distance DE1 between the extension parts RE-E of the first electrode 21_9 and the second electrode 22_9 is greater than the distance DE2 between the connection parts RE-C1 and RE-C2. can be small
  • the bent portions RE-B1 and RE-B2 are connected to the connecting portions RE-C1 and RE-C2.
  • the bent parts RE-B1 and RE-B2 are connected to the first connection part RE-C1 and are disposed over the first bank 45 and the sub-region CBA, and the first bent part RE-B1 , and It may include a second bent part RE-B2 connected to the second connection part RE-C2 and disposed over the first bank 45 and the sub-region CBA of the other sub-pixel PXn.
  • the bent parts RE-B1 and RE-B2 are connected to the connection parts RE-C1 and RE-C2 and are bent in a direction inclined from the second direction DR2 , for example, toward the center of the sub-pixel PXn.
  • the shortest distance DE3 between the bent portions RE-B1 and RE-B2 of the first electrode 21_9 and the second electrode 22_9 is the distance DE2 between the connecting portions RE-C1 and RE-C2 .
  • the shortest distance DE3 between the bent portions RE-B1 and RE-B2 may be greater than the distance DE1 between the extended portions RE-E.
  • a contact portion RE-P having a relatively wide width may be formed at a portion where the first connection portion RE-C1 and the first bent portion RE-B1 are connected.
  • the contact portion RE-P may overlap the first bank 45 so that the first contact hole CT1 and the second contact hole CT2 of the first electrode 21_9 and the second electrode 22_9 may be formed. have.
  • a fragment portion RE-D remaining after the first electrode 21_9 and the second electrode 22_9 are separated from the sub-region CBA may be formed at one end of the first bent portion RE-B1 .
  • the fragment part RE-D may be a portion remaining after the electrodes 21_9 and 22_9 of the sub-pixel PXn adjacent in the second direction DR2 are disconnected from the sub-region CBA.
  • the first electrode 21_9 and the second electrode 22_9 include an extended portion RE-E, connection portions RE-C1 and RE-C2, and bent portions RE-B1 and RE-B2. It is different from the embodiment of FIG. 2 in that it includes the elements and is symmetrically disposed with respect to the center of the sub-pixel PXn. However, the present invention is not limited thereto, and in some cases, the first electrode 21_9 and the second electrode 22_9 may have different shapes.
  • 31 is a schematic plan view illustrating a light emitting device layer of one sub-pixel of a display device according to another exemplary embodiment.
  • 32 is a cross-sectional view taken along the line QX-QX' of FIG. 31 .
  • the display device 10 may include a plurality of first electrodes 21_10 and second electrodes 22_10 for each sub-pixel PXn.
  • the first electrodes 21_10 have the same shape as in the embodiment of FIG. 30 , and the plurality of first electrodes 21_10 , for example, the two first electrodes 21_10 , are symmetrical with respect to the center of the sub-pixel PXn. can be placed as
  • the second electrodes 22_10 may have the same shape as in the embodiment of FIG. 2 , and a plurality, for example, two, may be disposed between the first electrodes 21_10 .
  • a distance between the first electrode 21_10 and the second electrode 22_10 may vary depending on a portion of the first electrode 21_10 .
  • the gap DE1 between the extended portion RE-E and the second electrode 22_10 is between the connecting portions RE-C1 and RE-C2 and the bent portions RE-B1 and RE-B2 and the second It may be smaller than the distances DE2 and DE3 between the electrodes 22_10 .
  • the distance DE2 between the connection parts RE-C1 and RE-C2 and the second electrode 22_10 is greater than the distance DE3 between the bent parts RE-B1 and RE-B2 and the second electrode 22_10 .
  • the present invention is not limited thereto. Since the shape of each of the electrodes 21_10 and 22_10 is the same as described above with reference to FIGS. 4 and 30 , a detailed description thereof will be omitted.
  • second banks 40 ( 40A_10 , 40B_10 ), a first insulating layer 51_10 , and The arrangement and shape of the contact electrodes 26_10 , 27_10 , and 28_10 may vary.
  • the first insulating layer 51_10 is disposed between the extension RE-E of the first electrode 21_10 and the second electrode 22_10 , and both sides thereof may be in contact with each other.
  • the light emitting device 30 may have one end disposed on the extension RE-E of the first electrode 21_10 , and the other end disposed on the second electrode 22_10 .
  • the second bank 40 may include a first sub-bank 40A_10 and a second sub-bank 40B_10 having different widths.
  • the first sub-bank 40A_10 and the second sub-bank 40B_10 may each extend in the second direction DR2 , but may have different widths measured in the first direction DR1 .
  • the first sub-banks 40A_10 may include the emission area EMA of each sub-pixel PXn and be disposed beyond a boundary therebetween.
  • a portion of the portion extending in the second direction DR2 of the first bank 45_10 may be disposed on the first sub-bank 40A_10 .
  • Two first sub-banks 40A_10 may be partially disposed in one sub-pixel PXn.
  • One second sub-bank 40B_10 may be disposed between the first sub-banks 40A_10 .
  • the second sub-bank 40B_10 may extend in the second direction DR2 from the center of the emission area EMA of the sub-pixel PXn.
  • the second sub-bank 40B_10 may have a width smaller than that of the first sub-bank 40A_10 and may be spaced apart therebetween.
  • Extensions RE-E of the first electrode 21_10 and the first bank 45_10 may be disposed on the first sub-banks 40A_10 .
  • the extensions RE-E of the first electrode 21_10 of the sub-pixel PXn neighboring in the first direction DR1 may be disposed on the first sub-bank 40A_10 . That is, the two first electrode 21_10 extension parts RE-E are disposed on one first sub-bank 40A_10 .
  • Two second electrodes 22_10 may be disposed on the second sub-bank 40B_10 .
  • the second electrodes 22_10 may be disposed on both sides extending in the second direction DR2 of the second sub-bank 40B_10 and may be spaced apart from each other on the second sub-bank 40B_10.
  • One of the first electrodes 21_10 has a first contact hole CT1 including a contact portion RE-P, and the other first electrode 21_10 has a contact portion RE. -P) may not be formed.
  • a contact portion RE-P is formed to form a second contact hole CT2
  • the other second electrode 22_10 has a contact portion RE-P.
  • Electrodes 21_10 and 22_10 connected to the first transistor TR1 or the second voltage line VL2 through the contact holes CT1 and CT2 receive electrical signals therefrom, and the other electrodes 21_10 and 22_10 are connected to the electrodes 21_10 and 22_10 to be described later.
  • An electrical signal may be transmitted through the contact electrodes 26_10 , 27_10 , and 28_10 .
  • Both ends of the light emitting devices 30 are disposed on the extension RE-E of the first electrode 21_10 and the second electrode 22_10 on the first insulating layer 51_10 .
  • One end at which the second semiconductor layer 32 is disposed among both ends of the light emitting device 30 may be disposed on the first electrode 21_10 , respectively.
  • the direction toward which one end faces may be opposite.
  • the display device 10 may include a larger number of contact electrodes 26_10 , 27_10 , and 28_10 as the number of electrodes 21_10 and 22_10 is increased.
  • the contact electrodes 26_10 , 27_10 , and 28_10 include a first contact electrode 26_10 disposed on any one of the first electrodes 21_10 , and a second contact electrode disposed on any one of the second electrodes 22_10 .
  • a third contact electrode 28_10 disposed on the contact electrode 27_10 and the other first electrode 21_10 and the second electrode 22_10 and surrounding the second contact electrode 27_10 may be included.
  • the first contact electrode 26_10 is disposed on any one of the first electrodes 21_10 .
  • the first contact electrode 26_10 is disposed on the extension RE-E of the first electrode 21_10 on which one end of the first type light emitting device 30A is disposed.
  • the first contact electrode 26_10 may contact the extension RE-E of the first electrode 21_10 and one end of the first type light emitting device 30A, respectively.
  • the second contact electrode 27_10 is disposed on any one of the second electrodes 22_10 .
  • the second contact electrode 27_10 is disposed on the second electrode 22_10 on which the other end of the second type light emitting device 30B is disposed.
  • the second contact electrode 27_10 may contact the second electrode 22_10 and the other end of the second type light emitting device 30B, respectively.
  • the first contact electrode 26_10 and the second contact electrode 27_10 may contact the electrodes 21_10 and 22_10 in which the first contact hole CT1 and the second contact hole CT2 are formed, respectively.
  • the first contact electrode 26_10 is in contact with the first electrode 21_10 electrically connected to the first transistor TR1 through the first contact hole CT1, and the second contact electrode 27_10 is connected to the second contact hole (
  • the second electrode 22_10 may be electrically connected to the second voltage line VL2 through CT2 .
  • the first contact electrode 26_10 and the second contact electrode 27_10 may transmit an electrical signal applied from the first transistor TR1 or the second voltage line VL2 to the light emitting devices 30 .
  • the first contact electrode 26_10 and the second contact electrode 27_10 are substantially the same as described above.
  • Electrodes 21_10 and 22_10 in which contact holes CT1 and CT2 are not formed are further disposed in each sub-pixel PXn. They may be substantially in a floating state in which an electric signal is not directly applied from the first transistor TR1 or the second voltage line VL2. However, the third contact electrode 28_10 is disposed on the electrodes 21_10 and 22_10 in which the contact holes CT1 and CT2 are not formed, and the electrical signal transmitted to the light emitting device 30 is transmitted to the third contact electrode 28_10 . can flow through
  • the third contact electrode 28_10 is disposed on the first electrode 21_10 and the second electrode 22_10 in which the contact holes CT1 and CT2 are not formed, and may be disposed to surround the second contact electrode 27_10. have.
  • the third contact electrode 28_10 may include portions extending in the second direction DR2 and a portion connecting them and extending in the first direction DR1 to surround the second contact electrode 27_10 .
  • the portions extending in the second direction DR2 of the third contact electrode 28_10 are disposed on the first electrode 21_10 and the second electrode 22_10 in which the contact holes CT1 and CT2 are not formed, respectively. (30) can be contacted.
  • a portion of the third contact electrode 28_10 disposed on the second electrode 22_10 is in contact with the other end of the first type light emitting device 30A, and a portion disposed on the first electrode 21_10 . may be in contact with one end of the second type light emitting device 30B.
  • a portion of the third contact electrode 28_10 extending in the first direction DR1 may overlap the second electrode 22_10 in which the second contact hole CT2 is formed, but there is another insulating layer (not shown) between them. With this arrangement, they may not be directly connected to each other.
  • An electrical signal transmitted from the first contact electrode 26_10 to one end of the first type light emitting device 30A is transmitted to the third contact electrode 28_10 in contact with the other end of the first type light emitting device 30A.
  • the third contact electrode 28_10 may transmit the electrical signal to one end of the second type light emitting device 30B, which may be transmitted to the second electrode 22_10 through the second contact electrode 27_10. Accordingly, the electric signal for light emission of the light emitting device 30 is transmitted to only one of the first electrode 21_10 and the second electrode 22_10, and the first type light emitting device 30A and the second type light emitting device ( 30B) may be connected in series through the third contact electrode 28_10.
  • the display device 10 may include a reflective layer LRL and may be a bottom emission type display device that emits light emitted from the light emitting device 30 to the lower surface of the first substrate 11 .
  • the first transistor TR1 and the plurality of wirings VL1 and VL2 of the circuit layer CCL may not overlap the light emitting area EMA and may be disposed only in the non-emission area NEA.
  • 33 is a schematic plan view illustrating a color filter layer disposed in one sub-pixel of a display device according to another exemplary embodiment.
  • 34 is a schematic plan view illustrating a light emitting device layer disposed in one sub-pixel of a display device according to another exemplary embodiment.
  • 35 is a cross-sectional view taken along the line QX1-QX1' of FIG. 34; FIG. 35 illustrates a cross-section crossing both ends of the light emitting device 30 together with the circuit area CCA and the light emitting area EMA in the display device 10 of FIG. 34 .
  • the display device 10 includes a light emitting area EMA in which a light emitting device 30 is disposed in each sub-pixel PXn to emit light, and the light emitting device 30 .
  • ) may include a circuit area CCA in which wirings of the circuit layer CCL are not disposed.
  • the display device 10 according to the present exemplary embodiment is different from the exemplary embodiment of FIGS. 3 to 6 in that each sub-pixel PXn includes an emission area EMA and a circuit area CCA.
  • duplicate descriptions will be omitted and descriptions will be made focusing on differences.
  • Each sub-pixel PXn includes a light emitting area EMA in which the light emitting device 30 and the electrodes 21 and 22 are disposed among the areas surrounded by the first bank 45 , and the light emitting devices 30 are disposed adjacent thereto A circuit area CCA that is not covered may be formed.
  • the light emitting area EMA is an area in which light is emitted as the light emitting devices 30 are disposed in the same manner as described above.
  • the circuit area CCA is an area in which the light emitting device 30 and the electrodes 21 and 22 are not disposed and the amount of light reaching is small, and the wirings of the circuit layer CCL disposed under the color filter layer CFL. and a region in which the first transistor TR1 is disposed.
  • the light emitting area EMA may not overlap with wirings of the circuit layer CCL disposed on the first substrate 11 including the light emitting device 30 disposed thereon.
  • the light blocking member BM may have a partially wider width so that the light emitted from the light emitting device 30 is not incident on the color filter layer CFL in the circuit area CCA.
  • a portion disposed on the other side of each sub-pixel PXn in the first direction DR1 is one side of the first direction DR1 . It may be thicker than the part placed on the
  • the light blocking member BM may have a large width such that a portion thereof is disposed in the circuit area CCA, and the light emitted from the light emitting device 30 and reflected from the reflective layer LRL is incident on the circuit area CCA.
  • the circuit area CCA is positioned on the other side of the light emitting area EMA in the first direction DR1 by the light blocking member BM, but is not limited thereto.
  • the circuit area CCA may be positioned on one side of the light emitting area EMA in the first direction DR1 , and the circuit area CCA and the light emitting area EMA may be disposed on the first side in each sub-pixel PXn. They may be located adjacent to each other in two directions DR2.
  • the second bank 40 may be disposed across the boundary of the neighboring sub-pixels PXn similarly to the first sub-bank 40A_10 in the embodiment of FIG. 32 .
  • the wirings and the first transistors TR1 disposed in the circuit area CCA are disposed to overlap the first sub-bank 40A_10 , and a portion of the light blocking member BM is also disposed under the first sub-bank 40A_10 .
  • the first bank 45 has a thickness similar to that of FIG. 3 unlike the light blocking member BM, but is not limited thereto.
  • the first bank 45 may be formed to have a larger width in a portion where the light blocking member BM has a wider width corresponding to the thickness of the light blocking member BM.
  • the first bank 45 may be disposed to partially overlap the circuit area CCA, and accordingly, the light emitting area EMA may be disposed in an area surrounding the first bank 45 .
  • the base resin BRS1 of the color control structures TPL, WCL1, and WCL2 may not be disposed in the circuit area CCA but may be disposed only in the light emitting area EMA.
  • Lights emitted from the light emitting device 30 are reflected from the reflective layer LRL, pass through the color filter layer CFL, and are not reflected by the wirings of the circuit layer CCL while being emitted to the lower surface of the first substrate 11 .
  • most of the light emitted from the light emitting device 30 may be emitted compared to the embodiment in which each sub-pixel PXn does not include the circuit area CCA.
  • 36 is a schematic plan view illustrating a color filter layer disposed in one sub-pixel of a display device according to another exemplary embodiment.
  • each sub-pixel PXn of the display device 10 may be disposed such that the circuit area CCA and the emission area EMA are adjacent to each other in the second direction DR2 .
  • the light emitting area EMA may be disposed in a region surrounded by the first bank 45
  • the circuit area CCA may be disposed on one side of the light emitting area EMA in the second direction DR2 .
  • the arrangement positions of the circuit area CCA and the light emitting area EMA may be opposite to each other.
  • the circuit area CCA is formed over the first bank 45 and the sub area CBA in addition to the area surrounded by the first bank 45 , the present invention is not limited thereto.
  • the circuit area CCA is disposed on one side of the light emitting area EMA in the second direction DR2 , and an arrangement relationship between the first bank 45 and the sub area CBA may vary.
  • a portion of the first bank 45 may be formed to have a larger width corresponding to the width of the light blocking area BM and the arrangement of the circuit area CCA. Accordingly, the light emitting area EMA may be disposed in an area surrounded by the first bank 45 , and the first bank 45 may be disposed to overlap the circuit area CCA.

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Electroluminescent Light Sources (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

표시 장치가 제공된다. 표시 장치는 복수의 서브 화소들을 포함하는 제1 기판, 상기 제1 기판 상에 배치된 복수의 컬러 필터층들, 상기 컬러 필터층들 상에 배치되어 상기 서브 화소들의 경계에 배치된 제1 뱅크를 포함하는 뱅크층, 상기 컬러 필터층에서 상기 제1 뱅크가 둘러싸는 영역 내에 배치되는 복수의 투광층 및 파장 변환층들을 포함하는 컬러 제어 구조물, 상기 컬러 필터층과 상기 컬러 제어 구조물 사이에 배치된 발광 소자층, 상기 컬러 제어 구조물 상에 배치된 반사층 및 상기 컬러 필터층 상에 배치되어 적어도 일부분이 동일 평면 상에 배치된 제1 전극과 제2 전극을 포함하고, 상기 발광 소자층은 양 단부가 상기 제1 전극 및 상기 제2 전극 상에 배치된 복수의 발광 소자들을 포함한다.

Description

표시 장치
본 발명은 표시 장치에 관한 것이다.
표시 장치는 멀티미디어의 발달과 함께 그 중요성이 증대되고 있다. 이에 부응하여 유기발광 표시 장치(Organic Light Emitting Display, OLED), 액정 표시 장치(Liquid Crystal Display, LCD) 등과 같은 여러 종류의 표시 장치가 사용되고 있다.
표시 장치의 화상을 표시하는 장치로서 유기 발광 표시 패널이나 액정 표시 패널과 같은 표시 패널을 포함한다. 그 중, 발광 표시 패널로써, 발광 소자를 포함할 수 있는데, 예를 들어 발광 다이오드(Light Emitting Diode, LED)의 경우, 유기물을 형광 물질로 이용하는 유기 발광 다이오드(OLED), 무기물을 형광물질로 이용하는 무기 발광 다이오드 등이 있다.
본 발명이 해결하고자 하는 과제는 무기 발광 소자를 포함하는 배면 발광 표시 장치를 제공하는 것이다.
본 발명의 과제들은 이상에서 언급한 과제로 제한되지 않으며, 언급되지 않은 또 다른 기술적 과제들은 아래의 기재로부터 당업자에게 명확하게 이해될 수 있을 것이다.
상기 과제를 해결하기 위한 일 실시예에 따른 표시 장치는 복수의 서브 화소들을 포함하는 제1 기판, 상기 제1 기판 상에 배치된 복수의 컬러 필터층들, 상기 컬러 필터층 상에 배치되어 상기 서브 화소들의 경계에 배치된 제1 뱅크를 포함하는 뱅크층, 상기 컬러 필터층에서 상기 제1 뱅크가 둘러싸는 영역 내에 배치되는 복수의 투광층 및 파장 변환층들을 포함하는 컬러 제어 구조물, 상기 컬러 필터층과 상기 컬러 제어 구조물 사이에 배치된 발광 소자층, 상기 컬러 제어 구조물 상에 배치된 반사층 및 상기 컬러 필터층 상에 배치되어 적어도 일부분이 동일 평면 상에 배치된 제1 전극과 제2 전극을 포함하고, 상기 발광 소자층은 양 단부가 상기 제1 전극 및 상기 제2 전극 상에 배치된 복수의 발광 소자들을 포함한다.
상기 컬러 필터층은 제1 서브 화소에 배치된 제1 컬러 필터층 및 제2 서브 화소에 배치된 제2 컬러 필터층을 포함하고, 상기 발광 소자층은 상기 제1 서브 화소에 배치된 제1 발광 소자층 및 상기 제2 서브 화소에 배치된 제2 발광 소자층을 포함하며, 상기 컬러 제어 구조물은 상기 제1 서브 화소에 배치된 제1 투광층 및 상기 제2 서브 화소에 배치된 제1 파장 변환층을 포함할 수 있다.
상기 제1 발광 소자층에서 방출된 광은 상기 투광층을 거쳐 상기 반사층에서 반사되어 상기 제1 컬러 필터층을 통해 상기 제1 기판의 하면으로 출사되고, 상기 제2 발광 소자층에서 방출된 광은 상기 제1 파장 변환층을 거쳐 상기 반사층에서 반사되어 상기 제2 컬러 필터층을 통해 상기 제1 기판의 하면으로 출사될 수 있다.
상기 발광 소자층은 제1 색의 광을 방출하고, 상기 제1 서브 화소는 상기 제1 색의 광을 출사하고 상기 제2 서브 화소는 상기 제1 색과 다른 제2 색의 광을 출사할 수 있다.
상기 컬러 필터층은 제3 서브 화소에 배치된 제3 컬러 필터층을 더 포함하고, 상기 발광 소자층은 상기 제3 서브 화소에 배치된 제3 발광 소자층을 더 포함하며, 상기 컬러 제어 구조물은 상기 제3 서브 화소에 배치된 제2 파장 변환층을 더 포함하고, 상기 제3 서브 화소는 상기 제1 색 및 상기 제2 색과 다른 제3 색의 광을 출사할 수 있다.
상기 제1 컬러 필터층과 상기 제2 컬러 필터층을 둘러싸도록 배치되어 상기 제1 뱅크와 두께 방향으로 중첩하는 차광 부재를 더 포함할 수 있다.
상기 제1 기판과 상기 컬러 필터층 사이에 배치되어 적어도 하나의 제1 트랜지스터와 복수의 배선들을 포함하는 회로층을 더 포함하고, 상기 제1 전극 및 제2 전극은 각각 상기 제1 트랜지스터 및 상기 배선과 전기적으로 연결될 수 있다.
상기 컬러 필터층과 상기 회로층 사이에 배치된 제1 평탄화층을 더 포함하고, 상기 컬러 필터층은 상기 제1 평탄화층 상에 직접 배치될 수 있다.
상기 제1 전극은 상기 차광 부재와 상기 제1 평탄화층을 관통하는 제1 컨택홀을 통해 상기 제1 트랜지스터와 전기적으로 연결되고, 상기 제2 전극은 상기 차광 부재와 상기 제1 평탄화층을 관통하는 제2 컨택홀을 통해 상기 배선과 전기적으로 연결될 수 있다.
상기 회로층의 상기 제1 트랜지스터와 상기 배선들은 상기 제1 뱅크와 두께 방향으로 중첩하도록 배치될 수 있다.
상기 제1 뱅크는 상기 서브 화소들을 둘러싸도록 배치되고, 상기 발광 소자층의 상기 발광 소자들은 상기 서브 화소 내에 배치되며, 상기 투광층 및 상기 파장 변환층들은 상기 제1 뱅크가 둘러싸는 영역 내에서 상기 발광 소자들 상에 배치될 수 있다.
상기 뱅크층은 상기 제1 뱅크가 둘러싸는 영역 내에서 상기 컬러 필터층 상에 배치된 복수의 제2 뱅크들을 더 포함하고, 상기 제1 전극과 상기 제2 전극은 각각 상기 제2 뱅크들 상에 배치되되 적어도 일부분은 상기 컬러 필터층 상에 직접 배치될 수 있다.
상기 컬러 필터층과 상기 제2 뱅크들 상에 배치된 제1 절연층을 더 포함하고, 상기 제1 뱅크는 상기 제1 절연층 상에 직접 배치될 수 있다.
상기 제1 절연층은 상기 발광 소자층의 상기 제1 전극 및 상기 제2 전극을 부분적으로 덮도록 배치될 수 있다.
상기 반사층은 상기 제1 뱅크들 상에도 배치될 수 있다.
상기 반사층은 금속 재료 또는 저굴절 재료를 포함할 수 있다.
상기 반사층 상에 배치된 봉지층을 더 포함하고, 상기 봉지층은 제1 무기 봉지층, 상기 제1 무기 봉지층 상에 배치된 제2 무기 봉지층 및 상기 제1 무기 봉지층과 상기 제2 무기 봉지층 사이에 배치된 유기 봉지층을 포함할 수 있다.
상기 발광 소자층은 상기 발광 소자의 일 단부 및 상기 제1 전극과 접촉하는 제1 접촉 전극 및 상기 발광 소자의 타 단부 및 상기 제2 전극과 접촉하는 제2 접촉 전극을 더 포함할 수 있다.
상기 과제를 해결하기 위한 다른 실시예에 따른 표시 장치는 제1 방향 및 제2 방향으로 배열된 복수의 서브 화소들, 상기 서브 화소들의 경계에 배치되어 상기 제1 방향 및 상기 제2 방향으로 연장된 뱅크층, 제1 서브 화소에 배치된 제1 컬러 필터층과 상기 제1 서브 화소의 상기 제2 방향에 위치한 제2 서브 화소에 배치된 제2 컬러 필터층, 상기 제1 서브 화소 및 상기 제2 서브 화소에 각각 배치되어 상기 제1 방향으로 연장된 제1 전극과 제2 전극 및 양 단부가 상기 제1 전극과 상기 제2 전극 상에 배치된 복수의 발광 소자들을 포함하는 발광 소자층, 상기 뱅크층이 둘러싸는 영역 중 상기 제1 서브 화소에 배치된 투광층 및 상기 제2 서브 화소에 배치된 제1 파장 변환층을 포함하는 컬러 제어 구조물 및 상기 컬러 제어 구조물과 상기 뱅크층을 덮도록 배치된 반사층을 포함한다.
상기 뱅크층과 중첩하도록 배치되어 상기 제1 컬러 필터층 및 상기 제2 컬러 필터층을 둘러싸는 차광 부재를 더 포함할 수 있다.
상기 차광 부재의 폭은 상기 뱅크층의 폭보다 작고, 상기 제1 컬러 필터층 및 상기 제2 컬러 필터층은 부분적으로 상기 뱅크층과 중첩할 수 있다.
상기 투광층과 상기 제1 파장 변환층은 상기 제2 방향으로 측정된 폭이 각각 상기 제1 컬러 필터층 및 상기 제2 컬러 필터층의 상기 제2 방향으로 측정된 폭보다 작을 수 있다.
상기 제2 서브 화소의 상기 제2 방향에 위치한 제3 서브 화소에 배치된 제3 컬러 필터층, 상기 제3 서브 화소에 배치된 제2 파장 변환층을 더 포함할 수 있다.
상기 제1 컬러 필터층과 상기 제2 컬러 필터층은 상기 제1 방향으로 연장되어 상기 뱅크층에 걸쳐 배치되고, 상기 차광 부재는 상기 제1 방향으로 연장된 형상을 가질 수 있다.
기타 실시예의 구체적인 사항들은 상세한 설명 및 도면들에 포함되어 있다.
일 실시예에 따른 표시 장치는 컬러 제어 구조물 상에 배치된 반사층을 포함하여, 발광 소자층에서 방출된 광을 발광 소자층이 배치된 기판의 하면으로 방출하는 배면 발광 표시 장치의 구현이 가능하다.
또한, 일 실시예에 따른 표시 장치는 컬러 필터층, 발광 소자층 및 컬러 제어 구조물이 기판 상에 순차적으로 배치되므로 하나의 기판 상에서 연속적으로 공정이 수행될 수 있어, 표시 장치의 제조 공정 효율이 개선될 수 있다.
실시예들에 따른 효과는 이상에서 예시된 내용에 의해 제한되지 않으며, 더욱 다양한 효과들이 본 명세서 내에 포함되어 있다.
도 1은 일 실시예에 따른 표시 장치의 개략적인 평면도이다.
도 2는 도 1의 표시 장치의 개략적인 단면도이다.
도 3은 일 실시예에 따른 표시 장치의 일 화소에 배치된 컬러 필터층을 나타내는 개략적인 평면도이다.
도 4는 일 실시예에 따른 표시 장치의 일 화소에 배치된 발광 소자층을 나타내는 개략적인 평면도이다.
도 5는 일 실시예에 따른 표시 장치의 일 화소에 배치된 컬러 제어 구조물을 나타내는 개략적인 평면도이다.
도 6은 도 4의 Q1-Q1'선, Q2-Q2'선 및 Q3-Q3'선을 따라 자른 단면도이다.
도 7은 도 4의 Q4-Q4'선을 따라 자른 단면도이다.
도 8 및 도 9는 도 7의 제1 서브 화소와 제2 서브 화소에서 광이 방출되는 것을 나타내는 개략적인 단면도이다.
도 10은 다른 실시예에 따른 일 서브 화소의 부분 단면도이다.
도 11은 일 실시예에 따른 발광 소자의 개략도이다.
도 12 내지 도 20은 일 실시예에 따른 표시 장치의 제조 공정을 나타내는 단면도들이다.
도 21은 다른 실시예에 따른 표시 장치의 일 화소를 나타내는 단면도이다.
도 22는 또 다른 실시예에 따른 표시 장치의 일 화소를 나타내는 단면도이다.
도 23은 또 다른 실시예에 따른 표시 장치의 일 화소를 나타내는 단면도이다.
도 24 및 도 25는 또 다른 실시예에 따른 표시 장치의 일 화소를 나타내는 단면도들이다.
도 26은 또 다른 실시예에 따른 표시 장치의 일 화소를 나타내는 단면도이다.
도 27은 다른 실시예에 따른 표시 장치의 일 화소에 배치된 컬러 필터층을 나타내는 개략적인 평면도이다.
도 28은 또 다른 실시예에 따른 표시 장치의 몇몇 서브 화소에 배치된 컬러 필터층을 나타내는 개략적인 평면도이다.
도 29는 도 28의 표시 장치의 몇몇 서브 화소를 나타내는 개략적인 단면도이다.
도 30은 다른 실시예에 따른 표시 장치의 일 서브 화소의 발광 소자층을 나타내는 개략적인 평면도이다.
도 31은 또 다른 실시예에 따른 표시 장치의 일 서브 화소의 발광 소자층을 나타내는 개략적인 평면도이다.
도 32은 도 31의 QX-QX' 선을 따라 자른 단면도이다.
도 33은 다른 실시예에 따른 표시 장치의 일 서브 화소에 배치된 컬러 필터층을 나타내는 개략적인 평면도이다.
도 34는 다른 실시예에 따른 표시 장치의 일 서브 화소에 배치된 발광 소자층을 나타내는 개략적인 평면도이다.
도 35는 도 34의 QX1-QX1'선을 따라 자른 단면도이다.
도 36은 또 다른 실시예에 따른 표시 장치의 일 서브 화소에 배치된 컬러 필터층을 나타내는 개략적인 평면도이다.
본 발명의 이점 및 특징, 그리고 그것들을 달성하는 방법은 첨부되는 도면과 함께 상세하게 후술되어 있는 실시예들을 참조하면 명확해질 것이다. 그러나 본 발명은 이하에서 개시되는 실시예들에 한정되는 것이 아니라 서로 다른 다양한 형태로 구현될 것이며, 단지 본 실시예들은 본 발명의 개시가 완전하도록 하며, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 발명의 범주를 완전하게 알려주기 위해 제공되는 것이며, 본 발명은 청구항의 범주에 의해 정의될 뿐이다.
소자(Elements) 또는 층이 다른 소자 또는 층의 "상(On)"으로 지칭되는 것은 다른 소자 바로 위에 또는 중간에 다른 층 또는 다른 소자를 개재한 경우를 모두 포함한다. 이와 마찬가지로, "하(Below)", "좌(Left)" 및 "우(Right)"로 지칭되는 것들은 다른 소자와 바로 인접하게 개재된 경우 또는 중간에 다른 층 또는 다른 소재를 개재한 경우를 모두 포함한다. 명세서 전체에 걸쳐 동일 참조 부호는 동일 구성 요소를 지칭한다.
비록 제1, 제2 등이 다양한 구성요소들을 서술하기 위해서 사용되나, 이들 구성요소들은 이들 용어에 의해 제한되지 않음은 물론이다. 이들 용어들은 단지 하나의 구성요소를 다른 구성요소와 구별하기 위하여 사용하는 것이다. 따라서, 이하에서 언급되는 제1 구성요소는 본 발명의 기술적 사상 내에서 제2 구성요소일 수도 있음은 물론이다.
이하, 첨부된 도면을 참고로 하여 실시예들에 대해 설명한다.
도 1은 일 실시예에 따른 표시 장치의 개략적인 평면도이다.
도 1을 참조하면, 표시 장치(10)는 동영상이나 정지영상을 표시한다. 표시 장치(10)는 표시 화면을 제공하는 모든 전자 장치를 지칭할 수 있다. 예를 들어, 표시 화면을 제공하는 텔레비전, 노트북, 모니터, 광고판, 사물 인터넷, 모바일 폰, 스마트 폰, 태블릿 PC(Personal Computer), 전자 시계, 스마트 워치, 워치 폰, 헤드 마운트 디스플레이, 이동 통신 단말기, 전자 수첩, 전자 책, PMP(Portable Multimedia Player), 내비게이션, 게임기, 디지털 카메라, 캠코더 등이 표시 장치(10)에 포함될 수 있다.
표시 장치(10)는 표시 화면을 제공하는 표시 패널을 포함한다. 표시 패널의 예로는 무기 발광 다이오드 표시 패널, 유기발광 표시 패널, 양자점 발광 표시 패널, 플라즈마 표시 패널, 전계방출 표시 패널 등을 들 수 있다. 이하에서는 표시 패널의 일 예로서, 무기 발광 다이오드 표시 패널이 적용된 경우를 예시하지만, 그에 제한되는 것은 아니며, 동일한 기술적 사상이 적용 가능하다면 다른 표시 패널에도 적용될 수 있다.
표시 장치(10)의 형상은 다양하게 변형될 수 있다. 예를 들어, 표시 장치(10)는 가로가 긴 직사각형, 세로가 긴 직사각형, 정사각형, 코너부(꼭지점)가 둥근 사각형, 기타 다각형, 원형 등의 형상을 가질 수 있다. 표시 장치(10)의 표시 영역(DPA)의 형상 또한 표시 장치(10)의 전반적인 형상과 유사할 수 있다. 도 1에서는 가로가 긴 직사각형 형상의 표시 장치(10) 및 표시 영역(DPA)이 예시되어 있다.
표시 장치(10)는 표시 영역(DPA)과 비표시 영역(NDA)을 포함할 수 있다. 표시 영역(DPA)은 화면이 표시될 수 있는 영역이고, 비표시 영역(NDA)은 화면이 표시되지 않는 영역이다. 표시 영역(DPA)은 활성 영역으로, 비표시 영역(NDA)은 비활성 영역으로도 지칭될 수 있다. 표시 영역(DPA)은 대체로 표시 장치(10)의 중앙을 차지할 수 있다.
표시 영역(DPA)은 복수의 화소(PX)를 포함할 수 있다. 복수의 화소(PX)는 행렬 방향으로 배열될 수 있다. 각 화소(PX)의 형상은 평면상 직사각형 또는 정사각형일 수 있지만, 이에 제한되는 것은 아니고 각 변이 일 방향에 대해 기울어진 마름모 형상일 수도 있다. 각 화소(PX)는 스트라이프 타입 또는 PENTILE TM 타입으로 교대 배열될 수 있다. 또한, 화소(PX)들 각각은 특정 파장대의 광을 방출하는 발광 소자(30)를 하나 이상 포함하여 특정 색을 표시할 수 있다.
표시 영역(DPA)의 주변에는 비표시 영역(NDA)이 배치될 수 있다. 비표시 영역(NDA)은 표시 영역(DPA)을 전부 또는 부분적으로 둘러쌀 수 있다. 표시 영역(DPA)은 직사각형 형상이고, 비표시 영역(NDA)은 표시 영역(DPA)의 4변에 인접하도록 배치될 수 있다. 비표시 영역(NDA)은 표시 장치(10)의 베젤을 구성할 수 있다. 각 비표시 영역(NDA)들에는 표시 장치(10)에 포함되는 배선들 또는 회로 구동부들이 배치되거나, 외부 장치들이 실장될 수 있다.
도 2는 도 1의 표시 장치의 개략적인 단면도이다.
도 2를 참조하면, 복수의 화소(PX)들 각각은 복수의 서브 화소(PXn, n은 1 내지 3의 정수)를 포함할 수 있다. 예를 들어, 하나의 화소(PX)는 제1 서브 화소(PX1), 제2 서브 화소(PX2) 및 제3 서브 화소(PX3)를 포함할 수 있다. 제1 서브 화소(PX1)는 제1 색의 광(L1)을 발광하고, 제2 서브 화소(PX2)는 제2 색의 광(L2)을 발광하며, 제3 서브 화소(PX3)는 제3 색의 광(L3)을 발광할 수 있다. 제1 색은 청색, 제2 색은 녹색, 제3 색은 적색일 수 있다. 다만, 이에 제한되지 않고, 각 서브 화소(PXn)들은 동일한 색의 광을 발광할 수도 있다. 또한, 도 2에서는 화소(PX)가 3개의 서브 화소(PXn)들을 포함하는 것을 예시하였으나, 이에 제한되지 않고, 화소(PX)는 더 많은 수의 서브 화소(PXn)들을 포함할 수 있다.
표시 장치(10)의 각 서브 화소(PXn)들은 발광 영역(EMA) 및 비발광 영역(NEA)을 포함할 수 있다. 발광 영역(EMA)은 발광 소자층(EL)이 배치되어 특정 파장대의 광이 출사되는 영역이고, 비발광 영역은 발광 소자층(EL)이 배치되지 않고, 상기 광들이 도달하지 않아 광이 출사되지 않는 영역일 수 있다.
표시 장치(10)는 제1 기판(11) 및 제1 기판(11) 상에 배치된 컬러 필터층(CFL), 발광 소자층(EL), 컬러 제어 구조물(TPL, WCL) 및 반사층(LRL)을 포함한다. 또한, 표시 장치(10)는 제1 기판(11)과 컬러 필터층(CFL) 사이에 배치된 회로층(CCL)과 반사층(LRL) 상에 배치된 봉지층(ENL)을 더 포함할 수 있다. 제1 기판(11) 상에는 회로층(CCL), 컬러 필터층(CFL), 발광 소자층(EL), 컬러 제어 구조물(TPL, WCL) 및 반사층(LRL)이 순차적으로 배치될 수 있다.
복수의 서브 화소(PXn)들의 경계에는 뱅크층(BNL)이 배치되고, 발광 소자층(EL)은 뱅크층(BNL)이 구분하는 각 서브 화소(PXn)마다 배치될 수 있다. 발광 소자층(EL)은 제1 기판(11) 상에 배치되는 컬러 필터층(CFL)과 컬러 제어 구조물(TPL, WCL) 사이에 배치되고, 복수의 발광 소자(도 4의 '30')들을 포함하여 특정 파장대의 광을 방출할 수 있다. 상기 광은 컬러 제어 구조물(TPL, WCL)을 통해 반사층(LRL)에서 반사되어 컬러 필터층(CFL)으로 입사될 수 있다. 일 실시예에 따른 표시 장치(10)는 광(L)이 발광 소자층(EL)이 배치된 제1 기판(11)의 상부 방향이 아닌 그 반대 방향 또는 제1 기판(11)의 하부 방향으로 발광하는 배면 발광형 표시 장치일 수 있다. 발광 소자층(EL)에서 방출된 광은 제1 기판(11)의 상부 방향으로 진행할 수 있으나, 컬러 제어 구조물(TPL, WCL) 상에 배치된 반사층(LRL)에서 반사되어 제1 기판(11)의 하부 방향으로 출사될 수 있다. 표시 장치(10)는 제1 기판(11) 상에 순차적으로 배치된 복수의 층들을 포함하여 하나의 기판만을 포함한 배면 발광 표시 장치일 수 있다. 또한, 표시 장치(10)는 다른 기판과의 합착 공정이 생략되고 하나의 기판만으로 각 층들을 순차적으로 적층하여 제조할 수 있어 제조 공정이 개선될 수 있다.
이하, 다른 도면들을 더 참조하여 컬러 필터층(CFL), 발광 소자층(EL) 및 컬러 제어 구조물(TPL, WCL)에 대하여 자세히 설명한다.
도 3은 일 실시예에 따른 표시 장치의 일 화소에 배치된 컬러 필터층을 나타내는 개략적인 평면도이다. 도 4는 일 실시예에 따른 표시 장치의 일 화소에 배치된 발광 소자층을 나타내는 개략적인 평면도이다. 도 5는 일 실시예에 따른 표시 장치의 일 화소에 배치된 컬러 제어 구조물을 나타내는 개략적인 평면도이다. 도 6은 도 4의 Q1-Q1'선, Q2-Q2'선 및 Q3-Q3'선을 따라 자른 단면도이다. 도 7은 도 4의 Q4-Q4'선을 따라 자른 단면도이다. 도 3 내지 도 5에서는 복수의 서브 화소(PXn)들 경계에 걸쳐 배치된 뱅크층(BNL)을 기준으로 컬러 필터층(CFL), 발광 소자층(EL) 및 컬러 제어 구조물(TPL, WCL)들의 개략적인 배치를 도시하고 있다. 도 3에서는 컬러 필터층(CFL)과 차광 부재(BM)를, 도 4에서는 발광 소자층(EL)을, 도 5에서는 컬러 제어 구조물(TPL, WCL)을 도시하고 있다. 도 6에서는 제1 서브 화소(PX1)를 가로지르는 단면을 도시하고, 도 7에서는 제1 내지 제3 서브 화소(PX1, PX2, PX3)를 가로지르는 단면을 도시하고 있다. 도 6 및 도 7에서는 도 4의 절단선에 대응되는 부분의 컬러 필터층(CFL) 및 컬러 제어 구조물(TPL, WCL)도 함께 도시하고 있다.
도 2에 결부하여 도 3 내지 도 7을 참조하면, 뱅크층(BNL) 또는 제1 뱅크(45)는 각 서브 화소(PXn)의 경계에 걸쳐 배치된다. 뱅크층(BNL)은 제1 방향(DR1) 및 제2 방향(DR2)으로 연장되어 배치되고 서브 화소(PXn)들을 둘러싸며 이웃하는 서브 화소(PXn)들을 구분할 수 있다.
각 서브 화소(PXn)는 발광 영역(EMA)에 더하여 비발광 영역(도 2의 'NEA')을 포함할 수 있다. 또한, 각 서브 화소(PXn)는 비발광 영역(NEA)에 배치된 서브 영역(CBA)을 포함할 수 있다. 서브 영역(CBA)은 발광 영역(EMA)의 제2 방향(DR2) 일 측에 배치될 수 있다. 서브 영역(CBA)은 제2 방향(DR2)으로 이웃하는 서브 화소(PXn)들의 발광 영역(EMA) 사이에 배치될 수 있다. 표시 장치(10)의 표시 영역(DPA)에는 복수의 발광 영역(EMA)과 서브 영역(CBA)들이 배열될 수 있다. 예를 들어, 복수의 발광 영역(EMA)들과 서브 영역(CBA)들은 각각 제1 방향(DR1)으로 반복 배열되되, 발광 영역(EMA)과 서브 영역(CBA)은 제2 방향(DR2)으로 교대 배열될 수 있다. 또한, 서브 영역(CBA)들의 제1 방향(DR1)으로 이격된 간격은 발광 영역(EMA)의 제1 방향(DR1)으로 이격된 간격보다 작을 수 있다. 서브 영역(CBA)들 및 발광 영역(EMA)들 사이에는 제1 뱅크(45)가 배치되고, 이들 사이의 간격은 제1 뱅크(45)의 폭에 따라 달라질 수 있다. 서브 영역(CBA)에는 발광 소자(30)가 배치되지 않아 광이 출사되지 않으나, 각 서브 화소(PXn)에 배치된 전극(21, 22) 일부가 배치될 수 있다. 각 서브 화소(PXn)마다 배치되는 전극(21, 22)들은 서브 영역(CBA)에서 서로 분리되어 배치될 수 있다.
제1 기판(11)은 절연 기판일 수 있다. 제1 기판(11)은 유리, 석영, 또는 고분자 수지 등의 투명한 절연 물질로 이루어질 수 있다. 또한, 제1 기판(11)은 리지드 기판일 수 있지만, 벤딩(Bending), 폴딩(Folding), 롤링(Rolling) 등이 가능한 플렉시블(Flexible) 기판일 수도 있다.
제1 기판(11) 상에는 회로층(CCL)이 배치된다. 회로층(CCL)은 제1 도전층, 반도체층, 제2 도전층, 제3 도전층 및 제4 도전층과, 이들 사이에 배치된 복수의 절연층들을 포함할 수 있다. 도면에서는 회로층(CCL)이 하나의 제1 트랜지스터(TR1)와 스토리지 커패시터 및 몇몇 배선들만 배치된 것을 예시하고 있으나, 이에 제한되지 않는다. 표시 장치(10)의 회로층(CCL)은 더 많은 배선들과 전극, 및 반도체층들을 포함하여 제1 트랜지스터(TR1) 외에 더 많은 수의 트랜지스터들을 포함할 수 있다. 예를 들어, 표시 장치(10)는 서브 화소(PXn)마다 제1 트랜지스터(TR1)에 더하여 하나 이상의 트랜지스터들을 더 포함하여 2개 또는 3개의 트랜지스터들을 포함할 수도 있다.
제1 도전층(BML)은 제1 기판(11) 상에 배치될 수 있다. 제1 도전층(BML)은 표시 장치(10)의 제1 트랜지스터(TR1)의 액티브층(ACT)과 중첩하도록 배치된다. 제1 도전층(BML)은 광을 차단하는 재료를 포함하여, 제1 트랜지스터(TR1)의 액티브층(ACT)에 광이 입사되는 것을 방지할 수 있다. 일 예로, 제1 도전층(BML)은 광의 투과를 차단하는 불투명한 금속 물질로 형성될 수 있다. 다만, 이에 제한되지 않으며 경우에 따라서 제1 도전층(BML)은 생략될 수 있다.
버퍼층(12)은 제1 도전층(BML) 및 제1 기판(11) 상에 전면적으로 배치될 수 있다. 버퍼층(12)은 투습에 취약한 제1 기판(11)을 통해 침투하는 수분으로부터 화소(PX)의 제1 트랜지스터(TR1)들을 보호하기 위해 제1 기판(11) 상에 형성되며, 표면 평탄화 기능을 수행할 수 있다. 버퍼층(12)은 교번하여 적층된 복수의 무기층들로 이루어질 수 있다. 예를 들어, 버퍼층(12)은 실리콘 산화물(SiO x), 실리콘 질화물(SiN x), 실리콘 산질화물(SiO xN y) 중 적어도 어느 하나를 포함하는 무기층이 적층된 이중층 또는 이들이 교번하여 적층된 다중층으로 형성될 수 있다. 또는 상기 각 층들은 상기 재료들을 포함하는 하나의 무기층으로 이루어질 수도 있다.
반도체층은 버퍼층(12) 상에 배치된다. 반도체층은 제1 트랜지스터(TR1)의 액티브층(ACT)을 포함할 수 있다. 이들은 후술하는 제2 도전층의 게이트 전극(GE)등과 부분적으로 중첩하도록 배치될 수 있다.
예시적인 실시예에서, 반도체층은 다결정 실리콘, 단결정 실리콘, 산화물 반도체 등을 포함할 수 있다. 반도체층이 산화물 반도체를 포함하는 경우, 각 액티브층(ACT)은 복수의 도체화 영역(ACT_a, ACT_b) 및 이들 사이의 채널 영역(ACT_c)을 포함할 수 있다. 상기 산화물 반도체는 인듐(In)을 함유하는 산화물 반도체일 수 있다. 몇몇 실시예에서, 상기 산화물 반도체는 인듐-주석 산화물(Indium-Tin Oxide, ITO), 인듐-아연 산화물(Indium-Zinc Oxide, IZO), 인듐-갈륨 산화물(Indium-Gallium Oxide, IGO), 인듐-아연-주석 산화물(Indium-Zinc-Tin Oxide, IZTO), 인듐-갈륨-아연 산화물(Indium-Gallium-Zinc Oxide, IGZO), 인듐-갈륨-주석 산화물(Indium-Gallium-Tin Oxide, IGTO), 인듐-갈륨-아연-주석 산화물(Indium-Gallium-Zinc-Tin Oxide, IGZTO) 등일 수 있다.
다른 예시적인 실시예에서, 반도체층은 다결정 실리콘을 포함할 수도 있다. 다결정 실리콘은 비정질 실리콘을 결정화하여 형성될 수 있으며, 이 경우, 액티브층(ACT)의 도체화 영역은 각각 불순물로 도핑된 도핑 영역일 수 있다.
제1 게이트 절연층(13)은 반도체층 및 버퍼층(12)상에 배치된다. 제1 게이트 절연층(13)은 각 트랜지스터들의 게이트 절연막으로 기능할 수 있다. 제1 게이트 절연층(13)은 실리콘 산화물(SiO x), 실리콘 질화물(SiN x), 실리콘 산질화물(SiO xN y) 중 적어도 어느 하나를 포함하는 무기층이 적층된 이중층 또는 이들이 교번하여 적층된 다중층으로 형성될 수 있다. 또는 상기 각 층들은 상기 재료들을 포함하는 하나의 무기층으로 이루어질 수도 있다.
제2 도전층은 제1 게이트 절연층(13) 상에 배치된다. 제2 도전층은 제1 트랜지스터(TR1)의 게이트 전극(GE)과 스토리지 커패시터의 제1 용량 전극(CSE1)을 포함할 수 있다. 게이트 전극(GE)은 액티브층(ACT)의 채널 영역(ACT_c)과 두께 방향으로 중첩하도록 배치될 수 있다. 제1 용량 전극(CSE1)은 후술하는 제2 용량 전극(CSE2)과 두께 방향으로 중첩하도록 배치될 수 있다. 몇몇 실시예에서, 제1 용량 전극(CSE1)은 게이트 전극(GE)과 연결되어 일체화될 수 있다. 제1 용량 전극(CSE1)은 제2 용량 전극(CSE2)과 두께 방향으로 중첩하도록 배치되고 이들 사이에는 스토리지 커패시터가 형성될 수 있다.
제2 도전층은 몰리브덴(Mo), 알루미늄(Al), 크롬(Cr), 금(Au), 티타늄(Ti), 니켈(Ni), 네오디뮴(Nd) 및 구리(Cu) 중 어느 하나 또는 이들의 합금으로 이루어진 단일층 또는 다중층으로 형성될 수 있다. 다만, 이에 제한되는 것은 아니다.
제1 보호층(15)은 제2 도전층 상에 배치된다. 제1 보호층(15)은 제2 도전층을 덮도록 배치되어 이를 보호하는 기능을 수행할 수 있다. 제1 보호층(15)은 실리콘 산화물(SiO x), 실리콘 질화물(SiN x), 실리콘 산질화물(SiO xN y) 중 적어도 어느 하나를 포함하는 무기층이 적층된 이중층 또는 이들이 교번하여 적층된 다중층으로 형성될 수 있다. 또는 상기 각 층들은 상기 재료들을 포함하는 하나의 무기층으로 이루어질 수도 있다.
제3 도전층은 제1 보호층(15) 상에 배치된다. 제3 도전층은 제1 트랜지스터(TR1)의 제1 소스/드레인 전극(SD1)과 제2 소스/드레인 전극(SD2), 데이터 라인(DTL), 및 제2 용량 전극(CSE2)을 포함할 수 있다.
제1 트랜지스터(TR1)의 소스/드레인 전극(SD1, SD2)은 제1 층간 절연층(17)과 제1 게이트 절연층(13)을 관통하는 컨택홀을 통해 액티브층(ACT)의 도핑 영역(ACTa, ACTb)과 각각 접촉할 수 있다. 또한, 제1 트랜지스터(TR1)의 제1 소스/드레인 전극(SD1)은 또 다른 컨택홀을 통해 제1 도전층(BML)과 전기적으로 연결될 수 있다.
데이터 라인(DTL)은 표시 장치(10)에 포함된 다른 트랜지스터(미도시)에 데이터 신호를 인가할 수 있다. 도면에서는 도시되지 않았으나, 데이터 라인(DTL)은 다른 트랜지스터의 소스/드레인 전극과 연결되어 데이터 라인(DTL)에서 인가되는 신호를 전달할 수 있다.
제2 용량 전극(CSE2)은 제1 용량 전극(CSE1)과 두께 방향으로 중첩하도록 배치된다. 몇몇 실시예에서, 제2 용량 전극(CSE2)은 제2 소스/드레인 전극(SD2)과 연결되어 일체화될 수 있다.
제3 도전층은 몰리브덴(Mo), 알루미늄(Al), 크롬(Cr), 금(Au), 티타늄(Ti), 니켈(Ni), 네오디뮴(Nd) 및 구리(Cu) 중 어느 하나 또는 이들의 합금으로 이루어진 단일층 또는 다중층으로 형성될 수 있다. 다만, 이에 제한되는 것은 아니다.
제1 층간 절연층(17)은 제3 도전층 상에 배치된다. 제1 층간 절연층(17)은 제3 도전층과 그 위에 배치되는 다른 층들 사이에서 절연막의 기능을 수행할 수 있다. 또한, 제1 층간 절연층(17)은 제3 도전층을 덮으며 제3 도전층을 보호하는 기능을 수행할 수 있다. 제1 층간 절연층(17)은 실리콘 산화물(SiO x), 실리콘 질화물(SiN x), 실리콘 산질화물(SiO xN y) 중 적어도 어느 하나를 포함하는 무기층이 적층된 이중층 또는 이들이 교번하여 적층된 다중층으로 형성될 수 있다. 또는 상기 각 층들은 상기 재료들을 포함하는 하나의 무기층으로 이루어질 수도 있다.
제4 도전층은 제1 층간 절연층(17) 상에 배치된다. 제4 도전층은 제1 전압 배선(VL1), 제2 전압 배선(VL2), 및 제1 도전 패턴(CDP)을 포함할 수 있다. 제1 전압 배선(VL1)은 제1 트랜지스터(TR1)에 공급되는 고전위 전압(또는, 제1 전원 전압)이 인가되고, 제2 전압 배선(VL2)은 제2 전극(22)에 공급되는 저전위 전압(또는, 제2 전원 전압)이 인가될 수 있다. 또한, 제2 전압 배선(VL2)은 표시 장치(10)의 제조 공정 중, 발광 소자(30)를 정렬시키기 데에 필요한 정렬 신호가 인가될 수도 있다.
제1 도전 패턴(CDP)은 제1 층간 절연층(17)에 형성된 컨택홀을 통해 제2 용량 전극(CSE2)과 연결될 수 있다. 다만, 상술한 바와 같이 제2 용량 전극(CSE2)은 제1 트랜지스터(TR1)의 제2 소스/드레인 전극(SD2)과 일체화될 수 있고, 제1 도전 패턴(CDP)은 제2 소스/드레인 전극(SD2)과 전기적으로 연결될 수 있다. 제1 도전 패턴(CDP)은 후술하는 제1 전극(21)과도 접촉하며, 제1 트랜지스터(TR1)는 제1 전압 배선(VL1)으로부터 인가되는 제1 전원 전압을 제1 도전 패턴(CDP)을 통해 제1 전극(21)으로 전달할 수 있다. 한편, 도면에서는 제4 도전층이 하나의 제2 전압 배선(VL2)과 하나의 제1 전압 배선(VL1)을 포함하는 것이 도시되어 있으나, 이에 제한되지 않는다. 제4 도전층은 더 많은 수의 제1 전압 배선(VL1)과 제2 전압 배선(VL2)들을 포함할 수 있다.
제4 도전층은 몰리브덴(Mo), 알루미늄(Al), 크롬(Cr), 금(Au), 티타늄(Ti), 니켈(Ni), 네오디뮴(Nd) 및 구리(Cu) 중 어느 하나 또는 이들의 합금으로 이루어진 단일층 또는 다중층으로 형성될 수 있다. 다만, 이에 제한되는 것은 아니다.
제1 평탄화층(19)은 제4 도전층 상에 배치된다. 제1 평탄화층(19)은 유기 절연 물질, 예를 들어 폴리 이미드(Polyimide, PI)와 같은 유기 물질을 포함하여, 표면 평탄화 기능을 수행할 수 있다. 다만, 몇몇 실시예에서 제1 평탄화층(19)은 생략될 수 있다.
제1 평탄화층(19) 상에는 컬러 필터층(CFL)과 차광 부재(BM)가 배치된다. 일 실시예에 따른 표시 장치(10)는 광이 방출되는 발광 소자층(EL)과 광이 출사되는 제1 기판(11) 사이에 컬러 필터층(CFL)이 배치될 수 있다. 컬러 필터층(CFL)은 후술할 바와 같이 발광 소자층(EL)과 컬러 제어 구조물(TPL, WCL) 및 반사층(LRL)을 통해 입사된 광의 일부만을 제1 기판(11)의 하면으로 투과시킬 수 있다.
차광 부재(BM)는 뱅크층(BNL)과 두께 방향으로 중첩하며, 비발광 영역(NEA)에 위치할 수 있다. 차광 부재(BM)는 발광 영역(EMA)과 중첩하는 제1 평탄화층(19)의 일면을 노출하는 개구부(미도시)를 포함하여 평면도상 격자 형상으로 형성될 수 있다. 다만, 차광 부재(BM)는 각 서브 화소(PXn)의 발광 영역(EMA)과 서브 영역(CBA) 사이에는 배치되지 않을 수도 있다. 차광 부재(BM)는 뱅크층(BNL) 중 서브 화소(PXn)들의 경계에 걸친 부분과 중첩하도록 배치된다. 즉, 차광 부재(BM)는 반드시 발광 영역(EMA)만을 둘러싸도록 배치되지 않으며, 일부 비발광 영역(NEA)을 포함하여 컬러 필터층(CFL)이 배치되는 서브 화소(PXn)의 경계에 배치될 수 있다. 몇몇 실시예에서, 차광 부재(BM)는 뱅크층(BNL)의 제1 뱅크(45)보다 작은 폭으로 형성될 수 있다. 다만, 이에 제한되지 않고 차광 부재(BM)는 제1 뱅크(45)와 실질적으로 동일한 폭으로 형성될 수도 있다.
차광 부재(BM)는 유기 물질을 포함하여 이루어질 수 있다. 차광 부재(BM)는 외광을 흡수함으로써 외광 반사로 인한 색의 왜곡을 저감시킬 수 있다. 또한, 차광 부재(BM)는 발광 소자층(EL)으로부터 방출되는 광이 인접한 서브 화소(PXn)로 침범하는 것을 방지하는 역할을 할 수 있다. 일 실시예에서, 차광 부재(BM)는 가시광 파장을 모두 흡수할 수 있다. 차광 부재(BM)는 광 흡수 물질을 포함할 수 있다. 예를 들어, 차광 부재(BM)는 표시 장치(10)의 블랙 매트릭스로 사용되는 물질로 이루어질 수 있다. 다른 실시예에서, 차광 부재(BM)는 가시광 파장 중 특정 파장의 빛은 흡수하고, 다른 특정 파장의 빛은 투과시킬 수도 있다. 예를 들어, 차광 부재(BM)는 일 컬러 필터층(CFL)과 동일한 물질을 포함할 수 있다. 구체적으로, 차광 부재(BM)는 제1 컬러 필터층(CFL1)과 동일한 물질로 이루어질 수 있다. 몇몇 실시예에서, 차광 부재(BM)는 제1 컬러 필터층과 일체화되어 형성될 수도 있다.
컬러 필터층(CFL)은 차광 부재(BM)의 개구부를 통해 노출되는 제1 평탄화층(19)에 배치될 수 있다. 컬러 필터층(CFL)은 제1 서브 화소(PX1)에 배치되는 제1 컬러 필터층(CFL1), 제2 서브 화소(PX2)에 배치되는 제2 컬러 필터층(CFL2) 및 제3 서브 화소(PX3)에 배치되는 제3 컬러 필터층(CFL3)을 포함할 수 있다. 각 컬러 필터층(CFL)은 각 서브 화소(PXn)에서 표시하는 색 파장 이외의 파장을 흡수하는 염료나 안료 같은 색료(colorant)를 포함할 수 있다. 제1 컬러 필터층(CFL1)은 청색 컬러 필터층이고, 제2 컬러 필터층(CFL2)은 녹색 컬러 필터이고, 제3 컬러 필터층(CFL3)은 적색 컬러 필터층일 수 있다. 발광 소자층(EL)에서 방출된 광들은 반사층(LRL)에서 반사되어 컬러 필터층(CFL)을 통해 제1 기판(11)의 하면으로 출사될 수 있다. 도면에서는 이웃하는 컬러 필터층(CFL)이 차광 부재(BM)를 기준으로 서로 이격되도록 배치된 경우를 예시하였지만, 이웃하는 컬러 필터층(CFL)은 차광 부재(BM) 상에서 적어도 부분적으로 중첩할 수도 있다.
한편, 몇몇 실시예에서 차광 부재(BM)의 개구부의 면적은 각 서브 화소(PXn)마다 다를 수 있다. 컬러 필터층(CFL)이 포함하는 색재에 따라 차광 부재(BM)의 개구부는 서브 화소(PXn)마다 서로 다른 면적을 가질 수 있고, 제1 뱅크(45)도 이에 대응하여 배치됨에 따라 각 서브 화소(PXn)의 면적은 서로 다를 수 있다. 예를 들어, 제3 서브 화소(PX3)에는 적색 색재를 포함한 제3 컬러 필터층(CFL3)이 배치되고, 제3 서브 화소(PX3)의 면적은 제1 서브 화소(PX1) 및 제2 서브 화소(PX2)보다 클 수 있다. 또한, 제2 서브 화소(PX2)에는 녹색 색재를 포함한 제2 컬러 필터층(CFL2)이 배치되고, 제2 서브 화소(PX2)의 면적은 제1 서브 화소(PX1)보다 클 수 있다. 다만, 이에 제한되지 않는다. 복수의 서브 화소(PXn)들 중 적어도 어느 하나는 다른 서브 화소(PXn)들과 다른 면적을 가질 수 있고, 그 대소관계는 상술한 바와 다를 수 있다. 표시 장치(10)는 각 서브 화소(PXn)들의 면적을 다르게 설계하여 표시 장치(10)의 외광 반사에 대한 표시 품질 저하를 방지할 수 있다.
컬러 필터층(CFL)은 각 서브 화소(PXn)에서 발광 영역(EMA) 및 서브 영역(CBA)에 걸쳐 배치될 수 있다. 도면에서는 컬러 필터층(CFL)이 각 서브 화소(PXn)마다 배치되어 섬형의 패턴을 형성하는 것이 예시되어 있으나, 이에 제한되지 않는다. 컬러 필터층(CFL)은 표시 영역(DPA) 전면에 걸쳐 선형의 패턴을 형성할 수도 있다. 또한, 차광 부재(BM)가 뱅크층(BNL)의 제1 뱅크(45)보다 작은 폭을 갖고, 컬러 필터층(CFL)은 부분적으로 제1 뱅크(45)와 두께 방향으로 중첩할 수 있다.
컬러 필터층(CFL) 상에는 뱅크층(BNL)과 발광 소자층(EL)이 배치된다. 뱅크층(BNL)은 서브 화소(PXn)들 사이의 경계 또는 발광 영역(EMA)과 서브 영역(CBA) 사이에 배치되는 제1 뱅크(45)와, 컬러 필터층(CFL) 상에서 각 서브 화소(PXn)의 발광 영역(EMA)에 배치되는 제2 뱅크(40)들을 더 포함할 수 있다. 발광 소자층(EL)은 제1 서브 화소(PX1)에 배치된 제1 발광 소자층(EL1), 제2 서브 화소(PX2)에 배치된 제2 발광 소자층(EL2) 및 제3 서브 화소(PX3)에 배치된 제3 발광 소자층(EL3)을 포함한다. 각 발광 소자층(EL)들은 복수의 전극(21, 22)들, 발광 소자(30), 및 복수의 접촉 전극(26, 27)들을 포함할 수 있다. 또한, 발광 소자층(EL)에는 복수의 절연층(51, 52, 53, 54)들을 더 포함할 수 있다.
일 실시예에서, 뱅크층(BNL)의 제2 뱅크(40)들은 컬러 필터층(CFL) 상에 직접 배치될 수 있다. 복수의 제2 뱅크(40)들은 각 서브 화소(PXn) 내에서 제2 방향(DR2)으로 연장되되, 제2 방향(DR2)으로 이웃하는 다른 서브 화소(PXn)로 연장되지 않으며 발광 영역(EMA) 내에 배치될 수 있다. 또한, 복수의 제2 뱅크(40)들은 제1 방향(DR1)으로 서로 이격되어 배치되고, 이들 사이에 발광 소자(30)가 배치되는 영역을 형성할 수 있다. 복수의 제2 뱅크(40)들은 각 서브 화소(PXn)마다 배치되어 표시 장치(10)의 표시 영역(DPA)에서 선형의 패턴을 형성할 수 있다. 도면에서는 2개의 제2 뱅크(40)들이 도시되어 있으나, 이에 제한되지 않는다. 후술하는 전극(21, 22)의 수에 따라 더 많은 수의 제2 뱅크(40)들이 더 배치될 수도 있다.
제2 뱅크(40)는 컬러 필터층(CFL)의 상면을 기준으로 적어도 일부가 돌출된 구조를 가질 수 있다. 제2 뱅크(40)의 돌출된 부분은 경사진 측면을 가질 수 있고, 발광 소자(30)에서 방출된 광은 제2 뱅크(40)의 경사진 측면을 향해 진행될 수 있다. 제2 뱅크(40) 상에 배치되는 전극(21, 22)들은 반사율이 높은 재료를 포함할 수 있고, 발광 소자(30)에서 방출된 광은 제2 뱅크(40)의 측면에 배치된 전극(21, 22)에서 반사되어 컬러 제어 구조물(TPL, WCL)로 입사될 수 있다. 즉, 제2 뱅크(40)는 발광 소자(30)가 배치되는 영역을 제공함과 동시에 발광 소자(30)에서 방출된 광을 상부 방향으로 반사시키는 반사벽의 기능을 수행할 수도 있다. 제2 뱅크(40)의 측면은 선형의 형상으로 경사질 수 있으나, 이에 제한되지 않고 제2 뱅크(40)는 외면이 곡률진 반원 또는 반타원의 형상을 가질 수도 있다. 예시적인 실시예에서 제2 뱅크(40)들은 폴리이미드(Polyimide, PI)와 같은 유기 절연 물질을 포함할 수 있으나, 이에 제한되지 않는다.
복수의 전극(21, 22)들은 제2 뱅크(40)와 컬러 필터층(CFL) 상에 배치된다. 복수의 전극(21, 22)은 제1 전극(21) 및 제2 전극(22)을 포함할 수 있다. 제1 전극(21) 및 제2 전극(22)은 제2 방향(DR2)으로 연장되고, 이들은 서로 제1 방향(DR1)으로 이격되도록 배치될 수 있다.
제1 전극(21)과 제2 전극(22)은 각각 서브 화소(PXn)에서 제2 방향(DR2)으로 연장되되, 서브 영역(CBA)에서 다른 전극(21, 22)들과 분리될 수 있다. 몇몇 실시예에서, 제1 전극(21) 및 제2 전극(22)은 서브 영역(CBA)에서 제2 방향(DR2)으로 이웃하는 서브 화소(PXn)에 배치된 다른 제1 전극(21) 및 제2 전극(22)과 분리될 수 있다. 다만, 이에 제한되지 않으며, 몇몇 전극(21, 22)들은 각 서브 화소(PXn) 마다 분리되지 않고 제2 방향(DR2)으로 이웃하는 서브 화소(PXn) 넘어 연장되어 배치되거나, 제1 전극(21) 또는 제2 전극(22) 중 어느 한 전극만 분리될 수도 있다.
제1 전극(21)은 제1 컨택홀(CT1)을 통해 제1 트랜지스터(TR1)와 전기적으로 연결되고, 제2 전극(22)은 제2 컨택홀(CT2)을 통해 제2 전압 배선(VL2)과 전기적으로 연결될 수 있다. 예를 들어, 제1 전극(21)은 제1 뱅크(45)의 제1 방향(DR1)으로 연장된 부분에서 차광 부재(BM)와 제1 평탄화층(19)을 관통하는 제1 컨택홀(CT1)을 통해 제1 도전 패턴(CDP)과 접촉할 수 있다. 제2 전극(22)도 제1 뱅크(45)의 제1 방향(DR1)으로 연장된 부분에서 차광 부재(BM)와 제1 평탄화층(19)을 관통하는 제2 컨택홀(CT2)을 통해 제2 전압 배선(VL2)과 접촉할 수 있다. 다만, 이에 제한되지 않는다. 몇몇 실시예에서 제1 컨택홀(CT1)과 제2 컨택홀(CT2)은 제1 뱅크(45)와 중첩하지 않도록 제1 뱅크(45)가 둘러싸는 발광 영역(EMA) 내에 배치될 수도 있다. 이 경우, 제1 컨택홀(CT1)과 제2 컨택홀(CT2)은 각각 컬러 필터층(CFL)과 제1 평탄화층(19)을 관통할 수 있다.
도면에서는 각 서브 화소(PXn)마다 하나의 제1 전극(21)과 제2 전극(22)이 배치된 것이 예시되어 있으나, 이에 제한되지 않는다. 몇몇 실시예에서 각 서브 화소(PXn)마다 배치되는 제1 전극(21)과 제2 전극(22)의 수는 더 많을 수 있다. 또한, 각 서브 화소(PXn)에 배치된 제1 전극(21)과 제2 전극(22)은 반드시 일 방향으로 연장된 형상을 갖지 않을 수 있으며, 제1 전극(21)과 제2 전극(22)은 다양한 구조로 배치될 수 있다. 예를 들어, 제1 전극(21)과 제2 전극(22)은 부분적으로 곡률지거나, 절곡된 형상을 가질 수 있고, 어느 한 전극이 다른 전극을 둘러싸도록 배치될 수도 있다.
제1 전극(21) 및 제2 전극(22)은 각각 제2 뱅크(40)들 상에 배치될 수 있다. 몇몇 실시예에서, 제1 전극(21)과 제2 전극(22)은 각각 제2 뱅크(40)보다 큰 폭을 갖도록 형성될 수 있다. 예를 들어, 제1 전극(21)과 제2 전극(22)은 각각 제2 뱅크(40)의 외면을 덮도록 배치될 수 있다. 제2 뱅크(40)의 측면 상에는 제1 전극(21)과 제2 전극(22)이 각각 배치되고, 제1 전극(21)과 제2 전극(22) 사이의 간격은 제2 뱅크(40) 사이의 간격보다 좁을 수 있다. 또한, 제1 전극(21)과 제2 전극(22)은 적어도 일부 영역이 컬러 필터층(CFL) 상에 직접 배치되어 이들은 동일 평면 상에 배치될 수 있다.
각 전극(21, 22)은 투명성 전도성 물질을 포함할 수 있다. 일 예로, 각 전극(21, 22)은 ITO(Indium Tin Oxide), IZO(Indium Zinc Oxide), ITZO(Indium Tin-Zinc Oxide) 등과 같은 물질을 포함할 수 있으나, 이에 제한되는 것은 아니다. 몇몇 실시예에서, 각 전극(21, 22)은 반사율이 높은 전도성 물질을 포함할 수 있다. 예를 들어, 각 전극(21, 22)은 반사율이 높은 물질로 은(Ag), 구리(Cu), 알루미늄(Al) 등과 같은 금속을 포함할 수 있다. 이 경우, 각 전극(21, 22)은 발광 소자(30)에서 방출되어 제2 뱅크(40)의 측면으로 진행하는 광을 각 서브 화소(PXn)의 상부 방향으로 반사시킬 수 있다.
이에 제한되지 않고, 각 전극(21, 22)은 투명성 전도성 물질과 반사율이 높은 금속층이 각각 한층 이상 적층된 구조를 이루거나, 이들을 포함하여 하나의 층으로 형성될 수도 있다. 예시적인 실시예에서, 각 전극(21, 22)은 ITO/은(Ag)/ITO/, ITO/Ag/IZO, 또는 ITO/Ag/ITZO/IZO 등의 적층구조를 갖거나, 알루미늄(Al), 니켈(Ni), 란타늄(La) 등을 포함하는 합금일 수 있다.
복수의 전극(21, 22)들은 발광 소자(30)들과 전기적으로 연결되고, 발광 소자(30)가 광을 방출하도록 소정의 전압이 인가될 수 있다. 예를 들어, 복수의 전극(21, 22)들은 후술하는 접촉 전극(26, 27)을 통해 발광 소자(30)와 전기적으로 연결되고, 전극(21, 22)들로 인가된 전기 신호를 접촉 전극(26, 27)을 통해 발광 소자(30)에 전달할 수 있다.
예시적인 실시예에서, 제1 전극(21)과 제2 전극(22) 중 어느 하나는 발광 소자(30)의 애노드(Anode) 전극과 전기적으로 연결되고, 다른 하나는 발광 소자(30)의 캐소드(Cathode) 전극과 전기적으로 연결될 수 있다. 다만, 이에 제한되지 않으며 그 반대의 경우일 수도 있다.
또한, 각 전극(21, 22)은 발광 소자(30)를 정렬하기 위해 서브 화소(PXn) 내에 전기장을 형성하는 데에 활용될 수도 있다. 발광 소자(30)는 제1 전극(21)과 제2 전극(22) 상에 형성된 전계에 의해 제1 전극(21)과 제2 전극(22) 사이에 배치될 수 있다.
제1 절연층(51)은 컬러 필터층(CFL) 상에 배치된다. 제1 절연층(51)은 제2 뱅크(40)들 및 제1 전극(21)과 제2 전극(22)들을 덮도록 배치되되, 제1 전극(21)과 제2 전극(22) 상면 일부가 노출되도록 배치될 수 있다. 다시 말해, 제1 절연층(51)은 실질적으로 컬러 필터층(CFL) 상에 전면적으로 형성되되, 제1 전극(21)과 제2 전극(22)을 부분적으로 노출하는 개구부를 포함할 수 있다.
예시적인 실시예에서, 제1 절연층(51)은 제1 전극(21)과 제2 전극(22) 사이에서 상면의 일부가 함몰되도록 단차가 형성될 수 있다. 제1 절연층(51)은 제1 전극(21)과 제2 전극(22)을 덮도록 배치됨에 따라 이들 사이에서 단차지게 형성될 수도 있다. 다만, 이에 제한되지 않는다. 제1 절연층(51)은 제1 전극(21)과 제2 전극(22)을 보호함과 동시에 이들을 상호 절연시킬 수 있다. 또한, 제1 절연층(51) 상에 배치되는 발광 소자(30)가 다른 부재들과 직접 접촉하여 손상되는 것을 방지할 수도 있다.
제1 뱅크(45)는 제1 절연층(51) 상에 배치될 수 있다. 제1 뱅크(45)는 평면상 제1 방향(DR1) 및 제2 방향(DR2)으로 연장된 부분을 포함하여 표시 영역(DPA) 전면에서 격자형 패턴으로 배치될 수 있다. 일 실시예에서, 제1 뱅크(45)는 차광 부재(BM)와 두께 방향으로 중첩하도록 배치되되, 차광 부재(BM)보다 더 큰 폭을 가질 수 있다. 차광 부재(BM)는 컬러 필터층(CFL)들 사이에 배치되어 이들을 구분하는 반면, 제1 뱅크(45)는 각 서브 화소(PXn)들의 경계에 걸쳐 배치되어 이웃하는 서브 화소(PXn)들을 구분할 수 있다.
또한, 제1 뱅크(45)는 서브 화소(PXn)마다 배치된 발광 영역(EMA)과 서브 영역(CBA)을 둘러싸도록 배치되어 이들을 구분할 수 있다. 제1 전극(21)과 제2 전극(22)은 제2 방향(DR2)으로 연장되어 제1 뱅크(45)의 제1 방향(DR1)으로 연장된 부분을 가로질러 배치될 수 있다. 제1 뱅크(45)의 제2 방향(DR2)으로 연장된 부분은 발광 영역(EMA) 사이에 배치된 부분은 서브 영역(CBA) 사이에 배치된 부분보다 큰 폭을 가질 수 있다. 이에 따라, 서브 영역(CBA)들 사이의 간격은 발광 영역(EMA)들 사이의 간격보다 작을 수 있다.
일 실시예에 따르면 제1 뱅크(45)는 제2 뱅크(40)보다 더 큰 높이를 갖도록 형성될 수 있다. 제1 뱅크(45)는 표시 장치(10)의 제조 공정의 잉크젯 프린팅 공정에서 잉크가 인접한 서브 화소(PXn)로 넘치는 것을 방지하는 기능을 수행할 수 있다. 제1 뱅크(45)는 서로 다른 서브 화소(PXn)마다 다른 발광 소자(30)들이 분산된 잉크가 서로 혼합되지 않도록 이들을 분리시킬 수 있다. 또한, 제1 뱅크(45)는 컬러 제어 구조물(TPL, WCL)의 재료가 다른 서브 화소(PXn)로 넘치는 것을 방지할 수 있다. 제1 뱅크(45)는 제2 뱅크(40)와 같이 폴리이미드(Polyimide, PI)를 포함할 수 있으나, 이에 제한되는 것은 아니다.
발광 소자(30)는 제1 절연층(51) 상에 배치될 수 있다. 복수의 발광 소자(30)들은 각 전극(21, 22)들이 연장된 제2 방향(DR2)을 따라 서로 이격되어 배치되며 실질적으로 상호 평행하게 정렬될 수 있다. 발광 소자(30)는 일 방향으로 연장된 형상을 가질 수 있고, 각 전극(21, 22)들이 연장된 방향과 발광 소자(30)가 연장된 방향은 실질적으로 수직을 이룰 수 있다. 다만, 이에 제한되지 않으며, 발광 소자(30)는 각 전극(21, 22)들이 연장된 방향에 수직하지 않고 비스듬히 배치될 수도 있다.
발광 소자(30)는 발광층(도 11의 '36')을 포함하여 특정 파장대의 광을 방출할 수 있다. 또한, 발광 소자(30)는 발광층(36)을 이루는 재료에 따라 서로 다른 파장대의 광을 방출할 수도 있다. 다만, 표시 장치(10)는 컬러 제어 구조물(TPL, WCL)과 컬러 필터층(CFL)을 포함하여 각 서브 화소(PXn)마다 배치된 발광 소자(30)들이 동일한 색의 광을 방출하더라도, 각 서브 화소(PXn)마다 다른 색을 표시할 수 있다. 일 실시예에서, 표시 장치(10)의 각 발광 소자층(EL)은 제1 색의 광(L1)을 방출하는 발광 소자(30)들 포함하되, 각 서브 화소(PXn)들은 서로 다른 색의 광을 표시할 수 있다. 예를 들어, 제1 서브 화소(PX1), 제2 서브 화소(PX2) 및 제3 서브 화소(PX3)에서는 각각 제1 색의 광(L1), 제2 색의 광(L2) 및 제3 색의 광(L3)이 출사될 수 있다. 다만, 이에 제한되지 않으며, 경우에 따라서 각 서브 화소(PXn)들은 서로 다른 종류의 발광 소자(30)를 포함할 수도 있다.
발광 소자(30)는 제2 뱅크(40)들 사이에서 양 단부가 각 전극(21, 22) 상에 배치될 수 있다. 발광 소자(30)는 일 단부가 제1 전극(21) 상에 놓이고, 타 단부가 제2 전극(22) 상에 놓이도록 배치될 수 있다. 발광 소자(30)의 연장된 길이는 제1 전극(21)과 제2 전극(22) 사이의 간격보다 길고, 발광 소자(30)의 양 단부가 각각 제1 전극(21)과 제2 전극(22) 상에 배치될 수 있다.
발광 소자(30)는 제1 기판(11)의 상면에 수직한 방향으로 복수의 층들이 배치될 수 있다. 표시 장치(10)의 발광 소자(30)는 연장된 일 방향이 제1 기판(11)과 평행하도록 배치되고, 발광 소자(30)에 포함된 복수의 반도체층들은 제1 기판(11)의 상면과 평행한 방향을 따라 순차적으로 배치될 수 있다. 다만, 이에 제한되지 않는다. 경우에 따라서는 발광 소자(30)가 다른 구조를 갖는 경우, 복수의 층들은 제1 기판(11)에 수직한 방향으로 배치될 수도 있다.
발광 소자(30)의 양 단부는 각각 접촉 전극(26, 27)들과 접촉할 수 있다. 발광 소자(30)는 연장된 일 방향측 단부면에는 절연막(38)이 형성되지 않고 반도체층 일부가 노출되기 때문에, 상기 노출된 반도체층은 접촉 전극(26, 27)과 접촉할 수 있다. 다만, 이에 제한되지 않는다. 경우에 따라서 발광 소자(30)는 절연막(38) 중 적어도 일부 영역이 제거되고, 절연막(38)이 제거되어 반도체층들의 양 단부 측면이 부분적으로 노출될 수 있다. 상기 노출된 반도체층의 측면은 접촉 전극(26, 27)과 직접 접촉할 수도 있다.
제2 절연층(52)은 발광 소자(30) 상에 부분적으로 배치될 수 있다. 일 예로, 제2 절연층(52)은 발광 소자(30)의 외면을 부분적으로 감싸도록 배치되어 발광 소자(30)의 일 단부 및 타 단부는 덮지 않도록 배치된다. 후술하는 접촉 전극(26, 27)들은 제2 절연층(52)이 덮지 않는 발광 소자(30)의 양 단부와 접촉할 수 있다. 제2 절연층(52) 중 발광 소자(30) 상에 배치된 부분은 평면상 제1 절연층(51) 상에서 제2 방향(DR2)으로 연장되어 배치됨으로써 각 서브 화소(PXn) 내에서 선형 또는 섬형 패턴을 형성할 수 있다. 제2 절연층(52)은 발광 소자(30)를 보호함과 동시에 표시 장치(10)의 제조 공정에서 발광 소자(30)를 고정시킬 수 있다.
제2 절연층(52) 상에는 복수의 접촉 전극(26, 27)들과 제3 절연층(53)이 배치될 수 있다.
복수의 접촉 전극(26, 27)들은 일 방향으로 연장된 형상을 가질 수 있다. 접촉 전극(26, 27)의 제1 접촉 전극(26)과 제2 접촉 전극(27)은 각각 제1 전극(21)과 제2 전극(22) 중 일부 상에 배치될 수 있다. 제1 접촉 전극(26)은 제1 전극(21) 상에 배치되고, 제2 접촉 전극(27)은 제2 전극(22) 상에 배치되며, 제1 접촉 전극(26)과 제2 접촉 전극(27)은 각각 제2 방향(DR2)으로 연장된 형상을 가질 수 있다. 제1 접촉 전극(26)과 제2 접촉 전극(27)은 서로 제1 방향(DR1)으로 이격 대향할 수 있으며, 이들은 각 서브 화소(PXn)의 발광 영역(EMA) 내에서 선형의 패턴을 형성할 수 있다.
몇몇 실시예에서, 제1 접촉 전극(26)과 제2 접촉 전극(27)은 일 방향으로 측정된 폭이 각각 제1 전극(21)과 제2 전극(22)의 상기 일 방향으로 측정된 폭과 같거나 더 작을 수 있다. 제1 접촉 전극(26)과 제2 접촉 전극(27)은 각각 발광 소자(30)의 일 단부 및 타 단부와 접촉함과 동시에, 제1 전극(21)과 제2 전극(22)의 상면 일부를 덮도록 배치될 수 있다.
복수의 접촉 전극(26, 27)들은 각각 발광 소자(30) 및 전극(21, 22)들과 접촉할 수 있다. 발광 소자(30)는 연장된 방향의 양 단부면에는 반도체층이 노출되고, 제1 접촉 전극(26)과 제2 접촉 전극(27)은 상기 반도체층이 노출된 단부면에서 발광 소자(30)와 접촉할 수 있다. 발광 소자(30)의 일 단부는 제1 접촉 전극(26)을 통해 제1 전극(21)과 전기적으로 연결되고, 타 단부는 제2 접촉 전극(27)을 통해 제2 전극(22)과 전기적으로 연결될 수 있다.
도면에서는 하나의 서브 화소(PXn)에 하나의 제1 접촉 전극(26)과 제2 접촉 전극(27)이 배치된 것이 도시되어 있으나, 이에 제한되지 않는다. 제1 접촉 전극(26)과 제2 접촉 전극(27)의 개수는 각 서브 화소(PXn)에 배치된 제1 전극(21)과 제2 전극(22)의 수에 따라 달라질 수 있다.
제3 절연층(53)은 제1 접촉 전극(26) 상에 배치된다. 제3 절연층(53)은 제1 접촉 전극(26)과 제2 접촉 전극(27)을 전기적으로 상호 절연시킬 수 있다. 제3 절연층(53)은 제1 접촉 전극(26)을 덮도록 배치되되, 발광 소자(30)가 제2 접촉 전극(27)과 접촉할 수 있도록 발광 소자(30)의 타 단부 상에는 배치되지 않을 수 있다. 제3 절연층(53)은 제2 절연층(52)의 상면에서 제1 접촉 전극(26) 및 제2 절연층(52)과 부분적으로 접촉할 수 있다. 제3 절연층(53)의 제2 전극(22)이 배치된 방향의 측면은 제2 절연층(52)의 일 측면과 정렬될 수 있다. 또한, 제3 절연층(53)은 비발광 영역, 예컨대 제1 평탄화층(19) 상에 배치된 제1 절연층(51) 상에도 배치될 수 있다. 다만, 이에 제한되는 것은 아니다.
제2 접촉 전극(27)은 제2 전극(22), 제2 절연층(52) 및 제3 절연층(53) 상에 배치된다. 제2 접촉 전극(27)은 발광 소자(30)의 타 단부 및 제2 전극(22)의 노출된 상면과 접촉할 수 있다. 발광 소자(30)의 타 단부는 제2 접촉 전극(27)을 통해 제2 전극(22)과 전기적으로 연결될 수 있다.
제2 접촉 전극(27)은 부분적으로 제2 절연층(52), 제3 절연층(53), 제2 전극(22) 및 발광 소자(30)와 접촉할 수 있다. 제1 접촉 전극(26)과 제2 접촉 전극(27)은 제2 절연층(52)과 제3 절연층(53)에 의해 상호 비접촉될 수 있다. 다만, 이에 제한되지 않으며, 경우에 따라 제3 절연층(53)은 생략될 수 있다.
접촉 전극(26, 27)은 전도성 물질을 포함할 수 있다. 예를 들어, ITO, IZO, ITZO, 알루미늄(Al) 등을 포함할 수 있다. 일 예로, 접촉 전극(26, 27)은 투명성 전도성 물질을 포함하고, 발광 소자(30)에서 방출된 광은 접촉 전극(26, 27)을 투과하여 전극(21, 22)들을 향해 진행할 수 있다. 다만, 이에 제한되는 것은 아니다.
제4 절연층(54)은 제1 기판(11) 상에 전면적으로 배치될 수 있다. 제4 절연층(54)은 발광 소자층(EL)의 부재들을 외부 환경에 대하여 보호하는 기능을 할 수 있다. 또한, 제4 절연층(54)은 제1 뱅크(45) 상에도 배치될 수 있다.
상술한 제1 절연층(51), 제2 절연층(52), 제3 절연층(53) 및 제4 절연층(54) 각각은 무기물 절연성 물질 또는 유기물 절연성 물질을 포함할 수 있다. 예시적인 실시예에서, 제1 절연층(51), 제2 절연층(52), 제3 절연층(53) 및 제4 절연층(54)은 실리콘 산화물(SiO x), 실리콘 질화물(SiN x), 실리콘 산질화물(SiO xN y), 산화 알루미늄(AlO y), 질화 알루미늄(AlN x)등과 같은 무기물 절연성 물질을 포함할 수 있다. 또는, 이들은 유기물 절연성 물질로써, 아크릴 수지, 에폭시 수지, 페놀 수지, 폴리아마이드 수지, 폴리이미드 수지, 불포화 폴리에스테르 수지, 폴리페닐렌 수지, 폴리페닐렌설파이드 수지, 벤조사이클로부텐 수지, 카도 수지, 실록산 수지, 실세스퀴옥산 수지, 폴리메틸메타크릴레이트, 폴리카보네이트, 폴리메틸메타크릴레이트-폴리카보네이트 합성수지 등을 포함할 수 있다. 다만, 이에 제한되는 것은 아니다.
발광 소자층(EL) 상에는 컬러 제어 구조물(TPL, WCL)이 배치된다. 일 실시예에 따르면 컬러 제어 구조물(TPL, WCL)은 뱅크층(BNL)의 제1 뱅크(45)가 둘러싸는 영역 내에 배치될 수 있다. 컬러 제어 구조물(TPL, WCL)은 각 서브 화소(PXn)마다 배치되되, 제1 뱅크(45)가 둘러싸는 영역 중 발광 영역(EMA)에 배치되고 서브 영역(CBA)에는 배치되지 않을 수 있다. 서브 영역(CBA)에는 발광 소자층(EL)의 발광 소자(30)들이 배치되지 않는 영역으로, 실질적으로 광이 방출되지 않을 수 있다. 컬러 제어 구조물(TPL, WCL)은 발광 소자층(EL) 중 발광 소자(30)가 배치된 영역에서 제1 뱅크(45)가 둘러싸는 영역에 배치될 수 있다.
몇몇 실시예에서, 컬러 제어 구조물(TPL, WCL)의 높이는 제1 뱅크(45)의 높이보다 클 수 있다. 컬러 제어 구조물(TPL, WCL)은 표시 장치(10)의 제조 공정 중 잉크젯 프린팅 공정, 또는 포토 레지스트 공정을 통해 형성될 수 있다. 컬러 제어 구조물(TPL, WCL)은 이들을 이루는 재료가 제1 뱅크(45)가 둘러싸는 영역 내에 분사 또는 도포된 후, 건조 또는 노광 및 현상 공정을 통해 형성될 수 있다. 일 예로, 컬러 제어 구조물(TPL, WCL)을 이루는 재료는 유기 물질을 포함하여 점성을 가질 수 있고, 상기 유기 물질이 제1 뱅크(45)보다 높은 위치까지 분사 또는 도포되더라도 제1 뱅크(45)를 넘어 다른 서브 화소(PXn)로 넘치지 않을 수 있다. 이에 따라, 컬러 제어 구조물(TPL, WCL)의 높이는 제1 뱅크(45)보다 높을 수 있다. 다만, 이에 제한되지 않는다.
각 서브 화소(PXn)의 발광 소자층(EL)이 제1 색의 광을 방출하는 실시예에서, 컬러 제어 구조물(TPL, WCL)은 제1 서브 화소(PX1)에 배치된 투광층(TPL), 제2 서브 화소(PX2)에 배치된 제1 파장 변환층(WCL1), 및 제3 서브 화소(PX3)에 배치된 제2 파장 변환층(WCL2)을 포함할 수 있다.
투광층(TPL)은 제1 베이스 수지(BRS1) 및 제1 베이스 수지(BRS1) 내에 배치된 산란체(SCP)를 포함할 수 있다. 투광층(TPL)은 발광 소자층(EL)에서 입사되는 제1 색의 광(L1)의 파장을 유지한 채 투과시킨다. 투광층(TPL)의 산란체(SCP)는 투광층(TPL)을 통해 출사되는 빛의 출사 경로를 조절하는 역할을 할 수 있다. 투광층(TPL)은 파장 변환 물질을 불포함할 수 있다.
제1 파장 변환층(WCL1)은 제2 베이스 수지(BRS2) 및 제2 베이스 수지(BRS2) 내에 배치된 제1 파장 변환 물질(WCP1)을 포함할 수 있다. 제2 파장 변환층(WCL2)은 제3 베이스 수지(BRS3) 및 제3 베이스 수지(BRS3) 내에 배치된 제2 파장 변환 물질(WCP2)을 포함할 수 있다. 제1 파장 변환층(WCL1)과 제2 파장 변환층(WCL2)은 발광 소자층(EL)에서 입사되는 제1 색의 광(L1)의 파장을 변환시켜 투과시킨다. 제1 파장 변환층(WCL1)과 제2 파장 변환층(WCL2)의 산란체(SCP)는 파장 변환 효율을 증가시킬 수 있다.
산란체(SCP)는 금속 산화물 입자 또는 유기 입자일 수 있다. 상기 금속 산화물로는 산화 티타늄(TiO 2), 산화 지르코늄(ZrO 2), 산화 알루미늄(Al 2O 3), 산화 인듐(In 2O 3), 산화 아연(ZnO) 또는 산화 주석(SnO 2) 등이 예시될 수 있고, 상기 유기 입자 재료로는 아크릴계 수지 또는 우레탄계 수지 등이 예시될 수 있다.
제1 내지 제3 베이스 수지(BRS1, BRS2, BRS3)는 투광성 유기 물질을 포함할 수 있다. 예를 들어, 제1 내지 제3 베이스 수지(BRS1, BRS2, BRS3)는 에폭시계 수지, 아크릴계 수지, 카도계 수지 또는 이미드계 수지 등을 포함하여 이루어질 수 있다. 제1 내지 제3 베이스 수지(BRS1, BRS2, BRS3)는 모두 동일한 물질로 이루어질 수 있지만, 이에 제한되지 않는다.
제1 파장 변환 물질(WCP1)은 제1 색의 광(L1)을 제2 색의 광(L2)으로 변환하고, 제2 파장 변환 물질(WCP2)은 제1 색의 광(L1)을 제3 색의 광(L3)으로 변환하는 물질일 수 있다. 제1 파장 변환 물질(WCP1)과 제2 파장 변환 물질(WCP2)은 양자점, 양자 막대, 형광체 등일 수 있다. 상기 양자점은 IV족계 나노 결정, II-VI족계 화합물 나노 결정, III-V족계 화합물 나노 결정, IV-VI족계 나노 결정 또는 이들의 조합을 포함할 수 있다.
컬러 제어 구조물(TPL, WCL)은 발광 소자층(EL) 상에 직접 배치될 수 있다. 표시 장치(10)는 제1 뱅크(45)가 소정의 높이를 갖고 서브 화소(PXn)들을 둘러싸도록 배치될 수 있으므로, 컬러 제어 구조물(TPL, WCL)의 베이스 수지(BRS1, BRS2, BRS3)은 발광 소자층(EL)의 제4 절연층(54) 상에 직접 배치될 수 있다.
일 실시예에 따르면, 컬러 제어 구조물(TPL, WCL)의 투광층(TPL), 제1 파장 변환층(WCL1) 및 제2 파장 변환층(WCL2)은 제1 뱅크(45)가 둘러싸는 발광 영역(EMA)에 대응하여 배치되고, 제1 방향(DR1)으로 측정된 폭이 각 컬러 필터층(CFL)의 제1 방향(DR1)으로 측정된 폭보다 작을 수 있다. 컬러 필터층(CFL)은 차광 부재(BM)가 둘러싸는 영역 내에 배치되고, 차광 부재(BM)는 제1 뱅크(45)보다 폭이 작아 컬러 필터층(CFL)은 부분적으로 제1 뱅크(45)와 두께 방향으로 중첩할 수 있다. 반면, 컬러 제어 구조물(TPL, WCL)은 그 폭이 제1 뱅크(45)가 둘러싸는 발광 영역(EMA)과 실질적으로 동일하므로, 컬러 필터층(CFL)보다 작은 폭을 가질 수 있다.
또한, 베이스 수지(BRS1, BRS2, BRS3)들은 제1 뱅크(45)가 둘러싸는 영역 내에서 컬러 필터층(CFL)의 상면을 기준으로 돌출되어 배치되는 발광 소자층(EL)의 발광 소자(30), 제2 뱅크(40)들 및 전극(21, 22)과 접촉 전극(26, 27) 등을 감싸도록 배치될 수 있다. 또한, 컬러 제어 구조물(TPL, WCL)의 산란체(SCP) 및 파장 변환 물질(WCP1, WCP2)은 각 베이스 수지(BRS1, BRS2, BRS3) 내에 배치될 수 있고, 발광 소자층(EL)의 주변에 위치할 수 있다.
한편, 각 발광 소자층(EL)에서 방출된 광들은 동일한 제1 색의 광(L1)일 수 있다. 발광 소자(30)의 양 단부에서 방출된 광들은 제2 뱅크(40) 상에 배치된 전극(21, 22)에서 반사되어 그 상부에 배치된 컬러 제어 구조물(TPL, WCL)을 향해 진행할 수 있다. 제1 서브 화소(PX1)에 배치된 제1 발광 소자층(EL1)에서 방출된 광(L1)은 투광층(TPL)으로 입사되고, 제2 서브 화소(PX2)에 배치된 제2 발광 소자층(EL2)에서 방출된 광(L1)은 제1 파장 변환층(WCL1)으로 입사되며, 제3 서브 화소(PX3)에 배치된 제3 발광 소자층(EL3)에서 방출된 광(L1)은 제2 파장 변환층(WCL2)으로 입사된다. 투광층(TPL)으로 입사된 광은 파장 변환 없이 동일한 제1 색의 광(L1)으로 투과되고, 제1 파장 변환층(WCL1)으로 입사된 광은 제2 색의 광(L2)으로 변환되며 제2 파장 변환층(WCL2)으로 입사된 광은 제3 색의 광(L3)으로 변환될 수 있다. 각 서브 화소(PXn)는 동일한 색의 광을 방출하는 발광 소자층(EL)들을 포함하더라도, 그 상부에 배치된 컬러 제어 구조물(TPL, WCL)의 배치에 따라 서로 다른 색의 광을 표시할 수 있다.
컬러 제어 구조물(TPL, WCL) 상에는 캡핑층(CPL)이 배치된다. 캡핑층(CPL)은 컬러 제어 구조물(TPL, WCL)과 뱅크층(BNL)의 제1 뱅크(45)를 덮도록 배치될 수 있다. 캡핑층(CPL)은 외부로부터 수분 또는 공기 등의 불순물이 침투하여 컬러 제어 구조물(TPL, WCL)을 손상시키거나 오염시키는 것을 방지할 수 있다. 또한, 캡핑층(CPL)은 컬러 제어 구조물(TPL, WCL)의 재료가 다른 구성으로 확산되는 것을 방지할 수 있다. 캡핑층(CPL)은 무기 물질로 이루어질 수 있다. 예를 들어, 캡핑층(CPL)은 실리콘 질화물, 알루미늄 질화물, 지르코늄 질화물, 티타늄 질화물, 하프늄 질화물, 탄탈륨 질화물, 실리콘 산화물, 알루미늄 산화물, 티타늄 산화물, 주석 산화물 및 실리콘 산질화물 등을 포함하여 이루어질 수 있다. 다만, 캡핑층(CPL)은 생략될 수 있다.
반사층(LRL)은 캡핑층(CPL) 상에 배치된다. 반사층(LRL)은 표시 영역(DPA) 전면에 걸쳐 컬러 제어 구조물(TPL, WCL)과 제1 뱅크(45)를 덮도록 배치될 수 있다. 각 서브 화소(PXn)의 발광 영역(EMA)에 배치된 반사층(LRL)은 발광 소자층(EL)에서 방출되어 컬러 제어 구조물(TPL, WCL)을 통과한 광들을 반사시킬 수 있다. 몇몇 실시예에서, 반사층(LRL)은 반사율이 높은 물질을 포함할 수 있다. 예시적인 실시예에서, 반사층(LRL)은 은(Ag), 구리(Cu), 알루미늄(Al), 니켈(Ni), 란타늄(La) 또는 이들의 합금과 같은 물질을 포함할 수 있으나, 이에 제한되는 것은 아니다.
일 실시예에 따른 표시 장치(10)는 발광 소자층(EL) 상에 배치된 반사층(LRL)을 포함하여 발광 소자층(EL)이 배치된 제1 기판(11)의 하면 방향으로 광을 출사하는 배면 발광형 표시 장치일 수 있다.
도 8 및 도 9는 도 7의 제1 서브 화소와 제2 서브 화소에서 광이 방출되는 것을 나타내는 개략적인 단면도이다. 도 8은 제1 서브 화소(PX1)에서 제1 색의 광(L1)이 제1 기판(11)의 하면으로 출사되는 것을 도시하고 있고, 도 9는 제2 서브 화소(PX2)에서 제2 색의 광(L2)이 제1 기판(11)의 하면으로 출사되는 것을 도시하고 있다.
도 8 및 도 9를 참조하면, 제1 발광 소자층(EL1)의 발광 소자(30)는 제1 색의 광(L1)을 방출하고, 상기 광은 제1 발광 소자층(EL1) 상에 배치된 투광층(TPL)으로 입사될 수 있다. 투광층(TPL)의 제1 베이스 수지(BRS1)는 투명한 재료로 이루어지고 상기 광 중 일부는 제1 베이스 수지(BRS1)를 투과하여 그 상부에 배치된 캡핑층(CPL) 및 반사층(LRL)으로 입사될 수 있다. 또한, 상기 광 중 적어도 일부는 제1 베이스 수지(BRS1) 내에 배치된 산란체(SCP)로 입사되어 광이 산란된 후에 캡핑층(CPL) 및 반사층(LRL)으로 입사될 수 있다. 캡핑층(CPL)으로 입사된 광들은 투명한 재료로 이루어진 캡핑층(CPL)을 통과하여 반사층(LRL)에서 반사되고 다시 투광층(TPL)으로 입사될 수 있다. 투광층(TPL)으로 입사된 광들은 발광 소자층(EL)을 지나 제1 컬러 필터층(CFL1)으로 입사되고, 제1 컬러 필터층(CFL1)은 제1 색의 광(L1)을 제외한 다른 광들은 투과를 차단할 수 있다. 제1 발광 소자층(EL1)에서 투광층(TPL)을 향해 방출된 광들은 투광층(TPL)과 반사층(LRL) 및 제1 컬러 필터층(CFL1)을 지나 제1 색의 광(L1)들이 제1 기판(11)의 하면으로 출사될 수 있다. 즉, 제1 서브 화소(PX1)에서는 제1 기판(11)의 하면으로 제1 색의 광(L1)이 표시될 수 있다. 반사층(LRL)에서 반사된 광들은 도 4에 도시된 발광 영역(EMA)에서 전극(21, 22)들이 배치되지 않은 영역, 예를 들어 전극(21, 22)들과 제1 뱅크(45) 사이, 또는 전극(21, 22)들 사이 중 발광 소자(30)들이 배치되지 않은 영역을 통해 그 하부 방향으로 출사될 수 있다.
제2 발광 소자층(EL2)의 발광 소자(30)는 제1 색의 광(L1)을 방출하고, 상기 광은 제2 발광 소자층(EL2) 상에 배치된 제1 파장 변환층(WCL1)으로 입사될 수 있다. 제1 파장 변환층(WCL1)의 제2 베이스 수지(BRS2)는 투명한 재료로 이루어지고 상기 광 중 일부는 제2 베이스 수지(BRS2)를 투과하여 그 상부에 배치된 캡핑층(CPL) 및 반사층(LRL)으로 입사될 수 있다. 다만, 상기 광 중 적어도 일부는 제2 베이스 수지(BRS2) 내에 배치된 산란체(SCP) 및 제1 파장 변환 물질(WCP1)로 입사되고, 상기 광은 산란 및 파장이 변환되어 제2 색의 광(L2)으로 캡핑층(CPL) 및 반사층(LRL)으로 입사될 수 있다. 캡핑층(CPL)으로 입사된 광들은 투명한 재료로 이루어진 캡핑층(CPL)을 통과하여 반사층(LRL)에서 반사되고 다시 제1 파장 변환층(WCL1)으로 입사될 수 있다. 제1 파장 변환층(WCL1)으로 입사된 광들 중 적어도 일부는 다시 산란체(SCP)와 제1 파장 변환 물질(WCP1)로 입사되어 파장이 제2 색의 광(L2)으로 변환되고, 발광 소자층(EL)을 지나 제2 컬러 필터층(CFL2)으로 입사된다. 제2 컬러 필터층(CFL2)은 제2 색의 광(L2)을 제외한 다른 광들은 투과를 차단할 수 있고, 제2 컬러 필터층(CFL2)으로 입사된 제1 색의 광(L1)은 투과되지 않고 제2 색의 광(L2)들은 투과될 수 있다. 제2 발광 소자층(EL2)에서 제1 파장 변환층(WCL1)을 향해 방출된 광들은 제1 파장 변환층(WCL1)과 반사층(LRL) 및 제2 컬러 필터층(CFL2)을 지나 제2 색의 광(L2)이 제1 기판(11)의 하면에서 출사될 수 있다. 즉, 제2 서브 화소(PX2)에서는 제1 기판(11)의 하면으로 제2 색의 광(L2)이 표시될 수 있다.
이와 유사하게, 도면으로 도시하지 않았으나 제3 발광 소자층(EL3)에서 방출된 제1 색의 광(L1)들은 제2 파장 변환층(WCL2), 반사층(LRL) 및 제3 컬러 필터층(CFL3)을 지나 제3 색의 광(L3)으로 제1 기판(11) 하면에서 출사될 수 있다. 즉, 제3 서브 화소(PX3)에서는 제1 기판(11)의 하면으로 제3 색의 광(L3)이 표시될 수 있다.
일 실시예에 따른 표시 장치(10)는 광이 방출되는 발광 소자층(EL) 상부에 컬러 제어 구조물(TPL, WCL)이 배치되고, 반사층(LRL)에서 반사된 광들은 발광 소자층(EL)의 하부에 배치된 컬러 필터층(CFL)을 통해 제1 기판(11) 하면으로 출사될 수 있다. 표시 장치(10)는 발광 소자층(EL)과 컬러 제어 구조물(TPL, WCL) 상에 배치된 반사층(LRL)을 포함하여 제1 기판(11)의 하면 방향으로 광을 출사하는 배면 발광형 표시 장치일 수 있다. 또한, 일 실시예에 따른 표시 장치(10)는 제1 뱅크(45)를 포함하여 일정 영역 내에서 컬러 필터층(CFL), 발광 소자층(EL)과 컬러 제어 구조물(TPL, WCL)들이 두께 방향으로 순차 적층될 수 있고, 하나의 기판, 예를 들어 제1 기판(11)만을 포함하여 각 서브 화소(PXn)마다 다른 색을 표시할 수 있다.
한편, 반사층(LRL) 이외에도 발광 소자층(EL)의 전극(21, 22)과 회로층(CCL)의 소스/드레인 전극 및 복수의 배선들도 반사율이 높은 재료를 포함할 수 있다. 발광 소자층(EL)에서 방출된 광들은 컬러 제어 구조물(TPL, WCL)을 통과하여 반사층(LRL)에서 반사되고, 전극 및 배선들에 의해 수회 반사되면서 리사이클링(Recycling)될 수 있다. 다만, 반사층(LRL)은 컬러 제어 구조물(TPL, WCL)과 제1 뱅크(45)를 모두 덮도록 배치되고, 전극들 및 배선들은 각 서브 화소(PXn)의 일부분에만 배치되므로, 반사층(LRL)에서 반사되는 광량이 전극들 및 배선들에 의해 반사되는 광량보다 더 많을 수 있고, 각 서브 화소(PXn)의 발광 소자층(EL)에서 방출된 광들은 대부분 제1 기판(11)의 하면으로 출사될 수 있다. 또한, 몇몇 실시예에서 발광 소자층(EL)과 그 하부에 배치된 회로층(CCL)의 배선들의 배치를 조절하여 회로층(CCL)에 의해 반사되는 광의 비율을 최소화할 수도 있다. 몇몇 실시예에서, 회로층(CCL)의 제1 트랜지스터(TR1) 및 복수의 배선들(VL1, VL2)은 발광 영역(EMA)과 비중첩하여 비발광 영역(NEA) 내에만 배치될 수도 있다. 이에 대한 설명은 다른 실시예가 참조된다.
반사층(LRL) 상에는 봉지층(ENL)이 배치된다. 봉지층(ENL)은 적어도 하나의 박막 봉지층을 포함하여 제1 기판(11) 상에 배치되는 부재들의 외기로부터 보호할 수 있다. 일 예로, 봉지층(ENL)은 무기물을 포함하는 단층의 봉지층으로 이루어질 수 있으나, 이에 제한되지 않는다. 봉지층(ENL)이 무기물을 포함하는 경우, 상기 무기물은 실리콘 질화물, 실리콘 산화물, 또는 실리콘 산질화물 등을 포함할 수 있다.
도 10을 다른 실시예에 따른 표시 장치의 일부 단면도이다.
도 10을 참조하면, 표시 장치(10)의 발광 소자층(EL)은 제3 절연층(53)이 생략될 수 있다. 제2 접촉 전극(27)은 일부분이 제2 절연층(52) 상에 직접 배치될 수 있고, 제1 접촉 전극(26)과 제2 접촉 전극(27)은 제2 절연층(52) 상에서 서로 이격될 수 있다. 일 실시예에 따르면, 표시 장치(10)는 제3 절연층(53)이 생략되더라도 제2 절연층(52)이 유기 절연 물질을 포함하여 발광 소자(30)를 고정시키는 기능을 수행할 수 있다. 또한, 제1 접촉 전극(26)과 제2 접촉 전극(27)은 패터닝 공정을 통해 동시에 형성될 수 있다. 도 10의 실시예는 제3 절연층(53)이 생략된 점을 제외하고는 도 7의 실시예와 동일하다. 이하, 중복되는 설명은 생략하기로 한다.
도 11은 일 실시예에 따른 발광 소자의 개략도이다.
발광 소자(30)는 발광 다이오드(Light Emitting diode)일 수 있으며, 구체적으로 발광 소자(30)는 마이크로 미터(Micro-meter) 내지 나노 미터(Nano-meter) 단위의 크기를 가지고, 무기물로 이루어진 무기 발광 다이오드일 수 있다. 또는 발광 소자(30)는 나노 미터 내지 마이크로 미터 단위의 크기를 가질 수도 있다. 무기 발광 다이오드는 서로 대향하는 두 전극들 사이에 특정 방향으로 전계를 형성하면 극성이 형성되는 상기 두 전극 사이에 정렬될 수 있다. 발광 소자(30)는 두 전극 상에 형성된 전계에 의해 전극 사이에 정렬될 수 있다.
일 실시예에 따른 발광 소자(30)는 일 방향으로 연장된 형상을 가질 수 있다. 발광 소자(30)는 로드, 와이어, 튜브 등의 형상을 가질 수 있다. 예시적인 실시예에서, 발광 소자(30)는 원통형 또는 로드형(Rod)일 수 있다. 다만, 발광 소자(30)의 형태가 이에 제한되는 것은 아니며, 정육면체, 직육면체, 육각기둥형 등 다각기둥의 형상을 갖거나, 일 방향으로 연장되되 외면이 부분적으로 경사진 형상을 갖는 등 발광 소자(30)는 다양한 형태를 가질 수 있다. 후술하는 발광 소자(30)에 포함되는 복수의 반도체들은 상기 일 방향을 따라 순차적으로 배치되거나 적층된 구조를 가질 수 있다.
발광 소자(30)는 임의의 도전형(예컨대, p형 또는 n형) 불순물로 도핑된 반도체층을 포함할 수 있다. 반도체층은 외부의 전원으로부터 인가되는 전기 신호가 전달되어 특정 파장대의 광을 방출할 수 있다.
도 11을 참조하면, 발광 소자(30)는 제1 반도체층(31), 제2 반도체층(32), 발광층(36), 전극층(37) 및 절연막(38)을 포함할 수 있다.
제1 반도체층(31)은 n형 반도체일 수 있다. 일 예로, 발광 소자(30)가 청색 파장대의 광을 방출하는 경우, 제1 반도체층(31)은 AlxGayIn1-x-yN(0≤x≤1,0≤y≤1, 0≤x+y≤1)의 화학식을 갖는 반도체 재료를 포함할 수 있다. 예를 들어, n형으로 도핑된 AlGaInN, GaN, AlGaN, InGaN, AlN 및 InN 중에서 어느 하나 이상일 수 있다. 제1 반도체층(31)은 n형 도펀트가 도핑될 수 있으며, 일 예로 n형 도펀트는 Si, Ge, Sn 등일 수 있다. 예시적인 실시예에서, 제1 반도체층(31)은 n형 Si로 도핑된 n-GaN일 수 있다. 제1 반도체층(31)의 길이는 1.5㎛ 내지 5㎛의 범위를 가질 수 있으나, 이에 제한되는 것은 아니다.
제2 반도체층(32)은 후술하는 발광층(36) 상에 배치된다. 제2 반도체층(32)은 p형 반도체일 수 있으며 일 예로, 발광 소자(30)가 청색 또는 녹색 파장대의 광을 방출하는 경우, 제2 반도체층(32)은 AlxGayIn1-x-yN(0≤x≤1,0≤y≤1, 0≤x+y≤1)의 화학식을 갖는 반도체 재료를 포함할 수 있다. 예를 들어, p형으로 도핑된 AlGaInN, GaN, AlGaN, InGaN, AlN 및 InN 중에서 어느 하나 이상일 수 있다. 제2 반도체층(32)은 p형 도펀트가 도핑될 수 있으며, 일 예로 p형 도펀트는 Mg, Zn, Ca, Se, Ba 등일 수 있다. 예시적인 실시예에서, 제2 반도체층(32)은 p형 Mg로 도핑된 p-GaN일 수 있다. 제2 반도체층(32)의 길이는 0.05㎛ 내지 0.10㎛의 범위를 가질 수 있으나, 이에 제한되는 것은 아니다.
한편, 도면에서는 제1 반도체층(31)과 제2 반도체층(32)이 하나의 층으로 구성된 것을 도시하고 있으나, 이에 제한되는 것은 아니다. 몇몇 실시예에 따르면 발광층(36)의 물질에 따라 제1 반도체층(31)과 제2 반도체층(32)은 더 많은 수의 층, 예컨대 클래드층(Clad layer) 또는 TSBR(Tensile strain barrier reducing)층을 더 포함할 수도 있다.
발광층(36)은 제1 반도체층(31)과 제2 반도체층(32) 사이에 배치된다. 발광층(36)은 단일 또는 다중 양자 우물 구조의 물질을 포함할 수 있다. 발광층(36)이 다중 양자 우물 구조의 물질을 포함하는 경우, 양자층(Quantum layer)과 우물층(Well layer)이 서로 교번적으로 복수 개 적층된 구조일 수도 있다. 일 예로, 발광층(36)이 청색 파장대의 광을 방출하는 경우, AlGaN, AlGaInN 등의 물질을 포함할 수 있다. 특히, 발광층(36)이 다중 양자 우물 구조로 양자층과 우물층이 교번적으로 적층된 구조인 경우, 양자층은 AlGaN 또는 AlGaInN, 우물층은 GaN 또는 AlInN 등과 같은 물질을 포함할 수 있다. 예시적인 실시예에서, 발광층(36)은 양자층으로 AlGaInN를, 우물층으로 AlInN를 포함하여 상술한 바와 같이, 발광층(36)은 중심 파장대역이 450nm 내지 495nm의 범위를 갖는 청색(Blue)광을 방출할 수 있다.
다만, 이에 제한되는 것은 아니며, 발광층(36)은 밴드갭(Band gap) 에너지가 큰 종류의 반도체 물질과 밴드갭 에너지가 작은 반도체 물질들이 서로 교번적으로 적층된 구조일 수도 있고, 발광하는 광의 파장대에 따라 다른 3족 내지 5족 반도체 물질들을 포함할 수도 있다. 발광층(36)이 방출하는 광은 청색 파장대의 광으로 제한되지 않고, 경우에 따라 적색, 녹색 파장대의 광을 방출할 수도 있다. 발광층(36)의 길이는 0.05㎛ 내지 0.10㎛의 범위를 가질 수 있으나, 이에 제한되는 것은 아니다.
한편, 발광층(36)에서 방출되는 광은 발광 소자(30)의 길이방향 외부면뿐만 아니라, 양 측면으로 방출될 수 있다. 발광층(36)에서 방출되는 광은 하나의 방향으로 방향성이 제한되지 않는다.
전극층(37)은 오믹(Ohmic) 접촉 전극일 수 있다. 다만, 이에 제한되지 않고, 쇼트키(Schottky) 접촉 전극일 수도 있다. 발광 소자(30)는 적어도 하나의 전극층(37)을 포함할 수 있다. 도 11에서는 발광 소자(30)가 하나의 전극층(37)을 포함하는 것을 도시하고 있으나, 이에 제한되지 않는다. 경우에 따라서 발광 소자(30)는 더 많은 수의 전극층(37)을 포함하거나, 생략될 수도 있다. 후술하는 발광 소자(30)에 대한 설명은 전극층(37)의 수가 달라지거나 다른 구조를 더 포함하더라도 동일하게 적용될 수 있다.
전극층(37)은 일 실시예에 따른 표시 장치(10)에서 발광 소자(30)가 전극 또는 접촉 전극과 전기적으로 연결될 때, 발광 소자(30)와 전극 또는 접촉 전극 사이의 저항을 감소시킬 수 있다. 전극층(37)은 전도성이 있는 금속을 포함할 수 있다. 예를 들어, 전극층(37)은 알루미늄(Al), 티타늄(Ti), 인듐(In), 금(Au), 은(Ag), ITO(Indium Tin Oxide), IZO(Indium Zinc Oxide) 및 ITZO(Indium Tin-Zinc Oxide) 중에서 적어도 어느 하나를 포함할 수 있다. 또한 전극층(37)은 n형 또는 p형 도펀트로 도핑된 반도체 물질을 포함할 수도 있다. 다만, 이에 제한되는 것은 아니다.
절연막(38)은 상술한 복수의 반도체층 및 전극층들의 외면을 둘러싸도록 배치된다. 예시적인 실시예에서, 절연막(38)은 적어도 발광층(36)의 외면을 둘러싸도록 배치되고, 발광 소자(30)가 연장된 일 방향으로 연장될 수 있다. 절연막(38)은 상기 부재들을 보호하는 기능을 수행할 수 있다. 일 예로, 절연막(38)은 상기 부재들의 측면부를 둘러싸도록 형성되되, 발광 소자(30)의 길이방향의 양 단부는 노출되도록 형성될 수 있다.
도면에서는 절연막(38)이 발광 소자(30)의 길이방향으로 연장되어 제1 반도체층(31)으로부터 전극층(37)의 측면까지 커버하도록 형성된 것을 예시하고 있으나, 이에 제한되지 않는다. 절연막(38)은 발광층(36)을 포함하여 일부의 반도체층의 외면만을 커버하거나, 전극층(37)의 측면 일부를 커버하여 각 전극층(37)의 측면이 부분적으로 노출될 수도 있다. 또한, 절연막(38)은 발광 소자(30)의 적어도 일 단부와 인접한 영역에서 단면상 상면이 라운드지게 형성될 수도 있다. 절연막(38)의 두께는 10nm 내지 1.0㎛의 범위를 가질 수 있으나, 이에 제한되는 것은 아니다. 바람직하게는 절연막(38)의 두께는 40nm 내외일 수 있다.
절연막(38)은 절연특성을 가진 물질들, 예를 들어, 실리콘 산화물(SiO x), 실리콘 질화물(SiN x), 산질화 실리콘(SiO xN y), 질화알루미늄(AlN x), 산화알루미늄(Aluminum oxide, AlO x) 등을 포함할 수 있다. 이에 따라 발광층(36)이 발광 소자(30)에 전기 신호가 전달되는 전극과 직접 접촉하는 경우 발생할 수 있는 전기적 단락을 방지할 수 있다. 절연막(38)은 발광층(36)을 포함하여 발광 소자(30)의 외면을 보호하기 때문에, 발광 효율의 저하를 방지할 수 있다.
몇몇 실시예에서, 절연막(38)은 외면이 표면처리될 수 있다. 발광 소자(30)는 소정의 잉크 내에서 분산된 상태로 전극 상에 분사되어 정렬될 수 있다. 발광 소자(30)가 잉크 내에서 인접한 다른 발광 소자(30)와 응집되지 않고 분산된 상태를 유지하기 위해, 절연막(38)은 표면이 소수성 또는 친수성 처리될 수 있다.
발광 소자(30)는 길이(h)가 1㎛ 내지 10㎛ 또는 2㎛ 내지 6㎛의 범위를 가질 수 있으며, 바람직하게는 3㎛ 내지 5㎛의 길이를 가질 수 있다. 또한, 발광 소자(30)의 직경은 30nm 내지 700nm의 범위를 갖고, 발광 소자(30)의 종횡비(Aspect ratio)는 1.2 내지 100일 수 있다. 다만, 이에 제한되지 않고, 표시 장치(10)에 포함되는 복수의 발광 소자(30)들은 발광층(36)의 조성 차이에 따라 서로 다른 직경을 가질 수도 있다. 바람직하게는 발광 소자(30)의 직경은 500nm 내외의 범위를 가질 수 있다.
이하, 다른 도면들을 더 참조하여 일 실시예에 따른 표시 장치(10)의 제 조 공정에 대하여 설명하기로 한다.
도 12 내지 도 20은 일 실시예에 따른 표시 장치의 제조 공정을 나타내는 단면도들이다. 도 12 내지 도 20을 참조하여 설명하는 표시 장치(10)의 제조 공정은 각 층들의 형성 순서 및 방법에 대하여 상세히 설명하고, 각 층들의 구조 및 배치는 상술한 바와 동일하므로, 자세한 설명은 생략하기로 한다.
먼저, 도 12를 참조하면, 제1 기판(11)을 준비하고, 제1 기판(11) 상에 배치되는 회로층(CCL)을 형성한다. 회로층(CCL)은 반도체층, 복수의 도전층 및 복수의 절연층들이 적층되어 형성될 수 있다. 도 12에서는 스토리지 커패시터를 형성하는 제1 및 제2 용량 전극(CSE1, CSE2)과 전압 배선(VL1, VL2)들 및 데이터 라인(DTL)만을 도시하고 있으나, 이에 제한되지 않고, 적어도 제1 트랜지스터(TR1)를 포함할 수 있다.
이어, 도 13을 참조하면, 회로층(CCL) 상에 제1 평탄화층(19)을 형성한다. 제1 평탄화층(19)은 하부에 배치된 회로층(CCL)에 의한 단차를 보상할 수 있다.
이어, 도 14를 참조하면, 제1 평탄화층(19) 상에 컬러 필터층(CFL)과 차광 부재(BM)를 형성한다. 차광 부재(BM)는 제1 기판(11)에 정의된 각 서브 화소(PXn)들의 경계에 걸쳐 형성될 수 있다. 차광 부재(BM)는 서브 화소(PXn)들을 둘러싸도록 배치되어 격자형 패턴을 이루면서, 제1 평탄화층(19)이 일부 노출되도록 개구부를 포함할 수 있다. 차광 부재(BM)의 개구부에는 각각 컬러 필터층(CFL)이 배치될 수 있다. 컬러 필터층(CFL)은 각 서브 화소(PXn)에 대응되어 제1 컬러 필터층(CFL1), 제2 컬러 필터층(CFL2) 및 제3 컬러 필터층(CFL3)에 배치될 수 있다.
일 실시예에서 컬러 필터층(CFL)은 특정 색의 색재를 포함하는 감광성 유기물을 도포하고, 이를 노광 및 현상하여 형성될 수 있다. 예시적으로, 제1 컬러 필터층(CFL1)은 청색의 색재를 포함하는 감광성 유기물을, 제2 컬러 필터층(CFL2)은 녹색의 색재를 포함하는 감광성 유기물을, 제3 컬러 필터층(CFL3)층 적색의 색재를 포함하는 감광성 유기물을 도포하고, 이를 노광 및 현상하여 형성될 수 있다. 다만, 이에 제한되지 않는다.
다음으로, 도 15를 참조하면, 컬러 필터층(CFL) 상에 뱅크층(BNL)의 제2 뱅크(40), 및 발광 소자층(EL)의 제1 전극(21)과 제2 전극(22) 및 제1 절연물층(51')을 형성하고, 제1 절연물층(51') 상에 뱅크층(BNL)의 제1 뱅크(45)를 형성한다. 제1 뱅크(45) 및 제2 뱅크(40)에 대한 설명은 상술한 바와 동일하다. 제2 뱅크(40)는 컬러 필터층(CFL) 상에 직접 배치되고, 제1 뱅크(45)는 차광 부재(BM)와 두께 방향으로 중첩하도록 배치된다.
한편, 제1 절연물층(51')을 후술할 바와 같이 발광 소자(30)들을 배치한 뒤, 전극(21, 22)들의 상면 일부를 노출하는 개구부가 형성되어 제1 절연층(51)을 형성할 수 있다. 다만, 이에 제한되지 않으며, 제1 절연물층(51')은 발광 소자(30)를 배치하기 전에 개구부가 형성될 수 있고, 이 경우 실질적으로 제1 절연물층(51')을 형성하는 단계가 생략되고 전극(21, 22)들 상에는 개구부를 포함하는 제1 절연층(51)을 형성하는 단계가 수행될 수 있다.
발광 소자층(EL)의 제1 전극(21)과 제2 전극(22)은 각각 제2 뱅크(40)를 덮도록 배치된다. 여기서, 제1 전극(21)과 제2 전극(22)을 형성하기 전에 차광 부재(BM)와 제1 평탄화층(19)을 관통하는 제1 컨택홀(CT1) 및 제2 컨택홀(CT2)이 형성되고, 제1 전극(21)과 제2 전극(22)은 제1 트랜지스터(TR1) 및 제2 전압 배선(VL2)과 전기적으로 연결될 수 있다. 제1 절연물층(51')은 컬러 필터층(CFL) 상에 전면적으로 배치된다. 제1 절연물층(51')은 후속 공정에서 일부 패터닝되어 전극(21, 22)들 상면을 노출하는 개구부를 포함하는 제1 절연층(51)을 이룰 수 있다. 제1 절연물층(51')을 형성하고 그 상에 배치되는 제1 뱅크(45)를 형성한다. 제1 뱅크(45)는 제2 뱅크(40)보다 높게 형성되어 서브 화소(PXn)들을 구분할 수 있다.
이어, 도 16 및 도 17을 참조하면, 제1 절연물층(51') 상에 발광 소자(30)들을 배치시킨다. 발광 소자(30)는 제1 절연물층(51') 상에서 양 단부가 각각 제1 전극(21)과 제2 전극(22) 상에 배치될 수 있다. 예시적인 실시예에서, 발광 소자(30)는 잉크(S) 내에 분산된 상태로 준비되고 잉크젯 프린팅 장치를 이용한 프린팅 공정으로 각 서브 화소(PXn)에 분사될 수 있다. 잉크젯 프린팅 장치를 통해 분사된 잉크(S)는 제1 뱅크(45)가 둘러싸는 영역 내에 안착될 수 있다. 이때, 제1 뱅크(45)는 잉크(S)가 이웃하는 다른 서브 화소(PXn)로 넘치는 것을 방지할 수 있다.
발광 소자(30)를 포함하는 잉크(S)가 분사되면, 각 전극(21, 22)에 전기 신호를 인가하여 복수의 발광 소자(30)들을 제1 절연물층(51') 상에 배치한다. 복수의 전극(21, 22)들에 전기 신호를 인가하면, 전극(21, 22) 상에는 전계(E)가 생성될 수 있다. 잉크(S) 내에 분산된 발광 소자(30)는 전계(E)에 의해 유전영동힘(Dielectrophoretic Force)을 받을 수 있고, 유전영동힘을 받은 발광 소자(30)는 배향 방향 및 위치가 바뀌면서 제1 절연물층(51') 상에 안착될 수 있다.
이어, 도 18을 참조하면, 발광 소자(30)들이 배치되면 그 상에 배치되는 제2 절연층(52), 접촉 전극(26, 27)들, 제3 절연층(53) 및 제4 절연층(54)을 적층하여 발광 소자층(EL)을 형성한다.
다음으로, 도 19를 참조하면, 제1 뱅크(45)들이 둘러싸는 영역 내에서 발광 소자층(EL) 상에 컬러 제어 구조물(TPL, WCL)을 형성한다. 제1 서브 화소(PX1)의 제1 발광 소자층(EL1) 상에는 투광층(TPL)을 형성하고, 제2 서브 화소(PX2)의 제2 발광 소자층(EL2) 상에는 제1 파장 변환층(WCL1)을, 제3 서브 화소(PX3)의 제3 발광 소자층(EL3) 상에는 제2 파장 변환층(WCL2)을 형성한다.
컬러 제어 구조물(TPL, WCL)을 형성하는 공정은 특별히 제한되지 않는다. 예시적인 실시예에서, 컬러 제어 구조물(TPL, WCL)은 잉크젯 프린팅 공정 또는 포토 레지스트 공정을 통해 형성될 수 있다.
예를 들어, 컬러 제어 구조물(TPL, WCL)이 잉크젯 프린팅 공정으로 형성될 경우, 제1 뱅크(45)가 둘러싸는 영역 내에 산란체(SCP) 또는 파장 변환 물질(WCP1, WCP2)을 포함하는 베이스 수지(BRS1, BRS2, BRS3)를 분사한 뒤, 이를 건조시켜 컬러 제어 구조물(TPL, WCL)을 형성할 수 있다. 여기서, 제1 뱅크(45)는 베이스 수지(BRS1, BRS2, BRS3)가 이웃하는 다른 서브 화소(PXn)로 넘치는 것을 방지할 수 있고, 각 서브 화소(PXn)마다 서로 다른 컬러 제어 구조물(TPL, WCL)을 형성할 수 있다.
다른 실시예에서, 컬러 제어 구조물(TPL, WCL)이 포토 레지스트 공정으로 형성될 경우, 제1 뱅크(45)가 둘러싸는 영역 내에 산란체(SCP) 또는 파장 변환 물질(WCP1, WCP2)이 분산된 베이스 수지(BRS1, BRS2, BRS3)를 도포한 뒤, 이를 노광 및 현상하여 컬러 제어 구조물(TPL, WCL)을 형성될 수 있다. 여기서, 서로 다른 산란체(SCP) 또는 파장 변환 물질(WCP1, WCP2)를 포함하는 베이스 수지(BRS1, BRS2, BRS3)들은 각각 제1 뱅크(45)가 둘러싸는 영역들 중 서로 다른 영역에 도포될 수 있고, 각 서브 화소(PXn)마다 서로 다른 컬러 제어 구조물(TPL, WCL)을 형성할 수 있다.
다음으로, 도 20을 참조하면, 컬러 제어 구조물(TPL, WCL) 상에 배치되는 캡핑층(CPL)과 반사층(LRL)을 형성하고, 이들을 덮는 봉지층(ENL)을 형성한다. 이상의 공정을 통해 컬러 필터층(CFL), 발광 소자층(EL) 및 컬러 제어 구조물(TPL, WCL)을 포함하는 표시 장치(10)를 제조할 수 있다. 표시 장치(10)는 하나의 기판 상에 회로층(CCL), 컬러 필터층(CFL), 발광 소자층(EL), 컬러 제어 구조물(TPL, WCL) 및 반사층(LRL)을 순차적으로 적층하여 다른 기판과의 합착 공정이 생략되어 제조 공정 효율이 개선될 수 있다.
이하, 다른 도면들을 참조하여 표시 장치(10)의 다른 실시예에 대하여 설명하기로 한다.
도 21은 다른 실시예에 따른 표시 장치의 일 화소를 나타내는 단면도이다.
도 21을 참조하면, 일 실시예에 따른 표시 장치(10)는 제1 평탄화층(19)이 생략되고, 회로층(CCL) 상에 컬러 필터층(CFL_1)이 직접 배치될 수 있다. 제1 평탄화층(19)은 유기 물질을 포함하여 그 하부에 배치되는 회로층(CCL)에 의한 단차를 보상할 수 있다. 컬러 필터층(CFL_1)과 차광 부재(BM_1)도 제1 평탄화층(19)과 유사하게 유기 물질을 포함하고, 그 하부에 배치된 회로층(CCL)에 의한 단차를 보상할 수도 있다. 본 실시예는 제1 평탄화층(19)이 생략된 점에서 도 7의 실시예와 차이가 있다. 이하, 중복된 설명은 생략하고 차이점을 중심으로 설명하기로 한다.
차광 부재(BM_1)는 제1 층간 절연층(17) 상에 직접 배치된다. 차광 부재(BM_1)는 제1 층간 절연층(17) 상에서 각 서브 화소(PXn)를 둘러싸도록 배치되고, 차광 부재(BM_1)의 제1 방향(DR1)으로 연장된 부분은 그 하부에 배치된 제4 도전층을 일부 덮도록 배치될 수도 있다. 컬러 필터층(CFL_1)도 제1 층간 절연층(17) 상에 직접 배치되며 제4 도전층의 제1 및 제2 전압 배선(VL1, VL2)을 덮도록 배치될 수 있다. 발광 소자층(EL)이 컬러 필터층(CFL_1) 상에 직접 배치되므로, 몇몇 실시예에서 표시 장치(10)의 제조 공정 중 컬러 필터층(CFL_1)과 차광 부재(BM_1)를 형성한 뒤 그 상면을 평탄화시키는 공정이 더 수행될 수도 있다. 본 실시예에 따른 표시 장치(10)는 제1 평탄화층(19)이 생략되고 컬러 필터층(CFL_1)과 차광 부재(BM_1)의 두께가 더 커질 수 있다. 이에 따라, 표시 장치(10)의 제조 공정이 한 단계 감축될 수 있다.
도 22는 또 다른 실시예에 따른 표시 장치의 일 화소를 나타내는 단면도이다.
도 22를 참조하면, 일 실시예에 따른 표시 장치(10)는 뱅크층(BNL)의 제2 뱅크(40)들이 생략되고, 발광 소자층(EL_2)의 각 전극(21, 22)들이 컬러 필터층(CFL) 상에 직접 배치될 수 있다. 본 명세서는 제2 뱅크(40)들이 생략되어 발광 소자층(EL_2)의 각 전극(21, 22)들이 컬러 필터층(CFL) 상에 직접 배치된 점에서 차이가 있다.
제2 뱅크(40)는 컬러 필터층(CFL)의 상면을 기준으로 돌출된 형상을 갖고, 발광 소자(30)에서 방출된 광을 상부 방향으로 반사하는 반사벽의 기능을 수행할 수 있다. 다만, 컬러 제어 구조물(TPL, WCL)들이 발광 소자층(EL_2) 상에 직접 배치되므로, 베이스 수지(BRS1, BRS2, BRS3)와 산란체(SCP) 및 파장 변환 물질(WCP1, WCP2)들이 발광 소자(30)의 주변에 배치될 수 있다. 발광 소자(30)에서 방출된 광들이 발광 소자(30)의 양 단부 방향으로만 진행하더라도 베이스 수지(BRS1, BRS2, BRS3)에 포함된 산란체(SCP)로 입사된 광들이 산란되어 반사층(LRL)으로 진행할 수 있다. 다시 말해, 발광 소자(30)에서 방출된 광들의 이동 경로를 조정하기 위한 제2 뱅크(40)가 생략되더라도, 컬러 제어 구조물(TPL, WCL)에 포함된 베이스 수지(BRS1, BRS2, BRS3)와 산란체(SCP)에 의해 이와 동일한 효과를 가질 수 있다. 일 실시예에 따른 표시 장치(10)는 제2 뱅크(40)가 생략되고, 발광 소자층(EL_2)의 전극(21, 22)들이 전면적으로 컬러 필터층(CFL) 상에 직접 배치될 수 있다. 전극(21, 22)들의 하면은 각 서브 화소(PXn)의 컬러 필터층(CFL)과 접촉할 수 있다. 또한, 컬러 필터층(CFL) 상에 직접 배치된 전극(21, 22)들은 회로층(CCL)에 의해 반사되어 제1 기판(11)의 상부 방향으로 향하는 광을 반사시킬 수도 있다. 제2 뱅크(40)가 생략됨에 따라 회로층(CCL)에 의해 반사된 광들은 반사층(LRL) 또는 전극(21, 22)들에 의해 반사되어 제1 기판(11)의 하면 방향으로 출사될 수도 있다.
도 23은 또 다른 실시예에 따른 표시 장치의 일 화소를 나타내는 단면도이다.
도 23을 참조하면, 일 실시예에 따른 표시 장치(10)는 봉지층(ENL_3)이 복수의 층들로 구성될 수 있다. 예를 들어, 봉지층(ENL_3)은 제1 무기 봉지층(ENL1)과 제2 무기 봉지층(ENL2) 및 이들 사이에 배치된 유기 봉지층(ENL3)을 포함할 수 있다.
예를 들어, 봉지층(ENL_3)은 제1 무기 봉지층(ENL1), 제2 무기 봉지층(ENL2) 및 이들 사이에 배치된 유기 봉지층(ENL3)을 포함할 수 있다. 제1 무기 봉지층(ENL1) 및 제2 무기 봉지층(ENL2)은 각각 실리콘 질화물, 실리콘 산화물, 또는 실리콘 산질화물 등을 포함할 수 있다. 유기 봉지층(ENL3)은 아크릴계 수지(polyacrylates resin), 에폭시 수지(epoxy resin), 페놀 수지(phenolic resin), 폴리아미드계 수지(polyamides resin), 폴리이미드계 수지(polyimides rein), 불포화 폴리에스테르계 수지(unsaturated polyesters resin), 폴리페닐렌계 수지(poly phenylenethers resin), 폴리페닐렌설파이드계 수지(polyphenylenesulfides resin) 또는 벤조사이클로부텐 수지(benzocyclobutene resin, BCB resin) 등의 유기 절연 물질을 포함할 수 있다.
제1 무기 봉지층(ENL1)은 그 하부에 배치된 컬러 제어 구조물(TPL, WCL) 및 반사층(LRL)이 형성하는 단차를 따라 굴곡지게 배치될 수 있다. 다만, 유기 봉지층(ENL3)은 그 하부에 배치된 제1 무기 봉지층(ENL1)의 단차와 무관하게 평탄한 상면을 가질 수 있고, 최상층에 배치되는 제2 무기 봉지층(ENL2)도 평탄한 면을 가질 수 있다. 일 실시예에 따른 표시 장치(10)는 봉지층(ENL_3)이 복수의 무기 및 유기 봉지층들을 포함하여 상면이 평탄하게 형성될 수 있다. 본 실시예는 봉지층(ENL_3)이 복수의 층들로 이루어진 점에서 도 7과 차이가 있다.
한편, 반사층(LRL)도 그 재료가 달라질 수 있고, 컬러 제어 구조물(TPL, WCL)을 캡핑하는 기능을 수행할 수도 있다.
도 24 및 도 25는 또 다른 실시예에 따른 표시 장치의 일 화소를 나타내는 단면도들이다.
먼저, 도 24를 참조하면, 표시 장치(10)는 캡핑층(CPL)이 생략되고 반사층(LRL_4)이 컬러 제어 구조물(TPL, WCL) 상에 직접 배치될 수 있다. 컬러 제어 구조물(TPL, WCL)이 베이스 수지(BRS1, BRS2, BRS3)를 포함하여 잉크젯 프린팅 공정 또는 포토 레지스트 공정으로 형성되면, 컬러 제어 구조물(TPL, WCL) 상에는 이들을 외기로부터 보호하고 그 형상을 유지하기 위한 캡핑층(CPL)이 배치될 수 있다. 다만, 캡핑층(CPL)이 생략되더라도 반사층(LRL_4)이 컬러 제어 구조물(TPL, WCL)을 캡핑(Capping)할 수 있다면, 캡핑층(CPL)은 생략될 수도 있다. 반사층(LRL_4)은 컬러 제어 구조물(TPL, WCL) 상에 직접 배치될 수 있고, 베이스 수지(BRS1, BRS2, BRS3)와 직접 접촉할 수도 있다.
또한, 도 25를 참조하면, 표시 장치(10)는 반사층(LRL_5)이 굴절률이 작은 저굴절 재료를 포함한 저굴절층 또는 전반사층일 수 있다. 반사층(LRL_5)은 반드시 반사율이 높은 금속 재료를 포함하지 않더라도, 서로 다른 굴절률을 갖는 복수의 절연층들이 반복 적층되어 입사되는 광을 반사시킬 수도 있다. 반사층(LRL_5)이 저굴절층으로 이루어질 경우, 절연 물질을 포함하여 컬러 제어 구조물(TPL, WCL)들을 외기로부터 보호할 수 있으며 발광 소자층(EL)에서 방출된 광들을 반사시킬 수도 있다.
도 26은 또 다른 실시예에 따른 표시 장치의 일 화소를 나타내는 단면도이다.
도 26을 참조하면, 표시 장치(10)는 컬러 필터층(CFL)과 발광 소자층(EL) 사이에 배치된 제2 평탄화층(19B)을 더 포함할 수 있다. 평탄화층(19_6)은 회로층(CCL)과 컬러 필터층(CFL) 사이에 배치된 제1 평탄화층(19A)에 더하여, 컬러 필터층(CFL) 상에 배치된 제2 평탄화층(19B)을 더 포함할 수 있다. 제2 평탄화층(19B)은 컬러 필터층(CFL) 상에 직접 배치되어 차광 부재(BM)와 각 서브 화소(PXn)마다 배치되는 컬러 필터층(CFL)에 의한 단차를 보상할 수 있다. 뱅크층(BNL)의 제2 뱅크(40)와 발광 소자층(EL)의 전극(21, 22)들 및 제1 절연층(51)은 제2 평탄화층(19B) 상에 배치될 수 있다. 본 실시예는 제2 평탄화층(19B)을 더 포함하는 점에서 도 7의 실시예와 차이가 있다.
도 27은 다른 실시예에 따른 표시 장치의 일 화소에 배치된 컬러 필터층을 나타내는 개략적인 평면도이다. 도 27에서는 뱅크층(BNL)을 기준으로 컬러 필터층(CFL_7)과 차광 부재(BM_7)의 개략적인 배치를 도시하고 있다.
도 27을 참조하면, 표시 장치(10)는 컬러 필터층(CFL_7)이 제2 방향(DR2)으로 연장되어 이웃하는 서브 화소(PXn)를 넘어 배치될 수 있다. 표시 영역(DPA)에 배치된 복수의 서브 화소(PXn)들은 제1 방향(DR1) 및 제2 방향(DR2)으로 배열될 수 있다. 몇몇 실시예에서, 제2 방향(DR2)으로 배열된 서브 화소(PXn)들은 동일한 색의 광을 출사할 수 있고, 이들은 동일한 색재를 포함하는 컬러 필터층(CFL_7)이 배치될 수도 있다.
일 실시예에서, 컬러 필터층(CFL_7)들은 제2 방향(DR2)으로 연장되어 서브 화소(PXn)의 경계를 넘어 배치되고, 차광 부재(BM_7)들도 제2 방향(DR2)으로 연장된 형상을 가질 수 있다. 이에 따라, 컬러 필터층(CFL_7)과 차광 부재(BM_7)는 표시 영역(DPA) 전면에 걸쳐 선형 또는 스트라이프(Stripe)형의 패턴을 형성할 수 있다. 제1 컬러 필터층(CFL1_7)은 제1 서브 화소(PX1)에 배치되어 제2 방향(DR2)으로 이웃하는 다른 서브 화소(PXn)들에 걸쳐 배치될 수 있다. 이와 유사하게, 제2 컬러 필터층(CFL2_7)과 제3 컬러 필터층(CFL3_7)들도 각각 제2 서브 화소(PX2) 및 제3 서브 화소(PX3)에서 이들과 제2 방향(DR2)으로 이웃하는 다른 서브 화소(PXn)들에 걸쳐 배치될 수 있다. 본 실시예는 컬러 필터층(CFL_7)들이 선형의 패턴을 형성하는 점에서 도 3의 실시예와 차이가 있다.
한편, 발광 소자층(EL)에서 방출된 광들이 반사층(LRL)에서 반사되어 제1 기판(11)의 하면으로 원활하게 출사되기 위해, 발광 영역(EMA) 대비 회로층(CCL)의 도전층들이 배치되지 않은 영역의 면적, 즉 개구율이 일정 수준 확보될 것이 필요할 수 있다. 몇몇 실시예에 따르면, 표시 장치(10)는 회로층(CCL)의 도전층들이 발광 영역(EMA)과 비중첩하도록 비발광 영역(NEA), 또는 뱅크층(BNL)과 중첩하도록 배치될 수 있다.
도 28은 또 다른 실시예에 따른 표시 장치의 몇몇 서브 화소에 배치된 컬러 필터층을 나타내는 개략적인 평면도이다. 도 29는 도 28의 표시 장치의 몇몇 서브 화소를 나타내는 개략적인 단면도이다. 도 28은 제1 서브 화소(PX1)와 제2 서브 화소(PX2)의 컬러 필터층(CFL)과 발광 소자층(EL)의 개략적인 평면 배치를 도시하고 있고, 도 29는 제1 서브 화소(PX1)와 제2 서브 화소(PX2)의 경계를 포함한 개략적인 단면을 도시하고 있다.
도 28 및 도 29를 참조하면, 표시 장치(10)는 각 서브 화소(PXn)의 회로층(CCL)에 배치된 도전층들이 서브 화소(PXn)의 경계에 배치된 뱅크층(BNL)과 중첩하도록 배치되고, 발광 영역(EMA)은 상기 회로 소자들과 두께 방향으로 비중첩할 수 있다. 몇몇 실시예에서, 표시 장치(10)는 뱅크층(BNL)의 제1 뱅크(45)가 더 큰 폭을 갖도록 형성되고, 회로층(CCL)의 도전층들이 제1 뱅크(45)와 중첩된 영역 내에만 배치될 수 있다. 도 29에서는 제1 용량 전극(CSE1), 제2 용량 전극(CSE2), 데이터 라인(DTL), 제1 전압 배선(VL1) 및 제2 전압 배선(VL2)만이 도시되어 있으나, 이에 제한되지 않고 제1 트랜지스터(TR1)의 액티브층(ACT)과 게이트 전극(GE), 소스/드레인 전극(SD1, SD2) 등도 제1 뱅크(45)와 두께 방향으로 중첩하도록 배치될 수 있다.
회로층(CCL)의 일 방향으로 연장되는 배선들은 제1 뱅크(45)가 배치된 비발광 영역(NEA) 내에서 이들과 두께 방향으로 중첩되어 연장되고, 상기 배선들과 인접하여 트랜지스터 및 스토리지 커패시터의 층들이 배치될 수 있다. 이에 따라, 회로층(CCL)에 배치되는 각 도전층들은 발광 영역(EMA)과 비중첩하도록 배치되고, 발광 영역(EMA)에서 컬러 필터층(CFL)을 통과한 광들은 회로층(CCL)에서 반사되지 않고 제1 기판(11)의 하면 방향으로 출사될 수 있다. 본 실시예에 따른 표시 장치(10)는 회로층(CCL)의 도전층들이 비발광 영역(NEA)에만 배치됨에 따라, 발광 영역(EMA) 대비 회로층(CCL)의 도전층이 배치되지 않은 개구율이 충분한 수준으로 확보할 수 있어, 각 서브 화소(PXn)의 발광량 및 발광 효율이 개선될 수 있다.
한편, 제1 전극(21)과 제2 전극(22)은 반드시 일 방향으로 연장된 형상을 갖지 않을 수 있다. 몇몇 실시예에서, 표시 장치(10)의 전극(21, 22)들은 서로 다른 폭을 갖고 연장된 부분과 다른 방향으로 연장된 부분을 포함한 형상을 가질 수도 있다.
도 30은 다른 실시예에 따른 표시 장치의 일 서브 화소의 발광 소자층을 나타내는 개략적인 평면도이다.
도 30을 참조하면, 일 실시예에 따른 표시 장치(10)의 전극(21_9, 22_9)은 제2 방향(DR2)으로 연장되되, 다른 부분보다 큰 폭을 갖는 확장부(RE-E), 제1 방향(DR1) 및 제2 방향(DR2)으로부터 기울어진 방향으로 연장된 절곡부(RE-B1, RE-B2)들, 및 절곡부(RE-B1, RE-B2)들과 확장부(RE-E)를 연결하는 연결부(RE-C1, RE-C2)들을 포함할 수 있다. 각 전극(21_9, 22_9)들은 전반적으로 제2 방향(DR2)으로 연장된 형상을 갖되, 부분적으로 더 큰 폭을 갖거나 제2 방향(DR2)으로부터 기울어진 방향으로 절곡된 형상을 가질 수 있다. 제1 전극(21_9)과 제2 전극(22_9)은 이들 사이 영역을 기준으로 대칭적 구조로 배치될 수 있다. 또한, 도면으로 도시하지 않았으나, 차광 부재(BM) 컬러 필터층(CFL), 컬러 제어 구조물(TPL, WCL), 및 반사층(LRL) 등은 제1 뱅크(45)를 기준으로 도 3 내지 도 5를 참조하여 상술한 바와 동일하게 배치될 수 있다. 이하, 중복된 설명은 생략하고 제1 전극(21_9)의 형상을 중심으로 설명하기로 한다.
제1 전극(21_9)은 다른 부분들보다 큰 폭을 갖는 확장부(RE-E)를 포함할 수 있다. 확장부(RE-E)는 서브 화소(PXn)의 발광 영역(EMA) 내에서 제2 뱅크(40)들 상에 배치되어 제2 방향(DR2)으로 연장될 수 있다. 제1 전극(21_9)과 제2 전극(22_9)의 확장부(RE-E)들 상에는 발광 소자(30)들이 배치될 수 있다. 또한, 제1 접촉 전극(26_9)과 제2 접촉 전극(27_9)은 각 전극(21_9, 22_9)의 확장부(RE-E) 상에 배치되되, 그 폭은 확장부(RE-E)의 폭보다 작을 수 있다.
확장부(RE-E)들의 제2 방향(DR2) 양 측에는 각각 연결부(RE-C1, RE-C2)들이 연결될 수 있다. 확장부(RE-E)의 제2 방향(DR2) 일 측에는 제1 연결부(RE-C1)가 배치되고, 타 측에는 제2 연결부(RE-C2)가 배치된다. 연결부(RE-C1, RE-C2)들은 확장부(RE-E)와 연결되어 각 서브 화소(PXn)의 발광 영역(EMA)과 제1 뱅크(45)에 걸쳐 배치될 수 있다.
제1 연결부(RE-C1)와 제2 연결부(RE-C2)는 그 폭이 확장부(RE-E)의 폭보다 작을 수 있다. 각 연결부(RE-C1, RE-C2)들은 제2 방향(DR2)으로 연장된 일 변이 확장부(RE-E)의 제2 방향(DR2)으로 연장된 일 변과 동일 선 상에서 연결될 수 있다. 예를 들어, 확장부(RE-E)와 연결부(RE-C1, RE-C2)의 양 변들 중, 발광 영역(EMA)의 중심을 기준으로 외측에 위치한 일 변들이 서로 연장되어 연결될 수 있다. 이에 따라, 제1 전극(21_9)과 제2 전극(22_9)의 확장부(RE-E)들 사이의 간격(DE1)은 연결부(RE-C1, RE-C2)들 사이의 간격(DE2)보다 작을 수 있다.
절곡부(RE-B1, RE-B2)들은 연결부(RE-C1, RE-C2)들과 연결된다. 절곡부(RE-B1, RE-B2)는 제1 연결부(RE-C1)와 연결되어 제1 뱅크(45)와 서브 영역(CBA)에 걸쳐 배치된 제1 절곡부(RE-B1), 및 제2 연결부(RE-C2)와 연결되어 제1 뱅크(45)와 다른 서브 화소(PXn)의 서브 영역(CBA)에 걸쳐 배치된 제2 절곡부(RE-B2)를 포함할 수 있다. 절곡부(RE-B1, RE-B2)들은 연결부(RE-C1, RE-C2)들과 연결되어 제2 방향(DR2)으로부터 기울어진 방향, 예를 들어 서브 화소(PXn)의 중심을 향해 절곡될 수 있다. 제1 전극(21_9)과 제2 전극(22_9)의 절곡부(RE-B1, RE-B2)들 사이의 최단 간격(DE3)은 연결부(RE-C1, RE-C2)들 사이의 간격(DE2)보다 작을 수 있다. 다만, 절곡부(RE-B1, RE-B2)들 사이의 최단 간격(DE3)은 확장부(RE-E)들 사이의 간격(DE1)보다 클 수 있다.
제1 연결부(RE-C1)와 제1 절곡부(RE-B1)가 연결된 부분에는 그 폭이 비교적 넓은 컨택부(RE-P)가 형성될 수 있다. 컨택부(RE-P)는 제1 뱅크(45)와 중첩되어 제1 전극(21_9)과 제2 전극(22_9)의 제1 컨택홀(CT1) 및 제2 컨택홀(CT2)이 형성될 수 있다.
또한, 제1 절곡부(RE-B1)의 일 단부에는 제1 전극(21_9)과 제2 전극(22_9)들이 서브 영역(CBA)에서 분리되어 남은 단편부(RE-D)가 형성될 수 있다. 단편부(RE-D)는 제2 방향(DR2)으로 이웃하는 서브 화소(PXn)의 전극(21_9, 22_9)들이 서브 영역(CBA)에서 단선되고 남는 부분일 수 있다.
도 30의 실시예는 제1 전극(21_9)과 제2 전극(22_9)이 확장부(RE-E), 연결부(RE-C1, RE-C2) 및 절곡부(RE-B1, RE-B2)들을 포함하며 서브 화소(PXn)의 중심을 기준으로 대칭적으로 배치된 점에서 도 2의 실시예와 차이가 있다. 다만, 이에 제한되지 않으며, 경우에 따라 제1 전극(21_9)과 제2 전극(22_9)은 서로 다른 형상을 가질 수 있다.
도 31은 또 다른 실시예에 따른 표시 장치의 일 서브 화소의 발광 소자층을 나타내는 개략적인 평면도이다. 도 32는 도 31의 QX-QX' 선을 따라 자른 단면도이다.
도 31 및 도 32를 참조하면, 표시 장치(10)는 각 서브 화소(PXn)마다 복수의 제1 전극(21_10)들 및 제2 전극(22_10)들을 포함할 수 있다. 제1 전극(21_10)들은 도 30의 실시예와 동일한 형상을 갖고, 복수의 제1 전극(21_10)들, 예컨대 2개의 제1 전극(21_10)들이 서브 화소(PXn)의 중심을 기준으로 대칭적으로 배치될 수 있다. 제2 전극(22_10)들은 도 2의 실시예와 동일한 형상을 갖고 제1 전극(21_10)들 사이에 복수개, 예를 들어 2개 배치될 수 있다. 제1 전극(21_10)과 제2 전극(22_10) 사이의 간격은 제1 전극(21_10)의 부분에 따라 달라질 수 있다. 예를 들어, 확장부(RE-E)와 제2 전극(22_10) 사이의 간격(DE1)은 연결부(RE-C1, RE-C2) 및 절곡부(RE-B1, RE-B2)와 제2 전극(22_10) 사이의 간격(DE2, DE3)보다 작을 수 있다. 연결부(RE-C1, RE-C2)와 제2 전극(22_10) 사이의 간격(DE2)은 절곡부(RE-B1, RE-B2)와 제2 전극(22_10) 사이의 간격(DE3)보다 클 수 있다. 다만, 이에 제한되지 않는다. 각 전극(21_10, 22_10)의 형상은 도 4 및 도 30을 참조하여 상술한 바와 동일하므로, 이에 대한 자세한 설명은 생략하기로 한다.
한편, 제1 전극(21_10)들과 제2 전극(22_10)들의 배치에 따라 각 서브 화소(PXn)에 배치되는 제2 뱅크(40; 40A_10, 40B_10)들, 제1 절연층(51_10), 및 접촉 전극(26_10, 27_10, 28_10)들의 배치 및 형상이 달라질 수 있다.
제1 절연층(51_10)은 제1 전극(21_10)의 확장부(RE-E)와 제2 전극(22_10) 사이에 배치되며 양 측면이 이들과 각각 접촉할 수 있다. 발광 소자(30)는 일 단부가 제1 전극(21_10)의 확장부(RE-E) 상에 배치되고, 타 단부는 제2 전극(22_10) 상에 배치될 수 있다.
제2 뱅크(40)는 서로 다른 폭을 갖는 제1 서브 뱅크(40A_10) 및 제2 서브 뱅크(40B_10)를 포함할 수 있다. 제1 서브 뱅크(40A_10)와 제2 서브 뱅크(40B_10)는 각각 제2 방향(DR2)으로 연장되되, 제1 방향(DR1)으로 측정된 폭이 다를 수 있다. 제1 서브 뱅크(40A_10)는 제2 서브 뱅크(40B_10)보다 큰 폭을 가짐에 따라, 제1 방향(DR1)으로 이웃하는 서브 화소(PXn)의 경계에 걸쳐 배치될 수 있다. 예를 들어, 제1 서브 뱅크(40A_10)는 각 서브 화소(PXn)의 발광 영역(EMA)을 포함하여 이들 사이의 경계를 넘어 배치될 수 있다. 이에 따라, 제1 뱅크(45_10)의 제2 방향(DR2)으로 연장된 부분 중 일부는 제1 서브 뱅크(40A_10) 상에 배치될 수 있다. 하나의 서브 화소(PXn)에는 2개의 제1 서브 뱅크(40A_10)들이 부분적으로 배치될 수 있다. 제1 서브 뱅크(40A_10)들 사이에는 하나의 제2 서브 뱅크(40B_10)가 배치될 수 있다.
제2 서브 뱅크(40B_10)는 서브 화소(PXn)의 발광 영역(EMA)의 중심부에서 제2 방향(DR2)으로 연장될 수 있다. 제2 서브 뱅크(40B_10)는 제1 서브 뱅크(40A_10)보다 작은 폭을 갖고 이들 사이에서 이격 배치될 수 있다.
제1 서브 뱅크(40A_10)들 상에는 제1 전극(21_10)의 확장부(RE-E)들과 제1 뱅크(45_10)가 배치될 수 있다. 제1 서브 뱅크(40A_10) 상에는 제1 방향(DR1)으로 이웃하는 서브 화소(PXn)의 제1 전극(21_10) 확장부(RE-E)들 배치될 수 있다. 즉, 하나의 제1 서브 뱅크(40A_10) 상에는 2개의 제1 전극(21_10) 확장부(RE-E)들이 이 배치된다. 제2 서브 뱅크(40B_10) 상에는 2개의 제2 전극(22_10)들이 배치될 수 있다. 제2 전극(22_10)들은 제2 서브 뱅크(40B_10)의 제2 방향(DR2)으로 연장된 양 변 상에 배치되고, 제2 서브 뱅크(40B_10) 상에서 서로 이격될 수 있다.
제1 전극(21_10)들 중 어느 한 제1 전극(21_10)은 컨택부(RE-P)를 포함하여 제1 컨택홀(CT1)이 형성되고, 다른 제1 전극(21_10)은 컨택부(RE-P)가 형성되지 않을 수 있다. 이와 유사하게, 제2 전극(22_10) 중 어느 한 전극은 컨택부(RE-P)가 형성되어 제2 컨택홀(CT2)이 형성되고, 다른 제2 전극(22_10)은 컨택부(RE-P)가 형성되지 않을 수 있다. 컨택홀(CT1, CT2)을 통해 제1 트랜지스터(TR1) 또는 제2 전압 배선(VL2)과 연결된 전극(21_10, 22_10)들은 이들로부터 전기 신호가 전달되고, 다른 전극(21_10, 22_10)들은 후술하는 접촉 전극(26_10, 27_10, 28_10)을 통해 전기 신호가 전달될 수 있다.
발광 소자(30)들은 제1 절연층(51_10) 상에서 양 단부가 제1 전극(21_10)의 확장부(RE-E) 및 제2 전극(22_10) 상에 배치된다. 발광 소자(30)의 양 단부 중 제2 반도체층(32)이 배치된 일 단부는 각각 제1 전극(21_10) 상에 배치될 수 있다. 이에 따라, 서브 화소(PXn)의 중심을 기준으로 좌측에 배치된 전극(21_10, 22_10)들 사이의 제1 타입 발광 소자(30A)들과 우측에 배치된 전극(21_10, 22_10)들 사이의 제2 타입 발광 소자(30B)들은 일 단부가 향하는 방향이 반대 방향일 수 있다.
표시 장치(10)는 더 많은 수의 전극(21_10, 22_10)들을 포함함에 따라, 더 많은 수의 접촉 전극(26_10, 27_10, 28_10)들을 포함할 수 있다.
예시적인 실시예에서, 접촉 전극(26_10, 27_10, 28_10)은 어느 한 제1 전극(21_10) 상에 배치된 제1 접촉 전극(26_10), 어느 한 제2 전극(22_10) 상에 배치된 제2 접촉 전극(27_10) 및 다른 제1 전극(21_10)과 제2 전극(22_10) 상에 배치되며 제2 접촉 전극(27_10)을 둘러싸는 제3 접촉 전극(28_10)을 포함할 수 있다.
제1 접촉 전극(26_10)은 어느 한 제1 전극(21_10) 상에 배치된다. 예를 들어, 제1 접촉 전극(26_10)은 제1 타입 발광 소자(30A)의 일 단부가 배치된 제1 전극(21_10)의 확장부(RE-E) 상에 배치된다. 제1 접촉 전극(26_10)은 제1 전극(21_10)의 확장부(RE-E)와 제1 타입 발광 소자(30A)의 일 단부와 각각 접촉할 수 있다. 제2 접촉 전극(27_10)은 어느 한 제2 전극(22_10) 상에 배치된다. 예를 들어, 제2 접촉 전극(27_10)은 제2 타입 발광 소자(30B)의 타 단부가 배치된 제2 전극(22_10) 상에 배치된다. 제2 접촉 전극(27_10)은 제2 전극(22_10)과 제2 타입 발광 소자(30B)의 타 단부와 각각 접촉할 수 있다. 제1 접촉 전극(26_10)과 제2 접촉 전극(27_10)은 각각 제1 컨택홀(CT1) 및 제2 컨택홀(CT2)이 형성된 전극(21_10, 22_10)들과 접촉할 수 있다. 제1 접촉 전극(26_10)은 제1 컨택홀(CT1)을 통해 제1 트랜지스터(TR1)와 전기적으로 연결된 제1 전극(21_10)과 접촉하고, 제2 접촉 전극(27_10)은 제2 컨택홀(CT2)을 통해 제2 전압 배선(VL2)과 전기적으로 연결된 제2 전극(22_10)과 접촉할 수 있다. 제1 접촉 전극(26_10)과 제2 접촉 전극(27_10)은 제1 트랜지스터(TR1) 또는 제2 전압 배선(VL2)으로부터 인가된 전기 신호를 발광 소자(30)들에 전달할 수 있다. 제1 접촉 전극(26_10)과 제2 접촉 전극(27_10)은 상술한 바와 실질적으로 동일하다.
각 서브 화소(PXn)에는 컨택홀(CT1, CT2)이 형성되지 않은 전극(21_10, 22_10)들이 더 배치된다. 이들은 실질적으로 제1 트랜지스터(TR1) 또는 제2 전압 배선(VL2)으로부터 직접 전기 신호가 인가되지 않는 플로팅(Floating) 상태일 수 있다. 다만, 컨택홀(CT1, CT2)이 형성되지 않은 전극(21_10, 22_10)들 상에는 제3 접촉 전극(28_10)이 배치되고, 발광 소자(30)로 전달된 전기 신호는 제3 접촉 전극(28_10)을 통해 흐를 수 있다.
제3 접촉 전극(28_10)은 컨택홀(CT1, CT2)이 형성되지 않은 제1 전극(21_10)과 제2 전극(22_10) 상에 배치되며, 제2 접촉 전극(27_10)을 둘러싸도록 배치될 수 있다. 제3 접촉 전극(28_10)은 제2 방향(DR2)으로 연장된 부분들과 이들을 연결하며 제1 방향(DR1)으로 연장된 부분을 포함하여 제2 접촉 전극(27_10)을 둘러쌀 수 있다. 제3 접촉 전극(28_10)의 제2 방향(DR2)으로 연장된 부분들은 각각 컨택홀(CT1, CT2)이 형성되지 않은 제1 전극(21_10)과 제2 전극(22_10) 상에 배치되어 발광 소자(30)와 접촉할 수 있다. 예를 들어, 제3 접촉 전극(28_10) 중 제2 전극(22_10) 상에 배치된 부분은 제1 타입 발광 소자(30A)의 타 단부와 접촉하고, 제1 전극(21_10) 상에 배치된 부분은 제2 타입 발광 소자(30B)의 일 단부와 접촉할 수 있다. 제3 접촉 전극(28_10)의 제1 방향(DR1)으로 연장된 부분은 제2 컨택홀(CT2)이 형성된 제2 전극(22_10)과 중첩할 수 있으나, 이들 사이에는 다른 절연층(미도시)이 배치되어 이들은 서로 직접 연결되지 않을 수 있다.
제1 접촉 전극(26_10)으로부터 제1 타입 발광 소자(30A)의 일 단부로 전달된 전기 신호는 제1 타입 발광 소자(30A)의 타 단부와 접촉하는 제3 접촉 전극(28_10)으로 전달된다. 제3 접촉 전극(28_10)은 상기 전기 신호를 제2 타입 발광 소자(30B)의 일 단부로 전달하고, 이는 제2 접촉 전극(27_10)을 통해 제2 전극(22_10)으로 전달될 수 있다. 이에 따라, 발광 소자(30)의 발광을 위한 전기 신호는 하나의 제1 전극(21_10) 및 제2 전극(22_10)으로만 전달되고, 제1 타입 발광 소자(30A)와 제2 타입 발광 소자(30B)는 제3 접촉 전극(28_10)을 통해 직렬로 연결될 수 있다.
표시 장치(10)는 반사층(LRL)을 포함하여 발광 소자(30)에서 방출된 광을 제1 기판(11)의 하면으로 출사하는 배면 발광형 표시 장치일 수 있다. 상술한 바와 같이, 회로층(CCL)의 제1 트랜지스터(TR1) 및 복수의 배선들(VL1, VL2)은 발광 영역(EMA)과 비중첩하여 비발광 영역(NEA) 내에만 배치될 수도 있다.
도 33은 다른 실시예에 따른 표시 장치의 일 서브 화소에 배치된 컬러 필터층을 나타내는 개략적인 평면도이다. 도 34는 다른 실시예에 따른 표시 장치의 일 서브 화소에 배치된 발광 소자층을 나타내는 개략적인 평면도이다. 도 35는 도 34의 QX1-QX1'선을 따라 자른 단면도이다. 도 35는 도 34의 표시 장치(10)에서 회로 영역(CCA)과 발광 영역(EMA)과 함께 발광 소자(30)의 양 단부를 가로지르는 단면을 도시하고 있다.
도 33 내지 도 35를 참조하면, 일 실시예에 따른 표시 장치(10)는 각 서브 화소(PXn)마다 발광 소자(30)가 배치되어 광이 방출되는 발광 영역(EMA)과, 발광 소자(30)가 배치되지 않고 회로층(CCL)의 배선들이 배치되는 회로 영역(CCA)을 포함할 수 있다. 본 실시예에 따른 표시 장치(10)는 각 서브 화소(PXn)들이 발광 영역(EMA)과 회로 영역(CCA)을 포함한 점에서 도 3 내지 도 6의 실시예와 차이가 있다. 이하, 중복된 설명은 생략하고 차이점을 중심으로 설명하기로 한다.
각 서브 화소(PXn)는 제1 뱅크(45)가 둘러싸는 영역 중 발광 소자(30) 및 전극(21, 22)들이 배치된 발광 영역(EMA)과, 이에 인접하여 발광 소자(30)들이 배치되지 않는 회로 영역(CCA)이 형성될 수 있다. 발광 영역(EMA)에는 상술한 바와 동일하게 발광 소자(30)들이 배치됨에 따라 광이 방출되는 영역이다. 회로 영역(CCA)은 발광 소자(30)들 및 전극(21, 22)이 배치되지 않고 도달하는 광의 광량이 적은 영역이며, 컬러 필터층(CFL)의 하부에 배치되는 회로층(CCL)의 배선들 및 제1 트랜지스터(TR1)가 배치되는 영역일 수 있다. 발광 영역(EMA)은 이에 배치된 발광 소자(30)를 포함하여 제1 기판(11) 상에 배치된 회로층(CCL)의 배선들과 비중첩할 수 있다.
발광 소자(30)에서 방출된 광들이 회로 영역(CCA)에서 컬러 필터층(CFL)으로 입사되지 않도록 차광 부재(BM)는 부분적으로 더 넓은 폭을 가질 수 있다. 예를 들어, 차광 부재(BM)는 제2 방향(DR2)으로 연장된 부분 중, 각 서브 화소(PXn)의 제1 방향(DR1) 타 측에 배치된 부분이 제1 방향(DR1) 일 측에 배치된 부분보다 더 두꺼울 수 있다. 차광 부재(BM)는 일부분이 회로 영역(CCA) 내에 배치될 수 있도록 두꺼운 폭을 가질 수 있고, 발광 소자(30)에서 방출되어 반사층(LRL)에서 반사된 광들이 회로 영역(CCA)으로 입사되는 것을 방지할 수 있다. 도면에서는 차광 부재(BM)에 의해 회로 영역(CCA)이 발광 영역(EMA)의 제1 방향(DR1) 타 측에 위치한 것이 예시되어 있으나, 이에 제한되지 않는다. 경우에 따라 회로 영역(CCA)이 발광 영역(EMA)의 제1 방향(DR1) 일 측에 위치할 수도 있고, 각 서브 화소(PXn) 내에서 회로 영역(CCA)와 발광 영역(EMA)이 제2 방향(DR2)으로 이웃하도록 위치할 수도 있다.
또한, 제2 뱅크(40)는 도 32의 실시예에서 제1 서브 뱅크(40A_10)와 유사하게 이웃한 서브 화소(PXn)들의 경계에 걸쳐 배치될 수 있다. 회로 영역(CCA)에 배치되는 배선들 및 제1 트랜지스터(TR1)들은 제1 서브 뱅크(40A_10)와 중첩하도록 배치되며, 차광 부재(BM)도 일부분은 제1 서브 뱅크(40A_10)의 하부에 배치될 수 있다.
한편, 도면에서는 제1 뱅크(45)가 차광 부재(BM)와 달리 도 3과 유사한 두께를 갖는 것이 예시되어 있으나, 이에 제한되지 않는다. 몇몇 실시예에서, 제1 뱅크(45)는 차광 부재(BM)의 두께에 대응하여 차광 부재(BM)의 폭이 넓은 부분에서는 더 큰 폭으로 형성될 수 있다. 제1 뱅크(45)는 회로 영역(CCA)과 부분적으로 중첩하도록 배치될 수 있고, 그에 따라 제1 뱅크(45)에 둘러싸는 영역에 발광 영역(EMA)이 배치될 수 있다. 이 경우, 컬러 제어 구조물(TPL, WCL1, WCL2)의 베이스 수지(BRS1)는 회로 영역(CCA)에 배치되지 않고 발광 영역(EMA)에만 배치될 수도 있다.
발광 소자(30)에서 방출된 광들은 반사층(LRL)에서 반사되어 컬러 필터층(CFL)을 통과하여 제1 기판(11)의 하면으로 출사되는 동안 회로층(CCL)의 배선들에 의해 반사되지 않을 수 있다. 본 실시예는 각 서브 화소(PXn)가 회로 영역(CCA)을 포함하지 않는 실시예보다 발광 소자(30)에서 방출된 광의 대부분이 출사될 수 있다.
도 36은 또 다른 실시예에 따른 표시 장치의 일 서브 화소에 배치된 컬러 필터층을 나타내는 개략적인 평면도이다.
도 36을 참조하면, 표시 장치(10)의 각 서브 화소(PXn)는 회로 영역(CCA)과 발광 영역(EMA)이 제2 방향(DR2)으로 이웃하도록 배치될 수 있다. 발광 영역(EMA)은 제1 뱅크(45)가 둘러싸는 영역 내에 배치되고, 회로 영역(CCA)은 발광 영역(EMA)의 제2 방향(DR2) 일 측에 배치될 수 있다. 다만, 상술한 바와 같이, 회로 영역(CCA)과 발광 영역(EMA)의 배치 위치는 서로 반대일 수도 있다. 도면에서는 회로 영역(CCA)이 제1 뱅크(45)가 둘러싸는 영역에 더하여 제1 뱅크(45) 및 서브 영역(CBA)에 걸쳐 형성된 것이 예시되어 있으나, 이에 제한되지 않는다. 회로 영역(CCA)은 발광 영역(EMA)의 제2 방향(DR2) 일 측에 배치되며, 제1 뱅크(45) 및 서브 영역(CBA)과의 배치 관계는 달라질 수 있다.
또한, 제1 뱅크(45)도 차광 영역(BM)의 폭 및 회로 영역(CCA)의 배치에 대응하여 일부분이 더 큰 폭으로 형성될 수 있다. 이에 따라, 발광 영역(EMA)은 제1 뱅크(45)가 둘러싸는 영역 내에 배치될 수 있고, 제1 뱅크(45)는 회로 영역(CCA)과 중첩하도록 배치될 수도 있다.
이상 첨부된 도면을 참조하여 본 발명의 실시예들을 설명하였지만, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자는 본 발명의 그 기술적 사상이나 필수적인 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다. 그러므로 이상에서 기술한 실시예들은 모든 면에서 예시적인 것이며 한정적이 아닌 것으로 이해해야만 한다.

Claims (24)

  1. 복수의 서브 화소들을 포함하는 제1 기판;
    상기 제1 기판 상에 배치된 복수의 컬러 필터층들;
    상기 컬러 필터층들 상에 배치되어 상기 서브 화소들의 경계에 배치된 제1 뱅크를 포함하는 뱅크층;
    상기 컬러 필터층에서 상기 제1 뱅크가 둘러싸는 영역 내에 배치되는 복수의 투광층 및 파장 변환층들을 포함하는 컬러 제어 구조물;
    상기 컬러 필터층과 상기 컬러 제어 구조물 사이에 배치된 발광 소자층;
    상기 컬러 제어 구조물 상에 배치된 반사층; 및
    상기 컬러 필터층 상에 배치되어 적어도 일부분이 동일 평면 상에 배치된 제1 전극과 제2 전극을 포함하고, 상기 발광 소자층은 양 단부가 상기 제1 전극 및 상기 제2 전극 상에 배치된 복수의 발광 소자들을 포함하는 표시 장치.
  2. 제1 항에 있어서,
    상기 컬러 필터층은 제1 서브 화소에 배치된 제1 컬러 필터층 및 제2 서브 화소에 배치된 제2 컬러 필터층을 포함하고,
    상기 발광 소자층은 상기 제1 서브 화소에 배치된 제1 발광 소자층 및 상기 제2 서브 화소에 배치된 제2 발광 소자층을 포함하며,
    상기 컬러 제어 구조물은 상기 제1 서브 화소에 배치된 제1 투광층 및 상기 제2 서브 화소에 배치된 제1 파장 변환층을 포함하는 표시 장치.
  3. 제2 항에 있어서,
    상기 제1 발광 소자층에서 방출된 광은 상기 투광층을 거쳐 상기 반사층에서 반사되어 상기 제1 컬러 필터층을 통해 상기 제1 기판의 하면으로 출사되고,
    상기 제2 발광 소자층에서 방출된 광은 상기 제1 파장 변환층을 거쳐 상기 반사층에서 반사되어 상기 제2 컬러 필터층을 통해 상기 제1 기판의 하면으로 출사되는 표시 장치.
  4. 제3 항에 있어서,
    상기 발광 소자층은 제1 색의 광을 방출하고,
    상기 제1 서브 화소는 상기 제1 색의 광을 출사하고 상기 제2 서브 화소는 상기 제1 색과 다른 제2 색의 광을 출사하는 표시 장치.
  5. 제4 항에 있어서,
    상기 컬러 필터층은 제3 서브 화소에 배치된 제3 컬러 필터층을 더 포함하고,
    상기 발광 소자층은 상기 제3 서브 화소에 배치된 제3 발광 소자층을 더 포함하며,
    상기 컬러 제어 구조물은 상기 제3 서브 화소에 배치된 제2 파장 변환층을 더 포함하고,
    상기 제3 서브 화소는 상기 제1 색 및 상기 제2 색과 다른 제3 색의 광을 출사하는 표시 장치.
  6. 제2 항에 있어서,
    상기 제1 컬러 필터층과 상기 제2 컬러 필터층을 둘러싸도록 배치되어 상기 제1 뱅크와 두께 방향으로 중첩하는 차광 부재를 더 포함하는 표시 장치.
  7. 제6 항에 있어서,
    상기 제1 기판과 상기 컬러 필터층 사이에 배치되어 적어도 하나의 제1 트랜지스터와 복수의 배선들을 포함하는 회로층을 더 포함하고,
    상기 제1 전극 및 제2 전극은 각각 상기 제1 트랜지스터 및 상기 배선들과 전기적으로 연결된 표시 장치.
  8. 제7 항에 있어서,
    상기 컬러 필터층과 상기 회로층 사이에 배치된 제1 평탄화층을 더 포함하고,
    상기 컬러 필터층은 상기 제1 평탄화층 상에 직접 배치된 표시 장치.
  9. 제8 항에 있어서,
    상기 제1 전극은 상기 차광 부재와 상기 제1 평탄화층을 관통하는 제1 컨택홀을 통해 상기 제1 트랜지스터와 전기적으로 연결되고,
    상기 제2 전극은 상기 차광 부재와 상기 제1 평탄화층을 관통하는 제2 컨택홀을 통해 상기 배선과 전기적으로 연결된 표시 장치.
  10. 제7 항에 있어서,
    상기 회로층의 상기 제1 트랜지스터와 상기 배선들은 상기 제1 뱅크와 두께 방향으로 중첩하도록 배치된 표시 장치.
  11. 제1 항에 있어서,
    상기 제1 뱅크는 상기 서브 화소들을 둘러싸도록 배치되고,
    상기 발광 소자층의 상기 발광 소자들은 상기 서브 화소 내에 배치되며,
    상기 투광층 및 상기 파장 변환층들은 상기 제1 뱅크가 둘러싸는 영역 내에서 상기 발광 소자들 상에 배치된 표시 장치.
  12. 제11 항에 있어서,
    상기 뱅크층은 상기 제1 뱅크가 둘러싸는 영역 내에서 상기 컬러 필터층 상에 배치된 복수의 제2 뱅크들을 더 포함하고,
    상기 제1 전극과 상기 제2 전극은 각각 상기 제2 뱅크들 상에 배치되되 적어도 일부분은 상기 컬러 필터층 상에 직접 배치된 표시 장치.
  13. 제12 항에 있어서,
    상기 컬러 필터층과 상기 제2 뱅크들 상에 배치된 제1 절연층을 더 포함하고,
    상기 제1 뱅크는 상기 제1 절연층 상에 직접 배치된 표시 장치.
  14. 제13 항에 있어서,
    상기 제1 절연층은 상기 발광 소자층의 상기 제1 전극 및 상기 제2 전극을 부분적으로 덮도록 배치된 표시 장치.
  15. 제1 항에 있어서,
    상기 반사층은 상기 제1 뱅크들 상에도 배치된 표시 장치.
  16. 제15 항에 있어서,
    상기 반사층은 금속 재료 또는 저굴절 재료를 포함하는 표시 장치.
  17. 제15 항에 있어서,
    상기 반사층 상에 배치된 봉지층을 더 포함하고,
    상기 봉지층은 제1 무기 봉지층, 상기 제1 무기 봉지층 상에 배치된 제2 무기 봉지층 및 상기 제1 무기 봉지층과 상기 제2 무기 봉지층 사이에 배치된 유기 봉지층을 포함하는 표시 장치.
  18. 제1 항에 있어서,
    상기 발광 소자층은 상기 발광 소자의 일 단부 및 상기 제1 전극과 접촉하는 제1 접촉 전극 및 상기 발광 소자의 타 단부 및 상기 제2 전극과 접촉하는 제2 접촉 전극을 더 포함하는 표시 장치.
  19. 제1 방향 및 제2 방향으로 배열된 복수의 서브 화소들;
    상기 서브 화소들의 경계에 배치되어 상기 제1 방향 및 상기 제2 방향으로 연장된 뱅크층;
    제1 서브 화소에 배치된 제1 컬러 필터층과 상기 제1 서브 화소의 상기 제2 방향에 위치한 제2 서브 화소에 배치된 제2 컬러 필터층;
    상기 제1 서브 화소 및 상기 제2 서브 화소에 각각 배치되어 상기 제1 방향으로 연장된 제1 전극과 제2 전극 및 양 단부가 상기 제1 전극과 상기 제2 전극 상에 배치된 복수의 발광 소자들을 포함하는 발광 소자층;
    상기 뱅크층이 둘러싸는 영역 중 상기 제1 서브 화소에 배치된 투광층 및 상기 제2 서브 화소에 배치된 제1 파장 변환층을 포함하는 컬러 제어 구조물; 및
    상기 컬러 제어 구조물과 상기 뱅크층을 덮도록 배치된 반사층을 포함하는 표시 장치.
  20. 제19 항에 있어서,
    상기 뱅크층과 중첩하도록 배치되어 상기 제1 컬러 필터층 및 상기 제2 컬러 필터층을 둘러싸는 차광 부재를 더 포함하는 표시 장치.
  21. 제20 항에 있어서,
    상기 차광 부재의 폭은 상기 뱅크층의 폭보다 작고, 상기 제1 컬러 필터층 및 상기 제2 컬러 필터층은 부분적으로 상기 뱅크층과 중첩하는 표시 장치.
  22. 제21 항에 있어서,
    상기 투광층과 상기 제1 파장 변환층은 상기 제2 방향으로 측정된 폭이 각각 상기 제1 컬러 필터층 및 상기 제2 컬러 필터층의 상기 제2 방향으로 측정된 폭보다 작은 표시 장치.
  23. 제20 항에 있어서,
    상기 제2 서브 화소의 상기 제2 방향에 위치한 제3 서브 화소에 배치된 제3 컬러 필터층, 상기 제3 서브 화소에 배치된 제2 파장 변환층을 더 포함하는 표시 장치.
  24. 제20 항에 있어서,
    상기 제1 컬러 필터층과 상기 제2 컬러 필터층은 상기 제1 방향으로 연장되어 상기 뱅크층에 걸쳐 배치되고, 상기 차광 부재는 상기 제1 방향으로 연장된 형상을 갖는 표시 장치.
PCT/KR2021/005604 2020-07-28 2021-05-04 표시 장치 WO2022025395A1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
EP21851305.9A EP4191677A1 (en) 2020-07-28 2021-05-04 Display device
CN202180059357.5A CN116134617A (zh) 2020-07-28 2021-05-04 显示设备
US18/018,255 US20230275197A1 (en) 2020-07-28 2021-05-04 Display device

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR10-2020-0093960 2020-07-28
KR1020200093960A KR20220014470A (ko) 2020-07-28 2020-07-28 표시 장치

Publications (1)

Publication Number Publication Date
WO2022025395A1 true WO2022025395A1 (ko) 2022-02-03

Family

ID=80036499

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/KR2021/005604 WO2022025395A1 (ko) 2020-07-28 2021-05-04 표시 장치

Country Status (6)

Country Link
US (1) US20230275197A1 (ko)
EP (1) EP4191677A1 (ko)
KR (1) KR20220014470A (ko)
CN (1) CN116134617A (ko)
TW (1) TW202204940A (ko)
WO (1) WO2022025395A1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP4239676A3 (en) * 2022-02-14 2023-11-15 Samsung Display Co., Ltd. Display device

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20140064523A (ko) * 2012-11-20 2014-05-28 삼성디스플레이 주식회사 유기 발광 표시 장치 및 이의 제조 방법
US20150084026A1 (en) * 2013-09-26 2015-03-26 Japan Display Inc. Display device
KR20190115160A (ko) * 2018-03-30 2019-10-11 삼성디스플레이 주식회사 표시 장치
KR20200001649A (ko) * 2018-06-26 2020-01-07 삼성디스플레이 주식회사 표시 장치
US20200168667A1 (en) * 2018-11-23 2020-05-28 Samsung Display Co., Ltd. Display apparatus and method of manufacturing the same

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20140064523A (ko) * 2012-11-20 2014-05-28 삼성디스플레이 주식회사 유기 발광 표시 장치 및 이의 제조 방법
US20150084026A1 (en) * 2013-09-26 2015-03-26 Japan Display Inc. Display device
KR20190115160A (ko) * 2018-03-30 2019-10-11 삼성디스플레이 주식회사 표시 장치
KR20200001649A (ko) * 2018-06-26 2020-01-07 삼성디스플레이 주식회사 표시 장치
US20200168667A1 (en) * 2018-11-23 2020-05-28 Samsung Display Co., Ltd. Display apparatus and method of manufacturing the same

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP4239676A3 (en) * 2022-02-14 2023-11-15 Samsung Display Co., Ltd. Display device

Also Published As

Publication number Publication date
EP4191677A1 (en) 2023-06-07
CN116134617A (zh) 2023-05-16
TW202204940A (zh) 2022-02-01
US20230275197A1 (en) 2023-08-31
KR20220014470A (ko) 2022-02-07

Similar Documents

Publication Publication Date Title
WO2021149863A1 (ko) 표시 장치
WO2021162180A1 (ko) 표시 장치
WO2021225284A1 (ko) 표시 장치
WO2020242116A1 (ko) 표시 장치
WO2021242074A1 (ko) 표시 장치
WO2021125704A1 (ko) 표시 장치
WO2021066287A1 (ko) 표시 장치 및 이의 제조 방법
WO2022154517A1 (ko) 표시 장치
WO2022030763A1 (ko) 표시 장치
WO2022164168A1 (ko) 발광 소자, 발광 소자를 포함하는 발광 소자 유닛, 및 표시 장치
WO2022045698A1 (ko) 표시 장치
WO2021215585A1 (ko) 표시 장치
WO2021091062A1 (ko) 표시 장치
WO2022025395A1 (ko) 표시 장치
WO2020235803A1 (ko) 표시 장치 및 이의 제조 방법
WO2022146131A1 (ko) 표시 장치
WO2022019547A1 (ko) 표시 장치
WO2022059986A1 (ko) 표시 장치
WO2022050685A1 (ko) 표시 장치
WO2021235689A1 (ko) 표시 장치
WO2022005208A1 (ko) 표시 장치
WO2021206217A1 (ko) 표시 장치 및 이의 제조 방법
WO2021091061A1 (ko) 표시 장치
WO2021101033A1 (ko) 발광 소자, 표시 장치 및 이의 제조 방법
WO2021033843A1 (ko) 표시 장치

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 21851305

Country of ref document: EP

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 2021851305

Country of ref document: EP

ENP Entry into the national phase

Ref document number: 2021851305

Country of ref document: EP

Effective date: 20230228

NENP Non-entry into the national phase

Ref country code: DE