WO2019117073A1 - ガラス配線基板、その製造方法及び半導体装置 - Google Patents

ガラス配線基板、その製造方法及び半導体装置 Download PDF

Info

Publication number
WO2019117073A1
WO2019117073A1 PCT/JP2018/045272 JP2018045272W WO2019117073A1 WO 2019117073 A1 WO2019117073 A1 WO 2019117073A1 JP 2018045272 W JP2018045272 W JP 2018045272W WO 2019117073 A1 WO2019117073 A1 WO 2019117073A1
Authority
WO
WIPO (PCT)
Prior art keywords
layer
wiring
glass
insulating resin
glass substrate
Prior art date
Application number
PCT/JP2018/045272
Other languages
English (en)
French (fr)
Inventor
藤田 貴志
Original Assignee
凸版印刷株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 凸版印刷株式会社 filed Critical 凸版印刷株式会社
Priority to EP18889581.7A priority Critical patent/EP3726943A4/en
Priority to CN201880072849.6A priority patent/CN111345121A/zh
Publication of WO2019117073A1 publication Critical patent/WO2019117073A1/ja
Priority to US16/872,811 priority patent/US11406025B2/en

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01FMAGNETS; INDUCTANCES; TRANSFORMERS; SELECTION OF MATERIALS FOR THEIR MAGNETIC PROPERTIES
    • H01F17/00Fixed inductances of the signal type 
    • H01F17/0006Printed inductances
    • H01F17/0013Printed inductances with stacked layers
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/40Forming printed elements for providing electric connections to or between printed circuits
    • H05K3/42Plated through-holes or plated via connections
    • H05K3/425Plated through-holes or plated via connections characterised by the sequence of steps for plating the through-holes or via connections in relation to the conductive pattern
    • H05K3/426Plated through-holes or plated via connections characterised by the sequence of steps for plating the through-holes or via connections in relation to the conductive pattern initial plating of through-holes in substrates without metal
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES OR LIGHT-SENSITIVE DEVICES, OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/002Details
    • H01G4/228Terminals
    • H01G4/232Terminals electrically connecting two or more layers of a stacked or rolled capacitor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES OR LIGHT-SENSITIVE DEVICES, OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/33Thin- or thick-film capacitors 
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES OR LIGHT-SENSITIVE DEVICES, OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/40Structural combinations of fixed capacitors with other electric elements, the structure mainly consisting of a capacitor, e.g. RC combinations
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/48Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
    • H01L21/4814Conductive parts
    • H01L21/4846Leads on or in insulating or insulated substrates, e.g. metallisation
    • H01L21/4857Multilayer substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/12Mountings, e.g. non-detachable insulating substrates
    • H01L23/14Mountings, e.g. non-detachable insulating substrates characterised by the material or its electrical properties
    • H01L23/15Ceramic or glass substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49822Multilayer substrates
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H7/00Multiple-port networks comprising only passive electrical elements as network components
    • H03H7/01Frequency selective two-port networks
    • H03H7/0115Frequency selective two-port networks comprising only inductors and capacitors
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/16Printed circuits incorporating printed electric components, e.g. printed resistor, capacitor, inductor
    • H05K1/162Printed circuits incorporating printed electric components, e.g. printed resistor, capacitor, inductor incorporating printed capacitors
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/16Printed circuits incorporating printed electric components, e.g. printed resistor, capacitor, inductor
    • H05K1/165Printed circuits incorporating printed electric components, e.g. printed resistor, capacitor, inductor incorporating printed inductors
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4602Manufacturing multilayer circuits characterized by a special circuit board as base or central core whereon additional circuit layers are built or additional circuit boards are laminated
    • H05K3/4605Manufacturing multilayer circuits characterized by a special circuit board as base or central core whereon additional circuit layers are built or additional circuit boards are laminated made from inorganic insulating material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01FMAGNETS; INDUCTANCES; TRANSFORMERS; SELECTION OF MATERIALS FOR THEIR MAGNETIC PROPERTIES
    • H01F17/00Fixed inductances of the signal type 
    • H01F17/0006Printed inductances
    • H01F2017/0073Printed inductances with a special conductive pattern, e.g. flat spiral
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES OR LIGHT-SENSITIVE DEVICES, OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/002Details
    • H01G4/005Electrodes
    • H01G4/012Form of non-self-supporting electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES OR LIGHT-SENSITIVE DEVICES, OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/002Details
    • H01G4/228Terminals
    • H01G4/232Terminals electrically connecting two or more layers of a stacked or rolled capacitor
    • H01G4/2325Terminals electrically connecting two or more layers of a stacked or rolled capacitor characterised by the material of the terminals
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/16227Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73203Bump and layer connectors
    • H01L2224/73204Bump and layer connectors the bump connector being embedded into the layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/12Mountings, e.g. non-detachable insulating substrates
    • H01L23/14Mountings, e.g. non-detachable insulating substrates characterised by the material or its electrical properties
    • H01L23/145Organic substrates, e.g. plastic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15311Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H1/00Constructional details of impedance networks whose electrical mode of operation is not specified or applicable to more than one type of network
    • H03H2001/0021Constructional details
    • H03H2001/0085Multilayer, e.g. LTCC, HTCC, green sheets
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0271Arrangements for reducing stress or warp in rigid printed circuit boards, e.g. caused by loads, vibrations or differences in thermal expansion
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/03Use of materials for the substrate
    • H05K1/0306Inorganic insulating substrates, e.g. ceramic, glass
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09209Shape and layout details of conductors
    • H05K2201/095Conductive through-holes or vias
    • H05K2201/09581Applying an insulating coating on the walls of holes
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10613Details of electrical connections of non-printed components, e.g. special leads
    • H05K2201/10621Components characterised by their electrical contacts
    • H05K2201/10674Flip chip
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/30Details of processes not otherwise provided for in H05K2203/01 - H05K2203/17
    • H05K2203/308Sacrificial means, e.g. for temporarily filling a space for making a via or a cavity or for making rigid-flexible PCBs

Definitions

  • the present invention relates to a glass wiring substrate on which a high frequency filter is formed, a method of manufacturing the same, and a semiconductor device using the glass wiring substrate.
  • the high frequency filter substrate is obtained by developing the wiring formation technology on a core substrate made of silicon or glass material.
  • the core substrate made of these silicon and glass materials follows the smoothness of the base material to improve the surface smoothing of the capacitor electrode, and by forming the inductor wiring by electrolytic plating, the unevenness on the wiring surface is reduced, The electrical resistance of the skin portion is lowered. For this reason, the characteristic improvement of the analog duplexer can be expected by using a core substrate made of a silicon substrate or a glass substrate.
  • a silicon substrate or a glass substrate can form a through electrode called Through-Silicon Via (TSV) or Through-Glass Via (TGV) in which minute through holes are opened in the substrate and filled with a conductive substance. Then, a coil structure can be formed on the silicon substrate or the glass substrate by using this through electrode and a wire connecting the through electrodes. Furthermore, a silicon substrate or a glass substrate can form an inductor wiring of 3D structure which consists of permeability (H / m) which made substrate material a core material.
  • the capacitor can control the characteristics by depositing the dielectric material most suitable for vacuum deposition used in semiconductor technology and flat panel technology and forming the upper and lower electrodes with a structure that sandwiches the dielectric material. .
  • the silicon substrate is more excellent in fine processability than the glass substrate, and the technology of the wiring / TSV formation process has already been established.
  • silicon substrates can only be handled as circular silicon wafers, and can not be used at the wafer peripheral portion, and can not be mass-produced at a large size, which has the disadvantage of high cost.
  • glass substrates can be collectively processed with large panels, and roll-to-roll production methods can be considered, thus enabling significant cost reduction.
  • the through holes can be formed by discharge, laser processing, hydrofluoric acid treatment or the like.
  • the processing time becomes longer, the wafer thinning step is included, and so on. It is a factor.
  • a silicon substrate is a semiconductor material, and it is necessary to form an insulating film such as SiO 2 having an insulating property in forming a wiring on a silicon substrate. Therefore, attention has been focused on the formation of an analog duplexer using a glass substrate in which the substrate itself is an insulating material. As described above, when a glass substrate is used, it is possible to produce a printed circuit board at low cost. However, in the dimension design of the coil of the inductor, there is a problem that as the thickness of the required glass substrate becomes thinner, the glass substrate is easily broken in handling during manufacture.
  • the thickness of the glass substrate used for the glass wiring substrate is in the range of 50 to 1000 ⁇ m.
  • the range of 400 to 1000 ⁇ m is a region generally used in flat panel displays.
  • a structure in which a wiring pattern is laminated and formed on one surface of glass is adopted, and the glass substrate is stably handled by a method such as suction on the back surface of the glass substrate or holding an end. Is possible.
  • the demand for a thickness in the range of 50 to 400 ⁇ m is increasing due to the demand for smaller and thinner semiconductor packages, and furthermore, the wiring pattern needs to be laminated on both sides of the glass substrate.
  • the thickness of the glass substrate is in the thin plate direction, the bending due to its own weight increases, and the possibility of breakage of the glass substrate increases when there is a starting point such as a crack after distortion occurs. For this reason, handling becomes more difficult as the thickness of the glass substrate is in the thin plate direction.
  • a through hole with a hole diameter of 10 to several hundreds ⁇ m is formed in a glass substrate of this thickness, and a wiring comprising a conductive through electrode formed in the through hole and a wiring pattern formed on the front and back of the glass substrate A circuit board is formed.
  • a conductive metal thin film such as sputtering can be used as the wiring pattern, it is also possible to increase the wiring thickness by electrolytic copper plating in order to lower the wiring resistance.
  • an inorganic adhesion layer capable of obtaining adhesion to the glass substrate is formed on the glass substrate, and a wiring pattern is formed thereon (see Patent Document 1).
  • the first layer is the through electrode
  • the wiring of the inductor, and the lower electrode of the capacitor are formed in the same layer on the glass substrate
  • the first layer is the through electrode
  • the capacitor forms a dielectric layer on the lower electrode
  • the formation of the upper electrode is the second layer.
  • the stress of the wiring pattern is accumulated because the wiring pattern 2 layer and the dielectric layer pattern are stacked on the glass. For this reason, in this construction method, there is a possibility that a crack serving as a starting point of cracking may occur due to a crack in the glass substrate due to stress concentration on the interface between the glass substrate and the wiring pattern in each process, or an external object contacts the glass substrate surface. There is. Thus, in this construction method, the glass substrate is handled in a state where the glass substrate is easily broken.
  • the upper electrode pattern is etched twice when etching away the seed layer for forming the upper electrode pattern and when etching away the seed layer for forming the lower electrode pattern.
  • the effective electrode area of the capacitor fluctuates, there is a problem that the electric characteristics as the capacitor fluctuate.
  • the lower electrode for the capacitor is formed by electrolytic plating on the insulating resin layer made of an organic resin or the like, the electrolytic plating film for the lower electrode is formed on the surface irregularities of the insulating resin layer.
  • Patent Document 2 As a method of forming a capacitance structure, there is a forming method described in Patent Document 2, for example.
  • conductor layers and interlayer resin insulation layers are alternately stacked on an insulating substrate, and conductor circuits of adjacent inner layers and conductor circuits of outer layers are formed in interlayer resin insulation layers provided between them.
  • an intermediate conductor layer is provided at a place where the via hole is not formed in the interlayer resin insulation layer, and Between the conductor circuit and the intermediate conductor layer, a dielectric layer formed by filling a dielectric substance containing at least a high dielectric material is formed, and the conductor circuit of the outer layer and the intermediate conductor layer of the interlayer resin insulation layer.
  • another via hole formed by plating is formed directly above the dielectric layer, and the via hole, the other via hole and the other conductor circuit of the outer layer are further covered on the interlayer resin insulation layer.
  • Interlayer tree Together with the insulating layer is formed, it has proposed a multi-layer printed circuit board further another via holes formed by plating filled in another interlayer resin insulating layer located just above the other via hole is formed.
  • An object of the present invention is to provide a glass wiring substrate in which glass breakage is suppressed even when a thin glass substrate having a thin substrate thickness is used, and the electrical characteristics of the capacitor are stable.
  • one aspect of the present invention is a glass wiring board in which a high frequency filter having an inductor and a capacitor is formed on a glass substrate, and a through hole formed on the glass substrate, and the glass substrate Provided on the inorganic adhesion layer formed on the surface of the glass substrate and the inorganic adhesion layer formed on the wall surface of the through hole and the inorganic adhesion layer formed on the wall surface of the through hole;
  • An inductor having a coil structure having a first wiring layer electrically connected to the through electrode, and the first wiring layer electrically connected to the inductor and on at least one surface of the glass substrate
  • a plurality of wiring patterns are stacked on both sides of a glass substrate, and the stress of the stacked wiring patterns is concentrated between the glass substrate and the wiring pattern, and a crack is generated in the glass substrate. Can be suppressed. Further, according to one aspect of the present invention, by covering the thin glass substrate with the insulating resin, the concentration of external force leading to glass breakage due to external stress or strain on the glass core substrate is dispersed, and at the time of handling. Glass distortion can be avoided.
  • control of the electrical characteristics of the capacitor can be facilitated, and the occurrence of an electrical short of the capacitor can be avoided. Therefore, according to an aspect of the present invention, it is possible to provide a glass wiring substrate which reduces the glass breakage in the manufacturing process and achieves stable control of the electric capacity of the capacitor even if the glass substrate is thin.
  • the capacitance structure by realizing the capacitance structure with two insulating layers including the core layer, it is possible to contribute to the miniaturization of the substrate and the cost reduction.
  • the glass wiring substrate 100 includes a glass substrate 10 as a core substrate having a through hole 1, and inorganic formed on the wall surface of the through hole 1 and the front and back surfaces of the glass substrate 10.
  • the inductor 5 includes the adhesion layer 2, the through electrode 3, and the first wiring layer 4 a electrically connected to the through electrode 3.
  • the through electrode 3 is formed in contact with the inorganic adhesion layer 2 with respect to the through hole 1.
  • the first wiring layer 4 a is electrically connected to the through electrode 3 and formed in a preset pattern on the inorganic adhesion layer 2 formed on the surface of the glass substrate 10.
  • a portion of the first wiring layer 4a is used as the lower electrode 4b for a capacitor, and a bottom portion of the insulating resin opening 7 is opened in the insulating resin layer 6 so that a portion of the lower electrode 4b is exposed.
  • the second wiring layer 9 b connected to the external component formed on the insulating resin layer 6 made of insulating resin and the conductive via 12 are provided. The upper electrode 9a and the second wiring layer 9b are electrically connected.
  • the capacitor 11, the insulating resin layer 6, and the second insulating resin layer 13 made of insulating resin laminated so as to cover the second wiring layer 9 b are provided, and further, on the second insulating resin layer 13.
  • a connection electrode portion 14 with an open external part is provided. The details will be described below.
  • the through holes 1 are formed in the glass substrate 10.
  • the through holes 1 are formed in the glass substrate 10 by one or two methods of laser processing, electrical discharge machining, and etching of glass.
  • the inductor 5 includes the inorganic adhesion layer 2.
  • the inorganic adhesion layer 2 is formed on the inner wall of the through hole 1 formed in the glass substrate 10 and on both surfaces of the glass substrate 10 by a sputtering film forming method or an electroless plating method, and has conductivity and adhesion with glass.
  • the through electrode 3 and the first wiring layer 4a are connected to form a solenoid type inductor structure (coil structure).
  • the through electrode 3 is formed on the through hole 1 and the inorganic adhesion layer 2 by an electrolytic plating method or an electroless plating method.
  • the first wiring layer 4 a is formed on the inorganic adhesion layer 2 by electrolytic plating, electroless plating or screen printing.
  • the lower electrode 4 b is also formed on the glass substrate 10.
  • the lower electrode 4 b is a part of the first wiring layer 4 a and connects the conductive vias 12 connected to the outer layer.
  • the inorganic adhesion layer 2 is formed on the outer peripheral surface of the through electrode 3 and the interface between the first wiring layer 4 a and the glass substrate 10. Thereafter, the inorganic adhesion layer 2 formed in the other part is removed by a dry etching method or a wet etching method so as not to cause a conduction short between the wiring patterns.
  • the capacitor 11 has a structure in which the dielectric layer 8 is sandwiched between the lower electrode 4 b and the upper electrode 9 a.
  • the lower electrode 4 b is formed on the glass substrate 10 as a part of the first wiring layer by sputtering, electroless plating or electrolytic plating.
  • the dielectric layer 8 was formed on the lower electrode 4b by a CVD film formation method, a sputtering film formation method or a screen printing method.
  • the upper electrode 9 a was formed on the dielectric layer 8 by electroless plating or electrolytic plating.
  • an electrolytic plating method including a semi-additive method is desirable as a method of forming the lower electrode 4 b and the upper electrode 9 a in view of the cross-sectional shape and dimension control of the wiring pattern.
  • the seed layer electroless plating or a sputtered film can be used.
  • the dielectric layer 8 is formed at least on the lower electrode 4 b of the insulating resin opening 7, a capacitance structure can be formed.
  • the dielectric layer 8 is not limited to this, and may be formed on at least a part of the inner wall side of the insulating resin opening 7 or on at least a part of the upper surface of the insulating resin layer.
  • the dielectric layer 8 can easily form a capacitance structure because high positional accuracy is not required for its formation.
  • the surface of the insulating resin layer 6 it is preferable to roughen the surface of the insulating resin to a surface roughness Ra of about 50 to 300 nm with UV treatment or an alkaline processing solution. In this case, the adhesion of the seed layer is improved. Further, when the wiring pattern is formed by electrolytic plating, since the metal particle lumps are lined up, the arithmetic surface roughness Ra of the plating surface is 50 to 150 nm.
  • the adhesion with the insulating resin layer 6 can be obtained by plasma treatment before sputtering, so that the arithmetic surface roughness Ra can be formed at 50 nm or less.
  • the arithmetic surface roughness Ra of the lower electrode 4b may be formed to 150 nm or less by implementing measures to reduce the surface irregularities of one or both of the insulating resin layer 6 and the lower electrode 4b by the above-described method.
  • the lower limit value of the arithmetic surface roughness Ra of the lower electrode 4b is not particularly limited, and is 0 nm or more.
  • the arithmetic surface roughness Ra was measured by a laser interferometer.
  • the portion other than the electrode pattern portion of the dielectric layer 8 is removed from the masking material made of a photosensitive material or the like formed so as to cover the upper electrode 9a by a dry etching method or a wet etching method.
  • the glass wiring board 100 is a wiring circuit board on which a high frequency filter having the inductor 5 and the capacitor 11 is formed as described above.
  • the inductor 5 is formed of the through electrode 3 formed in the through hole 1 of the glass substrate 10 in contact with the inorganic adhesion layer 2 and the first wiring layer 4 a provided on the inorganic adhesion layer 2 on the surface of the glass substrate 10.
  • the capacitor 11 covers the core wiring board made of the glass substrate 10 having the first wiring layer 4a and other wirings with the insulating resin layer 6, and the lower electrode made of a part of the first wiring layer 4a in the insulating resin layer.
  • the dielectric layer 8 formed in the insulating resin opening 7 formed on 4b is sandwiched between the upper electrode 9a and the lower electrode 4b.
  • the glass wiring substrate 100 has a second wiring layer 9 b for connecting to an external substrate.
  • the glass substrate 10 has a thickness of, for example, 50 ⁇ m to 1000 ⁇ m.
  • the thickness of the glass substrate 10 becomes the wiring length of the through electrode 3 of the inductor 5, and the number of turns of the inductor 5 can be set by the number of the through electrodes 3 connected.
  • the present embodiment does not particularly define the wire length and the number of turns, and the wire length and the number of turns may be set according to the required characteristics of the inductor.
  • the maximum diameter of the through hole 1 is determined by the thickness of the glass substrate 10, the method of forming the through hole 1, and the wiring width of the first wiring layer 4 a of the inductor 5.
  • the method for forming the through hole 1 is not particularly limited, but examples thereof include a method using a CO 2 laser, a short pulse laser, and electric discharge machining. Further, as a method of forming the through holes 1, a method of etching with a hydrofluoric acid aqueous solution or the like can be used.
  • the first wiring layer 4 a of the inductor 5 is formed of a land pattern for connecting the through electrodes 3 and a linear pattern for connecting the through electrodes.
  • the maximum diameter of the through hole 1 can be 15 ⁇ m or more and 150 ⁇ m or less, and desirably 100 ⁇ m or less than the diameter of the through hole 1 that can be processed.
  • a diameter larger than 150 ⁇ m as the maximum diameter of the through hole 1 is not desirable because it increases the size of the inductor and leads to an increase in size of the analog duplexer.
  • the thickness of the wiring (first wiring layer) of the inductor 5 is preferably 25 ⁇ m or less. Further, even if the thickness of the wiring is thin, the wiring resistance becomes high and desired characteristics can not be obtained. Therefore, the thickness of the wiring (first wiring layer) of the inductor 5 is preferably 2 ⁇ m or more.
  • the through electrode 3 and the first wiring layer 4a are connected to form a solenoidal coil structure.
  • the inorganic adhesion layer 2 is made of a single material selected from tin oxide, indium oxide, zinc oxide, nickel, nickel phosphorus, chromium, chromium oxide, aluminum nitride, copper nitride, aluminum oxide, tantalum, titanium and copper.
  • a single layer film or a two or more single layer or laminated film formed by combining two or more materials selected from the above materials can be used.
  • the method for forming the inorganic adhesion layer 2 is not particularly limited, but wet coating, sputter film formation, CVD film formation, electroless plating and the like can be used. These forming methods can achieve close contact with the glass substrate 10 and can form the inorganic contact layer 2 on the inner wall without closing the through hole 1.
  • Electrode of through electrode and wiring pattern Aluminum, copper, chromium, titanium, silver, gold, nickel, platinum, palladium, ruthenium, tin, tin silver, tin silver copper, tin copper, tin bismuth, tin for the through electrode 3 and the first wiring layer 4 a
  • a metal selected from lead, an alloy of two or more metals selected from the above metals, or a laminated film can be used.
  • the film forming method is not particularly limited, electrolytic plating, electroless plating, and screen printing are preferable in order to lower the wiring resistance and to obtain electrical bondability with the wiring of the external substrate.
  • the electrical connection part with the wiring of the external substrate can form a conduction surface at the necessary part of the wiring pattern by the electroless plating method or the screen printing method.
  • the dielectric material constituting the dielectric layer 8 is, for example, one metal selected from aluminum, copper, chromium, titanium, silver, gold, nickel, platinum, palladium, ruthenium, tantalum, and oxides of these metals, It consists of any combination of nitride, alloy and polysilicon.
  • a capacitor structure can be formed by laminating a dielectric material with the lower electrode 4b and the upper electrode 9a.
  • the insulating resin of the insulating resin layer 6 for covering the core wiring substrate made of the glass substrate 10 on which the wiring is formed is selected from epoxy resin, phenol resin, polyimide resin, cycloolefin, PBO resin, acrylic resin A single material or a composite material combining at least two materials can be used. Further, as the insulating resin, thermosetting resin or photocurable resin can be used.
  • the insulating resin preferably has a Young's modulus in the range of 2 GPa to 15 GPa.
  • the insulating resin covers both surfaces of the core wiring board, whereby the stress of the first wiring layer 4 a and the lower electrode 4 b is dispersed in the insulating resin layer 6 in contact with the glass substrate. As a result, it is possible to suppress the occurrence of cracks in the glass substrate 10 caused by concentration at the interface between the glass substrate 10 and the first wiring layer 4 a and the lower electrode 4 b.
  • the Young's modulus is about 80 GPa for a glass substrate, about 130 GPa for copper among metal materials, about 107 GPa for titanium, and about 200 GPa for nickel.
  • the Young's modulus of the wiring pattern with respect to the glass substrate is high, and in the region where the wiring pattern is formed and in the region where the wiring pattern is not formed, a difference occurs in the ease of warpage or the bending of the core wiring board.
  • the Young's modulus of the insulating resin layer 6 which covers the core wiring substrate be equal to or smaller than that of the glass substrate.
  • the insulating resin layer 6 smaller than 15 GPa, it is possible to disperse the stress of the first wiring layer 4 a and to impart the easiness of warpage and the easiness of bending to the glass substrate.
  • the lower limit value of the Young's modulus is not particularly specified, but if it is larger than 2 GPa, the stress reduction effect by the insulating resin layer 6 can be obtained.
  • the Young's modulus of the insulating resin is a value measured according to JIS K7127.
  • the lower electrode 4b and the upper electrode 9a are made of a single metal selected from copper, silver, gold, nickel, platinum, palladium, ruthenium, tin, tin silver, tin silver copper, tin copper, tin bismuth, tin lead, or Any of the compounds of one or more metals can be used.
  • the film forming method of the lower electrode 4 b and the upper electrode 9 a is not particularly specified, electrolytic plating or electroless plating is desirable in order to reduce the wiring resistance.
  • the wiring pattern formation method a semi-additive method by electrolytic plating or a subtractive method after electrolytic plating film formation can be used.
  • the electrical connection part with the wiring of the external substrate can form a conduction surface at the necessary part of the wiring pattern by the electroless plating method or the screen printing method.
  • the material of the dielectric layer 8 can be selected from any combination group such as oxides, nitrides, alloys and nitrides of polysilicon.
  • the dielectric layer 8 As a material of the dielectric layer 8, for example, silicon oxide, silicon nitride, barium titanate, strontium titanate, tantalum pentoxide, lead zirconate titanate, strontium titanate, aluminum oxide, benzocyclobutane resin, cardo resin, polyimide resin, etc. It can be illustrated.
  • the dielectric layer 8 can be formed by CVD, sputter deposition, screen printing, or the like.
  • a capacitor structure can be obtained by a structure in which the dielectric layer 8 is sandwiched between the lower electrode pattern and the upper electrode pattern.
  • the method for manufacturing a glass wiring board according to the present embodiment includes a core wiring board forming step, a step of forming the second wiring layer 9 b, and a step of exposing the connection electrode portion 14 with an external component. .
  • the core wiring substrate forming step after forming the inorganic adhesion layer 2 on the surface of the glass substrate 10 and the wall surface of the through hole 1 and forming the through hole 1 in the glass substrate 10, the through hole 1 is penetrated
  • the inductor 5 is formed of the through electrode 3 and the first wiring layer 4a on the inorganic adhesion layer 2 on the surface of the glass substrate 10.
  • the inductor 5 is connected on the inorganic adhesion layer 2, and the first wiring layer 4a is formed.
  • the lower electrode 4b for capacitors which consists of a part of.
  • both surfaces of the formed core wiring substrate are covered with the insulating resin, and the opening 7 is formed in the insulating resin so that a part of the lower electrode is exposed.
  • the dielectric film and the upper electrode pattern forming the dielectric layer 8 are formed on the lower electrode 4b to form the capacitor 11, and on the insulating resin to be electrically connected to the upper electrode 9a.
  • a second wiring layer 9b is formed and connected to an external substrate.
  • the second insulating resin constituting the second insulating resin layer 13 is laminated on the insulating resin, the capacitor 11 and the second wiring layer 9 b and the second An opening for exposing a part of the second wiring layer 9b is formed in the insulating resin of the above to expose the connection electrode portion 14 with the external component.
  • the same insulating resin layer 6 covering the core wiring board can be used.
  • the insulating resin constituting the second insulating resin layer 13 may be an insulating resin used as an outer layer material such as a solder resist.
  • the number of laminated insulating resin layers and the total number of wiring patterns formed thereon are not particularly limited, and the necessary number of layers may be selected according to product design.
  • the structure in which the glass wiring substrate 100 of the present embodiment is mounted on another wiring substrate may also include a semiconductor device.
  • a glass wiring substrate on which an analog duplexer is formed using a glass substrate as a core substrate will be described.
  • FIG. 2 is a schematic cross-sectional view showing the structure of a semiconductor device 300 in which a chip component and a semiconductor chip 303 are mounted on a glass wiring substrate 100.
  • the semiconductor device 300 is configured by mounting the semiconductor chip 302 on the above-described glass wiring substrate 100 via, for example, the connection pad 301.
  • FIG. 3 is a schematic cross-sectional view showing a structure in which the glass wiring substrate 100 is mounted on another wiring substrate 401.
  • a semiconductor device 400 is formed by mounting the above-described glass wiring substrate 100 on the wiring substrate 401 via the connection pads 402.
  • an inductor including the through electrode in contact with the inorganic adhesion layer and the first wiring layer is formed on the glass substrate, and the first wiring is formed on the glass substrate
  • a capacitor is formed in the opening formed in the insulating resin layer covering the layer, and has a second wiring layer for connecting to the external substrate.
  • An inorganic adhesion layer is formed on a glass substrate and laminated on the inorganic adhesion layer to form a through electrode and an inductor wiring, the inorganic adhesion layer is removed by etching, and the inductor and inductor are connected to form a first wiring layer It is preferable to form a wiring pattern composed of the lower electrode pattern.
  • a core wiring board having the glass substrate thus obtained as a core substrate is coated with an insulating resin, the insulating resin on the lower electrode is opened to form an opening, and a capacitor is formed in the opening.
  • the core wiring board By covering the core wiring board with the insulating resin after forming the inductor wiring, it is possible to disperse the concentration of the external force leading to the glass breakage on the core wiring board, and the risk of the glass substrate cracking after the capacitor formation process. It can be reduced.
  • the capacitor By forming the capacitor in the insulating resin opening opened on the lower electrode, it is possible to suppress side etching of the dielectric layer and the seed layer at the dielectric layer interface of the capacitor, and stably control the electrical characteristics of the capacitor.
  • the surface irregularities of the insulating resin forming the capacitor or the irregularities of the lower electrode surface are reduced to avoid the stable control of the electric characteristics of the capacitor and the occurrence of the electrical short between the lower electrode and the upper electrode. it can.
  • a plurality of wiring patterns are stacked on the surface of the glass substrate, and the stress of the stacked wiring patterns is concentrated between the glass substrate and the wiring pattern, and a crack is generated in the glass substrate. Can be suppressed. Further, in the present embodiment, by covering the thin glass substrate with the insulating resin at an early stage of the process, concentration of external force leading to glass breakage due to external stress or strain on the glass core substrate is dispersed. , It is possible to avoid the glass distortion at the time of handling.
  • control of the electrical characteristics of the capacitor can be facilitated, and the occurrence of an electrical short of the capacitor can be avoided. Therefore, in the present embodiment, it is possible to provide a glass wiring substrate in which the glass breakage in the manufacturing process is reduced and the stable control of the electric capacity of the capacitor is compatible with a thin glass substrate having a thin substrate thickness. Further, in the present embodiment, since the capacitance structure is realized by the two insulating layers including the core layer, miniaturization of the substrate and cost reduction can be realized.
  • the present example corresponds to the method for manufacturing a glass wiring board according to the first embodiment described above.
  • the through holes 1 having an opening diameter of 80 ⁇ m are formed in the low expansion glass substrate 10 (thickness 300 ⁇ m, CTE: 3.5).
  • the through holes 1 were formed by processing with a short pulse laser as the first process, and etching with a hydrofluoric acid aqueous solution as the second process to form the through holes 1 (see FIG. 4A). ).
  • a Ti film and a Cu film are laminated by sputtering on the surface of the glass substrate as the inorganic adhesion layer 2 and electroless nickel plating as the inorganic adhesion layer 2 to compensate for the thin part of the sputtered film in the through holes.
  • a film was formed (see (b) in FIG. 4).
  • the first adhesive layer 2 is used as a seed layer for forming the first wiring layer 4a consisting of a land pattern connecting the inductor 5 and the outer layer by a semi-additive method, and a dry film resist is formed on both sides of the glass substrate 10.
  • DFR manufactured by Hitachi Chemical Co., Ltd., RY-3525 (thickness 25 ⁇ m
  • an opening was formed by photolithography (see (c) in FIG. 4).
  • the through wiring 3 and the first wiring layer 4a of the inductor 5 were formed with a wiring thickness of 15 ⁇ m by electrolytic copper plating, and the seed layer of unnecessary portions was etched away to form the core wiring substrate 110 (FIG. d) see).
  • both surfaces of the core wiring substrate 110 are covered with insulating resin (insulating resin ABF with a thickness of 25 ⁇ m manufactured by Ajinomoto phi Techno Co., Ltd.) to form the insulating resin layer 6 and the insulating resin opening 7 for forming a capacitor.
  • conductive vias 12 electrically connected to the first wiring layer 4a on the surface of the core wiring substrate 110 (see (e) in FIG. 4).
  • the surface of the insulating resin layer 6 is treated to have an arithmetic surface roughness Ra of 60 nm using an alkali-based surface roughening solution, a Ti film is formed by sputtering, and a SiN film as a dielectric film is formed 400 nm thick by CVD. It formed (refer FIG.4 (f)).
  • arithmetic surface roughness Ra of the obtained lower electrode pattern was 150 nm.
  • a dry film resist DFR was formed at a portion corresponding to the dielectric layer 8, and the SiN film and the Ti film in the portion other than the dielectric layer 8 were removed by dry etching (FIG. 4). (G)).
  • the pattern of the dielectric layer 8 may be formed at least on the lower electrode 4 b of the insulating resin opening 7.
  • the pattern of the dielectric layer 8 is not limited to this, and may be formed on the side surface of the insulating resin opening 7 and / or on the upper surface of the insulating resin layer 6.
  • Electroless copper plating was formed as a seed layer for the formation of the upper electrode 9a and the second wiring layer 9b, and the upper electrode 9a and the second wiring layer 9b were formed with a wiring thickness of 15 ⁇ m by a semi-additive method.
  • the upper electrode 9a is formed to cover the dielectric layer 8 by the semi-additive method
  • the second wiring layer 9b is formed to have a wiring thickness of 10 ⁇ m, and then the upper electrode pattern portion and the second wiring layer 9b
  • the seed layer other than the unnecessary part was removed by wet etching and dry etching to form a capacitor 11 including the lower electrode 4b, the dielectric layer 8 and the upper electrode 9a, and the second wiring layer 9b (FIG. 4) (H)).
  • solder resist is laminated on the second wiring pattern, but the number of wiring layers to be laminated and the formation of the solder resist, Ni plating to the opening of the insulating resin, Au plating, solder formation, etc. The method is also selectable and not particularly defined.
  • the glass wiring substrate manufactured in the above-described process was able to manufacture a wiring substrate without glass breakage in the middle of the process.
  • the obtained electric characteristics were also able to obtain the electric characteristic values of the capacitor as designed, the number of short circuit occurrence in the capacitor was suppressed low, and it was possible to obtain an analog duplexer usable at high frequencies.
  • the glass wiring board according to the present invention and the method for manufacturing the same can be used for semiconductor parts having a functional material comprising an inductor and a capacitor.

Abstract

基板厚の薄いガラス基板をコア基板とし、製造途中でのガラス割れが無く、キャパシタとインダクタからなるアナログ分波器の電気特性が安定させ、ガラス基板上にアナログ分波器を形成したガラス配線基板を提供する。無機密着層(2)を形成したガラス基板(10)に無機密着層(2)に接する貫通電極(3)を使用してインダクタ(5)を形成し、配線を有するガラス基板(10)を被覆した絶縁樹脂層(6)に形成した絶縁樹脂開口部(7)を利用してキャパシタ(11)を形成し、インダクタ(5)とキャパシタ(11)を異なるレイヤーに形成する。

Description

ガラス配線基板、その製造方法及び半導体装置
 本発明は、高周波用フィルタを形成したガラス配線基板及びその製造方法とそのガラス配線基板を使用する半導体装置に関する技術である。
 移動体通信(セルラー)では、LTEやキャリアアグリゲーションなど技術革新によりインダクタ部品とキャパシタ部品とから形成されたアナログ分波部品(ダイプレクサ)の搭載個数の増加や、及びその高精度化の要求が強まっている。
 ダイプレクサは、従来、セラミックス材料を用いたコア基板が使用されてきた。しかし、近年のスマートフォンに代表される急速な電子機器の発展により、ダイプレクサにおいてもフィルタ周波数の高周波化が求められる。しかしながら、従来のセラミックス基板では、アナログ分波器の小型化や特性向上が難しいという課題があった。その理由は、キャパシタ表面の凹凸による特性のシフトや、導電性材料により形成するインダクタ配線の表面凹凸に起因して、表皮部の電気抵抗が高くなるなどのためである。
 そこで、近年、高周波用フィルタ基板の開発に注目が集まっている。高周波用フィルタ基板は、シリコンやガラス材料からなるコア基板に配線形成技術を展開したものである。これらのシリコンやガラス材料からなるコア基板は、基材の平滑性に追従しキャパシタ電極の表面平滑化が向上し、且つインダクタ配線を電解めっきで形成することで配線表面の凹凸が低減して、表皮部の電気抵抗が低くなる。このため、シリコン基板やガラス基板からなるコア基板を用いることで、アナログ分波器の特性向上が期待できる。
 またシリコン基板やガラス基板は、基板内部に微細な貫通孔をあけ導電性物質を充填させる、TSV(Through-Silicon Via)やTGV(Through-Glass Via)と呼ばれる貫通電極が形成できる。そして、シリコン基板やガラス基板には、この貫通電極と、貫通電極間を繋ぐ配線とを使用することでコイル構造を形成できる。更に、シリコン基板やガラス基板は、基板材料を芯材とした透磁率(H/m)からなる3D構造のインダクタ配線を形成できる。
 キャパシタは、半導体技術やフラットパネル技術で使用されている真空成膜で最適な誘電体材料を成膜し、誘電体材料を挟む構造で上下電極を形成することで、特性の制御が可能である。
 シリコン基板とガラス基板を比較すると、シリコン基板は、ガラス基板よりも更に微細加工性に優れ、配線・TSV形成プロセスの技術が既に確立されている。一方で、シリコン基板は、円形のシリコンウエハでしか扱えないためウエハ周辺部が使用できないことや、大型サイズで一括生産できないため、コストが高くなるという欠点を有する。
 一方、ガラス基板は、大型パネルでの一括処理が可能であり、またロール・ツー・ロール方式での生産方法も考えられるため、大幅なコストダウンが可能となる。ガラス基板の場合には、貫通孔の形成は、放電やレーザ加工及びフッ酸処理などで貫通孔が形成できる。これに対し、シリコン基板の場合には、貫通孔の形成は、ガスエッチングによって貫通孔を掘って形成するため、加工時間が長くなることや、ウエハ薄化工程を含むことなども、コスト高の要因となっている。
 更に電気特性の面では、シリコン基板は半導体材料であり、シリコン基板では配線を形成する上で絶縁性を有するSiOなどの絶縁膜を成膜する必要がある。このため、基板自体が絶縁材料であるガラス基板を使用したアナログ分波器の形成に注目が集まっている。
 以上のように、ガラス基板を用いると、安価に配線回路基板を作ることが可能になる。しかし、インダクタのコイルの寸法設計の中で、要求されるガラス基板の厚みが薄くなるにつれて、製造途中のハンドリングにおいてガラス基板が割れ易くなるという課題がある。
 ガラス配線基板に使用されるガラス基板の厚みは、50~1000μmの範囲である。このうち、400~1000μmの範囲はフラットパネルディスプレイで一般に使用されている領域である。このフラットパネルディスプレイで使用されている領域では、ガラスの片面に配線パタンを積層形成する構造が採用され、ガラス基板の裏面吸着や端部保持等の方法で、ガラス基板を安定してハンドリングすることが可能である。
 一方、ガラス配線基板では、半導体パッケージの小型・薄型化の要求により、厚み50~400μmの範囲の要求が高くなっており、更に、配線パタンは、ガラス基板の両面に積層形成する必要がある。
 また、ガラス基板の板厚を薄板方向にするほど、自重による撓りが大きくなったり、歪が生じた後クラックなどの起点があった場合にガラス基板が破壊する恐れが高くなったりする。このような理由から、ガラス基板の板厚を薄板方向にするほど、ハンドリングが難しくなる。そして、この厚みのガラス基板に10~数百μmの穴径の貫通孔を形成し、貫通孔内に形成した導電性を有する貫通電極とガラス基板の表裏面に形成した配線パタンとからなる配線回路基板が形成される。
 配線パタンは、スパッタ等の導電性の金属薄膜を使用することもできるが、配線抵抗を下げるために、電解銅めっきで配線厚を増やすことも可能である。
 また、ガラス基板上に配線パタンを形成する場合、ガラス基板と密着力が得られる無機密着層をガラス基板上に形成し、その上に配線パタンを形成している(特許文献1参照)。
 また、ガラス基板上にインダクタの配線とキャパシタの下電極を同一レイヤーで形成する場合、貫通電極、インダクタの配線及びキャパシタの下電極の形成までが第1レイヤーになる。キャパシタは、この下電極上に誘電体層を成膜した後、上電極の形成までが第2レイヤーになる。そして、インダクタ・パタンとキャパシタ・パタンを完成させるために、不要な導通エリアをエッチング除去する工法が知られている。
 この工法では、ガラス直上に、配線パタン2層と誘電体層パタンを積層形成するため、配線パタンの応力が累積される。このため、この工法では、各工程におけるガラス基板と配線パタンとの界面への応力集中によるガラス基板のクラックや、ガラス基板表面に外部の物が接触することで割れの起点となるクラックが入るおそれがある。このように、この工法では、ガラス基板が割れ易い状態で当該ガラス基板を取り扱うことになる。
 また、上電極パタン形成のためのシード層をエッチング除去する際と、下電極パタン形成のためのシード層をエッチング除去する際に、上電極パタンが2回エッチングされる。この結果、キャパシタの有効な電極面積が変動するため、キャパシタとしての電気特性が変動するという問題がある。
 また、有機樹脂等からなる絶縁樹脂層の上に、電解めっきでキャパシタ用の下電極を形成する場合、絶縁樹脂層の表面凹凸の上に下電極用の電解めっき膜を形成することになる。この場合、下電極の表面を形成する電解めっき膜の粒塊と絶縁樹脂の凹凸とが重なることで、キャパシタ電極表面の面積が設計とズレたり、下電極と上電極間のショートの原因になるおそれがあることが問題である。
 また、キャパシタンス構造の形成方法としては、例えば特許文献2に記載の形成方法がある。特許文献2では、絶縁基板上に、導体層と層間樹脂絶縁層とが交互に積層され、隣接する内層の導体回路と外層の導体回路とが、それらの間に設けた層間樹脂絶縁層に形成されたビアホールにて接続されたビルドアップ配線が形成されてなる多層プリント配線板において、層間樹脂絶縁層内のビアホールが形成されていない箇所に中間導体層を設け、層間樹脂絶縁層のうち内層の導体回路と中間導体層との間に、少なくとも高誘電性材料を含む誘電性物質を充填してなる誘電体層が形成されるとともに、層間樹脂絶縁層のうち外層の導体回路と中間導体層との間に、誘電体層の真上に位置してめっき充填してなる他のビアホールが形成され、更に、層間樹脂絶縁層上に、ビアホール、他のビアホール及び外層の導体回路を被覆する他の層間樹脂絶縁層が形成されているとともに、他のビアホールの真上に位置して他の層間樹脂絶縁層にめっき充填してなる更に他のビアホールが形成される多層プリント基板を提案している。
 この方法では、キャパシタンス構造を形成するためにコア層を含め3層の絶縁層が必要となり、基板が厚くなる。且つこの方法では、工程が増えるためコストが増大すると言った課題がある。
特開2006-60119号公報 特許第4599488号公報
 本発明の目的は、基板厚の薄いガラス基板を使用してもガラス割れが抑制され、かつ、キャパシタの電気特性が安定したガラス配線基板を提供することである。
 課題を解決するために、本発明の一態様は、ガラス基板にインダクタとキャパシタとを有する高周波用フィルタを形成したガラス配線基板であって、上記ガラス基板に形成された貫通孔と、上記ガラス基板の両面及び上記貫通孔の壁面に形成した無機密着層と、上記貫通孔を貫通し上記無機密着層に接するように設けた貫通電極と上記ガラス基板の表面に形成した無機密着層の上に設けられ上記貫通電極に電気的に接続する第一の配線層とを有するコイル構造のインダクタと、上記インダクタと電気的に接続され、上記ガラス基板の少なくとも一方の面にある上記第一の配線層の一部からなるキャパシタ用の下電極と、上記ガラス基板の上に形成され、上記第一の配線層を被覆する絶縁樹脂からなる絶縁樹脂層と、上記絶縁樹脂層を上記下電極の一部が露出するように開口した絶縁樹脂開口部と、上記絶縁樹脂開口部で露出した下電極上に形成された誘電体層と上記誘電体層上に形成された上電極とを有するキャパシタと、上記上電極に電気的に接続し且つ上記絶縁樹脂層上に形成されて、外部基板と接続するための第二の配線層と、を有する。
 本発明の一態様によれば、ガラス基板の両面に複数の配線パタンが積層され、積層された配線パタンの応力がガラス基板と配線パタンとの間に集中し、ガラス基板にクラックが発生することを抑制できる。また、本発明の一態様によれば、薄いガラス基板を絶縁樹脂にて被覆することで、ガラスコア基板への外部からの応力や歪によるガラス破壊につながる外力の集中を分散し、ハンドリング時のガラスワレを回避することができる。
 また、本発明の一態様によれば、キャパシタの電気特性の制御を容易にすると共に、キャパシタの電気的なショートの発生を回避することができる。
 従って、本発明の一態様によれば、基板厚の薄いガラス基板であっても、製造工程のガラス割れを減らし、キャパシタの電気容量の安定制御を両立したガラス配線基板を提供することができる。
 また、本発明の一態様によれば、コア層を含め2層の絶縁層でキャパシタンス構造を実現することで、基板の小型化とコスト削減にも寄与可能となる。
第1の実施形態に係るガラス配線基板の構造を示す概略断面図である。 第2の実施形態に係るガラス配線基板に半導体チップやチップ部品を実装した半導体装置の構造を示す概略断面図である。 第3の実施形態に係るガラス配線基板を他の配線基板に実装した構造を示す概略断面図である。 第1の実施形態に係るガラス配線基板の形成方法の工程を示す概略断面図である。
 次に、本発明の実施形態について図面を参照して説明する。
(第1の実施形態)
 図1に示すように、本実施形態に係るガラス配線基板100は、貫通孔1を持つコア基板としてのガラス基板10と、貫通孔1の壁面とガラス基板10の表裏表面とに形成された無機密着層2と、貫通電極3とその貫通電極3に電気的に接続した第一の配線層4aとからなるインダクタ5とを備える。貫通電極3は、貫通孔1に対し無機密着層2に接した状態で形成されている。第一の配線層4aは、貫通電極3に電気的に接続し且つガラス基板10の表面に形成された無機密着層2上に予め設定したパタンで形成されている。
 また本実施形態では、第一の配線層4aの一部をキャパシタ用の下電極4bとし、下電極4bの一部が露出するように絶縁樹脂層6に開口された絶縁樹脂開口部7の底部に位置する下電極4bの上に形成された誘電体層8と、誘電体層8上に形成された上電極9aとからなるキャパシタ11とを備える。
 更に本実施形態では、絶縁樹脂でなる絶縁樹脂層6上に形成された外部部品に接続する第二の配線層9bと、導電ビア12とを備える。上電極9aと第二の配線層9bは電気的に接続される。
 また本実施形態では、キャパシタ11と絶縁樹脂層6と第二の配線層9bを覆うように積層した絶縁樹脂からなる第2の絶縁樹脂層13を備え、更に、第2の絶縁樹脂層13に開口された外部部品との接続電極部14を備える。
 以下、詳説する。
 ガラス基板10には貫通孔1が形成されている、貫通孔1は、ガラス基板10にレーザ加工法、放電加工法、ガラスのエッチング加工法の1つの工法ないし2つの工法により形成される。
 インダクタ5は、無機密着層2を備える。無機密着層2は、ガラス基板10に形成した貫通孔1の内壁及びガラス基板10の両面に、スパッタ成膜法や無電解めっき法により形成され、導電性とガラスとの密着性を有する。
 本実施形態では、貫通電極3と、第一の配線層4aとを繋いで、ソレノイド形のインダクタ構造(コイル構造)を形成する。貫通電極3は、貫通孔1及び無機密着層2に電解めっき法や無電解めっき法で形成される。第一の配線層4aは、無機密着層2の上に電解めっき法や無電解めっき法ないしスクリーン印刷法で形成される。
 また、ガラス基板10の上には、下電極4bも形成される。下電極4bは、第一の配線層4aの一部からなり、外層と接続する導電ビア12を接続する。
 ここで、無機密着層2は、貫通電極3の外周面及び第一の配線層4aとガラス基板10との界面に形成する。その後、他の部分に形成された無機密着層2は、配線パタン間で導通ショートしないようにドライエッチング法ないしウェットエッチング法により除去される。
 キャパシタ11は、誘電体層8を、下電極4bと上電極9aとで挟んだ構造とする。下電極4bは、ガラス基板10の上に、スパッタ法や無電解めっき法や電解めっき法により第一の配線層の一部として形成した。誘電体層8は、下電極4b上にCVD成膜法やスパッタ成膜法ないしスクリーン印刷法により形成した。上電極9aは、誘電体層8の上に、無電解めっき法や電解めっき法により形成した。
 下電極4bと上電極9aの形成方法として、上記工法のうち、セミアディティブ法からなる電解めっき法が、配線パタンの断面形状や寸法制御の上で望ましい。シード層としては無電解めっきやスパッタ膜を使用することが可能である。
 誘電体層8は、少なくとも絶縁樹脂開口部7の下電極4b上に形成されていればキャパシタンス構造を形成することが出来る。もっとも、誘電体層8は、これに限らず、絶縁樹脂開口部7の内壁側面の少なくとも一部又は絶縁樹脂層の上表面上の少なくとも一部のいずれか又は両方に形成されても良い。誘電体層8は、その形成に高い位置精度が要求されないため、簡便にキャパシタンス構造を形成することが出来る。
 絶縁樹脂層6に無電解めっき法でシード層を形成する場合、絶縁樹脂表面をUV処理やアルカリ性の処理液で算術表面粗さRa50~300nmほど粗化することが好ましい。この場合、シード層の密着性を向上させる。また配線パタンを電解めっきで形成する場合、金属粒塊が並ぶため、めっき表面の算術表面粗さRaは50~150nmになる。
 一方、シード層をスパッタ膜で形成する場合、スパッタ前のプラズマ処理で絶縁樹脂層6との密着性が得られるため、算術表面粗さRaは50nm以下で形成が可能である。
 また、電解めっきで形成した配線表面を、研磨粒子を使用したポリッシュ研磨法や化学溶解液による化学研磨法ないしグラインダによる切削で、平滑にすることも可能である。
 上記載の工法により、絶縁樹脂層6と下電極4bの一方又は両方の表面凹凸の低減策を実施することで、下電極4bの算術表面粗さRaを150nm以下にて形成すれば良い。下電極4bの算術表面粗さRaの下限値は特に限定は無く、0nm以上である。
 算術表面粗さRaが150nmを越えると、キャパシタの電気特性のバラツキや、下電極パタンと上電極パタンとの間の電気的なショートの発生が顕著になる。更にRaが200nmを越えると、形成される誘電体層8の膜厚バラツキが増加し、キャパシタの電気特性のバラツキの増加や、下電極と上電極との間の電気的なショートの発生数が増加する。
 ここで、本実施形態では、算術表面粗さRaは、レーザ干渉計により測定した。
 誘電体層8の電極パタン部以外の部分は、上電極9aを覆うように形成した感光性材料などからなるマスキング材の上から、ドライエッチング法やウェットエッチング法で除去する。
(ガラス配線基板の構造)
 本実施形態に係るガラス配線基板100は、上述の通り、インダクタ5とキャパシタ11とを有する高周波用フィルタを形成した配線回路基板である。インダクタ5は、ガラス基板10の貫通孔1内に無機密着層2に接して形成された貫通電極3と、ガラス基板10表面の無機密着層2の上に設けた第一の配線層4aとからなるコイル構造のインダクタである。キャパシタ11は、第一の配線層4aその他の配線を有するガラス基板10からなるコア配線基板を絶縁樹脂層6で被覆し、絶縁樹脂層における、第一の配線層4aの一部からなる下電極4b上に形成された絶縁樹脂開口部7内に形成した誘電体層8を上電極9aと下電極4bで挟んだ構造からなる。また、ガラス配線基板100は、外部基板と接続するための第二の配線層9bを有する。
(コア基板の厚み)
 ガラス基板10は、例えば厚みが50μm以上1000μm以下である。ガラス基板10の厚みがインダクタ5の貫通電極3の配線長になり、繋げる貫通電極3の数でインダクタ5の巻き数を設定できる。本実施形態は、特に配線長と巻き数を規定するものでは無く、必要とするインダクタの特性によって配線長や巻き数を設定すれば良い。
(貫通孔及び貫通電極の構造)
 貫通孔1の最大径は、ガラス基板10の厚みと、貫通孔1の形成方法と、インダクタ5の第一の配線層4aの配線幅とにより決定される。貫通孔1の形成方法としては、特に規定するものではないが、例としてCOレーザや短パルスレーザ及び放電加工による方法が挙げられる。また、貫通孔1の形成方法としては、フッ酸系の水溶液でエッチング処理する方法などが使用できる。インダクタ5の第一の配線層4aは、貫通電極3を繋受けるランドパタンと貫通電極間を繋ぐ直線パタンとで形成する。インダクタ5の第一の配線層4aの不必要な抵抗増加を避けるために、ランドパタンと直線パタンの寸法は同等か寸法差を抑えた方が望ましい。貫通孔1の最大径は、15μm以上150μm以下のものが使用可能であり、貫通孔1の加工可能な径より望ましくは100μm以下がよい。貫通孔1の最大径として、150μmより大きい径は、インダクタの寸法が大きくなりアナログ分波器の大型化に繋がるため望ましくない。
(インダクタの構造)
 インダクタ5の配線(第一の配線層)に、無機密着層2として、1μm以下の導電性の金属薄膜を使用することも可能である。また、インダクタ5の配線パタンの配線抵抗を下げるために電気めっきで配線厚を厚膜化することが可能である。但し、ガラス基板表面に第一の配線層4a及び下電極4bを形成する際、配線厚が厚膜化に伴い膜応力が増加し、第一の配線層4a及び下電極4bのいずれかとガラス基板10との界面でガラスクラックが発生する現象が発生する恐れがある。ガラスクラックは、例えば電解めっき膜厚30μm、膜応力2600N/mで発生し、逆に、電解めっき膜厚25μm以下、膜応力2000N/m以下で回避できる。従って、インダクタ5の配線(第一の配線層)の厚みは25μm以下が好ましい。また、配線厚が薄くても配線抵抗が高くなってしまい所望の特性が得られないため、インダクタ5の配線(第一の配線層)の厚みは2μm以上が望ましい。
 なお、貫通電極3と第一の配線層4aとを繋げ、ソレノイド形のコイル構造とするものとする。
(無機密着層の材質)
 無機密着層2には、酸化錫、酸化インジウム、酸化亜鉛、ニッケル、ニッケルリン、クロム、酸化クロム、チッ化アルミ、チッ化銅、酸化アルミ、タンタル、チタン、銅のうちから選択した単体の材料の単層の膜、又は、上記材料から選択した2種類以上の材料を複合させた2層以上の単層又は積層の膜が使用できる。無機密着層2の形成方法は、特に規定しないが、ウェットコーティング、スパッタ成膜、CVD成膜、無電解めっき等が使用可能である。これらの形成方法は、ガラス基板10と密着が得られ、且つ貫通孔1を閉塞せずに内壁に無機密着層2を形成できる。
(貫通電極と配線パタンの材質)
 貫通電極3と第一の配線層4aにはそれぞれ、アルミ、銅、クロム、チタン、銀、金、ニッケル、白金、パラジウム、ルテニウム、錫、錫銀、錫銀銅、錫銅、錫ビスマス、錫鉛のうちから選択した金属、又は上記の金属から選択した二つ以上の金属の合金、積層膜のいずれかが使用できる。
 成膜方法は、特に規定しないが、配線抵抗を下げるため、及び外部基板の配線と電気的接合性を得るため、電解めっきや無電解めっきやスクリーン印刷が望ましい。
 第一の配線層4aの形成方法は、電解めっきによるセミアディティブ法や、電解めっき製膜後のサブトラクティブ法が使用可能である。外部基板の配線との電気的接合部は配線パタンの必要な部分に、無電解めっき法、やスクリーン印刷法で導通面を形成することができる。
 誘電体層8を構成する誘電体材料は、例えばアルミ、銅、クロム、チタン、銀、金、ニッケル、白金、パラジウム、ルテニウム、タンタルから選択した1種の金属、とこれらの金属の酸化物、窒化物、合金及びポリシリコンの任意の組合せのいずれかからなる。
 誘電体材料を、下電極4bと上電極9aで積層することでキャパシタ構造を形成することができる。
(絶縁樹脂の材質)
 配線を形成したガラス基板10からなるコア配線基板を被覆する絶縁樹脂層6の絶縁樹脂としては、エポキシ系樹脂、フェノール系樹脂、ポリイミド系樹脂、シクロオレフィン、PBO樹脂、アクリル系樹脂のうちから選択した一つの材料、又は、少なくとも二つの材料を組み合わせた複合材料が使用できる。また、絶縁樹脂として、熱硬化性樹脂や光硬化性樹脂が使用できる。
 絶縁樹脂は、ヤング率が2GPa以上15GPa以下の範囲のものが好ましい。絶縁樹脂がコア配線基板の両面を被覆することで、第一の配線層4a及び下電極4bの応力が、ガラス基板に接触する絶縁樹脂層6に分散する。この結果、ガラス基板10と第一の配線層4a及び下電極4bとの界面に集中することによって生じるガラス基板10へのクラック発生を抑制することができる。
 また、基板厚が薄いガラス基板10を工程の早い段階で絶縁樹脂にて被覆することで、ガラス基板への外部からの応力や歪によって生じるガラス破壊に繋がる外力の集中を分散する。この結果、コア配線基板のハンドリング時のガラスワレを回避することができる。
 ヤング率は、ガラス基板は80GPa程度、金属材料のうち銅は130GPa程度、チタンは107GPa程度、ニッケルは200GPa程度である。ガラス基板に対し配線パタンのヤング率が高く、配線パタンを形成した領域と、配線パタンの無い領域では、コア配線基板の反り易さや撓り易さに差異が発生する。
 ここで、このコア配線基板を被覆する絶縁樹脂層6のヤング率は、ガラス基板と同等か、ガラス基板より小さいものが望ましい。特に15GPaより小さい絶縁樹脂層6を使用することで、第一の配線層4aの応力を分散しガラス基板に反り易さや撓り易さを付与することが可能になる。ヤング率の下限値は特に規定はしないが2GPaより大きければ絶縁樹脂層6による応力低減効果を得ることができる。
 なお、絶縁樹脂のヤング率はJIS K7127に従い測定した値とする。
(キャパシタの構造)
 下電極4bと上電極9aは、銅、銀、金、ニッケル、白金、パラジウム、ルテニウム、錫、錫銀、錫銀銅、錫銅、錫ビスマス、錫鉛のうちから選択した単体金属、又は二つ以上の金属の化合物のいずれかが使用できる。
 下電極4bと上電極9aの成膜方法は特に規定しないが、配線抵抗を下げるため電解めっきや無電解めっきが望ましい。
 配線パタン形成方法は電解めっきによるセミアディティブ法や、電解めっき製膜後のサブトラクティブ法が使用可能である。外部基板の配線との電気的接合部は配線パタンの必要な部分に、無電解めっき法、やスクリーン印刷法で導通面を形成することができる。
 誘電体層8の材料は、酸化物、窒化物、合金及びポリシリコンの窒化物など任意の組合せ群から選ぶことができる。誘電体層8の材料として、例えば、酸化シリコン、窒化シリコン、チタン酸バリウム、ストロンチウム、五酸化タンタル、チタン酸ジルコン酸鉛、チタン酸ストロンチウム、酸化アルミニウム、ベンゾシクロブタン樹脂、カルド樹脂、ポリイミド樹脂などが例示できる。
 誘電体層8の形成方法は、CVD、スパッタ成膜、スクリーン印刷などが使用可能である。誘電体層8を、下電極パタンと上電極パタンとで挟んだ構造によりキャパシタ構造を得ることができる。
(ガラス配線基板の製造方法)
 また、本実施形態に係るガラス配線基板の製造方法は、コア配線基板形成工程と、第二の配線層9bを形成する工程と、外部部品との接続電極部14を露出される工程とを有する。コア配線基板形成工程では、ガラス基板10に貫通孔1を形成する貫通孔形成工程と、ガラス基板10の表面及び貫通孔1の壁面に無機密着層2を形成した後、貫通孔1を貫通する貫通電極3及びガラス基板10表面の無機密着層2上の第一の配線層4aからなるインダクタ5を形成し、その後、無機密着層2の上にインダクタ5と接続し、第一の配線層4aの一部からなるキャパシタ用の下電極4bを形成する。第二の配線層9bを形成する工程では、形成したコア配線基板の両面を絶縁樹脂で被覆し、下電極の一部が露出するように絶縁樹脂に開口部7を形成し、開口部7を介して下電極4b上に誘電体層8を構成する誘電体膜及び上電極パタンを成膜することでキャパシタ11を形成すると共に、上電極9aと電気的に接続するように、絶縁樹脂上に形成され外部基板と接続するための第二の配線層9bを形成する。外部部品との接続電極部14を露出される工程では、絶縁樹脂とキャパシタ11と第二の配線層9b上に第2の絶縁樹脂層13を構成する第2の絶縁樹脂を積層すると共に第2の絶縁樹脂に第二の配線層9bの一部を露出させる開口を形成して外部部品との接続電極部14を露出される。
 第2の絶縁樹脂層13を構成する絶縁樹脂は、コア配線基板を被覆した絶縁樹脂層6と同じものが使用可能である。
 また、第2の絶縁樹脂層13を構成する絶縁樹脂は、ソルダーレジストなど外層材として使用される絶縁樹脂であってもよい。また、絶縁樹脂層の積層数と、その上に形成する配線パタンの総数は特に規定するものではなく、製品設計により必要な層数を選択すればよい。
(半導体装置の構造)
 本実施形態のガラス配線基板100に半導体チップやキャパシタやインダクタなどの部品を実装することも可能である。また、本実施形態のガラス配線基板100が他の配線基板に実装された構造も半導体装置を含んでもよい。
 以下の説明では、ガラス基板をコア基板としてアナログ分波器を形成したガラス配線基板について説明をする。
(第2の実施形態)
 図2は、ガラス配線基板100にチップ部品や半導体チップ303を実装した半導体装置300の構造を示す概略断面図である。図2に示すように、上述のガラス配線基板100に、例えば接続パッド301を介して半導体チップ302を実装することで半導体装置300が構成される。
(第3の実施形態)
 図3は、ガラス配線基板100を他の配線基板401に実装した構造を示す概略断面図である。図3に示すように、上述のガラス配線基板100を、接続パッド402を介して配線基板401に実装することで半導体装置400が形成される。
 以上のように、本実施形態のガラス配線基板は、ガラス基板に対し無機密着層と接する貫通電極と第一の配線層とからなるインダクタを形成し、ガラス基板上に形成され且つ第一の配線層を被覆した絶縁樹脂層に開口した開口部内にキャパシタを形成し、外部基板と接続するための第二の配線層を有する。
 ガラス基板上に無機密着層を形成し、無機密着層に積層して貫通電極とインダクタ配線を形成し、無機密着層をエッチングで除去しインダクタとインダクタに接続されて、第一の配線層からなる下電極パタンからなる配線パタンを形成すると良い。
 こうして得られたガラス基板をコア基板としたコア配線基板を絶縁樹脂で被覆し、下電極上の絶縁樹脂を開口して開口部を形成し、その開口部にキャパシタを形成する。インダクタ配線を形成した後に、コア配線基板を絶縁樹脂で被覆することでコア配線基板にガラス割れにつながる外力の集中を分散することができ、キャパシタの形成工程以降でのガラス基板の割れのリスクを減らすことができる。
 キャパシタを、下電極上に開口した絶縁樹脂開口部に形成することで、キャパシタの誘電体層界面のシード層と誘電体層とのサイドエッチを抑えキャパシタの電気特性を安定制御することができる。
 また、キャパシタを形成する絶縁樹脂の表面凹凸ないし下電極表面の凹凸を低減することにより、キャパシタの電気特性の安定制御や、下電極と上電極間の電気的なショートの発生を回避することができる。
 そして、本実施形態にあっては、ガラス基板の量面に複数の配線パタンが積層され、積層された配線パタンの応力がガラス基板と配線パタン間に集中し、ガラス基板にクラックが発生することを抑制できる。また、本実施形態にあっては、薄いガラス基板を工程の早い段階で絶縁樹脂にて被覆することで、ガラスコア基板への外部からの応力や歪によるガラス破壊につながる外力の集中を分散し、ハンドリング時のガラスワレを回避することができる。
 また、本実施形態にあっては、キャパシタの電気特性の制御を容易にすると共に、キャパシタの電気的なショートの発生を回避することができる。
 従って、本実施形態にあっては、基板厚の薄いガラス基板で、製造工程のガラス割れを減らし、キャパシタの電気容量の安定制御を両立したガラス配線基板を提供することができる。
 また、本実施形態では、コア層を含め2層の絶縁層でキャパシタンス構造を実現するため、基板の小型化とコスト削減を実現できる。
 以下、本発明に係る実施例について図4を参照しつつ説明する。本実施例は、上記の第1の実施形態に係るガラス配線基板の製造方法に対応する。
 まず、低膨張ガラス基板10(厚さ300μm、CTE:3.5)に開口径80μmの貫通孔1を形成する。本例では、貫通孔1の形成として、第1処理として短パルスレーザにて加工を行い、第2処理としてフッ酸水溶液によるエッチングを行い、貫通孔1を形成した(図4の(a)参照)。
 次に、無機密着層2としてガラス基板表面に、Ti膜とCu膜をスパッタ法で積層形成し、貫通孔内のスパッタ膜の薄い部分を補うために、無機密着層2としての無電解ニッケルめっき膜を形成した(図4の(b)参照)。
 次に、無機密着層2をインダクタ5と外層と接続するランドパタンとからなる第一の配線層4aをセミアディティブ法で形成するためのシード層として使用し、ガラス基板10の両面にドライフィルムレジストDFR(日立化成株式会社製 RY-3525(厚さ25μm))でラミネートした後、フォトリソグラフィによって、開口部を形成した(図4の(c)参照)。
 次に、電解銅めっきによって貫通電極3とインダクタ5の第一の配線層4aを配線厚15μmで形成し、不要な部分のシード層をエッチング除去しコア配線基板110を形成した(図4の(d)参照)。
 次に、コア配線基板110の両面を絶縁樹脂(味の素ファイテクノ社製の厚み25μmの絶縁樹脂ABF)で被覆して絶縁樹脂層6を形成すると共に、キャパシタを形成するための絶縁樹脂開口部7及びコア配線基板110の表面の第一の配線層4aと導通をとる導電ビア12を形成した(図4の(e)参照)。
 絶縁樹脂層6の表面を、アルカリ系の表面粗化液を使用して算術表面粗さRa60nmに処理し、Ti膜をスパッタ成膜し更に誘電体膜としてSiN膜をCVD成膜法で厚み400nm形成した(図4(f)参照)。なお、得られた下電極パタンの算術表面粗さRaは150nmであった。
 誘電体層8をパタニングするため、誘電体層8に相当する箇所にドライフィルムレジストDFRを形成し、ドライエッチングにて誘電体層8以外の部分のSiN膜、及びTi膜を除去した(図4(g)参照)。
 誘電体層8のパタンは、少なくとも絶縁樹脂開口部7の下電極4b上に形成されていれば良い。誘電体層8のパタンは、これに限らず、絶縁樹脂開口部7の側面、及び絶縁樹脂層6の上表面上のいずれか、もしくは両方に形成されていても良い。
 上電極9a、第二の配線層9bの形成のためシード層として無電解銅めっきを形成し、セミアディティブ法で配線厚15μmにて上電極9aと第二の配線層9bを形成した。
 そして、セミアディティブ法で上電極9aを、誘電体層8を覆うように形成し、更に第二の配線層9bを配線厚10μmにて形成した後、上電極パタン部と第二の配線層9b以外の不要な部分のシード層をウェットエッチングとドライエッチングにより除去し、下電極4bと誘電体層8と上電極9aとからなるキャパシタ11と、第二の配線層9bを形成した(図4の(h)参照)。
 次に、絶縁樹脂層6と第二の配線層9b上に厚み35μmの第2の絶縁樹脂層13を積層し外部と導通をとる接続電極部14を開口させ、ソルダーレジストパタンを形成しガラス配線基板100を形成した。(図4の(i)参照)。
 本実施例では、第2の配線パタン上にソルダーレジストを積層したが、積層する配線レイヤー数とソルダーレジストの形成、絶縁樹脂の開口部へのNiめっき、Auめっき、ハンダ形成などは、いずれの方法も選択可能であり、特に規定するものではない。
 本例にあっては、上記工程で作製したガラス配線基板は、工程途中でのガラス割れも無く配線基板を作製することができた。また得られた電気特性も、設計値通りのキャパシタの電気特性値が得られ、キャパシタでのショートの発生数が低く抑えられ、高周波で使用可能なアナログ分波器を得ることができた。
 本発明の範囲は、図示され記載された例示的な実施形態に限定されるものではなく、本発明が目的とするものと均等な効果をもたらす全ての実施形態をも含む。更に、本発明の範囲は、請求項により画される発明の特徴の組み合わせに限定されるものではなく、全ての開示されたそれぞれの特徴のうち特定の特徴のあらゆる所望する組み合わせによって画されうる。
 また、本願が優先権を主張する、日本国特許出願2017-237104号(2017年12月11日出願)の全内容は、参照により本開示の一部をなす。
 本発明に係るガラス配線基板、及びその製造方法は、インダクタやキャパシタからなる機能性材料を有する半導体部品に利用できる。
100 ガラス配線基板
110 コア配線基板
300 半導体装置
301 接続パッド
302 半導体チップ
400 半導体装置
401 配線基板
402 接続パッド
1 貫通孔
2 無機密着層
3 貫通電極
4a 第一の配線層
4b 下電極
5 インダクタ
6 絶縁樹脂層
7 絶縁樹脂開口部
8 誘電体層
9a 上電極
9b 第二の配線層
10 ガラス基板
11 キャパシタ
12 導電ビア
13 第2の絶縁樹脂層
14 外部部品との接続電極部

Claims (12)

  1.  ガラス基板にインダクタとキャパシタとを有する高周波用フィルタを形成したガラス配線基板であって、
     上記ガラス基板に形成された貫通孔と、
     上記ガラス基板の両面及び上記貫通孔の壁面に形成した無機密着層と、
     上記貫通孔を貫通し上記無機密着層に接するように設けた貫通電極と上記ガラス基板の表面に形成した無機密着層の上に設けられ上記貫通電極に電気的に接続する第一の配線層とを有するコイル構造のインダクタと、
     上記インダクタと電気的に接続され、上記ガラス基板の少なくとも一方の面にある上記第一の配線層の一部からなるキャパシタ用の下電極と、
     上記ガラス基板の上に形成され、上記第一の配線層を被覆する絶縁樹脂からなる絶縁樹脂層と、
     上記絶縁樹脂層を上記下電極の一部が露出するように開口した絶縁樹脂開口部と、
     上記絶縁樹脂開口部で露出した下電極上に形成された誘電体層と上記誘電体層上に形成された上電極とを有するキャパシタと、
     上記上電極に電気的に接続し且つ上記絶縁樹脂層上に形成されて、外部基板と接続するための第二の配線層と、
     を有することを特徴とするガラス配線基板。
  2.  上記誘電体層は、上記絶縁樹脂開口部の内壁側面の少なくとも一部、及び上記絶縁樹脂層の表面上の少なくとも一部の一方又は両方に形成されていることを特徴とする請求項1に記載のガラス配線基板。
  3.  上記下電極における、上記誘電体層が形成される表面の算術表面粗さがRa150nm以下であることを特徴とする請求項1又は請求項2に記載のガラス配線基板。
  4.  上記ガラス基板は、厚みが50μm以上1000μm以下であることを特徴とする請求項1~請求項3のいずれか1項に記載のガラス配線基板。
  5.  上記貫通電極の最大径が、15μm以上150μm以下であることを特徴とする請求項1~請求項4のいずれか1項に記載のガラス配線基板。
  6.  上記第一の配線層の厚みが2μm以上25μm以下であることを特徴とする請求項1~請求項5のいずれか1項に記載のガラス配線基板。
  7.  上記無機密着層が、酸化錫、酸化インジウム、酸化亜鉛、ニッケル、ニッケルリン、クロム、酸化クロム、チッ化アルミ、チッ化銅、酸化アルミ、タンタル、チタン、銅のうちから選択した材料の単層の膜、又は上記材料から選択した2種類以上の材料を複合させた2層以上の単層又は積層の膜であることを特徴とする請求項1~請求項6のいずれか1項に記載のガラス配線基板。
  8.  上記貫通電極と上記第一の配線層はそれぞれ、銅、銀、金、ニッケル、白金、パラジウム、ルテニウム、錫、錫銀、錫銀銅、錫銅、錫ビスマス、錫鉛のうちから選択した金属、又は上記金属から選択した二つ以上の金属の化合物のいずれかであることを特徴とする請求項1~請求項7のいずれか1項に記載のガラス配線基板。
  9.  上記絶縁樹脂が、エポキシ系樹脂、フェノール系樹脂、ポリイミド樹脂、シクロオレフィン、PBO樹脂、アクリル系樹脂のうちから選択した材料、又はその材料のうちの二つ以上の材料を組み合わせた複合材料であることを特徴とする請求項1~請求項8のいずれか1項に記載のガラス配線基板。
  10.  ガラス基板に貫通孔を形成する貫通孔形成工程と、
     上記ガラス基板の表面及び上記貫通孔の壁面に無機密着層を形成した後、上記無機密着層が形成された貫通孔を貫通する貫通電極と上記ガラス基板の表面に形成した無機密着層の上に設けられ上記貫通電極に電気的に接続する第一の配線層とからなるインダクタを形成し、その後、上記インダクタと接続され、上記ガラス基板の少なくとも一方の面にある上記第一の配線層の一部からなるキャパシタ用の下電極を形成するコア配線基板形成工程と、
     上記コア配線基板形成工程でインダクタと下電極が形成された上記ガラス基板の両面を絶縁樹脂で被覆し、上記下電極の一部が露出するように上記絶縁樹脂に開口部を形成し、上記開口部を介して上記下電極上に誘電体膜及び上電極を成膜することでキャパシタを形成すると共に、上記上電極と電気的に接続するように、上記絶縁樹脂上に形成され外部基板と接続するための第二の配線層を形成する工程と、
     上記絶縁樹脂と上記キャパシタと上記第二の配線層の上に第2の絶縁樹脂を積層すると共に上記第2の絶縁樹脂に上記第二の配線層の一部を露出させる開口を形成する工程と、を有することを特徴とするガラス配線基板の製造方法。
  11.  請求項1~請求項9のいずれか1項に記載のガラス配線基板に、半導体チップを実装した半導体装置。
  12.  請求項1~請求項9のいずれか1項に記載のガラス配線基板が、アナログ分波器として他の配線基板に実装された半導体装置。
PCT/JP2018/045272 2017-12-11 2018-12-10 ガラス配線基板、その製造方法及び半導体装置 WO2019117073A1 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
EP18889581.7A EP3726943A4 (en) 2017-12-11 2018-12-10 GLASS WIRING SUBSTRATE AND ITS MANUFACTURING PROCESS, AND SEMICONDUCTOR DEVICE
CN201880072849.6A CN111345121A (zh) 2017-12-11 2018-12-10 玻璃配线基板、其制造方法以及半导体装置
US16/872,811 US11406025B2 (en) 2017-12-11 2020-05-12 Glass wiring board, method for manufacturing the same, and semiconductor device

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2017237104A JP2019106429A (ja) 2017-12-11 2017-12-11 ガラス配線基板、その製造方法及び半導体装置
JP2017-237104 2017-12-11

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US16/872,811 Continuation US11406025B2 (en) 2017-12-11 2020-05-12 Glass wiring board, method for manufacturing the same, and semiconductor device

Publications (1)

Publication Number Publication Date
WO2019117073A1 true WO2019117073A1 (ja) 2019-06-20

Family

ID=66819258

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2018/045272 WO2019117073A1 (ja) 2017-12-11 2018-12-10 ガラス配線基板、その製造方法及び半導体装置

Country Status (5)

Country Link
US (1) US11406025B2 (ja)
EP (1) EP3726943A4 (ja)
JP (1) JP2019106429A (ja)
CN (1) CN111345121A (ja)
WO (1) WO2019117073A1 (ja)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114521072A (zh) * 2022-02-11 2022-05-20 北京华镁钛科技有限公司 沉孔薄铜表面工艺线路板压合装置及工艺
EP4064803A4 (en) * 2019-11-18 2023-03-15 Toppan Inc. MULTILAYER WIRING SUBSTRATE WITH GLASS CORE AND METHOD OF MANUFACTURE THEREOF
EP4089724A4 (en) * 2020-01-10 2023-08-16 Toppan Inc. PRINTED CIRCUIT BOARD
WO2023223954A1 (ja) * 2022-05-19 2023-11-23 株式会社村田製作所 高周波モジュール
EP4163941A4 (en) * 2020-06-04 2024-01-10 Toppan Inc MULTILAYER WIRING BOARD AND MODULE COMPRISING A MULTILAYER WIRING BOARD
JP7450061B2 (ja) 2020-06-17 2024-03-14 珠海越亜半導体股▲分▼有限公司 キャパシタとインダクタ埋め込み構造及びその製造方法並びに基板

Families Citing this family (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP3920200A1 (en) 2014-05-05 2021-12-08 3D Glass Solutions, Inc. 2d and 3d inductors antenna and transformers fabricating photoactive substrates
JP7071609B2 (ja) 2016-02-25 2022-05-19 スリーディー グラス ソリューションズ,インク 3dキャパシタ、及び光活性基板を作製するキャパシタアレイ
WO2017177171A1 (en) 2016-04-08 2017-10-12 3D Glass Solutions, Inc. Methods of fabricating photosensitive substrates suitable for optical coupler
US11101532B2 (en) 2017-04-28 2021-08-24 3D Glass Solutions, Inc. RF circulator
CA3067812C (en) 2017-07-07 2023-03-14 3D Glass Solutions, Inc. 2d and 3d rf lumped element devices for rf system in a package photoactive glass substrates
CA3084818C (en) 2017-12-15 2023-01-17 3D Glass Solutions, Inc. Coupled transmission line resonate rf filter
KR102600200B1 (ko) 2018-01-04 2023-11-10 3디 글래스 솔루션즈 인코포레이티드 고효율 rf 회로들을 위한 임피던스 정합 도전성 구조
EP3643148A4 (en) * 2018-04-10 2021-03-31 3D Glass Solutions, Inc. RF INTEGRATED POWER STATE CAPACITOR
WO2019231947A1 (en) 2018-05-29 2019-12-05 3D Glass Solutions, Inc. Low insertion loss rf transmission line
CA3112608C (en) 2018-09-17 2021-12-28 3D Glass Solutions, Inc. High efficiency compact slotted antenna with a ground plane
CA3107810A1 (en) 2018-12-28 2020-07-02 3D Glass Solutions, Inc. Heterogenous integration for rf, microwave and mm wave systems in photoactive glass substrates
AU2019416327B2 (en) 2018-12-28 2021-12-09 3D Glass Solutions, Inc. Annular capacitor RF, microwave and MM wave systems
WO2020206323A1 (en) 2019-04-05 2020-10-08 3D Glass Solutions, Inc. Glass based empty substrate integrated waveguide devices
US11373908B2 (en) 2019-04-18 2022-06-28 3D Glass Solutions, Inc. High efficiency die dicing and release
JP7439497B2 (ja) 2019-12-20 2024-02-28 Toppanホールディングス株式会社 ガラスコア多層配線基板の製造方法、ガラスコア多層配線基板および高周波モジュール基板
WO2021211855A1 (en) 2020-04-17 2021-10-21 3D Glass Solutions, Inc. Broadband inductor
CN112312654B (zh) * 2020-08-14 2021-09-17 珠海越亚半导体股份有限公司 一种嵌埋在玻璃介质中的无源器件结构及其制造方法
JP2022054538A (ja) * 2020-09-28 2022-04-07 凸版印刷株式会社 配線基板
US11785707B2 (en) * 2021-01-21 2023-10-10 Unimicron Technology Corp. Circuit board and manufacturing method thereof and electronic device
JP2023042990A (ja) * 2021-09-15 2023-03-28 凸版印刷株式会社 配線基板
CN114927496A (zh) * 2022-05-17 2022-08-19 长鑫存储技术有限公司 半导体结构

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11150373A (ja) * 1997-11-17 1999-06-02 Sony Corp 多層配線基板およびその製造方法
JP2001126946A (ja) * 1999-10-28 2001-05-11 Murata Mfg Co Ltd 積層セラミック電子部品及びその製造方法
JP2006060119A (ja) 2004-08-23 2006-03-02 Tecnisco Ltd ビアが形成されたガラス基板及びビアの形成方法
JP2009518953A (ja) * 2005-12-06 2009-05-07 Tdk株式会社 インダクタ−キャパシタ共振器を用いた薄膜バンドパスフィルタ
JP4599488B2 (ja) 1999-07-02 2010-12-15 イビデン株式会社 多層プリント配線板およびその製造方法
JP2016502261A (ja) * 2012-10-16 2016-01-21 クォルコム・メムズ・テクノロジーズ・インコーポレーテッド 基板を貫通するビアによって設けられたインダクタ
JP2017073424A (ja) * 2015-10-05 2017-04-13 日本特殊陶業株式会社 配線基板及びその製造方法

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005045000A (ja) * 2003-07-22 2005-02-17 Toppan Printing Co Ltd 受動素子内蔵多層プリント配線板の製造方法
JP2006093261A (ja) * 2004-09-22 2006-04-06 Toray Ind Inc キャパシタ内蔵型実装基板およびその製造方法
JP2007005431A (ja) * 2005-06-22 2007-01-11 Shinko Electric Ind Co Ltd コンデンサ埋め込み基板およびその製造方法
KR100665366B1 (ko) * 2006-01-16 2007-01-09 삼성전기주식회사 캐패시터 내장형 인쇄회로기판과 그 제조방법
JP5904556B2 (ja) * 2010-03-03 2016-04-13 ジョージア テック リサーチ コーポレイション 無機インターポーザ上のパッケージ貫通ビア(tpv)構造およびその製造方法
JP2012256675A (ja) * 2011-06-08 2012-12-27 Shinko Electric Ind Co Ltd 配線基板、半導体装置及びその製造方法
JP6467814B2 (ja) * 2014-08-19 2019-02-13 凸版印刷株式会社 配線基板の製造方法、並びに半導体装置の製造方法
JP6539992B2 (ja) * 2014-11-14 2019-07-10 凸版印刷株式会社 配線回路基板、半導体装置、配線回路基板の製造方法、半導体装置の製造方法
US9954267B2 (en) * 2015-12-28 2018-04-24 Qualcomm Incorporated Multiplexer design using a 2D passive on glass filter integrated with a 3D through glass via filter

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11150373A (ja) * 1997-11-17 1999-06-02 Sony Corp 多層配線基板およびその製造方法
JP4599488B2 (ja) 1999-07-02 2010-12-15 イビデン株式会社 多層プリント配線板およびその製造方法
JP2001126946A (ja) * 1999-10-28 2001-05-11 Murata Mfg Co Ltd 積層セラミック電子部品及びその製造方法
JP2006060119A (ja) 2004-08-23 2006-03-02 Tecnisco Ltd ビアが形成されたガラス基板及びビアの形成方法
JP2009518953A (ja) * 2005-12-06 2009-05-07 Tdk株式会社 インダクタ−キャパシタ共振器を用いた薄膜バンドパスフィルタ
JP2016502261A (ja) * 2012-10-16 2016-01-21 クォルコム・メムズ・テクノロジーズ・インコーポレーテッド 基板を貫通するビアによって設けられたインダクタ
JP2017073424A (ja) * 2015-10-05 2017-04-13 日本特殊陶業株式会社 配線基板及びその製造方法

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See also references of EP3726943A4

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP4064803A4 (en) * 2019-11-18 2023-03-15 Toppan Inc. MULTILAYER WIRING SUBSTRATE WITH GLASS CORE AND METHOD OF MANUFACTURE THEREOF
US11877394B2 (en) 2019-11-18 2024-01-16 Toppan Inc. Glass core multilayer wiring board and method of producing the same
EP4089724A4 (en) * 2020-01-10 2023-08-16 Toppan Inc. PRINTED CIRCUIT BOARD
EP4163941A4 (en) * 2020-06-04 2024-01-10 Toppan Inc MULTILAYER WIRING BOARD AND MODULE COMPRISING A MULTILAYER WIRING BOARD
JP7450061B2 (ja) 2020-06-17 2024-03-14 珠海越亜半導体股▲分▼有限公司 キャパシタとインダクタ埋め込み構造及びその製造方法並びに基板
CN114521072A (zh) * 2022-02-11 2022-05-20 北京华镁钛科技有限公司 沉孔薄铜表面工艺线路板压合装置及工艺
WO2023223954A1 (ja) * 2022-05-19 2023-11-23 株式会社村田製作所 高周波モジュール

Also Published As

Publication number Publication date
JP2019106429A (ja) 2019-06-27
EP3726943A1 (en) 2020-10-21
US11406025B2 (en) 2022-08-02
EP3726943A4 (en) 2021-01-20
CN111345121A (zh) 2020-06-26
US20200275558A1 (en) 2020-08-27

Similar Documents

Publication Publication Date Title
WO2019117073A1 (ja) ガラス配線基板、その製造方法及び半導体装置
KR100647180B1 (ko) 반도체 장치 및 그 제조 방법, 캐패시터 구조체 및 그 제조방법
JP6668723B2 (ja) インダクタ部品
US7690109B2 (en) Method of manufacturing a multilayer wiring board
TWI401000B (zh) 無核心層配線基板、半導體裝置及其製造方法
JP5258045B2 (ja) 配線基板、配線基板を用いた半導体装置、及びそれらの製造方法
US11006516B2 (en) Wiring board, semiconductor device, and method of manufacturing wiring board
WO2010134511A1 (ja) 半導体装置及び半導体装置の製造方法
EP3550942A1 (en) Electronic component and method for manufacturing electronic component
JP2007109825A (ja) 多層配線基板、多層配線基板を用いた半導体装置及びそれらの製造方法
JP2018200912A (ja) キャパシタ内蔵ガラス回路基板及びその製造方法
TW201506969A (zh) 嵌入在聚合物電介質中的薄膜電容器
US8872334B2 (en) Method for manufacturing semiconductor device
WO2009110288A1 (ja) 貫通電極付きキャパシタおよびその製造方法、並びに半導体装置
JP4584700B2 (ja) 配線基板の製造方法
JP2006179564A (ja) 半導体接続基板、半導体装置、半導体デバイス及び半導体基板並びに半導体接続基板の製造方法
JP2019016672A (ja) 実装基板及び実装基板の製造方法
JP4447881B2 (ja) インターポーザの製造方法
US10609813B2 (en) Capacitive interconnect in a semiconductor package
JP2005203680A (ja) インターポーザキャパシタの製造方法
JP3559468B2 (ja) 薄膜配線基板の製造方法
JP4388410B2 (ja) 多数個取り配線基板
JP6704129B2 (ja) 回路基板、回路基板の製造方法及び電子装置
JP2015225963A (ja) 配線基板、電子装置および電子モジュール
KR20100126991A (ko) 능동 및 수동 소자를 내장한 플렉시블 인쇄회로기판 및 그 제조방법

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 18889581

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

ENP Entry into the national phase

Ref document number: 2018889581

Country of ref document: EP

Effective date: 20200713