WO2018189965A1 - 液晶表示装置、有機el表示装置、半導体素子、配線膜、配線基板、ターゲット - Google Patents

液晶表示装置、有機el表示装置、半導体素子、配線膜、配線基板、ターゲット Download PDF

Info

Publication number
WO2018189965A1
WO2018189965A1 PCT/JP2017/046927 JP2017046927W WO2018189965A1 WO 2018189965 A1 WO2018189965 A1 WO 2018189965A1 JP 2017046927 W JP2017046927 W JP 2017046927W WO 2018189965 A1 WO2018189965 A1 WO 2018189965A1
Authority
WO
WIPO (PCT)
Prior art keywords
film
base film
contact
electrode layer
contained
Prior art date
Application number
PCT/JP2017/046927
Other languages
English (en)
French (fr)
Inventor
悟 高澤
保夫 中台
純一 新田
石橋 暁
Original Assignee
株式会社アルバック
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 株式会社アルバック filed Critical 株式会社アルバック
Priority to KR1020197012646A priority Critical patent/KR20190132342A/ko
Priority to JP2019512352A priority patent/JP6837134B2/ja
Priority to CN201780088452.1A priority patent/CN110392909A/zh
Publication of WO2018189965A1 publication Critical patent/WO2018189965A1/ja
Priority to US16/587,636 priority patent/US20200058683A1/en

Links

Images

Classifications

    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C14/00Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material
    • C23C14/22Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material characterised by the process of coating
    • C23C14/34Sputtering
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C14/00Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material
    • C23C14/22Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material characterised by the process of coating
    • C23C14/34Sputtering
    • C23C14/3407Cathode assembly for sputtering apparatus, e.g. Target
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C14/00Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material
    • C23C14/22Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material characterised by the process of coating
    • C23C14/34Sputtering
    • C23C14/3464Sputtering using more than one target
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/1368Active matrix addressed cells in which the switching element is a three-electrode device
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09FDISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
    • G09F9/00Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
    • G09F9/30Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01BCABLES; CONDUCTORS; INSULATORS; SELECTION OF MATERIALS FOR THEIR CONDUCTIVE, INSULATING OR DIELECTRIC PROPERTIES
    • H01B1/00Conductors or conductive bodies characterised by the conductive materials; Selection of materials as conductors
    • H01B1/02Conductors or conductive bodies characterised by the conductive materials; Selection of materials as conductors mainly consisting of metals or alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01BCABLES; CONDUCTORS; INSULATORS; SELECTION OF MATERIALS FOR THEIR CONDUCTIVE, INSULATING OR DIELECTRIC PROPERTIES
    • H01B5/00Non-insulated conductors or conductive bodies characterised by their form
    • H01B5/14Non-insulated conductors or conductive bodies characterised by their form comprising conductive layers or films on insulating-supports
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/32Gas-filled discharge tubes
    • H01J37/34Gas-filled discharge tubes operating with cathodic sputtering
    • H01J37/3411Constructional aspects of the reactor
    • H01J37/3414Targets
    • H01J37/3426Material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/3065Plasma etching; Reactive-ion etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3205Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49866Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers characterised by the materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/532Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1222Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer
    • H01L27/1225Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer with semiconductor materials not belonging to the group IV of the periodic table, e.g. InGaZnO
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • H01L27/1244Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits for preventing breakage, peeling or short circuiting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1259Multistep manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/45Ohmic electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/49Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
    • H01L29/4908Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET for thin film semiconductor, e.g. gate of TFT
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66742Thin film unipolar transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/7869Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising an oxide semiconductor material, e.g. zinc oxide, copper aluminium oxide, cadmium stannate
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B33/00Electroluminescent light sources
    • H05B33/02Details
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B33/00Electroluminescent light sources
    • H05B33/02Details
    • H05B33/06Electrode terminals
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • H10K59/1315Interconnections, e.g. wiring lines or terminals comprising structures specially adapted for lowering the resistance
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • G02F1/136295Materials; Compositions; Manufacture processes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/12Mountings, e.g. non-detachable insulating substrates
    • H01L23/14Mountings, e.g. non-detachable insulating substrates characterised by the material or its electrical properties
    • H01L23/15Ceramic or glass substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49811Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
    • H01L23/49816Spherical bumps on the substrate for external connection, e.g. ball grid arrays [BGA]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49822Multilayer substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49827Via connections through the substrates, e.g. pins going through the substrate, coaxial cables
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15311Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA

Definitions

  • the present invention relates to the technical field of a wiring film used for a minute semiconductor device, and more particularly to the technical field of an electrode layer that contacts a resin.
  • the display portion of an FPD flat panel display
  • a technique for forming it on a substrate such as a film or a resin substrate on which the resin is exposed is required.
  • the FPD wiring film was formed on the glass substrate by sputtering. However, when it is formed on a resin substrate having flexibility and flexibility instead of the glass substrate, copper used as the wiring film due to its low resistance characteristics. The adhesion between the thin film and the resin substrate is poor, and the wiring film is peeled off from the resin substrate, so that defective products are likely to occur.
  • a two-layer wiring film is formed by providing a primer layer such as a titanium thin film or a chromium thin film between the copper thin film and the resin substrate, the adhesion between the wiring film and the resin substrate is improved. Since the etchant and etching gas for patterning the primer layer are different from the etchant and etching gas for patterning the wiring film, titanium thin films and chromium thin films are difficult to adopt in the mass production process, and without increasing the process There is a need for a technique for improving the adhesion between the thin film and the resin substrate.
  • An object of the present invention is to provide a wiring film that is difficult to peel off from a resin substrate and can be patterned with one kind of etchant or etching gas.
  • the present invention includes a resin substrate, a semiconductor element, a liquid crystal layer, and a polarizing filter.
  • the voltage applied to the liquid crystal layer is determined by conduction and blocking of the semiconductor element.
  • a liquid crystal display device that controls the transmission of light transmitted through the liquid crystal layer through the polarizing filter, wherein the semiconductor element includes a semiconductor layer, a gate insulating film in contact with the semiconductor layer, and the gate insulating film A gate electrode layer opposed to the semiconductor layer and in contact with the gate insulating film, and first and second electrode layers in contact with and electrically connected to the semiconductor layer, the gate electrode Electrical conduction and blocking between the first electrode layer and the second electrode layer are controlled by a voltage applied to the layer, and the gate electrode layer, the first electrode layer, and the second electrode layer Any one or more electrode layers, A semiconductor element electrically connected to a wiring film in contact with a fat substrate, wherein the wiring film is in contact with the resin substrate, and is in contact with the base film and has a resistivity higher than that of
  • the base film copper is contained in the largest mass ratio among the elements constituting the base film, and 100 wt% of the base film is a main additive metal.
  • Aluminum is contained in the range of 1.0 wt% or more and 8.0 wt% or less
  • silicon as a secondary additive metal is contained in the range of 1.0 wt% or more and 8.0 wt% or less
  • inevitable impurities are contained in the range of 1 wt% or less.
  • the low resistance film is a liquid crystal display device in which the mass ratio of copper is higher than that of the base film.
  • the present invention includes a resin substrate, a semiconductor element, a liquid crystal layer, and a polarizing filter.
  • a liquid crystal display device for controlling transmission of the transmitted light through the polarizing filter, wherein the semiconductor element includes a semiconductor layer, a gate insulating film in contact with the semiconductor layer, and the semiconductor layer with the gate insulating film interposed therebetween.
  • the semiconductor device is electrically connected, and the wiring film has a base film in contact with the resin substrate, and a low resistance film in contact with the base film and having a resistivity lower than that of the base film.
  • the base film copper is contained in the largest mass ratio among the elements constituting the base film, and in the base film 100 wt%, aluminum as a main additive metal is 1.0 wt% or more. It is contained in a range of 0 wt% or less, titanium as a secondary additive metal is contained in a range of 1.0 wt% or more and 4.0 wt% or less, unavoidable impurities are contained in a range of 1 wt% or less, and the low resistance film is In this liquid crystal display device, the mass ratio of copper is higher than that of the base film.
  • the present invention also includes a resin substrate, a semiconductor element, a liquid crystal layer, and a polarizing filter.
  • the voltage applied to the liquid crystal layer is changed by conduction and interruption of the semiconductor element.
  • a liquid crystal display device that controls transmission of transmitted light through the polarizing filter, wherein the semiconductor element includes a semiconductor layer, a gate insulating film in contact with the semiconductor layer, and the semiconductor layer sandwiched between the gate insulating films
  • the semiconductor element includes a semiconductor layer, a gate insulating film in contact with the semiconductor layer, and the semiconductor layer sandwiched between the gate insulating films
  • a gate electrode layer that is opposed to and in contact with the gate insulating film, and first and second electrode layers that are in contact with and electrically connected to the semiconductor layer, and a voltage applied to the gate electrode layer Electrical conduction and blocking between the first electrode layer and the second electrode layer are controlled, and any one or more of the gate electrode layer, the first electrode layer, and the second electrode layer are controlled.
  • the electrode layer is in contact with the resin substrate.
  • the wiring film includes a base film in contact with the resin substrate, and a low resistance film in contact with the base film and having a lower resistivity than the base film.
  • the base film contains either the copper or the secondary additive metal in the largest mass ratio among the elements constituting the base film, and the base film contains 100 wt% of the main additive metal.
  • Some aluminum is contained in the range of 1.0 wt% or more and 8.0 wt% or less
  • nickel as the secondary additive metal is contained in the range of 10 wt% or more and 50 wt% or less
  • inevitable impurities are contained in the range of 1 wt% or less.
  • the low resistance film is a liquid crystal display device in which the mass ratio of copper is higher than that of the base film.
  • the present invention includes a glass substrate, a semiconductor element, a liquid crystal layer, and a polarizing filter. The voltage applied to the liquid crystal layer is changed by the conduction and blocking of the semiconductor element, and the liquid crystal layer is transmitted.
  • a gate electrode layer that is opposed to and in contact with the gate insulating film, and first and second electrode layers that are in contact with and electrically connected to the semiconductor layer, and a voltage applied to the gate electrode layer, Electrical conduction and blocking between the first electrode layer and the second electrode layer are controlled, and one or more electrodes of the gate electrode layer, the first electrode layer, and the second electrode layer The layer is in contact with the glass substrate.
  • a semiconductor element electrically connected to the film, wherein the wiring film includes a base film in contact with the glass substrate, and a low resistance film in contact with the base film and having a lower resistivity than the base film.
  • the base film contains copper in the largest mass ratio among the elements constituting the base film, and 100 wt% of the base film contains 0.5 wt% or more of aluminum as a main additive metal.
  • the low resistance film contains 8.0 wt% or less, silicon as a secondary additive metal is contained in a range of 0.5 wt% or more and 8.0 wt% or less, and inevitable impurities are contained in a range of 1 wt% or less.
  • the present invention includes a resin substrate, a semiconductor element, and an organic EL layer. By controlling the semiconductor element, a voltage applied to the organic EL layer is changed, and a current flowing through the organic EL layer is controlled.
  • An organic EL display device for controlling a size, wherein the semiconductor element includes a semiconductor layer, a gate insulating film in contact with the semiconductor layer, and the gate insulating film facing the semiconductor layer with the gate insulating film therebetween.
  • a first electrode layer having a gate electrode layer in contact with the film and a first and second electrode layer in contact with and electrically connected to the semiconductor layer, the voltage being applied to the gate electrode layer; And electrical conduction between the second electrode layer and the second electrode layer are controlled, and at least one of the gate electrode layer, the first electrode layer, and the second electrode layer is formed of the resin.
  • the wiring film has a base film in contact with the resin substrate and a low resistance film in contact with the base film and having a resistivity lower than that of the base film.
  • copper is contained in the largest mass ratio among the elements constituting the base film, and in 100 wt% of the base film, aluminum as the main additive metal is in the range of 1.0 wt% or more and 8.0 wt% or less.
  • the silicon, which is a secondary additive metal, is contained in the range of 1.0 wt% or more and 8.0 wt% or less, the inevitable impurities are contained in the range of 1 wt% or less, and the low resistance film is more than the base film.
  • the present invention includes a resin substrate, a semiconductor element, and an organic EL layer. By controlling the semiconductor element, a voltage applied to the organic EL layer is changed, and a current flowing through the organic EL layer is controlled.
  • An organic EL display device for controlling a size wherein the semiconductor element includes a semiconductor layer, a gate insulating film in contact with the semiconductor layer, and the gate insulating film facing the semiconductor layer with the gate insulating film therebetween.
  • a first electrode layer having a gate electrode layer in contact with the film and a first and second electrode layer in contact with and electrically connected to the semiconductor layer, the voltage being applied to the gate electrode layer; And electrical conduction between the second electrode layer and the second electrode layer are controlled, and at least one of the gate electrode layer, the first electrode layer, and the second electrode layer is formed of the resin. Electrically connected to the wiring film in contact with the substrate
  • the wiring film has a base film in contact with the resin substrate and a low resistance film in contact with the base film and having a resistivity lower than that of the base film.
  • copper is contained in the largest mass ratio among the elements constituting the base film, and in 100 wt% of the base film, aluminum as the main additive metal is in the range of 1.0 wt% or more and 8.0 wt% or less.
  • titanium which is a secondary additive metal, is contained in a range of 1.0 wt% to 4.0 wt%, unavoidable impurities are contained in a range of 1 wt% or less, and the low resistance film is more
  • This is an organic EL display device in which the mass ratio of copper is increased.
  • the present invention includes a resin substrate, a semiconductor element, and an organic EL layer, and the current flowing through the organic EL layer is changed by controlling the semiconductor element to change a voltage applied to the organic EL layer.
  • the semiconductor element includes a semiconductor layer, a gate insulating film in contact with the semiconductor layer, and the semiconductor layer facing the semiconductor layer with the gate insulating film interposed therebetween.
  • a gate electrode layer that is in contact with an insulating film; and first and second electrode layers that are in contact with and electrically connected to the semiconductor layer, and the first electrode is applied with a voltage applied to the gate electrode layer.
  • the wiring film includes a base film in contact with the resin substrate, and a low resistance film in contact with the base film and having a resistivity lower than that of the base film.
  • the base film contains either the copper or the secondary additive metal in the largest mass ratio among the elements constituting the base film. In the base film 100 wt%, aluminum as the main additive metal is 1.
  • the low resistance film contains 0 wt% or more and 8.0 wt% or less, nickel as the secondary additive metal is contained in a range of 10 wt% or more and 50 wt% or less, and inevitable impurities are contained in a range of 1 wt% or less.
  • a glass substrate, a semiconductor element, and an organic EL layer are provided. By controlling the semiconductor element, a voltage applied to the organic EL layer is changed, and a magnitude of a current flowing through the organic EL layer is controlled.
  • the semiconductor element includes a semiconductor layer, a gate insulating film in contact with the semiconductor layer, and the semiconductor layer facing the semiconductor layer with the gate insulating film interposed therebetween.
  • a first electrode layer and a second electrode layer electrically connected in contact with the semiconductor layer, and the first electrode layer and the second electrode layer according to a voltage applied to the gate electrode layer; Electrical conduction and interruption between the electrode layers are controlled, and at least one of the gate electrode layer, the first electrode layer, and the second electrode layer is in contact with the glass substrate.
  • Electrically connected to the wiring film The wiring film has a base film in contact with the resin substrate and a low resistance film in contact with the base film and having a resistivity lower than that of the base film.
  • aluminum as a main additive metal is in the range of 0.5 wt% or more and 8.0 wt% or less.
  • Silicon, which is a sub-added metal, is contained in the range of 0.5 wt% or more and 8.0 wt% or less, inevitable impurities are contained in the range of 1 wt% or less, and the low resistance film is more copper than the base film. It is an organic EL display device in which the mass ratio of is increased.
  • the present invention includes a semiconductor layer, a gate insulating film in contact with the semiconductor layer, a gate electrode layer in contact with the gate insulating film facing the semiconductor layer with the gate insulating film in between, and in contact with the semiconductor layer And electrically connected between the first electrode layer and the second electrode layer by a voltage applied to the gate electrode layer.
  • the wiring film includes a base film that is in contact with the resin substrate, and a low resistance film that is in contact with the base film and has a resistivity lower than that of the base film.
  • copper is contained in the largest mass ratio.
  • the base film 100 wt% aluminum as a main additive metal is contained in a range of 1.0 wt% to 8.0 wt%, and silicon as a sub additive metal is 1.0 wt% to 8.0 wt%.
  • the low resistance film is a semiconductor element in which the mass ratio of copper is higher than that of the base film.
  • the present invention includes a semiconductor layer, a gate insulating film in contact with the semiconductor layer, a gate electrode layer in contact with the gate insulating film facing the semiconductor layer with the gate insulating film in between, and in contact with the semiconductor layer And electrically connected between the first electrode layer and the second electrode layer by a voltage applied to the gate electrode layer.
  • the wiring film includes a base film that is in contact with the resin substrate, and a low resistance film that is in contact with the base film and has a resistivity lower than that of the base film.
  • copper is contained in the largest mass ratio.
  • aluminum as a main additive metal is contained in a range of 1.0 wt% to 8.0 wt%
  • titanium as a sub additive metal is 1.0 wt% to 4.0 wt%.
  • the low resistance film is a semiconductor element in which the mass ratio of copper is higher than that of the base film.
  • the present invention includes a semiconductor layer, a gate insulating film in contact with the semiconductor layer, a gate electrode layer in contact with the gate insulating film facing the semiconductor layer with the gate insulating film in between, and in contact with the semiconductor layer And electrically connected between the first electrode layer and the second electrode layer by a voltage applied to the gate electrode layer.
  • the wiring film includes a base film that is in contact with the resin substrate, and a low resistance film that is in contact with the base film and has a resistivity lower than that of the base film.
  • either one of copper and a secondary additive metal is In the base film 100 wt%, aluminum as a main additive metal is contained in a range of 1.0 wt% to 8.0 wt%, and nickel as a sub additive metal is 10 wt%. It is contained in the range of 50 wt% or less, inevitable impurities are contained in the range of 1 wt% or less, and the low resistance film is a semiconductor element in which the mass ratio of copper is higher than that of the base film.
  • the present invention relates to a wiring film fixed to a resin substrate, wherein the wiring film is in contact with the resin substrate, and is in contact with the base film and has a lower resistance than the base film.
  • the low resistance film is a wiring film in which the mass ratio of copper is higher than that of the base film.
  • the present invention relates to a wiring film fixed to a resin substrate, wherein the wiring film is in contact with the resin substrate, and is in contact with the base film and has a lower resistance than the base film.
  • copper is contained in the largest mass ratio among the elements constituting the base film, and in 100 wt% of the base film, aluminum as a main additive metal is 1. It is contained in the range of 0 wt% or more and 8.0 wt% or less, titanium as a secondary additive metal is contained in the range of 1.0 wt% or more and 4.0 wt% or less, unavoidable impurities are contained in the range of 1 wt% or less,
  • the low resistance film is a wiring film in which the mass ratio of copper is higher than that of the base film.
  • the present invention relates to a wiring film fixed to a resin substrate, wherein the wiring film is in contact with the resin substrate, and is in contact with the base film and has a lower resistance than the base film.
  • the base film contains either the copper or the secondary additive metal in the largest mass ratio among the elements constituting the base film, and the base film has a main content of 100 wt%.
  • Aluminum as an additive metal is contained in a range of 1.0 wt% or more and 8.0 wt% or less
  • nickel as an auxiliary additive metal is contained in a range of 10 wt% or more and 50 wt% or less
  • inevitable impurities are in a range of 1 wt% or less.
  • the low resistance film is a wiring film in which the mass ratio of copper is higher than that of the base film.
  • the present invention is a wiring film fixed to a glass substrate, wherein the wiring film is in contact with the glass substrate, and is in contact with the base film and has a low resistance that is lower than that of the base film.
  • copper is contained in the largest percentage by mass among the elements constituting the base film, and in 100 wt% of the base film, aluminum which is a main additive metal is 0.1%.
  • the low resistance film is a wiring film in which the mass ratio of copper is higher than that of the base film.
  • the present invention is a wiring film fixed to a glass substrate in which a plurality of through holes are formed, and the wiring film includes a base film in contact with a surface of the glass substrate and an inner peripheral surface of the through hole.
  • the base film 100 wt% aluminum as a main additive metal is contained in a range of 0.5 wt% to 8.0 wt%, and silicon as a sub additive metal is 0.5 wt% to 8.0 wt%.
  • the inevitable impurities are contained in the range of 1 wt% or less, the low resistance film has a copper mass ratio higher than that of the base film, and at least a part of the low resistance film is formed on the glass substrate.
  • the part arranged on the surface and the penetration A wiring film portion and is in contact to fill the through hole in contact with the underlying film within.
  • the present invention is a wiring board having a glass substrate on which a plurality of through holes are formed and a wiring film provided on the glass substrate, wherein the wiring film is formed on the surface of the glass substrate and the through holes.
  • aluminum as the main additive metal is contained in the range of 0.5 wt% to 8.0 wt%
  • the silicon as the sub additive metal is contained in the base film 100 wt%.
  • the present invention is a sputtering apparatus target for forming a base film in contact with the resin substrate of a wiring film fixed to the resin substrate, wherein 100 wt% of the target contains aluminum as a main additive metal.
  • the present invention is a sputtering apparatus target for forming a base film in contact with the resin substrate of a wiring film fixed to the resin substrate, wherein 100 wt% of the target contains aluminum as a main additive metal.
  • 0.0 wt% or more and 8.0 wt% or less, titanium as a secondary additive metal contained 1.0 wt% or more and 4.0 wt% or less, and inevitable impurities contained in a range of 1 wt% or less.
  • the present invention is a sputtering apparatus target for forming a base film in contact with the resin substrate of a wiring film fixed to the resin substrate, wherein 100 wt% of the target contains aluminum as a main additive metal.
  • the target is contained in a range of 0.0 wt% to 8.0 wt%, nickel as a secondary additive metal is contained in a range of 10 wt% to 50 wt%, and inevitable impurities are contained in a range of 1 wt% or less.
  • the wiring film does not peel from the resin substrate. Since the copper content of the underlayer is large, the underlayer and the low resistance layer on the underlayer can be patterned with the same etchant or etching gas. Since the resistivity of the low resistance layer on the base layer is small, a wiring film having a low resistance can be obtained.
  • Process drawing (1) for demonstrating the manufacturing process of the transistor of the 1st example of this invention Process drawing (2) for demonstrating the manufacturing process of the transistor of the 1st example of this invention Process drawing (3) for demonstrating the manufacturing process of the transistor of the 1st example of this invention Process drawing (4) for demonstrating the manufacturing process of the transistor of the 1st example of this invention Process drawing (5) for demonstrating the manufacturing process of the transistor of the 1st example of this invention Process drawing (6) for demonstrating the manufacturing process of the transistor of the 1st example of this invention Process drawing (7) for demonstrating the manufacturing process of the transistor of the 1st example of this invention Process drawing (8) for demonstrating the manufacturing process of the transistor of the 1st example of this invention Process drawing (9) for demonstrating the manufacturing process of the transistor of the 1st example of this invention Process drawing (10) for demonstrating the manufacturing process of the transistor of the 1st example of this invention Process drawing (11) for demonstrating the manufacturing process of the transistor of the 1st example of this invention Process drawing (12) for demonstrating the manufacturing process of the transistor of the
  • FIG. 14 shows a liquid crystal display device 10 as a display device according to an embodiment of the present invention.
  • the liquid crystal display device 10 includes a resin substrate 30, a semiconductor element 11 of the present invention, and a liquid crystal display unit 14. ing.
  • a cross-sectional view of the semiconductor element 11 is shown together with a cross-sectional view of the liquid crystal display unit 14.
  • the semiconductor element 11 includes two types of wiring films 31 and 32 formed together, a semiconductor layer 34, a first electrode layer 51 that is a source electrode layer, a second electrode layer 52 that is a drain electrode layer, and a pixel. And an electrode layer 82.
  • one type of wiring film 31 is electrically connected to at least one electrode layer of the first electrode layer 51, the second electrode layer 52, or the pixel electrode layer 82.
  • Another type of wiring film 32 is used as a gate electrode layer.
  • the wiring film 32 used as the gate electrode layer is also referred to as a gate electrode layer 32.
  • the positions of the wiring films 31 and 32 are shown in the perspective view of FIG.
  • the resin substrate 30 is formed of a resin having flexibility and transparency, and at least a part of the wiring films 31 and 32 is provided on the surface of the resin substrate 30 in contact with the resin substrate 30.
  • One side of the gate electrode layer 32 is in contact with the resin substrate 30, the other side is in contact with one side of the gate insulating film 33, and the semiconductor layer 34 is disposed on the opposite side of the gate insulating film 33. 33 is arranged in contact with.
  • the gate insulating film 33 is located between the gate electrode layer 32 and the semiconductor layer 34, and the gate electrode layer 32 is not in contact with the semiconductor layer 34. Covered by.
  • the first electrode layer 51 and the second electrode layer 52 are disposed in contact with the semiconductor layer 34.
  • the first electrode layer 51 and the second electrode layer 52 include an oxygen diffusion prevention layer 37 formed in contact with the semiconductor layer 34 and an upper electrode layer having a low resistivity formed in contact with the oxygen diffusion prevention layer 37. 38. Since the upper electrode layer 38 is preferably not in contact with the semiconductor layer 34, an oxygen diffusion preventing layer 37 is disposed between the upper electrode layer 38 and the semiconductor layer 34.
  • the oxygen diffusion preventing layer 37 is also called a barrier film, and a titanium thin film or an oxygen-containing copper thin film can be used.
  • the upper electrode layer 38 can be a copper thin film.
  • the oxygen-containing copper thin film is a thin film containing copper as a main component and containing oxygen
  • the copper thin film is a thin film containing copper as a main component and having a lower oxygen content and lower resistance than the oxygen-containing copper thin film.
  • the first electrode layer 51 and the second electrode layer 52 constitute a laminated electrode layer 40 described in FIGS. 9 and 10 described later, which has a two-layer structure mainly composed of copper.
  • a recess 55 is provided between the first electrode layer 51 and the second electrode layer 52, and the first electrode layer 51 and the second electrode layer 52 are separated by the recess 55.
  • the two electrode layers 52 are in contact with the semiconductor layer 34 and are electrically connected to the semiconductor layer 34.
  • the concave portion 55 is formed by partially etching the laminated electrode layer 40 having a two-layer structure constituting the first electrode layer 51 and the second electrode layer 52.
  • a stopper layer 36 is disposed below the stacked electrode layer 40 formed in the portion where the recess 55 is formed.
  • a semiconductor layer is formed on the bottom surface of the recess 55. 34 is covered with the stopper layer 36 and is not exposed, but the stopper layer 36 is exposed.
  • a protective film 41 is formed on the first electrode layer 51, the second electrode layer 52, and the recess 55 therebetween to prevent intrusion of moisture and the like.
  • the stopper layer 36 on the layer 34 and the protective film 41 formed in the recess 55 are in contact with each other.
  • a transparent lower wiring layer 42 extending to the liquid crystal display unit 14 is brought into contact with the second electrode layer 52, and the second electrode layer 52 and the lower wiring layer 42 are electrically connected.
  • the lower wiring layer 42 located in the liquid crystal display unit 14 is a large-area pixel electrode layer 82, a liquid crystal layer 83 is disposed on the pixel electrode layer 82, and a transparent upper electrode 81 is disposed on the liquid crystal layer 83. Therefore, the liquid crystal layer 83 is sandwiched between the transparent pixel electrode layer 82 and the upper electrode 81, respectively.
  • a polarizing filter 85 is disposed on the upper electrode 81, and light emitted from the light source and transmitted through the liquid crystal layer 83 and the upper electrode 81 enters the polarizing filter 85.
  • the relationship between the direction of polarization of the light and the direction of polarization of the polarization filter 85 changes, so that the light transmitted through the polarization filter 85 is shielded or the polarization filter 85.
  • the light shielded by the light becomes transparent. In this way, the light transmission state and the light shielding state can be switched by changing the direction of polarization of the liquid crystal layer 83.
  • the pixel electrode layer 82 is electrically connected to the first electrode layer 51 or the second electrode layer 52, and by controlling the potentials of the first electrode layer 51, the second electrode layer 52, and the gate electrode layer 32, Since the conduction and blocking of the semiconductor element 11 can be switched, the light transmission state and the light blocking state can be controlled by controlling the conduction and blocking of the semiconductor element 11.
  • a plurality of liquid crystal display units 14 are provided on the resin substrate 30.
  • a pixel electrode layer 82 is disposed on each liquid crystal display unit 14, and the liquid crystal layer 83 and the upper electrode are disposed on the pixel electrode layer 82.
  • 81 and a polarizing filter 85 are arranged.
  • Each pixel electrode layer 82 is connected to a different semiconductor element 11, and the direction of polarization of the liquid crystal layer 83 on each pixel electrode layer 82 controls conduction and blocking of the semiconductor element 11 to which the pixel electrode layer 82 is connected. By controlling the light transmission state and the light shielding state on each pixel electrode layer 82, display on the screen is performed.
  • the display device of the present invention includes an organic EL display device using an organic EL layer.
  • an organic EL layer is disposed on the surface of the pixel electrode layer 82 instead of the liquid crystal layer 83.
  • the magnitude of the voltage applied between the upper electrode 81 disposed on the surface of the organic EL layer and the pixel electrode layer 82 is controlled by the control of the semiconductor element 11, and the magnitude of the current flowing through the organic EL layer is As a result, the amount of light emission changes and a desired display is performed.
  • a polarizing filter may be used for preventing reflection of external light in order to improve visibility outdoors.
  • wiring films 31 and 32 are formed on a resin substrate 30 by a vacuum thin film forming method such as sputtering or vapor deposition.
  • FIG. 15 shows a film forming apparatus 25 for forming the wiring films 31 and 32, and has first and second vacuum chambers 26a and 26b.
  • First and second targets 44a and 44b are disposed inside the first and second vacuum chambers 26a and 26b, respectively.
  • a pretreatment chamber 27 is disposed upstream of the first vacuum chamber 26a, and an unloading chamber 28 is disposed downstream of the second vacuum chamber 26b.
  • the internal and interior of the carry-out chamber 28 inside the second vacuum chamber 26b of the interior and first vacuum chamber 26a of the pre-treatment chamber 27, are connected respectively through gate valves 29 1-29 3.
  • the pretreatment chamber 27, the first and second vacuum chambers 26 a and 26 b, and the carry-out chamber 28 are connected to the vacuum exhaust device 24, and each chamber 27, 26 a, 26 b, 28 is operated by the operation of the vacuum exhaust device 24. Is evacuated to a vacuum atmosphere.
  • First opened gate valve 29 1 is moved to the inside of the inside and pre-treatment chamber 27 of the first vacuum chamber 26a connects the resin substrate 30 located inside of the pretreatment chamber 27 to the inside of the first vacuum chamber 26a Then, the gate valve 29 1 is closed.
  • the first target 44a inside the first vacuum chamber 26a contains copper as a main component, aluminum as a main additive metal at a predetermined ratio, and one or two kinds of silicon, titanium, manganese, or nickel An alloy containing a metal as a sub-addition metal in a predetermined ratio.
  • the first and second vacuum chambers 26a and 26b are connected to a gas introducing device 47, and a sputtering gas such as argon gas is introduced into the first vacuum chamber 26a from the gas introducing device 47, and the first power source 27a supplies a first gas.
  • a sputtering voltage is applied to the target 44a and the first target 44a is sputtered, as shown in FIG. 1, a base film 21 having the same composition as the first target 44a and in contact with the resin substrate 30 is formed on the surface of the resin substrate 30. Is done.
  • the sputtering of the first target 44a is stopped, first, second vacuum chamber 26a, the gate valve 29 2 between 26b opened, the base film 21 is formed first moving the resin substrate 30 located inside one vacuum chamber 26a inside the second vacuum chamber 26b, closing the gate valve 29 2, the second by a sputtering power 27b by introducing sputtering gas into the second vacuum chamber 26b
  • the target 44b is sputtered to form a low resistance film 22 in contact with the base film 21 with a predetermined thickness on the base film 21.
  • the second target 44b is made of pure copper or a copper alloy having a copper content higher than that of the first target 44a and a conductivity higher than that of the first target 44a, and the composition of the low resistance film 22 is the first. It has the same composition as the two targets 44b.
  • the first and second targets 44a and 44b have a high copper content, and the base film 21 and the low resistance film 22 obtained by sputtering the first and second targets 44a and 44b are the same etchant or the same. Patterning can be performed with an etching gas.
  • Low resistance film 22 is inside the sputtering stops in the second vacuum chamber 26b when it is formed in a predetermined film thickness, the gate valve 29 3 is opened between the second vacuum chamber 26b with the carry-out chamber 28, the base film 21 the resin substrate 30 and the low-resistance film 22 is formed is moved to the inside of the carry-out chamber 28 from the interior of the second vacuum chamber 26b, the gate valve 29 3 is closed, air is introduced into the unloading chamber 28, a resin substrate 30 is taken out into the atmosphere from the inside of the carry-out chamber 28, and is a wiring film comprising a base film 21 and a low resistance film 22 patterned as shown in FIG. 3 by a photolithography process and a single etching process. 32 is formed.
  • the wiring film 32 is the gate electrode layer 32, but the wiring film 31 located elsewhere is also formed together with the gate electrode layer 32.
  • the surface of the resin substrate 30 is exposed at a place other than the place where the wiring film 31 and the gate electrode layer 32 formed by patterning are located.
  • a gate insulating film 33 such as SiO 2 or SiNx is formed on the surfaces of the resin substrate 30 and the gate electrode layer 32.
  • a gate insulating film 33 is also formed on the surface of the other wiring film 31.
  • a semiconductor thin film is formed on the gate insulating film 33 and patterned to form the semiconductor layer 34 shown in FIG.
  • an oxide insulating thin film 35 is formed on a portion exposed on the resin substrate 30 such as the surface of the semiconductor layer 34 and the surface of the gate insulating film 33, and the oxide insulating thin film 35 is As shown in FIG. 7, patterning is performed to form a stopper layer 36 made of an oxide insulating thin film. In the processing object 80 in the state of FIG. 7, the stopper layer 36 covers a part of the surface of the semiconductor layer 34 and exposes other parts.
  • the oxygen diffusion prevention layer 37 and the upper electrode layer 38 constitute a laminated electrode layer 40 having a two-layer structure.
  • a patterned resist film 39 is formed on the surface of the stacked electrode layer 40 located above a portion that becomes a source region and a portion that becomes a drain region, which will be described later.
  • the processing object 88 When the resin substrate 30 and the member on the resin substrate 30 in this state are the processing object 88, the processing object 88 is immersed in an etching solution for etching the oxygen diffusion preventing layer 37 and the upper electrode layer 38.
  • the upper electrode layer 38 In the processing object 88, the upper electrode layer 38 is exposed at a portion not covered with the resist film 39, and the exposed upper electrode layer 38 and the oxygen diffusion prevention layer 37 below the upper electrode layer 38 are etched.
  • an opening 45 is formed in the portion where the upper electrode layer 38 and the oxygen diffusion preventing layer 37 are dissolved and removed, as shown in FIG.
  • the stopper layer 36 is a material that is not etched by the etching solution for the upper electrode layer 38 and the oxygen diffusion preventing layer 37, and the etching by the etching solution stops when the stopper layer 36 is exposed at the bottom surface of the opening 45.
  • the gate electrode layer 32 is elongated, and the semiconductor layer 34 on one side of the gate electrode layer 32 above the gate electrode layer 32 is used as a source region 71 and the semiconductor layer 34 on the opposite side of the source region 71 is used as a drain region.
  • the stacked electrode layer 40 is separated into a first electrode layer 51 in contact with the source region 71 and a second electrode layer 52 in contact with the drain region 72 by this etching.
  • the semiconductor layer 34 is referred to as a control region 73 in which conduction and non-conduction are switched between the source region 71 and the drain region 72.
  • a protective film 41 made of an insulating film such as SiNx or SiO 2 is formed as shown in FIG. 13, and a via is formed on the protective film 41 as shown in FIG.
  • a connection hole 43 such as a hole or a contact hole is formed, and electrical connection is made between the first electrode layer 51 and the second electrode layer 52 exposed on the bottom surface of the connection hole 43 and the electrode layers of other elements on the resin substrate 30.
  • a transparent lower wiring layer 42 to be connected is formed.
  • a voltage can be applied to the gate electrode layer 32, the first electrode layer 51, and the second electrode layer 52, and the control region 73 is electrically connected and disconnected from the gate electrode layer 32 and the first and second electrode layers 51 and 52.
  • the semiconductor element 11 can be turned on and off.
  • the liquid crystal layer 83 and the upper electrode 81 are arranged in a later process, and display is performed by conduction and blocking of the plurality of semiconductor elements 11 as described above. Note that when an etching solution that does not erode the semiconductor layer 34 is used, the stopper layer 36 is unnecessary because the semiconductor layer 34 can contact the etching solution.
  • the wiring films 31 and 32 are not peeled off from the resin substrate 30. Further, since the base film 21 and the low resistance film 22 contain a large amount of copper, they can be etched with an etchant or etching gas for etching copper, and therefore the wiring films 31 and 32 are patterned by one etching. be able to.
  • a sputtering gas such as argon gas is introduced from the gas introduction device 47 into the first vacuum chamber 26a, and a sputtering voltage is applied to the first target 44a by the sputtering power source 27a.
  • the base film 21 having the same composition as the first target 44a is formed on the surface of the glass substrate 20 by sputtering the first target 44a and on the surface of the glass substrate 20 disposed inside the first vacuum chamber 26a.
  • the low resistance film 22 having the same composition as the second target 44b is formed on the base film 21 in contact with the base film 21 in the second vacuum chamber 26b.
  • the glass substrate 20 and the base film 21 are heated after the base film 21 is formed and before the low resistance film 22 is formed, or after the base film 21 and the low resistance film 22 are formed. Annealing or annealing for heating the glass substrate 20, the base film 21, and the low resistance film 22 may be performed.
  • the wiring film 32 is formed by the same process as that for the resin substrate 30. After the wiring film 32 is formed, the wiring film 32 is described with reference to FIGS.
  • the semiconductor element 11 of the present invention having the glass substrate 20 is obtained by the same process as the above process.
  • the glass substrate 46 in FIG. 17A is a glass interposer, and a plurality of through holes 48 are formed.
  • the base film 21 is formed on the surface of the glass substrate 46 and the inner peripheral surface of the through hole 48, as shown in FIG. However, it is not formed on the back surface here.
  • the film thickness of the base film 21 is 150 nm
  • the opening of the through hole 48 is circular with a diameter of 50 ⁇ m
  • the distance between the centers of the adjacent through holes 48 is 100 ⁇ m.
  • the composition of the low resistance film 22 is made of pure copper or a copper alloy having a copper content higher than that of the first target 44a and the base film 21 and a conductivity higher than that of the first target 44a and the base film 21.
  • the glass substrate 46 provided with the film 32 can be used for mounting a semiconductor chip and forming an electronic circuit.
  • the front surface and the back surface can be electrically connected by the low resistance film 22 filled in the through hole 48, it is possible to electrically connect the semiconductor chip on the front surface and the pad at a desired position on the back surface. it can.
  • Reference numeral 75 in FIG. 18 denotes a glass substrate on which a first through hole 76 is formed.
  • a base film and a low resistance film having the above composition are provided on the surface of the glass substrate 75 and the inner peripheral surface of the first through hole 76.
  • a first wiring film 77 is formed.
  • the first through hole 76 is filled with a first wiring film 77, and the first wiring film 77 on the front surface and the first wiring film 77 on the back surface of the glass substrate 75 are formed in the first through hole 76.
  • the first wiring films 77 are in contact with the filled first wiring films 77 and are electrically connected by the first wiring films 77 filled in the first through holes 76.
  • a plurality of resin substrates 94 formed with second through holes 74 are laminated on the front and back surfaces of the glass substrate 75, and a build-up substrate comprising the glass substrate 75 and the resin substrate 94 laminated on the glass substrate 75. 92 is formed.
  • Each of the laminated resin substrates 94 has a second wiring film 97 formed of a base film having the above composition and a low resistance film formed on the surface, and a second wiring film is formed inside the second through hole 74. 97 is filled.
  • the second wiring film 97 on the surface of one resin substrate 94 and the second wiring film 97 filled in the second through hole 74 are in contact with each other and are electrically connected.
  • the resin substrate 94 having the second wiring film 97 that is in contact with and electrically connected to the first wiring film 77 of the glass substrate 75 is adjacent.
  • the electrode 95 of the semiconductor chip 91 is brought into contact with the second wiring film 97 of the resin substrate 94 disposed on the uppermost layer of the buildup substrate 92, and the second of the resin substrate 94 located on the lowermost layer of the buildup substrate 92.
  • a wiring film 98 of the printed circuit board 93 is connected to the wiring film 97 by bumps 96.
  • the electrode 95 of the semiconductor chip 91 mounted on the build-up substrate 92 can be connected to the wiring film 98 of the printed circuit board 93 at a desired position.
  • InGaZnO was used for the semiconductor layer 34.
  • a copper thin film containing oxygen was used for the oxygen diffusion preventing layer 37, and a pure copper thin film was used for the upper electrode layer 38.
  • Aluminum of the main additive metal is 0, 0.5, 1.0, 2.0, 4.0, 6.0, 8.0, 9 on the surface of the resin substrate 30 made of polyimide, PET, or epoxy resin.
  • 0.0, 10 wt%, and silicon, titanium, or manganese as a secondary additive metal is 0, 0.5, 1.0, 2.0, 4.0, 6.0, 8.0, 9.0
  • First target consisting of an alloy containing 10wt% or an alloy containing 0,5,10,20,30,40,50,60,70wt% of nickel as a secondary additive metal
  • a first target made of (or an attempt to make) was made, the first target was sputtered to form a base film on the surface of the resin substrate 30, and the peel strength was measured.
  • the measurement results are shown in Tables 1 to 12 below.
  • Components other than the main additive metal and the auxiliary additive metal are copper and inevitable impurities, and the inevitable impurities are 1 wt% or less.
  • the composition of the base film is the same as that of
  • “production impossible” is a combination of the proportion of the main additive metal and the proportion of the sub-addition metal that the first target could not be created.
  • the resin substrate 30 was a polyimide or an epoxy resin
  • “ ⁇ ” It is a combination of proportions where the measured value was 0.8 kgf / cm or more
  • “ ⁇ ” is a combination of proportions in the range of 0.5 kgf / cm or more and less than 0.8 kgf / cm
  • is a combination of ratios in which the measured value is 0.5 kgf / cm or more, and “ ⁇ ” is 0.2 kgf / cm or more and less than 0.5 kgf / cm. It is a combination of proportions that were in the range, and “x” is a combination of proportions that was less than 0.2 kgf / cm. “O” in the table is a combination of suitable ratios.
  • Tables 1 to 3 below show cases where the secondary additive metal is silicon. From the measurement results, aluminum as the primary additive metal is contained in the range of 1.0 wt% to 8.0 wt%. The adhesion of the base film obtained from the first target containing a certain silicon in the range of 1.0 wt% to 8.0 wt% is strong.
  • the secondary additive metal is titanium. From the measurement results, the secondary additive metal contains aluminum as the primary additive metal in the range of 1.0 wt% to 8.0 wt%. The adhesion of the base film obtained from the first target containing titanium in the range of 1.0 wt% to 4.0 wt% is strong.
  • Tables 7 to 9 below show cases where the secondary additive metal is manganese. From the measurement results, aluminum as the primary additive metal is contained in the range of 1.0 wt% to 8.0 wt%. The adhesion of the base film obtained from the first target containing certain manganese in the range of 1.0 wt% to 8.0 wt% is strong.
  • Tables 10 to 12 below show the case where the secondary additive metal is nickel. From the measurement results, aluminum as the primary additive metal is contained in the range of 1.0 wt% to 8.0 wt%. The adhesion of the base film obtained from the first target containing certain nickel in the range of 10 wt% to 50 wt% is strong.
  • a wiring film having a high adhesion strength to the glass substrate is required, and an additive that chemically bonds to oxygen in the glass substrate is added to the wiring film.
  • additives that chemically bond to oxygen, hydrogen, and carbon contained in the chemical structure of the resin in the resin substrate 30 are necessary.
  • the base film 21 of the wiring films 31 and 32 described above is required.
  • the secondary additive metal contained in is highly reactive with carbon and has a high adhesion strength to the resin substrate 30.
  • ⁇ Glass substrate> aluminum, which is the main additive metal, is added to the surface of the glass substrate 20 having a flat surface made of alkali glass at 0, 0.5, 1.0, 2.0, 4.0, 6.0, 8.0. 9.0, 10 wt%, and silicon as a secondary additive metal is 0, 0.5, 1.0, 2.0, 4.0, 6.0, 8.0, 9.0.
  • a first target made of an alloy contained at a rate of 10 wt% was produced (or attempted to be produced), the produced first target was sputtered to form a 50 nm base film on the surface of the glass substrate 20, and then copper The surface of the base film is sputtered with a second target made of pure copper or a copper alloy having a higher content than that of the first target and the base film 21 and having a conductivity higher than that of the first target and the base film 21.
  • a low-resistance film 22 is formed on the base film 21 and low resistance To form a wiring film 32 and the film 22 are laminated.
  • Components other than the main additive metal and the auxiliary additive metal are copper and inevitable impurities, and the inevitable impurities are 1 wt% or less.
  • the composition of the base film is the same as that of the first target on which the base film is formed.
  • a plurality of through holes 48 are formed in the glass substrate 46, and the base film 21 is formed on the inner peripheral surface of the through holes 48 in addition to the surface of the glass substrate 46. It is not formed on the back side.
  • the base film 21 was formed to a thickness of 150 nm.
  • the opening of the through hole 48 is circular with a diameter of 50 ⁇ m, and the distance between the centers of adjacent through holes 48 is 100 ⁇ m.
  • the glass substrate 46 on which the base film 21 is formed is immersed in a plating solution, and a low resistance film 22 made of a copper thin film having a thickness of 5 ⁇ m is formed on the surface of the base film 21 by electrolytic plating.
  • a wiring film 32 composed of the ground film 21 and the low resistance film 22 was obtained.
  • the composition of the low resistance film 22 is made of pure copper or a copper alloy having a copper content higher than that of the first target 44 a and the base film 21 and a conductivity higher than that of the first target 44 a and the base film 21.
  • Peel strength test was performed under the same test conditions and evaluation conditions as in Table 13. The test results of the peel strength test are shown in Table 14 below.
  • Table 14 shows that the peel strength is high when the Al content is in the range of 0.5 to 8.0 wt% and the Si content is in the range of 0.5 to 8.0 wt%. .
  • the wiring film of the present invention has high peel strength both when the substrate in contact with the substrate is resin and when glass is used.
  • a display device, an organic EL display device, and a semiconductor element are also included in the present invention.
  • the wiring film of the present invention has high peel strength even for a composite substrate in which glass fibers are dispersed in a resin.

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Computer Hardware Design (AREA)
  • Chemical & Material Sciences (AREA)
  • Manufacturing & Machinery (AREA)
  • Nonlinear Science (AREA)
  • Ceramic Engineering (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Optics & Photonics (AREA)
  • Mathematical Physics (AREA)
  • Plasma & Fusion (AREA)
  • Organic Chemistry (AREA)
  • Metallurgy (AREA)
  • Mechanical Engineering (AREA)
  • Materials Engineering (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Analytical Chemistry (AREA)
  • Theoretical Computer Science (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Electroluminescent Light Sources (AREA)
  • Electrodes Of Semiconductors (AREA)
  • Thin Film Transistor (AREA)
  • Liquid Crystal (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

1回のエッチングによってパターニングすることができ、樹脂基板に対する付着力が強い配線膜とその配線膜を用いた半導体素子、表示装置を提供する。樹脂基板30に接触した下地膜21は、主添加金属であるアルミニウムと、副添加金属であるシリコン、チタン又はニッケルを所定割合含有する銅薄膜であり、樹脂に対する付着力が強いので、配線膜31、32(ゲート電極層32)は樹脂基板30から剥離しない。また、下地膜21と低抵抗膜22とは銅を多く含有するので、銅をエッチングするエッチャント又はエッチングガスによって一緒にエッチングすることができるので、配線膜31、32は1回のエッチングによってパターンニングすることができる。

Description

液晶表示装置、有機EL表示装置、半導体素子、配線膜、配線基板、ターゲット
 本発明は、微小な半導体デバイスに使用される配線膜の技術分野に係り、特に、樹脂に接触する電極層の技術分野に関する。
  FPD(フラットパネルディスプレイ)の表示部分は、従来ではガラス基板上に形成されていたが、近年では、フィルムや樹脂基板等、表面に樹脂が露出する基板上に形成する技術が求められている。
 FPDの配線膜は、スパッタリング法によってガラス基板上に形成されていたが、ガラス基板に替え、柔軟性や屈曲性を有する樹脂基板に形成する場合は、低抵抗の特性から配線膜として用いられる銅薄膜と樹脂基板との密着性が悪く、配線膜が樹脂基板から剥離し、不良品が発生しやすい。
 銅薄膜と樹脂基板との間に、チタン薄膜やクロム薄膜等のプライマー層を設けて二層構造の配線膜を構成させれば、配線膜と樹脂基板との間の密着性は向上するが、プライマー層をパターニングするためのエッチャントやエッチングガスと、配線膜をパターニングするためのエッチャントやエッチングガスとが異なるため、チタン薄膜やクロム薄膜は量産工程には採用しにくく、工程を増加させずに銅薄膜と樹脂基板との間の密着性を向上させるための技術が求められている。
WO2014/185301号公報 特開2004-91907号公報 特開2004-342977号公報 特開2006-193783号公報 特開2016-211064号公報 特開2012-211378号公報
 本発明の目的は、樹脂基板から剥離しにくく、一種類のエッチャント又はエッチングガスによってパターニングすることができる配線膜を提供することにある。
 上記課題を解決するために、本発明は、樹脂基板と、半導体素子と、液晶層と、偏光フィルタとを有し、前記半導体素子の導通と遮断とによって、前記液晶層に印加される電圧を変化させ、前記液晶層を透過した光の前記偏光フィルタの透過を制御する液晶表示装置であって、前記半導体素子は、半導体層と、前記半導体層に接触したゲート絶縁膜と、前記ゲート絶縁膜を間にして前記半導体層と対向され前記ゲート絶縁膜に接触したゲート電極層と、前記半導体層に接触して電気的に接続された第一、第二電極層とを有し、前記ゲート電極層に印加される電圧によって、前記第一電極層と前記第二電極層との間の電気的な導通と遮断とが制御され、前記ゲート電極層と前記第一電極層と前記第二電極層とのいずれか一以上の電極層が、前記樹脂基板に接触された配線膜に電気的に接続された半導体素子であり、前記配線膜は、前記樹脂基板と接触された下地膜と、前記下地膜に接触され、前記下地膜よりも抵抗率が小さい低抵抗膜とを有し、前記下地膜には、前記下地膜を構成する元素の中で銅が最も大きい質量割合で含有され、前記下地膜100wt%中には、主添加金属であるアルミニウムは1.0wt%以上8.0wt%以下の範囲で含有され、副添加金属であるシリコンは1.0wt%以上8.0wt%以下の範囲で含有され、不可避不純物は1wt%以下の範囲で含有され、前記低抵抗膜は、前記下地膜よりも銅の質量割合が高くされた液晶表示装置である。
 本発明は、樹脂基板と、半導体素子と、液晶層と、偏光フィルタとを有し、前記半導体素子の導通と遮断とによって、前記液晶層に印加される電圧を変化させ、前記液晶層を透過した光の前記偏光フィルタの透過を制御する液晶表示装置であって、前記半導体素子は、半導体層と、前記半導体層に接触したゲート絶縁膜と、前記ゲート絶縁膜を間にして前記半導体層と対向され前記ゲート絶縁膜に接触したゲート電極層と、前記半導体層に接触して電気的に接続された第一、第二電極層とを有し、前記ゲート電極層に印加される電圧によって、前記第一電極層と前記第二電極層との間の電気的な導通と遮断とが制御され、前記ゲート電極層と前記第一電極層と前記第二電極層とのいずれか一以上の電極層が、前記樹脂基板に接触された配線膜に電気的に接続された半導体素子であり、前記配線膜は、前記樹脂基板と接触された下地膜と、前記下地膜に接触され、前記下地膜よりも抵抗率が小さい低抵抗膜とを有し、前記下地膜には、前記下地膜を構成する元素の中で銅が最も大きい質量割合で含有され、前記下地膜100wt%中には、主添加金属であるアルミニウムは1.0wt%以上8.0wt%以下の範囲で含有され、副添加金属であるチタンは1.0wt%以上4.0wt%以下の範囲で含有され、不可避不純物は1wt%以下の範囲で含有され、前記低抵抗膜は、前記下地膜よりも銅の質量割合が高くされた液晶表示装置である。
 本発明はまた、樹脂基板と、半導体素子と、液晶層と、偏光フィルタとを有し、前記半導体素子の導通と遮断とによって、前記液晶層に印加される電圧を変化させ、前記液晶層を透過した光の前記偏光フィルタの透過を制御する液晶表示装置であって、前記半導体素子は、半導体層と、前記半導体層に接触したゲート絶縁膜と、前記ゲート絶縁膜を間にして前記半導体層と対向され前記ゲート絶縁膜に接触したゲート電極層と、前記半導体層に接触して電気的に接続された第一、第二電極層とを有し、前記ゲート電極層に印加される電圧によって、前記第一電極層と前記第二電極層との間の電気的な導通と遮断とが制御され、前記ゲート電極層と前記第一電極層と前記第二電極層とのいずれか一以上の電極層が、前記樹脂基板に接触された配線膜に電気的に接続された半導体素子であり、前記配線膜は、前記樹脂基板と接触された下地膜と、前記下地膜に接触され、前記下地膜よりも抵抗率が小さい低抵抗膜とを有し、前記下地膜には、前記下地膜を構成する元素の中で銅又は副添加金属のいずれか一方が最も大きい質量割合で含有され、前記下地膜100wt%中には、主添加金属であるアルミニウムは1.0wt%以上8.0wt%以下の範囲で含有され、前記副添加金属であるニッケルは10wt%以上50wt%以下の範囲で含有され、不可避不純物は1wt%以下の範囲で含有され、前記低抵抗膜は、前記下地膜よりも銅の質量割合が高くされた液晶表示装置である。
 本発明は、ガラス基板と、半導体素子と、液晶層と、偏光フィルタとを有し、前記半導体素子の導通と遮断とによって、前記液晶層に印加される電圧を変化させ、前記液晶層を透過した光の前記偏光フィルタの透過を制御する液晶表示装置であって、前記半導体素子は、半導体層と、前記半導体層に接触したゲート絶縁膜と、前記ゲート絶縁膜を間にして前記半導体層と対向され前記ゲート絶縁膜に接触したゲート電極層と、前記半導体層に接触して電気的に接続された第一、第二電極層とを有し、前記ゲート電極層に印加される電圧によって、前記第一電極層と前記第二電極層との間の電気的な導通と遮断とが制御され、前記ゲート電極層と前記第一電極層と前記第二電極層とのいずれか一以上の電極層が、前記ガラス基板に接触された配線膜に電気的に接続された半導体素子であり、前記配線膜は、前記ガラス基板と接触された下地膜と、前記下地膜に接触され、前記下地膜よりも抵抗率が小さい低抵抗膜とを有し、前記下地膜には、前記下地膜を構成する元素の中で銅が最も大きい質量割合で含有され、前記下地膜100wt%中には、主添加金属であるアルミニウムは0.5wt%以上8.0wt%以下の範囲で含有され、副添加金属であるシリコンは0.5wt%以上8.0wt%以下の範囲で含有され、不可避不純物は1wt%以下の範囲で含有され、前記低抵抗膜は、前記下地膜よりも銅の質量割合が高くされた液晶表示装置である。
 本発明は、樹脂基板と、半導体素子と、有機EL層とを有し、前記半導体素子を制御することによって、前記有機EL層に印加される電圧を変化させ、前記有機EL層を流れる電流の大きさを制御する有機EL表示装置であって、前記半導体素子は、半導体層と、前記半導体層に接触したゲート絶縁膜と、前記ゲート絶縁膜を間にして前記半導体層と対向され前記ゲート絶縁膜に接触したゲート電極層と、前記半導体層に接触して電気的に接続された第一、第二電極層とを有し、前記ゲート電極層に印加される電圧によって、前記第一電極層と前記第二電極層との間の電気的な導通と遮断とが制御され、前記ゲート電極層と前記第一電極層と前記第二電極層とのいずれか一以上の電極層が、前記樹脂基板に接触された配線膜に電気的に接続された半導体素子であり、前記配線膜は、前記樹脂基板と接触された下地膜と、前記下地膜に接触され、前記下地膜よりも抵抗率が小さい低抵抗膜とを有し、前記下地膜には、前記下地膜を構成する元素の中で銅が最も大きい質量割合で含有され、前記下地膜100wt%中には、主添加金属であるアルミニウムは1.0wt%以上8.0wt%以下の範囲で含有され、副添加金属であるシリコンは1.0wt%以上8.0wt%以下の範囲で含有され、不可避不純物は1wt%以下の範囲で含有され、前記低抵抗膜は、前記下地膜よりも銅の質量割合が高くされた有機EL表示装置である。
 本発明は、樹脂基板と、半導体素子と、有機EL層とを有し、前記半導体素子を制御することによって、前記有機EL層に印加される電圧を変化させ、前記有機EL層を流れる電流の大きさを制御する有機EL表示装置であって、前記半導体素子は、半導体層と、前記半導体層に接触したゲート絶縁膜と、前記ゲート絶縁膜を間にして前記半導体層と対向され前記ゲート絶縁膜に接触したゲート電極層と、前記半導体層に接触して電気的に接続された第一、第二電極層とを有し、前記ゲート電極層に印加される電圧によって、前記第一電極層と前記第二電極層との間の電気的な導通と遮断とが制御され、前記ゲート電極層と前記第一電極層と前記第二電極層とのいずれか一以上の電極層が、前記樹脂基板に接触された配線膜に電気的に接続された半導体素子であり、前記配線膜は、前記樹脂基板と接触された下地膜と、前記下地膜に接触され、前記下地膜よりも抵抗率が小さい低抵抗膜とを有し、前記下地膜には、前記下地膜を構成する元素の中で銅が最も大きい質量割合で含有され、前記下地膜100wt%中には、主添加金属であるアルミニウムは1.0wt%以上8.0wt%以下の範囲で含有され、副添加金属であるチタンは1.0wt%以上4.0wt%以下の範囲で含有され、不可避不純物は1wt%以下の範囲で含有され、前記低抵抗膜は、前記下地膜よりも銅の質量割合が高くされた有機EL表示装置である。
 さらに本発明は、樹脂基板と、半導体素子と、有機EL層とを有し、前記半導体素子を制御することによって、前記有機EL層に印加される電圧を変化させ、前記有機EL層を流れる電流の大きさを制御する有機EL表示装置であって、前記半導体素子は、半導体層と、前記半導体層に接触したゲート絶縁膜と、前記ゲート絶縁膜を間にして前記半導体層と対向され前記ゲート絶縁膜に接触したゲート電極層と、前記半導体層に接触して電気的に接続された第一、第二電極層とを有し、前記ゲート電極層に印加される電圧によって、前記第一電極層と前記第二電極層との間の電気的な導通と遮断とが制御され、前記ゲート電極層と前記第一電極層と前記第二電極層とのいずれか一以上の電極層が、前記樹脂基板に接触された配線膜に電気的に接続された半導体素子であり、前記配線膜は、前記樹脂基板と接触された下地膜と、前記下地膜に接触され、前記下地膜よりも抵抗率が小さい低抵抗膜とを有し、前記下地膜には、前記下地膜を構成する元素の中で銅又は副添加金属のいずれか一方が最も大きい質量割合で含有され、前記下地膜100wt%中には、主添加金属であるアルミニウムは1.0wt%以上8.0wt%以下の範囲で含有され、前記副添加金属であるニッケルは10wt%以上50wt%以下の範囲で含有され、不可避不純物は1wt%以下の範囲で含有され、前記低抵抗膜は、前記下地膜よりも銅の質量割合が高くされた有機EL表示装置である。
 ガラス基板と、半導体素子と、有機EL層とを有し、前記半導体素子を制御することによって、前記有機EL層に印加される電圧を変化させ、前記有機EL層を流れる電流の大きさを制御する有機EL表示装置であって、前記半導体素子は、半導体層と、前記半導体層に接触したゲート絶縁膜と、前記ゲート絶縁膜を間にして前記半導体層と対向され前記ゲート絶縁膜に接触したゲート電極層と、前記半導体層に接触して電気的に接続された第一、第二電極層とを有し、前記ゲート電極層に印加される電圧によって、前記第一電極層と前記第二電極層との間の電気的な導通と遮断とが制御され、前記ゲート電極層と前記第一電極層と前記第二電極層とのいずれか一以上の電極層が、前記ガラス基板に接触された配線膜に電気的に接続された半導体素子であり、前記配線膜は、前記樹脂基板と接触された下地膜と、前記下地膜に接触され、前記下地膜よりも抵抗率が小さい低抵抗膜とを有し、前記下地膜には、前記下地膜を構成する元素の中で銅が最も大きい質量割合で含有され、前記下地膜100wt%中には、主添加金属であるアルミニウムは0.5wt%以上8.0wt%以下の範囲で含有され、副添加金属であるシリコンは0.5wt%以上8.0wt%以下の範囲で含有され、不可避不純物は1wt%以下の範囲で含有され、前記低抵抗膜は、前記下地膜よりも銅の質量割合が高くされた有機EL表示装置である。
 本発明は、半導体層と、前記半導体層に接触したゲート絶縁膜と、前記ゲート絶縁膜を間にして前記半導体層と対向され前記ゲート絶縁膜に接触したゲート電極層と、前記半導体層に接触して電気的に接続された第一、第二電極層とを有し、前記ゲート電極層に印加される電圧によって、前記第一電極層と前記第二電極層との間の電気的な導通と遮断とが制御され、前記ゲート電極層と前記第一電極層と前記第二電極層とのいずれか一以上の電極層が、樹脂基板に接触された配線膜に電気的に接続された半導体素子であり、前記配線膜は、前記樹脂基板と接触された下地膜と、前記下地膜に接触され、前記下地膜よりも抵抗率が小さい低抵抗膜とを有し、前記下地膜には、前記下地膜を構成する元素の中で銅が最も大きい質量割合で含有され、前記下地膜100wt%中には、主添加金属であるアルミニウムは1.0wt%以上8.0wt%以下の範囲で含有され、副添加金属であるシリコンは1.0wt%以上8.0wt%以下の範囲で含有され、不可避不純物は1wt%以下の範囲で含有され、前記低抵抗膜は、前記下地膜よりも銅の質量割合が高くされた半導体素子である。
 本発明は、半導体層と、前記半導体層に接触したゲート絶縁膜と、前記ゲート絶縁膜を間にして前記半導体層と対向され前記ゲート絶縁膜に接触したゲート電極層と、前記半導体層に接触して電気的に接続された第一、第二電極層とを有し、前記ゲート電極層に印加される電圧によって、前記第一電極層と前記第二電極層との間の電気的な導通と遮断とが制御され、前記ゲート電極層と前記第一電極層と前記第二電極層とのいずれか一以上の電極層が、樹脂基板に接触された配線膜に電気的に接続された半導体素子であり、前記配線膜は、前記樹脂基板と接触された下地膜と、前記下地膜に接触され、前記下地膜よりも抵抗率が小さい低抵抗膜とを有し、前記下地膜には、前記下地膜を構成する元素の中で銅が最も大きい質量割合で含有され、前記下地膜100wt%中には、主添加金属であるアルミニウムは1.0wt%以上8.0wt%以下の範囲で含有され、副添加金属であるチタンは1.0wt%以上4.0wt%以下の範囲で含有され、不可避不純物は1wt%以下の範囲で含有され、前記低抵抗膜は、前記下地膜よりも銅の質量割合が高くされた半導体素子である。
 本発明は、半導体層と、前記半導体層に接触したゲート絶縁膜と、前記ゲート絶縁膜を間にして前記半導体層と対向され前記ゲート絶縁膜に接触したゲート電極層と、前記半導体層に接触して電気的に接続された第一、第二電極層とを有し、前記ゲート電極層に印加される電圧によって、前記第一電極層と前記第二電極層との間の電気的な導通と遮断とが制御され、前記ゲート電極層と前記第一電極層と前記第二電極層とのいずれか一以上の電極層が、樹脂基板に接触された配線膜に電気的に接続された半導体素子であり、前記配線膜は、前記樹脂基板と接触された下地膜と、前記下地膜に接触され、前記下地膜よりも抵抗率が小さい低抵抗膜とを有し、前記下地膜には、前記下地膜を構成する元素の中で銅又は副添加金属のいずれか一方が最も大きい質量割合で含有され、前記下地膜100wt%中には、主添加金属であるアルミニウムは1.0wt%以上8.0wt%以下の範囲で含有され、前記副添加金属であるニッケルは10wt%以上50wt%以下の範囲で含有され、不可避不純物は1wt%以下の範囲で含有され、前記低抵抗膜は、前記下地膜よりも銅の質量割合が高くされた半導体素子である。
 本発明は、樹脂基板に固定される配線膜であって、前記配線膜は、前記樹脂基板と接触された下地膜と、前記下地膜に接触され、前記下地膜よりも抵抗率が小さい低抵抗膜とを有し、前記下地膜には、前記下地膜を構成する元素の中で銅が最も大きい質量割合で含有され、前記下地膜100wt%中には、主添加金属であるアルミニウムは1.0wt%以上8.0wt%以下の範囲で含有され、副添加金属であるシリコンは1.0wt%以上8.0wt%以下の範囲で含有され、不可避不純物は1wt%以下の範囲で含有され、前記低抵抗膜は、前記下地膜よりも銅の質量割合が高くされた配線膜である。
 本発明は、樹脂基板に固定される配線膜であって、前記配線膜は、前記樹脂基板と接触された下地膜と、前記下地膜に接触され、前記下地膜よりも抵抗率が小さい低抵抗膜とを有し、前記下地膜には、前記下地膜を構成する元素の中で銅が最も大きい質量割合で含有され、前記下地膜100wt%中には、主添加金属であるアルミニウムは1.0wt%以上8.0wt%以下の範囲で含有され、副添加金属であるチタンは1.0wt%以上4.0wt%以下の範囲で含有され、不可避不純物は1wt%以下の範囲で含有され、前記低抵抗膜は、前記下地膜よりも銅の質量割合が高くされた配線膜である。
 本発明は、樹脂基板に固定される配線膜であって、前記配線膜は、前記樹脂基板と接触された下地膜と、前記下地膜に接触され、前記下地膜よりも抵抗率が小さい低抵抗膜とを有し、前記下地膜には、前記下地膜を構成する元素の中で銅又は副添加金属のいずれか一方が最も大きい質量割合で含有され、前記下地膜100wt%中には、主添加金属であるアルミニウムは1.0wt%以上8.0wt%以下の範囲で含有され、前記副添加金属であるニッケルは10wt%以上50wt%以下の範囲で含有され、不可避不純物は1wt%以下の範囲で含有され、前記低抵抗膜は、前記下地膜よりも銅の質量割合が高くされた配線膜である。
 本発明は、ガラス基板に固定される配線膜であって、前記配線膜は、前記ガラス基板と接触された下地膜と、前記下地膜に接触され、前記下地膜よりも抵抗率が小さい低抵抗膜とを有し、前記下地膜には、前記下地膜を構成する元素の中で銅が最も大きい質量割合で含有され、前記下地膜100wt%中には、主添加金属であるアルミニウムは0.5wt%以上8.0wt%以下の範囲で含有され、副添加金属であるシリコンは0.5wt%以上8.0wt%以下の範囲で含有され、不可避不純物は1wt%以下の範囲で含有され、前記低抵抗膜は、前記下地膜よりも銅の質量割合が高くされた配線膜である。
 本発明は、複数の貫通孔が形成されたガラス基板に固定される配線膜であって、前記配線膜は、前記ガラス基板の表面と前記貫通孔の内周面とに接触された下地膜と、前記下地膜に接触され、前記下地膜よりも抵抗率が小さい低抵抗膜とを有し、前記下地膜には、前記下地膜を構成する元素の中で銅が最も大きい質量割合で含有され、前記下地膜100wt%中には、主添加金属であるアルミニウムは0.5wt%以上8.0wt%以下の範囲で含有され、副添加金属であるシリコンは0.5wt%以上8.0wt%以下の範囲で含有され、不可避不純物は1wt%以下の範囲で含有され、前記低抵抗膜は、前記下地膜よりも銅の質量割合が高くされ、前記低抵抗膜の少なくとも一部は、前記ガラス基板表面上に配置された部分と、前記貫通孔内で前記下地膜と接触して前記貫通孔を充填する部分とが接触された配線膜である。
 本発明は、複数の貫通孔が形成されたガラス基板と、前記ガラス基板に設けられた配線膜とを有する配線基板であって、前記配線膜は、前記ガラス基板の表面と前記貫通孔の内周面とに接触された下地膜と、前記下地膜に接触され、前記下地膜よりも抵抗率が小さい低抵抗膜とを有し、前記下地膜には、前記下地膜を構成する元素の中で銅が最も大きい質量割合で含有され、前記下地膜100wt%中には、主添加金属であるアルミニウムは0.5wt%以上8.0wt%以下の範囲で含有され、副添加金属であるシリコンは0.5wt%以上8.0wt%以下の範囲で含有され、不可避不純物は1wt%以下の範囲で含有され、前記低抵抗膜は、前記下地膜よりも銅の質量割合が高くされ、前記貫通孔の内部は、前記貫通孔内で前記下地膜と接触した前記低抵抗膜で充填され、前記低抵抗膜の少なくとも一部は、前記ガラス基板表面上に配置された部分と、前記貫通孔内で前記下地膜と接触して前記貫通孔を充填する部分とが接触された配線基板である。
 本発明は、樹脂基板に固定される配線膜の、前記樹脂基板に接触する下地膜を形成するスパッタリング装置のターゲットであって、前記ターゲットの100wt%中には、主添加金属であるアルミニウムは1.0wt%以上8.0wt%以下の範囲で含有され、副添加金属であるシリコンは1.0wt%以上8.0wt%以下の範囲で含有され、不可避不純物が1wt%以下の範囲で含有されたターゲットである。
 本発明は、樹脂基板に固定される配線膜の、前記樹脂基板に接触する下地膜を形成するスパッタリング装置のターゲットであって、前記ターゲットの100wt%中には、主添加金属であるアルミニウムは1.0wt%以上8.0wt%以下の範囲で含有され、副添加金属であるチタンは1.0wt%以上4.0wt%以下の範囲で含有され、不可避不純物が1wt%以下の範囲で含有されたターゲットである。
 本発明は、樹脂基板に固定される配線膜の、前記樹脂基板に接触する下地膜を形成するスパッタリング装置のターゲットであって、前記ターゲットの100wt%中には、主添加金属であるアルミニウムが1.0wt%以上8.0wt%以下の範囲で含有され、副添加金属であるニッケルが10wt%以上50wt%以下の範囲で含有され、不可避不純物が1wt%以下の範囲で含有されたターゲットである。
 下地層と樹脂基板との間の接着力が大きいので、配線膜が樹脂基板から剥離しない。
 下地層の銅の含有率が大きいので、下地層と下地層上の低抵抗層とを同じエッチャント又はエッチングガスによってパターニングすることができる。
 下地層上の低抵抗層の抵抗率は小さいので、抵抗の小さい配線膜が得られる。
本発明の第一例のトランジスタの製造工程を説明するための工程図(1) 本発明の第一例のトランジスタの製造工程を説明するための工程図(2) 本発明の第一例のトランジスタの製造工程を説明するための工程図(3) 本発明の第一例のトランジスタの製造工程を説明するための工程図(4) 本発明の第一例のトランジスタの製造工程を説明するための工程図(5) 本発明の第一例のトランジスタの製造工程を説明するための工程図(6) 本発明の第一例のトランジスタの製造工程を説明するための工程図(7) 本発明の第一例のトランジスタの製造工程を説明するための工程図(8) 本発明の第一例のトランジスタの製造工程を説明するための工程図(9) 本発明の第一例のトランジスタの製造工程を説明するための工程図(10) 本発明の第一例のトランジスタの製造工程を説明するための工程図(11) 本発明の第一例のトランジスタの製造工程を説明するための工程図(12) 本発明の第一例のトランジスタの製造工程を説明するための工程図(13) 本発明の第一例のトランジスタの製造工程を説明するための工程図(14) 成膜装置の一例 配線膜の位置を示す斜視図 (a)~(c):配線基板を製造する工程を説明するための図 ビルドアップ基板を説明するための図
<表示装置の説明>
 図14は本発明の一実施例の表示装置として液晶表示装置10が示されており、液晶表示装置10は、樹脂基板30と、本発明の半導体素子11と、液晶表示部14とを有している。図14では、半導体素子11の断面図が、液晶表示部14の断面図と共に示されている。
 半導体素子11は、一緒に形成される二種類の配線膜31,32と、半導体層34と、ソース電極層である第一電極層51と、ドレイン電極層である第二電極層52と、画素電極層82とを有している。二種類の配線膜31,32のうち、一方の種類の配線膜31は第一電極層51,第二電極層52、又は画素電極層82の少なくとも一電極層に電気的に接続されており、他の種類の配線膜32は、ゲート電極層として用いられている。ゲート電極層として用いられた配線膜32は、ゲート電極層32とも記載する。配線膜31,32の位置は図16の斜視図に示されている。
 樹脂基板30は、可撓性と透明性とを有する樹脂で形成されており、配線膜31、32の少なくとも一部は、樹脂基板30の表面に樹脂基板30と接触して設けられている。
 ゲート電極層32は、片面が樹脂基板30と接触され、反対側の面はゲート絶縁膜33の片面と接触されており、ゲート絶縁膜33の反対側の面には半導体層34がゲート絶縁膜33に接触して配置されている。この構造ではゲート電極層32と半導体層34との間にはゲート絶縁膜33が位置しており、ゲート電極層32と半導体層34とが接触しないように、ゲート電極層32はゲート絶縁膜33によって覆われている。
 第一電極層51と第二電極層52とは半導体層34と接触して配置されている。
 第一電極層51と第二電極層52とは、半導体層34に接触して形成された酸素拡散防止層37と、酸素拡散防止層37に接触して形成された抵抗率が小さい上部電極層38を有している。上部電極層38は半導体層34と接触しないことが好ましいため、上部電極層38と半導体層34との間に酸素拡散防止層37が配置されている。酸素拡散防止層37はバリア膜とも呼ばれており、チタン薄膜や酸素含有銅薄膜を用いることができる。上部電極層38は銅薄膜を用いることができる。
 酸素含有銅薄膜とは、銅を主成分とし酸素を含有する薄膜であり、また、銅薄膜は、銅を主成分とし、酸素含有銅薄膜より酸素含有量が低く、抵抗が小さい薄膜である。第一電極層51と第二電極層52は銅が主成分の二層構造の後述する図9、10に記載された積層型電極層40を構成する。
 第一電極層51と第二電極層52の間には凹部55が設けられ、この凹部55によって第一電極層51と第二電極層52とは分離されており、第一電極層51と第二電極層52とは、それぞれ半導体層34に接触して半導体層34に電気的に接続されている。
 凹部55は、第一電極層51と第二電極層52とを構成する二層構造の積層型電極層40が部分的にエッチングされて形成されている。この凹部55が形成される部分内に形成された積層型電極層40の下方位置にはストッパー層36が配置され、積層型電極層40をエッチング除去するときに、凹部55の底面には半導体層34はストッパー層36によって覆われて露出せず、ストッパー層36が露出するようにされている。
 第一電極層51上と、第二電極層52上と、その間の凹部55上には、水分等の侵入防止のため、保護膜41が形成されており、凹部55の底面の部分では、半導体層34上のストッパー層36と、凹部55内に形成された保護膜41とが互いに接触されている。
 第二電極層52には、液晶表示部14まで延設された透明な下部配線層42が接触され、第二電極層52と下部配線層42とは電気的に接続されている。
 液晶表示部14に位置する下部配線層42は、大面積の画素電極層82にされており、画素電極層82上には液晶層83が配置され、液晶層83上には透明な上部電極81が配置され、従って液晶層83は、それぞれ透明な画素電極層82と上部電極81とで挟まれている。
 画素電極層82と上部電極81との間の電圧が変化すると液晶層83に印加される電圧が変化され、その結果、液晶層83を透過する光の偏光の方向が変化するので、光源から射出された光が液晶を透過する際に、画素電極層82と上部電極81との間の電圧の変化によって、液晶層83を透過する光の偏光の方向が変化する。
 上部電極81上には、偏光フィルタ85が配置されており、光源から射出され、液晶層83と上部電極81とを透過した光は偏光フィルタ85に入射するようにされている。
 光の偏向の方向が変わると、光の偏光の方向と偏光フィルタ85の偏向の方向との間の関係が変わるため、偏光フィルタ85を透光していた光が遮蔽され、又は、偏光フィルタ85に遮蔽されていた光が透光するようになる。
 このように、液晶層83の偏光の方向が変わることにより、光の透光状態と遮光状態とを切り換えることができる。
 画素電極層82は第一電極層51または第二電極層52に電気的に接続されており、第一電極層51と第二電極層52とゲート電極層32との電位を制御することで、半導体素子11の導通と遮断とを切り替えることができるので、半導体素子11の導通と遮断を制御することによって光の透光状態と遮光状態とを制御することができる。
 樹脂基板30上には、液晶表示部14が複数個設けられており、各液晶表示部14には、それぞれ画素電極層82が配置され、画素電極層82上には、液晶層83と上部電極81と偏光フィルタ85とが配置されている。
 各画素電極層82はそれぞれ異なる半導体素子11が接続され、各画素電極層82上の液晶層83の偏光の方向は、画素電極層82が接続された半導体素子11の導通と遮断を制御することによって制御され、各画素電極層82上で光の透光状態と遮光状態とが制御されて画面上の表示が行われる。
 本発明の表示装置には有機EL層を用いた有機EL表示装置も含まれており、有機EL表示装置では、例えば液晶層83に替え、画素電極層82の表面上に有機EL層が配置され、有機EL層の表面上に配置された上部電極81と画素電極層82との間に印加される電圧の大きさが半導体素子11の制御によって制御され、有機EL層に流れる電流の大きさが変化し、発光量が変化して所望の表示が行われる。有機EL表示装置では、屋外での視認性向上のため外光の反射防止用に偏光フィルタが使用されることがある。
 次に、半導体素子11の製造工程を説明する。
<半導体素子の製造工程>
 この半導体素子11は、先ず、樹脂基板30上に、スパッタ法や蒸着法等の真空薄膜形成方法によって配線膜31,32を形成する。
 図15は、配線膜31、32を形成するための成膜装置25であり、第一、第二真空室26a、26bを有している。第一、第二真空室26a、26bの内部には、第一、第二ターゲット44a、44bがそれぞれ配置されている。
 第一真空室26aの前段には、前処理室27が配置され、第二真空室26bの後段には、搬出室28が配置されている。前処理室27の内部と第一真空室26aの内部と第二真空室26bの内部と搬出室28の内部とは、それぞれゲートバルブ291~293を介してそれぞれ接続されている。
 前処理室27と第一、第二真空室26a、26bと搬出室28とは、それぞれ真空排気装置24に接続されており、真空排気装置24の動作により、各室27,26a、26b、28は真空雰囲気に真空排気されている。
 先ずゲートバルブ291を開け、第一真空室26aの内部と前処理室27の内部とを接続し、前処理室27の内部に位置する樹脂基板30を第一真空室26aの内部に移動させ、ゲートバルブ291を閉じる。
 第一真空室26aの内部の第一ターゲット44aは、銅を主成分とし、主添加金属としてアルミニウムを所定割合で含有し、且つ、シリコン、チタン、マンガン、又はニッケルのいずれか一又は二種類の金属を副添加金属として所定割合で含有する合金である。
 第一、第二真空室26a、26bはガス導入装置47に接続されており、ガス導入装置47から第一真空室26aの内部にアルゴンガス等のスパッタリングガスを導入し、スパッタリング電源27aによって第一ターゲット44aにスパッタリング電圧を印加し、第一ターゲット44aをスパッタリングすると、図1に示すように、樹脂基板30の表面に、第一ターゲット44aと同一組成で樹脂基板30と接触した下地膜21が形成される。
 下地膜21が所定膜厚に形成されると、第一ターゲット44aのスパッタリングを停止し、第一、第二真空室26a、26b間のゲートバルブ292を開け、下地膜21が形成された第一真空室26aの内部に位置する樹脂基板30を第二真空室26bの内部に移動させ、ゲートバルブ292を閉じ、第二真空室26b内にスパッタリングガスを導入してスパッタリング電源27bによって第二ターゲット44bをスパッタリングし、下地膜21上に、下地膜21と接触した低抵抗膜22を所定膜厚に形成する。
 第二ターゲット44bは、銅の含有率が第一ターゲット44aよりも高く、導電率が第一ターゲット44aよりも大きくなっている純銅又は銅合金で構成されており、低抵抗膜22の組成は第二ターゲット44bと同一の組成になっている。
 第一、第二ターゲット44a、44bは、銅の含有率が高く、第一、第二ターゲット44a、44bのスパッタリングによって得られた下地膜21と低抵抗膜22とは、同一のエッチャント又は同一のエッチングガスによってパターニングすることができる。
 低抵抗膜22が所定膜圧に形成されると第二真空室26bの内部のスパッタリングが停止され、第二真空室26bと搬出室28との間のゲートバルブ293が開けられ、下地膜21と低抵抗膜22とが形成された樹脂基板30は第二真空室26bの内部から搬出室28の内部に移動され、ゲートバルブ293が閉じられ、搬出室28に大気が導入され、樹脂基板30は搬出室28の内部から大気中に取り出され、フォトリソグラフ工程と、一回のエッチング工程とによって、図3に示すような、パターニングされた下地膜21と低抵抗膜22とからなる配線膜32が形成される。
 この配線膜32は、ゲート電極層32であるが、他の場所に位置する配線膜31もゲート電極層32と一緒に形成されている。
 パターニングによって形成された配線膜31,ゲート電極層32が位置する場所以外の場所では、樹脂基板30の表面が露出する。
 次に、図4に示すように、樹脂基板30とゲート電極層32の表面に、SiO2、SiNx等のゲート絶縁膜33を形成する。他の配線膜31の表面にもゲート絶縁膜33は形成される。
 次に、ゲート絶縁膜33を必要な平面形状にパターニングした後、ゲート絶縁膜33上に半導体の薄膜を形成し、パターニングして、図5に示す半導体層34を形成する。
 次いで、図6に示すように、半導体層34の表面やゲート絶縁膜33の表面などの樹脂基板30上で露出する部分上に酸化物絶縁薄膜35を形成し、その酸化物絶縁薄膜35を、図7に示すようにパターニングして、酸化物絶縁薄膜から成るストッパー層36を形成する。
 図7の状態の処理対象物80では、ストッパー層36は、半導体層34の表面の一部を覆っており、他の部分を露出させている。
 次に、図8に示すように、処理対象物80の表面上に導電性を有する酸素拡散防止層37を形成した後、図9に示すように、低抵抗な上部電極層38を形成し、酸素拡散防止層37と上部電極層38とで、二層構造の積層型電極層40を構成させる。
 次に、図10に示すように、後述するソース領域になる部分の上方とドレイン領域になる部分の上方に位置する積層型電極層40の表面にパターニングされたレジスト膜39を形成する。
 この状態の樹脂基板30と樹脂基板30上の部材とを処理対象物88とすると、処理対象物88を、酸素拡散防止層37と上部電極層38とをエッチングするエッチング液に浸漬する。
 処理対象物88は、レジスト膜39で覆われていない部分には上部電極層38が露出しており、露出した上部電極層38と、その上部電極層38下方の酸素拡散防止層37とがエッチング液によってエッチングされ、図11に示すように、上部電極層38と酸素拡散防止層37とが溶解・除去された部分に開口45が形成される。
 ストッパー層36は、上部電極層38と酸素拡散防止層37とのエッチング液によってエッチングされない材質であり、エッチング液によるエッチングは、開口45の底面にストッパ-層36が露出したときに停止する。
 ゲート電極層32は細長であり、ゲート電極層32の上方の、ゲート電極層32の片側の部分の半導体層34をソース領域71とし、ソース領域71の反対側の部分の半導体層34をドレイン領域72と呼ぶと、このエッチングにより、積層型電極層40は、ソース領域71に接触された第一電極層51と、ドレイン領域72に接触された第二電極層52とに分離される。半導体層34の、ソース領域71とドレイン領域72の間は導通と非導通が切換えられる制御領域73と呼ぶ。
 次に、図12に示すようにレジスト膜39を除去し、図13に示すようにSiNxやSiO2等の絶縁膜から成る保護膜41を形成し、図14に示すように保護膜41にヴィアホールやコンタクトホール等の接続孔43を形成し、接続孔43底面に露出する第一電極層51や第二電極層52等と、樹脂基板30上の他の素子の電極層との間を電気的に接続する透明な下部配線層42を形成する。
 ゲート電極層32、第一、第二電極層51、52には電圧を印加できる状態であり、制御領域73の導通と非道通はゲート電極層32と、第一、第二電極層51、52との電圧によって制御することができ、半導体素子11は導通と遮断の動作をすることができる。液晶層83と上部電極81とは後工程で配置され、上述したように、複数個の半導体素子11の導通と遮断により、表示が行われる。
 なお、半導体層34を浸食しないエッチング液を用いる場合は、半導体層34はエッチング液に接触できるのでストッパー層36は不要である。
 樹脂基板30に接触した下地膜21は、樹脂に対する付着力が強いので、配線膜31、32(ゲート電極層32)が樹脂基板30から剥離しないようになっている。
 また、下地膜21と低抵抗膜22とは、銅を多く含有するので、銅をエッチングするエッチャント又はエッチングガスによってエッチングすることができ、従って、配線膜31、32は1回のエッチングによってパターニングすることができる。
 以上は、下地膜21と接触する基板には樹脂基板30を用いた半導体素子11の製造工程を説明したが、樹脂基板30に換え、ガラス基板20を用いた半導体素子11に関する発明も本発明に含まれる。
 ガラス基板20に下地膜を形成する際には、ガス導入装置47から第一真空室26aの内部にアルゴンガス等のスパッタリングガスを導入し、スパッタリング電源27aによって第一ターゲット44aにスパッタリング電圧を印加し、第一ターゲット44aをスパッタリングし、第一真空室26aの内部に配置されたガラス基板20の表面に、第一ターゲット44aと同一組成の下地膜21がガラス基板20の表面と接触して形成される。
 ここで、第二真空室26b内で、下地膜21上に第二ターゲット44bと同一組成の低抵抗膜22が下地膜21と接触して形成される。
 ガラス基板20の場合は下地膜21の形成後、低抵抗膜22を形成する前、又は、下地膜21と低抵抗膜22とが形成された後、ガラス基板20と下地膜21とを加熱するアニール、又はガラス基板20と下地膜21と低抵抗膜22とを加熱するアニールを行うとよい。
 アニールを行う場合と行わない場合のいずれの場合についても樹脂基板30の時と同じ工程によって配線膜32が形成され、配線膜32の形成後、樹脂基板30のときに図4~図14で説明した上記工程と同じ工程によって、ガラス基板20を有する本発明の半導体素子11が得られる。
 次に、本発明の他の例を説明すると、図17(a)のガラス基板46はガラスインターポーザであり、複数の貫通孔48が形成されている。上記第一ターゲット44aのスパッタリングによって、同図(b)に示すように、ガラス基板46の表面上と貫通孔48の内周面とに下地膜21が形成される。但し、ここでは裏面には形成されない。
 例えば、下地膜21の膜厚は150nmであり、貫通孔48の開口は直径50μmの円形であり、隣接する貫通孔48の中心間距離は100μmである。
 次に、下地膜21が形成されたガラス基板46をメッキ液に浸漬し、電解メッキ法によって、下地膜21の表面上に、銅薄膜を成長させ、低抵抗膜22を形成すると、同図(c)に示すように、下地膜21と低抵抗膜22とから成る配線膜32が設けられた配線基板90が得られる。
 低抵抗膜22の組成は、銅の含有率が第一ターゲット44a及び下地膜21よりも高く、導電率が第一ターゲット44a及び下地膜21よりも大きい純銅又は銅合金で構成されており、配線膜32が設けられたガラス基板46は、半導体チップを搭載し、電子回路を形成するために用いることができる。
 また、貫通孔48に充填された低抵抗膜22によって表面と裏面の間を電気的に接続することができるので、表面の半導体チップと裏面の所望位置のパッドとを電気的に接続させることができる。
 次に、ビルドアップ基板について説明する。図18の符号75は第一の貫通孔76が形成されたガラス基板であり、ガラス基板75の表面と第一の貫通孔76の内周面とには、上記組成の下地膜と低抵抗膜とから成る第一の配線膜77が形成されている。第一の貫通孔76は第一の配線膜77で充填されており、ガラス基板75の表面の第一の配線膜77と裏面の第一の配線膜77とは、第一の貫通孔76に充填された第一の配線膜77にそれぞれ接触され、第一の貫通孔76に充填された第一の配線膜77によって電気的に接続されている。
 ガラス基板75の表面と裏面とには、第二の貫通孔74が形成された複数の樹脂基板94が積層され、ガラス基板75とガラス基板75に積層された樹脂基板94とから成るビルドアップ基板92が形成されている。
 積層された各樹脂基板94は、表面に上記組成の下地膜と低抵抗膜とから成る第二の配線膜97が形成されており、第二の貫通孔74の内部には第二の配線膜97が充填されている。一枚の樹脂基板94の表面の第二の配線膜97と第二の貫通孔74の内部に充填された第二の配線膜97とは接触され、電気的に接続されている。
 ガラス基板75に積層された樹脂基板94のうちには、ガラス基板75の第一の配線膜77に接触されて電気的に接続された第二の配線膜97を有する樹脂基板94と、隣接する樹脂基板94の第二の配線膜97に接触されて電気的に接続された第二の配線膜97を有する樹脂基板94とが含まれている。ビルドアップ基板92の最上層に配置された樹脂基板94の第二の配線膜97には半導体チップ91の電極95が接触され、ビルドアップ基板92の最下層に位置する樹脂基板94の第二の配線膜97には、プリント基板93の配線膜98が、バンプ96によって接続されている。
 このような構成によると、ビルドアップ基板92に搭載された半導体チップ91の電極95は、所望位置のプリント基板93の配線膜98に接続させることができる。
 以下の実施例や比較例では、半導体層34にはInGaZnOを用いた。酸素拡散防止層37には、酸素を含有する銅薄膜を用い、上部電極層38には、純銅薄膜を用いた。
 ポリイミド、PET、またはエポキシ樹脂からなる樹脂基板30の表面上に、主添加金属のアルミニウムを0、0.5、1.0、2.0、4.0、6.0、8.0、9.0、10wt%の割合で含有し、且つ、副添加金属のシリコン、チタン、又はマンガンを0、0.5、1.0、2.0、4.0、6.0、8.0、9.0、10wt%の割合で含有した合金からなる第一ターゲット、又は、副添加金属のニッケルを0、5、10、20、30、40、50、60、70wt%の割合で含有した合金からなる第一ターゲットを作製し(又は作製を試み)、第一ターゲットをスパッタリングして樹脂基板30の表面に下地膜を形成しPeel強度を測定した。測定結果を下記表1~12に示す。主添加金属と副添加金属以外の成分は銅及び不可避不純物であり、不可避不純物は、1wt%以下である。下地膜の組成は下地膜を形成した第一ターゲットの組成と同一である。
 表中、「制作不可」は第一ターゲットが作成できなかった主添加金属の割合と副添加金属の割合の組み合わせであり、樹脂基板30がポリイミド又はエポキシ樹脂であったときには、「○」は、測定値が0.8kgf/cm以上であった割合の組み合わせであり、「△」は0.5kgf/cm以上0.8kgf/cm未満の範囲であった割合の組み合わせであり、「×」は、0.5kgf/cm未満であった割合の組み合わせである。
 樹脂基板30がPETであったときには、「○」は、測定値が0.5kgf/cm以上であった割合の組み合わせであり、「△」は0.2kgf/cm以上0.5kgf/cm未満の範囲であった割合の組み合わせであり、「×」は、0.2kgf/cm未満であった割合の組み合わせである。
 表中の「○」が、適した割合の組み合わせである。
 まず、下記表1~3は、副添加金属がシリコンの場合であり、測定結果から、主添加金属であるアルミニウムを1.0wt%以上8.0wt%以下の範囲で含有し、副添加金属であるシリコンを1.0wt%以上8.0wt%以下の範囲で含有する第一ターゲットから得られた下地膜の付着力が強い。
Figure JPOXMLDOC01-appb-T000001
Figure JPOXMLDOC01-appb-T000002
Figure JPOXMLDOC01-appb-T000003
 次に、下記表4~6は、副添加金属がチタンの場合であり、測定結果から、主添加金属であるアルミニウムを1.0wt%以上8.0wt%以下の範囲で含有し、副添加金属であるチタンを1.0wt%以上4.0wt%以下の範囲で含有する第一ターゲットから得られた下地膜の付着力が強い。
Figure JPOXMLDOC01-appb-T000004
Figure JPOXMLDOC01-appb-T000005
Figure JPOXMLDOC01-appb-T000006
 また、下記表7~9は、副添加金属がマンガンの場合であり、測定結果から、主添加金属であるアルミニウムを1.0wt%以上8.0wt%以下の範囲で含有し、副添加金属であるマンガンを1.0wt%以上8.0wt%以下の範囲で含有する第一ターゲットから得られた下地膜の付着力が強い。
Figure JPOXMLDOC01-appb-T000007
Figure JPOXMLDOC01-appb-T000008
Figure JPOXMLDOC01-appb-T000009
 また、下記表10~12は、副添加金属がニッケルの場合であり、測定結果から、主添加金属であるアルミニウムを1.0wt%以上8.0wt%以下の範囲で含有し、副添加金属であるニッケルを10wt%以上50wt%以下の範囲で含有する第一ターゲットから得られた下地膜の付着力が強い。
Figure JPOXMLDOC01-appb-T000010
Figure JPOXMLDOC01-appb-T000011
Figure JPOXMLDOC01-appb-T000012
 従来技術では、ガラス基板に対する付着強度が大きい配線膜が求められており、ガラス基板中の酸素と化学結合する添加物が配線膜の中に添加されていたが、樹脂基板30に対して付着強度を大きくするためには、樹脂基板30中の樹脂の化学構造に含有される酸素、水素及び炭素と化学結合する添加物が必要であり、特に、以上説明した配線膜31,32の下地膜21に含有される副添加金属は、炭素との反応性が高く、樹脂基板30に対する付着強度が大きくなっている。
<ガラス基板>
 次に、アルカリガラスから成る表面が平坦なガラス基板20の表面上に、主添加金属のアルミニウムを0、0.5、1.0、2.0、4.0、6.0、8.0、9.0、10wt%の割合で含有し、且つ、副添加金属のシリコンを0、0.5、1.0、2.0、4.0、6.0、8.0、9.0、10wt%の割合で含有した合金からなる第一ターゲットを作製し(又は作製を試み)、作成した第一ターゲットをスパッタリングしてガラス基板20の表面に50nmの下地膜を形成し、次いで、銅の含有率が第一ターゲット及び下地膜21よりも高く、導電率が第一ターゲット及び下地膜21よりも大きくなっている純銅又は銅合金で構成された第二ターゲットをスパッタリングし、下地膜の表面上に低抵抗膜22を形成し、下地膜21と低抵抗膜22とが積層された配線膜32を形成した。
 主添加金属と副添加金属以外の成分は銅及び不可避不純物であり、不可避不純物は、1wt%以下である。下地膜の組成は下地膜を形成した第一ターゲットの組成と同一である。
 密着性の評価は、配線膜32の表面に接着テープを貼付した後、接着テープを引きはがす試験条件にてPeel強度試験を行った。
 Peel強度試験の評価結果を下記表13に示す。評価条件は10×10個の小片のうち一個以上の小片が剥離したときに不良が発生したとし、表中に×を記載した。
Figure JPOXMLDOC01-appb-T000013
 表13から、Alが0.5以上8.0wt%以下の範囲で、且つ、Siが0.5以上8.0wt%以下の範囲の場合と、Alが9.0以上10wt%以下の範囲で、且つ、Siの含有率が0.5以上4.0wt%以下の範囲の場合とに剥離強度が高くなっていることが分かる。
 次に、図17(a)に示すガラス基板46の表面上に、表13と同じ第一ターゲット(主添加金属のアルミニウムを0、0.5、1.0、2.0、4.0、6.0、8.0、9.0、10wt%の割合で含有し、且つ、副添加金属のシリコンを0、0.5、1.0、2.0、4.0、6.0、8.0、9.0、10wt%の割合で含有した合金からなる第一ターゲット)を作製し(又は作製を試み)、作成した第一ターゲットをスパッタリングしてガラス基板46の表面に、図17(b)に示すように150nmの下地膜21を形成した。
 このガラス基板46には、複数の貫通孔48が形成されており、下地膜21は、ガラス基板46の表面上の他、貫通孔48の内周面にも形成される。裏面には形成されていない。
 下地膜21は膜厚150nmに形成した。貫通孔48の開口は直径50μmの円形であり、隣接する貫通孔48の中心間距離は100μmである。
 次に、下地膜21が形成されたガラス基板46をメッキ液に浸漬し、電解メッキ法によって、下地膜21の表面上に、膜厚5μmの銅薄膜から成る低抵抗膜22を形成し、下地膜21と低抵抗膜22とから成る配線膜32が得られた。低抵抗膜22の組成は、銅の含有率が第一ターゲット44a及び下地膜21よりも高く、導電率が第一ターゲット44a及び下地膜21よりも大きい純銅又は銅合金で構成されている。
 表13と同じ試験条件と評価条件によってでPeel強度試験を行った。Peel強度試験の試験結果を下記表14に示す。
Figure JPOXMLDOC01-appb-T000014
 表14から、Alが0.5以上8.0wt%以下の範囲で、且つ、Siが0.5以上8.0wt%以下の範囲の含有率の場合に剥離強度が高くなっていることが分かる。
 以上、本発明の配線膜は、下地と接触する基板が樹脂の場合とガラスの場合の両方に剥離強度が高くなっていることから、上記各配線膜と同様に、本配線膜を用いた液晶表示装置、有機EL表示装置、半導体素子も本発明に含まれる。また、本発明の配線膜は、ガラス繊維が樹脂中に分散された複合基板に対しても剥離強度が高くなる。
 10……液晶表示装置
 11……半導体素子
 30……樹脂基板
 31,32……配線膜
 20、46……ガラス基板
 21……下地膜
 22……低抵抗膜
 81……上部電極
 82……画素電極層
 83……液晶層
 85……偏光フィルタ 

Claims (20)

  1.  樹脂基板と、半導体素子と、液晶層と、偏光フィルタとを有し、
     前記半導体素子の導通と遮断とによって、前記液晶層に印加される電圧を変化させ、前記液晶層を透過した光の前記偏光フィルタの透過を制御する液晶表示装置であって、
     前記半導体素子は、半導体層と、前記半導体層に接触したゲート絶縁膜と、前記ゲート絶縁膜を間にして前記半導体層と対向され前記ゲート絶縁膜に接触したゲート電極層と、前記半導体層に接触して電気的に接続された第一、第二電極層とを有し、前記ゲート電極層に印加される電圧によって、前記第一電極層と前記第二電極層との間の電気的な導通と遮断とが制御され、
     前記ゲート電極層と前記第一電極層と前記第二電極層とのいずれか一以上の電極層が、前記樹脂基板に接触された配線膜に電気的に接続された半導体素子であり、
     前記配線膜は、前記樹脂基板と接触された下地膜と、前記下地膜に接触され、前記下地膜よりも抵抗率が小さい低抵抗膜とを有し、
     前記下地膜には、前記下地膜を構成する元素の中で銅が最も大きい質量割合で含有され、
     前記下地膜100wt%中には、主添加金属であるアルミニウムは1.0wt%以上8.0wt%以下の範囲で含有され、副添加金属であるシリコンは1.0wt%以上8.0wt%以下の範囲で含有され、不可避不純物は1wt%以下の範囲で含有され、
     前記低抵抗膜は、前記下地膜よりも銅の質量割合が高くされた液晶表示装置。
  2.  樹脂基板と、半導体素子と、液晶層と、偏光フィルタとを有し、
     前記半導体素子の導通と遮断とによって、前記液晶層に印加される電圧を変化させ、前記液晶層を透過した光の前記偏光フィルタの透過を制御する液晶表示装置であって、
     前記半導体素子は、半導体層と、前記半導体層に接触したゲート絶縁膜と、前記ゲート絶縁膜を間にして前記半導体層と対向され前記ゲート絶縁膜に接触したゲート電極層と、前記半導体層に接触して電気的に接続された第一、第二電極層とを有し、前記ゲート電極層に印加される電圧によって、前記第一電極層と前記第二電極層との間の電気的な導通と遮断とが制御され、
     前記ゲート電極層と前記第一電極層と前記第二電極層とのいずれか一以上の電極層が、前記樹脂基板に接触された配線膜に電気的に接続された半導体素子であり、
     前記配線膜は、前記樹脂基板と接触された下地膜と、前記下地膜に接触され、前記下地膜よりも抵抗率が小さい低抵抗膜とを有し、
     前記下地膜には、前記下地膜を構成する元素の中で銅が最も大きい質量割合で含有され、
     前記下地膜100wt%中には、主添加金属であるアルミニウムは1.0wt%以上8.0wt%以下の範囲で含有され、副添加金属であるチタンは1.0wt%以上4.0wt%以下の範囲で含有され、不可避不純物は1wt%以下の範囲で含有され、
     前記低抵抗膜は、前記下地膜よりも銅の質量割合が高くされた液晶表示装置。
  3.  樹脂基板と、半導体素子と、液晶層と、偏光フィルタとを有し、
     前記半導体素子の導通と遮断とによって、前記液晶層に印加される電圧を変化させ、前記液晶層を透過した光の前記偏光フィルタの透過を制御する液晶表示装置であって、
     前記半導体素子は、半導体層と、前記半導体層に接触したゲート絶縁膜と、前記ゲート絶縁膜を間にして前記半導体層と対向され前記ゲート絶縁膜に接触したゲート電極層と、前記半導体層に接触して電気的に接続された第一、第二電極層とを有し、前記ゲート電極層に印加される電圧によって、前記第一電極層と前記第二電極層との間の電気的な導通と遮断とが制御され、
     前記ゲート電極層と前記第一電極層と前記第二電極層とのいずれか一以上の電極層が、前記樹脂基板に接触された配線膜に電気的に接続された半導体素子であり、
     前記配線膜は、前記樹脂基板と接触された下地膜と、前記下地膜に接触され、前記下地膜よりも抵抗率が小さい低抵抗膜とを有し、
     前記下地膜には、前記下地膜を構成する元素の中で銅又は副添加金属のいずれか一方が最も大きい質量割合で含有され、
     前記下地膜100wt%中には、主添加金属であるアルミニウムは1.0wt%以上8.0wt%以下の範囲で含有され、前記副添加金属であるニッケルは10wt%以上50wt%以下の範囲で含有され、不可避不純物は1wt%以下の範囲で含有され、
     前記低抵抗膜は、前記下地膜よりも銅の質量割合が高くされた液晶表示装置。
  4.  ガラス基板と、半導体素子と、液晶層と、偏光フィルタとを有し、
     前記半導体素子の導通と遮断とによって、前記液晶層に印加される電圧を変化させ、前記液晶層を透過した光の前記偏光フィルタの透過を制御する液晶表示装置であって、
     前記半導体素子は、半導体層と、前記半導体層に接触したゲート絶縁膜と、前記ゲート絶縁膜を間にして前記半導体層と対向され前記ゲート絶縁膜に接触したゲート電極層と、前記半導体層に接触して電気的に接続された第一、第二電極層とを有し、前記ゲート電極層に印加される電圧によって、前記第一電極層と前記第二電極層との間の電気的な導通と遮断とが制御され、
     前記ゲート電極層と前記第一電極層と前記第二電極層とのいずれか一以上の電極層が、前記ガラス基板に接触された配線膜に電気的に接続された半導体素子であり、
     前記配線膜は、前記ガラス基板と接触された下地膜と、前記下地膜に接触され、前記下地膜よりも抵抗率が小さい低抵抗膜とを有し、
     前記下地膜には、前記下地膜を構成する元素の中で銅が最も大きい質量割合で含有され、
     前記下地膜100wt%中には、主添加金属であるアルミニウムは0.5wt%以上8.0wt%以下の範囲で含有され、副添加金属であるシリコンは0.5wt%以上8.0wt%以下の範囲で含有され、不可避不純物は1wt%以下の範囲で含有され、
     前記低抵抗膜は、前記下地膜よりも銅の質量割合が高くされた液晶表示装置。
  5.  樹脂基板と、半導体素子と、有機EL層とを有し、
     前記半導体素子を制御することによって、前記有機EL層に印加される電圧を変化させ、前記有機EL層を流れる電流の大きさを制御する有機EL表示装置であって、
     前記半導体素子は、半導体層と、前記半導体層に接触したゲート絶縁膜と、前記ゲート絶縁膜を間にして前記半導体層と対向され前記ゲート絶縁膜に接触したゲート電極層と、前記半導体層に接触して電気的に接続された第一、第二電極層とを有し、前記ゲート電極層に印加される電圧によって、前記第一電極層と前記第二電極層との間の電気的な導通と遮断とが制御され、
     前記ゲート電極層と前記第一電極層と前記第二電極層とのいずれか一以上の電極層が、前記樹脂基板に接触された配線膜に電気的に接続された半導体素子であり、
     前記配線膜は、前記樹脂基板と接触された下地膜と、前記下地膜に接触され、前記下地膜よりも抵抗率が小さい低抵抗膜とを有し、
     前記下地膜には、前記下地膜を構成する元素の中で銅が最も大きい質量割合で含有され、
     前記下地膜100wt%中には、主添加金属であるアルミニウムは1.0wt%以上8.0wt%以下の範囲で含有され、副添加金属であるシリコンは1.0wt%以上8.0wt%以下の範囲で含有され、不可避不純物は1wt%以下の範囲で含有され、
     前記低抵抗膜は、前記下地膜よりも銅の質量割合が高くされた有機EL表示装置。
  6.  樹脂基板と、半導体素子と、有機EL層とを有し、
     前記半導体素子を制御することによって、前記有機EL層に印加される電圧を変化させ、前記有機EL層を流れる電流の大きさを制御する有機EL表示装置であって、
     前記半導体素子は、半導体層と、前記半導体層に接触したゲート絶縁膜と、前記ゲート絶縁膜を間にして前記半導体層と対向され前記ゲート絶縁膜に接触したゲート電極層と、前記半導体層に接触して電気的に接続された第一、第二電極層とを有し、前記ゲート電極層に印加される電圧によって、前記第一電極層と前記第二電極層との間の電気的な導通と遮断とが制御され、
     前記ゲート電極層と前記第一電極層と前記第二電極層とのいずれか一以上の電極層が、前記樹脂基板に接触された配線膜に電気的に接続された半導体素子であり、
     前記配線膜は、前記樹脂基板と接触された下地膜と、前記下地膜に接触され、前記下地膜よりも抵抗率が小さい低抵抗膜とを有し、
     前記下地膜には、前記下地膜を構成する元素の中で銅が最も大きい質量割合で含有され、
     前記下地膜100wt%中には、主添加金属であるアルミニウムは1.0wt%以上8.0wt%以下の範囲で含有され、副添加金属であるチタンは1.0wt%以上4.0wt%以下の範囲で含有され、不可避不純物は1wt%以下の範囲で含有され、
     前記低抵抗膜は、前記下地膜よりも銅の質量割合が高くされた有機EL表示装置。
  7.  樹脂基板と、半導体素子と、有機EL層とを有し、
     前記半導体素子を制御することによって、前記有機EL層に印加される電圧を変化させ、前記有機EL層を流れる電流の大きさを制御する有機EL表示装置であって、
     前記半導体素子は、半導体層と、前記半導体層に接触したゲート絶縁膜と、前記ゲート絶縁膜を間にして前記半導体層と対向され前記ゲート絶縁膜に接触したゲート電極層と、前記半導体層に接触して電気的に接続された第一、第二電極層とを有し、前記ゲート電極層に印加される電圧によって、前記第一電極層と前記第二電極層との間の電気的な導通と遮断とが制御され、
     前記ゲート電極層と前記第一電極層と前記第二電極層とのいずれか一以上の電極層が、前記樹脂基板に接触された配線膜に電気的に接続された半導体素子であり、
     前記配線膜は、前記樹脂基板と接触された下地膜と、前記下地膜に接触され、前記下地膜よりも抵抗率が小さい低抵抗膜とを有し、
     前記下地膜には、前記下地膜を構成する元素の中で銅又は副添加金属のいずれか一方が最も大きい質量割合で含有され、
     前記下地膜100wt%中には、主添加金属であるアルミニウムは1.0wt%以上8.0wt%以下の範囲で含有され、前記副添加金属であるニッケルは10wt%以上50wt%以下の範囲で含有され、不可避不純物は1wt%以下の範囲で含有され、
     前記低抵抗膜は、前記下地膜よりも銅の質量割合が高くされた有機EL表示装置。
  8.  ガラス基板と、半導体素子と、有機EL層とを有し、
     前記半導体素子を制御することによって、前記有機EL層に印加される電圧を変化させ、前記有機EL層を流れる電流の大きさを制御する有機EL表示装置であって、
     前記半導体素子は、半導体層と、前記半導体層に接触したゲート絶縁膜と、前記ゲート絶縁膜を間にして前記半導体層と対向され前記ゲート絶縁膜に接触したゲート電極層と、前記半導体層に接触して電気的に接続された第一、第二電極層とを有し、前記ゲート電極層に印加される電圧によって、前記第一電極層と前記第二電極層との間の電気的な導通と遮断とが制御され、
     前記ゲート電極層と前記第一電極層と前記第二電極層とのいずれか一以上の電極層が、前記ガラス基板に接触された配線膜に電気的に接続された半導体素子であり、
     前記配線膜は、前記樹脂基板と接触された下地膜と、前記下地膜に接触され、前記下地膜よりも抵抗率が小さい低抵抗膜とを有し、
     前記下地膜には、前記下地膜を構成する元素の中で銅が最も大きい質量割合で含有され、
     前記下地膜100wt%中には、主添加金属であるアルミニウムは0.5wt%以上8.0wt%以下の範囲で含有され、副添加金属であるシリコンは0.5wt%以上8.0wt%以下の範囲で含有され、不可避不純物は1wt%以下の範囲で含有され、
     前記低抵抗膜は、前記下地膜よりも銅の質量割合が高くされた有機EL表示装置。
  9.  半導体層と、前記半導体層に接触したゲート絶縁膜と、前記ゲート絶縁膜を間にして前記半導体層と対向され前記ゲート絶縁膜に接触したゲート電極層と、前記半導体層に接触して電気的に接続された第一、第二電極層とを有し、前記ゲート電極層に印加される電圧によって、前記第一電極層と前記第二電極層との間の電気的な導通と遮断とが制御され、
     前記ゲート電極層と前記第一電極層と前記第二電極層とのいずれか一以上の電極層が、樹脂基板に接触された配線膜に電気的に接続された半導体素子であり、
     前記配線膜は、前記樹脂基板と接触された下地膜と、前記下地膜に接触され、前記下地膜よりも抵抗率が小さい低抵抗膜とを有し、
     前記下地膜には、前記下地膜を構成する元素の中で銅が最も大きい質量割合で含有され、
     前記下地膜100wt%中には、主添加金属であるアルミニウムは1.0wt%以上8.0wt%以下の範囲で含有され、副添加金属であるシリコンは1.0wt%以上8.0wt%以下の範囲で含有され、不可避不純物は1wt%以下の範囲で含有され、
     前記低抵抗膜は、前記下地膜よりも銅の質量割合が高くされた半導体素子。
  10.  半導体層と、前記半導体層に接触したゲート絶縁膜と、前記ゲート絶縁膜を間にして前記半導体層と対向され前記ゲート絶縁膜に接触したゲート電極層と、前記半導体層に接触して電気的に接続された第一、第二電極層とを有し、前記ゲート電極層に印加される電圧によって、前記第一電極層と前記第二電極層との間の電気的な導通と遮断とが制御され、
     前記ゲート電極層と前記第一電極層と前記第二電極層とのいずれか一以上の電極層が、樹脂基板に接触された配線膜に電気的に接続された半導体素子であり、
     前記配線膜は、前記樹脂基板と接触された下地膜と、前記下地膜に接触され、前記下地膜よりも抵抗率が小さい低抵抗膜とを有し、
     前記下地膜には、前記下地膜を構成する元素の中で銅が最も大きい質量割合で含有され、
     前記下地膜100wt%中には、主添加金属であるアルミニウムは1.0wt%以上8.0wt%以下の範囲で含有され、副添加金属であるチタンは1.0wt%以上4.0wt%以下の範囲で含有され、不可避不純物は1wt%以下の範囲で含有され、
     前記低抵抗膜は、前記下地膜よりも銅の質量割合が高くされた半導体素子。
  11.  半導体層と、前記半導体層に接触したゲート絶縁膜と、前記ゲート絶縁膜を間にして前記半導体層と対向され前記ゲート絶縁膜に接触したゲート電極層と、前記半導体層に接触して電気的に接続された第一、第二電極層とを有し、前記ゲート電極層に印加される電圧によって、前記第一電極層と前記第二電極層との間の電気的な導通と遮断とが制御され、
     前記ゲート電極層と前記第一電極層と前記第二電極層とのいずれか一以上の電極層が、樹脂基板に接触された配線膜に電気的に接続された半導体素子であり、
     前記配線膜は、前記樹脂基板と接触された下地膜と、前記下地膜に接触され、前記下地膜よりも抵抗率が小さい低抵抗膜とを有し、
     前記下地膜には、前記下地膜を構成する元素の中で銅又は副添加金属のいずれか一方が最も大きい質量割合で含有され、
     前記下地膜100wt%中には、主添加金属であるアルミニウムは1.0wt%以上8.0wt%以下の範囲で含有され、前記副添加金属であるニッケルは10wt%以上50wt%以下の範囲で含有され、不可避不純物は1wt%以下の範囲で含有され、
     前記低抵抗膜は、前記下地膜よりも銅の質量割合が高くされた半導体素子。
  12.  樹脂基板に固定される配線膜であって、
     前記配線膜は、前記樹脂基板と接触された下地膜と、前記下地膜に接触され、前記下地膜よりも抵抗率が小さい低抵抗膜とを有し、
     前記下地膜には、前記下地膜を構成する元素の中で銅が最も大きい質量割合で含有され、
     前記下地膜100wt%中には、主添加金属であるアルミニウムは1.0wt%以上8.0wt%以下の範囲で含有され、副添加金属であるシリコンは1.0wt%以上8.0wt%以下の範囲で含有され、不可避不純物は1wt%以下の範囲で含有され、
     前記低抵抗膜は、前記下地膜よりも銅の質量割合が高くされた配線膜。
  13.  樹脂基板に固定される配線膜であって、
     前記配線膜は、前記樹脂基板と接触された下地膜と、前記下地膜に接触され、前記下地膜よりも抵抗率が小さい低抵抗膜とを有し、
     前記下地膜には、前記下地膜を構成する元素の中で銅が最も大きい質量割合で含有され、
     前記下地膜100wt%中には、主添加金属であるアルミニウムは1.0wt%以上8.0wt%以下の範囲で含有され、副添加金属であるチタンは1.0wt%以上4.0wt%以下の範囲で含有され、不可避不純物は1wt%以下の範囲で含有され、
     前記低抵抗膜は、前記下地膜よりも銅の質量割合が高くされた配線膜。
  14.  樹脂基板に固定される配線膜であって、
     前記配線膜は、前記樹脂基板と接触された下地膜と、前記下地膜に接触され、前記下地膜よりも抵抗率が小さい低抵抗膜とを有し、
     前記下地膜には、前記下地膜を構成する元素の中で銅又は副添加金属のいずれか一方が最も大きい質量割合で含有され、
     前記下地膜100wt%中には、主添加金属であるアルミニウムは1.0wt%以上8.0wt%以下の範囲で含有され、前記副添加金属であるニッケルは10wt%以上50wt%以下の範囲で含有され、不可避不純物は1wt%以下の範囲で含有され、
     前記低抵抗膜は、前記下地膜よりも銅の質量割合が高くされた配線膜。
  15.  ガラス基板に固定される配線膜であって、
     前記配線膜は、前記ガラス基板と接触された下地膜と、前記下地膜に接触され、前記下地膜よりも抵抗率が小さい低抵抗膜とを有し、
     前記下地膜には、前記下地膜を構成する元素の中で銅が最も大きい質量割合で含有され、
     前記下地膜100wt%中には、主添加金属であるアルミニウムは0.5wt%以上8.0wt%以下の範囲で含有され、副添加金属であるシリコンは0.5wt%以上8.0wt%以下の範囲で含有され、不可避不純物は1wt%以下の範囲で含有され、
     前記低抵抗膜は、前記下地膜よりも銅の質量割合が高くされた配線膜。
  16.  複数の貫通孔が形成されたガラス基板に固定される配線膜であって、
     前記配線膜は、前記ガラス基板の表面と前記貫通孔の内周面とに接触された下地膜と、前記下地膜に接触され、前記下地膜よりも抵抗率が小さい低抵抗膜とを有し、
     前記下地膜には、前記下地膜を構成する元素の中で銅が最も大きい質量割合で含有され、
     前記下地膜100wt%中には、主添加金属であるアルミニウムは0.5wt%以上8.0wt%以下の範囲で含有され、副添加金属であるシリコンは0.5wt%以上8.0wt%以下の範囲で含有され、不可避不純物は1wt%以下の範囲で含有され、
     前記低抵抗膜は、前記下地膜よりも銅の質量割合が高くされ、
     前記低抵抗膜の少なくとも一部は、前記ガラス基板表面上に配置された部分と、前記貫通孔内で前記下地膜と接触して前記貫通孔を充填する部分とが接触された配線膜。
  17.  複数の貫通孔が形成されたガラス基板と、
     前記ガラス基板に設けられた配線膜とを有する配線基板であって、
     前記配線膜は、前記ガラス基板の表面と前記貫通孔の内周面とに接触された下地膜と、前記下地膜に接触され、前記下地膜よりも抵抗率が小さい低抵抗膜とを有し、
     前記下地膜には、前記下地膜を構成する元素の中で銅が最も大きい質量割合で含有され、
     前記下地膜100wt%中には、主添加金属であるアルミニウムは0.5wt%以上8.0wt%以下の範囲で含有され、副添加金属であるシリコンは0.5wt%以上8.0wt%以下の範囲で含有され、不可避不純物は1wt%以下の範囲で含有され、
     前記低抵抗膜は、前記下地膜よりも銅の質量割合が高くされ、
     前記貫通孔の内部は、前記貫通孔内で前記下地膜と接触した前記低抵抗膜で充填され、
     前記低抵抗膜の少なくとも一部は、前記ガラス基板表面上に配置された部分と、前記貫通孔内で前記下地膜と接触して前記貫通孔を充填する部分とが接触された配線基板。
  18.  樹脂基板に固定される配線膜の、前記樹脂基板に接触する下地膜を形成するスパッタリング装置のターゲットであって、
     前記ターゲットの100wt%中には、主添加金属であるアルミニウムは1.0wt%以上8.0wt%以下の範囲で含有され、副添加金属であるシリコンは1.0wt%以上8.0wt%以下の範囲で含有され、不可避不純物が1wt%以下の範囲で含有されたターゲット。
  19.  樹脂基板に固定される配線膜の、前記樹脂基板に接触する下地膜を形成するスパッタリング装置のターゲットであって、
     前記ターゲットの100wt%中には、主添加金属であるアルミニウムは1.0wt%以上8.0wt%以下の範囲で含有され、副添加金属であるチタンは1.0wt%以上4.0wt%以下の範囲で含有され、不可避不純物が1wt%以下の範囲で含有されたターゲット。
  20.  樹脂基板に固定される配線膜の、前記樹脂基板に接触する下地膜を形成するスパッタリング装置のターゲットであって、
     前記ターゲットの100wt%中には、主添加金属であるアルミニウムが1.0wt%以上8.0wt%以下の範囲で含有され、副添加金属であるニッケルが10wt%以上50wt%以下の範囲で含有され、不可避不純物が1wt%以下の範囲で含有されたターゲット。 
PCT/JP2017/046927 2017-04-13 2017-12-27 液晶表示装置、有機el表示装置、半導体素子、配線膜、配線基板、ターゲット WO2018189965A1 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020197012646A KR20190132342A (ko) 2017-04-13 2017-12-27 액정 표시 장치, 유기 el 표시 장치, 반도체 소자, 배선막, 배선 기판, 타깃
JP2019512352A JP6837134B2 (ja) 2017-04-13 2017-12-27 液晶表示装置、有機el表示装置、半導体素子、配線膜、配線基板
CN201780088452.1A CN110392909A (zh) 2017-04-13 2017-12-27 液晶显示装置、有机el显示装置、半导体元件、布线膜、布线基板、靶材
US16/587,636 US20200058683A1 (en) 2017-04-13 2019-09-30 Liquid crystal display device, organic el display device, semiconductor element, wiring film, wiring substrate, and target

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2017-079991 2017-04-13
JP2017079991 2017-04-13

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US16/587,636 Continuation US20200058683A1 (en) 2017-04-13 2019-09-30 Liquid crystal display device, organic el display device, semiconductor element, wiring film, wiring substrate, and target

Publications (1)

Publication Number Publication Date
WO2018189965A1 true WO2018189965A1 (ja) 2018-10-18

Family

ID=63792400

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2017/046927 WO2018189965A1 (ja) 2017-04-13 2017-12-27 液晶表示装置、有機el表示装置、半導体素子、配線膜、配線基板、ターゲット

Country Status (6)

Country Link
US (1) US20200058683A1 (ja)
JP (1) JP6837134B2 (ja)
KR (1) KR20190132342A (ja)
CN (1) CN110392909A (ja)
TW (1) TW201842662A (ja)
WO (1) WO2018189965A1 (ja)

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003243325A (ja) * 2002-02-20 2003-08-29 Mitsubishi Materials Corp 銅合金配線膜形成用スパッタリングターゲットおよびそのターゲットを用いて形成した熱影響を受けることの少ない銅合金配線膜
JP2011049529A (ja) * 2009-07-29 2011-03-10 Nec Lcd Technologies Ltd トランジスタ回路
JP2013118367A (ja) * 2011-11-02 2013-06-13 Hitachi Cable Ltd 薄膜トランジスタ及びその製造方法、並びに薄膜トランジスタを備えた表示装置、スパッタリングターゲット材
JP2013133489A (ja) * 2011-12-26 2013-07-08 Sumitomo Metal Mining Co Ltd Cu合金スパッタリングターゲット、この製造方法及び金属薄膜
JP2013141018A (ja) * 2013-03-28 2013-07-18 Mitsubishi Materials Corp 密着性に優れた配線下地膜の製造方法
JP2013153093A (ja) * 2012-01-26 2013-08-08 Hitachi Cable Ltd 薄膜トランジスタ、その製造方法および該薄膜トランジスタを用いた表示装置
WO2014185301A1 (ja) * 2013-05-13 2014-11-20 株式会社アルバック 搭載装置、その製造方法、その製造方法に用いるスパッタリングターゲット
JP2015198093A (ja) * 2014-03-31 2015-11-09 凸版印刷株式会社 インターポーザー、半導体装置、インターポーザーの製造方法、半導体装置の製造方法

Family Cites Families (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0372045A (ja) * 1989-08-14 1991-03-27 Nippon Mining Co Ltd 酸化膜密着性に優れた高力高導電性銅合金
JPH06177117A (ja) * 1992-12-07 1994-06-24 Japan Energy Corp スパッタターゲットとこれを使用する半導体装置の製造方法
JP3754011B2 (ja) 2002-09-04 2006-03-08 デプト株式会社 電子部品用金属材料、電子部品、電子機器、金属材料の加工方法、電子部品の製造方法及び電子光学部品
JP4794802B2 (ja) * 2002-11-21 2011-10-19 Jx日鉱日石金属株式会社 銅合金スパッタリングターゲット及び半導体素子配線
JP4492919B2 (ja) 2003-05-19 2010-06-30 ルネサスエレクトロニクス株式会社 半導体装置の製造方法
JP2006193783A (ja) 2005-01-13 2006-07-27 Dept Corp 電子部品用金属材料、電子部品、電子機器、金属材料の加工方法、電子部品の製造方法及び電子光学部品
JP4567091B1 (ja) * 2009-01-16 2010-10-20 株式会社神戸製鋼所 表示装置用Cu合金膜および表示装置
CN102473732B (zh) * 2009-07-27 2015-09-16 株式会社神户制钢所 布线结构以及具备布线结构的显示装置
CN102484137B (zh) * 2009-08-26 2015-06-17 株式会社爱发科 半导体装置、具有半导体装置的液晶显示装置、半导体装置的制造方法
WO2011024704A1 (ja) * 2009-08-28 2011-03-03 株式会社アルバック 配線層、半導体装置、液晶表示装置
WO2011162177A1 (ja) * 2010-06-21 2011-12-29 株式会社アルバック 半導体装置、半導体装置を有する液晶表示装置、半導体装置の製造方法
JP2012027159A (ja) * 2010-07-21 2012-02-09 Kobe Steel Ltd 表示装置
JP2012189725A (ja) * 2011-03-09 2012-10-04 Kobe Steel Ltd Ti合金バリアメタルを用いた配線膜および電極、並びにTi合金スパッタリングターゲット
JP2012211378A (ja) 2011-03-31 2012-11-01 Kobe Steel Ltd Cu合金膜、及びそれを備えた表示装置または電子装置
JP2012253158A (ja) * 2011-06-01 2012-12-20 Kobe Steel Ltd 化合物半導体薄膜太陽電池用裏面電極および太陽電池、並びに上記裏面電極を製造するためのスパッタリングターゲット
JP2013253309A (ja) * 2012-06-08 2013-12-19 Sh Copper Products Co Ltd Cu−Mn合金スパッタリングターゲット材、それを用いた半導体素子の積層配線及び積層配線の製造方法
WO2015151512A1 (ja) * 2014-03-31 2015-10-08 凸版印刷株式会社 インターポーザ、半導体装置、インターポーザの製造方法、半導体装置の製造方法
JP6250614B2 (ja) * 2015-02-19 2017-12-20 株式会社神戸製鋼所 Cu積層膜、およびCu合金スパッタリングターゲット
JP6418060B2 (ja) 2015-05-13 2018-11-07 住友金属鉱山株式会社 金属吸収層の製造方法と積層体フィルムの製造方法
JP6011700B2 (ja) * 2015-09-18 2016-10-19 住友金属鉱山株式会社 Cu合金スパッタリングターゲット、この製造方法

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003243325A (ja) * 2002-02-20 2003-08-29 Mitsubishi Materials Corp 銅合金配線膜形成用スパッタリングターゲットおよびそのターゲットを用いて形成した熱影響を受けることの少ない銅合金配線膜
JP2011049529A (ja) * 2009-07-29 2011-03-10 Nec Lcd Technologies Ltd トランジスタ回路
JP2013118367A (ja) * 2011-11-02 2013-06-13 Hitachi Cable Ltd 薄膜トランジスタ及びその製造方法、並びに薄膜トランジスタを備えた表示装置、スパッタリングターゲット材
JP2013133489A (ja) * 2011-12-26 2013-07-08 Sumitomo Metal Mining Co Ltd Cu合金スパッタリングターゲット、この製造方法及び金属薄膜
JP2013153093A (ja) * 2012-01-26 2013-08-08 Hitachi Cable Ltd 薄膜トランジスタ、その製造方法および該薄膜トランジスタを用いた表示装置
JP2013141018A (ja) * 2013-03-28 2013-07-18 Mitsubishi Materials Corp 密着性に優れた配線下地膜の製造方法
WO2014185301A1 (ja) * 2013-05-13 2014-11-20 株式会社アルバック 搭載装置、その製造方法、その製造方法に用いるスパッタリングターゲット
JP2015198093A (ja) * 2014-03-31 2015-11-09 凸版印刷株式会社 インターポーザー、半導体装置、インターポーザーの製造方法、半導体装置の製造方法

Also Published As

Publication number Publication date
TW201842662A (zh) 2018-12-01
JP6837134B2 (ja) 2021-03-03
KR20190132342A (ko) 2019-11-27
US20200058683A1 (en) 2020-02-20
JPWO2018189965A1 (ja) 2020-03-05
CN110392909A (zh) 2019-10-29

Similar Documents

Publication Publication Date Title
US20110147753A1 (en) Display device, copper alloy film for use therein, and copper alloy sputtering target
US8558382B2 (en) Interconnection structure and display device including interconnection structure
US8062917B2 (en) Display panel structure and manufacture method thereof
CN100517797C (zh) 层压体、带配线的基体、有机el显示元件、有机el显示元件的连接端子及它们的制造方法
US8039852B2 (en) Thin film transistor for a liquid crystal device in which a sealing pattern is electrically connected to a common electrode wiring
EP2736074A1 (en) Array substrate and manufacturing method thereof, liquid crystal panel, and display device
US20070228575A1 (en) Wiring material and wiring board using the same
KR20120062692A (ko) 배선층, 반도체 장치, 액정 표시 장치
KR20130020569A (ko) 전자부품용 적층 배선막 및 피복층 형성용 스퍼터링 타겟재
KR101214413B1 (ko) 배선층, 반도체 장치, 반도체 장치를 갖는 액정 표시 장치
JP5374111B2 (ja) 表示装置およびこれに用いるCu合金膜
WO2018189965A1 (ja) 液晶表示装置、有機el表示装置、半導体素子、配線膜、配線基板、ターゲット
CN101828212B (zh) 显示装置及该显示装置使用的Cu合金膜
KR101350648B1 (ko) 전자부품용 적층 배선막 및 피복층 형성용 스퍼터링 타겟재
JP2008112989A (ja) ターゲット、成膜方法、薄膜トランジスタ、薄膜トランジスタ付パネル、及び薄膜トランジスタの製造方法
JP2018180297A (ja) ターゲット、配線膜、半導体素子、表示装置
JP5368717B2 (ja) 表示装置およびこれに用いるCu合金膜
CN113424247A (zh) 具有树脂基板的装置及其制造方法
JP6768180B1 (ja) Cu合金ターゲット、配線膜、半導体装置、液晶表示装置
US20210215986A1 (en) Cu alloy target, wiring film, semiconductor device, and liquid crystal display device
KR101421881B1 (ko) 전자 부품용 적층 배선막
CN115117175A (zh) 薄膜晶体管及其制备方法、阵列基板、显示装置
KR101927485B1 (ko) 표시장치 어레이 기판 및 그 제조방법
WO2010071031A1 (ja) 配線構造体、半導体素子、配線基板、表示用パネル及び表示装置

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 17905395

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 20197012646

Country of ref document: KR

Kind code of ref document: A

ENP Entry into the national phase

Ref document number: 2019512352

Country of ref document: JP

Kind code of ref document: A

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 17905395

Country of ref document: EP

Kind code of ref document: A1