WO2017094189A1 - 半導体モジュール - Google Patents

半導体モジュール Download PDF

Info

Publication number
WO2017094189A1
WO2017094189A1 PCT/JP2015/084164 JP2015084164W WO2017094189A1 WO 2017094189 A1 WO2017094189 A1 WO 2017094189A1 JP 2015084164 W JP2015084164 W JP 2015084164W WO 2017094189 A1 WO2017094189 A1 WO 2017094189A1
Authority
WO
WIPO (PCT)
Prior art keywords
base plate
semiconductor module
case
semiconductor
semiconductor chip
Prior art date
Application number
PCT/JP2015/084164
Other languages
English (en)
French (fr)
Inventor
大介 大宅
Original Assignee
三菱電機株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 三菱電機株式会社 filed Critical 三菱電機株式会社
Priority to CN201580084967.5A priority Critical patent/CN108292631B/zh
Priority to US15/766,112 priority patent/US10483176B2/en
Priority to JP2017553591A priority patent/JP6407451B2/ja
Priority to PCT/JP2015/084164 priority patent/WO2017094189A1/ja
Priority to DE112015007169.5T priority patent/DE112015007169B4/de
Publication of WO2017094189A1 publication Critical patent/WO2017094189A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/02Containers; Seals
    • H01L23/10Containers; Seals characterised by the material or arrangement of seals between parts, e.g. between cap and base of the container or between leads and walls of the container
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/02Containers; Seals
    • H01L23/04Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/02Containers; Seals
    • H01L23/04Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls
    • H01L23/053Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls the container being a hollow construction and having an insulating or insulated base as a mounting for the semiconductor body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/16Fillings or auxiliary members in containers or encapsulations, e.g. centering rings
    • H01L23/18Fillings characterised by the material, its physical or chemical properties, or its arrangement within the complete device
    • H01L23/24Fillings characterised by the material, its physical or chemical properties, or its arrangement within the complete device solid or gel at the normal operating temperature of the device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/36Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
    • H01L23/373Cooling facilitated by selection of materials for the device or materials for thermal expansion adaptation, e.g. carbon
    • H01L23/3735Laminates or multilayers, e.g. direct bond copper ceramic substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/07Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L29/00
    • H01L25/072Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L29/00 the devices being arranged next to each other
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/36Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
    • H01L23/367Cooling facilitated by shape of device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/18Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different subgroups of the same main group of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/102Material of the semiconductor or solid state bodies
    • H01L2924/1025Semiconducting materials
    • H01L2924/10251Elemental semiconductors, i.e. Group IV
    • H01L2924/10253Silicon [Si]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/102Material of the semiconductor or solid state bodies
    • H01L2924/1025Semiconducting materials
    • H01L2924/1026Compound semiconductors
    • H01L2924/1027IV
    • H01L2924/10272Silicon Carbide [SiC]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/102Material of the semiconductor or solid state bodies
    • H01L2924/1025Semiconducting materials
    • H01L2924/1026Compound semiconductors
    • H01L2924/1032III-V
    • H01L2924/1033Gallium nitride [GaN]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1203Rectifying Diode
    • H01L2924/12032Schottky diode
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1305Bipolar Junction Transistor [BJT]
    • H01L2924/13055Insulated gate bipolar transistor [IGBT]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1306Field-effect transistor [FET]
    • H01L2924/13091Metal-Oxide-Semiconductor Field-Effect Transistor [MOSFET]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/35Mechanical effects
    • H01L2924/351Thermal stress
    • H01L2924/3511Warping
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/35Mechanical effects
    • H01L2924/351Thermal stress
    • H01L2924/3512Cracking

Definitions

  • the present invention relates to a semiconductor module in which a semiconductor chip is housed in a case.
  • a sealing resin gel
  • a configuration using an adhesive has been proposed in order to prevent moisture from entering the inside of the case through the joint and fixing portion between the case and the base plate (heat sink).
  • Patent Document 1 a configuration is proposed in which the case and the base plate are fixed by providing a convex portion and a concave portion in the case and the base plate (heat dissipation plate) without using an adhesive, and fitting them together.
  • an adhesive (sealing material) is filled in a groove provided in a portion of the upper surface of the base plate below the side wall of the case.
  • air bubbles are likely to remain in the adhesive in the groove, and there is a possibility that the insulation resistance of the module may be reduced by the air bubbles.
  • the case and the base plate are fixed by the convex portion and the concave portion without using an adhesive, so the structure becomes complicated.
  • the sealing resin gel
  • the insulation withstand capacity insulation performance
  • the present invention has been made in view of the above problems, and it is an object of the present invention to provide a semiconductor module capable of joining a case and a base plate with a simple structure and enhancing the insulation withstand capacity. I assume.
  • the semiconductor module according to the present invention is joined with a base plate, a semiconductor chip disposed above the base plate inside the outer periphery of the base plate, and the outer periphery of the base plate by an adhesive.
  • a case for containing a semiconductor chip is provided, and a concave portion or a convex portion is provided in a portion between the inner wall of the case and the semiconductor chip in a plan view of the upper surface of the base plate.
  • the concave portion or the convex portion is disposed in a portion between the inner wall of the case and the semiconductor chip in plan view of the upper surface of the base plate.
  • FIG. 1 is a cross-sectional view showing a configuration of a semiconductor module according to Embodiment 1; It is sectional drawing which shows the structure of a related semiconductor module.
  • FIG. 7 is a cross-sectional view showing a configuration of a semiconductor module according to Embodiment 2;
  • FIG. 14 is a diagram for explaining the effect of the semiconductor module according to the second embodiment. It is a top view showing a part of composition of a semiconductor module concerning a modification. It is a sectional view showing a part of composition of a semiconductor module concerning a modification.
  • FIG. 16 is a cross-sectional view showing a configuration of a semiconductor module according to Embodiment 3;
  • FIG. 1 is a cross-sectional view showing a configuration of a semiconductor module (power semiconductor module) according to Embodiment 1 of the present invention.
  • the semiconductor module of FIG. 1 includes a base plate 1, a semiconductor chip 2, a case 3, an insulating ceramic substrate 4 which is an insulating substrate, and a sealant 5.
  • the base plate 1 is made of, for example, a metal such as Cu, AlSiC, Al (Cu is copper, Al is aluminum, Si is silicon, C is carbon), and is used as a heat sink, for example.
  • the semiconductor chip 2 is disposed above the base plate 1 inside the outer peripheral portion of the base plate 1.
  • the semiconductor chip 2 may be made of, for example, Si, or a wide band gap semiconductor such as SiC, GaN (gallium nitride) or the like.
  • an IGBT Insulated Gate Bipolar Transistor
  • MOSFET Metal Oxide Semiconductor Field Effect Transistor
  • diode a SBD (Schottky Barrier Diode) or the like is applied.
  • SBD Schottky Barrier Diode
  • Case 3 is bonded to the outer peripheral portion of the base plate 1 by an adhesive 6 and accommodates the semiconductor chip 2.
  • Case 3 is made of, for example, PPS (polyphenylene sulfide), PET (polyethylene terephthalate) + PBT (polybutylene terephthalate).
  • the adhesive 6 is made of, for example, a silicone-based or epoxy-based material.
  • the lower portion of the case 3 is provided with a notch 3 b which can be engaged with the upper portion (corner portion) of the outer peripheral portion of the base plate 1.
  • the adhesive 6 is provided between the notch 3 b of the case 3 and the upper portion (corner portion) of the base plate 1.
  • the insulating ceramic substrate 4 is disposed between the semiconductor chip 2 and the base plate 1 in cross section.
  • a surface metal pattern 4a and a back surface metal pattern 4b are provided on the front and back surfaces of the insulating ceramic substrate 4, respectively.
  • the front surface metal pattern 4 a is connected to the lower portion of the semiconductor chip 2, and the back surface metal pattern 4 b is joined to the base plate 1 by the solder 7.
  • the sealant 5 is made of, for example, an insulating material such as silicone gel, and is filled inside the case 3. Thereby, the insulation of the semiconductor module is secured.
  • a concave portion is provided in a portion between the inner wall 3 a of the case 3 and the semiconductor chip 2 in a plan view.
  • a groove 8 extending along the inner wall 3 a of the case 3 in a plan view is disposed on the upper surface of the base plate 1 as a recess. It is assumed that the sealant 5 is filled in the groove 8.
  • the base plate 1 When the base plate 1 is molded by metal melting, the base plate 1 provided with the groove 8 can be molded by providing a protrusion corresponding to the groove 8 in a mold (mold). In addition, processing by etching may be additionally performed for the stability of the groove 8.
  • the surface of the base plate 1 not forming the groove 8 is masked with a resist and the base plate 1 is formed Selectively etch. Thereby, the base plate 1 in which the groove 8 is disposed can be formed. When the etching is not performed, the groove 8 may be formed in the base plate 1 by pressing.
  • the case 3 and the base plate 1 can be joined with a simple structure. Moreover, since the groove is not provided in the lower part of the side wall of case 3 among the upper surfaces of base plate 1, the air bubbles in adhesive 6 after solidification can be reduced. As a result, the insulation withstand capacity of the semiconductor module can be increased.
  • a semiconductor module associated with the semiconductor module according to the first embodiment shown in FIG. 2 (hereinafter referred to as “related semiconductor module”) Will be explained.
  • the components of the related semiconductor module that are the same as or similar to those of the first embodiment are given the same reference numerals, and different components will be mainly described.
  • the first point is a problem caused by the fact that the height H (FIG. 2) may be insufficient in the fillet 6 a inside the case 3 of the adhesive 6.
  • the height H of the fillet 6a is insufficient, a gap is generated at the interface, and the sealant 5 inside the case 3 leaks to the outside from the gap or water outside the case 3 infiltrates to the inside A problem arises.
  • the fillet 6 a of the adhesive 6 before solidification is the case of It is necessary to sufficiently extend upward along the inner wall 3a. That is, it is necessary to make the height H of the fillet 6a sufficiently high so that a gap does not occur due to a variation factor.
  • the second point is a problem caused by the fact that the sag length L (FIG. 2) may increase in the fillet 6 a inside the case 3 of the adhesive 6.
  • the sag length L (FIG. 2) may increase in the fillet 6 a inside the case 3 of the adhesive 6.
  • the risk that the air bubble 6b bites into the adhesive 6 increases.
  • the air bubbles 6 b caught in the adhesive 6 may pop out of the adhesive 6 at high temperature and move into the sealant 5. Then, when the air bubbles move to the periphery of the insulating ceramic substrate 4, the insulation performance is lowered, causing a problem of insulation failure.
  • the sagging of the adhesive 6 is caused by the groove 8 in FIG. 1 with respect to the adhesive 6 before solidification which is extruded when the case 3 and the base plate 1 are joined. Is suppressed by the surface tension effect. Thereby, the dripping length L of the fillet 6a is suppressed, and on the other hand, the fillet 6a swells, and the height H of the fillet 6a becomes high. As a result, the first problem (the leakage of the sealant 5 and the entry of water) can be solved, and the second problem (the reduction of the insulation performance) can be solved. Furthermore, since reduction in the clearance between the case 3 and the insulating ceramic substrate 4 can also be expected, miniaturization of the semiconductor module can be expected.
  • the adhesive 6 is provided between the notch 3 b of the case 3 and the upper portion (corner portion) of the base plate 1. As a result, the occurrence of the gap between the case 3 and the base plate 1 can be reduced, so that the leakage of the sealant 5 and the entry of water can be suppressed.
  • the semiconductor chip 2 is made of a wide band gap semiconductor such as SiC.
  • a wide band gap semiconductor such as SiC.
  • FIG. 3 is a cross-sectional view showing the configuration of the semiconductor module according to the second embodiment of the present invention.
  • the same or similar components as or to those of the first embodiment are denoted by the same reference numerals, and different components will be mainly described.
  • one end in the width direction of the groove 8 is located in the vicinity of the inner wall 3 a of the case 3 in a plan view. Then, the other end of the groove 8 in the width direction in plan view is located outside the solder 7 and in the vicinity of the solder 7.
  • the solder 7 is a joint portion between the insulating ceramic substrate 4 and the base plate 1.
  • the depth of the groove 8 corresponds to a length obtained by removing the thickness of the back surface metal pattern 4 b and the solder 7 from the distance D.
  • the electric field E at the end 4c of the surface metal pattern 4a can be relaxed as the distance D is increased.
  • the distance D is preferably 1 mm or more, and more preferably 2 mm or more.
  • the electric field of the insulating ceramic substrate 4 (surface metal pattern 4a) can be alleviated, so that the insulation performance can be enhanced.
  • FIG. 5 is a plan view showing a part of the configuration of the semiconductor module according to the present modification
  • FIG. 6 is a cross-sectional view taken along the line AA of FIG.
  • semiconductor chips 2a, 2b, 2c and 2d are provided instead of the semiconductor chip 2.
  • the semiconductor chip 2a is adjacent to the semiconductor chips 2b and 2c, and the semiconductor chip 2b is adjacent to the semiconductor chips 2a and 2d.
  • the semiconductor chip 2c is adjacent to the semiconductor chips 2a and 2d, and the semiconductor chip 2d is adjacent to the semiconductor chips 2b and 2c.
  • the first semiconductor chip is described as the semiconductor chip 2c
  • the second semiconductor chip is described as the semiconductor chip 2d, but the other combinations are configured in the same manner as the following description.
  • insulating ceramic substrate 4 instead of the insulating ceramic substrate 4, divided insulating ceramic substrates 9a, 9b, 9c, 9d are provided.
  • Each of insulating ceramic substrates 9 a, 9 b, 9 c, 9 d is configured in the same manner as insulating ceramic substrate 4. That is, the insulating ceramic substrate 9c which is the first insulating substrate is disposed between the semiconductor chip 2c which is the first semiconductor chip and the one base plate 1, and the insulating ceramic which is the second insulating substrate.
  • the substrate 9 d is disposed between the semiconductor chip 2 d which is a second semiconductor chip and the one base plate 1.
  • the insulating ceramic substrates 9a and 9b are disposed between the semiconductor chips 2a and 2b and the one base plate 1, respectively.
  • the groove 8 is provided also in the portion between the solder 9 c and the solder 9 d in the upper surface of the base plate 1.
  • the solder 9c is a bonding portion of the insulating ceramic substrate (first insulating substrate) 9c and the base plate 1
  • the solder 9d is a bonding portion of the insulating ceramic substrate (second insulating substrate) 9d and the base plate 1 It is.
  • the insulation performance can be enhanced as in the second embodiment.
  • FIG. 7 is a cross-sectional view showing the configuration of the semiconductor module according to the third embodiment of the present invention.
  • the same or similar components as or to those in the first embodiment are given the same reference numerals, and different components will be mainly described.
  • a convex portion is disposed in a portion between the inner wall 3 a of the case 3 and the semiconductor chip 2 in a plan view.
  • the resist 10 is disposed on the upper surface of the base plate 1 as a convex portion.
  • the resist 10 may extend along the inner wall 3a of the case 3 in plan view, as with the groove 8 described in the first embodiment.
  • the height of the resist 10 is preferably sufficiently higher than the height of the tip portion of the fillet 6a.
  • the case 3 and the base plate 1 can be joined with a simple structure. Moreover, since the groove is not provided in the lower part of the side wall of case 3 among the upper surfaces of base plate 1, the air bubbles in adhesive 6 after solidification can be reduced. As a result, the insulation withstand capacity of the semiconductor module can be increased. Further, as in the first embodiment, since the sagging of the adhesive 6 is suppressed by the resist 10, the leakage of the sealing agent 5 and the entry of water can be suppressed, and the decrease in the insulation performance is suppressed. be able to.
  • each embodiment can be freely combined, or each embodiment can be appropriately modified or omitted.
  • Base plate 2, 2a, 2b, 2c, 2d semiconductor chip, 3 cases, 3a inner wall, 3b notch, 4, 9a, 9b, 9c, 9d Insulating ceramic substrate, 6 adhesive, 8 groove, 10 resist.

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Dispersion Chemistry (AREA)
  • Ceramic Engineering (AREA)
  • Materials Engineering (AREA)
  • Cooling Or The Like Of Semiconductors Or Solid State Devices (AREA)
  • Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)

Abstract

簡素な構造でケース及びベース板を接合し、かつ絶縁耐量を高めることが可能な半導体モジュールを提供することを目的とする。半導体モジュールは、ベース板1と、ベース板1の外周部よりも内側でベース板1上方に配設された半導体チップ2と、ベース板1の外周部と接着剤6によって接合され、半導体チップ2を収容するケース3とを備える。ベース板1の上面のうち平面視でケース3の内壁3aと半導体チップ2との間の部分に、凹部または凸部が配設されている。

Description

半導体モジュール
 本発明は、半導体チップがケースに収容された半導体モジュールに関する。
 ケース内に封止樹脂(ゲル)が充填される従来のパワー半導体モジュールについて、様々な技術が提案されている。例えば、水分が、ケースとベース板(放熱板)との接合部及び固定部を介してケース内部に浸入することを防止するために、接着剤(シール材)を用いる構成が提案されている(例えば特許文献1)。また例えば、接着剤を用いずにケース及びベース板(放熱板)に凸部及び凹部を設け、これらを嵌合することによって、ケース及びベース板を固定する構成が提案されている(例えば特許文献2)。
特開2000-323593号公報 特開2014-230978号公報
 特許文献1の構成では、ベース板上面のうちケースの側壁下側の部分に設けられた溝内に接着剤(シール材)が充填される。しかしながら、溝内の接着剤に気泡が残りやすく、当該気泡によりモジュールの絶縁耐量が低下する虞があった。また、特許文献2の構成では、接着剤を使用せずにケース及びベース板を凸部及び凹部によって固定するので、構造が複雑になる。しかも、凸部及び凹部の深さをある一定以上にしなければならないので、深い溝内まで封止樹脂(ゲル)が回り込めずに隙間が生じることがあった。この結果、絶縁耐量(絶縁性能)が低下することがあった。
 そこで、本発明は、上記のような問題点を鑑みてなされたものであり、簡素な構造でケース及びベース板を接合し、かつ絶縁耐量を高めることが可能な半導体モジュールを提供することを目的とする。
 本発明に係る半導体モジュールは、ベース板と、前記ベース板の外周部よりも内側で前記ベース板上方に配設された半導体チップと、前記ベース板の前記外周部と接着剤によって接合され、前記半導体チップを収容するケースとを備え、前記ベース板の上面のうち平面視で前記ケースの内壁と前記半導体チップとの間の部分に、凹部または凸部が配設されている。
 本発明によれば、ベース板の上面のうち平面視でケースの内壁と半導体チップとの間の部分に、凹部または凸部が配設されている。これにより、簡素な構造でケース及びベース板を接合することができ、かつ絶縁耐量を高めることができる。
 本発明の目的、特徴、態様及び利点は、以下の詳細な説明と添付図面とによって、より明白となる。
実施の形態1に係る半導体モジュールの構成を示す断面図である。 関連半導体モジュールの構成を示す断面図である。 実施の形態2に係る半導体モジュールの構成を示す断面図である。 実施の形態2に係る半導体モジュールの効果を説明するための図である。 変形例に係る半導体モジュールの構成の一部を示す平面図である。 変形例に係る半導体モジュールの構成の一部を示す断面図である。 実施の形態3に係る半導体モジュールの構成を示す断面図である。
 以下、添付される図面を参照しながら実施形態について説明する。なお、図面は概略的に示されるものであり、異なる図面にそれぞれ示される構成要素の大きさと位置との相互関係は、必ずしも正確に記載されるものではなく、適宜変更され得るものである。
 <実施の形態1>
 図1は、本発明の実施の形態1に係る半導体モジュール(パワー半導体モジュール)の構成を示す断面図である。図1の半導体モジュールは、ベース板1と、半導体チップ2と、ケース3と、絶縁基板である絶縁セラミック基板4と、封止剤5とを備える。
 ベース板1は、例えばCu、AlSiC、Al(Cuは銅、Alはアルミニウム、Siは珪素、Cは炭素)などの金属からなり、例えば放熱板として用いられる。
 半導体チップ2は、ベース板1の外周部よりも内側でベース板1上方に配設されている。半導体チップ2は、例えば、Siから構成されてもよいし、SiC、GaN(窒化ガリウム)などのワイドバンドギャップ半導体から構成されてもよい。半導体チップ2には、例えば、IGBT(Insulated Gate Bipolar Transistor)、MOSFET(Metal Oxide Semiconductor Field Effect Transistor)、ダイオード、SBD(Schottky Barrier Diode)などが適用される。本実施の形態1では、半導体チップ2には、SiC-MOSFET及びSiC-SBDが適用されているものとして説明する。
 ケース3は、ベース板1の外周部と接着剤6によって接合されており、半導体チップ2を収容する。ケース3は、例えばPPS(ポリフェニレンサルファイド)、PET(ポリエチレンテレフタレート)+PBT(ポリブチレンテレフタレート)からなる。接着剤6は、例えばシリコーン系またはエポキシ系の材料からなる。
 本実施の形態1では、ケース3の下部には、ベース板1の外周部の上部(角部)と係合可能な切欠き3bが設けられている。そして、接着剤6は、ケース3の切欠き3bと、ベース板1の上部(角部)との間に設けられている。
 絶縁セラミック基板4は、断面視で半導体チップ2とベース板1との間に配設されている。絶縁セラミック基板4の表面及び裏面には表面金属パターン4a及び裏面金属パターン4bそれぞれが設けられている。表面金属パターン4aは半導体チップ2の下部と接続され、裏面金属パターン4bはベース板1とはんだ7によって接合されている。
 封止剤5は、例えばシリコーンゲルなどの絶縁性を有する材料からなり、ケース3内部に充填される。これにより、半導体モジュールの絶縁性が担保されている。
 ところで、ベース板1の上面のうち、平面視でケース3の内壁3aと半導体チップ2との間の部分に、凹部が配設されている。本実施の形態1では、凹部として、平面視でケース3の内壁3aに沿って延在する溝8がベース板1の上面に配設されている。なお、溝8内には封止剤5が充填されることが想定される。
 次に、本実施の形態1に係る半導体モジュールの製造方法について説明する。なお、ベース板1以外の構成要素については、一般的な製造方法を適用することができるので、ここではベース板1の形成についてのみ説明する。
 金属溶解によりベース板1を成型する場合、溝8に対応する突起を金型(鋳型)に設けることにより、溝8が配設されたベース板1を成型することができる。なお、溝8の安定性のためにエッチングによる加工を追加で行ってもよい。
 これとは別の方法として、溝8がないベース板1の成型後に、ベース板1表面に溝8を形成する場合、溝8を形成しないベース板1表面をレジストでマスクし、ベース板1を選択的にエッチングする。これにより、溝8が配設されたベース板1を形成することができる。なお、エッチングを行わない場合には、プレスにより溝8をベース板1に成形してもよい。
 以上のように構成された本実施の形態1に係る半導体モジュールによれば、接着剤6を用いるので、簡素な構造でケース3及びベース板1を接合することができる。また、ベース板1の上面のうちケース3の側壁下側の部分には溝が設けられていないので、固化後の接着剤6内の気泡を低減することができる。この結果、半導体モジュールの絶縁耐量を高めることができる。
 ここで、本実施の形態1に係る半導体モジュールが有する効果についてさらに説明するために、図2に示す本実施の形態1に係る半導体モジュールと関連する半導体モジュール(以下「関連半導体モジュール」と記す)について説明する。なお、関連半導体モジュールのうち実施の形態1と同じまたは類似する構成要素については同じ参照符号を付し、異なる構成要素について主に説明する。
 ベース板1及びケース3を接着剤6で接合する関連半導体モジュールなどでは、ベース板1またはケース3の反り(たわみ)により、接着剤6の形状がバラつくという問題がある。このような接着剤6の形状のバラつきによって、次の2点の問題が発生する。
 1点目は、接着剤6のケース3内側のフィレット6aにおいて、高さH(図2)が不十分となる場合があることに起因する問題である。フィレット6aの高さHが不十分である場合、その界面にギャップが生じ、当該ギャップからケース3内部の封止剤5が外部に漏れたり、ケース3外部の水が内部に浸入したりするという問題が生じる。ベース板1またはケース3の反り(たわみ)の影響を受けずに、接着剤6に、漏れ及び浸入の防止機能を持たせるためには、固化前の接着剤6のフィレット6aが、ケース3の内壁3a沿って上側に十分延在することが必要である。つまり、バラつき要因でギャップが発生しないように、フィレット6aの高さHを充分に高くする必要がある。
 2点目は、接着剤6のケース3内側のフィレット6aにおいて、ダレ長さL(図2)が大きくなる場合があることに起因する問題である。フィレット6aのダレ長さLが大きくなると、接着剤6内に気泡6bが噛みこむリスクが高くなる。接着剤6内に噛みこんだ気泡6bは、高温時に接着剤6から飛び出して、封止剤5内に移動することがある。そして、その気泡が、絶縁セラミック基板4の周辺まで移動した場合には、絶縁性能が低下し、絶縁不良となるという問題が生じる。また、これとは別に、フィレット6aのダレ長さLが非常に大きく、接着剤6が絶縁セラミック基板4の下まで流れ込むと、絶縁セラミック基板4に発生していた応力が変化する。この結果、絶縁セラミック基板4にクラックが発生し、絶縁不良となる問題が生じる。
 現行のモジュールでは、フィレット6aのダレ長さLに起因する絶縁性能の低下を防ぐために、ケース3と絶縁セラミック基板4との間に比較的大きなクリアランスを設けている。しかしながら、この結果として、関連半導体モジュールのサイズが比較的大きくなっていた。また、1点目の問題を解決するために、接着剤6の量を増やしてフィレット6aの高さHを高くしようとすると、フィレット6aのダレ長さLが大きくなり、2点目の問題が顕在化するという問題があった。
 これに対して、本実施の形態1に係る半導体モジュールでは、ケース3とベース板1との接合時に押し出される固化前の接着剤6に関して、接着剤6のダレが、図1の溝8に起因する表面張力効果によって抑制される。これにより、フィレット6aのダレ長さLが抑制され、その一方で、フィレット6aが盛り上がることになり、フィレット6aの高さHが高くなる。この結果、1点目の問題(封止剤5の漏れ及び水の浸入)を解決することができるとともに、2点目の問題(絶縁性能の低下)を解決することができる。さらに、ケース3と絶縁セラミック基板4との間のクリアランスの低減も期待できるので、半導体モジュールの小型化が期待できる。
 また本実施の形態1では、接着剤6は、ケース3の切欠き3bと、ベース板1の上部(角部)との間に設けられている。これにより、ケース3とベース板1との間のギャップの発生を低減することができるので、封止剤5の漏れ及び水の浸入などを抑制することができる。
 また本実施の形態1では、半導体チップ2は、SiCなどのワイドバンドギャップ半導体から構成されている。これにより、高温動作、高速動作を実現できるため、モジュール周辺の冷却器または制御回路の小型化が期待できる。このため、例えばインバータシステムなどの小型化も期待できる。
 <実施の形態2>
 図3は、本発明の実施の形態2に係る半導体モジュールの構成を示す断面図である。以下、本実施の形態2に係る半導体モジュールのうち、実施の形態1と同じまたは類似する構成要素については同じ参照符号を付し、異なる構成要素について主に説明する。
 本実施の形態2では、図3に示すように、本実施の形態2では、平面視で溝8の幅方向の一端は、ケース3の内壁3aの近傍に位置する。そして、平面視で溝8の幅方向の他端は、はんだ7外であってはんだ7の近傍に位置する。なお、はんだ7は、絶縁セラミック基板4及びベース板1の接合部分である。
 図4は、絶縁セラミック基板4と溝8の底部との間の距離D(図3)と、絶縁セラミック基板4の表面金属パターン4aの端部4c(図3)に印加される電界Eとの関係を示す図である。なお、溝8の深さは、距離Dから、裏面金属パターン4b及びはんだ7の厚みを除いた長さに相当する。
 図4に示すように、距離Dを長くするほど、表面金属パターン4aの端部4cにおける電界Eを緩和することができる。なお、距離Dは、1mm以上であることが好ましく、2mm以上であることがより好ましい。
 以上のような本実施の形態2に係る半導体モジュールによれば、絶縁セラミック基板4(表面金属パターン4a)の電界を緩和することができるので、絶縁性能を高めることができる。
 <変形例>
 溝8と同様の溝は、ベース板1の上記部分以外の部分にも設けられてもよい。図5は、本変形例に係る半導体モジュールの構成の一部を示す平面図であり、図6は、図5のA-A線に沿った断面図である。
 本変形例では、半導体チップ2の代わりに、半導体チップ2a,2b,2c,2dを備えている。半導体チップ2aは、半導体チップ2b、2cと隣り合い、半導体チップ2bは、半導体チップ2a,2dと隣り合う。半導体チップ2cは、半導体チップ2a,2dと隣り合い、半導体チップ2dは、半導体チップ2b,2cと隣り合う。
 ここで、第1の半導体チップ及び第2の半導体チップには、半導体チップ2a,2b,2c,2dのうち互いに隣り合う任意の2つの半導体チップが適用される。以下、第1の半導体チップは半導体チップ2cであり、第2の半導体チップは半導体チップ2dであるものとして説明するが、他の組み合わせにおいても以下の説明と同様に構成されている。
 本変形例では、絶縁セラミック基板4の代わりに、分割された絶縁セラミック基板9a,9b,9c,9dを備えている。絶縁セラミック基板9a,9b,9c,9dのそれぞれは、絶縁セラミック基板4と同様に構成されている。つまり、第1の絶縁基板である絶縁セラミック基板9cは、第1の半導体チップである半導体チップ2cと一のベース板1との間に配設されており、第2の絶縁基板である絶縁セラミック基板9dは、第2の半導体チップである半導体チップ2dと一のベース板1との間に配設されている。同様に、絶縁セラミック基板9a,9bは、半導体チップ2a,2bと一のベース板1との間にそれぞれ配設されている。
 本変形例では、図5及び図6に示すように、ベース板1の上面のうち、はんだ9cとはんだ9dとの間の部分にも溝8が設けられている。ここで、はんだ9cは、絶縁セラミック基板(第1の絶縁基板)9c及びベース板1の接合部分であり、はんだ9dは、絶縁セラミック基板(第2の絶縁基板)9d及びベース板1の接合部分である。
 以上のような本変形例に係る半導体モジュールによれば、実施の形態2と同様に、絶縁性能を高めることができる。
 <実施の形態3>
 図7は、本発明の実施の形態3に係る半導体モジュールの構成を示す断面図である。以下、本実施の形態3に係る半導体モジュールのうち、実施の形態1と同じまたは類似する構成要素については同じ参照符号を付し、異なる構成要素について主に説明する。
 ベース板1の上面のうち、平面視でケース3の内壁3aと半導体チップ2との間の部分に、凸部が配設されている。本実施の形態3では、凸部として、レジスト10がベース板1の上面に配設されている。なお、レジスト10は、実施の形態1で説明した溝8と同様に、平面視でケース3の内壁3aに沿って延在してもよい。なお、レジスト10の高さは、フィレット6aの先端部分の高さよりも十分に高いことが好ましい。
 以上のような本実施の形態3に係る半導体モジュールによれば、接着剤6を用いるので、簡素な構造でケース3及びベース板1を接合することができる。また、ベース板1の上面のうちケース3の側壁下側の部分には溝が設けられていないので、固化後の接着剤6内の気泡を低減することができる。この結果、半導体モジュールの絶縁耐量を高めることができる。また、実施の形態1と同様に、接着剤6のダレが、レジスト10によって抑制されるので、封止剤5の漏れ及び水の浸入を抑制することができるとともに、絶縁性能の低下を抑制することができる。
 なお、本発明は、その発明の範囲内において、各実施の形態を自由に組み合わせたり、各実施の形態を適宜、変形、省略したりすることが可能である。
 本発明は詳細に説明されたが、上記した説明は、すべての態様において、例示であって、本発明がそれに限定されるものではない。例示されていない無数の変形例が、本発明の範囲から外れることなく想定され得るものと解される。
 1 ベース板、2,2a,2b,2c,2d 半導体チップ、3 ケース、3a 内壁、3b 切欠き、4,9a,9b,9c,9d 絶縁セラミック基板、6 接着剤、8 溝、10 レジスト。

Claims (7)

  1.  ベース板と、
     前記ベース板の外周部よりも内側で前記ベース板上方に配設された半導体チップと、
     前記ベース板の前記外周部と接着剤によって接合され、前記半導体チップを収容するケースと
    を備え、
     前記ベース板の上面のうち平面視で前記ケースの内壁と前記半導体チップとの間の部分に、凹部または凸部が配設された、半導体モジュール。
  2.  請求項1に記載の半導体モジュールであって、
     前記凹部として、平面視で前記ケースの前記内壁に沿って延在する溝が前記ベース板の上面に配設された、半導体モジュール。
  3.  請求項2に記載の半導体モジュールであって、
     前記半導体チップと前記ベース板との間に配設された絶縁基板をさらに備え、
     平面視で前記溝の幅方向の一端は前記ケースの前記内壁の近傍に位置し、平面視で前記溝の幅方向の他端は前記絶縁基板及び前記ベース板の接合部分外であって当該接合部分の近傍に位置する、半導体モジュール。
  4.  請求項2に記載の半導体モジュールであって、
     互いに隣り合う第1及び第2の前記半導体チップと、一の前記ベース板との間にそれぞれ配設された第1及び第2の絶縁基板をさらに備え、
     前記ベース板の上面のうち、前記第1の絶縁基板及び前記ベース板の接合部分と、前記第2の絶縁基板及び前記ベース板の接合部分と、の間の部分にも前記溝が配設された、半導体モジュール。
  5.  請求項1に記載の半導体モジュールであって、
     前記凸部として、レジストが前記ベース板の上面に配設された、半導体モジュール。
  6.  請求項1から請求項5のうちのいずれか1項に記載の半導体モジュールであって、
     前記ケースの下部には、前記ベース板の前記外周部の上部と係合可能な切欠きが設けられ、
     前記接着剤は、前記ケースの切欠きと、前記ベース板の前記上部との間に設けられた、半導体モジュール。
  7.  請求項1から請求項5のうちのいずれか1項に記載の半導体モジュールであって、
     前記半導体チップはワイドバンドギャップ半導体からなる、半導体モジュール。
PCT/JP2015/084164 2015-12-04 2015-12-04 半導体モジュール WO2017094189A1 (ja)

Priority Applications (5)

Application Number Priority Date Filing Date Title
CN201580084967.5A CN108292631B (zh) 2015-12-04 2015-12-04 半导体模块
US15/766,112 US10483176B2 (en) 2015-12-04 2015-12-04 Semiconductor module
JP2017553591A JP6407451B2 (ja) 2015-12-04 2015-12-04 半導体モジュール
PCT/JP2015/084164 WO2017094189A1 (ja) 2015-12-04 2015-12-04 半導体モジュール
DE112015007169.5T DE112015007169B4 (de) 2015-12-04 2015-12-04 Halbleitermodul

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP2015/084164 WO2017094189A1 (ja) 2015-12-04 2015-12-04 半導体モジュール

Publications (1)

Publication Number Publication Date
WO2017094189A1 true WO2017094189A1 (ja) 2017-06-08

Family

ID=58796607

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2015/084164 WO2017094189A1 (ja) 2015-12-04 2015-12-04 半導体モジュール

Country Status (5)

Country Link
US (1) US10483176B2 (ja)
JP (1) JP6407451B2 (ja)
CN (1) CN108292631B (ja)
DE (1) DE112015007169B4 (ja)
WO (1) WO2017094189A1 (ja)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2019192877A (ja) * 2018-04-27 2019-10-31 株式会社デンソー 半導体装置
JP2021027137A (ja) * 2019-08-02 2021-02-22 株式会社東芝 半導体装置
JP2021150575A (ja) * 2020-03-23 2021-09-27 株式会社東芝 半導体装置
JP2021170616A (ja) * 2020-04-17 2021-10-28 三菱電機株式会社 半導体装置および半導体装置の製造方法
WO2023112274A1 (ja) * 2021-12-16 2023-06-22 三菱電機株式会社 半導体装置

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102018110132B3 (de) * 2018-04-26 2018-11-29 Semikron Elektronik Gmbh & Co. Kg Drucksinterverfahren bei dem Leistungshalbleiterbauelemente mit einem Substrat über eine Sinterverbindung miteinander verbunden werden
US11410895B2 (en) * 2018-10-05 2022-08-09 Ngk Spark Plug Co., Ltd. Wiring board
JP7006812B2 (ja) * 2018-12-10 2022-01-24 富士電機株式会社 半導体装置
DE102020119209A1 (de) 2020-07-21 2022-01-27 Rogers Germany Gmbh Leistungsmodul und Verfahren zur Herstellung eines Leistungsmoduls

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07106458A (ja) * 1993-10-01 1995-04-21 Fuji Electric Co Ltd 気密封止形半導体装置
JPH11238821A (ja) * 1998-02-19 1999-08-31 Sansha Electric Mfg Co Ltd 電力用半導体モジュール
JP2004228286A (ja) * 2003-01-22 2004-08-12 Mitsubishi Electric Corp 電力用半導体装置
JP2012204366A (ja) * 2011-03-23 2012-10-22 Mitsubishi Electric Corp 半導体装置
JP2015023128A (ja) * 2013-07-18 2015-02-02 三菱電機株式会社 半導体モジュール及びその製造方法

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0652831B2 (ja) * 1987-09-30 1994-07-06 株式会社日立製作所 自動車用電子回路装置の密封構造
JPH06268102A (ja) * 1993-01-13 1994-09-22 Fuji Electric Co Ltd 樹脂封止形半導体装置
US5602720A (en) * 1993-06-25 1997-02-11 Sumitomo Electric Industries, Ltd. Mounting structure for semiconductor device having low thermal resistance
JPH11265976A (ja) 1998-03-18 1999-09-28 Mitsubishi Electric Corp パワー半導体モジュールおよびその製造方法
JP2000323593A (ja) 1999-05-06 2000-11-24 Yazaki Corp 半導体装置
JP2003298253A (ja) * 2002-03-29 2003-10-17 Denso Corp 電子制御装置の筐体構造及び電子制御装置の搭載構造
JP4271112B2 (ja) * 2004-09-21 2009-06-03 株式会社東芝 半導体装置
JP4354377B2 (ja) 2004-09-28 2009-10-28 三菱電機株式会社 半導体装置
JP4867280B2 (ja) * 2005-10-18 2012-02-01 株式会社ジェイテクト コーティング剤塗布方法
JP4735446B2 (ja) 2006-07-04 2011-07-27 三菱電機株式会社 半導体装置
US7511961B2 (en) * 2006-10-26 2009-03-31 Infineon Technologies Ag Base plate for a power semiconductor module
JP4972503B2 (ja) 2007-09-11 2012-07-11 株式会社日立製作所 半導体パワーモジュール
WO2013047231A1 (ja) * 2011-09-30 2013-04-04 富士電機株式会社 半導体装置及びその製造方法
JP5859906B2 (ja) * 2012-04-20 2016-02-16 三菱電機株式会社 半導体装置および半導体装置の製造方法
JP2014203978A (ja) 2013-04-05 2014-10-27 三菱電機株式会社 パワーモジュール
JP2014230978A (ja) 2014-08-21 2014-12-11 株式会社三共 遊技機

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07106458A (ja) * 1993-10-01 1995-04-21 Fuji Electric Co Ltd 気密封止形半導体装置
JPH11238821A (ja) * 1998-02-19 1999-08-31 Sansha Electric Mfg Co Ltd 電力用半導体モジュール
JP2004228286A (ja) * 2003-01-22 2004-08-12 Mitsubishi Electric Corp 電力用半導体装置
JP2012204366A (ja) * 2011-03-23 2012-10-22 Mitsubishi Electric Corp 半導体装置
JP2015023128A (ja) * 2013-07-18 2015-02-02 三菱電機株式会社 半導体モジュール及びその製造方法

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2019192877A (ja) * 2018-04-27 2019-10-31 株式会社デンソー 半導体装置
JP7187814B2 (ja) 2018-04-27 2022-12-13 株式会社デンソー 半導体装置
JP2021027137A (ja) * 2019-08-02 2021-02-22 株式会社東芝 半導体装置
JP7247053B2 (ja) 2019-08-02 2023-03-28 株式会社東芝 半導体装置
JP2021150575A (ja) * 2020-03-23 2021-09-27 株式会社東芝 半導体装置
JP7258806B2 (ja) 2020-03-23 2023-04-17 株式会社東芝 半導体装置
JP2021170616A (ja) * 2020-04-17 2021-10-28 三菱電機株式会社 半導体装置および半導体装置の製造方法
JP7332528B2 (ja) 2020-04-17 2023-08-23 三菱電機株式会社 半導体装置および半導体装置の製造方法
WO2023112274A1 (ja) * 2021-12-16 2023-06-22 三菱電機株式会社 半導体装置

Also Published As

Publication number Publication date
US20180286771A1 (en) 2018-10-04
JPWO2017094189A1 (ja) 2018-02-08
US10483176B2 (en) 2019-11-19
CN108292631B (zh) 2021-08-06
JP6407451B2 (ja) 2018-10-17
DE112015007169B4 (de) 2024-03-07
DE112015007169T5 (de) 2018-08-09
CN108292631A (zh) 2018-07-17

Similar Documents

Publication Publication Date Title
WO2017094189A1 (ja) 半導体モジュール
WO2017175612A1 (ja) パワーモジュール、パワー半導体装置及びパワーモジュール製造方法
US8258622B2 (en) Power device package and semiconductor package mold for fabricating the same
JP5602095B2 (ja) 半導体装置
US9275921B2 (en) Semiconductor device
JP6288254B2 (ja) 半導体モジュールおよびその製造方法
US9362192B2 (en) Semiconductor device comprising heat dissipating connector
JP6699742B2 (ja) 半導体装置
JP2015073012A (ja) 半導体装置
JP2014216459A (ja) 半導体装置
JP2014183058A (ja) パワー半導体モジュール
JP2016018866A (ja) パワーモジュール
JP7040032B2 (ja) 半導体装置
JP2019169610A (ja) 半導体装置
JP2015090965A (ja) 半導体装置
KR20160035916A (ko) 전력 모듈 패키지 및 그 제조방법
US9355999B2 (en) Semiconductor device
JP6760518B2 (ja) 半導体モジュール
CN109844936B (zh) 半导体装置及其制造方法
JP2017135144A (ja) 半導体モジュール
JP2017069351A (ja) 半導体装置
JP7136367B2 (ja) 半導体パッケージ
JP6269417B2 (ja) 半導体装置
JPWO2018096656A1 (ja) 半導体装置
KR102003792B1 (ko) 전력 소자

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 15909819

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 2017553591

Country of ref document: JP

Kind code of ref document: A

WWE Wipo information: entry into national phase

Ref document number: 15766112

Country of ref document: US

WWE Wipo information: entry into national phase

Ref document number: 112015007169

Country of ref document: DE

122 Ep: pct application non-entry in european phase

Ref document number: 15909819

Country of ref document: EP

Kind code of ref document: A1