WO2015182233A1 - 半導体装置 - Google Patents

半導体装置 Download PDF

Info

Publication number
WO2015182233A1
WO2015182233A1 PCT/JP2015/059721 JP2015059721W WO2015182233A1 WO 2015182233 A1 WO2015182233 A1 WO 2015182233A1 JP 2015059721 W JP2015059721 W JP 2015059721W WO 2015182233 A1 WO2015182233 A1 WO 2015182233A1
Authority
WO
WIPO (PCT)
Prior art keywords
trench
region
insulating film
gate insulating
semiconductor substrate
Prior art date
Application number
PCT/JP2015/059721
Other languages
English (en)
French (fr)
Inventor
克彦 西脇
Original Assignee
トヨタ自動車株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by トヨタ自動車株式会社 filed Critical トヨタ自動車株式会社
Priority to DE112015002496.4T priority Critical patent/DE112015002496B4/de
Priority to CN201580027849.0A priority patent/CN106463542B/zh
Priority to US15/303,597 priority patent/US9761681B2/en
Publication of WO2015182233A1 publication Critical patent/WO2015182233A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42356Disposition, e.g. buried gate electrode
    • H01L29/4236Disposition, e.g. buried gate electrode within a trench, e.g. trench gate electrode, groove gate electrode
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/0203Particular design considerations for integrated circuits
    • H01L27/0207Geometrical layout of the components, e.g. computer aided design; custom LSI, semi-custom LSI, standard cell technique
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/08Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind
    • H01L27/085Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only
    • H01L27/088Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0684Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape, relative sizes or dispositions of the semiconductor regions or junctions between the regions
    • H01L29/0692Surface layout
    • H01L29/0696Surface layout of cellular field-effect devices, e.g. multicellular DMOS transistors or IGBTs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/08Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/0843Source or drain regions of field-effect devices
    • H01L29/0847Source or drain regions of field-effect devices of field-effect transistors with insulated gate
    • H01L29/0852Source or drain regions of field-effect devices of field-effect transistors with insulated gate of DMOS transistors
    • H01L29/0856Source regions
    • H01L29/0865Disposition
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42372Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the conducting layer, e.g. the length, the sectional shape or the lay-out
    • H01L29/42376Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the conducting layer, e.g. the length, the sectional shape or the lay-out characterised by the length or the sectional shape
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/49Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/70Bipolar devices
    • H01L29/72Transistor-type devices, i.e. able to continuously respond to applied control signals
    • H01L29/739Transistor-type devices, i.e. able to continuously respond to applied control signals controlled by field-effect, e.g. bipolar static induction transistors [BSIT]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/70Bipolar devices
    • H01L29/72Transistor-type devices, i.e. able to continuously respond to applied control signals
    • H01L29/739Transistor-type devices, i.e. able to continuously respond to applied control signals controlled by field-effect, e.g. bipolar static induction transistors [BSIT]
    • H01L29/7393Insulated gate bipolar mode transistors, i.e. IGBT; IGT; COMFET
    • H01L29/7395Vertical transistors, e.g. vertical IGBT
    • H01L29/7396Vertical transistors, e.g. vertical IGBT with a non planar surface, e.g. with a non planar gate or with a trench or recess or pillar in the surface of the emitter, base or collector region for improving current density or short circuiting the emitter and base regions
    • H01L29/7397Vertical transistors, e.g. vertical IGBT with a non planar surface, e.g. with a non planar gate or with a trench or recess or pillar in the surface of the emitter, base or collector region for improving current density or short circuiting the emitter and base regions and a gate structure lying on a slanted or vertical surface or formed in a groove, e.g. trench gate IGBT
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7801DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/7802Vertical DMOS transistors, i.e. VDMOS transistors
    • H01L29/7813Vertical DMOS transistors, i.e. VDMOS transistors with trench gate electrode, e.g. UMOS transistors

Definitions

  • the technology disclosed in this specification relates to a semiconductor device.
  • Patent Document 1 Japanese Unexamined Patent Publication No. 2013-232533 discloses a semiconductor device including a semiconductor substrate and a plurality of trenches formed in the semiconductor substrate. In the semiconductor device of Patent Document 1, trenches are formed in a lattice shape.
  • an object of the present specification is to provide a semiconductor device capable of stabilizing the threshold voltage.
  • the semiconductor device disclosed in the present specification includes a first trench formed on a surface of a semiconductor substrate, the first trench formed on the surface, and extending in a direction different from the first trench in a plan view of the surface. And a second trench that intersects.
  • the semiconductor device includes a gate insulating film that covers inner surfaces of the first trench and the second trench and an inner surface of an intersection of the first trench and the second trench, and in the first trench and the second trench.
  • a first conductivity type first semiconductor region not in contact with the gate insulating film formed on the inner surface of the intersection is provided.
  • the semiconductor device includes a second conductivity type second semiconductor region formed in the semiconductor substrate and in contact with the gate insulating film in the first trench deeper than the first semiconductor region. I have.
  • the semiconductor device is formed in the semiconductor substrate and is in contact with the gate insulating film in the first trench on a side deeper than the second semiconductor region.
  • a third semiconductor region of the first conductivity type separated from the semiconductor region is provided.
  • the trench becomes deeper than the surrounding part at the intersection where the first trench and the second trench intersect.
  • the first semiconductor region is not in contact with the gate insulating film formed at the intersection, the influence of the deep trench at the intersection can be avoided. As a result, the threshold voltage of the semiconductor device can be stabilized.
  • FIG. 2 is a cross-sectional view taken along the line II-II in FIG.
  • FIG. 3 is a sectional view taken along line III-III in FIG. 1. It is an enlarged view of the principal part IV of FIG. It is a top view of the semiconductor device concerning other embodiments. It is an enlarged view of the principal part of the semiconductor device concerning other embodiments. It is a top view of the semiconductor device concerning other embodiments.
  • the semiconductor device may include a plurality of first trenches and a plurality of second trenches. In the plan view of the surface of the semiconductor substrate, the plurality of first trenches and the plurality of second trenches may be arranged in a lattice pattern. The first semiconductor region may not be in contact with the gate insulating film in the second trench.
  • the lattice formed by the first trench and the second trench may be arranged in a staggered manner.
  • the semiconductor device 1 shown in FIGS. 1 to 3 is an IGBT (Insulated Gate Bipolar Transistor).
  • the semiconductor device 1 includes a semiconductor substrate 10, electrodes, an insulating layer, and the like.
  • the semiconductor substrate 10 is made of silicon (Si).
  • the semiconductor substrate 10 may be formed of silicon carbide (SiC), gallium nitride (GaN), or the like.
  • an emitter region 24 (corresponding to an example of a first semiconductor region), a contact region 25, and a body region 23 (corresponding to an example of a second semiconductor region).
  • a drift region 22 (corresponding to an example of a third conductivity type) and a collector region 21 are formed.
  • the semiconductor substrate 10 includes, in order from the back surface side, a p-type collector region 21, an n-type drift region 22 formed on the collector region 21, and a p-type formed on the drift region 22.
  • the collector region 21 is exposed on the back surface of the semiconductor substrate 10.
  • Collector region 21 is separated from body region 23 by drift region 22.
  • the drift region 22 is separated from the emitter region 24 by the body region 23.
  • the emitter region 24 is exposed on the surface of the semiconductor substrate 10.
  • the contact region 25 is exposed on the surface of the semiconductor substrate 10.
  • the contact region 25 has a p-type impurity concentration higher than that of the body region 23.
  • the n-type corresponds to an example of the first conductivity type
  • the p-type corresponds to an example of the second conductivity type.
  • a surface electrode 70 is formed on the surface of the semiconductor substrate 10. The surface electrode 70 is connected to the emitter region 24 and the contact region 25.
  • a back electrode 72 is formed on the back surface of the semiconductor substrate 10. The back electrode 72 is connected to the collector region 21.
  • a plurality of trenches 61 (that is, a plurality of first trenches 611 and a plurality of second trenches 612) are formed on the surface of the semiconductor substrate 10.
  • the first trench 611 extends along the x direction (first direction).
  • the plurality of first trenches 611 are formed side by side in the y direction at intervals.
  • the y direction is a direction different from the x direction, and more specifically, the y direction is a direction orthogonal to the x direction.
  • the plurality of first trenches 611 extend in parallel.
  • the second trench 612 extends in the y direction (second direction).
  • the plurality of second trenches 612 are formed side by side in the x direction at intervals.
  • the plurality of second trenches 612 extend in parallel.
  • the second trenches 612 adjacent in the y direction are offset from each other in the x direction.
  • a second trench 612 is formed between the two first trenches 611.
  • Each second trench 612 intersects the first trench 611 at both ends (intersection 30 in FIG. 1).
  • a trench 61 extends in three directions from the intersection 30.
  • the first trench 611 and the second trench 612 divide the surface of the semiconductor substrate 10 in a lattice shape.
  • the lattice formed by the first trench 611 and the second trench 612 is arranged in a staggered manner.
  • a region partitioned in a lattice shape is referred to as an element region 20.
  • the emitter region 24 is formed in the element region 20.
  • the emitter region 24 is adjacent to the second trench 612.
  • the emitter region 24 is formed along the second trench 612.
  • the emitter region 24 extends in the y direction (second direction).
  • Emitter regions 24 are formed on both sides of the second trench 612 in the x direction.
  • the emitter regions 24 on both sides of the second trench 612 are formed symmetrically with the second trench 612 in between.
  • the emitter region 24 is not adjacent to the first trench 611. Further, the emitter region 24 is not adjacent to the intersection 30. That is, the emitter region 24 is formed away from the first trench 611 and the intersection 30.
  • the contact region 25 is formed so as to contact the first trench 611, the second trench 612, and the intersection 30. That is, the contact region 25 is formed between the emitter region 24 and the first trench 611.
  • the trench 61 (the first trench 611 and the second trench 612) extends in the z direction (depth direction) from the surface of the semiconductor substrate 10 in a cross-sectional view.
  • the first trench 611 extends through the emitter region 24 and the body region 23 to the drift region 22.
  • the second trench 612 extends through the contact region 25 and the body region 23 to the drift region 22.
  • the depth of the trench 61 is deeper at the intersection 30 than at the outside of the intersection 30. This is because when the trench 61 is formed by dry etching in the manufacturing process of the semiconductor device 10, the amount of etching gas supplied to the intersection 30 is larger than that of the trench 61 outside the intersection 30.
  • a gate insulating film 62 is formed on the inner surface of the trench 61.
  • the gate insulating film 62 covers the entire inner surface of the trench 61.
  • a gate electrode 63 is formed inside each trench 61 (inside the gate insulating film 62).
  • the gate electrode 63 is disposed inside the first trench 611 and inside the second trench 612.
  • the gate electrode 63 faces the semiconductor substrate 10 with the gate insulating film 62 interposed therebetween.
  • the gate electrode 63 is insulated from the surface electrode 70 by the interlayer insulating film 74.
  • the gate insulating film 62 covers the inner surfaces of the first trench 611 and the second trench 612 and the inner surface of the intersection 30 of the first trench 611 and the second trench 612.
  • the inner surface 301 of the intersection 30 corresponds to the inner surface of the portion (corner) where the end of the first trench 611 and the end of the second trench 612 are in contact. Further, the inner surface 301 of the intersection 30 corresponds to the inner surface of the portion of the first trench 611 that faces the second trench 612 extending toward the first trench 611. This inner surface 301 faces the intersection 30.
  • the contact region 25, the emitter region 24, the body region 23, and the drift region 22 are in contact with the gate insulating film 62.
  • the emitter region 24 is in contact with the gate insulating film 62 in the vicinity of the surface of the semiconductor substrate 10.
  • the contact region 25 is in contact with the gate insulating film 62 in the vicinity of the surface of the semiconductor substrate 10.
  • the contact region 25 is in contact with the first trench 611, the second trench 612, and the gate insulating film 62 in the intersection 30.
  • the emitter region 24 is in contact with the gate insulating film 62 in the second trench 612.
  • the emitter region 24 is not in contact with the first trench 611 and the gate insulating film 62 in the intersection 30.
  • the body region 23 is in contact with the gate insulating film 62 on the side deeper than the emitter region 24 below the emitter region 24. As shown in FIG. 3, the body region 23 is in contact with the gate insulating film 62 on the side deeper than the contact region 24 below the contact region 25. The drift region 22 is in contact with the gate insulating film 62 deeper than the body region 23 below the body region 23.
  • the gate electrode 63 in the trench 61 when the gate electrode 63 in the trench 61 is turned on (potential equal to or higher than the threshold), the body region 23 in the vicinity of the gate insulating film 62 has a depth direction of the trench 61. A channel is formed along When a voltage is applied between the front electrode 70 and the back electrode 72, electrons flow from the emitter region 24 side to the collector region 21 through the channel and the drift region 22. Further, holes flow from the collector region 21 to the contact region 25 through the drift region 22 and the body region 23. In this way, current flows from the collector region 21 to the emitter region 24. That is, the IGBT is turned on.
  • the trench 61 is deeper at the intersection 30 than the surrounding portion.
  • the IGBT When the IGBT is on, electrons tend to flow in the vicinity of the trench 61. For this reason, when the vicinity of the intersection 30 where the trench 61 is deep is the main path of the electron flow, the trench 61 is deep (that is, the vicinity of the intersection 30) and the trench 61 is shallow (the distance from the intersection 30).
  • a difference in threshold value that is, a gate potential necessary for forming a channel
  • the emitter region 24 is not adjacent to the gate insulating film 62 formed at the intersection 30.
  • the lower part of the emitter region 24 serves as a main path for electrons, and few electrons flow near the intersection 30.
  • the influence of the deep trench 61 of the intersection 30 can be avoided.
  • variations in the threshold value of the semiconductor device 1 can be suppressed, and the threshold value can be stabilized.
  • the switching characteristics can be stabilized.
  • the electron flow is likely to concentrate in the vicinity of the intersection 30.
  • the emitter region 24 is not adjacent to the intersection 30, current concentration near the intersection 30 can be suppressed.
  • the emitter regions 24 are arranged symmetrically via the second trench 612, current flows uniformly. Thereby, the local heat_generation
  • the contact region 25 can be secured in a portion where the emitter region 24 is separated from the intersecting portion 30. As a result, a region through which holes flow can be secured, and high-speed switching is possible.
  • the semiconductor device 1 described above includes a plurality of first trenches 611 and a plurality of second trenches 612 so that a plurality of lattices (element regions 30) are arranged in a staggered manner.
  • the depth of the first trench 611 and the second trench 612 may vary.
  • the threshold value may vary between the second path 612 and the second path 612.
  • the emitter region 24 is not in contact with the gate insulating film 62 in the first trench 611. As a result, the influence of the difference in depth between the first trench 611 and the second trench 612 can be avoided, and the threshold voltage can be stabilized.
  • the plurality of second trenches 612 are arranged in a staggered manner, but the present invention is not limited to this configuration.
  • a plurality of second trenches 612 may be formed in the y direction (second direction).
  • a plurality of second trenches 612 are arranged in a straight line.
  • a trench 61 extends from the intersection 30 in all directions.
  • the emitter region 24 is adjacent to the second trench 612 and is not adjacent to the first trench 611.
  • the present invention is not limited to this configuration.
  • the emitter region 24 may be adjacent to each of the first trench 611 and the second trench 612.
  • the emitter region 24 adjacent to the first trench 611 is formed away from the second trench 612.
  • the emitter region 24 adjacent to the second trench 612 is formed away from the first trench 611.
  • the emitter region 24 is formed symmetrically with the second trench 612 interposed therebetween, but is not limited to this configuration, and may be formed asymmetrically.
  • the emitter region 24 is formed on one side of the second trench 612 in the x direction, and the emitter region 24 is not formed on the other side. According to such a configuration, current flowing portions are dispersed, and current concentration can be suppressed.
  • the plurality of trenches 61 are arranged in a lattice pattern, but the present invention is not limited to this configuration.
  • the plurality of trenches 61 may be arranged in a polygonal shape.
  • the plurality of trenches 61 are arranged in a hexagonal shape.
  • the plurality of trenches 61 are formed in a honeycomb shape.
  • An intersection 30 is formed at a portion where the trenches 61 arranged in a hexagonal shape intersect each other.
  • the IGBT is formed on the semiconductor substrate 10, but a MOSFET may be formed instead of the IGBT.
  • a structure in which an n-type high concentration region is formed instead of the collector region 21 in the configuration of FIGS. 1 to 3 and the high concentration region is conducted to the back electrode 72 can be employed.

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Ceramic Engineering (AREA)
  • General Engineering & Computer Science (AREA)
  • Electrodes Of Semiconductors (AREA)

Abstract

 半導体装置1は、半導体基板10の表面に形成された第1トレンチ611と、半導体基板10の表面に形成され、半導体基板10の表面の平面視において第1トレンチ611と異なる方向に延びるとともに第1トレンチ611と交わる第2トレンチ612とを備えている。また、半導体装置1は、第1トレンチ611と第2トレンチ612の内面および交差部30の内面301を覆うゲート絶縁膜62と、第1トレンチ611と第2トレンチ612内に形成されており、ゲート絶縁膜62を介して半導体基板10に対向するゲート電極63とを備えている。また、半導体装置1は、半導体基板10内に形成されており、半導体基板10の表面に露出しており、第1トレンチ611内のゲート絶縁膜62に接しており、第1トレンチ611と第2トレンチ612との交差部30の内面301に形成されているゲート絶縁膜62に接していないn型のエミッタ領域24を備えている。

Description

半導体装置
 本明細書に開示の技術は、半導体装置に関する。
 特許文献1(日本国特開2013-232533号公報)には、半導体基板と、半導体基板に形成された複数のトレンチとを備える半導体装置が開示されている。特許文献1の半導体装置では、トレンチが格子状に形成されている。
 特許文献1の半導体装置では、チャネルを形成するために必要な閾値電圧にゲート電極の位置によって差が生じることがある。そこで本明細書は、閾値電圧の安定を図ることができる半導体装置を提供することを目的とする。
 本明細書に開示する半導体装置は、半導体基板の表面に形成された第1トレンチと、前記表面に形成され、前記表面の平面視において前記第1トレンチと異なる方向に延びるとともに前記第1トレンチと交わる第2トレンチとを備えている。また、半導体装置は、前記第1トレンチと前記第2トレンチの内面および前記第1トレンチと前記第2トレンチとの交差部の内面を覆うゲート絶縁膜と、前記第1トレンチと前記第2トレンチ内に形成されており、ゲート絶縁膜を介して前記半導体基板に対向するゲート電極とを備えている。また、半導体装置は、前記半導体基板内に形成されており、前記表面に露出しており、前記第1トレンチ内の前記ゲート絶縁膜に接しており、前記第1トレンチと前記第2トレンチとの交差部の内面に形成されている前記ゲート絶縁膜に接していない第1導電型の第1半導体領域を備えている。また、半導体装置は、前記半導体基板内に形成されており、前記第1半導体領域よりも深い側の前記第1トレンチ内の前記ゲート絶縁膜に接している第2導電型の第2半導体領域を備えている。また、半導体装置は、前記半導体基板内に形成されており、前記第2半導体領域よりも深い側の前記第1トレンチ内の前記ゲート絶縁膜に接しており、前記第2半導体領域によって前記第1半導体領域から分離されている第1導電型の第3半導体領域を備えている。
 第1トレンチと第2トレンチが交わる交差部において周囲の部分よりトレンチが深くなる。しかしながら、上記の構成によれば、第1半導体領域が交差部に形成されているゲート絶縁膜に接していないので、交差部の深いトレンチによる影響を避けることができる。その結果、半導体装置の閾値電圧の安定を図ることができる。
半導体装置の上面図である。 図1のII-II断面図である。 図1のIII-III断面図である。 図1の要部IVの拡大図である。 他の実施形態に係る半導体装置の上面図である。 更に他の実施形態に係る半導体装置の要部の拡大図である。 更に他の実施形態に係る半導体装置の上面図である。
 以下に説明する実施形態の主要な特徴を列記する。なお、以下に記載する技術要素は、それぞれ独立した技術要素であって、単独であるいは各種の組合せによって技術的有用性を発揮するものである。
 (特徴1)半導体装置は、複数の第1トレンチと複数の第2トレンチを有していてもよい。半導体基板の表面の平面視において、複数の第1トレンチと複数の第2トレンチが格子状に配置されていてもよい。第1半導体領域は、第2トレンチ内のゲート絶縁膜に接していなくてもよい。
 (特徴2)半導体基板の表面の平面視において、第1トレンチと第2トレンチによって形成される格子が千鳥状に配置されていてもよい。
 以下、実施形態について添付図面を参照して説明する。図1~3に示す半導体装置1は、IGBT(Insulated Gate Bipolar Transistor)である。半導体装置1は、半導体基板10、電極及び絶縁層等により構成されている。
 半導体基板10は、シリコン(Si)によって形成されている。他の例では、半導体基板10は、炭化ケイ素(SiC)や窒化ガリウム(GaN)等から形成されていてもよい。図2に示すように、半導体基板10の内部には、エミッタ領域24(第1半導体領域の一例に相当する。)、コンタクト領域25、ボディ領域23(第2半導体領域の一例に相当する。)、ドリフト領域22(第3導電型の一例に相当する。)、および、コレクタ領域21が形成されている。より詳細には、半導体基板10は、裏面側から順に、p型のコレクタ領域21と、コレクタ領域21の上に形成されたn型のドリフト領域22と、ドリフト領域22の上に形成されたp型のボディ領域23と、ボディ領域23の上に形成されたn型のエミッタ領域24と、ボディ領域23の上に形成されたp型のコンタクト領域25とを備えている。コレクタ領域21は、半導体基板10の裏面に露出している。コレクタ領域21は、ドリフト領域22によってボディ領域23から分離されている。ドリフト領域22は、ボディ領域23によってエミッタ領域24から分離されている。エミッタ領域24は、半導体基板10の表面に露出している。コンタクト領域25は、半導体基板10の表面に露出している。コンタクト領域25のp型不純物濃度は、ボディ領域23のp型不純物濃度よりも高い。なお、n型は、第1導電型の一例に相当し、p型は、第2導電型の一例に相当する。
 半導体基板10の表面には、表面電極70が形成されている。表面電極70は、エミッタ領域24及びコンタクト領域25に接続されている。半導体基板10の裏面には、裏面電極72が形成されている。裏面電極72は、コレクタ領域21に接続されている。
 図1に示すように、半導体基板10の表面には、複数のトレンチ61(すなわち、複数の第1トレンチ611および複数の第2トレンチ612)が形成されている。半導体基板10の表面の平面視において、第1トレンチ611はx方向(第1の方向)に沿って伸びている。半導体基板10の表面の平面視において、複数の第1トレンチ611は、y方向に間隔をあけて並んで形成されている。なお、y方向はx方向とは異なる方向であり、より詳細にはy方向はx方向に対して直交する方向である。複数の第1トレンチ611は、平行に延びている。第2トレンチ612は、y方向(第2の方向)に延びている。複数の第2トレンチ612は、x方向に間隔をあけて並んで形成されている。複数の第2トレンチ612は、平行に延びている。y方向において隣り合う第2トレンチ612同士は、x方向において互いにずれている。2つの第1トレンチ611の間に第2トレンチ612が形成されている。各第2トレンチ612は、その両端部(図1の交差部30)において第1トレンチ611と交わっている。交差部30からトレンチ61が三方に延びている。第1トレンチ611と第2トレンチ612によって、半導体基板10の表面が格子状に区画されている。第1トレンチ611および第2トレンチ612によって形成される格子は、千鳥状に配置されている。以下では、格子状に区画された領域を、素子領域20という。
 図1に示すように、エミッタ領域24は、素子領域20に形成されている。エミッタ領域24は、第2トレンチ612に隣接している。エミッタ領域24は、第2トレンチ612に沿って形成されている。エミッタ領域24は、y方向(第2の方向)に延びている。第2トレンチ612のx方向の両側にエミッタ領域24が形成されている。第2トレンチ612の両側のエミッタ領域24は、第2トレンチ612を挟んで対称的に形成されている。エミッタ領域24は、第1トレンチ611に隣接していない。また、エミッタ領域24は、交差部30に隣接していない。すなわち、エミッタ領域24は、第1トレンチ611及び交差部30から離間して形成されている。コンタクト領域25は、第1トレンチ611、第2トレンチ612及び交差部30に接するように形成されている。すなわち、エミッタ領域24と第1トレンチ611の間にコンタクト領域25が形成されている。
 図2および図3に示すように、断面視において、トレンチ61(第1トレンチ611および第2トレンチ612)は、半導体基板10の表面からz方向(深さ方向)に延びている。第1トレンチ611は、エミッタ領域24およびボディ領域23を貫通してドリフト領域22まで延びている。第2トレンチ612は、コンタクト領域25およびボディ領域23を貫通してドリフト領域22まで延びている。図3に示すように、交差部30では、交差部30の外側に比べて、トレンチ61の深さが深くなっている。これは、半導体装置10の製造工程においてトレンチ61をドライエッチングにより形成する際に、交差部30に供給されるエッチングガスの量が交差部30の外側のトレンチ61に比べて多くなるためである。トレンチ61の内面には、ゲート絶縁膜62が形成されている。ゲート絶縁膜62は、トレンチ61の内面全体を覆っている。各トレンチ61の内部(ゲート絶縁膜62の内側)には、ゲート電極63が形成されている。ゲート電極63は、第1トレンチ611の内部および第2トレンチ612の内部に配置されている。ゲート電極63は、ゲート絶縁膜62を介して半導体基板10に対向している。ゲート電極63は、層間絶縁膜74によって表面電極70から絶縁されている。また、図4に示すように、ゲート絶縁膜62は、第1トレンチ611と第2トレンチ612の内面および第1トレンチ611と第2トレンチ612の交差部30の内面を覆っている。本実施形態において交差部30の内面301は、第1トレンチ611の端部と第2トレンチ612の端部が接する部分(角部)の内面に相当する。また、交差部30の内面301は、第1トレンチ611のうち、第1トレンチ611に向かって延びる第2トレンチ612と対向する部分の内面に相当する。この内面301は、交差部30に面している。
 ゲート絶縁膜62には、コンタクト領域25、エミッタ領域24、ボディ領域23およびドリフト領域22が接している。図2に示すように、エミッタ領域24は、半導体基板10の表面近傍においてゲート絶縁膜62と接している。図3に示すように、コンタクト領域25は、半導体基板10の表面近傍においてゲート絶縁膜62と接している。図1に示すように、コンタクト領域25は、第1トレンチ611、第2トレンチ612及び交差部30内のゲート絶縁膜62と接している。また、エミッタ領域24は、第2トレンチ612内のゲート絶縁膜62と接している。エミッタ領域24は、第1トレンチ611及び交差部30内のゲート絶縁膜62に接していない。図2に示すように、ボディ領域23は、エミッタ領域24の下部において、エミッタ領域24よりも深い側のゲート絶縁膜62に接している。また、図3に示すように、ボディ領域23は、コンタクト領域25の下部において、コンタクト領域24よりも深い側のゲート絶縁膜62に接している。ドリフト領域22は、ボディ領域23の下部において、ボディ領域23よりも深い側のゲート絶縁膜62に接している。
 上述の構成を備える半導体装置1によれば、トレンチ61の内部のゲート電極63をオン電位(閾値以上の電位)にすると、ゲート絶縁膜62の近傍のボディ領域23に、トレンチ61の深さ方向に沿ってチャネルが形成される。また、表面電極70と裏面電極72の間に電圧を印加すると、エミッタ領域24側から、チャネルとドリフト領域22を介してコレクタ領域21へ電子が流れる。また、コレクタ領域21から、ドリフト領域22とボディ領域23を介してコンタクト領域25にホールが流れる。このようにして、コレクタ領域21からエミッタ領域24へ電流が流れる。すなわち、IGBTがオンする。
 上述の通り、交差部30では周囲の部分よりトレンチ61が深い。IGBTがオンしている際には、トレンチ61の近傍で電子が流れやすい。このため、トレンチ61が深い交差部30の近傍が電子の流れの主経路になっていると、トレンチ61が深い位置(すなわち、交差部30近傍)とトレンチ61が浅い位置(交差部30から離れた位置)とで閾値(すなわち、チャネルを形成するために必要なゲート電位)に差が生じ、IGBTの閾値ばらつきが大きくなる。これに対し、上述の半導体装置1では、エミッタ領域24が交差部30に形成されているゲート絶縁膜62に隣接していない。このため、半導体装置1では、エミッタ領域24の下部が電子の主経路となり、交差部30近傍にはあまり電子が流れない。これにより、交差部30の深いトレンチ61の影響を避けることができる。その結果、半導体装置1の閾値のバラツキを抑制でき、閾値の安定を図ることができる。また、スイッチング特性の安定を図ることができる。
 また、交差部30の近傍が電子の流れの主経路になっていると、交差部30近傍に電子の流れが集中し易くなる。しかしながら、上述の半導体装置1では、エミッタ領域24が交差部30に隣接していないので、交差部30近傍における電流の集中を抑制することができる。また、エミッタ領域24が第2トレンチ612を介して対称的に配置されているので電流が均一に流れる。これにより、交差部30における局所的な発熱を抑制することができる。また、エミッタ領域24が交差部30から離間している部分においてコンタクト領域25を確保することができる。これにより、正孔が流れる領域を確保することができ、高速スイッチングが可能になる。
 また、上述の半導体装置1では、複数の格子(素子領域30)が千鳥状に配置されるように複数の第1トレンチ611および複数の第2トレンチ612を備えている。この構成では、第1トレンチ611と第2トレンチ612の深さにバラツキが生じることがある。第1トレンチ611と第2トレンチ612の両方に沿って電子の流れの主経路が形成される構成では、第1トレンチ611と第2トレンチ612の深さの差によって、第1トレンチ611に沿う電子の経路と第2トレンチ612に沿う電子の経路とで閾値にバラツキが生じることがある。しかしながら、上述の半導体装置1では、エミッタ領域24が、第1トレンチ611内のゲート絶縁膜62に接していない。これにより、第1トレンチ611と第2トレンチ612の深さの差による影響を避けることができ、閾値電圧の安定を図ることができる。
 以上、一実施形態について説明したが、具体的な態様は上記実施形態に限定されるものではない。以下の説明において、上述の説明における構成と同様の構成については同一の符号を付して説明を省略する。
 上記実施形態では、複数の第2トレンチ612が千鳥配置されていたが、この構成に限定されるものではない。他の実施形態では、図5に示すように、複数の第2トレンチ612がy方向(第2の方向)に揃って形成されていてもよい。複数の第2トレンチ612が直線状に並んでいる。トレンチ61が交差部30から四方に延びている。
 また、上記実施形態では、エミッタ領域24が第2トレンチ612に隣接しており、第1トレンチ611に隣接していなかったが、この構成に限定されるものではない。他の実施形態では、図5に示すように、エミッタ領域24は、第1トレンチ611および第2トレンチ612のそれぞれに隣接していてもよい。第1トレンチ611に隣接するエミッタ領域24は、第2トレンチ612から離間して形成されている。第2トレンチ612に隣接するエミッタ領域24は、第1トレンチ611から離間して形成されている。
 また、上記実施形態では、エミッタ領域24が第2トレンチ612を挟んで対称的に形成されていたが、この構成に限定されるものではなく、非対称的に形成されていてもよい。他の実施形態では、図6に示すように、第2トレンチ612のx方向の一方側にエミッタ領域24が形成されており、他方側にエミッタ領域24が形成されていない。このような構成によれば、電流が流れる部分が分散され、電流の集中を抑制することができる。
 また、上記実施形態では、複数のトレンチ61が格子状に配置されていたが、この構成に限定されるものではない。他の実施形態では、図7に示すように、複数のトレンチ61が多角形状に配置されていてもよい。図7に示す例では、複数のトレンチ61が六角形状に配置されている。複数のトレンチ61は、ハニカム状に形成されている。六角形状に配置されたトレンチ61同士が交わる部分に交差部30が形成されている。
 また、上記実施形態では、半導体基板10にIGBTが形成されていたが、IGBTに代えてMOSFETが形成されていてもよい。この場合、例えば、図1~3の構成においてコレクタ領域21の代わりにn型の高濃度領域を形成し、その高濃度領域を裏面電極72に導通させた構造を採用することができる。
 以上、本発明の具体例を詳細に説明したが、これらは例示に過ぎず、特許請求の範囲を限定するものではない。特許請求の範囲に記載の技術には、以上に例示した具体例を様々に変形、変更したものが含まれる。本明細書または図面に説明した技術要素は、単独であるいは各種の組合せによって技術的有用性を発揮するものであり、出願時請求項記載の組合せに限定されるものではない。また、本明細書または図面に例示した技術は複数目的を同時に達成し得るものであり、そのうちの一つの目的を達成すること自体で技術的有用性を持つものである。
1;半導体装置
10;半導体基板
20;素子領域
21;コレクタ領域
22;ドリフト領域
23;ボディ領域
24;エミッタ領域
25;コンタクト領域
30;交差部
61;トレンチ
62;ゲート絶縁膜
63;ゲート電極
70;表面電極
72;裏面電極
74;層間絶縁膜

Claims (3)

  1.  半導体基板の表面に形成された第1トレンチと、
     前記表面に形成され、前記表面の平面視において前記第1トレンチと異なる方向に延びるとともに前記第1トレンチと交わる第2トレンチと、
     前記第1トレンチと前記第2トレンチの内面および前記第1トレンチと前記第2トレンチとの交差部の内面を覆うゲート絶縁膜と、
     前記第1トレンチと前記第2トレンチ内に形成されており、ゲート絶縁膜を介して前記半導体基板に対向するゲート電極と、
     前記半導体基板内に形成されており、前記表面に露出しており、前記第1トレンチ内の前記ゲート絶縁膜に接しており、前記第1トレンチと前記第2トレンチとの交差部の内面を覆う前記ゲート絶縁膜に接していない第1導電型の第1半導体領域と、
     前記半導体基板内に形成されており、前記第1半導体領域よりも深い側の前記第1トレンチ内の前記ゲート絶縁膜に接している第2導電型の第2半導体領域と、
     前記半導体基板内に形成されており、前記第2半導体領域よりも深い側の前記第1トレンチ内の前記ゲート絶縁膜に接しており、前記第2半導体領域によって前記第1半導体領域から分離されている第1導電型の第3半導体領域と、を備えている半導体装置。
  2.  複数の前記第1トレンチと複数の前記第2トレンチを有し、
     前記表面の平面視において、複数の前記第1トレンチと複数の前記第2トレンチが格子状に配置されており、
     前記第1半導体領域は、前記第2トレンチ内のゲート絶縁膜に接していない、請求項1に記載の半導体装置。
  3.  前記表面の平面視において、前記第1トレンチと前記第2トレンチによって形成される格子が千鳥状に配置されている請求項2に記載の半導体装置。
PCT/JP2015/059721 2014-05-26 2015-03-27 半導体装置 WO2015182233A1 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
DE112015002496.4T DE112015002496B4 (de) 2014-05-26 2015-03-27 Halbleitervorrichtung
CN201580027849.0A CN106463542B (zh) 2014-05-26 2015-03-27 半导体装置
US15/303,597 US9761681B2 (en) 2014-05-26 2015-03-27 Semiconductor device

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2014-107824 2014-05-26
JP2014107824A JP6256192B2 (ja) 2014-05-26 2014-05-26 半導体装置

Publications (1)

Publication Number Publication Date
WO2015182233A1 true WO2015182233A1 (ja) 2015-12-03

Family

ID=54698575

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2015/059721 WO2015182233A1 (ja) 2014-05-26 2015-03-27 半導体装置

Country Status (5)

Country Link
US (1) US9761681B2 (ja)
JP (1) JP6256192B2 (ja)
CN (1) CN106463542B (ja)
DE (1) DE112015002496B4 (ja)
WO (1) WO2015182233A1 (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2017099096A1 (ja) * 2015-12-11 2017-06-15 富士電機株式会社 半導体装置
TWI662703B (zh) * 2015-12-08 2019-06-11 日商豐田自動車股份有限公司 絕緣閘極雙極性電晶體
WO2022138743A1 (ja) * 2020-12-23 2022-06-30 株式会社デンソー 炭化珪素半導体装置

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6299789B2 (ja) 2016-03-09 2018-03-28 トヨタ自動車株式会社 スイッチング素子
JP6588363B2 (ja) 2016-03-09 2019-10-09 トヨタ自動車株式会社 スイッチング素子
JP6958093B2 (ja) * 2017-08-09 2021-11-02 富士電機株式会社 半導体装置
US10998403B2 (en) * 2019-03-04 2021-05-04 Infineon Technologies Americas Corp. Device with increased forward biased safe operating area (FBSOA) through using source segments having different threshold voltages
CN112992682A (zh) * 2019-12-13 2021-06-18 华润微电子(重庆)有限公司 沟槽型场效应晶体管结构及其制备方法

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2012190938A (ja) * 2011-03-09 2012-10-04 Toyota Motor Corp Igbt
JP2013149836A (ja) * 2012-01-20 2013-08-01 Toyota Motor Corp 半導体装置とその製造方法

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7423316B2 (en) 2004-05-12 2008-09-09 Kabushiki Kaisha Toyota Chuo Kenkyusho Semiconductor devices
JP2013232533A (ja) 2012-04-27 2013-11-14 Rohm Co Ltd 半導体装置および半導体装置の製造方法

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2012190938A (ja) * 2011-03-09 2012-10-04 Toyota Motor Corp Igbt
JP2013149836A (ja) * 2012-01-20 2013-08-01 Toyota Motor Corp 半導体装置とその製造方法

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI662703B (zh) * 2015-12-08 2019-06-11 日商豐田自動車股份有限公司 絕緣閘極雙極性電晶體
WO2017099096A1 (ja) * 2015-12-11 2017-06-15 富士電機株式会社 半導体装置
CN107636836A (zh) * 2015-12-11 2018-01-26 富士电机株式会社 半导体装置
JPWO2017099096A1 (ja) * 2015-12-11 2018-03-29 富士電機株式会社 半導体装置
US10818782B2 (en) 2015-12-11 2020-10-27 Fuji Electric Co., Ltd. Insulated-gate bipolar transistor (IGBT) including a branched gate trench
WO2022138743A1 (ja) * 2020-12-23 2022-06-30 株式会社デンソー 炭化珪素半導体装置
JP7439746B2 (ja) 2020-12-23 2024-02-28 株式会社デンソー 炭化珪素半導体装置

Also Published As

Publication number Publication date
US9761681B2 (en) 2017-09-12
CN106463542B (zh) 2020-01-10
CN106463542A (zh) 2017-02-22
DE112015002496B4 (de) 2018-08-16
JP6256192B2 (ja) 2018-01-10
DE112015002496T5 (de) 2017-03-02
US20170069729A1 (en) 2017-03-09
JP2015225872A (ja) 2015-12-14

Similar Documents

Publication Publication Date Title
JP6256192B2 (ja) 半導体装置
US9960165B2 (en) Semiconductor device having adjacent IGBT and diode regions with a shifted boundary plane between a collector region and a cathode region
JP6197773B2 (ja) 半導体装置
JP6197995B2 (ja) ワイドバンドギャップ絶縁ゲート型半導体装置
TWI575737B (zh) 半導體裝置
JP6022774B2 (ja) 半導体装置
JP5852555B2 (ja) 半導体装置
JP6142813B2 (ja) 半導体装置
JP6606007B2 (ja) スイッチング素子
JP6563639B2 (ja) 半導体装置及び半導体装置の製造方法
JP6199755B2 (ja) 半導体装置
JP2012069797A (ja) 絶縁ゲート型トランジスタ
JP7052315B2 (ja) 半導体装置
JP6211933B2 (ja) 半導体装置
JP2016096307A (ja) 半導体装置
JP6616280B2 (ja) スイッチング素子
JP7147510B2 (ja) スイッチング素子
JP5156238B2 (ja) 半導体装置
JP6787367B2 (ja) 半導体装置
JP2021077813A (ja) 半導体装置
WO2019022205A1 (ja) 半導体装置
JP6950714B2 (ja) 半導体装置
JP6411929B2 (ja) Mosfet
JP7352151B2 (ja) スイッチング素子
JP5884772B2 (ja) 半導体装置

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 15800231

Country of ref document: EP

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 15303597

Country of ref document: US

WWE Wipo information: entry into national phase

Ref document number: 112015002496

Country of ref document: DE

122 Ep: pct application non-entry in european phase

Ref document number: 15800231

Country of ref document: EP

Kind code of ref document: A1