WO2001067521A1 - Dispositif a semiconducteur - Google Patents

Dispositif a semiconducteur Download PDF

Info

Publication number
WO2001067521A1
WO2001067521A1 PCT/JP2000/008155 JP0008155W WO0167521A1 WO 2001067521 A1 WO2001067521 A1 WO 2001067521A1 JP 0008155 W JP0008155 W JP 0008155W WO 0167521 A1 WO0167521 A1 WO 0167521A1
Authority
WO
WIPO (PCT)
Prior art keywords
layer
active region
semiconductor
semiconductor device
dove
Prior art date
Application number
PCT/JP2000/008155
Other languages
English (en)
French (fr)
Inventor
Toshiya Yokogawa
Kunimasa Takahashi
Osamu Kusumoto
Makoto Kitabatake
Takeshi Uenoyama
Original Assignee
Matsushita Electric Industrial Co., Ltd.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co., Ltd. filed Critical Matsushita Electric Industrial Co., Ltd.
Priority to JP2001566193A priority Critical patent/JP3527496B2/ja
Priority to US09/980,598 priority patent/US6690035B1/en
Priority to AU14166/01A priority patent/AU1416601A/en
Priority to KR1020017014049A priority patent/KR100655022B1/ko
Priority to DE60033656T priority patent/DE60033656T2/de
Priority to EP00976350A priority patent/EP1189287B1/en
Publication of WO2001067521A1 publication Critical patent/WO2001067521A1/ja
Priority to US10/625,256 priority patent/US6989553B2/en

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/15Structures with periodic or quasi periodic potential variation, e.g. multiple quantum wells, superlattices
    • H01L29/151Compositional structures
    • H01L29/152Compositional structures with quantum effects only in vertical direction, i.e. layered structures with quantum effects solely resulting from vertical potential variation
    • H01L29/155Comprising only semiconductor materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/04Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their crystalline structure, e.g. polycrystalline, cubic or particular orientation of crystalline planes
    • H01L29/045Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their crystalline structure, e.g. polycrystalline, cubic or particular orientation of crystalline planes by their particular orientation of crystalline planes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/80Field effect transistors with field effect produced by a PN or other rectifying junction gate, i.e. potential-jump barrier
    • H01L29/812Field effect transistors with field effect produced by a PN or other rectifying junction gate, i.e. potential-jump barrier with a Schottky gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/86Types of semiconductor device ; Multistep manufacturing processes therefor controllable only by variation of the electric current supplied, or only the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched
    • H01L29/861Diodes
    • H01L29/872Schottky diodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/16Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table
    • H01L29/1608Silicon carbide
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/20Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only AIIIBV compounds
    • H01L29/2003Nitride compounds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/36Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the concentration or distribution of impurities in the bulk material
    • H01L29/365Planar doping, e.g. atomic-plane doping, delta-doping

Definitions

  • the present invention relates to the structure of an active region particularly suitable for a semiconductor power device having high withstand voltage.
  • Semiconductor power devices using semiconductor materials with a wide band gap include, for example, a high-voltage short-circuit diode and a metal-semiconductor (MESFET) field-effect transistor.
  • MOSFET Metal-semiconductor
  • FIG. 11 is a cross-sectional view showing a schematic structure of a conventional Schottky diode using silicon carbide (SiC).
  • 101 is an n + SiC substrate of about 100 m in which high-Z nitrogen (N), which is an n3 carrier, is doped, and 102 is an ri-type carrier.
  • N high-Z nitrogen
  • 102 is an ri-type carrier.
  • Approximately 10 Xm n-SiCi103 is a Schottky electrode made of an Ni alloy, and 104 is a Ni alloy.
  • An ohmic electrode consisting of 1 5 5 shows a guard ring consisting of S i ⁇ ⁇ .
  • this short-circuit diode has a rectifying characteristic in which a current flows according to a forward voltage, but cuts off a current against a reverse voltage.
  • the conventional short-circuit diode has the following problems.
  • the withstand voltage resistance against reverse pressure in the above-mentioned conventional Schottky diode strongly depends on the doping concentration of n-SiC dust 102.
  • n-SiC dust 102 For example, to improve the breakdown voltage of the Schottky diode, it is necessary to keep the doping concentration of the n-SiC layer 102 in contact with the Schottky electrode 103 low.
  • the doping concentration is reduced, the resistivity of the -SiC eyebrows 102 increases, and the on-resistance when a forward voltage is applied increases. The result is an increase in power consumption. Because of this trade-off, it was difficult to achieve both high breakdown voltage and low resistance at the same time.
  • An object of the present invention is to provide a new structure for determining a trade-off that the above-described conventional power device has, thereby realizing an active element having a high withstand voltage and a low on-resistance. To do that.
  • the semiconductor device of the present invention is a semiconductor device in which an active region functioning as a part of an active element is provided on a substrate, wherein the active region is provided on an upper plate.
  • a quantum level is generated in the second semiconductor layer by the quantum effect, and the wave function of the carrier localized in the second semiconductor layer has a certain extent.
  • the carrier is distributed not only in the second semiconductor layer but also in the first semiconductor layer.
  • the carrier is constantly supplied to the second semiconductor debris and the first half body bending, so that the carrier is always supplied.
  • ⁇ 2 half 3 ⁇ 4 Distribution state that exists not only in body debris but also in ⁇ 1 semiconductor debris. In this state, the carrier is not only the semiconductor eyebrows but also the first half.
  • the resistance value of the active region is reduced because it also travels in the semiconductor chip, especially in the first semiconductor eyebrow. Mobility is obtained.
  • the withstand voltage is defined by the first semiconductor dust having a low impurity concentration, and the entire active region is depleted. High withstand voltage can be obtained. In other words, it is possible to simultaneously achieve a low resistance and a high withstand voltage of an active element such as a diode transistor in a semiconductor device.
  • the carrier impurity in the first semiconductor chip is less than lxl 0 ' 7 atoms-cm 3 , and the carrier impurity in the second semiconductor chip is 10' 7 It is preferably at least atoms ⁇ cm 3 .
  • a material having a wide band gap can be used.
  • a half-body K that has a structure suitable for the used power device is provided.
  • the semiconductor of ⁇ 2 By constituting the semiconductor of ⁇ 2 with a material common to each other, the potential obstacle between the semiconductor ⁇ of 3 ⁇ 41 and the semiconductor of ⁇ 2 is further reduced. Since the carrier has a smooth slope, the carrier can be easily distributed directly to the first and second semiconductor layers in the active region.
  • the thickness and thickness of the second semiconductor layer should be not less than 1 monolayer and less than 20 nm, and the first semiconductor layer should be in an operating state. It is preferable because the effect of exuding the carrier into the layer can be effectively obtained.
  • the thickness of the first semiconductor layer is preferably about 10 nm or more and about 100 nm or less. Preferred to secure.
  • the substrate is a semiconductor chip containing a high concentration of impurities, and the uppermost portion of the active region is constituted by the first semiconductor layer described above.
  • a Schottky electrode which is in contact with each of the first side surfaces of the first semiconductor layer and the second semiconductor chip in the active region, and a first semiconductor chip and a second semiconductor chip in the active region;
  • the first semiconductor JS of the active region and the top surface of the second semiconductor chip were formed by introducing high-concentration impurities into a region separated from the side surface of each of them by a certain distance. It is also possible to adopt a drawing in which the above-mentioned ⁇ pole is ohmically contacted with the above-mentioned drawer dove ⁇ , further providing a drawer bending.
  • the uppermost part of the active region is formed by the half of the above-mentioned active region, and the top of the upper active region is in contact with a part of the upper surface of the first semiconductor chip above the upper active region.
  • a gate electrode and a source-drain electrode which is located above the active region with the short-gate electrode interposed therebetween and is in contact with the active region.
  • FIG. 1 is a diagram schematically showing a structure of a crystal growth apparatus for forming a thin film used in each embodiment of the present invention.
  • Figure 2 shows the change in the beak carrier and the carrier transfer of the n-type dove when the pulse width is changed.
  • 3 (a) to 3 (c) are cross-sectional views showing a method for growing a semiconductor film according to the first embodiment of the present invention.
  • FIG. 4 is a diagram showing a dopant concentration distribution in the depth direction of the active region formed in the first embodiment.
  • FIG. 5 (a) and 5 (b) are diagrams showing the relationship between the nitrogen concentration profile and the carrier distribution in the depth direction of the active region in the first embodiment, and the depth of the active region.
  • FIG. 4 is a partial band diagram showing the shape of the transmission band end along the direction.
  • FIG. 6 is a cross-sectional view showing a schematic structure of a shot key diode according to a second embodiment of the present invention.
  • Figs. 7 (a1) to (c2) show the change in the shape of the end of the transmission band due to the change in the bias for the shot diode of the second embodiment and the conventional shot diode.
  • FIG. 7 (a1) to (c2) show the change in the shape of the end of the transmission band due to the change in the bias for the shot diode of the second embodiment and the conventional shot diode.
  • FIG. 8 is a sectional view showing a schematic structure of a shot diode according to a third embodiment of the wood invention.
  • FIGS. 9 (a1) to 9 (c3) show the shapes of the transmission end due to the change in the bias for the shot key diode according to the third embodiment of the present invention and the conventional shot key diode.
  • FIG. 4 is an energy band diagram showing a change in the energy band.
  • FIG. 10 shows a schematic structure of a MESFET according to a fourth embodiment of the present invention. It is sectional drawing.
  • FIG. 11 is a cross-sectional view showing a schematic structure of a conventional Schottky diode using silicon carbide (SiC).
  • FIG. 12 is a diagram showing the measurement results of the I-V characteristics of the MESFET of the fourth embodiment.
  • FIG. 13 is a diagram showing the results of measurement of the impurity concentration by the CV method for the shot diode in the first experimental example.
  • FIG. 14 is a diagram showing a measurement result of a band-edge photoluminescence spectrum of 5-dove waste in the 6H—SiC substrate according to the first experimental example.
  • Figures 15 (a) and (b) show, in order, the temperature dependence of the particle mobility of 6 H—S i C debris and the temperature dependence of the It is the data shown.
  • Figure 16 is a graph showing the dependence of the degree of child transfer in sambles A and B in the first experimental example.
  • Figures 17 (a) and 17 (b) show the transmission in Samburu A in the experimental example of Fig. 1 (a diagram showing the results of simulating the band hoop at the band edge, and a simulation of the carrier distribution). It is a figure which shows the result of the rate.
  • Figures 18 (a) and (b) show the results of simulating the band structure at the first end of sample 1 in Samburu B in the first explicitly example, and the carrier distribution. It is a figure which shows the simulated result.
  • Fig. 19 shows the relationship between the M ⁇ and M ⁇ M F M 35 35 35 35 35 35 35 35 35 35 35 35 35 35 35 35 35 35 35 35 35 35 35 35 35 35 35 35 35 35 35 35 35 35 35 35 35 35 35 35 35 35 35 35 35 35 35 35 35 35 35 35 35 35 35 35 35 35 35 35 35 35 35 35 35 35 35 35 35 35 35.
  • Fig. 20 shows the I-V characteristics of the MESFET fabricated in the second experimental example.
  • Fig. 21 shows the reverse gate of the MESFET in the experimental example of 3 ⁇ 42; This is data indicating pressure dependency.
  • FIG. 22 is a cross-sectional view showing an enlarged state of depletion when a reverse bias is applied to a short-circuit key diode of the conventional SiC substrate shown in FIG.
  • FIG. 23 is a cross-sectional view showing an enlarged state of the depletion MM of the reverse bias application ⁇ ⁇ ⁇ ⁇ M in a short-circuit shot type in which a single 5-torb is provided in the active region.
  • FIG. 24 is a cross-sectional view showing an enlarged state of a depletion layer when a reverse bias is applied in a short-circuit diode in which a plurality of (5 dove layers are provided in a formation region).
  • FIG. 1 is a diagram schematically showing a structure of a crystal growth apparatus for forming a thin film used in each embodiment of the present invention.
  • this vertical crystal growth apparatus has a susceptor 4 made of force for mounting a substrate 3 in a chamber 1 and a support shaft 5 for supporting the susceptor 4.
  • the quartz tube 2 of the champer 1 and a coil 6 wound around the outside of the quartz tube 2 for inductively heating the susceptor 4 by high-frequency current are provided.
  • the quartz 2 is composed of a double quartz tube or the like, and is formed so that cooling water can flow.
  • a gas supply system 8 provided with a cylinder of various gases to be supplied to the chamber 1 and a gas exhaust system 15 provided with an air pump for discharging various gases from the chamber 1 are provided. Is provided.
  • the gas supply system 8 and the chamber 1 include a source gas supply pipe 7 for supplying a source gas, a diluent gas supply pipe 9 for supplying a diluent gas such as hydrogen, and an inert gas or a doping gas.
  • the source gas supply pipe 7 and the dilution gas supply pipe 9 are joined together on the way and connected to the chamber 11. I have. Further, at the portions of the raw material gas supply pipe 7 and the dilution gas supply pipe 9 before the merging, flows gg 110, 11 for adjusting the gas flow ⁇ are respectively provided. Further, the gas exhaust system 15 and the chamber 1 are connected to each other by an exhaust pipe 14, and the exhaust S 14 is provided for adjusting the pressure in the chamber 1 by the flow of the exhaust gas. Pressure regulating valve 16 is interposed.
  • this crystal growth apparatus 53 ⁇ 4 the features of this crystal growth apparatus 53 ⁇ 4 are that a pulse valve 20 is interposed in the additive gas supply 12, and that the inside of the chamber 1 has a ⁇ ⁇ ′ from the tip of the additive gas supply 12. ⁇ ⁇ A gas 3 inlet pipe 13 with a diameter of about 2 cm extends, and the gas inlet 13 is interrogated at a point where the tip of the gas inlet 13 is located about 5 cm above the upper surface of the steel plate 3. It is.
  • the substrate 4 is coated with a SiC layer having a thickness of about 100 ⁇ m so that degassing does not occur in ⁇ , * ⁇ heated to a high temperature.
  • a SiC layer having a thickness of about 100 ⁇ m so that degassing does not occur in ⁇ , * ⁇ heated to a high temperature.
  • S ',! Any thickness may be used as long as it is thicker than can prevent degassing.
  • the chamber 11 from the upper part of the chamber 11 is joined. Introduced within. At that time, the flow rates of the source gas and the dilution gas are adjusted by the respective flow meters 10 and 11.
  • an additional gas such as a doping gas or an inert gas supplied through the additional gas supply pipe 12 is supplied to the surface of the substrate 3 in a pulsed manner according to the periodic opening and closing of the pulse valve 20.
  • the period in which the pulse pulp 20 is set (pulse width) and the period in which the pulse pulp 20 is closed (pulse-to-pulse interval) can be set as desired.
  • the period in which the pulse valve 20 is open can be set. If 100 ms (sec) and the interrogation period is 4 ms (msec), ⁇ ] [3 ⁇ 4 will be repeated approximately 240 times per second.
  • the distance between the tip of the gas inlet pipe 13 and the substrate 3 is short, but if it is too close, the effect of supplying gas in a pulsed manner only to a narrow area can be exerted, so it is about 5 cm. It is preferable to have an interval of
  • the raw material gas, the diluent gas and the additive gas are exhausted to the outside by the gas exhaust system 15 through the exhaust pipe 14.
  • Figure 2 shows the beak carrier concentration (cm " 3 ) of the n-type dove ⁇ when the ON period (pulse width), which is the opening period of the pulse valve, is varied, and the carrier transfer degree (cm 2 / V s)
  • the secondary pressure of the gas pressure reducing device of the gas cylinder in the gas supply system 8 is 7840 Pa (0.8 kgf / cm)
  • the on-period at which the pulse valve 20 is closed is changed, and the off-period (the interval between the pulse and the pulse) at which the pulse valve 20 is closed is set to a constant 4 ms. are doing.
  • the peak carrier degree of the n-type pump layer can be controlled by changing the on-period frij which the pulse valve 20 asks.
  • this result indicates that the peak carrier S degree can be adjusted even when the off period is changed.
  • the on-period (pulse width) of the pulse valve can be changed by only 95 9s and 110 ⁇ s.
  • the crystal growth apparatus shown in FIG. 1 is used, and the substrate 3 in FIG. 1 has a main surface provided with an off angle on the (00001) plane (C plane).
  • a hexagonal single crystal silicon carbide substrate (6-1-3; 1 ⁇ substrate)
  • an n-type dove layer made of hexagonal silicon carbide (SiC) is homoepitaxially formed on this substrate 3. How to grow is explained.
  • 3A to 3C are cross-sectional views illustrating a method for growing a semiconductor film according to the present embodiment.
  • the main surface of the substrate 3 (6H—SiC substrate) is 3.5 from the (001) plane (C plane) in the [11-20] direction. ° It is an inclined surface ((001) off plane) and is an n-type Si surface with Si atoms arranged on the surface.
  • the 05 diameter of the substrate 3 is 25 mm.
  • the substrate 3 was thermally oxidized at 110 ° C. for about 3 hours in a water vapor atmosphere published by oxygen at a flow rate of 5 (1 / min), and the thickness of the surface was about 40 nm.
  • hydrogen gas having a flow rate of M 2 (1 / min) and argon gas having a flow rate of 1 (1 / min) are supplied as dilution gases from the gas supply system 8.
  • the pressure inside the chamber 1 is set to 0.0933 MPa (700 Torr).
  • the pressure in the chamber 1 is controlled by the opening of the pressure regulating valve 16.
  • the induction heating device ⁇ S is used to apply a high-frequency power of 20.0 kHz and 20 kW to the coil 6 to heat the sase pig 4.
  • the temperature of the substrate 3 was controlled at a constant temperature of about 160 ° C.
  • the source gas is flowing; S !: diluted with 50 (ml / min) hydrogen gas.
  • the propane gas and the silane gas are supplied to the substrate 3 (6H—S1C substrate) of the heated and heated sasebuta 4, thereby turning off (001) of the substrate 3.
  • Andob layer 22 (low-concentration dove layer) made of an Andob 6H—SiC single crystal is epitaxially grown on the main surface.
  • carrier impurities such as nitrogen may be introduced to some extent due to the residual gas or the like.
  • andove layer is used to mean that it was not formed by intentionally introducing nitrogen in the process.
  • the n-type doping gas, nitrogen is supplied in a pulsed manner, so that the thickness is reduced above the end-to-end bending 22.
  • Form 11-type dove layer 2 3 high-concentration dove chips of 1 0 11 111.
  • the period during which the pulse valve 20 is open (pulse width) is set to 102 s, and the period during which the pulse pulp 20 is closed (interval between pulses) is set to 4 ms. .
  • the n-type dove layer 23 is formed while supplying the doping gas by repeatedly opening and closing the pulse valve 20.
  • the time required for growing the n-type drive layer 23 with a thickness of 10 nm by epitaxial growth is about 30 sec.
  • the pulse valve 20 is closed and the nitrogen gas (N) is not supplied, and only the supply of the raw material gas is performed to form the ND debris 22,
  • N nitrogen
  • an undove An active region 30 is formed by alternately stacking 22 and n-type doped layers 23.
  • the active region 30 is composed of the undoub debris 22 which is the semiconductor of the IB 1, the thickness of which is smaller than that of the undoub layer, and which is much higher than that of the adobe layer 22 (the semiconductor iS of 3 ⁇ 411). It contains impurities for the carrier and is so thin that the carrier can be extracted into the undove jg 22 by the effect of the nucleus. It is formed as waste.
  • FIG. 4 is a diagram showing the dopant concentration distribution in the depth direction of the active region 30 formed in the present embodiment.
  • the open period (pulse width) of the loose valve 20 is 102 s
  • the closed period (pulse-to-pulse interval) is 4 ms.
  • the concentration profile in the figure was obtained as a result of measurement using a secondary ion mass spectrometer (SIMS).
  • SIMS secondary ion mass spectrometer
  • the horizontal axis represents the depth (/ m) from the top surface of the substrate
  • the vertical axis represents the concentration of nitrogen, which is a dopant (atoms ⁇ cm “ 3 ”).
  • the concentration of nitrogen (N) in each of the n-type dove layers 23 formed by the method of the present embodiment is almost uniform (about lxl O 1 "atoms' cm 3 ).
  • the change in impurity concentration is extremely steep.
  • the data in Fig. 4 was obtained for trove debris formed while flowing nitrogen gas as a carrier gas, with the period (pulse width) when the pulse valve 20 was open as 102 s. and for the data, beak 3 ⁇ 4 of the nitrogen shown in FIG.
  • the pulse valve 2 0 is open Kitoi Ri by the and child (pulse width) to 1 1 0 ⁇ s about time, the beak concentration of nitrogen 1 X 1 0 '9 atoms ⁇ cm -. it is possible to increase to approximately 3 Further, calibration Riaga be allowed to flow nitrogen gas of the scan and to the nitrogen S of the Anne de one blanking scrap 1 X 1 0 16 atoms' cm -.
  • FIG. 7 is a diagram showing the relationship in a prescriptive manner, and a partial band diagram showing the shape of a transmission end along the depth direction of the active region 30.
  • Figs. 5 (a) and 5 (b) show that the degree of sensation in an Androb ⁇ 2 2 (low concentration Dove [S]) without nitrogen as a carrier gas is 5 X 10 ".
  • the pulse width of the pulse valve is controlled to about 102 ⁇ s, and the degree of nitridation of n-type dough chips 23 (high-concentration dove) is 1 X 10 '"atoms-cm This is a model created for the case of 3 .
  • the impurity concentration profile of the n-type drive 23 is approximately ⁇ [3 ⁇ 4! Shape And
  • the n-type drive layer 23 is a so-called (5-dove layer.
  • the thickness of the n-type drive layer 23 is as thin as about 10 nm, A quantum level due to the quantum effect occurs in 3, and the wave function of the electrons localized in the n-type dove layer 23 has a certain degree of spread, and as a result, is represented by a broken line in the figure.
  • the carrier is distributed not only in the n-type dove layer 23 but also in the andove layer 22. Then, the potential of the active region 30 is increased, and the carrier is increased.
  • the carrier does not exist in the andobove eyebrow 22 and the n-type doping layer 23, and therefore, the low impurity concentration
  • the breakdown voltage is defined by the single layer 22, and a high breakdown voltage can be obtained in the entire active region 30.
  • the propagation of the active region 30 in the entire rest period is caused by the conduction band edge of the ⁇ -type dove layer 23 and the conduction band edge of the Are connected.
  • the impurity concentration of the ⁇ -type dove] 1 2 3 is generally set to a level at which the transmission end is lower than the Fermi level ⁇ ( a force lower than Fermi level ⁇ ) . It is not always necessary that the impurities and the degree of impurities are not so large.
  • the active region 30 having such a structure, a high-performance device can be obtained as shown in each of the embodiments described above.
  • the fact that the undoped region 22 and the ⁇ -type dove fi 23 function as the carrier constant region in the active region 30 will be described in the following embodiments.
  • the n-type dope is formed by flowing nitrogen.
  • a doping gas containing another element eg, phosphorus (P), arsenic (AS), etc.
  • P phosphorus
  • AS arsenic
  • the n-type dove layer is formed, but a doping gas containing atoms such as polon (B), aluminum (A 1), and gallium (Ga) that causes p-type conductivity is used. If used, it is needless to say that a p-type dove layer having an extremely steep concentration distribution is formed in each transition region.
  • the force of forming n-type dove dust (high-concentration dove layer) on the andove layer; the low-concentration n-type dove formed by opening a pulse valve instead of the undo layer Layers may be used.
  • an and a ⁇ (low concentration dove) and an n-type dove (a ⁇ 5 ⁇ degree dove eyebrow) are formed on a silicon carbide substrate (SiC substrate) by erbital growth.
  • SiC substrate silicon carbide substrate
  • the structure of the active region of the present invention may be provided on a substrate made of a material other than SiC.
  • the bandgap of a substrate such as GaAs and GaN is so wide that it is called a so-called semi-insulating material, an advantage of forming a device with a high breakdown voltage by applying the present invention is obtained. There is.
  • the force described for the CVD method using induction heating as a method for growing a film on a substrate is also effective in the case where ⁇ ⁇ grows on the upper S material by any of the VD method, light irradiation C VD method, and electron irradiation CVD method ffl. Needless to say.
  • the present invention uses not only the CVD method but also other methods such as sputtering, vapor deposition, ⁇ ⁇ ⁇ , etc.
  • the thickness is so small that it is possible to seep the carrier into the low-concentration dove due to the child effect: It can also be applied to those with a high-concentration dove ⁇
  • Second Embodiment I Second Embodiment I
  • FIG. 6 is a sectional view showing a schematic structure of a Schottky diode which is a power semiconductor device according to the second embodiment.
  • the structure described in the first embodiment is applied on the main surface of the substrate 3 which is an n-type 6H—SiC substrate having the (001) off-plane as the main surface.
  • An active region 30 is formed by alternately stacking 50 layers each of an and dove layer 22 (low-concentration dove layer) and an n-type dove layer 23 (high-concentration dove layer) formed by the method. ing.
  • the thickness of the substrate 3 in about 1 0 0 m, nitrogen ⁇ level in the substrate 3 is about 1 X 1 0 1 "atoms ⁇ cm -.
  • the thickness of a 3 n-type Dove layer 2 3 about in 1 0 nm, peak concentration of n-type Bok over blanking bending 2 3 in nitrogen ⁇ is 1 X 1 0 1 "atoms ⁇ cm - 1.
  • the diameter of the undob debris 22 is about 50 nm
  • the nitrogen S degree in the andobe layer 22 is about 5 ⁇ 10 "atoms ⁇ c
  • the thickness of the entire active region 30 is about 50 nm.
  • the uppermost part of the active region 30 is constituted by the andove layer 22, and the uppermost part of the active region 30 is located above the end debris 22 of S in the active region 30.
  • a Schottky electrode 32 made of a Ni alloy is provided, and an ohmic electrode 33 made of a Ni alloy is formed on one side of the substrate 3 in ohmic contact with the substrate 3. It is sufficient that the “omic” and the negative electrode 33 are in contact with any one of the anti-electrodes 3, and may be in contact with the sides of the substrate 3.
  • the structure of the shot diode shown in FIG. 6 is formed by the following steps 13. First, a substrate 3, which is a SiC substrate doped with nitrogen at a high concentration, is placed in the crystal apparatus shown in FIG. 1 and subjected to the CVD described in the first embodiment. An active region 30 is formed by alternately epitaxily forming about 50 nm-thick Ant-chip scrap 22 and about 10 nm-thick n-type doped Cr 23. After that, a silicon oxide crotch is formed on the plate, and a part thereof is opened to form a guard ring 31. Next, on a surface of the substrate 3 is formed a uniform ⁇ pole 33 made of a Ni alloy, and a Ni substrate is formed on the guard ring 31 of the A plate on the [ ⁇ ]! Short shot of gold 1 ⁇ 4i 3 2 To form
  • FIGS. 7 (a1) to 7 (c2) show the change in the shape of the conduction band edge due to the change in the bias between the shot key diode of this embodiment and the conventional shot key diode shown in FIG. FIG.
  • FIGS. 7 (a), (b 1) and (c 1) show the conduction band edge of the active region of the Schottky diode of this embodiment
  • FIGS. 7 (a 2), (b 2) and (c) 2) shows the conduction band edge of the n-SiC debris of the conventional Schottky diode.
  • Figs. 7 (a1) and (a2) show the case where no voltage is applied between the Schottky electrode and the ohmic electrode (0 bias)
  • FIGS. 7 (c1) and (c) c 2) is the shape of the end of the transmission band when an overpressure is applied between the Schottky electrode and the ohmic electrode so that the ohmic electrode becomes longer (reverse bias). It shows each.
  • the contact state between the ohmic electrode 33 and the active region 30 is not essentially changed by a change in the bias, and therefore, is not shown.
  • the shape of the valence band edge is not shown.
  • the n-S between the upper portion of the active region and the Schottky pole is The i-shatters and the short cuts; poles are forming high shots P '(about 1 eV).
  • FIG. 7 (b1) when a forward bias is applied to the Schottky diode of this embodiment, the potential of the active region 30 is increased, that is, the entire active region 30 is increased. The energy level at the end of the transmission band increases. Then, as shown in FIG. 5 (a), a carrier distribution occurs in the antenna debris 22 in the active region 30 as shown in FIG. 5 (a). A stream flows. In other words, not only the n-type dove in the sex region 30 but also the antenna 2 2 functions as the carrier ⁇ ( ⁇ ⁇ . Despite the carrier distribution as shown in Fig. 5 (a), the impurity ⁇ ⁇ is low, and the impurity destruction is extremely reduced in the Andobe 22.
  • the semi-closed conductor is generally used.
  • the capacitance (the reciprocal of the resistance value) is proportional to the product of the electric field, the carrier concentration, and the carrier mobility, but the carrier mobility increases in the region where the carrier has leached. Therefore, in the shot key diode of the present embodiment, the resistance value of the entire active region 30 can be kept small, and low power consumption and large current can be realized.
  • the breakdown voltage is defined by the f field applied to the depletion 15 at the time of reverse bias.
  • the depletion of the entire active region 30 since the thickness of the n-type dove m 23 is extremely small, the depletion of the entire active region 30; s width depends on the impurity concentration of the AND layer 22. It may be considered to be determined. In this case, the lower the impurity concentration, the steeper the slope of the conduction band edge. Therefore, the lower the impurity concentration, the wider the depletion layer naturally. Therefore, a large breakdown voltage can be obtained in the Schottky diode of the present embodiment.
  • the carrier in the bias state, the carrier is distributed from the n-type torob layer 23 ⁇ degree doping to undoub ⁇ 22 (low concentration doping H). In this case, it is possible to easily carry a large current without receiving large resistance. —Since it does not exist in the sub-layer 2 2, a high breakdown voltage value can be obtained. In other words, focusing on the fact that the carrier distribution differs between the forward bias state and the reverse bias state, the low resistance and high withstand voltage characteristics that existed in the conventional Schottky diode were considered. The trade-off can be eliminated.
  • a Schottky diode having a high withstand voltage of about 100 V with respect to the reverse bias as an actually measured value was obtained.
  • the on-resistance of shots Toki one Daio de of this embodiment measured values of about 1 X 1 0 - 3 ⁇ cm 2 der is, shows a very low resistance.
  • the reason why the breakdown voltage of the Schottky diode of the present embodiment is large is considered to be due not only to the above-described operation but also to the operation described below.
  • FIG. 22 is a cross-sectional view showing an enlarged state of depletion i when a reverse bias is applied in a Schottky diode using the conventional SiC substrate shown in FIG. 11.
  • a voltage reverse bias
  • the depletion layer 108 expands in the vertical and horizontal directions in the n-SiCjg 102.
  • the spread of depletion debris in the horizontal direction indicated by arrow X in the figure is smaller than the spread of depletion debris in the vertical direction (thickness direction) indicated by arrow y in the figure.
  • FIG. 23 is a cross-sectional view showing an enlarged state of depletion at the time of applying a reverse bias in a short-circuit diode in which 4′.5-doves are provided in the active region.
  • the contact with the 5-dove layer causes the depletion layer 38 to spread further downward (because it is once suppressed by the 5-dove layer, the depletion layer spreads in the vertical direction).
  • the depletion layer spreads more in the horizontal direction as indicated by the arrow X in the figure, that is, the equipotential surface 38 in the lateral direction rather than the interval between the equipotential surfaces 38a in the vertical direction.
  • the electric field is hardly concentrated near the edge of the lower end face of the Schottky electrode 32 in the depletion layer 38.
  • ® Tsu Toki one diode is Te ratio base on conventional shots Toki one diode shown in FIG. 2 2, will have a 3 ⁇ 4 have breakdown voltage.
  • FIG. 24 is a cross-sectional view showing an enlarged state of depletion; & I when a reverse bias is applied to a plurality of Schottky diodes provided with a 5-dove bending in the formation region. It is assumed that only two n-type buckles (5 dashes JH) are provided in 0, and that all other portions in the active region are occupied by the undove layer. Spreads in the vertical direction (thickness direction) indicated by the arrow y in the figure (every time it comes into contact with the 5 dove layers, the further downward spread of the depletion layer 38 is once suppressed by the dough chips.
  • the isotopic line 38 a in the depletion flexure 38 is formed more securely (in parallel with the dove debris than in the structure shown in Fig. 23. Therefore, the i field in the depletion 38) More reliably in the process, causing breakdowns Therefore, the structure in which the plurality of pads (FIG. 24) shown in FIG. 24 is connected to the active region 30 allows the single (5 dove chips) shown in FIG. This means that a higher breakdown voltage ⁇ can be obtained than the provided ⁇ In other words, in general, the larger the number of ⁇ ⁇ debris in the active region 30 of the schottky diode, the more the ⁇ ⁇ ⁇ It can be said that the foreboding pressure cruise is large.
  • the top surface of the active region 30 is formed as an atop scrap 22 having a size of 50 nm, but the present invention is not limited to such an embodiment.
  • the upper ⁇ of the active region may be undoubt debris having a thickness of about 50 nm to 200 nm. The thickness of the upper ⁇ is determined to be pressure-resistant; Depending on Can be adjusted accordingly.
  • FIG. 8 is a cross-sectional view illustrating a schematic structure of a Schottky diode which is a power semiconductor device according to the third embodiment.
  • the method described in the first embodiment is used on the main surface of the substrate 3 which is an n-type 6H—SiC substrate having the (001) off-plane as the main surface. And 50 layers of the andobu layer 22 (low-concentration dove eyebrows) and 50 n-type dove chips (high-concentration dove chips) formed basically by the same method An active region 30 is provided.
  • the thickness of the substrate 3 is about 100 ⁇ m, and the substrate 3 is almost semi-insulating because no impurities are doped in the substrate 3.
  • n-type Dove chips 2 3 is about 2 nm
  • beak concentration of nitrogen in the n-type de Ichibukuzu 2 3 is 1 x 1 0 '8 atoms ⁇ cm 3.
  • the thickness of the andobove layer 22 is about 5 O nm
  • the nitrogen concentration in the andobove layer 22 is about 5 ⁇ 10 15 atoms ⁇ cm.
  • the Schottky electrode 35 is provided not on the active region 30 but on the side. That is, a hole is formed in the substrate 3 by digging the active region 30, and a Schottky electrode 35 made of Ni alloy in short contact with the active region 30 is formed on the side surface of the groove. Is provided.
  • a shot key electrode 35 is provided in contact with a shot key on the side of each channel 1 of the active element 22 and the n-type element 22 in the active element 30.
  • a lead-out gate 36 is formed so as to face the shot key electrode 35 with the active region 30 interposed therebetween.
  • the side walls of the antenna 22 and the n-type torso 23 of the active region 30 are formed by introducing impurities of degree W into a region separated by a certain R53 space.
  • Drawer ⁇ ] Dump application 36 is provided.
  • the drawer top ⁇ 36 is formed by introducing nitrogen ions into the active region 30 and a part of the substrate 3. Approximately 1 X 10 '"atoms ⁇ cm'.
  • the drawer flap ⁇ 36 has an ohmic contact with the drawer ffl drive ⁇ 36 N
  • An ohmic electrode 37 made of an i-alloy is provided.
  • the distance between the pole 35 and the draw dove layer 36 is about 10 / m.
  • the positive and negative electrodes 37 connected to the second side surfaces of the ando-dove layer 22 and the n-type dove layer 23 in the active region 30 via the lead-out dove layer 36 are provided. Is provided.
  • n-type dove layer 23 of the active region 30 and the Schottky electrode 35 do not substantially make a critical contact with each other for the reason described later.
  • the lead layer 36 for drawing.
  • an electrode material such as Ni
  • an ohmic electrode that is in direct ohmic contact with the active region may be provided.
  • the sketch of the shot key diode shown in FIG. 8 is formed by the following procedure I.
  • the substrate 3 which is a semi-insulating SiC substrate is placed in the crystal device shown in FIG. 1 [S], and the CVD described in the embodiment of FIG. 1 is performed.
  • An active region 30 is formed by alternately growing a 50 nm orb eyebrow 22 and an n-type dove eyebrow 23 with a thickness of about 2 nm alternately.
  • nitrogen ions are implanted into the active region 30 and a part of the substrate 3 to form a lead-out eyebrow 36.
  • a part of the active region 30 is removed by dry etching to form a full state.
  • an ohmic electrode 37 made of a Ni alloy is formed on the extraction dove layer 36.
  • a Schottky pole 35 made of a Ni alloy is formed on the side wall of 3 ⁇ 4.
  • FIGS. 9 (a1) to 9 (c3) show the change in the shape of the transfer end due to the change in the bias for the shot key diode of the present embodiment and the conventional shot key diode. It is an energy band diagram.
  • FIGS. 9 (a 1), (b 1), and (c 1) show transmission ends of the undove layer 22 of the Schottky diode of the present embodiment
  • FIGS. 9 (a 2), (b 2) ) and (c 2) are the transmission band edges of the n-type dough scrap 23 of the shot key diode of the present embodiment
  • FIGS. 9 (a 3), (b 3) and (c 3) are the conventional ones.
  • the short circuit of the SiC substrate of a diode is shown;
  • the conventional shot key diode in this case, it is not possible to provide a shot key electrode straddling n-SiC and n + SiC as shown in FIG. 11, and absolutely: Because there is no taste, a uniform top buckle with a uniform; degree of nitrogen is in contact with the Schottky electrode. 3 ⁇ 4 The poles are in ohmic contact ⁇
  • FIGS. 9 (a1) to 9 (a3) show the waveforms when no voltage is applied between the Schottky electrode and the phantom electrode (0 bias). ) Indicates that when a voltage is applied between the Schottky electrode and the phantom electrode so that the Schottky electrode is higher (forward pass), Figs. 9 (c1) to (c1) 3), the shape of the conduction band edge when the voltage is applied between the Schottky electrode and the ohmic electrode so that the ohmic electrode is higher (reverse bias) is different. Is shown. The state of contact between the ohmic electrode 33 and the active region 30 does not essentially change due to a change in bias, and is not shown. Further, in the present embodiment, a case is described in which n-type semiconductor dust in which electrons travel is provided as a carrier, and therefore, the shape of the valence band edge is not shown.
  • FIGS. 9 (b1) and 9 (b2) when a forward bias is applied to the shot diode of the present embodiment, the potential of the active region 30 is increased.
  • the energy level at the end of the conduction band in the undoped debris 22 and the n-type doped ⁇ 23 increases.
  • the carrier distribution as shown in Fig. 5 (a) also occurs in the Andove ⁇ 22, so the n-type dove in the active region 30]? ⁇ 2 3 and the Andove bending 22 Through both sides, the ', ⁇ current easily flows into the fg pole 35 of the short cut.
  • the n-type dough chips 23 in the active region 30 serve as the carrier traveling area.
  • the carrier distribution as shown in FIG. 5 (a) occurs in the undob eyebrows 22, the scattered impurities are not present in the antobove layer 22, so the impurity scattering is reduced. You. Therefore, the resistance value in the active region 30 can be kept low, and low power consumption and large current can be realized.
  • the shot key die of this embodiment is When a reverse bias is applied to the node, the entire energy level at the conduction band edge in the undoped layer 22 and the n-type doped layer 23 of the active region 30 decreases.
  • the breakdown voltage is defined by the electric field applied to the depletion layer during reverse bias. In that case, the lower the impurity concentration, the steeper the slope of the conduction band edge. Therefore, the lower the impurity concentration, the wider the depletion layer naturally. Therefore, as shown in FIG. 9 (c 1), a large breakdown voltage can be obtained in the Andobe layer 22.
  • the conduction band edge of the high-concentration dove layer under reverse bias is shown by the broken line in Fig. 9 (c2).
  • the width of the depletion layer of high-concentration doping should be extremely narrow.
  • the depletion jgf from the undo layer 22 spreads as shown by the protruding line in FIG. 9 (c 2). Depletion to n-type dove scrap 2 3 Because of the expansion of, the child does not move ⁇ .
  • the ratio of the ratio of the andobove 22 and the ⁇ -type dope 23 and the degree of impurities it is possible to reduce the size of the dove 22 and the Schottky pole.
  • the pressure resistance can be specified by the depletion debris width of 3 to 5. Therefore, a high withstand voltage value can be obtained.
  • the width of the depletion debris for uniform dove bending varies according to the impurity concentration of uniform dove bending, so that It is possible to control the resistance ffi and the breakdown voltage by adjusting the impurity concentration.
  • the impurity in the uniform dove layer in order to reduce the resistance value increases the depletion layer width and decreases the withstand voltage.
  • the resistance fi increases ⁇ '; if the power is reduced, the conventional shot-key diode shown in Fig. It is difficult to simultaneously achieve low resistance (low power consumption) and high withstand voltage, which are desired for devices.
  • the carrier in the forward bias state, the carrier extends from the n-type dove layer 23 (high-concentration dove layer) to the undove layer 22 (low-concentration dove layer).
  • Carriers electrosprays
  • the reverse bias state the carrier does not exist in the anddob debris 22, so only the ultra-thin n-type dove flexure 23 is applied to the dove debris 36 drawn out from the Schottky electrode 35. It is difficult to flush children.
  • the carrier distribution state differs between the forward bias state and the reverse bias state, and the conventional shot key diode is used. The trade-off of low resistance and high pressure resistance that existed in the above can be eliminated.
  • FIG. 10 is a cross-sectional view showing a schematic drawing of a MESFET, which is a power semiconductor device according to the fourth embodiment.
  • the substrate 3 which is an n-type 6 H—S i C ⁇ plate whose main surface is the (001) off surface, the above? ⁇ ⁇ 5 layers of andob debris formed by the method described in the projecting mode of 1
  • An active region 30 is provided which functions as a channel waste that has been stacked.
  • the thickness of the substrate 3 is about 100 ⁇ m, and the S plate 3 is not doped with any impurities and is in a substantially semi-insulating state.
  • the n-type dove ⁇ 23 has a height of about 10 nm, and the nitrogen peak in the n-type dove; 23 has a degree of 1 x 10 18 atoms cm '.
  • the thickness of the undoped debris 22 is about 50 nm, and the nitrogen concentration in the undoped debris 22 is about 5 X 1 atoms cm 3 . That is, the total thickness of the active region 30 functioning as the channel of the MESFET is about 300 nm.
  • a shot key made of a Ni alloy which is in short shot contact with the antenna 22 is placed on the top scrap 22 above the active region 30.
  • a gate electrode 38 which is a pole, and a source electrode 39a and a drain electrode 39b, which are ohmic electrodes made of a Ni alloy and are opposed to each other across the gate electrode 38, are provided. ing.
  • the gate length of the gate electrode 38 is about 1 m.
  • the structure of MESFET shown in FIG. 10 is formed by the following procedure. First, the substrate 3 which is a semi-insulating SiC substrate is placed in the crystal apparatus shown in FIG. 1, and the CVD described in the first embodiment is performed.
  • the active region 30 is formed by alternately growing five layers of n-type dove layers 23 alternately with n-type dove layers 23.
  • a source electrode 39a and a drain electrode 39b made of a Ni alloy are formed on the substrate. At this time, the source electrode 39 a and the drain electrode 39 b are in contact with the upper and lower layers 22 of the active region 30 in a Schottky contact.
  • the source i pole 39a, the drain electrode 39b, and the top-end bending 22 at the top of the active region 30 are reduced. Change to mixed contact ⁇ .
  • a gate electrode 38 made of a Ni alloy is formed on the substrate, and thereafter the gate electrode 38 and the upper and lower layers of the active region 30 are formed without performing the above-described heat treatment. 2 Hold 2 in contact with the shot key.
  • a uniform gas in which nitrogen was gasged at a uniform concentration (1 ⁇ 10 17 atoms ⁇ cm ' 3 ) was provided on a semi-insulating SiC plate.
  • a gate electrode, a source electrode, and a drain electrode similar to those of the present embodiment were provided on the uniform dove scrap, and a MESF II having a uniform dove / S as a channel was created.
  • the child moves in the active region 30 from the region below the lease electrode 39a to the region below the drain region 39b.
  • the m child is Since the gas flows through both the layers 23, high electron mobility and low resistance are obtained by the same operation as in the third embodiment.
  • the gate-source breakdown voltage was compared between the two.
  • the withstand voltage is 120 V.
  • the breakdown voltage value was four times that of the conventional MESFET.
  • the gate pressure dependence (IV characteristics) of the drain current and drain ⁇ pressure of the MESFET of the present embodiment was examined.
  • a constant pressure is applied between the source electrode 39 a and the drain electrode 39 b, and a negative pressure is applied to the gate i pole 38, whereby the gate electrode 38 is applied to the gate electrode 38.
  • the i-flow of the source 'drain Rij was modulated according to the pressure, and a switching operation was obtained. At this time, even if the drain ii pressure was 140 V or more, a stable drain current without breakdown was obtained.
  • Figure 12 shows the results of measuring the gate pressure dependence (I-V characteristics) of the relationship between drain current and drain pressure for the ME SFET of this embodiment. It is.
  • the horizontal axis represents the drain ⁇ pressure V ds (V)
  • the vertical axis represents the drain' current I ds (A)
  • the gate ⁇ pressure V g represents the parameter are doing.
  • phase 2 conductance near the threshold ⁇ pressure was measured for the present embodiment and the conventional MESFET.
  • the activity ⁇ It has been found that the transconductance of the ME SFET of the present embodiment used as such is nearly twice as high as that of the conventional ME SFET using a uniform dove layer as a channel layer. This is due to the fact that the electron mobility in the MESFET of the present embodiment is increased as described above.
  • the active region 30 in which a large number of AND-brow 22 (low-concentration dove layer) and n-type dob-type crawler 23 (high-concentration dove debris) are provided is provided.
  • a large number of AND-brow 22 (low-concentration dove layer) and n-type dob-type crawler 23 (high-concentration dove debris) are provided is provided.
  • only one low-concentration dove debris and one high-concentration dove bend may be provided in the active region.
  • n-type debris is formed using nitrogen as the high-concentration dove layer.
  • a doping gas containing another element for example, phosphorus (P), arsenic (As), etc. may be used as a dopant showing the conductivity of the mold.
  • the p-type transfer is performed in both the low-concentration dove® and the high-concentration dove ⁇ which form an n-type dove as the high-concentration dove eyebrow. If a doping gas containing atoms such as polon (B), aluminum (A 1), and gallium (G a) is used, a ⁇ -shaped dove layer having an extremely steep degree distribution in each transition region is formed. Needless to say.
  • a substrate made of another material is used, and a solid body (low concentration dove and high concentration
  • the active region may be provided by epitaxially growing a concentration dove layer.
  • substrates such as GaAs and GaN have a wide bandgear in so-called semi-insulating material in an intrinsic state.
  • the amplifier in the active region 30 is used.
  • the first semiconductor layer and the second semiconductor layer need not necessarily be formed of a common material. However, by composing both of them with a common material, the slope of the potential barrier between the two layers becomes smooth, so that the carrier can be easily distributed over the entire active region.
  • the present invention uses not only a CVD method but also other methods such as a sputtering method, a vapor deposition method, and an MBE method to reduce low-concentration dove debris (including an eyebrow eyebrow) and to reduce the thickness.
  • a sputtering method a vapor deposition method
  • MBE method to reduce low-concentration dove debris (including an eyebrow eyebrow) and to reduce the thickness.
  • the thickness of the low-bend dovetail may be as thin as about 100 nm or as thin as the S-child effect occurs.
  • the value of the impurity concentration between the low concentration dove eyebrows and the high concentration dough scrap is not limited to the values shown in each of the above embodiments. That is, the effect of the present invention can be obtained if the difference in impurity concentration between the high-concentration dove bending and the low-concentration dove layer is equal to or greater than a predetermined ffi (for example, about one digit).
  • a predetermined ffi for example, about one digit
  • the average impurity concentration of samples A and B is made the same. ing.
  • the data shown in FIG. 4 described above is for a sample 5 having a thickness of 2 O nm and a thickness of 2 O nm.
  • a plurality of (a 5 dove layer and a plurality of The active region (channel region) formed by laminating the buried layer and the buried layer is also referred to as a five-doped channel layer.
  • Figure 1 3 is, due to the concentration of nitrogen examining in detail the Brough ⁇ i le of (Dove chips in the case of 1 X 1 0 1 "atoms ⁇ cm 3, C one V method of shots Toki one Daio one de It is a figure showing the result of carrier concentration measurement by C.
  • the measurement by the C-V method was performed for a shot diode with a diameter of 30 Om and a circular Ni shot electrode. The bias is changed from a 0.5 V to 0.2 V question and a 0.2 V to 12 V question.
  • the profile of the impurity concentration shown in the same figure was obtained by separating ⁇ -dove dust with a thickness of 1 O nm and undoave dust with a thickness of 5 O nm.
  • the concentration profile in the depth direction is almost vertically symmetrical. It is shown that the doping memory effect (dopant residual S effect) during the epitaxial growth by CVD can be neglected by the epitaxial method of the embodiment of the present invention, and the plane of 5 doves ⁇ by the C-V method.
  • the typical carrier concentration is 1.5 x 10 cm, which is a good approximation of the planar degree of about 2.5 x 10 ' : cm ⁇
  • the half-width of the pulse-shaped profile is formed to be 12 nm, indicating a steepness of ?? ⁇ .
  • Fig. 14 is a diagram showing the measurement results of the photoluminescence spectrum of the (5 dove bending band) in the 6H-SiC substrate.
  • the laser was operated under K, and a 0.5 mW He-Cd laser was used as the excitation source, where a 6-nm laser with a thickness of 1 O nm was used.
  • a spectrum obtained from an andobe with a 5 O nm antope; and a spectrum obtained from an undoped layer with a thickness of 1 m are compared.
  • both spectral patterns show a light beak of the same intensity in the same wavelength region. It can be seen that the impurity concentrations are the same.
  • the andove layer in the stacked structure composed of the 5-dove layer and the and-drive layer shows almost no increase in the impurity concentration due to the diffusion of the impurity from the 5-dove layer.
  • the impurity concentration of the andove layer is controlled to a low value of about 5 xl 0 ' 6 atoms ⁇ cm 3.
  • Oh Ru that is, in the data shown in FIG.
  • the force concentration of impurities en de one blanking layer is detected to be a 1 0 "atom s cm 3 orders;.., it is the limit of measurement sensitivity by SIMS
  • the impurities in the active region in the active region obtained by alternately laminating the five-dove layer and the active layer in the present invention ⁇ Degree should be as low as 5 X 10 "atomscm ' It has been confirmed.
  • Figures 15 (a) and (b) are data showing the temperature dependence of Hj and the temperature dependence of ⁇ j and ⁇ j, respectively. .
  • the ⁇ marks indicate that the ⁇ -dove eyebrows (with nitrogen in the dopant) and the 50-nm-thick undove layer are shown in the ⁇ mark.
  • 6 HS i CM (Samble A), which is a stack of.
  • the data marked with ⁇ are the data for 6 H—S i C low-degree uniform scrap (1.8 xl 0 ' 6 cm 3 ), and the data marked with ⁇ are 6 H—S i C
  • low 6H-SiC In uniform bending (1.8 x 10 16 cm- 3 ), the impurity is low, so the scattering of the carrier from the impurity on the carrier running W is small.
  • 6H—SiC high-concentration uniform dough debris (1.3 ⁇ 10 ′ ′′ cm 3 )
  • the carrier mobility is high due to the high impurity concentration.
  • the electron mobility is low.
  • the carrier S degree and the traveling characteristics of the carrier have a trade-off relationship with each other.
  • S and iii elements ⁇ fi are high, and the mobility of electrons is high.
  • the active region of the present invention can realize a high mobility while maintaining a high electron mobility, it is suitable for an area in which a diode or a transistor child runs. Has become You can see that.
  • the carrier is a hole, there is no difference in principle from the case of an electron. Therefore, it is possible to realize high hole mobility while increasing the hole concentration in the P-type (5 layers). You can think.
  • FIG. 16 shows a sample A having an active region formed by laminating the above-described 5-dove layer having a thickness of 1 O nm and an undove layer having a thickness of 50 nm, and a (5-dove layer) having a thickness of 20 nm.
  • This is data showing the temperature dependence of electron mobility in sample B having an active region formed by laminating an amp layer with a thickness of 100 nm. It is measured in the range of 7 7-300 K.
  • the ratio of the thickness of the 5-dove layer and the thickness of the anddove layer in sample A and sample B is made common to 1: 5, and sample A is used.
  • the electron mobility in sample A is larger than that in sample B, even though the average impurity concentrations of samples B and B are the same.
  • the electron mobility in sample B is As temperature decreases, it decreases due to scattering by ionized impurities, but sample A shows that high electron mobility is maintained even at lower temperatures. .
  • Figs. 17 (a) and (b) show the simulation results of the band structure at the end of the transmission band in the sample A with a thickness of 10 nm (a sample A with 5-dub scraps).
  • Fig. 18 (a) and (b) show the transmission band in a 20-nm-thick sample (Samble B with 5-dove debris) in which the carrier concentration distribution was simulated.
  • Fig. 17 (a) and Fig. 1 show the results of simulating the end band structure and the results of simulating the carrier distribution. As shown in Fig.
  • FIG. 19 is a cross-sectional view showing the ME SFET's construction in this experimental example. As shown in the figure, the ME SFET used in this experimental example was grown on a 6H—SiC substrate (main surface is (001)) and a 6H—SiC substrate.
  • an active region thickness is a of 5 0 nm Ann dove laminated One not a it it 5 J ⁇ i, on the central portion of the active region and n i gate 3 ⁇ 4 electrode provided on both ends in the n i gate electrode interposed therebetween in the two provided n + S i CJ3 ⁇ 4 the active region (source. de Rei down region), the n + S i It has a Ni source electrode and a Ni drain electrode formed on the C layer.
  • the active region has an m ⁇ ⁇ of an andb, and the uppermost andorb layer has Ni gate electrode and shot .
  • Gate length of the N i of the source electrode and N i de Rei down electrode is in contact O seemingly click N i gate electrode
  • the distance between the Ni source electrode and the Ni drain electrode ij is about 5 m, and the gate width is about 5 m.
  • the n-SiC ⁇ and the Ni source electrode The ohmic contact with the Ni drain electrode is formed by annealing at 100 ° C. for 5 minutes after the Ni electrode formation.
  • Resistance of Omi click contact measured by TLM method is, for example, about 1 x 1 0 one 5 Omega cm.
  • etch rate can be reduced to about 15 nm / min with a high-frequency input of about 80 W, for example, to reduce the damage to the surface of the SiC debris due to ion bombardment.
  • FIG. 20 is a diagram showing the IV characteristics of the MESFET created in this experimental example.
  • the horizontal axis represents the voltage between the drain and the source
  • the vertical axis represents the current between the drain and the source
  • the voltage Vgs between the gate and the source is a parameter.
  • the extrinsic transconductance is 15 mS / mm (S-1 / ⁇ ) and the drain The current density is 96 mA / mm.
  • the extrinsic transconductance is ideally 60 mS / mm.
  • 5 It can be seen that the channel mobility of the FET with the doped channel j is larger than the channel mobility of a general 6 H—S i C-based ME SFET.
  • the MESFET of the present experimental example is suitable for a power device.
  • the drain-source breakdown voltage is at least 150 V or more.
  • Figure 21 shows the reverse gate O of the MESF ⁇ ⁇ in this experimental example; This is data indicating the inter-square voltage dependency.
  • the gate breakdown voltage defined as the reverse voltage between the gate and the source is about 140 V.
  • the height of the Schottky barrier is 1.2 eV, and the n value is 1.1.
  • the high-concentration dove layer (6 dove layers) has a thickness of 1 monolayer (10 angstrom) when the SiC layer is used. It was found that it was preferable that the thickness be less than 20 nm.
  • the thickness of the low-concentration dove layer (including orb debris) is preferably about 10 nm or more and about 1 O O nm or less.
  • the thicknesses of the high-concentration dove® and the low-concentration dove layer can be appropriately selected according to the type and purpose of the active element (diode, transistor, etc.) formed by using them.
  • the thickness of the high-concentration dove layer is determined appropriately according to the material. For example, if a GaAs layer is used, one monolayer of 5 dove chips can be provided. In general, as long as the supply capacity of the carrier can be maintained properly, in order to increase the pressure resistance value with the same thickness, it is preferable that the thickness of the concentration dove iS ((5 dove eyebrow) be smaller). Yes, it can be used on vegetable crops.
  • the semiconductor device of the present invention is used for devices such as a Schottky diode, a ME SFET, a MOS FET, an IGBT, and a DMOS device mounted on an electronic device, in particular, a device that handles high-frequency signals and a power device. You.

Landscapes

  • Microelectronics & Electronic Packaging (AREA)
  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Electrodes Of Semiconductors (AREA)
  • Mechanical Treatment Of Semiconductor (AREA)
  • Bipolar Transistors (AREA)
  • Noodles (AREA)
  • Junction Field-Effect Transistors (AREA)

Description

曰月糸田 半導体装置
技術分野
本発 π月は、 高耐圧性を有する半導体パワーデバイスに特に適した活性領域の構 造に関する。 背景技術
近年、 高周波特性, 発光特性, 耐圧特性などの特殊な機能をもった半 ¾体デバ イ スを実現するための新しい半 体材料 (いわゆる半絶 ¾性材料を含む) の f3究 が活発に行なわれている。 半 体材料の中でも、 例えば炭化珪尜 (s i c) , 化ガリ ウム ( G a N ) , 砒化ガリ ウム ( G a A s ) などのイ ン ト リ ンシ ッ ク状態 でいわゆる半絶縁性を有するものは、 代表的な半 体材料である珪素 (S i ) に 比べて高硬度で薬品にも犯されに く く、 パン ドギャ ップが大きい半導体であるこ とから、 大きな耐圧性を利用 した次世代のパワーデバイ スや高周波デバイ ス、 高 温動作デバイ ス等へ応用されることが期待される材料である。
これらのバン ドギャ ップの広い半 ¾体材料を利用 した半^体パワーデバイ スと しては、 例えば、 高耐圧ショ ッ トキ一ダイオー ド、 ME S F E T ( Metal Serai c onductor— 界効果型 ト ラ ン ジスタ ) 、 M I S F E T ( Metal Insulator Semi c onductor— 界効果型 トランジスタ) などがある。
ここで、 半導体パワーデバイ スの従来例と してショ ッ トキ一ダイォー ド と M I
S F E Tとを例にあげる。
図 1 1 は、 従来の炭化珪素 ( S i C ) を用いたショ ッ トキーダイォー ドの概略 的な榄造を示す断面図である。 同図において、 1 0 1 は n 3リキャ リアである高 Z 度の窒素 ( N ) が ドーブされた^さ約 1 0 0 mの n + S i C基板、 1 0 2は ri 型キャ リ アである低^度の窒 ¾ ( N ) が ドーブされた^さ約 1 0 X mの n - S i C i 1 0 3は N i合金からなるショ ッ トキー電極、 1 0 4は N i合金からなる ォー ミ ッ ク電極、 1 ◦ 5は S i 〇 からなるガー ド リ ン グをそれそれ示す。 この ダイオー ドにおいて、 ショ ッ トキー電極 1 0 3 とォ一ミ ック電極 1 0 4 との間に ショ ッ トキー電極 1 0 3の方が高く なるように電圧を印加する (順方向電圧) と 、 ショ ッ トキー電極 1 0 3 とォ一ミ ック電極 1 0 4 との間に電流が流れ、 ショ ッ トキ一電極 1 0 3 とォーミ ック電極 1 0 4 との間にォ一ミ ック電極 1 0 4 の方が 高く なるように電圧を印加する (逆方向電圧) と、 ショ ッ トキー電極 1 0 3 とォ 一ミ ツク電極 1 0 4 との間に電流が流れない。 つま り、 このショ ッ トキ一ダイォ — ドは、 順方向電圧に応じて電流を流すが、 逆方向電圧に対しては電流を遮断す るという整流特性を有する。 解決課題
しかしながら、 上記従来のショ ッ トキ一ダイオー ドにおいては、 以下のような 不具合があった。
上記従来のショ ッ トキ一ダイオー ドにおける逆方向^圧に対する絶綠耐圧性は 、 n - S i C屑 1 0 2の ドービング濃度に強く依存している。 例えばショ ッ トキ —ダイォ一 ドの絶緣耐圧を向上するためには、 ショ ッ トキー電極 1 0 3 と接触す る n - S i C層 1 0 2の ドービング濃度を低く抑える必要がある。 しかし、 ドー ビング濃度を下げる と - S i C眉 1 0 2の抵抗率が上昇するため、 順方向電圧 を印加した時のオン抵抗が高く なる。 その結果と して消 Ώ ¾力の上昇が生じる。 この ト レー ドオフのために、 高耐圧化と低抵抗化とを同時に実現するのは困^で めった。
上述のような不具合は、 ショ ッ ト キーダイオー ドだけでな く 、 M E S F E Tや M I S F E Tにおいても生じるこ とがわかっている。
発明の開示
本発明の目的は、 上記従来のパワーデバイ スがす ίするような ト レー ドオフを 决するための新たな構造を创生することによ り、 ¾耐圧で しかもオン抵抗の低い 能動素子を突現するこ とにある。
本発叨の半導体装置は、 基板上に能動素子の一部と して機能する活性 域を設 けてなる半 ¾体装 Εにおいて、 上記活性領域は、 上;^ ¾板の上に設けられ、 キヤ リァ走行領域と して機能する少な く とも 1 つの第 1 の半導体層と、 上記第 1 の半 導体層よ り も高濃度のキャ リア用不純物を含み上記第 1 の半導体層よ り も膜厚が 薄く量子効果による上記第 1 の半導体層へのキヤ リ ァの浸みだ しが可能な少な く とも 1 つの第 2の半導体層とを積層して構成されている。
この構造によ り、 量子効果によって第 2の半導体層に量子準位が生じ、 第 2の 半導体層中の局在するキャ リアの波動関数はある程度の広がり を持つようになる 。 その結果、 キャ リアが第 2の半導体層だけでな く第 1 の半導体層にも存在する ような分布状態となる。 そ して、 活性領域のポテンシャルが高められ、 キャ リア が走行する状態においては、 第 2の半導体屑及び第 1 の半 体屈に絶えずキヤ リ ァが供給されるので、 常に、 キャ リ アが ¾ 2の半 ¾ (体屑だけでな く ^ 1 の半 ¾体 屑にも存在するような分布状態となっている。 この状態で、 キャ リアが? の半 導体眉だけでな く第 1 の半 ¾体屑内をも走行するこ とから、 活性領域の抵抗値が 低減される。 特に、 第 1 の半導体眉においては、 不純物イオン散 S1は少な く なる ために特に高いキヤ リ アの移動度が得られる。
—方、 活性領域全体が空乏化された状態においては、 活性領域にはキャ リアが 存在しな く なるので、 不純物濃度の低い第 1 の半導体屑によって耐圧性が規定さ れ、 活性領域全体において高い耐圧値が得られるこ とになる。 すなわち、 半 体 装置中のダイォー ドゃ ト ランジスタ等の能勅素子の低抵抗化と高耐圧化とを同時 に実現することが可能になる。
上記第 1 及び? Π 2の半 ¾休屑を、 各々祓数個, け、 かつ交互に ¾ ^することに よ り、 よ り i 实に低抵抗 ffiと高耐圧性とを発揮するこ とができる。
上記第 1 の半導体屑におけるキャ リア用不純物^度は、 l x l 0 ' 7 atoms - c m 3未満であ り 、 上記第 2の半 ¾ί体屑におけるキャ リ ア川不純物^度は、 1 0 ' 7 atoms · c m 3以上であるこ とが好ま しい。
上記基板及び活性領域を、 S i C, G a N及び G a A sのう ちから 1ばれるい ずれか 1 つの材料によ り 成するこ とによ り 、 バン ドギャ ップの広い材料を利川 したパヮーデバイスに適 した橫造を冇する半 体装 Kが られる。
上記活性領域中の第 1 及び?Π 2の半 ¾体 を互いに共通の材料によ り構成する こ とによ り 、 ¾ 1 の半 体^と ^ 2の半導体^との のポテンシャル障 ¾がよ り なめらかな傾斜を持つようになるので、 キヤ リアを活性領域の第 1及び第 2の半 導体層に直って分布させることが容易となる。
上記第 2の半導体層が S i C層である場合には、 上記第 2の半導体層の厚 ·みは 、 1 モノ レイヤー以上で 2 0 n m未満であることが、 動作状態に第 1 の半導体層 へのキヤ リアの浸みだ し作用が有効に得られる点で好ま しい。
上記第 1 の半導体層が S i C層である場合には、 上記第 1 の半導体層の厚みは 、 約 1 0 n m以上で約 1 0 0 n m以下であることが、 動作状態における電流量を 確保するために好ま しい。
上記基板は高濃度の不純物を含む半 ¾体屑であ り、 上記活性領域の最上部は上 記第 1 の半 体層によ り構成されていて、 上記活性領域の £上部の ΙΠ 1 の半導体 層の上面の一-部にショ ッ トキー接触するショ ッ トキー ¾極と、 上記基板の一部に ォーミ ッ ク接触するォーミ ッ ク電極とをさ らに ^えるこ とによ り 、 上述のような 活性領域の特性を利用 して、 動作状態における低抵抗性と、 逆バイアスに対する 高耐圧 ffiとを同時に実現しう る縱型のショ ッ トキ一ダイ ォー ドが得られる。
上記活性領域の第 1 の半導体層及び第 2の半導体屑の各第 1 の側面にショ ッ ト キー接触するショ ッ トキー電極と、 上記活性領域の笫 1 の半 ¾体屑及び 2の半 導体層の上記各第 1 の側面とはある 隔を隔てた各第 2の側面に接続される ί 極 とをさ らに備えることによ り、 上述のような活性領域の特性を利用 して、 動作状 態における低抵抗性と、 逆バイアスに対する ; ¾耐圧 ffiとを同時に突 ¾しう る横 ¾ のショ ッ トキ一ダイオー ドが^られる。
その場合、 上記活性領域の第 1 の半 ¾体 JS及び ¾ 2の半 ¾休屑の上 ^各 1 の 側面とはある問隔を隔てた領域に高濃度の不純物を 入して形成された引き出し 用 ドーブ屈をさ らに備え、 上記^極を上記引き出し用 ドーブ^にォー ミ ッ ク接触 させる描造を採用するこ ともできる。
上記活性領域の最上部は上記 ¾ 1 の半 体 によ り ½成されていて、 上 ΰίί活 領域の ¾上部の第 1 の半 ¾体屑の上面の一部にショ ッ トキ一接触するショ ッ トキ 一ゲー ト電極と、 上記活性領域の上に、 上記ショ ッ トキーゲー ト電極を挾んで ¾ けられ、 上記活性領域に接¾されるソー ス ' ド レ イ ン^極とをさ らに備えるこ と によ り 、 上述のような活性領域の特性を利 ¾ して、 低 ' ¾電力, 高耐圧, n利 'ί'} を実現しう る M E S F E Tが得られる。
その場合、 上記活性領域の上に、 上記ショ ッ トキーゲー ト電極を挟んで設けら れ、 高濃度の不純物を含む 2つの第 3の半導体層をさ らに備え、 上記ソース · ド レイ ン電極が上記第 3の半導体層にォーミ ッ ク接触する構造によ り、 リセスゲー 卜構造を有する M E S F E Tが得られる。 図面の簡単な説明
図 1 は、 本発明の各実施形態において用いられる菏膜形成用の結晶成長装置の 構造を概略的に示す図である。
図 2は、 パルス幅を変化させたときの n型 ドーブ^のビークキヤ リア^度と、 キヤ リ ア移勅度との変化を示す図である。
図 3 ( a ) 〜 ( c ) は、 本発明の第 1 の実施形態の半 ¾体膜の成長方法を示す 断面図である。
図 4は、 第 1 の実施形態において形成された活性領域の深さ方向の ドーパン ト 濃度分布を示す図である。
図 5 ( a ) , ( b ) は、 第 1 の実施形態における活性領域の深さ方向における 窒素の濃度プロファイルとキヤ リァ分布との関係を校式的に示す図、 及び活性領 域の深さ方向に沿った伝 帯端の形状を示す部分バン ド図である。
図 6は、 本発 Π刀の第 2の実施形態に係るショ ッ トキーダイ ォー ドの概略的な^ 造を示す断面図である。
図 7 ( a 1 ) 〜 ( c 2 ) は、 第 2の実施形態のシヨ ッ トキ一ダイオー ド と従来 のショ ッ トキ一ダイオー ドについて、 バイ アスの変化による伝^帯端の形状の変 化を示すエネルギーバン ド図である。
図 8は、 木発明の第 3の实施形態に係るショ ッ ト キ一ダイ オー ドの概略的な^ 造を示す断面図である。
図 9 ( a 1 ) 〜 ( c 3 ) は、 本発明の 3の実施形態のショ ッ トキーダイォ一 ド と従来のショ ッ トキ一ダイ ォ一 ドについて、 バイ アスの変化による伝 ¾ ^端の 形状の変化を示すエネルギーバン ド図である。
図 1 0は、 本発明の第 4 の実施形態に係る M E S F E Tの概略的な ^造を示す 断面図である。
図 1 1 は、 従来の炭化珪素 ( S i C ) を用いたショ ッ トキ一ダイオー ドの概略 的な構造を示す断面図である。
図 1 2は、 第 4の実施形態の M E S F E Tの I — V特性の測定結果を示す図で ある。
図 1 3は、 第 1 の実験例におけるショ ッ トキ一ダイ オー ドについての C— V法 による不純物濃度測定を行なった結果を示す図である。
図 1 4は、 第 1 の実験例に係る 6 H— S i C基板中の 5 ドーブ屑のバン ド端フ ォ 卜ルミ ネ ッセ ンススぺク トルの測定結果を示す図である。
図 1 5 ( a ) , ( b ) は、 それそれ順に、 」 1 の突験例における 6 H— S i C 屑の ¾子移動度の温度依存性と ; 子^度の温度依存性とを示すデータである。 図 1 6は、 第 1 の実験例におけるサンブル A, Bにおける ¾子移勤度の „!度依 存性を示すデ一夕である。
図 1 7 ( a ) , ( b ) は、 笫 1 の実験例におけるサンブル Aにおける伝 ¾ (帯端 のバン ド榴造をシミュ レーショ ン した結果を示す図、 及びキヤ リア 度分布をシ ミ ュ レーシヨ ン した結果を示す図である。
図 1 8 ( a ) , ( b ) は、 第 1 の突験例におけるサンブル Bにおける伝 ¾1 端 のパン ド^造をシ ミ ュ レーショ ン した結果を示す図、 及びキヤ リ ア^度分布をシ ミ ュ レ一シヨ ン した結 を示す図である。
図 1 9は、 35 2の实験例における M E S F E Tの ΐ £を^式的に す断而 で ある。
図 2 0は、 第 2の実験例で作成した M E S F E Tの I 一 V特性を示す |である 図 2 1 は、 ¾ 2の実験例の M E S F E Tの逆方向ゲー ト; 流の逆方向 一 ト 一 ソース問 ί 圧依存性を示すデータである。
図 2 2は、 図 1 1 に示す従来の S i C基板を; ljいたショ ッ 卜 キーダイ ォー ドに おける逆バイ アス印加時の空乏 の拡大状態を示す断面図である。
図 2 3は、 単一の 5 トーブ^を活性領域に設けてなるショ ッ トキ一タ イ 才一 ド における逆バイ アス印加 ½の空乏 )Mの拡大状態を示す断面図である。 図 2 4は、 複数の(5 ドーブ層を結成領域に設けてなるショ ッ トキ一ダイォ一 ド における逆バイアス印加時の空乏層の拡大状態を示す断面図である。
S良の実施形 81
図 1 は、 本発明の各実施形態において用いられる薄膜形成用の結晶成長装置の 構造を概略的に示す図である。
同図に示すように、 この縱型結晶成長装置は、 チャ ンバ一 1 の中に、 基板 3 を 載置するための力一ポン製サセブタ 4 と、 サセブタ 4 を支持するための支持軸 5 と、 チャ ンパ一 1 の石英管 2 と、 石英管 2の外側に巻き付けられ、 サセブ夕 4 を 高周波 ί¾流によ り誘 ¾加熱するためのコイル 6 とを^えている。 石英 2は、 二 重石英管などからな り 冷却水を流せるように^成されている。 また、 チャ ンバ一 1 に供給する各種ガスのボンべ等を配 Εしたガス供給システム 8 と、 チャ ンバ一 1 から各種ガスを排出するための宾空ポンプ を配 したガス排出システム 1 5 とが設けられている。 カス供給システム 8 とチャ ンパ一 1 とは、 原料ガスを供給 するための原料ガス供給管 7 と、 水素等の希釈ガスを供給するための希釈ガス供 給管 9 と、 不活性ガスや ドービングガスなどの添加ガスを供給するための添加ガ ス供給管 1 2 とによつて接続されており、 原料ガス供給管 7 と希釈ガス供給管 9 とは、 途中で合流してチャンバ一 1 に接続されている。 そ して、 原料ガス供給管 7及び希釈ガス供給管 9の合流前の部位には、 それそれガス流^を調 するため の流 g g† 1 0 , 1 1 が介設されている。 また、 ガス排出システム 1 5 とチャ ンバ — 1 とは排気管 1 4 によって接統され、 排気 S 1 4 には、 排出されるガスの流 ίύ によってチャ ンバ一 1 内の圧力を調節するための圧力調整バルブ 1 6 が介 され ている。
ここで、 この結晶成長装 5¾の特徴は、 添加ガス供給 1 2 にパルスバルブ 2 0 が介設されているこ とと、 チャ ンバ一 1 内には ¾加ガス供給 1 2の先端から ϋ'ί 径が約 2 c mのガス 3?入管 1 3が延び、 このガス 入 1 3 の先端が ¾板 3 の上 面よ り も約 5 c m上方に位 Eする部位で問口 しているこ とである。
サ七プタ 4 には、 高温に加熱された Π、*}に脱ガスが起こ らないように厚みが約 1 0 0 〃 mの S i C胶がコ一テ ィ ン グされている。 ただ し、 この S i C脱の ί',!みは 脱ガスの発生を防止できる厚みよ り も厚ければい く らでもよい。
ガス供給システム 8から原料ガス供給管 7 を通って供給される原料ガスと、 希 釈ガス供給管 9 を通って供給される希釈ガスとは合流した後、 チャンバ一 1 の上 部からチャンバ一 1 内に導入される。 そのとき、 原料ガス及び希釈ガスの流量は 、 各流量計 1 0 , 1 1 によって調整される。
一方、 添加ガス供給管 1 2 を経て供給される ドービングガスや不活性ガスなど の添加ガスは、 パルスバルブ 2 0の周期的な開閉に応じてパルス状に基板 3の表 面に供給される。 このパルスパルプ 2 0が閧いている期問 (パルス幅) 及び閉じ ている期問 (パルスとパルスの間隔) は任怠に設定することができ、 例えばパル スバルブ 2 0が開いている期問が 1 0 0 s ( s e c ) 、 じている期問が 4 m s ( m s e c ) の場合には、 1 秒問におよそ 2 4 0回の ϋί] [¾が繰り返されるこ とになる。 ガス ¾入管 1 3の先端と基板 3 との距離は接近している方が好ま しい が、 接近しすきると狭い萜囲に しかガスをパルス状で供給する効果が発揮できな いので 5 c m程度の間隔をもつていることが好ま しい。
そ して、 原料ガス, 希釈ガス及び添加ガスは、 排気管 1 4 を通ってガス排気シ ステム 1 5 によ り外部に排気される。
また、 図 2は、 パルスバルブの開 く期^であるオン期 (パルス幅) を変化さ せたときの n型 ドーブ^のビークキャ リア濃度 ( c m " 3 ) と、 キャ リア移勅度 ( c m 2 / V s ) との変化を示す図である。 このとき、 ガス供給システム 8内にお けるガスポンベの減圧器の二次側圧力は 7 8 4 0 0 P a ( 0 . 8 k g f / c m ) で一定と した。 そ して、 パルスバルブ 2 0 が^いているオン期問を変化させ、 パルスバルブ 2 0が閉じているオフ期問 (パルスとパルスとの ί¾隔) を一定の 4 m s と している。
同図に示すように、 n型 卜一ブ層のピークキヤ リ ア ^度はパルスバルブ 2 0が 問いているオン期 frijを変化させるこ とによ り制御可能であるこ とが分かる。 また 、 この結果から、 オフ期問を変化させても、 ピークキャ リア S度を調整し うるこ とがわかる。 特に、 オフ期問 (パルスとパルスとの問隔) を一定と した場台、 パ ルスバルブのオン期問 (パルス幅) を 9 5 〃 s と 1 1 0 〃 s との ]で変化させる だけで、 ピークキャ リ ア^度を 5 X 1 0 ' 1' c m 3から約 1 X 1 0 ' a c m :1まで大 き く変化させることができる。
一第 1 の実施形態一
第 1 の実施形態と して、 図 1 に示す結晶成長装置を用い、 図 1 中の基板 3 と し て ( 0 0 0 1 ) 面 ( C面) にオフ角度が設けられた主面を有する六方晶系の単結 晶炭化珪素基板 ( 6 ?1— 3 ;1 〇基板) を用い、 この基板 3の上に六方晶炭化珪素 ( S i C ) からなる n型 ドーブ層をホモェビタキシャル成長させる方法について 説明する。 図 3 ( a ) ~ ( c ) は、 本実施形態の半導体膜の成長方法を示す断面 図である。
図 3 ( a ) に示すように、 基板 3 ( 6 H— S i C基板) の主面は、 ( 0 0 0 1 ) 面 ( C面) から [ 1 1 -2 0 ] 方向に 3 . 5 ° 傾いた面 ( ( 0 0 0 1 ) オフ面 ) であ り、 かつ、 表面に S i原子が並ぶ n型 S i面である。 基板 3の 05径は 2 5 mmである。 まず、 流量 5 ( 1 /m i n ) の酸素によってパブリ ングされた水蒸 気雰囲気中で、 基板 3 を 1 1 0 0 °Cで 3時問ほど熱酸化し、 表面に厚みが約 4 0 n mの熱酸化膜を形成した後、 バッファー ド弗酸 (弗酸 : フ ッ化アンモニゥム水 溶液 = 1 : 7 ) によ り、 その熱酸化膜を除去する。 サセブタ 4 に表面の熱酸化膜 が除去された基板 3 を設置し、 チャンバ一 1 を 1 0 —6P a程度 ( = 1 0 -ΗΤΟΓΓ) の真空度になるまで減圧する。
次に、 図 3 ( b ) に示す工程で、 ガス供給システム 8から、 希釈ガスと して流 M 2 ( 1 / m i n ) の水素ガスと流量 1 ( 1 /m i n ) のアルゴンガスとを供給 し、 チャ ンバ一 1 内の圧力を 0 . 0 9 3 3 M P a ( 7 0 0 Torr) とする。 チャ ン バー 1 内の圧力は圧力調整バルブ 1 6の開度によ り制御されている。 この流 Sを 維持しながら、 誘導加熱装 {Sを用いて、 コイ ル 6 に、 2 0 . 0 k H z、 2 0 k W の高周波; 力を印加 して、 サセブタ 4 を加熱する。 基板 3の温度は、 一定温度で ある約 1 6 0 0 °Cに制御した。 水素ガス及びアルゴンガスの流 Sは上述の- 定 to: に保持しながら、 原料ガスと して流 Sが 2 ( m 1 /m i n ) のプロパンガス ( C 3 H « ) と、 流量が 3 (m l /m i n ) のシラ ンガス ( S i H ) とをチャ ンバ — 1 内に ¾入する。 原料ガスは流; S!: 5 0 ( m l /m i n ) の水素ガスで希釈され ている。 そ して、 プロパンガスとシランガスを誘 ¾加熱されたサセブタ 4 の ¾ 板 3 ( 6 H— S 1 C基板) に供給するこ とによ り 、 基板 3の ( 0 0 0 1 ) オフ而 である主面の上に、 アン ドーブの 6 H— S i C単結晶からなる厚さ約 5 0 n mの アン ド一ブ層 2 2 (低濃度 ドーブ層) をェビタキシャル成長させる。 このとき、 窒素ガスなどを使用 しな くても、 残留ガスなどによって窒素などのキャ リア用不 純物がある程度導入されることがあるので、 本実施形態及び後述する各実施形態 においては、 製造工程上意識的に窒素を導入して形成されたものではないという 意味で、 「アン ドーブ層」 という文言を用いることとする。
引き続いて、 チャンバ一 1 内で、 原料ガス及び希釈ガスを供給しながら、 n型 ドービングガスである窒素をパルス状に供給するこ とによ り、 アン ド一ブ屈 2 2 の上に厚さ約 1 0 11 111の 11型 ドーブ層 2 3 (高濃度 ドーブ屑) を形成する。 この とき、 原料ガス及び希釈ガスを供給しながら、 パルスバルブ 2 0 を緣り返し 閉 することによって、 ド一ビングガスを、 ¾入管 1 3 からチャ ンバ一 1 内の ¾板 3 の直上にパルス状に供給するこ とができる。 本突施形態においては、 パルスバル ブ 2 0が開いている期間 (パルス幅) を 1 0 2 s、 パルスパルプ 2 0が閉てい る期問 (パルスとパルスの間隔) を 4 m s と している。 そ して、 パルスバルブ 2 0の開閉を繰り返して ドービングガスを供給しながら n型 ドーブ層 2 3 を形成す る。 このとき、 厚み 1 0 n mの n型 ド一ブ層 2 3 をェビタキシャル成長させるの に要する時問は約 3 0 s e cである。
次に、 図 3 ( c ) に示す工程で、 パルスバルブ 2 0 を閉じた状態に して窒素 ( N ) を供給しないで原料ガスの供給のみによるアン ドーブ屑 2 2の形成と、 原料 ガスを供給しながら同時にパルスバルブ 2 0 を [¾して窒尜 ( N ) を ¾入するこ とによる n型 ド一ブ層 2 3の形成とをさ らに繰り返すこ とによ り、 アン ドーブ^ 2 2 と n型 ドープ層 2 3 とを交互に積層 してなる活性領域 3 0 を形成する。
すなわち、 活性領域 3 0は、 IB 1 の半導体 であるアン ドーブ屑 2 2 と、 アン ドーブ層よ り も厚みが小さ く , アン ドーブ屈 2 2 ( ¾1 1 の半導体 iS ) よ り も ¾ 度のキヤ リ ア用不純物を含み 子効果によるアン ドーブ jg 2 2へのキヤ リ アの みだ しが可能な程度に薄い ¾ 2の半 ¾体^である η型 ドーブ屑 2 3 とを交 に ¾ 屑 して ί 成されている。
図 4は、 本実施形態において形成された活性領域 3 0の深さ方向の ドーパン 卜 ^度分布を示す図であって、 上述のように、 η型 トープ 2 3 を形成する際のパ ルスバルブ 2 0が開いている期間 (パルス幅) を 1 0 2 s、 閉じている期間 ( パルスとパルスとの間隔) を 4 m s と している。 同図の濃度プロファイルは、 二 次イオン質量分析装置 ( S I MS ) を用いて測定した結果得られたものである。 同図において、 横軸は基板の最上面からの深さ ( / m ) を表し、 縦軸は ド一パン トである窒素の濃度 (atoms · c m " 3 ) を表している。 同図に示すように、 本実 施形態の方法で形成された各 n型 ドーブ層 2 3における窒素 (N) の濃度はほぼ 均一であ り (約 l x l O 1 "atoms ' c m 3) , しかもアン ド一ブ層 2 2から n型 ドーブ層 2 3に遷移する領域、 n型 ドーブ層 2 3からアン ドーブ層 2 2に il移す る領域のいずれにおいても、 極めて急峻な不純物 ¾度の変化を示している。 なお 、 図 4のデータは、 パルスバルブ 2 0が開いている期 (パルス幅) を 1 0 2 sと して、 キヤ リ アガスと して窒素ガスを流しながら形成した 卜ーブ屑について 得られたデータであるために、 図 4に示される窒素のビーク ¾度は 1 X 1 0 ' "at oms · c m 3程度である力 図 2に示すように、 パルスバルブ 2 0が開いている 期問 (パルス幅) を 1 1 0〃 s程度の時間にするこ とによ り、 窒素のビーク濃度 を 1 X 1 0 ' 9 atoms · c m - 3程度に高めることが可能である。 また、 キャ リアガ スと しての窒素ガスを流せば、 アン ド一ブ屑の窒素 S度を 1 X 1 016atoms ' c m - 3程度に制御することも容易である。 キヤ リアガスを流してアン ド一ブ屑にも ある程度の流 の窒素を供給するこ とによ り、 アン ドーブ屈の窒素 ¾度を安定し て一定濃度に制御でき る利点もある。
図 5 ( a) , (b ) は、 本突施形態における ¾本 ^造を冇する活性 ΪΓ!域 3 0の 深さ方向における η型不純物である窒素の濃度プロフ ァイルとキャ リア分布との 関係を校式的に示す図、 及び活性領域 3 0の深さ方向に沿った伝 端の形状を 示す部分バン ド図である。 ただ し、 図 5 ( a ) , ( b ) は、 キャ リアガスと して 窒素を使用せずにアン ド一ブ屈 2 2 (低濃度 ドーブ] S) における筌¾の 度を 5 X 1 0 "atoms · c m 3と し、 パルスバルブのパルス幅を 1 0 2〃 s程度に制御 して n型 ドーブ屑 2 3 (高濃度 ド一ブ ) の窒 の 度を 1 X 1 0 '"atoms - c m 3と した ¾合について作成したモデルである。
図 4に示すデータから、 n型 ド一ブ 2 3の不純物濃度プロフ ァ イ ルを、 図 5 ( a ) に示すようなアン ドーブ愿 2 2の下地に対 してほぼ δ [¾!数的な形状である とする。 つま り、 n型 ド一ブ層 2 3 をいわゆる(5 ドーブ層と している。 この場合 、 n ドーブ層 2 3の厚みが 1 0 n m程度と薄いこ とから、 n型 ド一ブ層 2 3 にお いて量子効果に起因した量子準位が生じ、 n型 ドーブ層 2 3中に局在する電子の 波動関数はある程度の広がり を持つようになる。 その結果、 図中破線で表される ょゔに、 キヤ リ アが n型 ドーブ層 2 3だけでな く アン ドーブ層 2 2にも存在する ような分布状態となる。 そ して、 この活性領域 3 0のポテンシャルが高められ、 キヤ リアが走行する状態においては、 n型 ドーブ層 2 3及びアン ド一ブ層 2 2に 絶えず電子が供給されるので、 常に、 電子が n型 ド一ブ層 2 3 だけでな く アン ド ーブ層 2 2にも存在するような分布状態となっている。 この状態で、 電子が n型 ド一ブ層 2 3だけでな く アン ドーブ屑 2 2 をも走行することから、 活性領域 3 0 の抵抗値が低減される。 そのとき、 アン ドーブ 2 2 における不純物イ オン散乱 は少な く なるために、 アン ドーブ屑 2 2 においては特に ¾い ¾子移勋度が られ る。
—方、 活性領域 3 0全体が空乏化された状態においては、 アン ドーブ眉 2 2及 び n型 ド一ブ層 2 3 にはキヤ リァが存在しな くなるので、 不純物濃度の低いアン ド一ブ層 2 2 によって耐圧性が規定され、 活性領域 3 0全体において高い耐圧値 が得られることになる。
なお、 上述の作用は、 キャ リアと して ¾子ではな く ホールを用いる場合にも同 様に得られる作用である。
また、 図 5 ( b ) に示すように、 活性 域 3 0 全休の伝 带¾は、 図屮破線で 示す η型 ドーブ層 2 3の伝 ¾帯端とアン ドーブ 2 2の伝¾帯端とを接^した形 状になる。 なお、 η型 ドーブ] 1 2 3の不純物^度は、 その伝¾带端がフ ェルミ レ ベル Ε ( よ り も下方になる程度に^ く するのが一般的である力;、 n型 ドーブ屈 2 3の不純物 '& 度は必ずしもそれほど く な く てもよい。
そ して、 このような 造を冇する活性 Π域 3 0 を利用するこ とによ り 、 ¾述の 各実施形態に示すように、 高性能のデバイ スを得るこ とができる。 ここで、 活性 領域 3 0 において、 アン ドープ屈 2 2 と η型 ドーブ fi 2 3 とがキャ リ ア定 領域 と して機能する ことについては、 以下の 突施形態において説明する。
なお、 本 ¾施形態においては窒¾を川いて n型の ドープ を形成したが、 n の伝導性を示す ドーパン ト と して他の元素 (例えばリ ン ( P ) , 砒素 ( A S ) な ど) を含む ドービングガスを用いても差し支えない。
また、 本実施形態においては n型 ドーブ層を形成したが、 p型の伝導性を生じ るポロン (B) , アル ミニウム (A 1 ) , ガリ ウム (G a) 等の原子を含む ドー ビングガスを用いれば、 各遷移領域で極めて急峻な濃度分布をもつ p型の ドーブ 層が形成されることはいうまでもない。
また、 本実施形態においてはアン ドーブ層の上に n型 ドーブ屑 (高濃度 ドーブ 層) を形成した力;、 アン ドーブ層の代わ り に、 パルスバルブを開いて形成した低 濃度の n型 ドーブ層を用いてもよい。
また、 本実施形態においては、 炭化珪素基板 ( S i C基板) の上にェビタキシ ャル成長法によってアン ド一ブ^ (低濃度 ド一ブ ) と n型 ドーブ (ίΤ5¾度 ド ーブ眉) とを積屑した活性領域を設けたキ/5造について述べたが、 本発明の活性領 域の^造を S i C以外の材料からなる基板上に設けてもよい。 特に、 G a A s, G aNなどの基板は、 いわゆる半絶縁性材料と呼ばれるほどバン ドギヤ ッブが広 いことから、 本発明を適用することによって高耐圧のデバイ スを形成しう る利点 がある。
また、 本実施形態においては、 基材上の^膜成長方法と して誘 加熱を用いた C V D方法について述べた力;、 ガスを用いて基材上に ^脱を成長させるのであれ ばブラスマ C VD法, 光照射 C VD法, ί¾子照射 C V D法のいずれかの作 fflによ つて上 S材上に菏胶を成長する場^にも本 ¾ njjの 股成 β方法が冇効であるこ とはいう までもない。
さ らに、 本発明は、 C V D法だけでな く スパッタ リ ング法, 蒸着法, Μ Β Ε法 などの他の方法を用いて、 低濃度 ドーブ (アン ドーブ^を含む) と、 それよ り も厚みが小さ く , 子効果による低濃度 ドーブ へのキャ リアの浸みだ しが可能 な程度に :みの¾い高濃度 ドーブ^とを ¾ したものにも適用するこ とができ る 次に、 木実施形態の方法で形成された活性領域 3 0を応川 した各極デバイ スに 関する実施形態について説明する。 一第 2の実施形態一
まず、 第 1 の実施形態の活性領域の構造を利用 したショ ッ トキーダイオー ドに 関する第 2の実施形態について説明する。 図 6は、 第 2の実施形態に係るパワー 半導体デバイスであるショ ッ トキーダイオー ドの概略的な構造を示す断面図であ る。
同図に示すように、 ( 0 0 0 1 ) オフ面を主面とする n型の 6 H — S i C基板 である基板 3の主面上には、 上記第 1 の実施形態で説明した方法によ り形成され たアン ドーブ層 2 2 (低濃度 ドーブ層) と n型 ドーブ層 2 3 (高濃度 ド一ブ層) とを交互に 5 0層ずつ積層した活性領域 3 0が設けられている。 ここで、 基板 3 の厚さは約 1 0 0 mで、 基板 3 中の窒素^度は約 1 X 1 0 1 " atoms · c m — 3で ある。 n型 ドーブ層 2 3の厚さは約 1 0 n mで、 n型 卜ーブ屈 2 3 中の窒^のピ ーク濃度は 1 X 1 0 1 "atoms · c m — 1である。 アン ドーブ屑 2 2の 19さは約 5 0 n mで、 アン ドーブ層 2 2 中の窒素 S度は約 5 x 1 0 " atoms · cお であって 、 活性領域 3 0全体の厚さは約 3 0 0 0 n m ( 3 〃 m ) である。 活性領域 3 0の 最上部はアン ドーブ層 2 2によって構成されてお り、 活性領域 3 0の S上部のァ ン ドーブ屑 2 2の上には、 シ リコン酸化膜からなるガー ド リ ング 3 1 と、 ガー ド リ ング 3 1 に設けられた開口部において活性領域 3 0の S上部のアン ド一ブ層 2 2にショ ッ トキー接触する N i 合金からなるショ ッ トキー電極 3 2 とが設けられ ている。 また、 基板 3の ¾面には、 基板 3 にォー ミ ッ ク接触する N i 合金からな るォーミ ック電極 3 3 が設けられている。 このォ一 ミ ッ ク' , Ϊ極 3 3は、 反 3の いずれかに接触していればよ く 、 基板 3 の側而に接触していてもよい。
図 6に示すシヨ ッ トキ一ダイォー ドの 造は、 以下の手 13によ り形成される。 まず、 高濃度に窒素が ドービン グされた S i C基板である基板 3 を図 1 に小す 晶装 ΪΞ内に設 Eし、 第 】 の实施形態で説明した C V D を行なって、 基板 3の上に 、 厚み約 5 0 n mのアン 卜一プ屑 2 2 と :み約 1 0 n mの n型 ドープ屈 2 3 とを 交互にェピタキシャル成 させて、 活性領域 3 0 を形成する。 その後、 ¾板丄に シ リ コン酸化股を形成した後、 その一部を 口 してガー ド リ ング 3 1 を j 成する 。 次に、 基板 3の¾面に N i 合金からなるォ一 ミ ッ ク ^極 3 3 を形成し、 A 板上 のガー ド リ ング 3 1 の ] Π ΪΓ!域の上に、 N i 台金からなるショ ッ トキ一 ¼i 3 2 を形成する。
図 7 ( a 1 ) 〜 ( c 2 ) は、 本実施形態のシヨ ッ トキーダイオー ドと図 1 1 に 示す従来のショ ッ 卜キーダイオー ドについて、 バイ アスの変化による伝導帯端の 形状の変化を示すエネルギーバン ド図である。 ここで、 図 7 ( a l ) , ( b 1 ) , ( c 1 ) は本実施形態のショ ッ トキーダイオー ドの活性領域の伝導帯端を、 図 7 ( a 2 ) , ( b 2 ) , ( c 2 ) は従来のショ ッ トキーダイオー ドの n - S i C 屑の伝導帯端をそれそれ示す。 また、 図 7 ( a 1 ) , ( a 2 ) は、 ショ ッ トキ一 電極とォーミ ッ ク電極との問に電圧を印加しないとき ( 0バイ アス) 、 図 7 ( b 1 ) , ( b 2 ) は、 ショ ッ トキー電極とォ一 ミ ッ ク電極との問にショ ッ トキー f 極の方が高く なるように ¾圧を印加した場合 (顺バイ アス) 、 図 7 ( c 1 ) , ( c 2 ) は、 ショ ッ トキー電極とォー ミ ヅク ί¾極との にォーミ ッ ク ί 極の方が ¾ く なるように ¾圧を印加した場合 (逆バイ アス) の伝 ¾帯端の形状をそれそれ示 している。 なお、 ォーミ ック電極 3 3 と活性領域 3 0 との接触状態はバイ アスの 変化によって本質的に変化するものではないので、 図示を省略している。 また、 本実施形態では、 キャ リアと して電子が走行する η型半 体屈を設けた場合につ いて説明しているので、 価電子帯端の形状についても図示を省略している。
図 7 ( a 1 ) , ( a 2 ) に示すように、 本実施形態, 従来のショ ッ トキーダイ オー ド共に、 自然状態においては、 活性領域の 上部とショ ッ トキー ¾極との 、 n - S i C屑とショ ッ トキ一 ; 極との問に、 それそれ高いショ ッ トキ一 P' ( 約 1 e V ) が形成されている。
そ して、 図 7 ( b 1 ) に示すように、 本実施 態のショ ッ トキーダイ オー ドに 順バイアスが印加されると、 活性領域 3 0のポテンシャルが高められる, つま り 活性領域 3 0全体の伝¾帯端のエネルギーレベルが上昇する。 そ して、 活性領域 3 0 中のアン 卜ーブ屑 2 2 において図 5 ( a ) に示すようなキヤ リアの分布が生 じるので、 活性領域 3 0 からショ ッ トキー ¾倾 3 2 に ¾流が流れる。 つま り、 性領域 3 0の n型 ドーブ だけでな く アン 卜一ブ屈 2 2 がキヤ リ ア^ ( Πと し て機能するこ とになる。 このとき、 アン トープ^ 2 2 には図 5 ( a ) に示すよう なキヤ リ アの分布が生じているものの不純物^ ^が低いので、 アン ドーブ 2 2 においては不純物敗乱が極めて低減される。 ここで、 一般に半 ¾休のコ ンダクタ ンス (抵抗値の逆数) は、 電界とキャ リ ア濃度とキャ リア移動度との積に比例す るが、 キャ リアが浸みだ した領域ではキャ リア移動度が上昇する。 したがって、 本実施形態のシヨ ッ トキーダイォー ドでは、 活性領域 3 0全体と しての抵抗値を 小さ く維持することができ、 低消費電力, 大電流を実現することができる。
—方、 図 7 ( b 2 ) に示すように、 従来のショ ッ トキーダイオー ドに順バイァ スが印加されると、 n + S i C基板からショ ッ トキ一電極に電流が流れる力;、 そ のときに n - S i C層という電気抵抗の大きい領域を通過する必要があるので、 大きな消費電力が必要となる。
また、 図 7 ( c 1 ) に示すように、 本実施形態のショ ッ トキーダイオー ドに逆 バイアスが印加されると、 活性領域 3 0 における伝^ V 端のエネルギーレベル全 体が低く なる。 ここで、 耐圧値は、 逆バイ アス時における空乏 15に印加される f 界によって規定される。 本実施形態のショ ッ トキーダイオー ドでは、 n型 ドーブ m 2 3の厚みが極めて薄いこ とから、 活性領域 3 0全体の空乏; s幅はアン ド一ブ 層 2 2の不純物濃度に依存して決定されると考えてよい。 その場合、 不純物濃度 が低いほど伝導帯端の傾斜が緩やかになるので、 不純物^度が低いほど空乏層幅 は当然広 く なる。 よって、 本実施形態のショ ッ トキーダイオー ドにおいては、 大 きな耐圧値が得られることになる。
一方、 図 7 ( c 2 ) に示すように、 従来のショ ッ トキ一ダイオー ドでは、 n - S i C崩の空乏屑幅は、 n - S i C屑の不純物 ^度に応じて変化するので、 n - S i C屑の不純物^度を調整するこ とによつて抵抗 ffiと耐圧 ίιϋとを制御するこ と は可能である。 しかしながら、 抵抗値を下げるために n - S i C iの不純物 度 を上げると空乏層幅が狭く なつて耐圧値が低下する一力、 n - S i C f?の不純物 濃度を低減する と抵抗 が増大する という ト レー ドオフが存在する。 すなわち、 従来のショ ッ ト キ一ダイオー ドによっては、 パワーデバイスと して望まれる低抵 抗性 (低消 力) 及び高耐圧値とを同時に実現するこ とが困 ¾である。
それに対し、 本実施形態のショ ッ トキーデバイ スにおいては、 バイ アス状態 では、 キャ リ アが n型 卜ーブ層 2 3 ^度 ドープ屈) からアン ドーブ^ 2 2 ( 低濃度 ドープ H に つて分布するのを利 ffl して、 大きな抵抗を受けるこ とな く 容易に大 流を流すこ とができる。 一力、 逆バイ アス状態ではキャ リ アがアン ド —ブ層 2 2 には存在しないので、 高耐圧値を得ることになる。 つま り、 順パイァ ス状態と逆バイ アス状態とではキャ リアの分布状態が相異なることに着目 して、 従来のショ ッ トキ一ダイオー ドにおいて存在していた低抵抗性と高耐圧性という ト レー ドオフを解消することができるのである。
例えぱ、 本実施形態では実測値で逆バイァスに対して 1 0 0 0 V程度の高耐圧 値を有するショ ッ トキーダイオー ドが得られた。 また、 本実施形態のショ ッ トキ 一ダイォー ドのオン抵抗は、 実測値で約 1 X 1 0 - 3 Ω c m 2 であ り、 極めて低い 抵抗値を示している。
また、 本実施形態のショ ッ トキーダイオー ドの耐圧値が大きい理由は、 上述の ような作用だけでな く、 以下に説明する作用にもよるものと考えられる。
図 2 2は、 図 1 1 に示す従来の S i C基板を用いたショ ッ ト キーダイ オー ドに おける逆バイアス印加時の空乏 iの拡大状態を示す断面図である。 同図に示すよ うに、 ショ ッ トキー電極 1 0 3 とォーミ ッ ク電極 1 0 4 との問にォー ミ ッ ク 極 1 0 4の方が高くなるような電圧 (逆バイアス) が印加されると、 n— S i C jg 1 0 2内で空乏層 1 0 8が縱方向及び横方向に広がる。 このとき、 図中矢印 yで 示す縱方向 (厚み方向) への空乏屑の広がり に比べて、 図中矢印 Xで示す横方向 への空乏屑の広がりは小さい。 つま り、 縱方向における等 ^位面 1 0 8 a の問 隔よ り も横方向における等電位面 1 0 8 a の 隔が狭い。 その結 、 空乏 j 1 0 8内における 界は、 ショ ッ トキー ¾極 1 0 3の下端面のエ ッジ付近でもっと も大き く な り 、 この部分で絶 破 ¾ (ブレークダウン) が生じやすく なる。 図 2 3は、 4'.一の 5 ドーブ^を活性領域に設けてなるショ ッ 卜キーダイオー ド における逆パイ ァス印加時の空乏^の拡大状態を示す断面図である。 ここでは、 活性領域 3 0 中には、 一の η型 ドーブ屈 ( δ トーブ屈) のみが設けられ、 活性 領域中の他の部分はすべてアン ドーブ] 0によって占められているものとする。 こ の場合、 同図に示すように、 ショ ッ トキー ί 極 3 2 とォ一ミ ッ ク ¾極 3 3 との にォ一ミ ッ ク電極 3 3の方が く なるような電圧 (逆バイ アス) が印加される と 、 活性領域 3 0 内で空乏屑 3 8が縱方向及び横方向に広がる。 このとき、 を不純物を含む(5 ドーブ屑は、 あたかも ド リ フ ト領域 (ここでは活性領域 3 0 ) 中に挿入した電極のよう に機能する。 したがって、 空乏^が図中矢印 yで示す縱 方向 (厚み方向) に広がって(5 ドーブ層に接すると、 空乏層 3 8のさ らに下方へ の広がりが(5 ドーブ層によっていったん抑制されるので、 縦方向への空乏層の広 がりに比べて、 図中矢印 Xで示す横方向への空乏層の広がりの方が大き く なる。 つま り、 縱方向における等電位面 3 8 a間の間隔よ り も横方向における等電位面 3 8 a間の間隔が広 く なる。 その結果、 空乏層 3 8内において、 ショ ッ トキー電 極 3 2の下端面のエッジ付近での電界の集中がほとんどな く なる。 また、 空乏屑 3 8内における等電位線 3 8 aは 5 ドーブ層にほぼ平行に形成されるので、 空乏 層 3 8内における縱方向の電界は局所的に柒中することなく広い w囲に均一に生 じる。 よって、 絶緣破壊 (ブレークダウン) が生じに く く なる。 よって、 本発明 のショ ッ トキ一ダイオー ドは、 図 2 2に示す従来のショ ッ トキ一ダイオー ドに比 ベて、 ¾い耐圧値を有することになる。
図 2 4 は、 複数の(5 ドーブ屈を結成領域に設けてなるショ ッ トキ一ダイ オー ド における逆バイアス印加時の空乏; &Iの拡大状態を示す断面図である。 ここでは、 活性領域 3 0 中には、 2つの n型 ド一ブ屈 ( 5 ドーブ JH ) のみが設けられ、 活性 領域中の他の部分はすべてアン ドーブ層によって占められているものとする。 こ の場合、 空乏屈が図中矢印 yで示す縱方向 (厚み方向) に広がって(5 ドーブ層に 接するたびに、 空乏層 3 8のさ らに下方への広がりが( ドーブ屑によっていった ん抑制される。 そ して、 空乏屈 3 8内における等 ¾位線 3 8 aは、 図 2 3 に示す キ 造におけるよ り も確実に( ドーブ屑に平行に形成される。 よって、 空乏 3 8 内における i 界の柒中がよ り確实に抑制され、 絶 破^ (ブレークダウン) が生 じに く く なる。 したがって、 図 2 4 に示す複数の ό ド一ブ )0を活性領域 3 0 に ¾ けた ί 造によ り、 図 2 3 に示す単一の (5 ドーブ屑を活性領域 3 0 に設けた ^よ り も^い耐圧 ίίιが得られることになる。 つま り、 一般的には、 ショ ッ トキーダイ ォ一ドの活性領域 3 0 における ά ドーブ屑の数が多いほど、 ショ ッ トキータ'ィ ォ 一ドの耐圧航が大きいといえる。
なお、 本実施形態では、 活性領域 3 0の 上 を^みが 5 0 n mのアン 卜ープ 屑 2 2 と したが、 本発明は斯かる実施形態に限定されるものではない。 例えば、 活性領域の 上^を厚みが 5 0 n m - 2 0 0 n m程度のアン ドーブ屑と してもよ く 、 この 上^の厚みは耐圧性と ; 流 Sとのう ちいずれを 31視するかによつて適 宜調整することができる。
一第 3の実施形態一
次に、 第 2の実施形態とは基本的に異なる構造を有するショ ッ トキーダイォー ドの別例に関する第 3の実施形態について説明する。 図 8は、 第 3の実施形態に 係るパワー半導体デバイスであるショ ッ トキ一ダイォー ドの概略的な構造を示す 断面図である。
同図に示すように、 ( 0 0 0 1 ) オフ面を主面とする n型の 6 H— S i C基板 である基板 3の主面上には、 第 1 の実施形態で説明した方法と基本的に同 じ方法 によ り形成されたアン ドーブ層 2 2 (低濃度 ドーブ眉) と n型 ドーブ屑 2 3 (高 濃度 ド一ブ屑) とを交互に 5 0屑ずつ積屑 した活性領域 3 0が設けられている。 ここで、 基板 3 の厚さは約 1 0 0 〃 mて、 基板 3 には不純物が ドーブされておら ずほぼ半絶綠性状態となつている。 n型 ドーブ屑 2 3の さは約 2 n mで、 n型 ド一ブ屑 2 3 中の窒素のビーク濃度は 1 x 1 0 ' 8 atoms · c m 3である。 アン ド ーブ層 2 2の厚さは約 5 O n mで、 アン ドーブ屈 2 2 中の窒¾ ¾度は約 5 x 1 0 1 5 atoms · c m でめる。
ここで、 本実施形態においては、 活性領域 3 0の上ではな く側方にショ ッ トキ 一電極 3 5が設けられている。 すなわち、 活性領域 3 0 を堀込んで基板 3 に违す る潢が形成され、 この溝の側面上に活性領域 3 0 にショ ッ トキ一接触する N i合 金からなるショ ッ トキー電極 3 5 が設けられている。 つま り、 活性 ΐΓΠ或 3 0内の アン ド一ブ屈 2 2及び n型 トーブ^ 2 3の各 ¾ 1 の側而にショ ッ トキー接触する ショ ッ トキー電極 3 5が設けられている。 また、 活性領域 3 0 を挟んでショ ッ ト キー電極 3 5 に対向するよう に引き出し用 ド一プ^ 3 6 が形成されている。 つま り、 活性領域 3 0のアン 卜ーブ 2 2及び n型 卜ーブ屈 2 3の各 ¾ 〗 の側而とは ある R53隔を隔てた ΪΠ域に W 度の不純物を 入して形成された引き出し Π] ド一プ 愿 3 6が設けられている。 この引き出し用 トープ^ 3 6 は活性領域 3 0及び基板 3の一部に窒素のイ オン;丄:入を行なう こ とによ り形成されたもので、 引き出し川 ドーブ 3 6 における 索の 度は、 約 1 X 1 0 ' " atoms · c m 'である。 そ し て、 引き出し用 ド一ブ^ 3 6 の上には、 引き出し ffl ド一ブ^ 3 6 にォー ミ ック接 触する N i 合金からなるォー ミ ッ ク電極 3 7 が ¾けられている。 ショ ッ ト キ一 極 3 5 と引き出し用 ドーブ層 3 6 との間隔は約 1 0 / mである。 つま り、 活性領 域 3 0内のアン ドーブ層 2 2及び n型 ドーブ層 2 3の各第 2の側面に引き出し用 ドーブ層 3 6 を介して接続された才一ミ ック電極 3 7 が設けられている。
なお、 活性領域 3 0の n型 ドーブ層 2 3 とショ ッ トキ一電極 3 5 とは、 後に説 明する理由から実質的に才一ミ ック接触するわけではない。
また、 引き出し用 ド一ブ層 3 6は必ずしも設ける必要はない。 例えば、 活性領 域 3 0 に ト レンチを形成して、 ト レンチに電極材料 ( N iなど) を埋め込んで、 活性領域 3 0 と電極材料とをォーミ ック接触させる処理を行なう ことによ り、 活 性領域に直接ォーミ ヅク接触するォーミ ック電極を設けてもよい。
図 8に示すショ ッ トキ一ダイォ一 ドの描造は、 以下の手 I によ り形成される。 まず、 半絶緣性の S i C基板である基板 3 を図 1 に示す結晶装 [Ξ内に設 Sし、 笫 1 の実施形態で説明した C V Dを行なって、 基板 3の上に、 み約 5 0 n mのァ ン ドーブ眉 2 2 と厚み約 2 n mの n型 ドーブ眉 2 3 とを交互にェビタキシャル成 長させて、 活性領域 3 0 を形成する。 次に、 活性領域 3 0及び基板 3の一部に窒 素のイオン注入を行なって、 引き出し用 ド一ブ眉 3 6 を形成する。 また、 活性領 域 3 0の一部を ドライエッチングによ り除去して、 満を形成する。 その後、 引き 出し用 ドーブ層 3 6の上に N i合金からなるォー ミ ッ ク電極 3 7 を形成する。 次 に、 ¾の側壁に N i合金からなるショ ッ トキ一 i 極 3 5 を形成する。
図 9 ( a 1 ) 〜 ( c 3 ) は、 本実施形態のショ ッ トキーダイ オー ド と従来のシ ョ ッ トキ一ダイ オー ドについて、 バイ アスの変化による伝^ ^端の形状の変化を 示すエネルギーバン ド図である。 ここで、 図 9 ( a 1 ) , ( b 1 ) , ( c 1 ) は 本実施形態のショ ッ トキーダイオー ドのアン ドーブ層 2 2の伝 带端を、 図 9 ( a 2 ) , ( b 2 ) , ( c 2 ) は本実施形態のショ ッ ト キーダイ オー ドの n型 ドー ブ屑 2 3の伝^帯端を、 図 9 ( a 3 ) , ( b 3 ) , ( c 3 ) は従来のショ ッ ト キ 一ダイオー ドの S i C基板の伝 '; ίί端をそれそれ示す。 ただ し、 従来のショ ッ ト キーダイ オー ド:こおいて、 図 1 1 に示すような n - S i C と n + S i C とに 跨るショ ッ トキー電極を設けるこ とはできず、 かつ、 全 く : 味がないので、 ここ では、 均一な; 度の窒素が ドーブされた均一 卜ープ屈とショ ッ トキー電極とが接 触し、 均一 ドーブ層のいずれかの部位に才一 ミ ッ ク ¾極がォー ミ ッ ク接触してい 丄
るものとする。 また、 図 9 ( a 1 ) 〜 ( a 3 ) は、 ショ ッ トキー電極とォ一ミ ッ ク電極との間に電圧を印加しないとき ( 0バイアス) 、 図 9 ( b 1 ) 〜 ( b 3 ) は、 ショ ッ トキー電極とォ一ミ ック電極との間にショ ッ トキ一電極の方が高く な るように電圧を印加した場合 (順パィァス) 、 図 9 ( c 1 ) 〜 ( c 3 ) は、 ショ ッ トキ一電極とォーミ ック電極との間にォ一ミ ック電極の方が高くなるように電 圧を印加した場合 (逆バイアス) の伝導帯端の形状をそれそれ示している。 なお 、 ォーミ ツク電極 3 3 と活性領域 3 0 との接触状態はバイァスの変化によって本 質的に変化するものではないので、 図示を省略している。 また、 本実施形態では 、 キヤ リアと して電子が走行する n型半導体屑を設けた場合について説明してい るので、 価 ιί子帯端の形状についても図示を省略している。
図 9 ( a 1 ) 〜 ( a 3 ) に示すように、 本実施形^, 従来のシヨ ッ トキーダイ オー ド共に、 S然状態においては、 活性領域のアン ド一ブ^又は n型 ド一ブ等と ショ ッ 卜キー f 極との fia、 均一 ド一ブ屈とショ ッ トキ一電極との間に、 それそれ 高いショ ッ ト キー障壁 (約 1〜 2 e V ) が形成されている。
そ して、 図 9 ( b 1 ) , ( b 2 ) に示すように、 本実施形態のシヨ ッ トキーダ ィオー ドに順バイアスが印加される と、 活性領域 3 0のポテンシャルが高められ る, つま り活性領域 3 0のアン ドーブ屑 2 2及び n型 ド一ブ^ 2 3における伝 ¾t 帯端のエネルギーレベルが上昇する。 このとき、 アン ドーブ © 2 2にも図 5 ( a ) に示すようなキャ リ アの分布が生じているので、 活性領域 3 0の n型 ドーブ ]?ί 2 3 とアン ドーブ屈 2 2 との双方を通じて、 容易にショ ッ ト キ一 fg極 3 5 に', ϋ流 が流れる。 つま り、 活性領域 3 0の n型 ドーブ屑 2 3 だけでな く アン ドーブ屑 2 2 もキャ リ ア走行領域と して機能することになる。 このとき、 アン ドーブ眉 2 2 には図 5 ( a ) に示すようなキャ リ アの分布が生じているものの不純物 ¾度が いので、 アン ト一ブ層 2 2においては不純物散乱が低減される。 したがって、 , 性領域 3 0全休と しての抵抗値を小さ く維持するこ とができ、 低消¾電力, 大', 流を実現するこ とができる。
一力、 図 9 ( b 3 ) に示すよう に、 従来のショ ッ トキーダイ オー ドに) I バイ ァ スが印加される と、 均一 ドープ屑からショ ッ トキー電極に ¾流が流れる。
また、 図 9 ( c 1 ) , ( c 2 ) に示すよう に、 本实施形態のショ ッ ト キーダイ ォ一 ドに逆バイァスが印加されると、 活性領域 3 0のアン ドーブ層 2 2及び n型 ドーブ層 2 3における伝導帯端のエネルギーレベル全体が低く なる。 上述のよう に、 耐圧値は、 逆バイアス時における空乏層に印加される電界によって規定され る。 その場合、 不純物濃度が低いほど伝導帯端の傾斜が緩やかになるので、 不純 物濃度が低いほど空乏層幅は当然広く なる。 よって、 図 9 ( c 1 ) に示すように 、 アン ドーブ層 2 2においては、 大きな耐圧値が得られることになる。 一力、 単 に高濃度 ド一プ層とショ ッ トキ一電極とが接触している場合、 逆バイアスのとき の高濃度 ドーブ層の伝導帯端は、 図 9 ( c 2 ) の破線に示すようにな り高濃度 ド —ブ屑の空乏層幅は極めて狭く なるはずである。 ところが、 本実施形態において は、 n型 ドーブ層 2 3の厚みが 2 n mと極めて ¾いので、 図 9 ( c 2 ) の突線に 示すように、 アン ドーブ層 2 2からの空乏 jgf が広がって n型 ドーブ屑 2 3 にまで 空乏 I?が拡大しているこ とから、 ¾子の移動は起こ り ^ない。
また、 活性領域 3 0全体が空乏化化しているときにはアン ドーブ屑 2 2 にはキ ャ リアの分布が生じないので、 ショ ッ トキ一電極 3 5から引き出し用 ドーブ層 3 6に電流が流れるには、 n型 ドーブ層 2 3のみを流れなければならない。 ところ 力5、 n型 ドーブ屑 2 3の厚みが 2 n mと極めて薄いことから、 n型 ド一ブ; S 2 3 において大きな抵抗を受けることにな り、 現実には ί¾流が流れない。 すなわち、 η型 ド一ブ屈 2 3 とショ ッ トキ一范極 3 5 との問は実^的にもォ一ミ ッ ク接触す ることはな く 、 ショ ッ ト キー接触が保たれる。 しかも、 アン ドーブ屈 2 2, η型 ド一プ屑 2 3の/: 7み及び不純物^度などを調整するこ とによ り 、 みの大きいァ ン ドーブ屑 2 2 とショ ッ トキー 1極 3 5 との の空乏屑幅によって耐圧 :を規定 することができる。 よって、 い耐圧値を得るこ とができる。
—力、 図 9 ( c 3 ) に示すように、 従来のショ ッ トキーダイ オー ドでは、 均一 ドーブ屈の空乏屑幅が均一 ドーブ屈の不純物濃度に応じて変化するので、 均一 ド 一ブ層の不純物' 度を調整するこ とによって抵抗 ffiと耐圧値とを制御するこ とは 可能である。 しかしながら、 2 の突施形態で説叨したように、 抵抗値を下げる ために均一 ドーブ層の不純物 ^度を上げる と空乏層幅が狭く なつて耐圧 が低下 する一力、 均一 トープ屑の不純物^度を低減する と抵抗 fiが ίΐ';大する という ト レ ー ドオフが存在するので、 図 1 1 に示す従来のショ ッ トキ一タイ オー ドでは、 パ ヮーデバイスと して望まれる低抵抗性 (低消費電力) と高耐圧性とを同時に実現 することが困難である。
それに対し、 本実施形態のショ ッ トキ一デバイスにおいては、 順バイアス状態 では、 キャ リアが n型 ドーブ層 2 3 (高濃度 ドーブ層) からアン ドーブ層 2 2 ( 低濃度 ドーブ層) に亘つて分布し、 しかも、 アン ドーブ層 2 2 における不純物散 乱が低減されることから、 引き出し用 ド一ブ層 3 6からショ ッ トキ一電極 3 5 に 向かって、 キャ リア (電子) を容易に移動させることができる。 一方、 逆バイァ ス状態ではキヤ リアがアン ドーブ屑 2 2 には存在しないので、 ショ ッ トキー電極 3 5から引き出 し用 ドーブ屑 3 6 に極薄の n型 ドーブ屈 2 3のみを絰て^子を流 すことが困難である。 つま り、 本実施形態においても、 2の突施形態と同様に 、 順バイ アス状態と逆バイアス状態とではキヤ リアの分布状態が相異なることに 着目 して、 従来のショ ッ 卜キーダイォ一 ドにおいて存在していた低抵抗性と高耐 圧性という ト レー ドオフを解消することができるのである。
一第 4 の実施形態一
次に、 第 1 の実施形態で説明した活性領域 3 0 を利用 した M E S F E Tに関す る第 4の実施形態について説明する。 図 1 0は、 第 4の突施形態に係るパワー半 導体デバイ スである M E S F E Tの概略的な描造を示す断面図である。
同図に示すように、 ( 0 0 0 1 ) オフ面を主面とする n型の 6 H— S i C ¾板 である基板 3の主面上には、 上記? Π 1 の突施形態で説明した方法によ り形成され たアン ドーブ屑 2 2 (低 度 卜ーブ と n型 ト一ブ屈 2 3 ( ^度 ド一プ屈 ) とを交互に 5層ずつ積 )S したチヤネル屑と して機能する活性領域 3 0が設けられ ている。 ここで、 基板 3の厚さは約 1 0 0 〃 mで、 S板 3には不純物が ドープさ れておらずほぼ半絶縁性状態となつている。 n型 ドーブ^ 2 3 の :さは約 1 0 n mで、 n型 ド一ブ; 2 3 中の窒素のピーク ^度は 1 x 1 0 1 8 atoms · c m 'であ る。 アン ドーブ屑 2 2 の厚さは約 5 0 n mで、 アン ドープ屈 2 2 中の窒素 ¾度は 約 5 X 1 atoms · c m 3である。 つま り 、 M E S F E Tのチャネル と して 機能する活性領域 3 0の トータル^みは約 3 0 0 n mである。
また、 本実施形態においては、 活性領域 3 0の 上部のアン トープ屑 2 2の上 に、 アン 卜一プ 2 2 とショ ッ トキ一接触する N i 合金からなるショ ッ トキ一 ' 極であるゲー ト電極 3 8と、 ゲー ト電極 3 8を挟んで互いに対向する N i合金か らなるォーミ ック電極であるソース電極 3 9 a及び ド レイ ン電極 3 9 bとが設け られている。 また、 ゲー ト電極 3 8のゲー ト長は約 1 mである。
図 1 0に示す ME S F E Tの構造は、 以下の手順によ り形成される。 まず、 半 絶縁性の S i C基板である基板 3を図 1に示す結晶装置内に設置し、 第 1の実施 形態で説明した C VDを行なって、 基板 3の上にアン ドーブ層 2 2と n型 ドーブ 層 2 3とを交互に 5層ずっェビタキシャル成長させて、 活性領域 3 0を形成する 。 次に、 基板上に N i合金からなるソース電極 3 9 a , ド レイ ン電極 3 9 bを形 成する。 このときには、 ソース電極 3 9 a , ド レ イ ン電極 3 9 bと活性領域 3 0 の ¾上部のアン ドーブ層 2 2とはショ ッ トキ一接触している力 その後に、 1 0 0 0 °Cで 3分問の熱処理を施すこ とによ り、 ソース i 極 3 9 a, ド レイ ン ¾極 3 9 bと活性領域 3 0の最上部のアン ド一ブ屈 2 2とをォ一ミ ツ ク接触 ^に変え る。 次に、 基板上に N i合金からなるゲー ト ^極 3 8を形成し、 その後上述のよ うな熱処理を行なわずに、 ゲー ト電極 3 8と活性領域 3 0の 上部のアン ド一ブ 層 2 2とをショ ッ トキー接触している状態に保持する。
ここで、 比較例と して、 半絶緣性の S i C¾板の上に均一の濃度 ( 1 X 1 017 atoms ■ c m'3) に窒素が ド一ブされた均一 ド一ブ を設け、 この均一 ドーブ屑 の上に本突施形態と同様のゲー ト 極, ソース ¾極及び ド レイ ン ίΕ極を設けて、 均一 ドーブ/ Sをチャネル^とする M E S F Ε Τを作成した。
本実施形態においては、 ゲー ト 極 3 8に ¾圧が印加されていな くて、 ド レ イ ン電極 3 9 bに正の電圧が印加されると、 活性領域 3 0内の ド レイ ン ί¾極 3 9 b 直下の領域と、 ゲー ト電極 3 8直下の領域との には、 3の灾施形態における 逆バイアスと同 じポテ ンシャル差が生じるが、 空乏屑幅は小さい。 一方、 ソース 電極 3 9 ail下の領域と、 ゲ一 ト電極 3 8 Π!ί下の領域との fi;]にはポテンシャル^ はない。 その結果、 活性領域 3 0中のアン トープ^ 2 2においては図 9 ( b 1 ) に示すように、 活性領域 3 0中の n型 卜一ブ屈 2 3においては図 9 ( b 2 ) に示 すように、 それそれキャ リ ア 子) が発生して、 ? Π 3の実施形態と同様に、 活 性領域 3 0内をリース電極 3 9 a 下の領域から ド レ イ ン領域 3 9 b ίίί下の領域 に向かって、 子が移動する。 その際、 m子がアン トープ 2 2及び n型 ド一ブ 層 2 3の双方を流れるので、 第 3の実施形態と同 じ作用によって、 高い電子移動 度と低抵抗とが得られる。
次に、 ゲー ト電極 3 8に負の電圧が印加されると、 活性領域 3 0内のゲー ト電 極 3 8直下の領域と、 ド レイ ン電極 3 9 b直下の領域との間には、 第 3の実施形 態における逆バイアスと同様に大きなポテンシャル差が生じる。 一方、 ソース電 極 3 9 a直下の領域とゲー ト電極 3 8の直下の領域においても、 第 3の実施形態 における逆バイアスと同じポテンシャル差が生じる。 言い換えると、 活性領域 3 0内のゲー ト電極 3 8直下の領域に空乏 JSが大き く広がることになる。 よって、 上述の第 3の実施形態と同じ作用によ り、 薄い n型 ド一ブ屑 2 3のみを ΐ 子が走 行するのが困難となるので、 ソース . ド レイ ン における高耐圧が得られること になる。
ここで、 本突施形態の ME S F Ε Τの性能についての評価結果と、 本灾施形態 の ME S F E Tと従来の ME S F E Tとの性能の比較とについて説明する。
まず、 ゲー ト一ソース間の耐圧性について両者を比較した。 本実施形態におけ るアン ドーブ層と n型 ドーブ層とを 5層ずつ交互に積層 して形成された活性領域 3 0をチャネル層とする ME S F E Tでは、 絶縁耐圧は 1 2 0 Vとな り、 従来の ME S F E Tの 4倍の耐圧値を冇していた。
次に、 本灾施形態の ME S F E Tについて、 ド レイ ン電流と ド レイ ン ^圧との 11係のゲー ト 圧依存性 ( I 一 V特性) を調べた。 ソース電極 3 9 aと ド レイ ン 電極 3 9 bとの問に一定 圧を印加 し、 ゲー ト i 極 3 8に ¾圧を卬加することに よ り、 ゲー ト電極 3 8に印加する ¾圧に応じてソース ' ド レイ ン Rijの i 流が変調 され、 スイ ッチング動作が得られた。 この時、 ド レイ ン ii圧が 1 4 0 V以上であ つても、 ブレークダウンなしに安定な ド レイ ン ¾流が得られた。
図 1 2は、 本突施形態の ME S F E Tについて、 ド レ イ ン 流と ド レ イ ン¾圧 との関係のゲー ト ¾圧依存性 ( I 一 V特性 ) を測定した結 ¾を示す図である。 'J 図において、 横軸は ド レイ ン ^ ί 圧 V d s (V ) を表し、 縦蚰は ド レ イ ン ' 流 I d s (A) を表し、 ゲー ト ^圧 V gをパラメ一夕 と している。
さ らに、 本実施形態と従来の M E S F E Tについて、 しきい ίβΐίί圧付近の相二: コ ンダクタ ン スを測定した。 その結 、 上述のような活性 Γ! 3 0をチャ ネル と して用いた本実施形態の ME S F E Tの相互コンダクタンスは、 均一 ドーブ層 をチャネル層と して用いた従来の ME S F E Tに比べて約 2倍近く高くなつてい ることが分かった。 これは、 本実施形態の ME S F E Tにおける電子移動度が上 述のように高く なることに起因するものである。
以上の結果から、 本実施形態の ME S F E Tにおいては、 低消費電力、 高耐圧 、 高利得という効果を発揮することができる。 一その他の実施形態一
上記第 1 〜第 4の実施形態においては、 アン ド一ブ眉 2 2 (低濃度 ドーブ層) と n型 ドーブ屐 2 3 (高濃度 ドーブ屑) とを多数積屑 した活性領域 3 0を設けた 力 活性領域内に低濃度 ドーブ屑と高濃度 ドーブ屈とが 1屑ずつ しか設けられて いない構 であってもよい。
上記第 2〜第 4の実施形態においては、 高濃度 ドーブ層と して窒素を用いて n 型の ド一ブ屑を形成したが、 低濃度 ドーブ層, 高濃度 ドーブ屑のいずれにおいて も、 n型の伝導性を示す ドーパン ト と して他の元素 (例えばリ ン (P ) , 砒素 ( A s ) など) を含む ドービングガスを用いても差し支えない。
また、 上記 2の〜第 4の実施形態においては、 高濃度 ドーブ眉と して n型の ドーブ を形成した力 低濃度 ド一ブ ® , 高濃度 ドーブ^のいずれにおいても、 p型の伝 ¾性を生じるポロン ( B ) , アルミニウム (A 1 ) , ガリ ウム ( G a ) 等の原子を含む ドービングガスを用いれば、 各 ϋ移領域で極めて急峻な 度分布 をもつ Ρ型の ドーブ層が形成されることはいうまでもない。
また、 上記第 2〜第 4の実施形態においては、 炭化珪素基板 ( S i CS板) の 代わりに、 他の材料からなる基板を用いて、 その上に华¾¾体^ (低濃度 ドーブ と高濃度 ドーブ層) をェピタキシャル成長させた活性領域を設けてもよい。 特に 、 G a A s , G a Nなどの基板は、 イ ン 卜 リ ンシ ッ ク状態でいわゆる半絶綠性材 料と呼ばれるほどバン ドギヤ ッブが広いことから、 上記^ 2〜第 4の実施 jf 態に おける活性領域 3 0を形成するこ とによって高耐圧のデバイ スを形成しう る利点 がある。
さ らに、 上記第 1 〜第 4の实施形態においては、 活性領域 3 0中のアン ド一ブ 層 2 2 (低濃度 ドーブ層 =第 1 の半導体層) と n型 ドーブ層 2 3 (高濃度 ドーブ 層 =第 2の半導体層) とを同じ材料である S i Cによって構成したが、 本発明の 第 1半導体層と第 2の半導体層とは必ずしも互いに共通の材料によって構成する 必要はない。 ただし、 両者を互いに共通の材料によって構成することによ り、 2 つの層の間のポテンシャル障壁の傾斜がなめらかになるので、 キヤ リァを活性領 域全体に亘つて分布させることが容易となる。
本発明は、 C V D法だけでな く スパッタ リ ング法, 蒸着法, M B E法などの他 の方法を用いて、 低濃度 ドーブ屑 (アン ド一ブ眉を含む) と、 それよ り も厚みが 小さ く , 量子効果による低濃度 ドーブ へのキヤ リァの浸みだ しが可能な程度に 厚みの薄い (材料によって異なる力 S i C基板では 2 0 n m程度以下) 度 ド一ブ屑とを積層したものにも適用するこ とができる。 そ して、 低 ¾度 ドーブ屈 (アン ド一ブ眉を含む) の厚みは、 1 0 0 n m程度に^ くてもよいし、 S子効果 が生じる程度に薄く てもよい。
その際、 低濃度 ドーブ眉と高濃度 ド一ブ屑との不純物^度の値は上記各灾施形 態に示す値に限定されるものではない。 すなわち、 高濃度 ドーブ屈と低濃度 ドー ブ層との不純物濃度の差が所定 ffi (例えば 1 桁程度) 以上であれば、 本¾明の効 果を得ることができる。 実験例
- 1 の突験例一
以下、 本発明の効果を確認するために行なった 6 ドーブ ®を有する活性領域の 基本的特性に関する第 1 の奕験例について説明する。 ^ 1 の突験例においては、 大まかに言って 2種類の活性領域を有する基板を作成した。 その 1 つは、 IV·みが 1 0 n mで窒素濃度が 1 X 1 0 1 " atoms · c m 3である複数の n型(5 トープ^ ( 高濃度 ド一ブ JS ) と、 厚みが 5 0 n mの複数のアン ドーブ (低濃度 ドープ^ ) とを稻 ϋ してなる活性領域を冇するサン ブル Aである。 もう 1 つは、 ^みが 2 () n mの複数の <5 ドーブ層と、 厚みが 1 0 O n mの複数のアン 卜ーブ とを し てなる活性領域を有するサン プル Bである。 そ して、 この活性領域の上にショ ッ トキ一電極を設けて、 図 6 に す ί造を冇するショ ッ トキ一タ イ ォー ドを形成し ている。 このように、 サンブル Aと Bとにおける c5 ドーブ層とアン ドーブ層との 厚みの比をいずれも 1 : 5 と共通化することによ り、 サンブル A, Bの平均的な 不純物濃度を同じにしている。 前に説明した図 4のデータは、 (5 ドーブ層の厚み が 2 O nmであるサンブル Bについてのものである。 なお、 以下の説明において は、 複数の(5 ドーブ層と複数のアン ド一ブ層とを積層 してなる活性領域 (チヤネ ル領域) を 5 ド一ブチャネル層ともいう。
図 1 3は、 窒素の濃度が 1 X 1 0 1 "atoms · c m 3の場合における( ドーブ屑 のブロフ ァ イ ルを詳細に調べるために、 ショ ッ トキ一ダイォ一 ドについての C一 V法によるキヤ リア濃度測定を行なった結果を示す図である。 C一 V法による測 定は、 径が 3 0 O mの円形 N i ショ ッ トキ一 極を冇するショ ッ トキ一ダイォ ー ドに、 バイ アスを、 0 . 5 Vから一 0 . 2 Vまでの問と、 一 0 . 2 Vから一 2 Vの問とに変化させ、 これに道 sして微小振幅の 1 M H zの高周波信号を印加し て行なった。 そ して、 同図に示す不純物濃度のプロフ ァ イ ルは、 15さが 1 O n m の δ ドーブ屑と厚さが 5 O n mのアン ドーブ屑とを嵇屑したものから抜き出した δ ドーブ層についてのものである。 同図に示すように、 深さ方向の濃度ブロフ ァ ィルはほぼ上下対称形であ り、 本発明の実施形態のェビタキシャル方法によって C V Dによるェビ夕キシャル成長中の ドービングメモ リ効果 ( ドーパン トの残 S効果) が無視できることを示している。 そ して、 C一 V法による 5 ドーブ^の 平面的なキャ リ ア濃度は 1 . 5 X 1 0 c m であ り、 ホール係数の測定から られた平面的な^度約 2 . 5 X 1 0 ' : c m Ίこ比'咬的よ く 一致している。 そ して 、 このパルス状のプロフ ァ イ ルの半値幅は、 1 2 n mと形成されてお り 、 !? Π な 急峻性を示している。
図 1 4は、 6 H— S i C基板中の(5 ドーブ屈のバン ド ¾;フ ォ トル ミ ネ ッセンス スぺク トルの測定結果を示す図である。 このスぺク トルは温度 8 Kの下で られ たものであ り 、 励起源と して強度 0 . 5 m Wの H e — C d レーザーが用いられて いる。 ここでは、 厚さ 1 O n mの 6 ド一プ^と :さ 5 O n mのアン トープ ;とを 積愿 したもののアン ドーブ から ¾られたスぺク トルと、 厚さ 1 〃 mのアン ドー プ層から得られたスペク トルとを比較している。 同図に示すように、 両者のスぺ ク トルパターンが同 じ波長領域で 」' じ強度の ¾光ビークを冇 しているので、 両^ の不純物濃度が同じであることがわかる。 言い換えると、 (5 ドーブ層とアン ド一 ブ層とからなる積層構造中のアン ドーブ層には、 (5 ド一ブ層からの不純物の拡散 による不純物濃度の上昇がほとんどみられず、 ほぼ所望の不純物濃度ブロファィ ルを維持しながら積層されていることがわかる。 特筆すべきは、 アン ドーブ層の 不純物濃度が、 5 x l 0 '6atoms · c m 3程度の低い値に制御されている点であ る。 すなわち、 図 4に示すデータでは、 アン ド一ブ層の不純物濃度が 1 0 "atom s . c m 3オーダーであるように検出されている力;、 それは S I M Sによる測定 感度の限界によ り生じた誤差である。 そして、 P L法を用いることにより、 本発 明の 5 ドーブ層とアン ド一ブ層とを交互に積層して得られる活性領域中のアン ド —ブ眉の不純物^度が 5 X 1 0 "atoms · c m '程度の低¾度であることが確認 された。
図 1 5 ( a ) , ( b ) は、 それそれ «に、 6 H— S i C屈の ¾子移; ¾j度の温度 依存性と^子^度の温度依存性とを示すデータである。 図 5 ( a ) , ( b ) にお いて、 〇印のデ一夕は、 厚みが 1 0 nmの ά ドーブ眉 ( ド一パン トは窒素) と、 厚みが 5 0 nmのアン ドーブ層とを積層してなる 6 H S i CM (サンブル A) についてのデータである。 騸印のデータは、 6 H— S i Cの低^度均一ド一ブ屑 ( 1 . 8 x l 0 '6 c m 3) についてのデ一夕であり、 ▲印のデータは 6 H— S i Cの高 ¾度均一 ドーブ屑 ( 1 . 3 X 1 0 1 H c m"3) についてのデータである。 図 1 5 ( a ) , ( b ) に示すように、 6 H— S i Cの低 度均一 ド一ブ屈 ( 1 . 8 X 1 0 16 c m - 3 ) においては、 不純物^度が低いので、 キャ リ アの走行 Wにキヤ リァが不純物から受ける散乱が小さ く なるこ とによ り 、 ¾子の移動度が大きい。 一方、 6 H— S i Cの高濃度均一 ドーブ屑 ( 1 · 3 X 1 0 ' " c m 3) においては 、 不純物 ¾度が高いので、 キャ リアの走行時にキャ リアが不純物から受ける故 し が大き く なるこ とによ り 、 ¾子移動度が小さい。 つま り、 キャ リ ア S度とキヤ り ァの走行特性とは、 互いに ト レー ドオフの関係にある。 それに対し、 サンプル A の活性領域中の(5 ドープ屑においては、 高 ¾度均一 ドープ] Sと冋程度に iii子^ fi: が高く、 かつ、 ¾子の移動度が高いことがわかる。 すなわち、 本発明の活性領域 は、 高い ¾子^度を右 していながら、 い 子移動度を実現することができるの で、 ダイ オー ドや ト ラ ンジスタの 子が走行する領域に適した i造となっている ことがわかる。 なお、 キャ リアがホールである場合にも、 原理的には電子の場合 と変わりがないので、 P型の(5層におけるホール濃度を高く しつつ、 高いホール 移動度を実現することができると考えることができる。
図 1 6は、 上述の厚みが 1 O n mの 5 ドーブ層と厚みが 5 0 n mのアン ドーブ 層とを積層してなる活性領域を有するサンブル Aと、 厚みが 2 0 n mの(5 ドーブ 層と厚みが 1 0 0 n mのアン ド一ブ層とを積層してなる活性領域を有するサンブ ル Bとにおける電子移動度の温度依存性を示すデータである。 この電子移動度の データは、 温度 7 7 - 3 0 0 Kの範囲において測定されている。 上述のように、 サンブル Aと B とにおける 5 ドーブ層とアン ドーブ層との厚みの比をいずれも 1 : 5 と共通化してサンプル A , Bの平均的な不純物濃度を同じに しているにも拘 わらず、 同図に示すように、 サンブル Aにおける ¾子移動度は、 サンブル Bにお ける ¾子移動度に比べて大きいこ とがわかる。 特に、 低温領域においては、 サン ブル Bにおける電子移動度は、 温度が低く なるに したがって、 イオン化された不 純物による散乱のために低下しているが、 サンブル Aにおいては、 温度が低くな つても高い電子移動度が維持されていることが示されている。
図 1 7 ( a ) , ( b ) は、 厚みが 1 0 n mの(5 ド一ブ屑を有するサンブル Aに おける伝 ¾帯端のバン ド構造をシ ミ ュ レーショ ン した結果を示す図、 及びキヤ り ァ濃度分布をシ ミ ュ レーショ ン した結果を示す図である。 図 1 8 ( a ) , ( b ) は、 厚みが 2 0 n mの(5 ドーブ屑を有するサンブル Bにおける伝 ¾t帯端のバン ド 槠造をシ ミ ュ レーショ ン した結果を示す図、 及びキヤ リ ア^度分布をシ ミ ュ レ一 シヨ ン した結果を示す図である。 図 1 7 ( a ) , 図 1 8 ( a ) に示すように、 (5 ド一ブ層に対して直交する断面においては、 ^子は、 正にチャージした ドナー によって挟まれた V型のクーロンポテンシャル (量子井戸) に封じ込められ、 こ の井戸内で S子状態が形成される。 子の実効質量は 1 . 1 であ り、 6 H— S i C層の比誘電率は 9 . 6 6である。 アン ドーブ屑に用いられる 6 H— S i C の バッ クグラウン ドのキヤ リ ア濃度は 5 X 1 0 ' 5 c m - 3であ り、 n型 δ ドーブ^の キャ リア濃度は 1 X 1 0 ' 8 c m 'である。
図 1 7 ( b ) に示すように、 厚みが 1 0 n mの ά ドーブ H (サンブル A ) にお いては、 2次元電子が 2つの( 卜ーブ屑によって拽まれたアン ド一ブ^にまで広 1 く分布していて、 電子濃度が 2 X 1 016c m— 3以上の領域は界面から 2 5 nmの 範囲である。 つま り、 図 5 ( a) において模式的に描かれているキャ リアの分布 状態と一致しており、 キャ リアが(5 ドーブ層からアン ドーブ層にまで浸みだ して いることがわかる。
一方、 図 1 8 ( b ) に示すように、 厚みが 2 O nmの厚い 6 ドーブ層 (サンブ ル B ) においては、 電子の波動関数によって規定されるキャ リアの存在確率の高 い領域と、 イオン化散乱中心を有する <5 ド一ブ層とが強く オーバーラ ップしてい て、 電子濃度が 2 X 1 0 16 c m— 3以上の領域は界面から 1 1 nmの範囲である。 つま り、 キャ リ アの 5 ド一ブ層からアン ドーブ^への浸みだ しが比較的少ないこ とがわかる。
一第 2の実験例—
第 2の突験例においては、 第 1の実験例で示されるような い電子の移動度を 示す(5 ド一ブ層を有する活性領域を M E S F E Tのチャネル領域として用いる例 について説明する。
図 1 9は、 本実験例における ME S F E Tの榴造を校式的に示す断面図である 。 同図に示すように、 本実験例で用いた ME S F E Tは、 6 H— S i C基板 (主 面が ( 0 0 0 1 ) 面) と、 6 H— S i C基板の上にェビタキシャル成長された厚 みが約 3 mの下地アン ドーブ S i C層と、 下地アン ド一ブ屑の上にェビタキシ ャル成長された厚さが 1 0 n mの 5 ドーブ屈 (不純物である窒素の濃度が約 1 X 1 0 1 "atoms · c m— 3) と、 厚さが 5 0 n mのアン ドーブ とをそれそれ 5 J^iず つ積層してなる活性領域と、 活性領域の中央部の上に設けられた N iゲー ト ¾極 と、 活性領域の両端に N iゲー ト電極を挟んで設けられた 2つの n + S i CJ¾ ( ソース . ド レイ ン領域) と、 各 n + S i C層の上に形成された N iソース ' 極及 び N i ド レイ ン電極とを ϋえている。 活性領域の m丄邰はアン ド一ブ^であ り 、 最上のアン ドーブ層は、 N iゲー ト電極とショ ッ ト キー接触している。 一力、 n + S i C厄;と N i ソース電極及び N i ド レイ ン 極とはォ一 ミ ッ ク接触している 。 N iゲー ト電極のゲー ト長は約 2 mであ り、 N i ソース電極一 N i ド レイ ン 電極 ijの距離は約 5〃 mであ り、 ゲー 卜幅は約 5 ^ mである。
ここで、 M E S F E Tの作成工程においては、 n— S i C ^と N i ソース電極 及び N i ド レイ ン電極とのォーミ ック接触状態は、 N i電極形成後に 1 0 0 0 °C , 5分間のァニールを施すことによって形成される。 T L M法(transmission li ne method ) によって測定されたォーミ ック接触の抵抗値は、 例えば約 1 x 1 0 一5 Ω cmである。 リセスゲー ト構造は、 n+ S i C層を、 C F 4 , 02 を用いた ブラズマリアクティ ブイオンエッチング (R I E ) によってパターニングするこ とによ り形成されている。 このとき、 C F 4 の流量は 1 5 s c c m (= 0. 0 1 5 1 /m i n) であ り、 〇 2 の流量は 1 5 s c c m (= 0. 0 1 5 1 /m i n) であ り、 圧力は 5 0 mTorr (= 6. 6 7 P a ) である。 エッチレー トは、 例えば 高周波入力を 8 0 W程度と して 1 5 nm/m i n程度まで小さ く することによ り 、 イオン衝撃による S i C屑の表面部のダメージを低減することができる。
図 2 0は、 本実験例で作成した M E S F E Tの I — V特性を示す図である。 同 図において、 横軸は ド レイ ン一ソース間の電圧を表し、 縱軸は ド レイ ン一ソース 間の電流を表していて、 ゲー ト一ソース問電圧 Vgsをパラメ一夕 と している。 ゲ ー ト一ソース間電圧が 0 Vで ド レイ ン一ソース問電圧が 1 0 0 Vの時、 ェクス ト リ ンシック相互コンダクタンスは 1 5 m S/mmで ( S - 1 /Ω ) 、 ド レイ ン電 流密度は 9 6 mA/mmである。 (5 ドーブチャネル屑を有する F E Tのゲー ト長 を 0. 5 mとすると、 ェクス ト リ ンシック相互コンダクタンスは、 理想的には 6 0 m S / m mである。 つま り、 本実験例に係る(5 ドープチャネル jを^えた F E Tのチャネル移動度は、 一般的な 6 H— S i C系 ME S F E Tのチャネル移動 度よ り も大きいことがわかる。 そ して、 ME S F E Tの 力 Pは、 式
P = V dsmax · I dsmax
によ り表されるので、 本実験例の ME S F E Tがパワーデバイ スに適しているこ とがわかる。
また、 図 2 0から、 ゲー ト 一 ソース問 圧を一 1 2 Vとすると、 ド レイ ンー ソ ース閊ブレークダウン^圧は少な く とも 1 5 0 V以上であるこ とがわかる。 図 2 0には表れていない力;、 ゲ一 ト ーソース問電圧が一 1 2 Vのときの ド レ イ ンー ソ ース問ブレークダウン 圧は約 2 0 0 Vであった。 つま り、 本実験例における Μ E S F Ε Τのいわゆる耐圧値は、 1 5 0〜 2 0 0 V程度である。
図 2 1は、 本実験例の M E S F Ε Τの逆方向ゲー ト O;流の逆方向ゲー ト ーソー ス間電圧依存性を示すデータである。 同図に示すように、 逆方向の平均ゲー ト電 流が I mA/mmの時のゲー ト一ソース間の逆電圧と して定義されるゲー トブレ ークダウン電圧は、 約 1 4 0 Vである。 そ して、 ショ ッ トキー障壁の高さは 1. 2 e Vであ り、 n値は 1. 1である。 以上の結果は、 本実施形態に係る δ ドーブ チャネル層を有する ME S F E T力5、 高いブレークダウン電圧と高い相互コンダ クタンスとを有 していることを示している。
以上の実験例や他のシ ミュ レ一ションデ一夕などを総合すると、 高濃度 ドーブ 層 (6 ドーブ層) の厚みは、 S i C層を用いる場合には、 1モノ レイヤー ( 1 0 オングス ト ローム程度) 以上で 2 0 nm未満であることが好ま しいことがわかつ た。 また、 低濃度 ドーブ層 (アン ド一ブ屑を含む) の厚みは、 約 1 0 nm以上で 約 1 O O nm以下であることが好ま しい。 これらの高濃度 ドーブ ®と低濃度 ドー ブ層の厚みは、 それぞれ、 これらを利用 して形成される能動素子 (ダイオー ド, トランジスタなど) の種類や目的に応じて適宜選択することができる。
また、 S i C層以外の半導体層、 例えば G aA s屑, A l G aA s眉, G a N 層, A l G a N層, S i G e層, S i G e C層などの場合には、 高濃度 ドーブ層 ( δ ド一ブ層) の厚みはその材料に応じて適正な厚みが定められる。 例えば、 G aA s層を用いる場合には、 1モノ レイヤーの 5 ドーブ屑を設けることができる 。 一般的には、 キャ リアの供給能力を適正に維持できさえすれば、 同じ厚みで耐 圧値を向上させるためには、 濃度 ドーブ iS ((5 ドーブ眉) の厚みは薄いほど好 ま しいといえる。 産菜上の利用可能性
本発明の半導体装置は、 ¾子機器に搭載されるショ ッ トキーダイオー ド, ME S F E T , MO S F E T , I G B T , D M O Sデバイ スなどのデバイス、 特に、 高周波信号を扱うデバイ スやパヮ一デバイ スに利用される。

Claims

言青求 の範 囲
1. 基板上に能動素子の一部として機能する活性領域を設けてなる半導体装置 において、
上記活性領域は、
上記基板の上に設けられ、 キヤリァ走行領域として機能する少なく とも 1つの 第 1の半導体層と、
上記第 1の半導体層よりも高濃度のキヤリァ用不純物を含み上記第 1の半導体 層よりも膜厚が薄く量子効果による上記第 1の半導体屑へのキャ リアの浸みだし が可能な少なく とも 1つの第 2の半導体層と
を積層して構成されていることを特徴とする半導体装置。
2. 請求项 1の半導体装 Ξにおいて、
上記第 1及び第 2の半導体層は、 各々複数個設けられ、 かつ交互に積 Θされて いることを特徴とする半導体装置。
3. 請求項 1 又は 2の半導体装置において、
上記第 1の半導体層におけるキャ リア用不純物濃度は、 l x l 0 '7atoms - c m— 3未満であり、
上記第 2の半 ¾体屑におけるキャ リア用不純物 度は、 1 0 '7atoms - c m-3 以上であることを特徴とする半 ¾体装 E。
4 . 詰求項 1 一 3のうちいずれか 1つの半 体装 Eにおいて、
上記基板及び活性領域は、 S i C , G a N及び G a A sのうちから選ばれるい ずれか 1つの材料により構成されていることを特徴とする半 ¾体装置。
5. 請求 1 一 4のうちいずれか 1の半導体装 Eにおいて、
上記活性領域中の第 1及び第 2の半 ¾体層は、 互いに共通の材料により構成さ れていることを特徴とする半導体装置。
6 . 請求項 1一 3のうちいずれか 1つの半導体装置において、
上記第 2の半導体層は、 S i C層であり、
上記第 2の半導体層の厚みは、 1 モノ レイヤー以上で 2 O n m未満であること を特徴とする半導体装置。
7 . 請求項 1一 3のうちいずれか 1つの半導体装置において、
上記第 1の半導体層は、 S i C層であり、
上記第 1の半導体層の厚みは、 約 1 0 n m以上で約 1 0 0 n m以下であること を特徴とする半導体装置。
8 . 請求項 1 一 7のうちいずれか 1つの半導体装置において、
上記基板は高濃度の不純物を含む半導体層であり、
上記活性領域の最上部は上記第 1の半導体層によ り構成されていて、 上記活性領域の最上部の第 1の半導体層の上面の一部にショ ッ 卜キー接触する ショッ トキー電極と、
上記基板の一部にォーミ ック接触するォーミ ック電極と
をさらに備えていることを特徴とする半導体装置。
9 . 請求項 1 一 7のうちいずれか 1つの半導体装 において、
上記活性領域の第 1の半 ¾体愿及び第 2の半 ¾体^の各 1 の側面にショ ッ ト キー接触するショ ッ トキー電極と、
上記活性領域の第 1 の半導体屑及び第 2の半導体層の上記各^ 1 の側面とはあ る間隔を隔てた各第 2の側面に接続される電極と
をさらに 11えていることを特徴とする半導体装置。
1 0 . 請求項 9の半導体装- 'において、
上記活性領域の第 1 の半導体屑及び第 2の半 ¾体屑の上記各第 1の側面とはあ る間隔を隔てた領域に高 ¾度の不純物を ¾入して形成された引き出し用 ドーブ^ をさらに備え、 b 上記電極は、 上記引き出し用 ドーブ層にォーミ ック接触していることを特徴と する半導体装置。
1 1 . 請求項 1— 7のうちいずれか 1つの半導体装置において、
上記活性領域の最上部は上記第 1の半導体層により構成されていて、 上記活性領域の最上部の第 1の半導体層の上面の一部にショ ッ トキ一接触する ショ ッ トキ一ゲート電極と、
上記活性領域の上に、 上記ショッ トキーゲート電極を挟んで設けられ、 上記活 性領域に接続されるソース ' ド レイ ン電極と
をさらに備えていることを特徴とする半導体装置。
1 2 . 請求項 1 1の半導体装 Eにおいて、
上記活性領域の上に、 上記ショ ッ トキーゲート電極を挟んで設けられ、 高濃度 の不純物を含む 2つの第 3の半導体層をさらに備え、
上記ソース · ド レイ ン電極は、 上記第 3の半導体層にォーミ ック接触している ことを特徴とする半導体装置。
PCT/JP2000/008155 2000-03-03 2000-11-20 Dispositif a semiconducteur WO2001067521A1 (fr)

Priority Applications (7)

Application Number Priority Date Filing Date Title
JP2001566193A JP3527496B2 (ja) 2000-03-03 2000-11-20 半導体装置
US09/980,598 US6690035B1 (en) 2000-03-03 2000-11-20 Semiconductor device having an active region of alternating layers
AU14166/01A AU1416601A (en) 2000-03-03 2000-11-20 Semiconductor device
KR1020017014049A KR100655022B1 (ko) 2000-03-03 2000-11-20 반도체 장치
DE60033656T DE60033656T2 (de) 2000-03-03 2000-11-20 Halbleiteranordnung
EP00976350A EP1189287B1 (en) 2000-03-03 2000-11-20 Semiconductor device
US10/625,256 US6989553B2 (en) 2000-03-03 2003-07-23 Semiconductor device having an active region of alternating layers

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2000-58964 2000-03-03
JP2000058964 2000-03-03

Related Child Applications (3)

Application Number Title Priority Date Filing Date
US09980598 A-371-Of-International 2000-11-20
US09/980,598 A-371-Of-International US6690035B1 (en) 2000-03-03 2000-11-20 Semiconductor device having an active region of alternating layers
US10/625,256 Continuation US6989553B2 (en) 2000-03-03 2003-07-23 Semiconductor device having an active region of alternating layers

Publications (1)

Publication Number Publication Date
WO2001067521A1 true WO2001067521A1 (fr) 2001-09-13

Family

ID=18579479

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2000/008155 WO2001067521A1 (fr) 2000-03-03 2000-11-20 Dispositif a semiconducteur

Country Status (10)

Country Link
US (2) US6690035B1 (ja)
EP (1) EP1189287B1 (ja)
JP (1) JP3527496B2 (ja)
KR (1) KR100655022B1 (ja)
CN (1) CN1181561C (ja)
AT (1) ATE355615T1 (ja)
AU (1) AU1416601A (ja)
DE (1) DE60033656T2 (ja)
TW (1) TW473843B (ja)
WO (1) WO2001067521A1 (ja)

Cited By (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2003036729A1 (en) 2001-10-24 2003-05-01 Cree, Inc. Delta doped silicon carbide metal-semiconductor field effect transistors and methods of fabricating them
JP2003234301A (ja) * 2001-10-25 2003-08-22 Matsushita Electric Ind Co Ltd 半導体基板、半導体素子及びその製造方法
US6686616B1 (en) 2000-05-10 2004-02-03 Cree, Inc. Silicon carbide metal-semiconductor field effect transistors
JP2005236287A (ja) * 2004-02-17 2005-09-02 Emcore Corp 窒化物基半導体デバイスのための低ドープ層
US6956239B2 (en) 2002-11-26 2005-10-18 Cree, Inc. Transistors having buried p-type layers beneath the source region
US6989553B2 (en) 2000-03-03 2006-01-24 Matsushita Electric Industrial Co., Ltd. Semiconductor device having an active region of alternating layers
US6995396B2 (en) 2001-10-25 2006-02-07 Matsushita Electric Industrial Co., Ltd. Semiconductor substrate, semiconductor device and method for fabricating the same
US7265399B2 (en) 2004-10-29 2007-09-04 Cree, Inc. Asymetric layout structures for transistors and methods of fabricating the same
US7348612B2 (en) 2004-10-29 2008-03-25 Cree, Inc. Metal-semiconductor field effect transistors (MESFETs) having drains coupled to the substrate and methods of fabricating the same
US7402844B2 (en) 2005-11-29 2008-07-22 Cree, Inc. Metal semiconductor field effect transistors (MESFETS) having channels of varying thicknesses and related methods
JP2009088223A (ja) * 2007-09-28 2009-04-23 Hitachi Cable Ltd 炭化珪素半導体基板およびそれを用いた炭化珪素半導体装置
US7646043B2 (en) 2006-09-28 2010-01-12 Cree, Inc. Transistors having buried p-type layers coupled to the gate
JP2010141351A (ja) * 2002-04-30 2010-06-24 Cree Inc マイクロエレクトロニクス素子構造
US8203185B2 (en) 2005-06-21 2012-06-19 Cree, Inc. Semiconductor devices having varying electrode widths to provide non-uniform gate pitches and related methods
WO2023162521A1 (ja) * 2022-02-22 2023-08-31 ローム株式会社 窒化物半導体装置およびその製造方法

Families Citing this family (65)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2002061842A1 (fr) * 2001-01-31 2002-08-08 Matsushita Electric Industrial Co., Ltd. Film cristallin a semi-conducteurs
JP2002252233A (ja) * 2001-02-22 2002-09-06 Matsushita Electric Ind Co Ltd 半導体装置及びその製造方法
US6897495B2 (en) * 2001-10-31 2005-05-24 The Furukawa Electric Co., Ltd Field effect transistor and manufacturing method therefor
WO2003050849A2 (en) * 2001-12-06 2003-06-19 Hrl Laboratories, Llc High power-low noise microwave gan heterojunction field effet transistor
US7919791B2 (en) * 2002-03-25 2011-04-05 Cree, Inc. Doped group III-V nitride materials, and microelectronic devices and device precursor structures comprising same
DE10250889B4 (de) * 2002-10-31 2006-12-07 Advanced Micro Devices, Inc., Sunnyvale Verbesserte SiC-Barrierenschicht für eine Kupfermetallisierungsschicht mit einem Dielektrikum mit kleinem ε und Verfahren zur Herstellung derselben
JP4469139B2 (ja) * 2003-04-28 2010-05-26 シャープ株式会社 化合物半導体fet
DE102005013894B4 (de) * 2004-06-30 2010-06-17 Osram Opto Semiconductors Gmbh Elektromagnetische Strahlung erzeugender Halbleiterchip und Verfahren zu dessen Herstellung
JP4594760B2 (ja) * 2005-02-09 2010-12-08 株式会社東芝 個体認証装置
DE102005046706B4 (de) 2005-09-29 2007-07-05 Siced Electronics Development Gmbh & Co. Kg JBS-SiC-Halbleiterbauelement
JP2007208036A (ja) * 2006-02-02 2007-08-16 Sanken Electric Co Ltd 半導体素子
JP2007305609A (ja) * 2006-04-10 2007-11-22 Matsushita Electric Ind Co Ltd 半導体装置
US7655542B2 (en) * 2006-06-23 2010-02-02 Applied Materials, Inc. Methods and apparatus for depositing a microcrystalline silicon film for photovoltaic device
US7989843B2 (en) * 2006-08-25 2011-08-02 National Institute For Materials Science Semiconductor and method for producing the same
JP5022683B2 (ja) * 2006-11-30 2012-09-12 株式会社東芝 半導体装置の製造方法
US20080138955A1 (en) * 2006-12-12 2008-06-12 Zhiyuan Ye Formation of epitaxial layer containing silicon
US7582515B2 (en) * 2007-01-18 2009-09-01 Applied Materials, Inc. Multi-junction solar cells and methods and apparatuses for forming the same
US8203071B2 (en) * 2007-01-18 2012-06-19 Applied Materials, Inc. Multi-junction solar cells and methods and apparatuses for forming the same
US20080173350A1 (en) * 2007-01-18 2008-07-24 Applied Materials, Inc. Multi-junction solar cells and methods and apparatuses for forming the same
US20080223440A1 (en) * 2007-01-18 2008-09-18 Shuran Sheng Multi-junction solar cells and methods and apparatuses for forming the same
US20080245414A1 (en) * 2007-04-09 2008-10-09 Shuran Sheng Methods for forming a photovoltaic device with low contact resistance
US7875486B2 (en) * 2007-07-10 2011-01-25 Applied Materials, Inc. Solar cells and methods and apparatuses for forming the same including I-layer and N-layer chamber cleaning
US20110001142A1 (en) * 2007-07-17 2011-01-06 Sumitomo Eleclectric Industries, Ltd. Method for manufacturing electronic device, method for manufacturing epitaxial substrate, iii nitride semiconductor element and gallium nitride epitaxial substrate
JP4309967B2 (ja) * 2007-10-15 2009-08-05 パナソニック株式会社 半導体装置およびその製造方法
US20090104733A1 (en) * 2007-10-22 2009-04-23 Yong Kee Chae Microcrystalline silicon deposition for thin film solar applications
US20090130827A1 (en) * 2007-11-02 2009-05-21 Soo Young Choi Intrinsic amorphous silicon layer
CN101842875A (zh) * 2007-11-02 2010-09-22 应用材料股份有限公司 在沉积处理间实施的等离子处理
US8076222B2 (en) * 2008-02-11 2011-12-13 Applied Materials, Inc. Microcrystalline silicon thin film transistor
US7833885B2 (en) 2008-02-11 2010-11-16 Applied Materials, Inc. Microcrystalline silicon thin film transistor
US8497527B2 (en) * 2008-03-12 2013-07-30 Sensor Electronic Technology, Inc. Device having active region with lower electron concentration
FR2934716B1 (fr) * 2008-07-31 2010-09-10 Commissariat Energie Atomique Diode electroluminescente en materiau semiconducteur et son procede de fabrication
JP5506258B2 (ja) * 2008-08-06 2014-05-28 キヤノン株式会社 整流素子
US8895842B2 (en) * 2008-08-29 2014-11-25 Applied Materials, Inc. High quality TCO-silicon interface contact structure for high efficiency thin film silicon solar cells
US20100059110A1 (en) * 2008-09-11 2010-03-11 Applied Materials, Inc. Microcrystalline silicon alloys for thin film and wafer based solar applications
DE102008042035A1 (de) * 2008-09-12 2010-03-18 Robert Bosch Gmbh Halbleiteranordnung sowie Verfahren zum Herstellen einer Halbleiteranordnung
US20110114177A1 (en) * 2009-07-23 2011-05-19 Applied Materials, Inc. Mixed silicon phase film for high efficiency thin film silicon solar cells
WO2011046664A2 (en) * 2009-10-15 2011-04-21 Applied Materials, Inc. A barrier layer disposed between a substrate and a transparent conductive oxide layer for thin film silicon solar cells
JP5075280B2 (ja) 2009-10-23 2012-11-21 パナソニック株式会社 半導体装置およびその製造方法
US20110126875A1 (en) * 2009-12-01 2011-06-02 Hien-Minh Huu Le Conductive contact layer formed on a transparent conductive layer by a reactive sputter deposition
US20110232753A1 (en) * 2010-03-23 2011-09-29 Applied Materials, Inc. Methods of forming a thin-film solar energy device
JP5370279B2 (ja) * 2010-06-11 2013-12-18 豊田合成株式会社 n型III族窒化物半導体の製造方法
WO2011160004A1 (en) * 2010-06-18 2011-12-22 Cambridge Nanotech Inc. Method and apparatus for precursor delivery
WO2012032735A1 (ja) 2010-09-06 2012-03-15 パナソニック株式会社 半導体装置およびその製造方法
JP5075959B2 (ja) * 2010-09-14 2012-11-21 株式会社東芝 抵抗変化メモリ
KR20120032258A (ko) * 2010-09-28 2012-04-05 삼성엘이디 주식회사 질화갈륨계 반도체소자 및 그 제조방법
US8318550B2 (en) 2011-04-08 2012-11-27 Micron Technology, Inc. Multilayer select devices and methods related thereto
WO2013009505A2 (en) 2011-07-13 2013-01-17 Applied Materials, Inc. Methods of manufacturing thin film transistor devices
US8866147B2 (en) * 2011-12-22 2014-10-21 Avogy, Inc. Method and system for a GaN self-aligned vertical MESFET
CN103828061B (zh) 2011-10-07 2018-02-13 应用材料公司 使用氩气稀释来沉积含硅层的方法
WO2014031119A1 (en) 2012-08-23 2014-02-27 National University Corporation Tokyo University Of Agriculture And Technology Highly transparent aluminum nitride single crystalline layers and devices made therefrom
JP5577478B1 (ja) 2012-10-30 2014-08-20 パナソニック株式会社 半導体装置
US9293627B1 (en) * 2012-12-03 2016-03-22 Sandia Corporation Sub-wavelength antenna enhanced bilayer graphene tunable photodetector
EP2951869A1 (en) 2013-01-29 2015-12-09 Hexatech Inc. Optoelectronic devices incorporating single crystalline aluminum nitride substrate
US9748409B2 (en) * 2013-03-14 2017-08-29 Hexatech, Inc. Power semiconductor devices incorporating single crystalline aluminum nitride substrate
US9530708B1 (en) 2013-05-31 2016-12-27 Hrl Laboratories, Llc Flexible electronic circuit and method for manufacturing same
US8975641B1 (en) * 2013-08-26 2015-03-10 Taiwan Semiconductor Manufacturing Company, Ltd. Transistor having an ohmic contact by gradient layer and method of making the same
US9865714B2 (en) * 2016-04-06 2018-01-09 International Business Machines Corporation III-V lateral bipolar junction transistor
JP6817894B2 (ja) 2017-05-19 2021-01-20 Ntn株式会社 三相交流用絶縁型スイッチング電源
JP6840030B2 (ja) 2017-05-19 2021-03-10 Ntn株式会社 三相交流用絶縁型スイッチング電源
JP6800098B2 (ja) 2017-06-23 2020-12-16 Ntn株式会社 三相交流用絶縁型スイッチング電源
US11670637B2 (en) * 2019-02-19 2023-06-06 Intel Corporation Logic circuit with indium nitride quantum well
CN112398003B (zh) * 2019-08-19 2023-01-06 朗美通日本株式会社 调制掺杂半导体激光器及其制造方法
CN112713199B (zh) * 2019-10-25 2022-10-11 株洲中车时代电气股份有限公司 碳化硅肖特基二极管及其制备方法
CN112750896B (zh) * 2019-10-31 2022-08-16 株洲中车时代电气股份有限公司 碳化硅肖特基二极管及其制备方法
JP7187620B1 (ja) * 2021-07-13 2022-12-12 昭和電工株式会社 SiCエピタキシャルウェハ及びSiCエピタキシャルウェハの製造方法

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0513446A (ja) * 1991-07-08 1993-01-22 Nippondenso Co Ltd 化合物半導体装置
JPH06349860A (ja) * 1993-06-08 1994-12-22 Hitachi Ltd 半導体装置
JPH09289216A (ja) * 1996-04-24 1997-11-04 Matsushita Electron Corp 電界効果型トランジスタ

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2077474B1 (ja) * 1969-12-24 1973-10-19 Labo Electronique Physique
JPS54132173A (en) * 1978-04-05 1979-10-13 Fuji Electric Co Ltd Schottky barrier diode
US4882609A (en) 1984-11-19 1989-11-21 Max-Planck Gesellschaft Zur Forderung Der Wissenschafter E.V. Semiconductor devices with at least one monoatomic layer of doping atoms
JP2586053B2 (ja) * 1987-09-25 1997-02-26 日本電気株式会社 電界効果トランジスタ
US5488237A (en) 1992-02-14 1996-01-30 Sumitomo Electric Industries, Ltd. Semiconductor device with delta-doped layer in channel region
CA2113336C (en) * 1993-01-25 2001-10-23 David J. Larkin Compound semi-conductors and controlled doping thereof
JPH06310536A (ja) 1993-02-22 1994-11-04 Sumitomo Electric Ind Ltd 電界効果トランジスタおよびその製造方法
US5493136A (en) 1993-02-22 1996-02-20 Sumitomo Electric Industries, Ltd. Field effect transistor and method of manufacturing the same
US6388272B1 (en) * 1996-03-07 2002-05-14 Caldus Semiconductor, Inc. W/WC/TAC ohmic and rectifying contacts on SiC
JP3442668B2 (ja) * 1998-10-23 2003-09-02 カナレ電気株式会社 量子波干渉層を有した電界効果トランジスタ
US6690035B1 (en) 2000-03-03 2004-02-10 Matsushita Electric Industrial Co., Ltd. Semiconductor device having an active region of alternating layers
EP1684359A3 (en) * 2000-05-31 2006-10-25 Matsushita Electrical Industrial Co., Ltd Misfet

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0513446A (ja) * 1991-07-08 1993-01-22 Nippondenso Co Ltd 化合物半導体装置
JPH06349860A (ja) * 1993-06-08 1994-12-22 Hitachi Ltd 半導体装置
JPH09289216A (ja) * 1996-04-24 1997-11-04 Matsushita Electron Corp 電界効果型トランジスタ

Cited By (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6989553B2 (en) 2000-03-03 2006-01-24 Matsushita Electric Industrial Co., Ltd. Semiconductor device having an active region of alternating layers
US6686616B1 (en) 2000-05-10 2004-02-03 Cree, Inc. Silicon carbide metal-semiconductor field effect transistors
US7067361B2 (en) 2000-05-10 2006-06-27 Cree, Inc. Methods of fabricating silicon carbide metal-semiconductor field effect transistors
CN100459171C (zh) * 2001-10-24 2009-02-04 克里公司 金属半导体场效应晶体管及其制造方法
WO2003036729A1 (en) 2001-10-24 2003-05-01 Cree, Inc. Delta doped silicon carbide metal-semiconductor field effect transistors and methods of fabricating them
JP2005507174A (ja) * 2001-10-24 2005-03-10 クリー インコーポレイテッド デルタドープされた炭化シリコン金属半導体電界効果トランジスタおよびその製造方法
US6902964B2 (en) 2001-10-24 2005-06-07 Cree, Inc. Methods of fabricating delta doped silicon carbide metal-semiconductor field effect transistors having a gate disposed in a double recess structure
US6906350B2 (en) 2001-10-24 2005-06-14 Cree, Inc. Delta doped silicon carbide metal-semiconductor field effect transistors having a gate disposed in a double recess structure
JP4921694B2 (ja) * 2001-10-24 2012-04-25 クリー インコーポレイテッド デルタドープされた炭化シリコン金属半導体電界効果トランジスタ、およびデルタドープされた炭化シリコン金属半導体電界効果トランジスタの製造方法
US6995396B2 (en) 2001-10-25 2006-02-07 Matsushita Electric Industrial Co., Ltd. Semiconductor substrate, semiconductor device and method for fabricating the same
JP2003234301A (ja) * 2001-10-25 2003-08-22 Matsushita Electric Ind Co Ltd 半導体基板、半導体素子及びその製造方法
US8390101B2 (en) 2002-04-30 2013-03-05 Cree, Inc. High voltage switching devices and process for forming same
US8698286B2 (en) 2002-04-30 2014-04-15 Cree, Inc. High voltage switching devices and process for forming same
JP2010141351A (ja) * 2002-04-30 2010-06-24 Cree Inc マイクロエレクトロニクス素子構造
US7297580B2 (en) 2002-11-26 2007-11-20 Cree, Inc. Methods of fabricating transistors having buried p-type layers beneath the source region
US6956239B2 (en) 2002-11-26 2005-10-18 Cree, Inc. Transistors having buried p-type layers beneath the source region
JP2005236287A (ja) * 2004-02-17 2005-09-02 Emcore Corp 窒化物基半導体デバイスのための低ドープ層
US7348612B2 (en) 2004-10-29 2008-03-25 Cree, Inc. Metal-semiconductor field effect transistors (MESFETs) having drains coupled to the substrate and methods of fabricating the same
US7265399B2 (en) 2004-10-29 2007-09-04 Cree, Inc. Asymetric layout structures for transistors and methods of fabricating the same
US8203185B2 (en) 2005-06-21 2012-06-19 Cree, Inc. Semiconductor devices having varying electrode widths to provide non-uniform gate pitches and related methods
US7402844B2 (en) 2005-11-29 2008-07-22 Cree, Inc. Metal semiconductor field effect transistors (MESFETS) having channels of varying thicknesses and related methods
US7646043B2 (en) 2006-09-28 2010-01-12 Cree, Inc. Transistors having buried p-type layers coupled to the gate
US7943972B2 (en) 2006-09-28 2011-05-17 Cree, Inc. Methods of fabricating transistors having buried P-type layers coupled to the gate
JP2009088223A (ja) * 2007-09-28 2009-04-23 Hitachi Cable Ltd 炭化珪素半導体基板およびそれを用いた炭化珪素半導体装置
WO2023162521A1 (ja) * 2022-02-22 2023-08-31 ローム株式会社 窒化物半導体装置およびその製造方法

Also Published As

Publication number Publication date
ATE355615T1 (de) 2006-03-15
EP1189287B1 (en) 2007-02-28
AU1416601A (en) 2001-09-17
CN1181561C (zh) 2004-12-22
DE60033656D1 (de) 2007-04-12
CN1349663A (zh) 2002-05-15
KR100655022B1 (ko) 2006-12-07
US20040217375A1 (en) 2004-11-04
EP1189287A1 (en) 2002-03-20
TW473843B (en) 2002-01-21
US6989553B2 (en) 2006-01-24
DE60033656T2 (de) 2007-06-21
EP1189287A4 (en) 2003-05-21
KR20020010632A (ko) 2002-02-04
JP3527496B2 (ja) 2004-05-17
US6690035B1 (en) 2004-02-10

Similar Documents

Publication Publication Date Title
WO2001067521A1 (fr) Dispositif a semiconducteur
JP3527503B2 (ja) 半導体装置
US8039301B2 (en) Gate after diamond transistor
JP6373509B2 (ja) 半導体デバイス、及び半導体デバイスの製造方法
US8049272B2 (en) Transistors having implanted channel layers and methods of fabricating the same
JP2007335677A (ja) Iii族窒化物半導体を用いたノーマリオフ型電界効果トランジスタ及びその製造方法
WO2002043157A1 (fr) Dispositif a semi-conducteur et procede de fabrication associe
Gaska et al. Two-channel AlGaN/GaN heterostructure field effect transistor for high power applications
US9484429B2 (en) High electron mobility transistor (HEMT) capable of absorbing a stored hole more efficiently and method for manufacturing the same
CN105448962A (zh) 多沟道侧栅结构的AlGaN/GaN高电子迁移率晶体管
CN105405878B (zh) 多沟道侧栅结构的绝缘栅AlGaN/GaN高电子迁移率晶体管
JP2004165387A (ja) GaN系電界効果トランジスタ
JP2020526034A (ja) 閾値電圧が調整可能な高電子移動度トランジスタ
JP2013149732A (ja) へテロ接合電界効果型トランジスタおよびその製造方法
Liu et al. Study on the effects of proton irradiation on the dc characteristics of AlGaN/GaN high electron mobility transistors with source field plate
Kurt et al. Investigation of a hybrid approach for normally-off GaN HEMTs using fluorine treatment and recess etch techniques
JP2005203544A (ja) 窒化物半導体装置とその製造方法
CN112201689A (zh) 基于ⅲ族氮化物异质结的场效应晶体管及其制备方法
CN106449406B (zh) 一种垂直结构GaN基增强型场效应晶体管及其制造方法
US20190267481A1 (en) Field-Effect Transistors (FETs)
US20090206319A1 (en) Semiconductor device for generating an oscillating voltage
Al-Khalidi Advanced gallium nitride technology for microwave power amplifiers
Shur et al. Insulated gate nitride-based field effect transistors
Olusola Analytical Modeling for an Ion-Implanted Gallium Nitride MESFET
Mishra et al. N-Face GaN Electronics for Heteroepitaxial and Bonded Structures

Legal Events

Date Code Title Description
WWE Wipo information: entry into national phase

Ref document number: 00807221.3

Country of ref document: CN

AK Designated states

Kind code of ref document: A1

Designated state(s): AE AG AL AM AT AU AZ BA BB BG BR BY BZ CA CH CN CR CU CZ DE DK DM DZ EE ES FI GB GD GE GH GM HR HU ID IL IN IS JP KE KG KP KR KZ LC LK LR LS LT LU LV MA MD MG MK MN MW MX MZ NO NZ PL PT RO RU SD SE SG SI SK SL TJ TM TR TT TZ UA UG US UZ VN YU ZA ZW

AL Designated countries for regional patents

Kind code of ref document: A1

Designated state(s): GH GM KE LS MW MZ SD SL SZ TZ UG ZW AM AZ BY KG KZ MD RU TJ TM AT BE CH CY DE DK ES FI FR GB GR IE IT LU MC NL PT SE TR BF BJ CF CG CI CM GA GN GW ML MR NE SN TD TG

ENP Entry into the national phase

Ref document number: 2001 566193

Country of ref document: JP

Kind code of ref document: A

WWE Wipo information: entry into national phase

Ref document number: 09980598

Country of ref document: US

WWE Wipo information: entry into national phase

Ref document number: 1020017014049

Country of ref document: KR

121 Ep: the epo has been informed by wipo that ep was designated in this application
WWE Wipo information: entry into national phase

Ref document number: 2000976350

Country of ref document: EP

WWP Wipo information: published in national office

Ref document number: 1020017014049

Country of ref document: KR

WWP Wipo information: published in national office

Ref document number: 2000976350

Country of ref document: EP

REG Reference to national code

Ref country code: DE

Ref legal event code: 8642

WWG Wipo information: grant in national office

Ref document number: 1020017014049

Country of ref document: KR

WWG Wipo information: grant in national office

Ref document number: 2000976350

Country of ref document: EP