TWI687657B - 半導體裝置、感測裝置和電子裝置 - Google Patents

半導體裝置、感測裝置和電子裝置 Download PDF

Info

Publication number
TWI687657B
TWI687657B TW104141299A TW104141299A TWI687657B TW I687657 B TWI687657 B TW I687657B TW 104141299 A TW104141299 A TW 104141299A TW 104141299 A TW104141299 A TW 104141299A TW I687657 B TWI687657 B TW I687657B
Authority
TW
Taiwan
Prior art keywords
circuit
transistor
oxide semiconductor
memory
data
Prior art date
Application number
TW104141299A
Other languages
English (en)
Other versions
TW201632840A (zh
Inventor
筒井直昭
Original Assignee
日商半導體能源研究所股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日商半導體能源研究所股份有限公司 filed Critical 日商半導體能源研究所股份有限公司
Publication of TW201632840A publication Critical patent/TW201632840A/zh
Application granted granted Critical
Publication of TWI687657B publication Critical patent/TWI687657B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02JCIRCUIT ARRANGEMENTS OR SYSTEMS FOR SUPPLYING OR DISTRIBUTING ELECTRIC POWER; SYSTEMS FOR STORING ELECTRIC ENERGY
    • H02J13/00Circuit arrangements for providing remote indication of network conditions, e.g. an instantaneous record of the open or closed condition of each circuitbreaker in the network; Circuit arrangements for providing remote control of switching means in a power distribution network, e.g. switching in and out of current consumers by using a pulse code signal carried by the network
    • H02J13/00006Circuit arrangements for providing remote indication of network conditions, e.g. an instantaneous record of the open or closed condition of each circuitbreaker in the network; Circuit arrangements for providing remote control of switching means in a power distribution network, e.g. switching in and out of current consumers by using a pulse code signal carried by the network characterised by information or instructions transport means between the monitoring, controlling or managing units and monitored, controlled or operated power network element or electrical equipment
    • H02J13/00016Circuit arrangements for providing remote indication of network conditions, e.g. an instantaneous record of the open or closed condition of each circuitbreaker in the network; Circuit arrangements for providing remote control of switching means in a power distribution network, e.g. switching in and out of current consumers by using a pulse code signal carried by the network characterised by information or instructions transport means between the monitoring, controlling or managing units and monitored, controlled or operated power network element or electrical equipment using a wired telecommunication network or a data transmission bus
    • H02J13/00017Circuit arrangements for providing remote indication of network conditions, e.g. an instantaneous record of the open or closed condition of each circuitbreaker in the network; Circuit arrangements for providing remote control of switching means in a power distribution network, e.g. switching in and out of current consumers by using a pulse code signal carried by the network characterised by information or instructions transport means between the monitoring, controlling or managing units and monitored, controlled or operated power network element or electrical equipment using a wired telecommunication network or a data transmission bus using optical fiber
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body
    • H01L27/06Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration
    • H01L27/0688Integrated circuits having a three-dimensional layout
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B10/00Static random access memory [SRAM] devices
    • H10B10/12Static random access memory [SRAM] devices comprising a MOSFET load element
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/70Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates the floating gate being an electrode shared by two or more components

Abstract

本發明提供一種新穎的半導體裝置或可以減少功耗的半導體裝置。半導體裝置包括感測器部、記憶部及控制部。記憶部具有儲存多個檢測資料而將該多個檢測資料發送到控制部的功能。由此,在感測器部中進行感測所取得的特定量的檢測資料可被保持,並且依期望的時序將檢測資料發送到控制部。因此,在此半導體裝置中,不需要每次取得資料時使控制部驅動,使得並能夠停止全部或一部分供應到控制部的電力。

Description

半導體裝置、感測裝置和電子裝置
本發明的一個實施方式係關於一種半導體裝置、感測裝置及電子裝置。
注意,本發明的一個實施方式不侷限於上述技術領域。本說明書等所揭示的發明的一個實施方式的技術領域係關於一種物體、方法或製造方法。本發明的另一個實施方式係關於一種製程(process)、機器(machine)、產品(manufacture)或者組合物(composition of matter)。本發明的另一個實施方式係關於一種半導體裝置、顯示裝置、發光裝置、電源儲存裝置、記憶體裝置、其驅動方法或其製造方法。
近年來,根據用途提供各種感測器,並且感測器廣泛地被應用於各種各樣的電子裝置。隨著電子裝置的小型化及高性能化等,被要求使用感測器取得資訊時的功耗的減少。
專利文獻1揭示了一種藉由在預定期間關閉 感測器部及無線發送部的電力以減少功耗的感測裝置。
[專利文獻1]日本專利申請公開第2005-84803號公報
為了處理感測器所取得的資料,中央處理器(CPU:Central Processing Unit)需要從感測器部抽出資料。然而,當每次進行感測時,CPU需要操作於抽出資料,而導致CPU的功耗的增加。
在專利文獻1中,雖然因關閉感測器部及無線發送部的電力而實現感測裝置的低功耗化,但是不關閉包括CPU的控制部的電力。由於在感測裝置整體的功耗中CPU的功耗所占的比率很大,所以上述方法在降低感測裝置的功耗的影響是有限的。
本發明的一個實施方式的目的之一是提供一種新穎的半導體裝置。另外,本發明的一個實施方式的目的之一是提供一種能夠減少功耗的半導體裝置。另外,本發明的一個實施方式的目的之一是提供一種可靠性高的半導體裝置。另外,本發明的一個實施方式的目的之一是提供一種能夠以高精度進行感測的半導體裝置。
注意,本發明的一個實施方式並不需要實現所有上述目的,只要可以實現至少一個目的即可。另外,上述目的的記載不妨礙其他目的的存在。在說明書、圖式 以及申請專利範圍等的記載中顯然存在上述目的以外的目的,並且可以從說明書、圖式以及申請專利範圍等的記載中衍生上述目的以外的目的。
本發明的一個實施方式是一種半導體裝置,包括:第一電路、第二電路、以及第三電路,其中,第一電路被配置用以取得來自外部的資訊,第二電路被配置用以儲存對應於第一電路所取得的資訊的資料,第三電路被配置用以處理資料,第三電路被配置用以在第二電路所儲存的資料的量低於參考值的期間的全部或一部分中成為休眠狀態,並且,第二電路被配置用以在第二電路所儲存的資料的量到達參考值時向第三電路輸出資料。
另外,本發明的一個實施方式的半導體裝置也可以具有如下結構,其中第二電路包括控制電路及記憶體電路,控制電路被配置用以控制向記憶體電路寫入資料及從記憶體電路讀出資料,並且記憶體電路被配置用以在不進行資料的寫入及讀出的期間的全部或一部分中成為休眠狀態。
另外,本發明的一個實施方式的半導體裝置也可以具有如下結構,其中記憶體電路包括記憶體區域和計數器,計數器被配置用以對儲存在記憶體區域中的資料的數量進行計數,記憶體區域包括電晶體和電容器,電晶體的源極和汲極中的一個與電容器電連接,並且電晶體在其通道形成區域中包含氧化物半導體。
另外,在本發明的一個實施方式的半導體裝 置中,第三電路也可以包括電源管理單元及中央處理器。
另外,本發明的一個實施方式的感測裝置包括上述半導體裝置。
另外,本發明的一個實施方式的電子裝置包括:上述半導體裝置或上述感測裝置、以及透鏡、顯示部或操作鍵。
根據本發明的一個實施方式,可以提供一種新穎的半導體裝置。另外,根據本發明的一個實施方式,可以提供一種能夠減少功耗的半導體裝置。另外,根據本發明的一個實施方式,可以提供一種可靠性高的半導體裝置。另外,根據本發明的一個實施方式,可以提供一種能夠以高精度進行感測的半導體裝置。
注意,上述效果的記載不妨礙其他效果的存在。本發明的一個實施方式並不需要具有所有上述效果。另外,說明書、圖式以及申請專利範圍等的記載中顯然存在上述效果以外的效果,並且可以從說明書、圖式以及申請專利範圍等的記載中衍生上述效果以外的效果。
10‧‧‧半導體裝置
20‧‧‧感測器部
30‧‧‧記憶部
31‧‧‧控制電路
32‧‧‧記憶體電路
33‧‧‧開關電路
34‧‧‧電晶體
40‧‧‧控制部
41‧‧‧PMU
42‧‧‧CPU
50‧‧‧電池
51‧‧‧BUS
100‧‧‧控制邏輯
110‧‧‧IF
120‧‧‧IF
130‧‧‧IF
200‧‧‧記憶體區域
210‧‧‧計數器
220‧‧‧計數器
230‧‧‧比較電路
300‧‧‧正反器
301‧‧‧解碼器
302‧‧‧AND電路
303‧‧‧多工器
304‧‧‧電晶體
305‧‧‧電晶體
306‧‧‧電晶體
307‧‧‧電容器
308‧‧‧選擇電路
310‧‧‧單元陣列
311‧‧‧記憶單元
320‧‧‧驅動電路
330‧‧‧驅動電路
340‧‧‧電路
341‧‧‧電晶體
342‧‧‧電晶體
343‧‧‧電晶體
344‧‧‧電晶體
345‧‧‧電晶體
346‧‧‧電晶體
350‧‧‧電路
351‧‧‧電晶體
352‧‧‧電晶體
353‧‧‧電容器
354‧‧‧電容器
361‧‧‧電晶體
362‧‧‧電晶體
363‧‧‧電容器
371‧‧‧電晶體
372‧‧‧電容器
401‧‧‧電晶體
402‧‧‧電晶體
403‧‧‧電容器
410‧‧‧半導體基板
411‧‧‧元件分離區域
412a‧‧‧雜質區域
412b‧‧‧雜質區域
413a‧‧‧導電層
413b‧‧‧導電層
421‧‧‧絕緣膜
422a‧‧‧導電層
422b‧‧‧導電層
423‧‧‧絕緣膜
424‧‧‧導電層
425‧‧‧導電層
426‧‧‧絕緣膜
427‧‧‧導電層
428‧‧‧導電層
429‧‧‧導電層
430‧‧‧絕緣膜
441‧‧‧氧化物半導體層
442a‧‧‧區域
442b‧‧‧區域
443a‧‧‧導電層
443b‧‧‧導電層
444‧‧‧絕緣膜
445‧‧‧導電層
446‧‧‧絕緣膜
451‧‧‧絕緣膜
452‧‧‧導電層
453‧‧‧導電層
454‧‧‧絕緣膜
455‧‧‧導電層
461‧‧‧導電層
462‧‧‧絕緣膜
463‧‧‧導電層
464‧‧‧絕緣膜
471‧‧‧導電層
472‧‧‧絕緣膜
473‧‧‧導電層
474‧‧‧絕緣膜
501‧‧‧電晶體
502‧‧‧電晶體
503‧‧‧電晶體
504‧‧‧電晶體
505‧‧‧電晶體
506‧‧‧電晶體
507‧‧‧電晶體
510‧‧‧基板
511‧‧‧絕緣層
512‧‧‧絕緣層
513‧‧‧絕緣層
514‧‧‧絕緣層
515‧‧‧絕緣層
516a‧‧‧導電體
516b‧‧‧導電體
520‧‧‧氧化物半導體層
521‧‧‧氧化物半導體層
522‧‧‧氧化物半導體層
523‧‧‧氧化物半導體層
530‧‧‧導電層
531‧‧‧導電層
541‧‧‧導電層
542‧‧‧導電層
551‧‧‧層
552‧‧‧層
601‧‧‧脈衝電壓輸出電路
602‧‧‧電流檢測電路
611‧‧‧電容器
612‧‧‧佈線
613‧‧‧佈線
800‧‧‧無線感測器
811‧‧‧無線信號
822‧‧‧詢問器
831‧‧‧電極
832‧‧‧佈線
833‧‧‧顯示部
900‧‧‧可攜式遊戲機
901‧‧‧外殼
902‧‧‧外殼
903‧‧‧顯示部
904‧‧‧顯示部
905‧‧‧麥克風
906‧‧‧揚聲器
907‧‧‧操作鍵
908‧‧‧觸控筆
910‧‧‧可攜式資訊終端
911‧‧‧外殼
912‧‧‧外殼
913‧‧‧顯示部
914‧‧‧顯示部
915‧‧‧連接部
916‧‧‧操作鍵
921‧‧‧外殼
922‧‧‧顯示部
923‧‧‧鍵盤
924‧‧‧指向裝置
930‧‧‧電冷藏冷凍箱
931‧‧‧外殼
932‧‧‧冷藏室門
933‧‧‧冷凍室門
940‧‧‧視頻攝影機
941‧‧‧外殼
942‧‧‧外殼
943‧‧‧顯示部
944‧‧‧操作鍵
945‧‧‧透鏡
946‧‧‧連接部
950‧‧‧汽車
951‧‧‧車體
952‧‧‧車輪
953‧‧‧儀表板
954‧‧‧燈
1000‧‧‧光電轉換元件
1100‧‧‧層
1200‧‧‧層
1300‧‧‧層
1400‧‧‧層
1500‧‧‧絕緣層
1510‧‧‧遮光層
1520‧‧‧有機樹脂層
1540‧‧‧微透鏡陣列
1550‧‧‧光學轉換層
1600‧‧‧支撐基板
2000‧‧‧無線感測器
2001‧‧‧天線
2002‧‧‧積體電路部
2003‧‧‧電路
2004‧‧‧端子部
2005‧‧‧感測電路
2011‧‧‧無線信號
2021‧‧‧物體
2022‧‧‧詢問器
5001‧‧‧電子裝置
5002‧‧‧外殼
5003‧‧‧半導體裝置
5004‧‧‧半導體裝置
7000‧‧‧電子構件
7001‧‧‧引線
7002‧‧‧印刷電路板
7003‧‧‧電路部
7004‧‧‧電路基板
在圖式中:圖1A和圖1B是說明本發明的一個實施方式的圖;圖2A至圖2D是說明本發明的一個實施方式的圖;圖3是說明本發明的一個實施方式的時序圖;圖4是說明本發明的一個實施方式的流程圖; 圖5是說明本發明的一個實施方式的流程圖;圖6是說明本發明的一個實施方式的圖;圖7是說明本發明的一個實施方式的圖;圖8是說明本發明的一個實施方式的時序圖;圖9是說明本發明的一個實施方式的電路圖;圖10是說明本發明的一個實施方式的電路圖;圖11是說明本發明的一個實施方式的圖;圖12A至圖12C是說明本發明的一個實施方式的電路圖;圖13是說明本發明的一個實施方式的圖;圖14是說明本發明的一個實施方式的圖;圖15A至圖15D是說明電晶體的結構實例的圖;圖16A至圖16D是說明電晶體的結構實例的圖;圖17A至圖17D是說明電晶體的結構實例的圖;圖18A至圖18D是說明電晶體的結構實例的圖;圖19A至圖19D是說明電晶體的結構實例的圖;圖20A至圖20D是說明電晶體的結構實例的圖;圖21A和圖21B是說明電晶體的結構實例的圖;圖22A和圖22B是說明本發明的一個實施方式的圖;圖23A和圖23B是說明本發明的一個實施方式的圖;圖24A和圖24B是說明本發明的一個實施方式的圖; 圖25A至圖25F是說明本發明的一個實施方式的圖;圖26A至圖26E是說明本發明的一個實施方式的圖;圖27是說明本發明的一個實施方式的圖;圖28A至圖28C是說明本發明的一個實施方式的圖;圖29A和圖29B是說明本發明的一個實施方式的圖;圖30A至圖30D是說明電晶體的結構實例的圖。
下面,參照圖式對本發明的實施方式進行詳細說明。注意,本發明不侷限於以下實施方式中的說明,而所屬技術領域的普通技術人員可以很容易地理解一個事實就是其方式及詳細內容在不脫離本發明的精神及其範圍的情況下可以被變換為各種各樣的形式。因此,本發明不應該被解釋為侷限在以下實施方式所記載的內容中。
另外,本發明的一個實施方式在其範疇內包括諸如成像裝置、RF(Radio Frequency:射頻)標籤及顯示裝置的積體電路等裝置。此外,顯示裝置在其範疇內包括諸如液晶顯示裝置、各像素包括以有機發光元件為代表的發光元件的發光裝置、電子紙、DMD(Digital Micromirror Device:數位微鏡裝置)、PDP(Plasma Display Panel:電 漿顯示面板)、FED(Field Emission Display:場致發射顯示器)等具有積體電路的顯示裝置。
注意,當利用圖式說明發明結構時,有時表示相同物件的元件符號在不同的圖式中共同使用。
在本說明書等中,當明確地記載為“X與Y連接”時,如下情況也包括在本說明書等的公開範圍內:X與Y電連接的情況、X與Y在功能上連接的情況、以及X與Y直接連接的情況。因此,不侷限於圖式或文中所示的連接關係,例如其他的連接關係也包括在圖式或文中所記載的範圍內。這裡,X和Y為物件(例如,裝置、元件、電路、佈線、電極、端子、導電膜或層等)。
作為X與Y直接連接的情況的一個例子,可以舉出在X與Y之間沒有連接能夠電連接X與Y的元件(例如開關、電晶體、電容器、電感器、電阻元件、二極體、顯示元件、發光元件或負載等),並且X與Y沒有藉由能夠電連接X與Y的元件(例如開關、電晶體、電容器、電感器、電阻元件、二極體、顯示元件、發光元件或負載等)連接的情況。
作為X與Y電連接的情況的一個例子,例如可以在X與Y之間連接一個以上的能夠電連接X與Y的元件(例如開關、電晶體、電容器、電感器、電阻元件、二極體、顯示元件、發光元件或負載等)。注意,開關具有控制導通和關閉的功能。換言之,藉由使開關處於導通狀態(開啟狀態)或非導通狀態(關閉狀態)來控制是否使電 流流過。或者,開關具有選擇並切換電流路徑的功能。注意,X和Y電連接的情況包括X與Y直接連接的情況。
作為X與Y在功能上連接的情況的一個例子,例如可以在X與Y之間連接一個以上的能夠在功能上連接X與Y的電路(例如,邏輯電路(反相器、NAND電路、NOR電路等)、信號轉換電路(DA轉換電路、AD轉換電路、伽瑪校正電路等)、電位位準轉換電路(電源電路(升壓電路、降壓電路等)、改變信號的電位位準的位準轉移電路等)、電壓源、電流源、切換電路、放大電路(能夠增大信號振幅或電流量等的電路、運算放大器、差動放大電路、源極隨耦電路、緩衝電路等)、信號產生電路、記憶體電路、控制電路等)。注意,例如,即使在X與Y之間夾有其他電路,當從X輸出的信號傳送到Y時,也可以說X與Y在功能上是連接著的。另外,X與Y在功能上連接的情況包括X與Y直接連接的情況及X與Y電連接的情況。
此外,當明確地記載為“X與Y電連接”時,在本說明書等中公開了如下情況:X與Y電連接的情況(換言之,以中間夾有其他元件或其他電路的方式連接X與Y的情況)、X與Y在功能上連接的情況(換言之,以中間夾有其他電路的方式在功能上連接X與Y的情況)、以及X與Y直接連接的情況(換言之,以中間不夾有其他元件或其他電路的方式連接X與Y的情況)。換言之,在本說明書等中,當明確記載為“電連接”時,其係與明確 記載為“連接”的情況相同的。
即使在圖式上獨立的構件彼此電連接,也有時一個構件兼有多個構件的功能。例如,在佈線的一部分還被用作電極時,一個導電膜兼有佈線和電極的兩個構件的功能。因此,本說明書中的“電連接”的範疇內還包括這種一個導電膜兼有多個構件的功能的情況。
實施方式1
在本實施方式中,說明本發明的一個實施方式的半導體裝置的結構實例。
〈半導體裝置的結構實例〉
圖1A說明本發明的一個實施方式的半導體裝置10的結構實例。半導體裝置10包括感測器部20、記憶部30及控制部40。記憶部30連接於感測器部20及控制部40。半導體裝置10可以被用作感測裝置。
感測器部20是具有取得來自外部的資訊的功能的電路。明確而言,在感測器部20中可以設置具有取得預定的物理量或化學量的功能的感測器。
在此,物理量是指溫度、壓力、流量、光、磁性、音波、速度、加速度、濕度、電流、電壓、電場、電力、距離、角度等,化學量是指如氣體等氣體成分的化學物質或者如離子等液體成分的化學物質等的量。作為化學量,還包括包含在血液、汗、尿等中的特定生物物質的 有機化合物的量。為了取得化學量,感測器部20選擇性地檢測出特定物質,因此較佳為在感測器部20中預先設置與要檢測的物質起反應的物質。例如,當檢測生物物質或藥物時,較佳為將與要檢測的生物物質或藥物起反應的酵素、抗體分子或微生物細胞等固定於高分子等中,且在感測器部20中設置該酵素、抗體分子或微生物細胞等。
作為可以設置在感測器部20中的感測器的例子,包括溫度感測器、濕度感測器、應變感測器、熱流感測器、光感測器、氣體感測器、壓力感測器、位移感測器、加速度感測器、流速感測器、旋轉感測器、密度感測器、陀螺儀、超聲波感測器、光纖光感測器、生物感測器、氣味感測器、味覺感測器、虹膜感測器、指紋感測器、掌紋感測器、靜脈感測器等。此外,設置在感測器部20中的感測器也可以使用微機電系統(MEMS:Microelectromechanical systems)。
感測器部20也可以具有取得生物資訊的功能。生物資訊的例子包括體溫、血壓、脈搏數、出汗量、肺活量、血糖值、血中酒精濃度、白血球數量、紅血球數量、血小板數量、血紅蛋白濃度、血細胞比容、GOT(AST)含量、GPT(ALT)含量、γ-GTP含量、LDL膽固醇值、HDL膽固醇值、中性脂肪值等。藉由使感測器部20具有取得這些生物資訊的功能,可以將半導體裝置10用作健康管理系統。
注意,在感測器部中也可以設置有兩種以上 的感測器。
記憶部30具有儲存對應於感測器部20所取得的資訊的資料(以下也稱為檢測資料)的功能。明確而言,當感測器部20取得資訊時,將作為中斷信號的信號Int1從感測器部20發送到記憶部30。當記憶部30接收信號Int1時,將作為控制信號的信號Ctrl1從記憶部30輸出到感測器部20。並且,根據信號Ctrl1所包括的指令將檢測資料Data從感測器部20發送到記憶部30,並且將該檢測資料Data儲存在記憶部30中。注意,信號Int1、信號Ctrl1、以及檢測資料Data的收發能夠藉由SPI(Serial Peripheral Interface:串列週邊介面)等進行。
在此,記憶部30具有儲存多個檢測資料而將該多個檢測資料發送到控制部40的功能。由此,記憶部30可以保持感測器部20所取得的特定量的檢測資料,依期望的時序將該特定量的檢測資料發送到控制部40。明確而言,當在記憶部30中儲存的檢測資料Data的量到達預定的參考值時,將作為中斷信號的信號Int2從記憶部30發送到控制部40。當控制部40接收信號Int2時,將作為控制信號的信號Ctrl2從控制部40輸出到記憶部30。並且,根據信號Ctrl2所包括的指令將檢測資料Data從記憶部30發送到控制部40,而在控制部40中進行檢測資料Data的處理。如此,記憶部30具有累積並儲存特定量的檢測資料Data而將該檢測資料Data同時發送到控制部40的功能。
控制部40是具有根據被感測器部20所取得並從記憶部30輸入的檢測資料而進行算術運算等各種處理的功能的電路。控制部40可以包括CPU、電源管理單元(PMU:Power Management Unit)、記憶體電路、時脈信號產生電路等。
當將在感測器部20中取得的資訊直接發送到控制部40時,每次感測器部20取得資料都需要驅動控制部40(例如,尤其是CPU)而抽出檢測資料。由此,導致控制部40的功耗的增大。另一方面,在本發明的一個實施方式中,由於可以將特定量的檢測資料累積在記憶部30中,所以每次取得資訊時都不需要驅動控制部40,從而可以設定停止供應到控制部40的電力的全部或一部分的期間。因此,可以減少控制部40的功耗。下面,將停止供應到控制部40的電力的全部或一部分的狀態也稱為控制部40之“休眠狀態”,將控制部40處於休眠狀態的期間也稱為控制部40的“休眠期間”。
注意,累積在記憶部30中的檢測資料的量低於特定的參考值的部分或整個期間可為控制部40的休眠期間。
如圖1B所說明,在半導體裝置10中也可以設置電池50。電池50具有根據從記憶部30輸出的控制信號PC1而向控制部40供應電力的功能。
〈記憶部的結構實例〉
圖2A說明記憶部30及控制部40的具體結構實例。記憶部30包括控制電路31及記憶體電路32。控制部40包括PMU41及CPU42。注意,控制電路31與PMU41及CPU42藉由BUS51連接。
控制電路31具有讀出檢測資料的功能。明確而言,控制電路31具有在接收信號Int1時,向感測器部20輸出信號Ctrl1並從感測器部20讀出檢測資料Data的功能。
控制電路31具有控制記憶體電路32的操作的功能。明確而言,控制電路31具有將從感測器部20輸入的檢測資料Data寫入到記憶體電路32的功能。此外,具有讀出儲存在記憶體電路32中的檢測資料Data並藉由BUS51輸出到控制部40的功能。
在此,在記憶體電路32所儲存的檢測資料Data的量低於預定的參考值的情況下,不進行檢測資料Data的讀出而將檢測資料Data累積在記憶體電路32中。並且,當記憶體電路32所儲存的檢測資料Data的量到達預定的參考值時,由控制電路31讀出記憶體電路32所儲存的檢測資料Data,而將該檢測資料Data輸出到控制部40。
明確而言,在記憶體電路32所儲存的檢測資料Data到達預定量時,將信號Int2從控制電路31輸入到PMU41。當中斷信號Int2被輸入到PMU41時,向CPU42供應電力。接著,儲存在記憶體電路32中的預定量的檢 測資料Data由控制電路31讀出而藉由BUS51輸出到CPU42。注意,BUS51可以由佈線及開關等構成。注意,信號Int2既可以從控制電路31直接輸入到PMU41,又可以藉由BUS51輸入到PMU41。
另外,控制電路31也可以具有控制供應到記憶體電路32的電力的功能。在感測器部20不進行感測且控制電路31不進行檢測資料Data的讀出的情況下,在記憶體電路32中不進行讀出操作及寫入操作。在該期間,較佳為藉由將控制信號PC2從控制電路31供應到記憶體電路32,以停止供應到記憶體電路32的電力的全部或一部分。因此,可以減少記憶體電路32的功耗。下面,將停止供應到記憶體電路32的電力的全部或一部分的狀態也稱為記憶體電路32之“休眠狀態”,將記憶體電路32處於休眠狀態的期間也稱為記憶體電路32的“休眠期間”。
注意,在記憶體電路32中不進行讀出操作及寫入操作的部分或整個期間可為記憶體電路32的休眠期間。
圖2B說明設置用來停止供應到記憶體電路32的電力的開關電路33的結構。控制電路31具有控制開關電路33的操作的功能。明確而言,控制電路31具有藉由向開關電路33輸出控制信號PC2而控制開關電路33的導通狀態的功能。
當因控制信號PC2而使開關電路33控制為導 通狀態時,電源電位從電源線VDD藉由開關電路33供應到記憶體電路32。由此,在記憶體電路32中能夠進行檢測資料的寫入及讀出。另一方面,當開關電路33被控制為關閉狀態時,停止向記憶體電路32供應電源電位。由此,可以使記憶體電路32處於休眠狀態。
圖2C說明使用電晶體34構成開關電路33的例子。注意,雖然在圖2C中示出電晶體34為p通道型電晶體且電源線為高電位電源線VDD的例子,但是替代地,如圖2D所說明,電晶體34也可以為n通道型電晶體,且電源線也可以為低電位電源線VSS。
電晶體34的閘極與被輸入控制信號PC2的佈線連接,源極和汲極中的一個與電源線連接,源極和汲極中的另一個與記憶體電路32連接。在圖2C中,當藉由向電晶體34的閘極作為控制信號PC2供應高位準電位,電晶體34成為關閉狀態。在圖2D中,當藉由向電晶體34的閘極作為控制信號PC2供應低位準的電位時,電晶體34成為關閉狀態。由此,停止向記憶體電路32供應電源。
注意,作為電晶體34,可以使用在通道形成區域中包含氧化物半導體的電晶體(以下,也稱為OS電晶體)。OS電晶體的關態電流(off-state current)比其通道形成區域包含矽的電晶體(以下,也稱為Si電晶體)等小得多。由此,藉由使用OS電晶體作為電晶體34,在電晶體34處於關閉狀態的期間能夠將供應到記憶體電路32的電 力為極低,從而可以減少功耗。注意,關於OS電晶體的詳細內容,在實施方式2至4中詳細描述。
注意,電晶體34不侷限於OS電晶體。例如,可以使用其通道形成區域形成在包含單晶半導體的基板的一部分中的電晶體。作為包含單晶半導體的基板,可以使用單晶矽基板或單晶鍺基板等。
電晶體34可以使用其通道形成區域形成在包含氧化物半導體之外的材料的半導體膜中的電晶體構成。例如,可以使用其通道形成區域包含氧化物半導體之外的非單晶半導體的電晶體構成。作為上述非單晶半導體之例子包括:非晶矽、微晶矽、多晶矽等非單晶矽;及非晶鍺、微晶鍺、多晶鍺等非單晶鍺等。
注意,上述所例舉的電晶體也可以適用於以下所說明的各電晶體。
記憶體電路32具有儲存多個檢測資料Data的功能。當使用FIFO(First In First Out:先進先出)等方式的記憶體電路時,可以使記憶體電路32之結構簡化。當記憶體電路32所累積的檢測資料Data到達特定量時,檢測資料Data藉由BUS51輸出到CPU42。
在此,記憶體電路32較佳為使用OS電晶體構成。因此,記憶體電路32所儲存的資料的洩漏可為極小而可長期間保持資料。由此,在記憶體電路32的休眠期間也可以長期間保持記憶體電路32所儲存的資料。注意,關於使用OS電晶體的記憶體電路32的具體結構實 例,在實施方式2中詳細描述。
PMU41具有控制向CPU42供應電力的功能。在記憶體電路32所儲存的檢測資料Data的量低於預定的參考值的期間,檢測資料Data不被發送到CPU42,而CPU42不進行檢測資料的處理。因此,可以停止供應到CPU42的電力的全部或一部分。然後,在記憶體電路32所儲存的檢測資料的量到達預定的參考值時,信號Int2從控制電路31輸出到PMU41,再次開始向CPU42供應電力。下面,將停止供應到CPU42的電力的全部或一部分的狀態也稱為CPU42之“休眠狀態”,將CPU42處於休眠狀態的期間也稱為CPU42的“休眠期間”。
注意,CPU42的休眠期間也可以為記憶體電路32所儲存的檢測資料Data的量低於參考值的整個期間或該期間的一部分。
CPU42具有根據檢測資料進行算術運算等各種處理的功能。PMU41及CPU42可以使用包括多個電晶體的積體電路構成。注意,作為該多個電晶體可以使用與電晶體34同樣的材料而形成。
如上所述,在本發明的一個實施方式中,在直到累積在記憶體電路32中的檢測資料到達特定量為止的期間,不需要從記憶體電路32藉由控制電路31將檢測資料發送到控制部40,而可以使控制部40內部的電路(例如,尤其是CPU42)處於休眠狀態。因此,可以減少控制部40的功耗。
〈半導體裝置的操作實例〉
接著,參照圖3至圖5說明圖1A、圖1B及圖2A所示的半導體裝置10的操作實例。
圖3是時序圖,說明感測器部20和記憶部30的操作。在此,作為一個例子,說明藉由SPI進行感測器部20與記憶部30之間的信號的收發且向感測器部20輸入時脈信號CLK的情況的操作。
首先,在期間T1,感測器部20不進行感測,以致於信號Int1沒有輸出到記憶部30。另外,在期間T1,可以使記憶體電路32及CPU42處於休眠狀態。
接著,當感測器部20取得資訊時,信號Int1被輸出到記憶部30(期間T2)。並且,當記憶部30接收信號Int1時,信號Ctrl1從記憶部30發送到感測器部20(期間T3、T4)。注意,在此說明如下操作實例:在期間T3發送用來從感測器部20所取得的多個資訊選擇進行讀出的資訊的控制信號A,在期間T4,發送用來指定從感測器部20讀出的資訊的位址的控制信號B。
接收包括控制信號A及控制信號B的信號Ctrl1後,感測器部20將檢測資料Data發送到記憶部30(期間T5)。由此,檢測資料Data儲存在記憶部30。
藉由上述操作,將感測器部20所取得的資訊累積在記憶部30中。
接著,將在圖2A和圖2B描述控制電路31的 操作。圖4是流程圖,說明將從感測器部20接收的檢測資料寫入到記憶體電路32時的控制電路31的操作。
首先,控制電路31直到發生中斷為止係處於待機狀態(步驟S11)。當發生中斷而從感測器部20輸出信號Int1(步驟S12的YES)時,控制電路31從感測器部20讀出檢測資料Data(步驟S13)。檢測資料Data的讀出根據圖3的時序圖進行。此外,在不發生中斷的待機期間(步驟S11)中,可以使記憶體電路32及CPU42處於休眠狀態。
接著,控制電路31判斷記憶體電路32是否處於休眠狀態(步驟S14)。在記憶體電路32處於休眠狀態的情況下,向記憶體電路32供應電力而解除休眠狀態(步驟S15)。
接著,控制電路31判斷記憶體電路32所儲存的檢測資料的量是否處於到達預定的參考值的狀態(或記憶體電路32是否處於Full狀態)(步驟S16)。在記憶體電路32處於Full狀態的情況下,解除Full狀態(步驟S17)。可以藉由將累積在記憶體電路32中的檢測資料Data輸出到外部等方法解除Full狀態。注意,關於解除Full狀態的操作的詳細內容,在圖5中進行說明。在解除Full狀態之後,檢測資料Data被寫入到記憶體電路32(步驟S18)。
注意,記憶體電路32所儲存的檢測資料的數量可以藉由計數器等記錄。
藉由上述操作,可以將檢測資料寫入到記憶體電路32。
接著,說明將檢測資料從記憶體電路32發送到CPU42時的控制電路31的操作。圖5是流程圖,說明此操作。
首先,控制電路31直到記憶體電路32成為Full狀態為止處於待機狀態(步驟S21)。在記憶體電路32成為Full狀態(步驟S22的YES)時,控制電路31向PMU41輸出中斷信號(信號Int2)(步驟S23)。在此,在CPU42處於休眠狀態的情況下,電力從PMU41供應到CPU42而休眠狀態被解除。
當向PMU41輸入Int2時,CPU42對控制電路31要求檢測資料Data的讀出(步驟S24)。對此,控制電路31從記憶體電路32讀出檢測資料Data(步驟S25),由控制電路31讀出的檢測資料Data藉由BUS51發送到CPU42(步驟S26)。當檢測資料Data被發送到CPU42時,記憶體電路32的Full狀態被解除(步驟S27)。
藉由上述操作,將被累積的特定量的檢測資料發送到CPU42而Full狀態被解除。
如上所述,在本發明的一個實施方式中,因為能夠將特定量的檢測資料累積在記憶部30中,所以每次取得資訊時不需要驅動控制部40,從而可以使控制部處於休眠狀態。因此,可以減少半導體裝置的功耗。
另外,在本發明的一個實施方式中,在記憶 體電路32不進行讀出操作及寫入操作的期間可以使記憶體電路32處於休眠狀態。因此,可以減少半導體裝置的功耗。
注意,本發明的一個實施方式不侷限於上述結構。換而言之,在本實施方式中,記載有各種各樣的發明的方式,因此本發明的一個實施方式不侷限於特定的方式。例如,雖然作為本發明的一個實施方式示出設置有記憶部30的半導體裝置的例子,但是根據情況或狀況,本發明的一個實施方式也可以具有不設置有記憶部30的結構。此外,雖然作為本發明的一個實施方式示出在將特定量的資料累積在記憶部30中的情況下將該資料傳送到控制部40的半導體裝置的例子,但是根據情況或狀況,本發明的一個實施方式也可以具有每次將檢測資料輸入到記憶體30時,將檢測資料傳送到控制部40的結構。
本實施方式可以與其他實施方式適當地組合。因此,在本實施方式中描述的內容(也可以是其一部分的內容)可以應用於、組合於或者替換成在該實施方式中描述的其他內容(也可以是其一部分的內容)和/或在一個或多個其他實施方式中描述的內容(也可以是其一部分的內容)。注意,在實施方式中描述的內容是指在各實施方式中利用各種圖式說明的內容或在說明書的文章中所記載的內容。另外,藉由使在一個實施方式中說明的圖式(也可以是其一部分)與該圖式的其他部分、在該實施方式中說明的其他圖式(也可以是其一部分)和/或在一個或多個其 他實施方式中說明的圖式(也可以是其一部分)組合,可以構成更多圖式。這同樣適用於以下實施方式。
實施方式2
在本實施方式中,說明本發明的一個實施方式的記憶部30的具體結構實例。
〈控制電路的結構實例〉
圖6說明控制電路31的結構實例。控制電路31包括控制邏輯100以及多個介面(IF110、IF120、IF130)。
控制邏輯100具有控制與感測器部20、記憶體電路32或控制部40之間的信號的收發的功能。明確而言,控制邏輯100具有控制IF110的操作的功能,該IF110具有與感測器部20進行信號的收發的功能。此外,控制邏輯100具有控制與記憶體電路32進行信號的收發的IF120的操作的功能。另外,控制邏輯100具有與控制部40進行信號的收發的功能。
控制邏輯100具有如下功能:藉由在從感測器部20接收信號Int1時向IF110輸出作為控制信號的信號Ctrl3而控制IF110,並且控制來自感測器部20的檢測資料Data的讀出。
另外,控制邏輯100具有如下功能:藉由向IF120輸出信號Ctrl4控制IF120,並且控制向記憶體電路32寫入檢測資料Data以及從記憶體電路32讀出檢測資料 Data。另外,具有藉由向記憶體電路32輸出控制信號PC2控制向記憶體電路32供應電力的功能。
此外,控制邏輯100具有藉由向控制部40輸出信號Int2控制將檢測資料Data輸出到控制部40的功能。
IF110具有根據來自控制邏輯100的指令而向感測器部20輸出信號Ctrl1並從感測器部20讀出檢測資料Data的功能。此外,具有將被讀出的檢測資料Data輸出到IF120的功能。
IF120具有根據來自控制邏輯100的指令而將從IF110輸入的檢測資料Data輸出到記憶體電路32的功能。由此,檢測資料Data被寫入到記憶體電路32。此外,IF120具有讀出記憶體電路32所儲存的檢測資料Data的功能。另外,IF120具有將被讀出的檢測資料Data輸出到IF130的功能。
IF130具有將從IF120輸入的檢測資料Data藉由BUS51輸出到控制部40的功能。
〈記憶體電路的結構實例〉
圖7說明記憶體電路32的結構實例。記憶體電路32包括記憶體區域200、計數器210、計數器220及比較電路230。
記憶體區域200具有儲存多個檢測資料Data的功能。記憶體區域200可以由正反器、DRAM、SRAM 等各種記憶體電路構成。
記憶體區域200具有藉由被輸入信號WE而將從控制電路31輸入的檢測資料Data儲存在信號WADDR所指定的位址中的功能。另外,記憶體區域200具有將儲存在信號RADDR所指定的位址中的檢測資料Data輸出到控制電路31的功能。注意,也可以向記憶體區域200輸入時脈信號CLK。
計數器210具有對從控制電路31輸入的檢測資料Data的數量進行計數的功能。明確而言,具有在被輸入信號WE的期間對寫入到記憶體區域200中的檢測資料Data的數量進行計數的功能。當在計數器210中進行計數的檢測資料的數量超過特定量時,記憶體電路32成為Full狀態而從比較電路230輸出信號Full。
計數器220具有對向控制電路31輸出的檢測資料Data的數量進行計數的功能。明確而言,計數器220具有在被輸入信號RD的期間對從記憶體區域200讀出的檢測資料Data的數量進行計數的功能。比較電路230對計數器210所儲存的計數量與計數器220所儲存的計數量進行比較,而在兩個計算器的計數量滿足特定條件時,從比較電路230輸出信號Empty。
比較電路230具有根據對計數器210的計數量與計數器220的計數量進行比較的結果而輸出信號Full或信號Empty的功能。
接著,將在圖7描述記憶體電路32的操作實 例。圖8是時序圖,說明記憶體電路32的操作。在此,作為一個例子,示出計數器210及計數器220為2bit的計數器的例子。
在期間T11,信號WE及信號RD處於低位準,不進行檢測資料Data的寫入及讀出。由此,計數器210及計數器220的計數量為0。
接著,在期間T12,信號WE成為高位準而進行檢測資料Data的寫入。此外,在信號WE處於高位準的期間,計數器210對寫入到記憶體區域200中的檢測資料Data的數量進行計數。在被寫入的檢測資料的數量成為4時,計數器210的計數量成為0,從比較電路230輸出表示記憶體區域200所儲存的檢測資料到達特定量的信號Full。
接著,在期間T13,信號WE成為低位準,結束檢測資料Data的寫入。
接著,在期間T14,信號RD成為高位準而進行檢測資料Data的讀出。此外,在信號RD處於高位準的期間,計數器220對從記憶體區域200讀出的檢測資料Data的數量進行計數。在被讀出的檢測資料的數量成為4時,計數器220的計數量成為0,從比較電路230輸出表示記憶體區域200所儲存的特定量的檢測資料Data被讀出的信號Empty。注意,從記憶體區域200讀出的檢測資料Data藉由控制電路31及BUS51輸出到控制部40(參照圖2A)。
接著,在期間T15,信號RD成為低位準,結束檢測資料Data的讀出。
如上所述,記憶體電路32可以在將特定量的檢測資料Data累積在記憶體區域200之後,將該特定量的檢測資料Data同時輸出到控制電路31。因此,在累積檢測資料Data的期間,可以省略記憶體區域200所儲存的檢測資料Data的讀出操作,而能夠停止控制部40(參照圖2A)中的檢測資料Data的處理。因此,可以減少控制部40的功耗。
注意,雖然對記憶體區域200的結構沒有特別的限制,但是記憶體區域200較佳為由使用OS電晶體的記憶體電路構成。由於OS電晶體具有低關態電流,所以包含OS電晶體的記憶體區域200可以在長時間中甚至於在不供應電力的期間保持檢測資料。因此,在記憶體電路32的休眠期間也可以長期間保持檢測資料。下面,說明使用OS電晶體的記憶體區域200的結構實例。
[記憶體區域的結構實例1]
圖9說明記憶體區域200的結構實例。圖9所示的記憶體區域200包括多個正反器300、解碼器301、AND電路302及多工器303。注意,雖然在此說明能夠使用4列×4行的正反器300儲存4位元×4的資料的結構,但是正反器300的數量不侷限於此,而可以使用任意的數量。
解碼器301具有根據從外部輸入的信號 WADDR而輸出用來選擇寫入資料的正反器300的信號的功能。另外,在信號WADDR不被碼化而能夠將信號WADDR直接輸入到正反器300的情況下,可以省略解碼器301。
向AND電路302的第一輸入端子輸入信號WE,向第二輸入端子輸入信號CLK。當信號WE成為高位準時,從AND電路302的輸出端子輸出時脈信號。
藉由如下操作,向正反器300寫入檢測資料。首先,藉由解碼器301對信號WADDR進行解碼而選擇寫入檢測資料Data的正反器。之後,藉由使信號WE成為高位準,向正反器300輸入時脈信號。由此,檢測資料Data儲存在預定的正反器300中。
藉由如下步驟,從正反器300讀出檢測資料Data:藉由將指定被讀出的檢測資料Data的位址的信號RADDR輸入到多工器303,選擇預定的正反器300,從該被選擇的正反器300藉由多工器303輸出檢測資料。
在此,包含正反器300與OS電晶體的組合的記憶體區域200,可以在長期間甚至於在不供應電力的期間保持檢測資料。圖10說明將OS電晶體連接於正反器300的結構的一個結構實例。
圖10所示的記憶體區域200包括正反器300、電晶體304、電晶體305、電晶體306、電容器307及選擇電路308。在此,電晶體304、電晶體305及電晶體306都是OS電晶體。
在電晶體304中,閘極與端子BK連接,源極和汲極中的一個與端子SD_IN連接,源極和汲極中的另一個與節點SD連接。在電晶體305中,閘極與端子RE連接,源極和汲極中的一個與節點N1連接,源極和汲極中的另一個與節點SD連接。在電晶體306中,閘極與端子BK連接,源極和汲極中的一個與節點N1連接,源極和汲極中的另一個與端子Q連接。在電容器307中,一個電極與節點N1連接,另一個電極與被供應預定電位的端子連接。選擇電路308與節點SD、端子D、端子SE、正反器300連接。下面,說明圖10所示的正反器300的操作實例。
〈正常操作〉
在正反器300的正常操作時,向正反器300供應電源電位及時脈信號。在向正反器300寫入檢測資料Data時,向端子D輸入檢測資料Data。在此,端子RE及端子BK的電位處於低位準,因此電晶體304至電晶體306處於關閉狀態。另外,端子SE處於低位準,端子D藉由選擇電路308與正反器300導通。注意,時脈信號被輸入至端子CLK。
另外,正反器300所儲存的資料藉由端子Q輸出到多工器303輸出(參照圖9),以這樣的方式讀出檢測資料Data。
如此,在正反器300中進行資料的讀出及寫 入的期間,向正反器300供應電源電位及時脈信號,正反器300正常地操作。下面,將正反器300正常地操作的狀態也稱為活動模式。
〈資料的備份〉
在正反器300中不進行資料的讀出及寫入等而不需要操作正反器300的期間,如下所述那樣停止電源電位或時脈信號的供應。
首先,藉由使端子BK的電位成為高位準,使電晶體306處於導通狀態。由此,相當於正反器300的輸出端子的端子Q與節點N1成為電性導通狀態。也就是說,正反器300的輸出資料被傳送到節點N1。然後,藉由使端子BK的電位成為低位準,使電晶體306成為關閉狀態。因此,節點N1成為浮動狀態,節點N1保持正反器300的輸出資料。
如此,藉由將正反器300所儲存的資料轉移到節點N1並在節點N1中保持該資料,能夠進行資料的備份。在將資料轉移到節點N1的期間,可以停止向正反器300供應電源電位或時脈信號。由此,可以減少正反器300的功耗。下面,將停止向正反器300供應電源電位或時脈信號的狀態也稱為休眠模式。
因為電晶體305及電晶體306是OS電晶體,所以其關態電流極小。因此,在電晶體305及電晶體306的閘極的電位處於低位準的期間,可以長期間保持節點 N1的電位。
〈資料的恢復〉
在將正反器300從休眠模式恢復到活動模式的情況下,如下所述那樣進行電源電位的供應、資料的恢復及時脈信號的供應。
首先,向正反器300供應電源電位。之後,藉由使端子RE的電位成為高位準,使電晶體305成為導通狀態。因此,節點N1與節點SD成為電性導通狀態,轉移到節點N1的資料被傳送到節點SD。此外,藉由使端子SE的電位成為高位準,節點SD藉由選擇電路308與正反器300的輸入端子電性導通,轉移到節點N1的資料被輸入到正反器300的輸入端子。
然後,在特定期間將時脈信號從端子CLK供應到正反器300。由此,向正反器300寫入資料,正反器300恢復到緊接著休眠模式之前的狀態。然後,使端子SE及端子RE的電位成為低位準。因此,端子D與正反器300的輸入端子電性導通。另外,電晶體305成為關閉狀態,以致節點N1成為浮動狀態。
並且,在從使端子SE及端子RE的電位成為低位準以來經過特定期間之後,再次開始時脈信號的輸入,使正反器300成為活動模式。
如上所述,藉由將OS電晶體連接於正反器300,可以停止向正反器300供應電源電位或時脈信號。
另外,在與停止向正反器300供應電源電位時能夠減少的電力相比在從休眠模式恢復到活動模式時需要的電力更大的情況下,較佳為在休眠模式時只停止時脈信號的供應,而不停止電源電位的供應。
另外,藉由將多個圖10所示的記憶體區域200的電路串聯連接構成掃描鏈,可以執行掃描測試。明確而言,使端子RE的電位處於低位準,以使電晶體305處於關閉狀態,且端子BK的電位處於高位準,以使電晶體304及電晶體306處於導通狀態。另外,向端子SE供應高位準的信號,節點SD與正反器300的輸入端子處於電性導通狀態。因此,正反器300的輸出資料被輸入到下一級電路的端子SD_IN。
並且,向掃描鏈的第一級電路的端子SD_IN輸入掃描測試資料SCNIN。藉由輸入時脈信號而進行掃描鏈的移位操作,向掃描鏈的正反器300寫入SCNIN。接著,使正反器300正常操作,將邏輯電路的輸出資料保持在正反器300中。接著,以掃描模式進行掃描鏈的移位操作。根據從最終級正反器300輸出的資料可以判斷邏輯電路及正反器300有沒有故障。
[記憶體區域的結構實例2]
圖11說明記憶體區域200的其他結構實例。圖11所示的記憶體區域200包括具備多個記憶單元311的單元陣列310、驅動電路320及驅動電路330。注意,雖然作為 一個例子說明包括4列和4行的記憶單元311並能夠儲存4位元×4的資料的單元陣列310的結構,但是可以自由地設定記憶單元311的列的數量及行的數量。
各記憶單元311與佈線WL及佈線BL連接。在此,將第一列至第四列佈線WL分別稱為佈線WL[1]至WL[4],將第一行至第四行佈線BL分別稱為佈線BL[1]至BL[4]。
藉由向佈線WL供應用來選擇預定列的記憶單元311的信號(以下,也稱為選擇信號),選擇預定列的記憶單元311。接著,藉由在選擇預定列的記憶單元311的狀態下將對應於寫入到記憶單元311的資料的電位(以下,此電位也稱為寫入電位)供應到佈線BL,可以向預定列的記憶單元311寫入資料。此外,藉由佈線BL能夠讀出記憶單元311所儲存的資料。此時,向佈線BL供應對應於記憶單元311所儲存的資料的電位(以下,此電位也稱為讀出電位)。在本發明的一個實施方式中,藉由驅動電路330向佈線BL供應檢測資料Data。
驅動電路320具有根據作為位址信號的信號WADDR或信號RADDR而向佈線WL輸出選擇信號的功能。驅動電路320可以由解碼器等構成。
驅動電路330具有向由驅動電路320選擇的記憶單元311寫入資料的功能。此外,具有向由驅動電路320選擇的記憶單元311讀出被儲存的資料的功能。明確而言,驅動電路330具有向佈線BL供應寫入電位的功能 以及從佈線BL的電位讀出儲存在記憶單元311中的資料的功能。另外,驅動電路330也可以具有將佈線BL預充電到預定的電位的功能。
在此,記憶單元311較佳為使用OS電晶體構成。因此,在向記憶單元311不供應電源電位的期間,也可以長期間保持記憶單元311所儲存的資料。下面,說明使用OS電晶體的記憶單元311的結構實例。
〈記憶單元的結構實例1〉
圖12A說明記憶單元311的結構實例。記憶單元311包括電路340及電路350。
電路340包括電晶體341至電晶體346。電晶體341、342、345、346是n通道型電晶體,電晶體343、344是p通道型電晶體。注意,電晶體341、342也可以為n通道型電晶體或p通道型電晶體。
電晶體341的閘極連接於佈線WL,電晶體341的源極和汲極中的一個連接於電晶體343的源極和汲極中的一個、電晶體345的源極和汲極中的一個、電晶體344的閘極以及電晶體346的閘極,電晶體341的源極和汲極中的另一個連接於佈線BL。電晶體342的閘極連接於佈線WL,電晶體342的源極和汲極中的一個連接於電晶體344的源極和汲極中的一個、電晶體346的源極和汲極中的一個、電晶體343的閘極以及電晶體345的閘極,電晶體342的源極和汲極中的另一個連接於佈線BLB。電 晶體343的源極和汲極中的另一個以及電晶體344的源極和汲極中的另一個分別連接於電源線(在此,高電位電源線VDD)。電晶體345的源極和汲極中的另一個以及電晶體346的源極和汲極中的另一個分別連接於電源線(在此,低電位電源線VSS)。將連接於電晶體343的閘極以及電晶體345的閘極的節點稱為節點N3,將連接於電晶體344的閘極以及電晶體346的閘極的節點稱為節點N2。
佈線WL是具有傳送選擇信號的功能的佈線,佈線BL是具有傳送寫入電位或讀出電位的功能的佈線,佈線BLB是具有傳送供應到佈線BL的信號的反轉信號的功能的佈線。
如此,電路340具有揮發性記憶體的SRAM單元的組態。因此,節點N2及節點N3是保持對應於寫入到記憶單元311的資料的電荷的節點。
電路350包括電晶體351、352及電容器353、354。在此,電晶體351、352是OS電晶體。
在電晶體351中,閘極與佈線BK連接,源極和汲極中的一個與電容器353的一個電極連接,源極和汲極中的另一個與節點N3連接。電晶體352的閘極與佈線BK連接,源極和汲極中的一個與電容器354的一個電極連接,源極和汲極中的另一個與節點N2連接。電容器353的另一個電極及電容器354的另一個電極與被供應預定電位的佈線連接。被供應預定電位的佈線可以是高電位 電源線或低電位電源線(接地線等)。或者,被供應至佈線的電位能被切換。注意,將與電晶體351的源極和汲極中的一個及電容器353的一個電極連接的節點稱為節點N4,將與電晶體352的源極和汲極中的一個及電容器354的一個電極連接的節點稱為節點N5。
佈線BK是具有選擇進行資料的備份的記憶單元311的功能的佈線。另外,供應到佈線WL的信號和供應到佈線BK的信號既可以為根據一個信號而決定另一個信號的信號,又可以為分別獨立的信號。
在記憶單元311中,相當於保持資料的節點的節點N2藉由作為OS電晶體的電晶體352連接於節點N5。此外,在記憶單元311中,相當於保持資料的節點的節點N3藉由作為OS電晶體的電晶體351連接於節點N4。因此,可以將保持在構成SRAM單元的電路340中的資料轉移到節點N4及節點N5。另外,可以將被轉移的資料再次恢復到電路340。
明確而言,在電路340中不進行資料的讀出及寫入的期間,藉由使佈線BK的電位成為高位準,可以使電晶體351、352成為導通狀態,將節點N2所保持的資料和節點N3所保持的資料分別轉移到節點N5和節點N4,。然後,藉由使佈線BK的電位成為低位準,使電晶體351、352成為關閉狀態,而保持節點N4、N5的電位。另外,藉由使佈線BK的電位再次成為高位準並使電晶體351、352成為導通狀態,可以將轉移到節點N4、N5 的資料恢復到節點N2、N3。
在此,電晶體351、352是OS電晶體,關態電流極小。因此,在電晶體351、352處於關閉狀態時,可以長期間保持節點N4的電位和節點N5的電位。由此,藉由在停止向記憶單元311供應電力之前將節點N2、N3所保持的資料轉移到節點N4、N5,在停止向記憶單元311供應電力的情況下也可以保持記憶單元311所儲存的資料。在再次開始向記憶單元311供應電力之後,可以將節點N4、N5所保持的資料恢復到節點N2、N3。
因為電路340構成SRAM單元,所以電晶體341至346被要求高速操作。由此,作為電晶體341至346較佳為使用Si電晶體等。注意,電晶體341至346不侷限於此,而也可以使用OS電晶體。
在向記憶單元311供應電力且電路340被用作SRAM單元的期間,電晶體351、352較佳為處於關閉狀態。由此,可以防止電路340的高速操作受到阻礙。
注意,雖然在圖12A說明電路350包括電晶體351、352及電容器353、354的實例,但是既可以採用省略電晶體351及電容器353的結構,又可以採用省略電晶體352及電容器354的結構。
此外,在圖12A中,雖然在電路340中使用作為揮發性記憶單元的6電晶體型SRAM單元,但是不侷限於此,而也可以在電路340中使用其他揮發性記憶單元。即使在使用其他揮發性記憶單元的情況下,也可以藉 由如圖12A所說明那樣連接OS電晶體與電容器而能夠進行資料的轉移及恢復。
如上所述,藉由在記憶單元311中將容納在電路340中的資料轉移到電路350中並保持該資料,在向記憶單元311不供應電力的期間也可以保持資料。此外,在再次開始供應電力之後,能夠將電路350所保持的資料恢復到電路340。因此,在資料的保持期間可以停止向記憶單元311供應電力,從而可以減少功耗。
另外,如下所述,OS電晶體可以層疊在Si電晶體上。因此,可以將電路350層疊在電路340上。由此,可以抑制記憶單元311的面積增加。
〈記憶單元的結構實例2〉
圖12B說明記憶單元311的其他結構實例。圖12B所示的記憶單元311包括電晶體361、電晶體362及電容器363。注意,電晶體361是OS電晶體。雖然在此電晶體361、362是n通道型電晶體,但是電晶體361、362也可以是p通道型電晶體。
在電晶體361中,閘極與佈線WL連接,源極和汲極中的一個與電晶體362的閘極及電容器363的一個電極連接,源極和汲極中的另一個與佈線BL連接。在電晶體362中,源極和汲極中的一個與佈線SL連接,源極和汲極中的另一個與佈線BL連接。電容器363的另一個電極與佈線CL連接。在此,將連接於電晶體361的源 極和汲極中的一個、電晶體362的閘極及電容器363的一個電極的節點稱為節點N6。
藉由作為電晶體361使用OS電晶體,在電晶體361成為關閉狀態時,可以極長時間保持節點N6的電位。
接著,將在圖12B描述記憶單元311的操作。首先,將佈線WL的電位設定為使電晶體361成為導通狀態的電位而使電晶體361成為導通狀態。由此,佈線BL的電位被施加到節點N6。亦即,對電晶體362的閘極施加指定的電荷(資料的寫入)。
然後,藉由將佈線WL的電位設定為使電晶體361成為關閉狀態的電位,使電晶體361處於關閉狀態,由此,節點N6成為浮動狀態,而保持節點N6的電位(資料的保持)。
接著,當在將佈線SL的電位維持為恆定電位的狀態下將佈線CL的電位設定為所指定的電位(讀出電位)時,佈線BL的電位取決於保持在節點N6中的電荷量。一般而言,這是因為:當電晶體362為n通道型電晶體時,電晶體362的閘極的電位為高位準時的外觀上的臨界電壓Vth_H比電晶體362的閘極的電位為低位準時的外觀上的臨界電壓Vth_L低。在此,外觀上的臨界電壓是指為了使電晶體362成為導通狀態所需要的佈線CL的電位。因此,藉由將佈線CL的電位設定為Vth_H與Vth_L之間的電位V0,可以辨別節點N6的電位。例如,當節點 N6的電位為高位準時,若佈線CL的電位為V0(>Vth_H),電晶體362則處於導通狀態。另一方面,當節點N6的電位為低位準時,即便佈線CL的電位成為V0(<Vth_L),電晶體362保持關閉狀態。因此,藉由讀出佈線BL的電位,可以讀出儲存於記憶單元311的資料。
當不進行資料的讀出時,與節點N6的電位無關地將使電晶體362處於關閉狀態的電位,亦即將低於Vth_H的電位施加到佈線CL即可。
注意,雖然在此說明在節點N6中保持2個位準的電位(高位準或低位準)的情況,但是也可以採用保持3個位準以上的電位的結構。因此,能夠在記憶單元311中儲存多位準資料。
另外,資料的重寫可以與上述資料的寫入及保持同樣地進行。明確而言,將佈線WL的電位設定為使電晶體361成為導通狀態的電位,使電晶體361成為導通狀態。由此,對應於被重寫的資料的佈線BL的電位被施加到節點N6。然後,藉由將佈線WL的電位設定為使電晶體361成為關閉狀態的電位,使電晶體361成為關閉狀態,使節點N6成為浮動狀態,而節點N6保持對應於被重寫的資料的電位。
因為電晶體361是OS電晶體,關態電流極小,所以在保持期間可以長時間保持節點N6的電位。因此,在停止向記憶單元311供應電力的期間也可以長期間保持資料。
注意,電晶體361的源極和汲極中的一個與電晶體362的閘極連接,所以具有與用作非揮發性記憶體的浮動閘極型電晶體的浮動閘極同樣的功能。因此,也可以將圖12B中的連接有電晶體361的源極和汲極中的一個與電晶體362的閘極的部分稱為浮動閘極部FG。當電晶體361處於非導通狀態時,可認為該浮動閘極部FG被埋設在絕緣體中,而在浮動閘極部FG中保持電荷。電晶體361的關態電流低於或等於Si電晶體的關態電流的十萬分之一,因此由於電晶體361的漏電流而累積於浮動閘極部FG的電荷消失的量極少。或者,可以長時間地不考慮累積於浮動閘極部FG的電荷的消失。其結果,藉由使用作為OS電晶體的電晶體361,可以實現非揮發性記憶體裝置或在沒有供應電源的狀態下非常長時間地保持資料的記憶體裝置。
另外,圖12B的記憶單元311可以藉由再次進行資料的寫入而直接重寫資料。由此,不需要快閃記憶體等所需要的抹除操作,以便能夠抑制抹除操作所導致的操作速度的降低。亦即,實現半導體裝置的高速操作。
另外,此時不存在習知的浮動閘極型電晶體被指出的閘極絕緣膜(穿隧絕緣膜)的劣化的問題。亦即,可以解決以往被視為問題的將電子注入到浮動閘極時發生的閘極絕緣膜劣化的問題。這意味著在原理上不存在寫入次數的限制。另外,不需要在習知的浮動閘極型電晶體中進行寫入及抹除時所需要的高電壓。
注意,雖然在圖12B中說明使用相同的佈線BL進行資料的寫入和讀出的結構,但是也可以使用不同的佈線進行資料的寫入和讀出。也就是說,電晶體361的源極和汲極中的另一個及電晶體362的源極和汲極中的另一個也可以與不同的佈線連接。另外,電晶體362與佈線BL也可以藉由其他電晶體連接,電晶體362與佈線SL也可以藉由其他電晶體連接。
此外,可以層疊電晶體361與電晶體362。例如,可以在電晶體362的上方設置絕緣層,在該絕緣層的上方設置作為OS電晶體的電晶體361及電容器363。因此,可以縮小記憶單元311的面積。
〈記憶單元的結構實例3〉
圖12C說明記憶單元311的其他結構實例。圖12C所示的記憶單元311包括電晶體371及電容器372。在此,電晶體371是n通道型OS電晶體。
在電晶體371中,閘極與佈線WL連接,源極和汲極中的一個與電容器372的一個電極連接,源極和汲極中的另一個與佈線BL連接。電容器372的另一個電極與被供應預定電位的佈線連接。在此,將連接於電晶體371的源極和汲極中的一個及電容器372的一個電極的節點稱為節點N7。下面,描述記憶單元311的操作。
首先,在將連接於電容器372的另一個電極的佈線的電位維持為恆定位準的狀態下,將佈線WL的電 位設定為使電晶體371成為導通狀態的電位而使電晶體371成為導通狀態。由此,佈線BL的電位被施加到節點N7(資料的寫入)。
然後,藉由將佈線WL的電位設定為使電晶體371成為關閉狀態的電位,使電晶體371處於關閉狀態,由此,節點N7成為浮動狀態,而保持節點N7的電位(資料的保持)。在此,因為電晶體371是OS電晶體,關閉狀態下的關態電流極小,所以可以長時間保持節點N7的電位。
接著,在將連接於電容器372的另一個電極的佈線的電位維持為恆定位準的狀態下,將佈線WL的電位設定為使電晶體371成為導通狀態的電位而使電晶體371成為導通狀態。由此,節點N7的電位被施加到佈線BL。此時,佈線BL的電位取決於節點N7的電位。因此,藉由確認佈線BL的電位,可以讀出儲存於記憶單元311的資料。
另外,資料的重寫可以與上述資料的寫入及保持同樣地進行。明確而言,將佈線WL的電位設定為使電晶體371成為導通狀態的電位,使電晶體371成為導通狀態。由此,對應於被重寫的資料的佈線BL的電位被施加到節點N7。然後,藉由將佈線WL的電位設定為使電晶體371成為關閉狀態的電位,使電晶體371成為關閉狀態,使節點N7成為浮動狀態,而節點N7保持對應於被重寫的資料的電位。
在此,因為電晶體371是OS電晶體,關態電流極小,所以在保持期間可以長時間保持節點N7的電位。由此,不需要進行以預定週期再次寫入的操作(更新操作),或者,可以使更新操作的頻率變得極低。另外,在停止向記憶單元311供應電力的期間也可以長期間保持資料。
本實施方式可以與其他實施方式適當地組合。
實施方式3
在本實施方式中,說明根據本發明的一個實施方式的半導體裝置的剖面結構的一個例子。
〈結構實例1〉
圖13是剖面圖,說明電晶體401、電晶體402以及電容器403。注意,電晶體402可以用於上述實施方式所示的OS電晶體,電晶體401可以用於OS電晶體之外的電晶體。電容器403可以用於上述實施方式所示的各電容器等。例如,電晶體401可以用於圖12A和圖12B中的電晶體341至346、362等。此外,電晶體402可以用於圖10中的電晶體304至306、圖12A至圖12C中的電晶體351、352、361、371等。此外,電容器403可以用於圖10中的電容器307、圖12A至圖12C中的電容器353、354、363、372等。
圖13說明:在單晶半導體基板中具有通道形成區域的電晶體401位於第一層中,OS電晶體的電晶體402位於第一層上的第二層中,電容器403位於第二層上的第三層中的半導體裝置的剖面結構的實例。
電晶體401在非晶、微晶、多晶或單晶的矽或鍺等的半導體膜或半導體基板中可以包括通道形成區域。當使用矽薄膜形成電晶體401時,作為該薄膜可以使用:利用電漿CVD法等氣相沉積法或濺射法製造的非晶矽;利用雷射照射等處理使非晶矽晶化而形成的多晶矽;藉由對單晶矽晶圓注入氫離子等來使表層部剝離而得到的單晶矽;等。
作為形成有電晶體401的半導體基板410例如可以使用矽基板、鍺基板、矽鍺基板等。在圖13中示出將單晶矽基板用作半導體基板410時的例子。
另外,利用元件隔離法使電晶體401電性隔離。作為元件隔離法,可以採用矽的局部氧化法(LOCOS法:Local Oxidation of Silicon)、淺溝槽隔離法(STI法:Shallow Trench Isolation)等。圖13說明利用淺溝槽隔離法使電晶體401電性隔離時的實例。明確而言,在圖13中,例示出如下情況:在半導體基板410中利用蝕刻等形成溝槽之後,藉由將包含氧化矽等的絕緣物埋入在該溝槽中而形成元件隔離區411,由此藉元件隔離使電晶體401電性隔離的情況。
電晶體401包括雜質區412a及雜質區412b。 雜質區412a及雜質區412b被用作電晶體401的源極或汲極。
在電晶體401上設置有絕緣膜421,在絕緣膜421中形成有開口部。在該開口部中形成有與雜質區412a連接的導電層413a、與雜質區412b連接的導電層413b。導電層413a與形成在絕緣膜421上的導電層422a連接,導電層413b與形成在絕緣膜421上的導電層422b連接。
在導電層422a及導電層422b上設置有絕緣膜423,在絕緣膜423中形成有開口部。在該開口部中形成有與導電層422a連接的導電層424。另外,導電層424與形成在絕緣膜423上的導電層425連接。
在導電層425上設置有絕緣膜426,在絕緣膜426中形成有開口部。在該開口部中形成有與導電層425連接的導電層427。另外,導電層427與形成在絕緣膜426上的導電層428連接。
在絕緣膜426上設置有OS電晶體的電晶體402。電晶體402包括:絕緣膜430上的氧化物半導體層441;氧化物半導體層441上的導電層443a及導電層443b;氧化物半導體層441、導電層443a及導電層443b上的絕緣膜444;在絕緣膜444上且包括與氧化物半導體層441重疊的區域的導電層445。注意,導電層443a及導電層443b被用作電晶體402的源極電極或汲極電極,絕緣膜444被用作電晶體402的閘極絕緣膜,導電層445被用作電晶體402的閘極電極。
氧化物半導體層441包括重疊於導電層443a的區域與重疊於導電層445的區域之間的區域442a。另外,氧化物半導體層441包括重疊於導電層443b的區域與重疊於導電層445的區域之間的區域442b。藉由將導電層443a、導電層443b及導電層445用作遮罩且對區域442a及區域442b添加氬或使氧化物半導體層441具有p型導電性或n型導電性的雜質,可以使區域442a及區域442b的電阻率比氧化物半導體層441中與導電層445重疊的區域低。
在絕緣膜444及導電層445上設置有絕緣膜446及絕緣膜451。在絕緣膜451上設置有導電層452及導電層453。導電層452藉由設置在絕緣膜430、絕緣膜444、絕緣膜446及絕緣膜451中的開口部與導電層428連接,且藉由設置在絕緣膜444、絕緣膜446及絕緣膜451中的開口部與導電層443a連接。導電層453藉由設置在絕緣膜444、絕緣膜446及絕緣膜451中的開口部與導電層443b連接。導電層452被用作圖12A至圖12C所示的佈線BL或與佈線BL連接的導電層。
在導電層452及導電層453上設置有絕緣膜454。在絕緣膜454上設置有電容器403。
電容器403包括:絕緣膜454上的導電層461;導電層461上的絕緣膜462;隔著絕緣膜462與導電層461重疊的導電層463。在導電層463上設置有絕緣膜464。導電層461藉由設置在絕緣膜454的開口部中的 導電層455與導電層453連接。導電層461及導電層463被用作電容器403的電極,絕緣膜462被用作電容器403的電介質。
在圖13所示的半導體裝置中,使用作電晶體401的源極電極或汲極電極的導電層413a與用作電晶體402的源極電極或汲極電極的導電層443a連接的導電層422a、導電層424、導電層425、導電層427、導電層428、導電層452被用作圖12A至圖12C中的佈線BL。另外,除了上述導電層以外,佈線BL也可以包含導電層413a或導電層443a。
在圖13中,電晶體402在氧化物半導體層441的至少一個表面包括導電層445即可,也可以包括夾著氧化物半導體層441的一對閘極電極。例如,藉由在絕緣膜426上形成作為電晶體402的背閘極的導電層429,可以對電晶體402設置一對閘極電極。
另外,在圖13中,電晶體402具有一個通道形成區域對應於一個導電層445的結構。但是,電晶體402藉由包括互相連接的多個閘極電極,也可以採用氧化物半導體層441中具有多個通道形成區域的多閘極結構。
如上所述,藉由層疊電晶體401、電晶體402及電容器403,可以縮小半導體裝置的面積。尤其是,藉由將電容器403設置在與電晶體402重疊的位置上,在充分地確保圖12A至圖12C中的記憶單元311的容量的情況下可以縮小記憶單元311的面積。
注意,電容器403較佳為包括與電晶體402重疊的區域。例如,可以採用導電層461或導電層463與氧化物半導體層441或導電層445重疊的結構。因此,可以進一步縮小記憶單元的面積。
在圖13中,例如在將電晶體401的通道長度設定為65nm,將電晶體402的通道長度設定為60nm,將電容器403層疊在電晶體402上,並將該結構適用於圖11的記憶單元311的情況下,可以使記憶單元的面積為0.54μm2以下。
〈結構實例2〉
圖14示出與圖13不同的半導體裝置的剖面圖。圖14與圖13的不同之處只在於下面說明的電容器403的結構,圖14的其他結構可以使用圖13的結構。
圖14所示的電容器403包括:導電層471、導電層471上的絕緣膜472、隔著絕緣膜472與導電層471重疊的導電層473。在導電層473上設置有絕緣膜474。導電層471及導電層473被用作電容器403的電極,絕緣膜472被用作電容器403的電介質。在此,圖13中的電容器403是平面型,而圖14中的電容器403是圓柱型。
導電層471形成在絕緣膜454上及設置於絕緣膜454中的開口部中,且與導電層453連接。因此,導電層471包括與導電層453接觸的第一區域、與絕緣膜 454的頂面接觸的第二區域以及與絕緣膜454的側面接觸的第三區域。絕緣膜472以與導電層471接觸的方式設置。
導電層473以隔著絕緣膜472與導電層471重疊的方式在絕緣膜454上及設置於絕緣膜454中的開口部中設置。因此,在絕緣膜454上、絕緣膜454的開口部的底部中以及絕緣膜454的開口部的側面部中形成有容量。因此,藉由使絕緣膜454的厚度大且將開口部形成得深,可以增加電容器403的容量。
如上所述,藉由使電容器403形成為圓柱型,可以在儲存電容器403的容量的情況下縮小電容器403的面積。由此,可以進一步縮小記憶單元的面積。
注意,電容器403較佳為包括與電晶體402重疊的區域。例如,可以採用具有導電層471或導電層473與氧化物半導體層441或導電層445重疊的區域的結構。因此,可以進一步縮小記憶單元的面積。
在圖14中,例如在將電晶體401的通道長度設定為65nm,將電晶體402的通道長度設定為60nm,將電容器403層疊在電晶體402上,並將該結構適用於圖11的記憶單元311的情況下,可以使記憶單元311的面積為0.17μm2以下。
本實施方式所示的結構、方法可以與其他實施方式所示的結構、方法適當地組合。
實施方式4
在本實施方式中,對可用於本發明的一個實施方式的OS電晶體的結構實例進行說明。
〈結構實例1〉
圖15A至圖15D說明OS電晶體的結構的一個實例。圖15A是俯視圖,說明OS電晶體的結構的一個實例。圖15B為y1-y2之間的剖面圖,圖15C為x1-x2之間的剖面圖,圖15D為x3-x4之間的剖面圖。在此,有時將y1-y2線的方向稱為通道長度方向,將x1-x2線的方向稱為通道寬度方向。也就是說,圖15B說明OS電晶體的通道長度方向上的剖面結構,圖15C及圖15D的每一者說明OS電晶體的通道寬度方向上的剖面結構。注意,為了明確地說明裝置結構,在圖15A中省略部分構件。
圖15A至圖15D所示的OS電晶體501具有背閘極。OS電晶體501形成在絕緣表面上。在此,OS電晶體501形成在絕緣層511上。絕緣層511形成在基板510表面上。OS電晶體501被絕緣層514及絕緣層515覆蓋。注意,也可以將絕緣層514及515視為OS電晶體501的構件。OS電晶體501包括絕緣層512、絕緣層513、氧化物半導體層521、氧化物半導體層522、氧化物半導體層523、導電層530、導電層531、導電層541及導電層542。在此,將氧化物半導體層521、氧化物半導體層522及氧化物半導體層523總稱為氧化物半導體層 520。
絕緣層513具有被用作閘極絕緣層的區域。導電層530被用作閘極電極(第一閘極電極)。導電層531作為背閘極(第二閘極電極)。導電層541及導電層542被用作源極電極或者汲極電極。注意,也可以不設置導電層531(下面也同樣)。
如圖15B和圖15C所說明,氧化物半導體層520包括依次層疊氧化物半導體層521、氧化物半導體層522和氧化物半導體層523的區域。絕緣層513覆蓋該疊層部分。導電層531隔著絕緣層512與該氧化物半導體層的疊層部分重疊。導電層541及導電層542設置在由氧化物半導體層521及氧化物半導體層522構成的疊層膜上,並都與該疊層膜的頂面及通道長度方向上的側面接觸。在圖15A至圖15D的例子中,導電層541及542還與絕緣層512接觸。氧化物半導體層523以覆蓋氧化物半導體層521、522及導電層541、542的方式形成。氧化物半導體層523的底面與氧化物半導體層522的頂面接觸。
在氧化物半導體層520中,以隔著絕緣層513在通道寬度方向上圍繞氧化物半導體層521至523的疊層部分的方式形成導電層530(參照圖15C)。因此,垂直方向上的閘極電場及橫向方向上的閘極電場施加到該疊層部分。在OS電晶體501中,閘極電場是指由施加到導電層531(閘極電極層)的電壓所形成的電場。藉由利用閘極電場,可以電圍繞氧化物半導體層521至523的整個疊層 部,因此有時通道形成在氧化物半導體層522整體(塊內)。因此,OS電晶體501能夠具有較高的通態電流(on-state current)特性。
在本說明書中,將這種能夠由閘極電場電圍繞半導體的電晶體結構稱為“surrounded channel(s-channel)”結構。OS電晶體501具有s-channel結構。在s-channel結構中,能夠使大電流流過電晶體的源極與汲極之間,因此可以增加導通狀態下的汲極電流(通態電流)。
當OS電晶體501具有s-channel結構時,容易由施加到氧化物半導體層522的側面的閘極電場控制通道形成區域。在導電層530延伸到氧化物半導體層522的下方而面對氧化物半導體層521的側面的結構中,達到更高的控制性,所以是較佳的。其結果,可以減少OS電晶體501的次臨界擺幅值(S值),由此可以抑制短通道效應。因此,該結構適用於微型化。
如圖15A至圖15D所示的OS電晶體501那樣,藉由採用三維的裝置結構的OS電晶體,可以使通道長度低於100nm。藉由進行OS電晶體的微型化,可以減少電路面積。OS電晶體的通道長度較佳低於65nm,更佳為低於或等於30nm或者低於或等於20nm。
注意,In-Ga-Zn氧化物等氧化物半導體的熱導率低於矽的熱導率。因此,當作為氧化物半導體層520使用氧化物半導體時,尤其在氧化物半導體層520的通道 形成區域的汲極一側的端部等中容易發熱。然而,因為圖15B所示的電晶體501包括導電層541、542與導電層530重疊的區域,所以導電層541、542配置在氧化物半導體層520的通道形成區域附近。由此,在氧化物半導體層520的通道形成區域中發生的熱傳導到導電層541、542。也就是說,能夠使用導電層541、542進行通道形成區域的散熱。
將被用作電晶體的閘極的導電體稱為閘極電極,將被用作電晶體的源極的導電體稱為源極電極,將被用作電晶體的汲極的導電體稱為汲極電極,將被用作電晶體的源極的區域稱為源極區,將被用作電晶體的汲極的區域稱為汲極區。在本說明書中,有時將閘極電極稱為閘極,將汲極電極或者汲極區稱為汲極,將源極電極或者源極區稱為源極。
例如,通道長度是指在電晶體的俯視圖中,半導體(或在電晶體處於導通狀態時,在半導體中電流流過的部分)和閘極重疊的區域或者形成通道的區域中的源極和汲極之間的距離。另外,在一個電晶體中,通道長度不一定在所有的區域中成為相同的值。也就是說,一個電晶體的通道長度有時不限於一個值。因此,在本說明書中,通道長度是形成通道的區域中的任一個值、最大值、最小值或平均值。
例如,通道寬度是指半導體(或在電晶體處於導通狀態時,在半導體中電流流過的部分)和閘極重疊的 區域、或者形成通道的區域中的源極和汲極相對的部分的長度。另外,在一個電晶體中,通道寬度不一定在所有的區域中成為相同的值。也就是說,一個電晶體的通道寬度有時不限於一個值。因此,在本說明書中,通道寬度是形成通道的區域中的任一個值、最大值、最小值或平均值。
另外,根據電晶體的結構,有時實際上形成通道的區域中的通道寬度(下面稱為有效的通道寬度)和電晶體的俯視圖所示的通道寬度(下面稱為外觀上的通道寬度)不同。例如,在具有三維結構的電晶體中,有時有效的通道寬度大於電晶體的俯視圖所示的外觀上的通道寬度,而不能忽略其影響。例如,在具有微型且三維結構的電晶體中,有時形成在半導體的側面上的通道區域的比例高。在此情況下,實際形成通道時獲得的有效的通道寬度大於俯視圖所示的外觀上的通道寬度。
在本說明書中,在簡單地描述為“通道寬度”時,有時是指外觀上的通道寬度。或者,在本說明書中,在簡單地描述為“通道寬度”時,有時是指有效的通道寬度。注意,藉由取得剖面TEM影像等並對其進行分析等,可以決定通道長度、通道寬度、有效的通道寬度、外觀上的通道寬度、圍繞通道寬度等的值。
〈結構實例2〉
圖16A至圖16D所說明的OS電晶體502為OS電晶體501的變形例子。圖16A是OS電晶體502的俯視圖。 圖16B為y1-y2之間的剖面圖,圖16C為x1-x2之間的剖面圖,圖16D為x3-x4之間的剖面圖。注意,為了明確地說明裝置結構,在圖16A中省略部分構件。
圖16A至圖16D所示的OS電晶體502也與OS電晶體501同樣地具有s-channel結構。導電層541及導電層542的形狀與OS電晶體501不同。OS電晶體502的導電層541及導電層542由用來形成氧化物半導體層521及氧化物半導體層522的疊層膜的硬遮罩形成。因此,導電層541及導電層542不與氧化物半導體層521及氧化物半導體層522的側面接觸(圖16D)。
藉由如下製程可以形成氧化物半導體層521、522、導電層541、542。形成構成氧化物半導體層521、522的兩層氧化物半導體膜。在氧化物半導體膜上形成單層或者疊層的導電膜。藉由對該導電膜進行蝕刻來形成硬遮罩。藉由使用該硬遮罩對兩層的氧化物半導體膜進行蝕刻,來形成氧化物半導體層521和氧化物半導體層522的疊層膜。接著,藉由對硬遮罩進行蝕刻,來形成導電層541及導電層542。
〈結構實例3、4〉
圖17A至圖17D所說明的OS電晶體503為OS電晶體501的變形例子,圖18A至圖18D所說明的OS電晶體504為OS電晶體502的變形例子。在OS電晶體503及OS電晶體504中,以導電層530為遮罩對氧化物半導體 層523及絕緣層513進行蝕刻。因此,氧化物半導體層523及絕緣層513的端部與導電層530的端部大致對齊。
〈結構實例5、6〉
圖19A至圖19D所說明的OS電晶體505為OS電晶體501的變形例子,圖20A至圖20D所說明的OS電晶體506為OS電晶體502的變形例子。OS電晶體505及OS電晶體506都在氧化物半導體層522與導電層541之間包括層551,在氧化物半導體層522與導電層542之間包括層552。
層551、552例如可以使用透明導電體、氧化物半導體、氮化物半導體或氧氮化物半導體形成。層551、552可以使用n型氧化物半導體層形成,或者,可以使用其電阻比導電層541、542高的導電體層形成。例如,層551、552可以使用包含銦、錫及氧的層、包含銦及鋅的層、包含銦、鎢及鋅的層、包含錫及鋅的層、包含鋅及鎵的層、包含鋅及鋁的層、包含鋅及氟的層、包含鋅及硼的層、包含錫及銻的層、包含錫及氟的層或包含鈦及鈮的層等。在上面列舉的這些層也可以包含氫、碳、氮、矽、鍺和氬中的一個或多個。
層551、552也可以具有使可見光線透過的性質。另外,層551、552也可以具有藉由反射或吸收可見光線、紫外線、紅外線或X射線而不使它們透過的性質。當具有這種性質時,有時可以抑制雜散光導致的電晶體的 電特性變動。
作為層551、552,較佳為使用不在與氧化物半導體層523之間形成肖特基障壁的層。由此,可以提高OS電晶體505、506的導通特性。
作為層551、552,較佳為使用其電阻比導電層541及導電層542高的層。此外,層551、552的電阻較佳比電晶體的通道電阻低。例如,將層551、552的電阻率設定為高於或等於0.1Ωcm且低於或等於100Ωcm、高於或等於0.5Ωcm且低於或等於50Ωcm或高於或等於1Ωcm且低於或等於10Ωcm即可。藉由將層551、552的電阻率設定在上述範圍內,可以緩和通道與汲極之間的邊界部的電場集中。因此,可以降低電晶體的電特性變動。此外,也可以降低起因於從汲極產生的電場的衝穿電流。因此,也可以在通道長度短的電晶體中實現良好的飽和特性。注意,在源極和汲極不調換的電路結構中,有時較佳為只設置層551和層552中的任一個(例如,位於汲極一側的層)。
〈結構實例7〉
圖30A至圖30D所說明的OS電晶體507是OS電晶體503的變形例子。如圖30C所說明,導電層530藉由設置在絕緣層512、513的開口部連接於導電層531。由此,可以連接OS電晶體507的閘極與背閘極。
接著,對OS電晶體501至507的構件進行說 明。
〈氧化物半導體層〉
氧化物半導體層521至523的半導體材料的典型為In-Ga氧化物、In-Zn氧化物、In-M-Zn氧化物(M為Ga、Y、Zr、La、Ce或Nd)。氧化物半導體層521至523不侷限於包含銦的氧化物層。氧化物半導體層521至523例如也可以使用Zn-Sn氧化物層、Ga-Sn氧化物層、Zn-Mg氧化物層等形成。氧化物半導體層522較佳為使用In-M-Zn氧化物形成。氧化物半導體層521、氧化物半導體層523都可以使用Ga氧化物形成。
對作為氧化物半導體層521至523利用濺射法形成In-M-Zn氧化物膜的情況進行說明。將用來形成氧化物半導體層522的In-M-Zn氧化物的成膜用靶材的金屬元素的原子數比設定為In:M:Zn=x1:y1:z1,將用來形成氧化物半導體層521和氧化物半導體層523的靶材的金屬元素的原子數比設定為In:M:Zn=x2:y2:z2
當形成氧化物半導體層522時,較佳為使用x1/y1大於或等於1/3且小於或等於6或者大於等於1且小於等於6,並且,z1/y1大於或等於1/3且小於或等於6或者大於或等於1且小於或等於6的In-M-Zn氧化物的多晶靶材。藉由將z1/y1設定為大於或等於1且小於或等於6,容易形成CAAC-OS(C-Axis Aligned Crystalline Oxide Semiconductor)膜。靶材的金屬元素的原子數比的典型例 子為In:M:Zn=1:1:1、In:M:Zn=1:1:1.2、In:M:Zn=2:1:1.5、In:M:Zn=2:1:2.3、In:M:Zn=2:1:3、In:M:Zn=3:1:2、In:M:Zn=4:2:4.1等。注意,CAAC-OS是指具有c軸配向的結晶部的氧化物半導體,將在下面進行說明。CAAC-OS膜尤其較佳為不包含尖晶石型結晶結構。由此可以提高使用CAAC-OS膜的電晶體的電特性及可靠性。
當形成氧化物半導體層521及氧化物半導體層523時,較佳為使用x2/y2<x1/y1,並且,z2/y2大於或等於1/3且小於或等於6,較佳為大於或等於1且小於或等於6的靶材。藉由將z2/y2設定為大於或等於1且小於或等於6,容易形成CAAC-OS膜。靶材的金屬元素的原子數比的典型例子為In:M:Zn=1:3:2、In:M:Zn=1:3:4、In:M:Zn=1:3:6、In:M:Zn=1:3:8、In:M:Zn=1:4:4、In:M:Zn=1:4:5、In:M:Zn=1:4:6、In:M:Zn=1:4:7、In:M:Zn=1:4:8、In:M:Zn=1:5:5、In:M:Zn=1:5:6、In:M:Zn=1:5:7、In:M:Zn=1:5:8、In:M:Zn=1:6:8等。
In-M-Zn氧化物膜的原子數比作為誤差會包括上述原子數比的±40%的變動。例如,使用In:M:Zn=4:2:4.1的氧化物靶材形成的氧化物半導體膜所包含的金屬元素的原子數比大致為In:M:Zn=4:2:3。
[能帶結構]
接著,參照圖21B所示的能帶圖對由氧化物半導體層521、氧化物半導體層522及氧化物半導體層523的疊層構成的氧化物半導體層520的功能及效果進行說明。圖21A為OS電晶體502的通道區的放大圖,為圖16B的部分放大圖。圖21B示出圖21A中的點劃線z1-z2之間的部分(OS電晶體502的通道形成區域)的能帶結構。以下,以OS電晶體502為例子進行說明,但是同樣適用於OS電晶體501、503至507。
在圖21B中,Ec512、Ec521、Ec522、Ec523、Ec513分別示出絕緣層512、氧化物半導體層521、氧化物半導體層522、氧化物半導體層523、絕緣層513的導電帶最小值的能量。
這裡,真空能階與導帶底之間的能量差(也稱為電子親和力)是真空能階與價帶頂之間的能量差(也稱為游離電位)減去能隙而得到的值。另外,可以利用光譜橢圓偏光計(HORIBA JOBIN YVON公司製造的UT-300)測量能隙。注意,真空能階與價帶頂之間的能量差可以利用紫外光電子能譜(UPS:Ultraviolet Photoelectron Spectroscopy)裝置(PHI公司製造的VersaProbe)來測量。
注意,使用其原子數比為In:Ga:Zn=1:3:2的濺射靶材形成的In-Ga-Zn氧化物的能隙大約為3.5eV,電子親和力大約為4.5eV。使用其原子數比為In:Ga:Zn=1:3:4的濺射靶材形成的In-Ga-Zn氧化物的能隙大約為3.4eV,電子親和力大約為4.5eV。使用其原子數 比為In:Ga:Zn=1:3:6的濺射靶材形成的In-Ga-Zn氧化物的能隙大約為3.3eV,電子親和力大約為4.5eV。使用其原子數比為In:Ga:Zn=1:6:2的濺射靶材形成的In-Ga-Zn氧化物的能隙大約為3.9eV,電子親和力大約為4.3eV。使用其原子數比為In:Ga:Zn=1:6:8的濺射靶材形成的In-Ga-Zn氧化物的能隙大約為3.5eV,電子親和力大約為4.4eV。使用其原子數比為In:Ga:Zn=1:6:10的濺射靶材形成的In-Ga-Zn氧化物的能隙大約為3.5eV,電子親和力大約為4.5eV。使用其原子數比為In:Ga:Zn=1:1:1的濺射靶材形成的In-Ga-Zn氧化物的能隙大約為3.2eV,電子親和力大約為4.7eV。使用其原子數比為In:Ga:Zn=3:1:2的濺射靶材形成的In-Ga-Zn氧化物的能隙大約為2.8eV,電子親和力大約為5.0eV。
因為絕緣層512和絕緣層513是絕緣體,所以Ec512及Ec513比Ec521、Ec522及Ec523更接近於真空能階(電子親和力小)。
另外,Ec521比Ec522更接近於真空能階。明確而言,Ec521較佳比Ec522更接近於真空能階0.05eV以上、0.07eV以上、0.1eV以上或0.15eV以上且2eV以下、1eV以下、0.5eV以下或0.4eV以下。
此外,Ec523比Ec522更接近於真空能階。明確而言,Ec523較佳比Ec522更接近於真空能階0.05eV以上、0.07eV以上、0.1eV以上或0.15eV以上且2eV以下、1eV以下、0.5eV以下或0.4eV以下。
另外,因為在氧化物半導體層521與氧化物半導體層522的介面附近以及氧化物半導體層522與氧化物半導體層523的介面附近形成混合區域,所以導帶底的能量連續地變化。就是說,在這些介面不存在能階或者幾乎不存在能階。
因此,在具有該能帶結構的疊層結構中,電子主要在氧化物半導體層522中移動。由此,即使在氧化物半導體層521與絕緣層512的介面或者氧化物半導體層523與絕緣層513的介面存在有能階,該能階也幾乎不會影響到電子的移動。另外,因為在氧化物半導體層521與氧化物半導體層522的介面以及氧化物半導體層523與氧化物半導體層522的介面不存在能階或者幾乎不存在能階,所以在該區域中不會阻礙電子的移動。因此,具有上述氧化物半導體的疊層結構的OS電晶體502可以實現高場效移動率。
此外,如圖21B所說明,雖然在氧化物半導體層521與絕緣層512的介面以及氧化物半導體層523與絕緣層513的介面附近有可能形成起因於雜質或缺陷的陷阱狀態Et502,但是由於氧化物半導體層521及氧化物半導體層523的存在,可以使氧化物半導體層522遠離該陷阱狀態。
在OS電晶體502中,在通道寬度方向上氧化物半導體層522的頂面及側面接觸於氧化物半導體層523,氧化物半導體層522的底面接觸於氧化物半導體層 521(參照圖16C)。如此,藉由採用由氧化物半導體層521和氧化物半導體層523覆蓋氧化物半導體層522的結構,可以進一步減少上述陷阱狀態的影響。
注意,當Ec521或Ec523與Ec522的能量差小時,有時氧化物半導體層522的電子越過該能量差到達陷阱狀態。在電子被陷阱狀態俘獲時,在絕緣膜的介面產生固定負電荷,導致電晶體的臨界電壓移到正方向。
因此,藉由將Ec521與Ec522的能量差以及Ec523與Ec522的能量差都設定為0.1eV以上,較佳為0.15eV以上,電晶體的臨界電壓的變動得到抑制,從而可以使電晶體的電特性良好,所以是較佳的。
另外,氧化物半導體層521及氧化物半導體層523的能帶間隙較佳寬於氧化物半導體層522的能帶間隙。
例如,氧化物半導體層521及氧化物半導體層523可以使用如下材料:包含Ga、Y、Zr、La、Ce或Nd且該元素的原子數比高於氧化物半導體層522的材料。明確而言,上述元素的原子數比為氧化物半導體層522的1.5倍以上,較佳為2倍以上,更佳為3倍以上。上述元素與氧堅固地鍵合,所以具有抑制在氧化物半導體中產生氧缺損的功能。由此可說,與氧化物半導體層522相比,在氧化物半導體層521及氧化物半導體層523中不容易產生氧缺損。
當氧化物半導體層521、氧化物半導體層522 及氧化物半導體層523為至少包含銦、鋅及M(M為Ga、Y、Zr、La、Ce或Nd)的In-M-Zn氧化物,且氧化物半導體層521的原子數比為In:M:Zn=x1:y1:z1,氧化物半導體層522的原子數比為In:M:Zn=x2:y2:z2,氧化物半導體層523的原子數比為In:M:Zn=x3:y3:z3時,y1/x1及y3/x3較佳大於y2/x2。y1/x1及y3/x3為y2/x2的1.5倍以上,較佳為2倍以上,更佳為3倍以上。此時,在氧化物半導體層522中,在y2為大於或等於x2的情況下,能夠使電晶體的電特性變得穩定。注意,在y2為x2的3倍以上的情況下,電晶體的場效移動率降低,因此y2較佳小於x2的3倍。
滿足上述條件的In-M-Zn氧化物膜可以使用具有上述金屬元素的原子數比的In-M-Zn氧化物靶材形成。
氧化物半導體層521及氧化物半導體層523中的除了Zn及O之外的In與M的原子百分比較佳為:In的比率低於50atomic%且M的比率高於50atomic%,更佳為:In的比率低於25atomic%且M的比率高於75atomic%。另外,氧化物半導體層522中的除了Zn及O之外的In與M的原子百分比較佳為:In的比率高於25atomic%且M的比率低於75atomic%,更佳為:In的比率高於34atomic%且M的比率低於66atomic%。
有時氧化物半導體層521和氧化物半導體層523的至少一個也可以不包含銦。例如,可以使用氧化鎵 膜形成氧化物半導體層521和/或氧化物半導體層523。
氧化物半導體層521及氧化物半導體層523的厚度為大於或等於3nm且小於或等於100nm,較佳為大於或等於3nm且小於或等於50nm。氧化物半導體層522的厚度為大於或等於3nm且小於或等於200nm,較佳為大於或等於3nm且小於或等於100nm,更佳為大於或等於3nm且小於或等於50nm。氧化物半導體層523較佳比氧化物半導體層521及氧化物半導體層522薄。
為了對其通道形成在氧化物半導體中的OS電晶體賦予穩定的電特性,藉由降低氧化物半導體中的雜質濃度,來使氧化物半導體成為本質或實質上本質是有效的。在此,“實質上本質”是指氧化物半導體的載子密度低於8×1011/cm3,較佳低於1×1011/cm3,更佳低於1×1010/cm3且高於或等於1×10-9/cm3
此外,對氧化物半導體來說,氫、氮、碳、矽以及主要成分以外的金屬元素是雜質。例如,氫和氮引起施體能階的形成,而增高載子密度。此外,矽引起氧化物半導體中的雜質能階的形成。該雜質能階成為陷阱,有可能使電晶體的電特性劣化。因此,較佳為降低氧化物半導體層521、氧化物半導體層522及氧化物半導體層523中或各介面的雜質濃度。
為了使氧化物半導體成為本質或實質上本質,例如使氧化物半導體的某個深度或氧化物半導體的某個區域中的藉由SIMS(Secondary Ion Mass Spectrometry: 二次離子質譜)分析測定出的矽濃度低於1×1019atoms/cm3,較佳低於5×1018atoms/cm3,更佳低於1×1018atoms/cm3。此外,例如使氧化物半導體的某個深度或氧化物半導體的某個區域中的氫濃度為低於或等於2×1020atoms/cm3,較佳為低於或等於5×1019atoms/cm3,更佳為低於或等於1×1019atoms/cm3,進一步較佳為低於或等於5×1018atoms/cm3。此外,例如使氧化物半導體的某個深度或氧化物半導體的某個區域中的氮濃度低於5×1019atoms/cm3,較佳為低於或等於5×1018atoms/cm3,更佳為低於或等於1×1018atoms/cm3,進一步較佳為低於或等於5×1017atoms/cm3
此外,當氧化物半導體包含結晶時,如果以高濃度包含矽或碳,氧化物半導體的結晶性則有可能降低。為了防止氧化物半導體的結晶性的降低,例如在氧化物半導體的某個深度或氧化物半導體的某個區域中包含矽濃度低於1×1019atoms/cm3,較佳低於5×1018atoms/cm3,更佳低於1×1018atoms/cm3的部分即可。此外,例如在氧化物半導體的某個深度或氧化物半導體的某個區域中包含碳濃度低於1×1019atoms/cm3,較佳低於5×1018atoms/cm3,更佳低於1×1018atoms/cm3的部分即可。
此外,將如上述那樣的被高度純化了的氧化物半導體用於通道形成區域的電晶體的關態電流極小。例如,可以使源極與汲極之間的電壓為0.1V、5V或10V左右時的以電晶體的通道寬度正規化的關態電流降低到幾 yA/μm至幾zA/μm。
[關態電流]
在本說明書中,在沒有特別的說明的情況下,關態電流是指電晶體處於關閉狀態(也稱為非導通狀態、截止狀態)的汲極電流。在沒有特別的說明的情況下,在n通道電晶體中,關閉狀態是指閘極與源極間的電壓Vgs低於臨界電壓Vth的狀態,在p通道電晶體中,關閉狀態是指閘極與源極間的電壓Vgs高於臨界電壓Vth的狀態。例如,n通道電晶體的關態電流有時是指閘極與源極間的電壓Vgs低於臨界電壓Vth時的汲極電流。
電晶體的關態電流有時取決於Vgs。因此,“電晶體的關態電流為I以下”有時是指存在使電晶體的關態電流成為I以下的特定Vgs的值。電晶體的關態電流有時是指:當Vgs為預定的值時的關閉狀態;當Vgs為預定的範圍內的值時的關閉狀態;或者當Vgs為能夠獲得充分低的關態電流的值時的關閉狀態等。
作為一個例子,設想一種n通道電晶體,該n通道電晶體的臨界電壓Vth為0.5V,Vgs為0.5V時的汲極電流為1×10-9A,Vgs為0.1V時的汲極電流為1×10-13A,Vgs為-0.5V時的汲極電流為1×10-19A,Vgs為-0.8V時的汲極電流為1×10-22A。在Vgs為-0.5V時或在Vgs為-0.5V至-0.8V的範圍內,該電晶體的汲極電流為1×10-19A以下,所以有時稱該電晶體的關態電流為1×10-19A以 下。由於存在使該電晶體的汲極電流成為1×10-22A以下的Vgs,因此有時稱該電晶體的關態電流為1×10-22A以下。
在本說明書中,有時以每通道寬度W的電流值或每給定通道寬度(例如1μm)的電流值表示具有通道寬度W的電晶體的關態電流。在為後者時,關態電流能以每單位長度的電流(例如,A/μm)來表示。
電晶體的關態電流有時取決於溫度。在本說明書中,在沒有特別的說明的情況下,關態電流有時表示在室溫、60℃、85℃、95℃或125℃下的關態電流。或者,有時表示在保證包括該電晶體的半導體裝置等的可靠性的溫度下或者在包括該電晶體的半導體裝置等被使用的溫度(例如,5℃至35℃中的任一溫度)下的關態電流。“電晶體的關態電流為I以下”有時是指在室溫、60℃、85℃、95℃、125℃、保證包括該電晶體的半導體裝置的可靠性的溫度下或者在包括該電晶體的半導體裝置等被使用的溫度(例如,5℃至35℃中的任一溫度)下存在使電晶體的關態電流成為I以下的Vgs的值。
電晶體的關態電流有時取決於汲極與源極間的電壓Vds。在本說明書中,在沒有特別的說明的情況下,關態電流有時表示Vds為0.1V、0.8V、1V、1.2V、1.8V、2.5V、3V、3.3V、10V、12V、16V或20V時的關態電流。或者,有時表示保證包括該電晶體的半導體裝置等的可靠性的Vds時或者包括該電晶體的半導體裝置等所 使用的Vds時的關態電流。“電晶體的關態電流為I以下”有時是指:在Vds為0.1V、0.8V、1V、1.2V、1.8V、2.5V、3V、3.3V、10V、12V、16V、20V、保證包括該電晶體的半導體裝置的可靠性的Vds或包括該電晶體的半導體裝置等被使用的Vds下存在使電晶體的關態電流成為I以下的Vgs的值。
在上述關態電流的說明中,可以將汲極換稱為源極。也就是說,關態電流有時指電晶體處於關閉狀態時的流過源極的電流。
在本說明書中,有時將關態電流記作漏電流。
在本說明書中,關態電流例如有時指當電晶體處於關閉狀態時流在源極與汲極間的電流。
[氧化物半導體膜的晶體結構]
下面,對構成氧化物半導體層520的氧化物半導體膜進行說明。在本說明書中,六方晶系包括三方晶系和菱方晶系。
氧化物半導體膜可以大致分為非單晶氧化物半導體膜和單晶氧化物半導體膜。非單晶氧化物半導體膜是指CAAC-OS膜、多晶氧化物半導體膜、微晶氧化物半導體膜以及非晶氧化物半導體膜等。
〈CAAC-OS膜〉
CAAC-OS膜是包含呈c軸配向的多個結晶部的氧化物半導體膜之一。
根據利用穿透式電子顯微鏡(TEM:Transmission Electron Microscope)觀察CAAC-OS膜的明視野影像及繞射圖案的複合分析影像(也稱為高解析度TEM影像),可以觀察到多個結晶部。但是,在高解析度TEM影像中觀察不到結晶部與結晶部之間的明確的邊界,亦即晶粒邊界(grain boundary)。因此,在CAAC-OS膜中,不容易發生起因於晶粒邊界的電子移動率的降低。
根據從大致平行於樣本面的方向觀察的CAAC-OS膜的高解析度剖面TEM影像可知在結晶部中金屬原子排列為層狀。各金屬原子層具有反映了形成有CAAC-OS膜的面(也稱為被形成面)或CAAC-OS膜的頂面的凸凹的形狀並以平行於CAAC-OS膜的被形成面或CAAC-OS膜的頂面的方式排列。
另一方面,根據從大致垂直於樣本面的方向觀察的CAAC-OS膜的高解析度平面TEM影像可知在結晶部中金屬原子排列為三角形狀或六角形狀。但是,在不同的結晶部之間金屬原子的排列沒有規律性。
使用X射線繞射(XRD:X-Ray Diffraction)裝置對CAAC-OS膜進行結構分析。例如,當利用out-of-plane法分析包括InGaZnO4結晶的CAAC-OS膜時,在繞射角(2θ)為31°附近時會出現峰值。由於該峰值來源於InGaZnO4結晶的(009)面,由此可知CAAC-OS膜中的結 晶具有c軸配向性,並且c軸朝向大致垂直於CAAC-OS膜的被形成面或頂面的方向。
當利用out-of-plane法分析包括InGaZnO4結晶的CAAC-OS膜時,除了在2θ為31°附近的峰值之外,有時還在2θ為36°附近觀察到峰值。2θ為36°附近的峰值意味著CAAC-OS膜的一部分中含有不呈c軸配向性的結晶。較佳的是,在CAAC-OS膜中在2θ為31°附近時出現峰值而在2θ為36°附近時不出現峰值。
CAAC-OS膜是具有雜質濃度低的氧化物半導體膜。雜質是指氫、碳、矽、過渡金屬元素等氧化物半導體膜的主要成分以外的元素。尤其是,矽等元素因為其與氧的結合力比構成氧化物半導體膜的金屬元素與氧的結合力更強而成為因從氧化物半導體膜奪取氧而打亂氧化物半導體膜的原子排列使得結晶性降低的主要因素。此外,鐵或鎳等重金屬、氬、二氧化碳等因為其原子半徑(分子半徑)大而在包含在氧化物半導體膜內部時成為打亂氧化物半導體膜的原子排列使得結晶性降低的主要因素。注意,包含在氧化物半導體膜中的雜質有時成為載子陷阱或載子發生源。
此外,CAAC-OS膜是缺陷態密度低的氧化物半導體膜。例如,氧化物半導體膜中的氧缺損有時成為載子陷阱或者藉由俘獲氫而成為載子發生源。
將雜質濃度低且缺陷態密度低(氧缺損少)的狀態稱為“高純度本質”或“實質上高純度本質”。高純度 本質或實質上高純度本質的氧化物半導體膜具有較少的載子發生源,因此可以具有較低的載子密度。因此,使用該氧化物半導體膜的電晶體很少具有負臨界電壓的電特性(也稱為常導通特性)。此外,高純度本質或實質上高純度本質的氧化物半導體膜具有較少的載子陷阱。因此,使用該氧化物半導體膜的電晶體的電特性變動小,而成為高可靠性的電晶體。此外,被氧化物半導體膜的載子陷阱俘獲的電荷到被釋放需要長時間,有時像固定電荷那樣動作。因此,使用雜質濃度高且缺陷態密度高的氧化物半導體膜的電晶體的電特性有時不穩定。
此外,在使用CAAC-OS膜的OS電晶體中,起因於可見光或紫外光的照射的電特性的變動小。
〈微晶氧化物半導體膜〉
在微晶氧化物半導體膜的高解析度TEM影像中有觀察到結晶部的區域及觀察不到明確的結晶部的區域。包含在微晶氧化物半導體膜中的結晶部的尺寸大多為大於或等於1nm且小於或等於100nm,或大於或等於1nm且小於或等於10nm。尤其是,將具有尺寸為大於或等於1nm且小於或等於10nm或大於或等於1nm且小於或等於3nm的微晶的奈米晶(nc:nanocrystal)的氧化物半導體膜稱為nc-OS(nanocrystalline Oxide Semiconductor:奈米晶氧化物半導體)膜。另外,例如在nc-OS膜的高解析度TEM影像中,有時觀察不到明確的晶粒邊界。
nc-OS膜在微小區域(例如大於或等於1nm且小於或等於10nm的區域,特別是大於或等於1nm且小於或等於3nm的區域)中其原子排列具有週期性。另外,nc-OS膜在不同的結晶部之間觀察不到晶體配向的規律性。因此,在膜整體上觀察不到配向性。所以,有時nc-OS膜在某些分析方法中與非晶氧化物半導體膜沒有差別。例如,在藉由利用使用其束徑比結晶部大的X射線的XRD裝置的out-of-plane法對nc-OS膜進行結構分析時,檢測不出表示結晶面的峰值。此外,在對nc-OS膜進行使用其束徑比結晶部大(例如,50nm以上)的電子射線的電子繞射(選區電子繞射)時,觀察到類似光暈圖案的繞射圖案。另一方面,在對nc-OS膜進行使用其束徑近於結晶部或者比結晶部小的電子射線的奈米束電子繞射時,觀察到斑點。另外,在nc-OS膜的奈米束電子繞射圖案中,有時觀察到如圓圈那樣的(環狀的)亮度高的區域。而且,在nc-OS膜的奈米束電子繞射圖案中,有時還觀察到環狀的區域內的多個斑點。
nc-OS膜是其規律性比非晶氧化物半導體膜高的氧化物半導體膜。因此,nc-OS膜的缺陷態密度比非晶氧化物半導體膜低。但是,nc-OS膜在不同的結晶部之間觀察不到晶體配向的規律性。所以,nc-OS膜的缺陷態密度比CAAC-OS膜高。
〈非晶氧化物半導體膜〉
非晶氧化物半導體膜是具有無序的原子排列並不具有結晶部的氧化物半導體膜。其一個例子為具有如石英那樣的無定形態的氧化物半導體膜。
在非晶氧化物半導體膜的高解析度TEM影像中,觀察不到結晶部。使用XRD裝置對非晶氧化物半導體膜進行結構分析。當利用out-of-plane法分析時,檢測不到表示結晶面的峰值。另外,在非晶氧化物半導體膜的電子繞射圖案中,觀察到光暈圖案。另外,在非晶氧化物半導體膜的奈米束電子繞射圖案中,觀察不到斑點,而觀察到光暈圖案。
氧化物半導體膜有時具有呈現nc-OS膜與非晶氧化物半導體膜之間的物性的結構。將具有這種結構的氧化物半導體膜特別稱為amorphous-like氧化物半導體(a-like OS:amorphous-like Oxide Semiconductor)膜。
在a-like OS膜的高解析度TEM影像中,有時觀察到空洞(也稱為空隙)。此外,在a-like OS膜的高解析度TEM影像中,有明確地確認到結晶部的區域及確認不到結晶部的區域。a-like OS膜有時因TEM觀察時的微量的電子照射而產生晶化,由此觀察到結晶部的生長。另一方面,在良好的nc-OS膜中,幾乎觀察不到因TEM觀察時的微量的電子照射而產生的晶化。
此外,a-like OS膜及nc-OS膜的結晶部的尺寸的測量可以使用高解析度TEM影像進行。例如,InGaZnO4結晶具有層狀結構,在In-O層之間具有兩個 Ga-Zn-O層。InGaZnO4結晶的單位晶格具有三個In-O層和六個Ga-Zn-O層的一共九個層在c軸方向上重疊為層狀的結構。因此,這些彼此相鄰的層之間的間隔與(009)面的晶格表面間隔(也稱為d值)大致相等,從晶體結構分析求出其值,亦即0.29nm。因此,著眼於高解析度TEM影像的晶格條紋,在晶格條紋的間隔為大於或等於0.28nm且小於或等於0.30nm的區域中,每個晶格條紋都對應於InGaZnO4結晶的a-b面。
有時氧化物半導體膜的膜密度因結構而不同。例如,當知道某個氧化物半導體膜的組成時,藉由與具有相同組成的單晶氧化物半導體膜的膜密度進行比較,可以推測出該氧化物半導體膜的結構。例如,a-like OS膜的密度為單晶氧化物半導體膜的膜密度的大於或等於78.6%且小於或等於92.3%。例如,nc-OS膜的膜密度和CAAC-OS膜的膜密度為單晶氧化物半導體膜的膜密度的大於或等於92.3%且小於100%。注意,形成其密度小於單晶氧化物半導體膜的膜密度的78%的氧化物半導體膜是很困難的。
使用具體例子對上述內容進行說明。例如,在原子個數比滿足In:Ga:Zn=1:1:1的氧化物半導體膜中,具有菱方晶系結構的單晶InGaZnO4的膜密度為6.357g/cm3。因此,例如,在原子個數比滿足In:Ga:Zn=1:1:1的氧化物半導體膜中,a-like OS膜的膜密度為5.0g/cm3以上且小於5.9g/cm3。另外,例如,在原子個 數比滿足In:Ga:Zn=1:1:1的氧化物半導體膜中,nc-OS膜的膜密度和CAAC-OS膜的膜密度為大於或等於5.9g/cm3且小於6.3g/cm3
注意,有時不存在相同組成的單晶氧化物半導體膜。此時,藉由以任意比例組合組成不同的單晶氧化物半導體膜,可以算出相當於期望的組成的單晶氧化物半導體膜的密度。例如,藉由考慮組成不同的單晶氧化物半導體膜的組合比例算出加權平均,可以獲得期望的組成的單晶氧化物半導體膜的密度。注意,較佳為儘可能以少的所組合的單晶氧化物半導體膜的種類來計算膜密度。
注意,氧化物半導體膜例如可以是包括非晶氧化物半導體膜、a-like OS膜、微晶氧化物半導體膜和CAAC-OS膜中的兩種以上的疊層膜。
〈基板〉
基板510不侷限於簡單的支撐材料,也可以是形成有電晶體等其他裝置的基板。此時,OS電晶體501的導電層530、導電層541和導電層542中的任一個也可以與上述其它裝置電連接。
〈基底絕緣膜〉
絕緣層511具有防止雜質從基板510擴散的功能。絕緣層512較佳為具有對氧化物半導體層520供應氧的功能。因此,絕緣層512較佳為包含氧,更佳為包含比化學 計量比多的氧。例如,絕緣層512為在利用熱脫附分析儀(TDS:Thermal Desorption Spectroscopy)時膜的表面溫度為大於或等於100℃且小於或等於700℃或大於或等於100℃且小於或等於500℃的範圍中的氧分子的釋放量為多於或等於1.0×1018[分子/cm3]的膜。當基板510是形成有其他裝置的基板時,較佳為利用CMP(Chemical Mechanical Polishing:化學機械拋光)法等對絕緣層511進行平坦化處理,以使其表面平坦。
絕緣層511、512可以使用氧化鋁、氧氮化鋁、氧化鎂、氧化矽、氧氮化矽、氮氧化矽、氧化鎵、氧化鍺、氧化釔、氧化鋯、氧化鑭、氧化釹、氧化鉿及氧化鉭、氮化矽、氮氧化鋁等絕緣材料或者它們的混合材料形成。注意,在本說明書中,氧氮化物是指氧含量大於氮含量的材料,氮氧化物是指氮含量大於氧含量的材料。
〈閘極電極〉
導電層530較佳為單獨使用銅(Cu)、鎢(W)、鉬(Mo)、金(Au)、鋁(Al)、錳(Mn)、鈦(Ti)、鉭(Ta)、鎳(Ni)、鉻(Cr)、鉛(Pb)、錫(Sn)、鐵(Fe)、鈷(Co)、釕(Ru)、銥(Ir)、鍶(Sr)、鉑(Pt)的低電阻材料,或者使用合金或以它們為主要成分的化合物形成。
導電層530可以具有單層結構或者兩層以上的疊層結構。例如,可以使用下列任一結構:包含矽的鋁膜的單層結構、在鋁膜上層疊鈦膜的兩層結構、在氮化鈦 膜上層疊鈦膜的兩層結構、在氮化鈦膜上層疊鎢膜的兩層結構、在氮化鉭膜或氮化鎢膜上層疊鎢膜的兩層結構以及依次層疊鈦膜、鋁膜和鈦膜的三層結構、Cu-Mn合金膜的單層結構、在Cu-Mn合金膜上層疊Cu膜的兩層結構、依次層疊Cu-Mn合金膜、Cu膜和Cu-Mn合金膜的三層結構等。尤其是Cu-Mn合金膜具有較低的電阻,且在與包含氧的絕緣膜的介面形成氧化錳以防止Cu的擴散,所以是較佳的。
導電層530也可以使用銦錫氧化物、包含氧化鎢的銦氧化物、包含氧化鎢的銦鋅氧化物、包含氧化鈦的銦氧化物、包含氧化鈦的銦錫氧化物、銦鋅氧化物、添加有氧化矽的銦錫氧化物等透光導電材料。也可以採用上述透光導電材料與上述金屬元素的疊層結構。
在此,如電晶體501至507那樣,當某電晶體T包括其間夾有半導體膜的一對閘極時,也可以對其中一個閘極供應信號A,並對另一個閘極供應固定電位Vb。
信號A例如為用來控制導通狀態/非導通狀態的信號。信號A也可以為具有電位V1或者電位V2(V1>V2)的兩種電位的數位信號。例如,可以將電位V1設定為高電源電位且將電位V2設定為低電源電位。信號A也可以為類比信號。
固定電位Vb例如為用來控制電晶體T的臨界電壓VthA的電位。固定電位Vb可以為電位V1或者電位 V2。此時,不需要另行設置用來生成固定電位Vb的電位發生電路,所以是較佳的。固定電位Vb也可以為與電位V1或者電位V2不同的電位。藉由降低固定電位Vb,有時可以提高臨界電壓VthA。其結果,有時可以降低閘極與源極之間的電壓Vgs為0V時的汲極電流,而可以降低包括電晶體T的電路的漏電流。例如,可以使固定電位Vb低於低電源電位。藉由提高固定電位Vb,有時可以降低臨界電壓VthA。其結果,有時可以提高閘極與源極之間的電壓Vgs為VDD時的汲極電流,而可以提高包括電晶體T的電路的操作速度。例如,可以使固定電位Vb高於低電源電位。
另外,信號A也可以被供應到電晶體T的一個閘極,信號B也可以被供應到另一個閘極。信號B例如為用來控制電晶體T的導通狀態/非導通狀態的信號。信號B也可以為具有電位V3或者電位V4(V3>V4)的兩種電位的數位信號。例如,可以將電位V3設定為高電源電位且將電位V4設定為低電源電位。信號B也可以為類比信號。
在信號A與信號B都是數位信號的情況下,信號B也可以為與信號A具有相同數位值的信號。此時,有時可以增加電晶體T的通態電流,而可以提高包括電晶體T的電路的操作速度。此時,信號A的電位V1也可以與信號B的電位V3不同。信號A的電位V2也可以與信號B的電位V4不同。例如,當對應於被輸入信號B 的閘極的閘極絕緣膜的厚度大於對應於被輸入信號A的閘極的閘極絕緣膜時,可以使信號B的電位振幅(V3-V4)大於信號A的電位振幅(V1-V2)。由此,有時可以使信號A及信號B對電晶體T的導通狀態或非導通狀態造成的影響大致相同。
在信號A與信號B都是數位信號的情況下,信號B也可以為與信號A具有不同數位值的信號。此時,有時可以分別利用信號A及信號B控制電晶體T,而可以實現更高的功能。例如,當電晶體T為n通道電晶體時,在僅在信號A為電位V1且信號B為電位V3時該電晶體處於導通狀態的情況下或者在僅在信號A為電位V2且信號B為電位V4時該電晶體處於非導通狀態的情況下,有時可以由一個電晶體實現NAND電路或NOR電路等的功能。另外,信號B也可以為用來控制臨界電壓VthA的信號。例如,信號B也可以在包括電晶體T的電路操作期間與在該電路未操作期間具有不同電位。信號B也可以根據電路的操作模式具有不同電位。此時,信號B有可能沒有信號A那麼頻繁地切換電位。
在信號A與信號B都是類比信號的情況下,信號B也可以為與信號A具有相同電位的類比信號、用常數乘以信號A的電位而得的類比信號、或者將常數加到信號A的電位或從信號A的電位減去常數而得的類比信號等。此時,有時可以藉由增加電晶體T的通態電流,而提高包括電晶體T的電路的操作速度。信號B也可以為 與信號A不同的類比信號。此時,有時可以分別利用信號A及信號B控制電晶體T,而可以實現更高的功能。
也可以使信號A為數位信號且使信號B為類比信號。也可以使信號A為類比信號且使信號B為數位信號。
另外,固定電位Va也可以被供應到電晶體T的一個閘極,固定電位Vb也可以被供應到另一個閘極。當對電晶體T的兩個閘極供應固定電位時,有時可以將電晶體T用作相當於電阻元件的元件。例如,當電晶體T為n通道電晶體時,藉由提高(降低)固定電位Va或固定電位Vb,有時可以降低(提高)電晶體的有效電阻。藉由提高(降低)固定電位Va及固定電位Vb的兩者,有時可以獲得比只具有一個閘極的電晶體低(高)的有效電阻。
〈閘極絕緣層〉
絕緣層513使用具有單層結構或者疊層結構的絕緣膜形成。絕緣層513可以使用包含氧化鋁、氧化鎂、氧化矽、氧氮化矽、氮氧化矽、氮化矽、氧化鎵、氧化鍺、氧化釔、氧化鋯、氧化鑭、氧化釹、氧化鉿和氧化鉭中的一種以上的絕緣膜。注意,絕緣層513也可以是上述材料的疊層。另外,絕緣層513也可以包含鑭(La)、氮、鋯(Zr)等作為雜質。絕緣層511也可以與絕緣層513同樣地形成。絕緣層513例如包含氧、氮、矽、鉿等。明確而言,較佳為包含氧化鉿、氧化矽或者氧氮化矽。
氧化鉿的相對介電常數比氧化矽或氧氮化矽高。因此,藉由使用氧化鉿,與使用氧化矽或氧氮化矽的情況相比,可以使絕緣層513的厚度厚,因此可以減少穿隧電流引起的漏電流。就是說,可以實現關態電流小的電晶體。再者,具有晶體結構的氧化鉿的相對介電常數比具有非晶結構的氧化鉿高。因此,為了形成關態電流小的電晶體,較佳為使用具有晶體結構的氧化鉿。作為晶體結構的例子,可以包括單斜晶結構或立方體晶結構等。注意,本發明的一個實施方式不侷限於此。
〈源極電極、汲極電極、背閘極電極〉
導電層541、導電層542及導電層531也可以與導電層530同樣地形成。Cu-Mn合金膜具有較低的電阻,藉由在與氧化物半導體層520的介面形成氧化錳以防止Cu的擴散,因此,較佳為將Cu-Mn合金膜用於導電層541及導電層542。
〈保護絕緣膜〉
絕緣層514較佳為具有能夠阻擋氧、氫、水、鹼金屬、鹼土金屬等的功能。藉由設置絕緣層514,能夠防止氧從氧化物半導體層520擴散到外部並能夠抑制氫、水等從外部侵入氧化物半導體層520中。作為絕緣層514,例如可以使用氮化物絕緣膜。作為該氮化物絕緣膜,有氮化矽、氮氧化矽、氮化鋁、氮氧化鋁等。另外,也可以設置 對氧、氫、水等具有阻擋效果的氧化物絕緣膜代替對氧、氫、水、鹼金屬、鹼土金屬等具有阻擋效果的氮化物絕緣膜。作為對氧、氫、水等具有阻擋效果的氧化物絕緣膜,有氧化鋁膜、氧氮化鋁膜、氧化鎵膜、氧氮化鎵膜、氧化釔膜、氧氮化釔膜、氧化鉿膜、氧氮化鉿膜等。
氧化鋁膜的不使氫、水分等雜質以及氧透過的阻擋效果高,因此氧化鋁膜適用於絕緣層514。因此,在電晶體的製程中及製造電晶體之後,將氧化鋁膜適合用作具有如下效果的保護膜:防止導致電晶體的電特性變動的氫、水分等雜質向氧化物半導體層520混入;防止氧化物半導體層520的主要成分的氧從氧化物半導體釋放出;防止氧的從絕緣層512的不必要的釋放。也可以將包含於氧化鋁膜中的氧擴散到氧化物半導體中。
〈層間絕緣膜〉
在絕緣層514上較佳為形成有絕緣層515。可以使用具有單層結構或者疊層結構的絕緣膜形成絕緣層515。該絕緣膜可以包含氧化鎂、氧化矽、氧氮化矽、氮氧化矽、氮化矽、氧化鎵、氧化鍺、氧化釔、氧化鋯、氧化鑭、氧化釹、氧化鉿及氧化鉭中的至少一者。
〈成膜方法〉
作為構成半導體裝置的絕緣膜、導電膜及半導體膜等的成膜方法的典型例子,有濺射法、電漿CVD法。也可 以使用其他方法,例如熱CVD法。作為熱CVD法,例如可以使用MOCVD(Metal Organic Chemical Vapor Deposition:有機金屬化學氣相沉積)法或ALD(Atomic Layer Deposition:原子層沉積)法。
由於熱CVD法是不使用電漿的成膜方法,因此具有不產生因電漿損傷所引起的缺陷的優點。在熱CVD法中,將處理室內的壓力設定為大氣壓或減壓,將源氣體及氧化劑同時供應到處理室內,使其在基板附近或在基板上發生反應而沉積在基板上。
另外,可以利用ALD法進行成膜,其中將處理室內的壓力設定為大氣壓或減壓,將用於反應的源氣體依次引入處理室,並且按該順序反復地引入氣體。例如,藉由切換各開關閥(也稱為高速閥)來將兩種以上的源氣體依次供應到處理室內,為了防止多種源氣體混合,在引入第一源氣體的同時或之後引入惰性氣體(氬或氮等)等,然後引入第二源氣體。注意,當同時引入第一源氣體及惰性氣體時,惰性氣體被用作載子氣體,另外,可以在引入第二源氣體的同時引入惰性氣體。另外,也可以不引入惰性氣體而藉由真空抽氣將第一源氣體排出,然後引入第二源氣體。第一源氣體附著到基板表面以形成第一單原子層,之後引入的第二源氣體與該第一單原子層起反應,由此第二單原子層層疊在第一單原子層上以形成薄膜。藉由按該順序反復多次地引入氣體直到獲得期望的厚度為止,可以形成步階覆蓋性良好的薄膜。由於薄膜的厚度可以根據按 順序反復引入氣體的次數來進行調節,因此,ALD法可以準確地調節厚度而適用於形成微型FET。
利用MOCVD法或ALD法等熱CVD法可以形成以上所示的實施方式所公開的導電膜或半導體膜,例如,當形成InGaZnOX(X>0)膜時,可以使用三甲基銦、三甲基鎵及二甲基鋅。注意,三甲基銦的化學式為In(CH3)3。另外,三甲基鎵的化學式為Ga(CH3)3。另外,二甲基鋅的化學式為Zn(CH3)2。另外,不侷限於上述組合,也可以使用三乙基鎵(化學式為Ga(C2H5)3)來代替三甲基鎵,使用二乙基鋅(化學式為Zn(C2H5)2)來代替二甲基鋅。
例如,在使用利用ALD法的沉積装置形成鎢膜時,依次反復引入WF6氣體和B2H6氣體形成初始鎢膜,然後依次反復引入WF6氣體和H2氣體形成鎢膜。注意,也可以使用SiH4氣體代替B2H6氣體。
例如,在使用利用ALD的沉積装置形成氧化物半導體膜如InGaZnOX(X>0)膜時,依次反復引入In(CH3)3氣體和O3氣體形成InO2層,然後依次反復引入Ga(CH3)3氣體和O3氣體形成GaO層,之後依次反復引入Zn(CH3)2氣體和O3氣體形成ZnO層。注意,這些層的順序不侷限於上述例子。此外,也可以混合這些氣體來形成混合化合物層如InGaO2層、InZnO2層、GaInO層、ZnInO層、GaZnO層等。注意,雖然也可以使用利用Ar等惰性氣體進行起泡而得來的H2O氣體來代替O3氣體,但較佳 為使用不含有H的O3氣體。還可以使用In(C2H5)3氣體代替In(CH3)3氣體。還可以使用Ga(C2H5)3氣體代替Ga(CH3)3氣體。另外,也可以使用Zn(CH3)2氣體。
本實施方式所示的結構、方法可以與其他實施方式所示的結構、方法適當地組合。
實施方式5
在本實施方式中,說明使用本發明的一個實施方式的半導體裝置的感測裝置的結構實例。圖22A和圖22B說明光感測器的一個例子,圖23A和圖23B說明觸控感測器的一個實例。
圖22A所示的光感測器包括:包括Si電晶體及光電轉換元件1000的層1100;與層1100接觸且包括佈線層的層1200;與層1200接觸且包括OS電晶體的層1300;以及與層1300接觸且包括佈線層的層1400。層1100中的光電轉換元件1000上形成有絕緣層1500。另外,設置有與層1400接觸的支撐基板1600。注意,如圖22B所說明,也可以省略層1200、層1300及層1400。
在絕緣層1500上形成有遮光層1510。在絕緣層1500及遮光層1510上作為平坦化膜形成有有機樹脂層1520。在有機樹脂層1520上形成有光學轉換層1550。在光學轉換層1550上設置有微透鏡陣列1540,穿過一個透鏡的光穿過其下方的光學轉換層1550照射到光電轉換元件1000。注意,也可以不設置絕緣層1500之上的遮光層 1510、有機樹脂層1520、光學轉換層1550和/或微透鏡陣列1540。
注意,層1300所包括的OS電晶體與半導體裝置所包括的其他電晶體也可以設置在同一層中。此時,可以藉由同一製程製造感測器電路及半導體裝置,因此可以實現低成本化、小型化。
圖23A是方塊圖,說明互電容式觸控感測器的結構的。圖23A說明脈衝電壓輸出電路601和電流檢測電路602。在圖23A中,以6個佈線X1至X6表示被施加脈衝電壓的佈線612,並以6個佈線Y1至Y6表示檢測電流變化的佈線613。此外,圖23A亦說明佈線612與佈線613重疊所形成的電容器611。
脈衝電壓輸出電路601是用來依次將脈衝電壓施加到佈線X1至X6的電路。當對佈線X1至X6施加脈衝電壓時,在形成電容器611的佈線612與佈線613之間產生電場。當在該佈線之間產生的電場被遮蔽等時,產生電容器611的互電容變化,藉由利用該變化,可以檢測物件的靠近或接觸。
電流檢測電路602是用來檢測電容器611的互電容變化所引起的佈線Y1至Y6的電流變化的電路。在佈線Y1至Y6中,如果沒有物件的靠近或接觸,則檢測不到電流值的變化,另一方面,在由於物件的靠近或接觸而互電容減少的情況下,所檢測的電流值減少。注意,藉由積分電路等檢測電流即可。
接著,圖23B是圖23A所示的互電容式觸控感測器中的輸入/輸出波形的時序圖。在圖23B中,在一個圖框(1F)期間進行全部列與行中的物件的檢測。另外,圖23B說明檢測出物件時和沒有檢測出物件時的期間。此外,佈線Y1至Y6的波形表示對應於所檢測出的電流值的電壓值。
依次對佈線X1至X6施加脈衝電壓,佈線Y1至Y6的波形根據該脈衝電壓而變化。當不存在物件的靠近或接觸時,佈線Y1至Y6的波形根據佈線X1至X6的電壓變化而變化。另一方面,當存在物件的靠近或接觸時,存在物件的靠近或接觸的部分的電流值減少,因而電壓值的波形也產生變化。
如此,可以藉由檢測互電容的變化來檢測物件的靠近或接觸。注意,不侷限於圖23A和圖23B所示的結構,也可以使用其他的觸控感測器。
本實施方式可以與其他實施方式適當地組合而實施。
實施方式6
在本實施方式中,作為半導體裝置的一個實例,對電子構件及具備該電子構件的電子裝置等進行說明。
圖24A是流程圖,示出製造電子構件的方法實例。電子構件也被稱為半導體封裝、IC用封裝或封裝。該電子構件根據端子取出方向或端子的形狀具有多個 不同規格和名稱。在本實施方式中,說明其一個例子。
藉由組裝製程(後製程),並且藉由在印刷電路板上組合多個能夠裝卸的構件,完成由電晶體構成的半導體裝置。後製程可以藉由進行圖24A所示的各製程完成。明確而言,在由前製程得到的元件基板完成(步驟S31)之後,進行將基板分成多個晶片的切割(dicing)製程(步驟S32)。藉由在將基板分成多個晶片之前使基板薄膜化,可以減少在前製程中產生的基板的翹曲等,而實現構件的小型化。
並且,進行如下晶片接合(die bonding)製程(步驟S33):拾取晶片,並將其安裝且接合於引線框架上。晶片接合製程中的晶片與引線框架可以使用樹脂或膠帶進行接合。接合方法可以根據產品選擇合適的方法。晶片接合製程中的晶片與引線框架的接合可以在插入物(interposer)上安裝晶片來進行。在打線接合(wire bonding)製程中,將引線框架的引線與晶片上的電極藉由金屬細線(wire)電連接(步驟S34)。作為金屬細線可以使用銀線或金線。此外,打線接合可以使用球焊(ball bonding)或楔焊(wedge bonding)。
實施由環氧樹脂等密封進行了打線接合的晶片的模塑(molding)製程(步驟S35)。接著,對引線框架的引線進行電鍍處理。並且對引線進行切斷及成型加工(步驟S36)。藉由該電鍍處理可以防止引線生銹,而在之後將引線安裝於印刷電路板時,可以更加確實地進行銲錫。接 著,對封裝表面實施印字處理(marking)(步驟S37)。並且藉由檢驗步驟(步驟S38)完成電子構件(步驟S39)。藉由組裝上述實施方式的半導體裝置,可以提供功耗低且小型的電子構件。
圖24B是完成的電子構件的透視示意圖。例如,圖24B說明四面扁平封裝(Quad Flat Package,QFP)。圖24B所示的電子構件7000示出引線7001及電路部7003。在電路部7003中,例如包括上述實施方式所示的半導體裝置、感測裝置或其他邏輯電路。電子構件7000例如安裝於印刷電路板7002。藉由組合多個這樣的電子構件7000並使其在印刷電路板7002上彼此電連接,可以將電子構件7000安裝於電子裝置。完成的電路基板7004設置於電子裝置等的內部。例如,電子構件7000能夠被用作儲存資料的隨機記憶體或進行各種處理的處理單元如CPU、MCU、FPGA或無線IC等。藉由安裝電子構件7000,可以減少電子裝置的功耗。或者,容易使電子裝置小型化。
因此,電子構件7000能夠用於如下各種領域的電子裝置的電子構件(IC晶片):數位信號處理、軟體無線電(software-defined radio systems)、航空電子(如通信設備、導航系統、自動駕駛系統(autopilot systems)、飛行管理系統等與航空有關的電子裝置)、ASIC原型(ASIC prototyping)、醫學影像處理、語音辨識、加密、生物資訊學(bioinformatics)、機械裝置的仿真器及無線電天文學 中的電波望遠鏡等。作為這種電子裝置,可以用於顯示裝置、個人電腦(PC)或具備儲存媒體的影像再現裝置(再現儲存媒體如數位影音光碟(DVD)、藍光光碟(Blu-ray Disc)、快閃記憶體、HDD等的裝置以及具有用來顯示影像的顯示部的裝置)中。另外,作為可以使用本發明的一個實施方式的半導體裝置的電子裝置,包括行動電話、包括可攜式的遊戲機、可攜式資訊終端、電子書閱讀器終端、拍攝裝置(視頻攝影機、數位相機等)、可穿戴顯示裝置(頭戴式、護目鏡型、眼鏡型、袖章型、手鐲型、項鍊型等)、導航系統、音頻再生裝置(汽車音響系統、數位聲訊播放機等)、影印機、傳真機、印表機、多功能印表機、自動提款機(ATM)以及自動販賣機等。圖25A至圖25F說明這些電子裝置的具體實例。
圖25A所示的可攜式遊戲機900包括外殼901、外殼902、顯示部903、顯示部904、麥克風905、揚聲器906、操作鍵907以及觸控筆908等。
圖25B所示的可攜式資訊終端910包括外殼911、外殼912、顯示部913、顯示部914、連接部915及操作鍵916等。顯示部913設置在外殼911中,顯示部914設置在外殼912中。並且,外殼911與外殼912藉由連接部915連接,外殼911與外殼912所形成的角度可以藉由連接部915改變。由此,也可以根據連接部915所形成的外殼911和外殼912之間的角度切換顯示在顯示部913上的影像。另外,也可以作為顯示部913及/或顯示部 914使用設置有觸控面板的顯示裝置。
圖25C所示的膝上型個人電腦920包括外殼921、顯示部922、鍵盤923及指向裝置924等。
圖25D所示的電冷藏冷凍箱930包括外殼931、冷藏室門932及冷凍室門933等。
圖25E所示的視頻攝影機940包括外殼941、外殼942、顯示部943、操作鍵944、透鏡945以及連接部946等。操作鍵944及透鏡945設置在外殼941中,顯示部943設置在外殼942中。而且,外殼941和外殼942由連接部946連接,並且由連接部946可以改變外殼941和外殼942之間的角度。也可以根據外殼941與外殼942所形成的角度而改變顯示在顯示部943中的影像的方向並切換影像的顯示/非顯示等。
圖25F所示的汽車950包括車體951、車輪952、儀表板953及燈954等。
本實施方式所示的結構、方法可以與其他實施方式所示的結構、方法適當地組合。
實施方式7
在本實施方式中,說明根據本發明的一個實施方式的半導體裝置的應用實例。
根據本發明的一個實施方式的半導體裝置如上述實施方式所示那樣能夠取得所指定的物理量或化學量。因此,藉由使人或動物等攜帶半導體裝置,與時間和 地點無關地可以不間斷地取得生物資訊。
作為半導體裝置的攜帶方法,以人為例,有貼在身體表面的方法或埋入體內的方法等,根據要取得的物理量或化學量而選擇適當的方法即可。圖26A至圖26E說明本發明的半導體裝置的具體應用實例。
圖26A說明手鐲型電子裝置5001,其中在外殼5002設置有半導體裝置5003。藉由以半導體裝置5003接觸於手腕或手臂的方式戴上電子裝置5001,可以在手腕或手臂取得體溫、血壓等生物資訊。注意,還可以將電子裝置5001戴在腰或腿上。另外,還可以使用腰帶等代替外殼5002。半導體裝置5003所取得的生物資訊可以使用讀取/寫入器等讀取。
另外,半導體裝置可以埋入體內。圖26B說明將半導體裝置5004埋入手腕時的應用實例。此時,可以戴上半導體裝置5004而無需使用外殼或腰帶,從而可以減少脫戴的麻煩。此外,半導體裝置5004除了手腕之外還可以埋入口內或耳垂(圖26C)等身體的任何地方。
另外,如圖26D所說明,半導體裝置5004還可以貼到動物身上或埋入動物體內。並且,藉由定期讀取半導體裝置5004所取得的動物的生物資訊,可以監測並管理動物的健康狀態。此時,藉由預先將識別號碼儲存於半導體裝置5004,能夠同時管理多個動物。
此外,如圖26E所說明,可以將半導體裝置5004貼到植物上或埋入植物內部。並且,藉由定期讀取 半導體裝置5004所取得的植物的生物資訊,可以預測開花的時間以及發貨時間等資料。另外,當半導體裝置5004包括檢測出光的元件時,可以得到日照時間的資訊。此外,當半導體裝置5004包括太陽能電池時,半導體裝置5004可藉由來自外部的光轉換為電力來運作。
此外,參照圖27所示的示意圖說明本發明的一個實施方式的半導體裝置的其他應用實例。例如,利用黏貼墊將無線感測器800貼在人體上,從詢問器822發送無線信號811。接收無線信號811的無線感測器800可以經過佈線832對黏貼於人體上的電極831等供應信號來取得生物資訊等資訊並發送該資訊。可以在詢問器822的顯示部833上確認所取得的資訊。
如此,藉由將根據本發明的一個實施方式的半導體裝置貼到人體、動物、植物等上或埋入人體、動物、植物等內,可以更容易地取得每個生物的生物資訊。
另外,本發明的應用不侷限於上述內容。根據本發明的半導體裝置還可以應用於溫度計、濕度計、血壓計、體重計、顯示裝置、個人電腦、具備儲存媒體的影像再現裝置(典型的是,能夠播放儲存媒體如數位影音光碟(DVD:Digital Versatile Disc)等並具有可以顯示其影像的顯示器的裝置)、行動電話、包括可攜式遊戲機的遊戲機、可攜式資訊終端、電子書閱讀器、視頻攝影機、數位相機等影像拍攝裝置、護目鏡型顯示器(頭戴式顯示器)、導航系統、音頻再生裝置(汽車音響系統、數位聲訊播放 機等)、影印機、傳真機、印表機、多功能印表機、自動提款機(ATM)、自動販賣機以及醫療設備等各種電子裝置。
本實施方式可以與其他實施方式適當地組合而實施。
實施方式8
在本實施方式中,參照圖28A至圖29B對應用了上述實施方式所說明的半導體裝置的無線感測器的應用實例進行說明。
圖28A是無線感測器的示意圖。如圖28A所說明,無線感測器2000包括天線2001、積體電路部2002及感測器電路2005。
天線2001具有無線電法規所規定的範圍內的適於應用的尺寸和形狀即可。例如,可以使用偶極天線、貼片天線(patch antenna)、環形天線、八木天線等。
積體電路部2002包括由Si電晶體及OS電晶體構成的電路2003及與天線連接的端子部2004。電路2003經過形成Si電晶體及OS電晶體的前製程形成。端子部2004經過利用切割製程或接合製程形成晶片的後製程形成。積體電路部2002也被稱為半導體封裝或IC用封裝。注意,感測器電路2005設置在積體電路部2002中或者外部。
感測器電路2005是具有將熱資訊或電磁資訊 等各種資訊作為類比資料輸出的功能的電路。有時根據感測器電路2005的尺寸將感測器電路2005設置在無線感測器2000的外部。
圖28B示出圖28A的無線感測器2000接收無線信號2011時的示意圖。無線感測器2000響應從外部發出的無線信號2011生成電力。受到在無線感測器2000中生成的電力而感測器電路2005及積體電路部2002進行運作。
圖28C示出這種無線感測器的應用方式的示意圖。例如,將無線感測器2000貼合到物品2021或者設置在其內部,從外部的詢問器2022發送無線信號2011。接收無線信號2011的無線感測器2000以不觸摸物品2021的方式利用感測器取得溫度等的資訊,並將其發送到詢問器2022。
使用在圖29A中的示意圖可描述無線感測器的其他的應用方式。例如,無線信號2011從外部發送至嵌在隧道壁面中的無線感測器2000,。接收無線信號2011的無線感測器2000可以由感測器取得隧道壁面的資訊並發送該資訊。因此,無線感測器2000可以以不直接接觸於隧道壁面的方式取得隧道壁面的資訊。
使用在圖29B中的示意圖可描述無線感測器的其他的應用方式。例如,無線信號2011從外部發送至嵌在橋樑支柱的壁面中的無線感測器2000。接收無線信號2011的無線感測器2000可以由感測器取得從橋樑支柱 內發送的資訊並發送該資訊。因此,無線感測器2000可以以不直接接觸於支柱的方式取得從橋樑支柱內發送的資訊。
本實施方式可以與其他實施方式適當地組合。本申請基於2014年12月18日向日本專利局申請的日本專利申請序號2014-255693之申請案,其整體內容於此一併列入參考。
10‧‧‧半導體裝置
20‧‧‧感測器部
30‧‧‧記憶部
40‧‧‧控制部

Claims (4)

  1. 一種半導體裝置,包括:第一電路;第二電路,該第二電路包括控制電路及記憶體電路;以及第三電路,其中該第一電路被配置用以取得來自外部的資訊,其中該第二電路被配置用以儲存對應於該第一電路所取得的該資訊的資料,其中該第三電路被配置用以處理該資料,其中該第三電路被配置用以在該第二電路所儲存的該資料的量低於參考值的期間的至少一部分中成為休眠狀態,其中當該第二電路所儲存的該資料的該量到達該參考值時,該第二電路被配置用以輸出該資料至該第三電路,其中該控制電路被配置用以控制向該記憶體電路的資料寫入及從該記憶體電路的資料讀出,其中該記憶體電路被配置用以在不進行資料寫入及資料讀出的期間的至少一部分中成為休眠狀態,其中該記憶體電路包括記憶體區域和計數器,其中該計數器被配置用以對儲存在該記憶體區域中的該資料的數量進行計數,其中該記憶體區域包括電晶體和電容器,其中該電晶體的源極和汲極中的一個與該電容器電連 接,以及其中該電晶體的通道形成區域包含氧化物半導體。
  2. 一種半導體裝置,包括:第一電路;第二電路,該第二電路包括控制電路及記憶體電路;第三電路,以及電池,其中該第一電路被配置用以取得來自外部的資訊,其中該第二電路被配置用以儲存對應於該第一電路所取得的該資訊的資料,其中該第三電路被配置用以處理該資料,其中該第三電路被配置用以在該第二電路所儲存的該資料的量低於參考值的期間的至少一部分中成為休眠狀態,其中當該第二電路所儲存的該資料的該量到達該參考值時,該第二電路被配置用以輸出該資料至該第三電路,其中該控制電路被配置用以控制向該記憶體電路的資料寫入及從該記憶體電路的資料讀出,其中該記憶體電路被配置用以在不進行資料寫入及資料讀出的期間的至少一部分中成為休眠狀態,其中該記憶體電路包括記憶體區域和計數器,其中該計數器被配置用以對儲存在該記憶體區域中的該資料的數量進行計數,其中該記憶體區域包括電晶體和電容器, 其中該電晶體的源極和汲極中的一個與該電容器電連接,其中該電晶體的通道形成區域包含氧化物半導體,以及其中該電池被配置用以根據從該第二電路輸出的信號向該第三電路供應電力。
  3. 根據申請專利範圍第1或2項之半導體裝置,其中該第二電路還包括開關電路,其中該開關電路電連接於電源線及該記憶體電路,以及其中當該開關電路關閉時,該記憶體電路進入該休眠狀態。
  4. 根據申請專利範圍第1或2項之半導體裝置,其中該第三電路包括電源管理單元及中央處理器。
TW104141299A 2014-12-18 2015-12-09 半導體裝置、感測裝置和電子裝置 TWI687657B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2014255693 2014-12-18
JP2014-255693 2014-12-18

Publications (2)

Publication Number Publication Date
TW201632840A TW201632840A (zh) 2016-09-16
TWI687657B true TWI687657B (zh) 2020-03-11

Family

ID=56129054

Family Applications (2)

Application Number Title Priority Date Filing Date
TW104141299A TWI687657B (zh) 2014-12-18 2015-12-09 半導體裝置、感測裝置和電子裝置
TW109105663A TWI791952B (zh) 2014-12-18 2015-12-09 半導體裝置、感測裝置和電子裝置

Family Applications After (1)

Application Number Title Priority Date Filing Date
TW109105663A TWI791952B (zh) 2014-12-18 2015-12-09 半導體裝置、感測裝置和電子裝置

Country Status (4)

Country Link
US (2) US10019348B2 (zh)
JP (2) JP2016119091A (zh)
KR (1) KR102581808B1 (zh)
TW (2) TWI687657B (zh)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10032492B2 (en) * 2016-03-18 2018-07-24 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, driver IC, computer and electronic device
KR101910518B1 (ko) * 2017-04-11 2018-10-22 삼성전자주식회사 생체 센서 및 생체 센서를 포함하는 장치
WO2018211349A1 (ja) 2017-05-19 2018-11-22 株式会社半導体エネルギー研究所 半導体装置
WO2019003037A1 (ja) 2017-06-27 2019-01-03 株式会社半導体エネルギー研究所 半導体装置および電子部品
WO2019017882A1 (en) * 2017-07-17 2019-01-24 Hewlett-Packard Development Company, L.P. DETERMINING THE LEVEL OF HEMATOCRITES IN A BLOOD SAMPLE
US10839190B2 (en) * 2018-04-16 2020-11-17 Fingerprint Cards Ab Gate driver for a fingerprint sensor
KR20200046282A (ko) * 2018-10-24 2020-05-07 삼성전자주식회사 집적 회로 장치 및 고 대역폭 메모리 장치
WO2020212800A1 (ja) 2019-04-18 2020-10-22 株式会社半導体エネルギー研究所 半導体リレー、および半導体装置
US11579191B2 (en) * 2020-06-19 2023-02-14 Taiwan Semiconductor Manufacturing Co., Ltd. Method and system for testing an integrated circuit
TWI753712B (zh) * 2020-12-21 2022-01-21 財團法人工業技術研究院 微機電紅外光感測裝置

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050138454A1 (en) * 2003-12-23 2005-06-23 Microchip Technology Incorporated Wake-up reset circuit
US20050237347A1 (en) * 2004-03-29 2005-10-27 Hidenori Yamaji Information processing apparatus, information processing method, and program for the same
US20080282101A1 (en) * 2007-05-09 2008-11-13 Gainspan, Inc. Optimum power management of system on chip based on tiered states of operation
TW201405566A (zh) * 2012-07-26 2014-02-01 Artemis Acquisition Llc 用於記憶體裝置之極深度省電模式
US20140297928A1 (en) * 2013-03-28 2014-10-02 Dialog Semiconductor B.V. Electronic Circuit for and Method of Executing an Application Program Stored in a One-Time-Programmable (OTP) Memory in a System on Chip (SoC)

Family Cites Families (124)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60198861A (ja) 1984-03-23 1985-10-08 Fujitsu Ltd 薄膜トランジスタ
JPH0244256B2 (ja) 1987-01-28 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn2o5deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPS63210023A (ja) 1987-02-24 1988-08-31 Natl Inst For Res In Inorg Mater InGaZn↓4O↓7で示される六方晶系の層状構造を有する化合物およびその製造法
JPH0244258B2 (ja) 1987-02-24 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn3o6deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH0244260B2 (ja) 1987-02-24 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn5o8deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH0244262B2 (ja) 1987-02-27 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn6o9deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH0244263B2 (ja) 1987-04-22 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn7o10deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH05251705A (ja) 1992-03-04 1993-09-28 Fuji Xerox Co Ltd 薄膜トランジスタ
JP3479375B2 (ja) 1995-03-27 2003-12-15 科学技術振興事業団 亜酸化銅等の金属酸化物半導体による薄膜トランジスタとpn接合を形成した金属酸化物半導体装置およびそれらの製造方法
JPH11505377A (ja) 1995-08-03 1999-05-18 フィリップス エレクトロニクス ネムローゼ フェンノートシャップ 半導体装置
JP3625598B2 (ja) 1995-12-30 2005-03-02 三星電子株式会社 液晶表示装置の製造方法
JPH10187300A (ja) * 1996-12-20 1998-07-14 Sony Corp 電源制御回路および電源制御方法
JP4170454B2 (ja) 1998-07-24 2008-10-22 Hoya株式会社 透明導電性酸化物薄膜を有する物品及びその製造方法
JP2000150861A (ja) 1998-11-16 2000-05-30 Tdk Corp 酸化物薄膜
JP3276930B2 (ja) 1998-11-17 2002-04-22 科学技術振興事業団 トランジスタ及び半導体装置
TW460731B (en) 1999-09-03 2001-10-21 Ind Tech Res Inst Electrode structure and production method of wide viewing angle LCD
JP4089858B2 (ja) 2000-09-01 2008-05-28 国立大学法人東北大学 半導体デバイス
KR20020038482A (ko) 2000-11-15 2002-05-23 모리시타 요이찌 박막 트랜지스터 어레이, 그 제조방법 및 그것을 이용한표시패널
JP3997731B2 (ja) 2001-03-19 2007-10-24 富士ゼロックス株式会社 基材上に結晶性半導体薄膜を形成する方法
JP2002289859A (ja) 2001-03-23 2002-10-04 Minolta Co Ltd 薄膜トランジスタ
JP3925839B2 (ja) 2001-09-10 2007-06-06 シャープ株式会社 半導体記憶装置およびその試験方法
JP4090716B2 (ja) 2001-09-10 2008-05-28 雅司 川崎 薄膜トランジスタおよびマトリクス表示装置
JP4164562B2 (ja) 2002-09-11 2008-10-15 独立行政法人科学技術振興機構 ホモロガス薄膜を活性層として用いる透明薄膜電界効果型トランジスタ
WO2003040441A1 (en) 2001-11-05 2003-05-15 Japan Science And Technology Agency Natural superlattice homologous single crystal thin film, method for preparation thereof, and device using said single crystal thin film
JP4083486B2 (ja) 2002-02-21 2008-04-30 独立行政法人科学技術振興機構 LnCuO(S,Se,Te)単結晶薄膜の製造方法
US7049190B2 (en) 2002-03-15 2006-05-23 Sanyo Electric Co., Ltd. Method for forming ZnO film, method for forming ZnO semiconductor layer, method for fabricating semiconductor device, and semiconductor device
JP3933591B2 (ja) 2002-03-26 2007-06-20 淳二 城戸 有機エレクトロルミネッセント素子
US7339187B2 (en) 2002-05-21 2008-03-04 State Of Oregon Acting By And Through The Oregon State Board Of Higher Education On Behalf Of Oregon State University Transistor structures
JP2004022625A (ja) 2002-06-13 2004-01-22 Murata Mfg Co Ltd 半導体デバイス及び該半導体デバイスの製造方法
US7105868B2 (en) 2002-06-24 2006-09-12 Cermet, Inc. High-electron mobility transistor with zinc oxide
US7067843B2 (en) 2002-10-11 2006-06-27 E. I. Du Pont De Nemours And Company Transparent oxide semiconductor thin film transistors
JP4166105B2 (ja) 2003-03-06 2008-10-15 シャープ株式会社 半導体装置およびその製造方法
JP2004273732A (ja) 2003-03-07 2004-09-30 Sharp Corp アクティブマトリクス基板およびその製造方法
JP4108633B2 (ja) 2003-06-20 2008-06-25 シャープ株式会社 薄膜トランジスタおよびその製造方法ならびに電子デバイス
US7262463B2 (en) 2003-07-25 2007-08-28 Hewlett-Packard Development Company, L.P. Transistor including a deposited channel region having a doped portion
JP2005084803A (ja) 2003-09-05 2005-03-31 Nippon Telegr & Teleph Corp <Ntt> センサ装置及びその制御方法
US7297977B2 (en) 2004-03-12 2007-11-20 Hewlett-Packard Development Company, L.P. Semiconductor device
KR20070116889A (ko) 2004-03-12 2007-12-11 도꾸리쯔교세이호징 가가꾸 기쥬쯔 신꼬 기꼬 아몰퍼스 산화물 박막의 기상성막방법
US7282782B2 (en) 2004-03-12 2007-10-16 Hewlett-Packard Development Company, L.P. Combined binary oxide semiconductor device
US7145174B2 (en) 2004-03-12 2006-12-05 Hewlett-Packard Development Company, Lp. Semiconductor device
JP4239875B2 (ja) * 2004-03-29 2009-03-18 セイコーエプソン株式会社 画像信号処理装置及び画像信号転送方法
US7211825B2 (en) 2004-06-14 2007-05-01 Yi-Chi Shih Indium oxide-based thin film transistors and circuits
JP2006100760A (ja) 2004-09-02 2006-04-13 Casio Comput Co Ltd 薄膜トランジスタおよびその製造方法
US7285501B2 (en) 2004-09-17 2007-10-23 Hewlett-Packard Development Company, L.P. Method of forming a solution processed device
US7298084B2 (en) 2004-11-02 2007-11-20 3M Innovative Properties Company Methods and displays utilizing integrated zinc oxide row and column drivers in conjunction with organic light emitting diodes
KR100889796B1 (ko) 2004-11-10 2009-03-20 캐논 가부시끼가이샤 비정질 산화물을 사용한 전계 효과 트랜지스터
US7791072B2 (en) 2004-11-10 2010-09-07 Canon Kabushiki Kaisha Display
US7453065B2 (en) 2004-11-10 2008-11-18 Canon Kabushiki Kaisha Sensor and image pickup device
CN101057333B (zh) 2004-11-10 2011-11-16 佳能株式会社 发光器件
BRPI0517568B8 (pt) 2004-11-10 2022-03-03 Canon Kk Transistor de efeito de campo
US7863611B2 (en) 2004-11-10 2011-01-04 Canon Kabushiki Kaisha Integrated circuits utilizing amorphous oxides
US7829444B2 (en) 2004-11-10 2010-11-09 Canon Kabushiki Kaisha Field effect transistor manufacturing method
US7579224B2 (en) 2005-01-21 2009-08-25 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing a thin film semiconductor device
TWI569441B (zh) 2005-01-28 2017-02-01 半導體能源研究所股份有限公司 半導體裝置,電子裝置,和半導體裝置的製造方法
TWI562380B (en) 2005-01-28 2016-12-11 Semiconductor Energy Lab Co Ltd Semiconductor device, electronic device, and method of manufacturing semiconductor device
US7858451B2 (en) 2005-02-03 2010-12-28 Semiconductor Energy Laboratory Co., Ltd. Electronic device, semiconductor device and manufacturing method thereof
US7948171B2 (en) 2005-02-18 2011-05-24 Semiconductor Energy Laboratory Co., Ltd. Light emitting device
US20060197092A1 (en) 2005-03-03 2006-09-07 Randy Hoffman System and method for forming conductive material on a substrate
US8681077B2 (en) 2005-03-18 2014-03-25 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, and display device, driving method and electronic apparatus thereof
US7544967B2 (en) 2005-03-28 2009-06-09 Massachusetts Institute Of Technology Low voltage flexible organic/transparent transistor for selective gas sensing, photodetecting and CMOS device applications
US7645478B2 (en) 2005-03-31 2010-01-12 3M Innovative Properties Company Methods of making displays
US8300031B2 (en) 2005-04-20 2012-10-30 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device comprising transistor having gate and drain connected through a current-voltage conversion element
JP2006344849A (ja) 2005-06-10 2006-12-21 Casio Comput Co Ltd 薄膜トランジスタ
US7691666B2 (en) 2005-06-16 2010-04-06 Eastman Kodak Company Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby
US7402506B2 (en) 2005-06-16 2008-07-22 Eastman Kodak Company Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby
US7507618B2 (en) 2005-06-27 2009-03-24 3M Innovative Properties Company Method for making electronic devices using metal oxide nanoparticles
KR100711890B1 (ko) 2005-07-28 2007-04-25 삼성에스디아이 주식회사 유기 발광표시장치 및 그의 제조방법
JP2007059128A (ja) 2005-08-23 2007-03-08 Canon Inc 有機el表示装置およびその製造方法
JP2007073705A (ja) 2005-09-06 2007-03-22 Canon Inc 酸化物半導体チャネル薄膜トランジスタおよびその製造方法
JP5116225B2 (ja) 2005-09-06 2013-01-09 キヤノン株式会社 酸化物半導体デバイスの製造方法
JP4850457B2 (ja) 2005-09-06 2012-01-11 キヤノン株式会社 薄膜トランジスタ及び薄膜ダイオード
JP4280736B2 (ja) 2005-09-06 2009-06-17 キヤノン株式会社 半導体素子
EP3614442A3 (en) 2005-09-29 2020-03-25 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device having oxide semiconductor layer and manufactoring method thereof
JP5037808B2 (ja) 2005-10-20 2012-10-03 キヤノン株式会社 アモルファス酸化物を用いた電界効果型トランジスタ、及び該トランジスタを用いた表示装置
KR101397571B1 (ko) 2005-11-15 2014-05-22 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체장치 및 그의 제조방법
TWI292281B (en) 2005-12-29 2008-01-01 Ind Tech Res Inst Pixel structure of active organic light emitting diode and method of fabricating the same
US7867636B2 (en) 2006-01-11 2011-01-11 Murata Manufacturing Co., Ltd. Transparent conductive film and method for manufacturing the same
JP4977478B2 (ja) 2006-01-21 2012-07-18 三星電子株式会社 ZnOフィルム及びこれを用いたTFTの製造方法
US7576394B2 (en) 2006-02-02 2009-08-18 Kochi Industrial Promotion Center Thin film transistor including low resistance conductive thin films and manufacturing method thereof
US7977169B2 (en) 2006-02-15 2011-07-12 Kochi Industrial Promotion Center Semiconductor device including active layer made of zinc oxide with controlled orientations and manufacturing method thereof
KR20070101595A (ko) 2006-04-11 2007-10-17 삼성전자주식회사 ZnO TFT
US20070252928A1 (en) 2006-04-28 2007-11-01 Toppan Printing Co., Ltd. Structure, transmission type liquid crystal display, reflection type display and manufacturing method thereof
JP5028033B2 (ja) 2006-06-13 2012-09-19 キヤノン株式会社 酸化物半導体膜のドライエッチング方法
JP4999400B2 (ja) 2006-08-09 2012-08-15 キヤノン株式会社 酸化物半導体膜のドライエッチング方法
JP4609797B2 (ja) 2006-08-09 2011-01-12 Nec液晶テクノロジー株式会社 薄膜デバイス及びその製造方法
JP4332545B2 (ja) 2006-09-15 2009-09-16 キヤノン株式会社 電界効果型トランジスタ及びその製造方法
JP5164357B2 (ja) 2006-09-27 2013-03-21 キヤノン株式会社 半導体装置及び半導体装置の製造方法
JP4274219B2 (ja) 2006-09-27 2009-06-03 セイコーエプソン株式会社 電子デバイス、有機エレクトロルミネッセンス装置、有機薄膜半導体装置
US7622371B2 (en) 2006-10-10 2009-11-24 Hewlett-Packard Development Company, L.P. Fused nanocrystal thin film semiconductor and method
US7772021B2 (en) 2006-11-29 2010-08-10 Samsung Electronics Co., Ltd. Flat panel displays comprising a thin-film transistor having a semiconductive oxide in its channel and methods of fabricating the same for use in flat panel displays
JP2008140684A (ja) 2006-12-04 2008-06-19 Toppan Printing Co Ltd カラーelディスプレイおよびその製造方法
KR101303578B1 (ko) 2007-01-05 2013-09-09 삼성전자주식회사 박막 식각 방법
US8207063B2 (en) 2007-01-26 2012-06-26 Eastman Kodak Company Process for atomic layer deposition
KR100851215B1 (ko) 2007-03-14 2008-08-07 삼성에스디아이 주식회사 박막 트랜지스터 및 이를 이용한 유기 전계 발광표시장치
US7795613B2 (en) 2007-04-17 2010-09-14 Toppan Printing Co., Ltd. Structure with transistor
KR101325053B1 (ko) 2007-04-18 2013-11-05 삼성디스플레이 주식회사 박막 트랜지스터 기판 및 이의 제조 방법
KR20080094300A (ko) 2007-04-19 2008-10-23 삼성전자주식회사 박막 트랜지스터 및 그 제조 방법과 박막 트랜지스터를포함하는 평판 디스플레이
KR101334181B1 (ko) 2007-04-20 2013-11-28 삼성전자주식회사 선택적으로 결정화된 채널층을 갖는 박막 트랜지스터 및 그제조 방법
WO2008133345A1 (en) 2007-04-25 2008-11-06 Canon Kabushiki Kaisha Oxynitride semiconductor
KR101345376B1 (ko) 2007-05-29 2013-12-24 삼성전자주식회사 ZnO 계 박막 트랜지스터 및 그 제조방법
JP5215158B2 (ja) 2007-12-17 2013-06-19 富士フイルム株式会社 無機結晶性配向膜及びその製造方法、半導体デバイス
JP4623179B2 (ja) 2008-09-18 2011-02-02 ソニー株式会社 薄膜トランジスタおよびその製造方法
JP5451280B2 (ja) 2008-10-09 2014-03-26 キヤノン株式会社 ウルツ鉱型結晶成長用基板およびその製造方法ならびに半導体装置
US8760903B2 (en) 2011-03-11 2014-06-24 Semiconductor Energy Laboratory Co., Ltd. Storage circuit
US20120254878A1 (en) * 2011-04-01 2012-10-04 Lama Nachman Mechanism for outsourcing context-aware application-related functionalities to a sensor hub
JP6001900B2 (ja) 2011-04-21 2016-10-05 株式会社半導体エネルギー研究所 信号処理回路
US8729545B2 (en) 2011-04-28 2014-05-20 Semiconductor Energy Laboratory Co., Ltd. Semiconductor memory device
KR102093909B1 (ko) 2011-05-19 2020-03-26 가부시키가이샤 한도오따이 에네루기 켄큐쇼 회로 및 회로의 구동 방법
US9336845B2 (en) 2011-05-20 2016-05-10 Semiconductor Energy Laboratory Co., Ltd. Register circuit including a volatile memory and a nonvolatile memory
TWI570719B (zh) 2011-05-20 2017-02-11 半導體能源研究所股份有限公司 儲存裝置及信號處理電路
US9467047B2 (en) * 2011-05-31 2016-10-11 Semiconductor Energy Laboratory Co., Ltd. DC-DC converter, power source circuit, and semiconductor device
US8995218B2 (en) 2012-03-07 2015-03-31 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
JP5950186B2 (ja) * 2012-03-13 2016-07-13 パナソニックIpマネジメント株式会社 照明制御装置、照明制御システム
US9703704B2 (en) 2012-05-01 2017-07-11 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
US9001549B2 (en) 2012-05-11 2015-04-07 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
KR102087443B1 (ko) 2012-05-11 2020-03-10 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 그 구동 방법
KR102164990B1 (ko) 2012-05-25 2020-10-13 가부시키가이샤 한도오따이 에네루기 켄큐쇼 기억 소자의 구동 방법
JP6003420B2 (ja) * 2012-09-06 2016-10-05 富士通株式会社 回路システムおよび半導体装置
US9614258B2 (en) 2012-12-28 2017-04-04 Semiconductor Energy Laboratory Co., Ltd. Power storage device and power storage system
KR102112367B1 (ko) * 2013-02-12 2020-05-18 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
US8914551B2 (en) * 2013-04-09 2014-12-16 Analog Devices, Inc. Sensor polling unit for microprocessor integration
JP6329843B2 (ja) 2013-08-19 2018-05-23 株式会社半導体エネルギー研究所 半導体装置
JP6442321B2 (ja) 2014-03-07 2018-12-19 株式会社半導体エネルギー研究所 半導体装置及びその駆動方法、並びに電子機器
US9619377B2 (en) * 2014-05-29 2017-04-11 Apple Inc. System on a chip with always-on processor which reconfigures SOC and supports memory-only communication mode

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050138454A1 (en) * 2003-12-23 2005-06-23 Microchip Technology Incorporated Wake-up reset circuit
US20050237347A1 (en) * 2004-03-29 2005-10-27 Hidenori Yamaji Information processing apparatus, information processing method, and program for the same
US20080282101A1 (en) * 2007-05-09 2008-11-13 Gainspan, Inc. Optimum power management of system on chip based on tiered states of operation
TW201405566A (zh) * 2012-07-26 2014-02-01 Artemis Acquisition Llc 用於記憶體裝置之極深度省電模式
US20140297928A1 (en) * 2013-03-28 2014-10-02 Dialog Semiconductor B.V. Electronic Circuit for and Method of Executing an Application Program Stored in a One-Time-Programmable (OTP) Memory in a System on Chip (SoC)

Also Published As

Publication number Publication date
JP6856788B2 (ja) 2021-04-14
JP2016119091A (ja) 2016-06-30
TWI791952B (zh) 2023-02-11
KR102581808B1 (ko) 2023-09-21
US20160178409A1 (en) 2016-06-23
KR20160074400A (ko) 2016-06-28
US10019348B2 (en) 2018-07-10
TW201632840A (zh) 2016-09-16
US20180232302A1 (en) 2018-08-16
US10445227B2 (en) 2019-10-15
TW202040102A (zh) 2020-11-01
JP2020102227A (ja) 2020-07-02

Similar Documents

Publication Publication Date Title
TWI687657B (zh) 半導體裝置、感測裝置和電子裝置
US10693448B2 (en) Semiconductor device, electronic component, and electronic device
TWI668956B (zh) 振盪電路以及包括該振盪電路的半導體裝置
TWI691972B (zh) 半導體裝置、中央處理裝置及電子裝置
JP6549422B2 (ja) 半導体装置
JP2020109715A (ja) 電子装置、電子部品、及び、半導体パッケージ
KR102267237B1 (ko) 반도체 장치 및 전자 기기
TWI723187B (zh) 半導體裝置及半導體裝置的工作方法
TWI670935B (zh) 半導體裝置及電子裝置
TW201621898A (zh) 半導體裝置、電路板及電子裝置
TW201810267A (zh) 半導體裝置及半導體裝置的工作方法
TWI731008B (zh) 電路、邏輯電路、處理器、電子組件、及電子裝置
TW201442434A (zh) 半導體裝置
JP6792336B2 (ja) オフ電流を算出する方法
US9842842B2 (en) Semiconductor memory device and semiconductor device and electronic device having the same
KR102369840B1 (ko) 회로, 반도체 장치, 및 클럭 트리

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees