TWI280543B - Transistor circuit, pixel circuit, display device, and drive method thereof - Google Patents

Transistor circuit, pixel circuit, display device, and drive method thereof Download PDF

Info

Publication number
TWI280543B
TWI280543B TW093137122A TW93137122A TWI280543B TW I280543 B TWI280543 B TW I280543B TW 093137122 A TW093137122 A TW 093137122A TW 93137122 A TW93137122 A TW 93137122A TW I280543 B TWI280543 B TW I280543B
Authority
TW
Taiwan
Prior art keywords
thin film
film transistor
transistor
gate
driving
Prior art date
Application number
TW093137122A
Other languages
English (en)
Other versions
TW200530985A (en
Inventor
Katsuhide Uchino
Junichi Yamashita
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Publication of TW200530985A publication Critical patent/TW200530985A/zh
Application granted granted Critical
Publication of TWI280543B publication Critical patent/TWI280543B/zh

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/003Modifications for increasing the reliability for protection
    • H03K19/00369Modifications for compensating variations of temperature, supply voltage or other physical parameters
    • H03K19/00384Modifications for compensating variations of temperature, supply voltage or other physical parameters in field effect transistor circuits
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0852Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor being a dynamic memory with more than one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0254Control of polarity reversal in general, other than for liquid crystal displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Nonlinear Science (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Optics & Photonics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)
  • Liquid Crystal (AREA)
  • Electroluminescent Light Sources (AREA)

Description

1280543 九、發明說明: 【發明所屬之技術領域】 本發明係關於積體形成於基板上之薄膜電晶體所構成之 電晶體電路。又,關於電晶體電路之一型態之像素電路。 另外,關於將此像素電路排列成矩陣狀之顯示裝置。此主 動矩陣型顯示裝置例如包含液晶顯示器及有機EL_示器等 平面顯示面板。 【先前技術】 場效型電晶體之一種之薄膜電晶體係以成膜於玻璃等之 絕緣性基板上之非晶質^❹晶賴作為元件區域者。近 年來,此薄膜電晶體之開發作為主動輯型顯示裝置之像 素開關之風氣極為盛行。薄膜電晶體具㈣極、源極及没 極’依照施加至閘極之電壓’將電流通至源極/汲極間。薄 膜電晶體在飽和區域執行動作時,㈣電流ids可由以下之 電晶體特性式算出: 丄 aS = (1/2)wW/L)c〇x(VgsVth)2 在此,Vgs係表示以源極為基準之閘極電·,v_表 臨限值電壓,C〇X表示閑極電容,w表示通道寬,如: 道長1係表示半導體薄膜之移動度。由此電晶體特性 °士去’'"冑膜電晶體之閘極電壓Vgs超過臨限值電壓v 扦,會變成流通汲極電流Ids之構造。 將幾個薄膜電晶體連接時,可 φ 冓成赉揮特疋功能之電, 體电路。一般,電晶體電路 曰 伸由形成於基板之複數薄膜' 連接於各m閘極、源極或汲極以執行特定j 96535.doc 1280543 作之配線所構成。作為此種電晶體電路之典型例,可列舉 像素電路。像素電路係分別形成於列狀之掃描線與行狀之 信號線交叉之部分,整體上構成主動矩陣型顯示裝置。像 素電路係在被掃描線選擇時執行動作,由信號線抽樣影像 信號,驅動有機EL發光元件等負載元件。以此種薄膜電晶 體作為主動元件之主動矩陣型有機E L顯示裝置曾揭示於例 如專利文獻1。 [專利文獻]曰本特開平8_234683號公報 【發明内容】. 由上述電晶體特性式可以明悉:在飽和區域中,薄膜電 晶體在閘極電壓超過臨限值電壓時會成為"開,,而使汲極電 流流動,另一方面,閘極電壓低於臨限值電壓時電流會被 截止。但,薄膜電晶體之臨限值電壓vth未必一定,而會隨 著時間變動。此臨限值電壓之變動會使截止動作發I混 亂,而有造成電晶體電路之誤動作之問題。又,由上述電 晶體特性式可以明悉:即使閘極電壓一定,臨限值電壓一 變動,汲極電流也會發生變動。在電流驅動發光元件之像 素電路之情形,臨限值電壓之變動會導致汲極電流之變 動’進而有出現發光元件之亮度之劣化之問題。 有鑒於上述先前技術之問題,本發明之目的在於提供自 備有修正薄膜電晶體之臨限值電壓之變動之功能之電晶體 電路、像素電路、顯示裝置及其等之驅動方法。為達成此 目的,採取以下之手段。即,本發明之電晶體電路之特徵 在於:其係包含形成於基板之複數薄膜電晶體、連接於各 96535.doc 1280543 電薄膜晶體之閘極、源極或汲極以執行特定動作之配線 者;且含有薄膜電晶體,其係在動作中,至少經由i個配線 反覆地或持續地將順向偏壓施加至閘極與源極間者;並含 有反向偏壓施加手段,其係在不造成該動作之妨礙之時 間,,反向偏《施加至該薄膜電晶體之閘極與源極間以抑 制該薄膜電晶體之臨限值電壓之變動者。 一最好電晶體電路係包含並聯連接於該薄膜電晶體之追加 薄膜電晶體、對該薄膜電晶體補足地驅動該追加薄膜電晶 體,以創造上述不造成動作之妨礙之時間之補足手段;前 述反向偏壓施加手段係利用該創造之時間,將反向偏壓施 加至該薄膜電晶體者。例如,該薄膜電晶體係⑽道型或p 通道3L,兩述追加薄膜電晶體亦係同樣之^^通道型或p通道 型,前述補足手段係將與施加至該薄膜電晶體之閘極之脈 衝,、有反相之關係之脈衝施加至前述追加薄膜電晶體之閘 極。或者,該薄膜電晶體係N通道型或P通道型,前述追加 薄膜電晶體係相反之p通道型_通道型,冑述補足手段係 將與施加至該薄膜冑晶體之間極之脈衝具有同相之關係之 脈衝施加至前述追加薄膜電晶體之閘極。 又,本發明之像素電路之特徵在於其係配置於列狀之掃 描線與行狀之掃描線之各交又部,被該掃描線選擇時,由 该信號線抽樣信號,且依照所抽樣之信號驅動負載元件 者;包含薄膜電晶體,其係由形成於基板之複數薄膜電晶 體、與連接各薄膜電晶體之閘極、源極或汲極之配線所構 成,負载70件冬驅動中至少經由丨個配線反覆地或持續地將 96535.doc 1280543 f向偏壓施加至閘極與源極間者;且包含反向偏壓施加手 段,其係在不造成負載元件之驅動之妨礙之時間,將反向 偏堡施加至該薄膜電晶體之閘極與源極之間,以抑制該薄 膜電晶體之臨限值電壓之變動者。 兩最好像素電路係包含並聯連接該薄膜電晶體之追加薄膜 电晶體、對該薄膜電晶體補足地驅動該追加薄臈電晶體, 以創造上述不造成上述負載元件之驅動之妨礙之時間之補 足手段;前述反向偏屋施加手段係利用該創造之時間,將 反向偏Μ施加至該薄膜電晶體。例如,該薄膜電晶體係n 通道型或Ρ通道^,前述追加薄膜電晶體亦係同樣之Ν通道 型或Ρ通道型’前述補;^手段係將與施加至該薄膜電晶體之 ^極之脈衝具有反相之關係之脈衝施加至前述追加薄膜電 晶體之閘極。或者,該薄膜電晶體係Ν通道型或 包 前述追加薄膜《晶體係相反之Ρ通道型或Ν通道型^述補 足手段係將與施加至該薄膜電晶體之閉極之脈衝具有同相 之關係之脈衝施加至前述追加薄膜電晶體之問極。 最好前述複數薄膜電晶體係包含被該掃描器選擇時導 通’由該信號線抽樣信號而將其保料保持電容之抽樣用 薄膜電晶體、依照保持於該保持電容之信號電位控制對該 負載元件之通電量之驅動用薄膜電晶體、及執行對該負^ 元件之通電之開/關控制之開關用薄膜電晶體;前述反向偏 壓施加手段係將反向偏壓施加至前述驅動㈣膜電晶體及 該開關用薄膜電晶體之至少一方。又,包含臨限值電壓消 除手段,其係以消除該驅動用薄膜電晶體之臨限值電壓之 96535.doc 1280543 變動方 乃式調整施加至該驅動用薄膜電晶體之閘極之信號電 之位準者。另外,包含自舉手段,其係以吸收該負載元 牛之特性變動方式自動控制施加至該驅動用薄膜電晶體之 閘極之信號電位之位準者。 又本發明之顯示裝置之特徵在於其係包含列狀之掃描 線、行狀之掃描線、及配置於此等交又之部分之像素電路 2 4像素電路係在被該掃描、㈣擇冑,由該信號線抽樣 影像信號,且依照所抽樣之影像信號驅動發光元件丨該像 2路係包含薄膜電晶體,其係由形成於基板之複數薄膜 電晶體、與連接各薄膜電晶體之閘極、源極或汲極之配線 =構成;且發光元件之驅動中至少經由丨個轉反覆地或持 續地將順向偏壓施加至閘極與源極間者;i包含反向偏壓 把加手段,其係在不造成發光元件之驅動之妨礙之時間, 將反向偏壓施加至該薄膜電晶體之閘極與源極之間,以抑 制該薄膜電晶體之臨限值電壓之變動者。 最好顯示.裝置係包含並聯連接該薄膜電晶體之追加薄膜 電晶體、對該薄膜電晶體補足地驅動該追加 ' :料不造成該發光元件之驅動之妨礙之時間之=手 段;前述反向偏壓施加手段係利用該創造之時間,將反向 偏昼施加至該薄膜電晶體。例如,該薄膜電晶體係N通道型 或P通道型,前述追加薄膜電晶體亦係同樣之^通道型或p 通道型’前述補足手段係將與施加至該薄膜電晶體之閘極 之脈衝具有反相之關係之脈衝施加至前述追加薄膜電晶體 之閘極。或者’該薄臈電晶體❹通道型或?通道型,前述 96535.doc -10- 1280543 追加薄膜電晶體係相反之P通道型或1^通道型,前述補足手 段係將與施加至該薄膜電晶體之閘極之脈衝具有同相之關 係之脈衝施加至前述追加薄膜電晶體之閘極。 最好前述複數薄膜電晶體係包含被該掃描器選擇時導 通,由該信號線抽樣影像信號而將其保持於保持電容之抽 樣用薄膜電晶體、依照保持於該保持電容之信號電位控制 :該發光元件之通電量之驅動用薄膜電晶體、及執行對該 發光兀件之通電之開/關控制之開關㈣膜電晶體;前述反 向偏£麵加手段係將反向偏壓施加至該驅動用薄膜電晶體 =開關用薄膜電晶體之至少一方。再者,包含臨限值電 二手&其係以消除該驅動用薄膜電晶體之臨限值電 屋之變動方式調整施加至該驅動用薄膜電晶體之閘極之信 號電位之位準者。另外,包含自舉手&,其係以吸收該負 載凡件之特性變動方式自動控制施加至該驅動用薄膜電晶 體之閘極之信號電位之位準者。 入又’、本發日月之電晶體電路之驅動方法之特徵在於其係包 成於基板之複數薄臈電晶體、與連接各薄膜電晶體之 閘極、源極或汲極以執行特定動作之配線之電晶體電路之 ^動方^且執行:順向偏壓施加程序:其係在動作中至 〔對1個缚膜電晶體經由配線反覆地或持續地將順向偏壓 i力至閘極與源極間者;及反向偏壓施加程序,其係在不 作之妨礙之時間,將反向偏壓施加至該薄膜電晶 -甲亟與源極之間,以抑制該薄膜電晶體之臨限值電壓 夕,包含補足程序,其係對該薄膜電晶體補 96535.doc 1280543 足地驅動並聯連接於該薄膜電晶體之該追加薄膜電晶體, 以創造上述不造成動作之妨礙之時間者;前述反向偏壓施 加程序係在該創造之時間,將反向偏壓施加至該薄膜電晶 體0 又’本發明之像素電路之驅動方法之特徵在於其係為驅 =配置於列狀之掃描線與行狀之掃描線之各交又部,被該 帚描線迖擇%’由该信號線抽樣信號,且依照所抽樣之信 “區動負載元件’巾包含形成於基板之複數薄膜電晶體、 與連接各薄膜電晶體之㈣、源極或祕之配線之像素電 路之驅動方法;且執行:順向偏壓施加程序:其係在負載 ^件之驅動中至少對i個薄膜電晶體經由配線反覆地或持 績地將順向偏壓施加至間極與源極間者;及反向偏壓施加 程序,其係在不造成貞載元件之㈣之妨礙之時間,將反 :偏壓施加至該薄膜電晶體之閘極與源極之間,以抑制該 薄膜電晶體之臨限值電屢之變動者。另外,包含補足程序, 其係對該薄‘臈電晶體補;^地驅動並聯連接於該薄膜電晶體 之追加薄臈電晶體,以創造不造成上述負載it件之驅動之 妨礙之時間者;前述反向㈣施加程序係在該創造之時 間’將反向偏壓施加至該薄膜電晶體。 又,本發明之顯示裝置之驅動方法之特徵在於其係包含 列狀之掃描線、行狀之掃描線、及配置於此等交又之部分 之像素電路;該像素電路係、在被該掃描線選擇時,由該信 號線抽樣影像信號,且依照所抽樣之影像信號驅動發光: 件,·該像素電路係包含形成於基板之複數薄膜電晶體、盘 96535.doc 1280543 連接各薄膜電晶體之閘極、源極或汲極之配線顯示裝置之 驅動方法,·且執行:順向㈣施加㈣:其係發光元件之 驅動中至少對1個薄膜電晶體經由配線反覆地或持續地將 順向偏Μ施加至閘極與源極間者;及順向偏壓施加程序: 其係在不造成發光元件之驅動之妨礙之時間,將反向偏壓 施加至該薄膜電晶體之閉極與源極之間,以抑制該薄膜電 晶體,臨限值電壓之變動者。另夕卜,包含補足程序,其係 對該薄膜電晶體補足地驅動並聯連接於該薄膜電晶體之追 加薄膜電晶體,以創造不造成負載元件之驅動之妨礙之時 間者;前述反向偏壓施加程序係在該創造之時間,將反向 偏壓施加至該薄膜電晶體。 【發明之效果】 薄膜電晶體係在反覆地或持續地施加正閘極電壓(順向 偏壓)時,具有臨限值電齡向正方向移位之傾向。反之, 在反覆地或持續地施加負閘極電a(反向偏壓)時,具有臨限 值電壓會向.負方向變動之傾向。由於電晶體電路之機能及 動作條件之關係’有時含有需要經由電路配線反覆地或持 績地將順向偏壓施加至閘極與源極間之薄膜電晶體。該薄 膜電晶體會因此種順向偏壓而使臨限值電壓會隨時間之經 :而移位。此現象放置不管時,有可能因該薄膜電晶體之 截止動作之混亂而有導致錯誤動作之虞。因此,在本發明 F地:於t◎體电路之動作上或機能上不可避免需要反 復也或持續地施加順向偏壓之薄膜雷 寻胰包曰曰體,在不造成動作 之妨礙之時間施加反向偏壓可使因順向偏壓而移 96535.doc 1280543 位之臨限值電壓回到負方向,結果可抑制臨限值電壓之變 動。 有時,在幾乎持續地執行順向偏壓之施加般之薄膜電晶 體中,會有為施加反向偏壓無法取得充分之時間之情形。 對於此種薄膜電晶體,可利用並聯連接追加薄臈電晶體, 對”亥薄膜電晶體補足地驅動該追加薄膜電晶體,以強制地 創造施加反向㈣之時間。因此,即使在因順向偏壓之持 續性的施加而無法避免向臨限值電壓之上方移位之薄膜電 曰曰體之情形,也可利用並聯連接補足用之追加薄膜電晶 體’強制地將臨限值電壓向下方修正。 【實施方式】 以下,苓照圖式詳細說明本發明之實施型態。圖1係表示 本發明之電晶體電路之第_實施型態,(A)表示構成之電路 圖,(B)表示動作之時間圖,(c)表示原理之曲線圖。如(A) 所示,本電晶體電路係由形成於基板之2個薄膜電晶體 Trl、Tr2、_接於各薄膜電晶體ΤΗ、Μ之閘極、源極或汲 極以執行反相器動作之配、線所構成。#,本電晶體電路係 =用2個Ν通道型薄膜電晶體ΤΗ、μ構成反相器。ν通道型 缚電晶體可以非晶質碎膜廉價地製成,故在成本上較為 有利又,反相裔僅係例示而已,本發明之電晶體電路只 要以薄膜電晶體構成即可,不問其機能及動作。 在具體的電路構成上,特定之閘極電壓乂丨被施加至m 之間極’ &極被供應電源電壓Vee,源極則供應輸出Vout。 在圖不之例中’輸出端子連接負載電容π。負載電容a之 96535.doc 1280543 一端被施加輸出Vout ’他端被接地於Vss。閘極電壓V1被設 定於大於Trl之臨限值電壓與Vcc之和,故Trl常處於通電狀 態。輸入信號Vin被施加至Tr2之閘極,源極被接地於Vss, 汲極連接於Trl之源極而構成輸出節點。 如(B)所示,本電晶體電路執行反相器動作,可反轉輸入 信號Vin而獲得輸出信號Vout。即,Vin為低位準(L)時,Vout 變成高位準(Η),Vin為Η時,Vout變成L。著眼於Tr2時,Vin 為低位準時成為斷電狀態,輸出節點由接地電位Vss被切 離。此時,Trl常處於通電狀態,故輸出節點被拉起至Vcc。 此結果,Vout變成高位準(Vcc)。反之,Vin為高位準時,Tr2 通電,輸出節點向Vss被拉下。由負載電容CL被放電之電流 與Trl供應之電流之和與流過Tr2之電流平衡時,確定Vout 之低位準。通常,Vout之低位準會略高於Vss。 由以上之說明可以知悉:Vin之低位準只要低於Tr2之臨 限值電壓即可,通常設定於Vss。另一方面,Vin之高位準 只要充分高於Tr2之臨限值電壓即可。但,在此通常之設定 中,高位準之順向偏壓會反覆被施加至Tr2之閘極,故會導 致Tr2之臨限值電壓之上方變動。此現象放置不管時,有可 能因Vin之高位準向上方變動而有低於臨限值電壓之虞,成 為錯誤動作之原因。因此,在本發明中,定期地將所謂反 向偏壓施加至Tr2,以作為使Vin之低位準低於Vss之負電位 。利用此反向偏壓將向上方移位之臨限值電壓向下方修正 ,結果可抑制ΊΪ2之臨限值電壓之變動。即,在第一實施型 態中,輸入信號Vin之供應源本身構成反向偏壓施加手段, 96535.doc -15- 1280543 可在不造成反相器動作之妨礙之時間(在圖示之例中,為低 位準之時間)施加反向偏壓至薄膜電晶體Tr2之閘極與源極 之間以抑制薄膜電晶體1Y2之臨限值電壓之變動。 (C)係表示薄膜電晶體Tr2之臨限值電壓之變化之曲線圖 。檢軸取以源極電位為基準之閘極電壓Vgs,縱軸取臨限值 電壓Vth。反覆地或持續地不斷施加正閘極電壓(順向偏壓) 時,Vth會向上方變動,極端時,無法執行正常之開/關動 作。反之,持續地施加負閘極電壓(反向偏壓)時,Vth會向 下方變動。本發明即係利用此現象,在不造成電路動作之 妨礙之時間,利用反向偏壓之施加,將順向偏壓持續之施 加引起之臨限值電壓之上方移位向下方修正,以抑臨限值 電壓之變動。 圖2係圖1所示之電晶體電路之輸入信號Vin與輸出信號 V〇ut之另一實施例之時間圖。在本實施例中,輸入脈衝 之"ί占二係數偏離5 〇 %,低位準期間較短,高位準期間較長。 反轉此輸入膦衝Vin之輸出脈衝%加則相反地,高位準期間 較短,低位準期間較長。因裝入反相器之電路區塊之需要, 也可能有使用此種輸入信號Vin之狀況。 在本實施例中,係趁著施加順向偏壓至薄膜電晶體τα之 閘極之空檔,施加反向偏壓(低位準)。但,有時因施加反向 偏壓時間短而無法獲得充分之臨限值電壓變動抑制效果。 即,由於順向偏壓(高位準)之持續之變化引起之臨限值電壓 麦動#又激烈,有時無法達成施加反向偏壓之下方修正改 果。但,與不施加反向偏壓之情形相比,顯然可獲得特 >定 96535.doc -16- 1280543 之臨限值電壓變動抑制效果。 圖3係表示本發明之電晶體電路之第二實施型態之模式 圖(A)表示構成之電路圖,(B)表示動作之時間圖。為容 易理解起見,在對應於圖丨所示之第一實施型態之部分附以 對應之參照號碼。本實施型態係圖丨之實施型態之改良型 態,如參照圖2所述,其目的在於應付無法確保充分之反向 偏壓施加時間之情形。 如(A)所示,在作為對象之電晶體Tr2(該電晶體)並聯連接 追加薄膜電晶體Tr3。輸入信號vin 1被施加至該電晶體Tr2 之閘極。如前所述,輸入信號Vinl之信號源同時構成反向 偏壓施加手段。另一方面,另一輸入信號Vin2被施加至該 電晶體Tr3之閘極。此輸入信號Vin2之信號源構成本實施型 態之特徵要素之補足手段。即,此補足手段對該電晶體Tr2 補足地驅動該追加薄膜電晶體。3,以強制地創造不妨礙有 關Tr2動作之時間。反向偏壓施加手段利用此強制地創造之 時間’將反内偏壓施加至該薄膜電晶體Tr2,以抑制丁^之 臨限值電壓之變動。 在本實施型態中,該電晶體Tr2係N通道型,追加薄膜電 晶體Tr3亦係同樣之N通道型。此時,補足手段係將與施加 至該電晶體Tr2之閘極之脈衝Vin 1具有反相之關係之信號 脈衝Vin2施加至追加薄膜電晶體Tr3之閘極。Tr2與Tr3為p 通道型時,Vinl與Vin2處於互相反相之關係。另一方面, Tr2與Tr3之一方為N通道型,他方為P通道型時,Vinl與vin2 處於同相關係。 96535.doc -17- 1280543 接著,參照(B),說明(A)所示之電晶體電路之動作。在 時間Tl,Vinl為低位準,Vin2也為低位準。此時,互相並 行連接之電晶體Tr2、Tr3雙方均為斷電狀態,故輸出節點 被Trl拉高至Vcc側。此結果,輸出信號Vout成為高位準。 在其次之時間T2,Vinl切換為高位準,另一方面,Vin2維 持低位準。互相並行連接之電晶體Tr2、Tr3中之一方Tr2通 電,故輸出節點被拉下至Vss側。此結果,Vout被切換成為 低位準。在其次之時間T3,相反地,Vinl轉移至低位準, 另一方面,Vin2轉移至高位準。因此,互相並行連接之電 晶體Tr2、Tr3中之一方Tr3為通電狀態,故輸出節點被繼續 拉下至Vss側。因此,Vout維持低位準。藉此,完成輸入信 號之一週期,轉移至次一週期。 比較Vinl與Vin2時可以知悉:時間T2、T3兩者具有互相 反相關係。尤其著眼於時間T3時,Τι*2斷電而被置於非動作 狀態,另一方面,為補足此現象,使Tr3通電而使其處於動 作狀態。Tp取代Tr2而處於通電狀態時,輸出節點即可被 繼續拉下至Vss側,而獲得目的之輸出信號Vout。利用Tr3 之補足機能,以創造不妨礙Tr2動作之時間T3。Vinl之信號 源之反向偏壓施加手段可在此創造之時間T3將反向偏壓施 加至該電晶體Tr2。由時間圖可以知悉:施加順向偏壓之期 間T2與施加反向偏壓之期間T1與T3大致可取得平衡,可在 無過或不足之情況下,將臨限值電壓之上方變動向下方修 正° 圖4係表示電晶體電路之第三實施型態,係圖3所示之第 96535.doc -18- 1280543 一實施型態之改良例。(A)係表示本實施型態之構成之電路 圖,(B)係表示動作之時間圖。 反相為電路由雙方均為1^通道型之電晶體^、Tr2所構成 時,Trl常置於動作狀態。換言之,常處於被施加順向 偏壓之狀態,臨限值電壓會隨時間之經過而向上移位。此 向上移位極端地進行時,有時會妨礙正常之動作。因此, 在本實施型態中,也在Trl並聯連接著補足用之電晶體Tr4。 如(Β)所示,在時間Τ1及Τ2中,對Trl之閘極電壓V1處於 鬲位準,另一方面,對Tr4之閘極電壓v2處於低位準。反之, 在時間T3及丁4中,V1切換於低位準,另一方面,V2成為高 位準。因此,電晶體Trl及Tr4執行互相補足的動作,Tri與
Tr4之組構成之開關整體上常維持於通電狀態。其時,一方 之問極笔壓VI在時間T3、T4處於低位準,可施加臨限值電 壓修正用之反向偏壓。另一方面,V2在時間T1&T2處於低 位準,同樣可對電晶體Tr4可施加臨限值電壓修正用之反向 偏壓。 圖5係表示本發明之電晶體電路之應用例之主動矩陣顯 示裝置及其所含之像素電路之概略之區塊圖。如圖所示, 主動矩陣顯示裝置係由作為主要部之像素陣列1與周邊之 電路群所構成。周邊之電路群包含水平選擇器2、驅動掃描 裔3、光掃描器4等。 像素陣列1係由列狀之掃描線線WS、行狀之信號線DL及 在兩者交又部分排列成矩陣狀之像素電路5所構成。信號線 DL係被水平選擇器2驅動。掃描線ws係被光掃描器4所掃 96535.doc -19- 1280543 描。又,也配置有與掃描線ws平行之另一掃描線ds,此係 =驅動掃描器3所掃描。各像素電路5係在被掃描線Μ選擇 γ ’由信號線DL抽樣信號。另外’被掃描線Ds選擇時,依 Ί亥被抽樣之信號驅動負載元件等。此負載元件係形成於 各像素電路5之電流驅動型之發光元件等。 圖6係表示圖5所示之像素電路5之基本的構成之參考 圖。本像素電路5係由抽樣用薄膜電晶體(抽樣電晶體τη)、 驅動用薄膜電晶體(驅動電晶體卿開關用薄膜電晶體(開 關電晶體ΤΓ3)、保持電容以、貞載元件(有機扯發光元们 等所構成。 抽樣電晶體Trl係在被掃描線ws選擇時導通,由信號線 DL抽樣影像信號,而保持於保持電容ci。驅動電晶體丁^ 依照保持於保持電容C1之信號電位,控制對發光元件EL2 通電量。開關電晶體Tr3係被掃描線DS所控制,以控制對發 光兀件EL之通電之開/關。即,驅動電晶體Tr2依照通電量 控制發光元件EL之發光亮度(明亮度)。另一方面,開關電 晶體Tr3係控制發光元件El之發光時間。利用此等之控制, 各像素電路5所含之發光元件]el呈現對應於影像信號之亮 度’使希望之顯示映現於像素陣列i。 圖7係說明圖6所示之像素陣列丨及像素電路5之動作之時 間圖。在1幀期間(If)之前頭,在!水平期間(1H)之間,選擇 脈衝ws[l]經由掃描線WS被施加至第1列之像素電路5,以導 通抽樣電晶體Trl。因此,影像信號由信號線DL被抽樣,而 被寫入保持電容C1。保持電容c 1之一端連接於驅動電晶體 96535.doc -20- 1280543
Tr2之閘極。因此,當影像信號被寫入保持電容ci,驅動電 晶體Tr2之閘極電位會依照被寫入之信號電位而上升。此 時,選擇脈衝dS[l]經由另一掃描線DS被施加至開關電晶體 Tr3。在此期間,發光元件EL持續發光。在丨幀期間lf之後 半,dS[i]變成低位準,故發光元件EL呈非發光狀態。利用 調整脈衝dS[1]之佔空係數時,可調整發光期間與非發光期 間之比例,獲得希望之畫面亮度。當轉移至其次之水平期 間時,掃描用之信號脈衝ws[2]、ds[2]由各掃描線ws、加 分別被施加至第2列之像素電路。 在此,回到圖6,說明作為參考例所示之像素電路5之問 題點。參考例之像素電路5之Trl〜Tr3全部係通道型薄膜 電晶體所構成,具有可使用成本上有利之非晶f石夕膜作為 活性層之優點。但,卻有驅動電晶體Tr2之汲極連接於電源 電壓VCC,另一方面,源極經由開關電晶體Tr3連接於發光 元件EL之陽極而成為所謂之源極輪出器之問題。保持於保 持電容ci之信號電壓被施加至驅動電晶體丁r2之閘極,基本 上、、隹持於定。但,源極電位會隨著發光元件EL之電流/ 電麼特性之經過時間之變化而變動。一般,陽極電位會隨 發光元件EL之經過時間之劣化而上升,其結果,源極電位 也會上升。驅動電晶體Tr2在飽和區域執行動作,如前述之 電晶體特性式所示,汲極電流Ids係依存於以源極電位為基 準之閘極電位Vgs。儘管閘極電壓本身保持一定,但丁。會 執行作為源極輸出H之動作,故源極電位會隨著發光元^ EL之特性劣化而變動,使Vgs也對應地發生變化。因此, 96535.doc • 21 - 1280543 會有汲極電流Ids發生變動,導致菸氺 問題。 他先-视之受度劣化之 另外,驅動電晶體Tr2有其本身之臨限值電壓vth之經過 w間之變動性。由前述之電晶體特性式可知,在飽和區域 執行動作時’縱使Vgs保持一定,當臨限值電屋佩發生變 動時’沒極電流此也會發生變動,同時,發光元件el之亮 度也會發生變動。尤其,以非晶詩薄膜作為活性層(通道 區域)之薄膜電晶體之臨限值電麼之經過時間之變動較為 明顯,故未處ί里日夺,即無法正確控制發光元件之亮度。 圖8係表示改良圖6所示之像素電路之另一參考例之像素 電路,(Α)表示構成之電路圖,(Β)表示動作之時間圖。 如(Α)所示,此改良例係呈現在圖6所示之像素電路加上 自舉電路6與臨限值電壓消除電路7之構成。自舉電路6係以 吸收發光元件EL之特性變動方式自動控制施加至驅動電晶 體Tr2之閘極⑹之信號電位之位準,含有開關電晶體Μ。 在此開關電晶體Ί>4之閘極連接掃描線ws,源極連接於接 地電位Vss,汲極連接於保持電容C1之一端,並連接於驅動 電晶體Tr2之源極(S)。選擇脈衝施加至掃描線〜8時,抽樣 電晶體Trl通電,開關電晶體Tr4亦通電。因此,經由耦合 電容C2,將影像信號Vsig寫入保持電容C1。其後,由掃描 線ws解除選擇脈衝時,開關電晶體Tr4斷電,故保持電容 C1由接地電位VSS被切離,並耦合於驅動電晶體Tr2之源極 (S)。此後’選擇脈衝施加至掃描線ds時,開關電晶體Tr3 通電’經由驅動電晶體Tr2將驅動電流供應至發光元件el。 96535.doc -22- 1280543 發光元件EL開始發光,依照其電流/電壓特性,使陽極電位 上升,導致驅動電晶體Tr2之源極電位之上升。此時,因保 持電容C1由接地電位Vss被切離,故在源極電位之上升之同 時,被保持之信號電位亦上升(自舉),導致導致驅動電晶體 Tr2之閘極(G)之電位上升。即,即使發光元件EL有電位變 動,驅動電晶體Tr2之閘極電壓Vgs亦可與常保持於保持電 容C1之純信號電位一致。利用此種自舉動作,即使發光元 件EL有電位變動,驅動電晶體Tr2之汲極電流也可常被保持 於保持電容C1之信號電位保持於一定,使發光元件EL之發 光亮度不生變化。追加此種自舉電路6時,驅動電晶體Tr2 對發光元件EL可發揮作為正確之定電流源之機能。 臨限值電壓消除電路7係以消除驅動電晶體Tr2之臨限值 電壓之變動方式調整施加至驅動電晶體Tr2之閘極(G)之信 號電位之位準,含有開關電晶體Tr5、Tr6。開關電晶體Tr5 之閘極連接於另一掃描線AZ,汲極/源極連接於驅動電晶體 Tr2之閘極與汲極之間。開關電晶體Τι·6之閘極同樣連接於 掃描線ΑΖ,源極連接於特定之補償電壓Vofs,汲極連接於 耦合電容C2之一方電極。又,在圖示之例中,補償電壓 Vofs、接地電位Vss、陰極電壓(GND)雖可分別取不同之電 位,但有時也可全部與共通之電位(例如GND) —致。 控制脈衝施加至掃描線AZ時,開關電晶體Tr5導通,電流 由Vcc流向驅動電晶體Tr2之閘極,故閘極(G)電位上升。因 此,汲極電流流出至驅動電晶體Tr2,使源極(S)電位上升。 正好在閘極電.位(G)與源極電位(S)之電位差Vgs與驅動電 96535.doc -23- 1280543 晶體Tr2之臨限值電壓Vth—致之處,依照前述電晶體特性 式,汲極電流不再流動。此時之源極/閘極間電壓Vgs會被 寫入保持電容C1作為驅動電晶體Tr2之臨限值電壓Vth。此 被寫入保持電容C1之Vth會上載於信號電位Vsig而被施加 至驅動電晶體Tr2之閘極,故可消除臨限值電壓Vth之效 果。因此,即使驅動電晶體Tr2之臨限值電壓Vth隨時間之 經過而變動,臨限值電壓消除電路7也可消除此變動。 (B)係表示施加至各掃描線WS、DS、AZ之掃描脈衝波形 與驅動電晶體Tr2之閘極(G)及源極(S)之電位波形之時間 圖。如圖所示,進入Vth消除期間時,脈衝被施加至掃描線 AZ,開關電晶體Tr5導通,Tr2之閘極電位上升。其後,掃 描線DS之脈衝下降,故來自電源Vcc側之電流供應被切 斷。因此,在閘極電位與源極電位之差縮小,正好在到達 Vth處時,電流成為0。此結果,Vth被寫入連接於Tr2之閘 極/源極間之保持電容C1。其次,當選擇脈衝被施加至掃描 線WS時,抽樣電晶體Τι*1通電,經由耦合電容C2,影像信 號Vsig被寫入保持電容C1。因此,輸入至驅動電晶體Τι*2之 閘極之信號Vin成為先被寫入之Vth與特定之增益所保持之 Vsig之和。脈衝再被施加至掃描線DS,使開關電晶體Tr3 通電。因此,驅動電晶體Tr2依照輸入閘極信號Vin,將汲 極電流供應至發光元件EL,使其開始發光。因此,發光元 件EL之陽極電位上升△ V,但因自舉效應,此△ V被上載至 對驅動電晶體Tr2之輸入信號Vin。利用以上之臨限值電壓 消除機能及自舉機能,即使有驅動電晶體Tr2之臨限值電壓 96535.doc -24- 1280543 變動及發光元件EL之特性變動,亦可將此等消除,而將發 光梵度保持於一定。 而高於源極之電壓在1幀期間1 f中被施加至在驅動電晶 體Tr2之閘極’使其長處於施加順向偏壓之狀態。由於對閘 極之順向偏壓支持績施加’驅動電晶體Tr 2之臨限值電壓 vth會向上方變動。此變動雖可利用臨限值電壓消除電路7 加以消除,但變動超過程度時,難以充分發揮臨限值電壓 消除機能,而有導致發光元件EL之亮度變化之虞。又,開 關電晶體Tr3在發光期間中處於通電狀態,持續施加順向偏 壓。因此,開關電晶體Tr3之臨限值電壓會向上方變動,最 嚴重時,開關電晶體Tr3有可能常陷於截止狀態。 圖9係表示本發明之像素電路之一實施型態,為處理圖8 之像素電路之問題點,分別在驅動電晶體Tr2及開關電晶體 Tr3附設臨限值電壓變動抑制用之反向偏壓施加手段。 對驅動電晶體Tr2之反向偏壓施加手段係由開關電晶體 Τι·7所構成。·在Tr7之閘極連接追加之掃描線ws2,源極連 接於負電源Vmb,汲極連接於驅動電晶體Tr2之閘極(g)。此 掃4田線WS2異於連接於抽樣電晶體Tfi或開關電晶體Μ之 知搖線wsi,故將其個別分開成為wsi與ws2。在此,負電 源Vmb之電位係設定於低於接地電位。因此,在不影 ,像素電路之動作之時間,將選擇脈衝施加至掃描線㈣ 丁 Tr7if包’可將反向偏壓施加至驅動電晶體加之 間極⑹。因此,可將因順向偏壓持續之施加而向上方移位 之電晶體Tr2之臨限值電壓Vth向下方修正。 96535.doc -25- 1280543 對開關電晶體Tr3之反向偏塵施加手段係裝入於連接於 掃描線DS 1之驅動掃描器3(參照圖5)。在發光期間,順向偏 * 壓經由掃描線DS1被施加至開關電晶體Tr3之閘極,汲極電 ‘ 流由Vcc流向GND。進入非發光期間時,掃描線DS1之電位 · 變成GND以下,將反向偏壓施加至開關電晶體Tr3。因此, 可將Tr3之臨限值電壓之上方變動向下方修正。 圖10係供說明圖9所示之像素電路之動作之時間圖。被施 加至掃描線WS1之脈衝以wsl表示,被施加至掃描線WS2之 脈衝以ws2表示·,被施加至掃描線Az之脈衝以犯表示,被❿ 施加至掃描線DS 1之脈衝以ds 1表示。另外,將驅動電晶體 Tr2之閘極電位(G)、汲極電位(D)及源極電位(s)重疊於脈衝 dsl之位準變化加以表示。又,驅動電晶體Tr2之汲極電位(d) 同時為開關電晶體Tr3之源極電位。 在Vth消除期間中,脈衝犯被施加至電晶體Tr5&Tr6,以 檢知驅動電晶體Tr2之臨限值電壓Vth。此被檢知之vth被保 持於保持電容C1作為Tr2之閘極電位(G)與源極電位(S)間 _ 之差。其次,脈衝wsl被施加至抽樣電晶體Trl及開關電晶 體Tr4a^,影像信號Vsig被抽樣,經由耦合電容〔2被寫入保 持電容ci。被寫入保持電容C1ivth及Vsig之和以Tr2之閘 極電位(G)與源極電位(S)間之差顯示於時間塗上。另外,進 “ 入發光期間’脈衝ds 1被施加至開關電晶體Tr3時,汲極電 、 流通過驅動電晶體Tr2流至發光元件EL。因此,源極電位(S) 上升’但因自舉機能,與閘極電位(G)之電位差保持於一 疋。敁著源極電位(s)之上升,汲極電位(D)亦上升。此汲極 96535.doc -26- 1280543 私位⑼雖為開關電晶體Tr3之源極電位,但因脈衝如之振 幅被設定於比此汲極電位(D)充分高之值,故可施加電晶體 加之通電動作所需之順向偏壓Va。其後,進入非發光期 間,脈衝如丨被切換為低位準,以截止開關電晶體Tr3。藉 汲極電流之切斷,使驅動電晶體Tr2之汲極電位(d)由να側 下降至GND。此時’因脈衝dsl之低位準被設定於比〇肋充 分低之值,故可施加反向偏壓vb至開關電晶體Tr3之閘極。 又,在非發光期間,脈衝wa2被施加至電晶體Tr7之閘極。 因此,Tr7導通.,反向偏壓Vmb被施加至驅動電晶體之 閘極(G)。 由以上說明可知··驅動電晶體Tr2及開關電晶體Tr3分別 可在適切之時間被施加反向偏壓,故可抑制各其臨限值電 壓之變動。但,開關電晶體Tr3之部分仍有若干可改善之餘 地,故茲就此點加以說明之。考慮開關電晶體Tr3之動作點 %,如上所述,只要考慮脈衝dsl之電壓位準與至驅動電晶 體之汲極電摩(D)即可。在發光期間中,開關電晶體Tr3通 電,故脈衝dsl之Η電位比汲極電位(D)高出Tr3之vth以上, 故被施加Va電壓。也就是說,在發光期間中,開關電晶體 Tr 3之閘極/源極間被施加順向偏壓。此後,在非發光期間 中,脈衝dsl之L位準在GND以上,故被施加反向偏壓。在 此反向偏壓之期間,汲極電位(D)會因漏電等之原因而變得 降低至陰極電位(GND)或其附近。在此期間,電晶體Tr3斷 電,其結果,僅反向偏壓Vb被施加至電晶體Tr3之閘極/源 極間。故,由於順向偏壓及反向偏壓兩者都施加至電晶體 96535.doc -27- 1280543
Tr3,故可某種程度地防止Tr3之Vth之變動。但,延長丨場 期間(If)所佔之發光時間時,非發光時間會受壓迫而縮短, 故反向偏壓施加時間也會變短,相對地有必要更有效地執 打臨限值電壓之下方修正,有必要設定較大之Vb之絕對 值。但,Vb之絕對值設定太大時,脈衝dsl之振幅會增加, 導致成本之增加,且會影響電晶體Tr3之耐壓,不僅影響成 本,也會影響良率。 圖11係表示圖9所示之像素電路進一步改良之實施型 悲,為谷易暸解起見,在對應於圖9之像素電路之部分附上 對應之筝照號碼。改良點在於與成問題之電晶體Tr3並連地 連接追加之電晶體Tr8,並在其閘極經由掃描線DS2而連接 補足手段。此補足手段係對開關電晶體Tr3補足地驅動追加 電晶體Tr8,以創造不妨礙Tr3之動作之時間。經由掃描線 DS1而連接於開關電晶體Tr3之反向偏壓施加手段可利用此 創造之時間施加反向偏壓至電晶體Tr3。 圖12係供說明圖π所示之像素電路之時間圖。為容易暸 解起見,在對應於圖1〇之前面實施型態之時間圖之部分使 用對應之參照號碼。特徵點在於施加至開關電晶體Tr3之閘 極之脈衝dsl與施加至追加電晶體Tr8之閘極之脈衝處 於互相反相之關係。在發光期間中,順向偏壓%被施加至 開關電晶體Tr3之閘極。此舆圖9之實施型態相同。其次, 進入非發光期間時,脈衝dsl低於GND而成為低位準,開關 電晶體Tr3斷電。此時,電晶體Tr8補足地執行動作而成為 通電狀態’故·電流持續由電源Vcc側被供應至驅動電晶體 96535.doc -28- 1280543
Tr2。因此,驅動電晶體Tr2之汲極電位(D)不會降至陰極電 位(GND),而可取得電源電位Vcc或其附近之電位。因此, 在包含於非發光期間之反向偏壓期間中,開關電晶體Tr3之 閘極/源極間電壓之絕對值為Vcc+Vb,可施加非常大的反向 偏壓。因此,即使不將大振幅之脈衝dsl施加至開關電晶體 Tr3,也可將臨限值電壓之上方變動有效地向下方修正。如 此,即使非晶質矽薄膜電晶體或多晶矽薄膜電晶體之臨限 值電壓發生變動,也可利用像素電路加以修正,故可防止 發光元件EL之亮度劣化,提供高品質之主動矩陣型顯示 器。尤其,無需增大施加至執行發光之開關控制之電晶體 之閘極之脈衝之振幅,故可實現驅動器之低成本化。而, 可一面修正驅動電晶體之Vth變動,一面也可容易修正開關 電晶體之Vth變動。 【圖式簡單說明】 圖1(A)、(B)、(C)係表示本發明之電晶體電路之第一實施 型態之模式圖。 圖2係圖1所不之電晶體電路之動作說明用之時間圖。 圖3 (A)、(B)係表示本發明之電晶體電路之第二實施型態 之模式圖。 圖4(A)、(B)係表示本發明之電晶體電路之第三實施型態 之模式圖。 圖5係表示本發明之主動矩陣顯示裝置及其所含之像素 電路之概略之區塊圖。 圖6係表示像素電路之參考例之區塊圖。 96535.doc -29- 1280543 圖7係自兄明圖6所示之俊去 像素電路之動作之時間圖。 圖8(A)、(B)係表示像素電 电路之另一參考例之模式 圖9係表示本發明之俊去 β ° 不毛月之像素電路之第一實施型態之電路圖。 圖10係供說明圖9所示之俊去φ办 ^ 像素電路之動作之時間圖。 圖11係表示本發明之像夸 圖 课素電路之第二實施型態之電路 圖12係供說明圖η所示 【主要元件符號說明】 像素陣列 之像素電路之動作之時間圖 96535.doc 水平選擇器 驅動掃描器 光掃描器 像素電路 -30 -

Claims (1)

1280543 十、申請專利範圍·· h —種電晶體電路,其係包含形成於基板之複數薄膜電晶 體連接於各薄膜電晶體之閘極、源極或汲極以執行特 定動作之配線者; ^ 含有至少1個薄膜電晶體,其係在動作中,經由配線反 覆地或持續地將順向偏壓施加至閘極與源極間者; 並含有反向偏壓施加手段,其係在不造成妨礙該動作 之時間,將反向偏壓施加至該薄膜電晶體之閘極與源極 間以抑制該薄膜電晶體之臨限值電壓之變動者。 2·如明求項1之電晶體電路,其中包含並聯連接於該薄膜電 晶體之追加薄膜電晶體、相對該薄膜電晶體補足地驅動 忒追加薄膜電晶體以創造上述不造成妨礙動作之時間之 補足手段; 前述反向偏壓施加手段係利用該創造出之時間,將反 向偏壓施加至該薄膜電晶體者。 3·如請求項2之電晶體電路,其中該薄膜電晶體係N通道型 或P通道型,前述追加薄膜電晶體亦係同樣之N通道型或p 通道型’前述補足手段係將與施加至該薄膜電晶體之閘 極之脈衝具有反相之關係之脈衝施加至前述追加薄膜電 晶體之閘極者。 4·如請求項2之電晶體電路,其中該薄膜電晶體係N通道型 或P通道型,前述追加薄膜電晶體係相反之P通道型 通道型’前述補足手段係將與施加至該薄膜電晶體之閘 極之脈衝具有同相之關係之脈衝施加至前述追加薄膜電 96535.doc 1280543 晶體者。 5· 一種像素電路,其係配置於列狀之掃描線與行狀之掃描 線之各交叉部,被該掃描線選擇時,由該信號線抽樣信 號’且依照所抽樣之信號驅動負載元件者,· 其包含形成於基板之複數薄膜電晶體、與連接各薄膜 笔晶體之閘極、源極或汲極之配線; 負載元件之驅動中至少1個經由配線反覆地或持續地 將順向偏壓施加至閘極與源極間之薄膜電晶體; 且包含反向偏壓施加手段,其係在不造成妨礙負載元 件驅動之時間,將反向偏壓施加至該薄膜電晶體之閘極 與源極之間,以抑制該薄膜電晶體之臨限值電壓之變動 者。 6.如請求項5之像素電路,其中包含並聯連接該薄膜電晶體 之追加薄膜電晶體及相對該薄膜電晶體補足地使該追加 薄膜電晶體動作,創造上述不造成妨礙上述負載元件驅 動之時間冬補足手段; 前述反向偏壓施加手段係利用該創造出之時間,將反 向偏壓施加至該薄膜電晶體者。 7·如请求項6之像素電路,其中該薄膜電晶體係^^通道型或ρ 通道型,前述追加薄膜電晶體亦係同樣之Ν通道型或1>通 道型,Θ述補足手段係將與施加至該薄膜電晶體之閘極 之脈衝具有反相之關係之脈衝施加至前述追加薄膜電晶 體之閘極者。 8·如請求項6之_像素電路,其中該薄膜電晶體係^^通道型或ρ 96535.doc 1280543 通道型’前述追加薄膜電晶體係相反之P通道型或N通道 31則述補足手段係將與施加至該薄膜電晶體之閘極之 脈衝具有同相之關係之脈衝施加至前述追加薄膜電晶體 者。 、月求項5之像素電路,其中前述複數薄膜電晶體係包含 被口亥知描器選擇時導通,由該信號線抽樣信號而保持於 保持電谷之抽樣用薄臈電晶體、依照保持於該保持電容 ^信號電位控制對該負載元件之通電量之驅動用薄膜電 =T ·及控制對該負載元件之通電之開/關之,關用薄膜 i曰曰,’剛述反向偏壓施加手段係施加反向偏壓至該驅 動用薄膜電晶體及該開關用薄膜電晶體之至少一方者。 i明求項9之像素電路,其中包含臨限值電壓消除手段, 其係以消除該驅動用薄膜電晶體之臨限值電壓之變動地 凋正轭加至該驅動用薄膜電晶體之閘極之信號電位之位 準者。 11·;如請求項k像素電路,其中包含自舉手段,其係以吸收 兩、載元件之特性變動地自動控制施加至該驅動用薄膜 電晶體之閘極之信號電位之位準者。 12· 一種顯Μ置,其係包含㈣之掃描線、行狀之掃描線、 及配置於此等交又之部分之像素電路者; 旦/亥像素電路係在被該掃描線選擇時,由該信號線抽樣 影像信號,且依照所抽樣之影像信號驅動發光元件; 、該像素電路係包含形成於基板之複數薄膜電晶體、與 連接各薄m電晶體之閘極、源極或汲極之配線; 96535.doc 1280543 發光元件之驅動中至少丨個經由配線反覆地或持續地 將順向偏壓施加至閘極與源極間之薄膜電晶體; 並包含反向偏壓施加手段,其係在不造成妨礙發光元 件驅動之時間,將反向偏壓施加至該薄膜電晶體之閘極 與源極之間,以抑制該薄膜電晶體之臨限值電壓之變動 者。 13. 14. 15. 16. 如請求項12之顯示裝置,其中包含並聯連接該薄膜電晶 體之追加薄膜笔B曰體、對該薄膜電晶體補足地使該追加 薄膜電晶體動作,創造不造成妨礙該發光元件驅動之時 間之補足手段; 前述反向偏壓施加手段係利用該創造之時間,將反向 偏壓施加至該薄膜電晶體者。 如請求項13之顯示裝置,其中該薄膜電晶體係]^通道型或 P通道型,前述追加薄膜電晶體亦係同樣之N通道型或p 通道型,前述補足手段係將與施加至該薄膜電晶體之問 極之脈衝具有反相之關係之脈衝施加至前述追加薄膜電 晶體之閘極者。 如請求項13之顯示裝置,其中該薄膜電晶體係汎通道型或 P通道型,前述追加薄膜電晶體係相反之p通道型或^通道 型’前述補足手段係將與施加至該薄膜電晶體之間極之 脈衝具有同相之關係之脈衝施加至前述追加薄膜電晶體 者。 、 一 如請求項12之顯示裝置,其中前述複數薄膜電晶體係包 含被該掃描線選擇時導通,由該信號線抽樣影像信號而 96535.doc 1280543 保持於保持電容之抽樣用薄膜電晶體、依照保持於該保 持電容之信號電位控制對該發光元件之通電量之驅動用 薄膜電晶體、及控制對該發光元件之通電之開/關之開關 用薄膜電晶體;前述反向偏壓施加手段係將反向偏壓施 加至該驅動用薄膜電晶體及該開關用薄膜電晶體之至少 一方者。 17.如請求項16之顯示裝置,其中包含臨限值電壓消除手 段’其係以消除該驅動用薄膜電晶體之臨限值電壓之變 動地調整施加至該驅動用薄膜電晶體之閘極之信號電位 之位準者。 18·如請求項16之顯示裝置,其中包含自舉手段,其係以吸 收該負載元件之特性變動地自動控制施加至該驅動用薄 膜電晶體之閘極之信號電位之位準者。 19. 一種電晶體電路之驅動方法,其係包含形成於基板之複 數薄膜電晶體、與連接各薄膜電晶體之閘極、源極或汲 極以執行特定動作之配線之電晶體電路之驅動方法;且 執行 順向偏壓施加程序:其係在動作中至少對丨個薄膜電晶 體經由配線反覆地或持續地將順向偏壓施加至閘極與源 極間者;及 反向偏壓施加程序,其係在不造成妨礙該動作之時 間,將反向偏壓施加至該薄膜電晶體之閘極與源極之 間,抑制該薄膜電晶體之臨限值電壓之變動者。 20.如請求項19之電晶體電路之驅動方法,其中包含補足程 96535.doc 1280543 序,其係相對該薄膜電晶體補足地驅動並聯連接於該薄 膜電晶體之追加薄膜電晶體,以創造上述不造成妨礙動 作之時間者; 前述反向偏壓施加程序係在該創造出之時間,將反向 偏壓施加至該薄膜電晶體。 21. 22. 23. 一種像素電路之驅動方法,該像素電路係配置於列狀之 掃描線與行狀之掃描線之各交又部,被該掃描線選擇 時,由該信號線抽樣信號,且依照所抽樣之信號驅動負 載元件,而包含形成於基板之複數薄膜電晶體、與連接 各薄膜電晶體之問極、源極或;及極之配線;該驅動方法 執行 順向偏壓施加程序:其係在負載元件之驅動中至少對i 個薄膜電晶體經由配線反覆地或持續地將順向偏壓施加 至閘極與源極間者;及 反向偏壓施加程序,其係在不造成妨礙負載元件驅動 之日守間’ W反向偏壓施加至該薄膜冑晶體之問極與源極 之間,抑制該薄膜電晶體之臨限值電壓之變動者。 如明求項21之像素電路之驅動方法,其中包含補足程 序其係相對該薄膜電晶體補足使並聯連接於該薄膜電 晶體之追加薄膜電晶體動作,以創造不造成妨礙上述負 載元件驅動之之時間者; 月〕述反向偏壓施加程序係在該創造出之時間,將反向 偏壓施加至該薄膜電晶體。 種顯不裝置之驅動方法,該顯示裝置係包含列狀之掃 96535.doc 1280543 •線4丁狀之掃描線、及配置於此等交叉之部分之像素 :路’ 4像素f料在被該掃㈣選擇時,ά該信號線 抽樣影德彳古$ ° ^ ’且依照所抽樣之影像信號驅動發光元 盘、像素電路係包含形成於基板之複數薄膜電晶體、 ^、、各薄膜包晶體之閘極、源極或汲極之配線;該驅 動方法執行 順=偏廢施加程序:其係在發光元件之驅動_至少對工 *專臈屯曰曰體經由配線反覆地或持續地將順向偏壓施加 至閘極與源極間者;及 24. 之^向偏壓軛加程序··其係在不造成妨礙發光元件驅動 之日守間’將反向偏廢施加至該薄膜電晶體之閘極與源極 ^抑制該薄膜電晶體之臨限值電壓之變動者。 如凊求項23之顯示裝置之驅動方法,丨中包含補足程 序,其係相對該薄膜電晶體補足地使並 電晶體之追加薄膜電晶體動作,以創造不造成妨^負 載元件|區動之時間者; 刖述反向偏壓施加程序係在該創造出之時間,將反向 偏壓施加至該薄膜電晶體者。 96535.doc
TW093137122A 2003-12-02 2004-12-02 Transistor circuit, pixel circuit, display device, and drive method thereof TWI280543B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2003402673A JP4147410B2 (ja) 2003-12-02 2003-12-02 トランジスタ回路、画素回路、表示装置及びこれらの駆動方法

Publications (2)

Publication Number Publication Date
TW200530985A TW200530985A (en) 2005-09-16
TWI280543B true TWI280543B (en) 2007-05-01

Family

ID=34650039

Family Applications (1)

Application Number Title Priority Date Filing Date
TW093137122A TWI280543B (en) 2003-12-02 2004-12-02 Transistor circuit, pixel circuit, display device, and drive method thereof

Country Status (7)

Country Link
US (1) US7605789B2 (zh)
EP (1) EP1708162A4 (zh)
JP (1) JP4147410B2 (zh)
KR (1) KR101065989B1 (zh)
CN (1) CN100437703C (zh)
TW (1) TWI280543B (zh)
WO (1) WO2005055184A1 (zh)

Families Citing this family (50)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005140827A (ja) * 2003-11-04 2005-06-02 Tohoku Pioneer Corp 発光表示パネルの駆動装置
JP4565844B2 (ja) * 2004-01-06 2010-10-20 東北パイオニア株式会社 アクティブマトリクス型発光表示パネルの駆動装置
JP4923410B2 (ja) * 2005-02-02 2012-04-25 ソニー株式会社 画素回路及び表示装置
JP4517927B2 (ja) * 2005-04-14 2010-08-04 セイコーエプソン株式会社 電気光学装置、及び電子機器
KR100782455B1 (ko) * 2005-04-29 2007-12-05 삼성에스디아이 주식회사 발광제어 구동장치 및 이를 구비하는 유기전계발광표시장치
EP1793366A3 (en) * 2005-12-02 2009-11-04 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, display device, and electronic device
TWI419105B (zh) * 2005-12-20 2013-12-11 Thomson Licensing 顯示面板之驅動方法
FR2895131A1 (fr) * 2005-12-20 2007-06-22 Thomson Licensing Sas Panneau d'affichage et procede de pilotage avec couplage capacitif transitoire
JP5130667B2 (ja) * 2006-07-27 2013-01-30 ソニー株式会社 表示装置
TWI796835B (zh) * 2006-09-29 2023-03-21 日商半導體能源研究所股份有限公司 顯示裝置和電子裝置
KR101373736B1 (ko) * 2006-12-27 2014-03-14 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
KR100873076B1 (ko) 2007-03-14 2008-12-09 삼성모바일디스플레이주식회사 화소 및 이를 이용한 유기전계발광 표시장치 및 그의구동방법
KR101526475B1 (ko) 2007-06-29 2015-06-05 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시 장치 및 그 구동 방법
JP2009128503A (ja) 2007-11-21 2009-06-11 Canon Inc 薄膜トランジスタ回路とその駆動方法、ならびに発光表示装置
JP5176522B2 (ja) * 2007-12-13 2013-04-03 ソニー株式会社 自発光型表示装置およびその駆動方法
JP5115180B2 (ja) * 2007-12-21 2013-01-09 ソニー株式会社 自発光型表示装置およびその駆動方法
JP5127499B2 (ja) * 2008-02-18 2013-01-23 株式会社ジャパンディスプレイセントラル アクティブマトリクス型表示装置の駆動方法
KR101361981B1 (ko) * 2008-02-19 2014-02-21 엘지디스플레이 주식회사 유기발광다이오드 표시장치와 그 구동방법
JP5186950B2 (ja) * 2008-02-28 2013-04-24 ソニー株式会社 El表示パネル、電子機器及びel表示パネルの駆動方法
JP4760840B2 (ja) * 2008-02-28 2011-08-31 ソニー株式会社 El表示パネル、電子機器及びel表示パネルの駆動方法
US8358258B1 (en) * 2008-03-16 2013-01-22 Nongqiang Fan Active matrix display having pixel element with light-emitting element
KR100962961B1 (ko) * 2008-06-17 2010-06-10 삼성모바일디스플레이주식회사 화소 및 이를 이용한 유기전계발광 표시장치
JP4844634B2 (ja) 2009-01-06 2011-12-28 ソニー株式会社 有機エレクトロルミネッセンス発光部の駆動方法
US9047815B2 (en) 2009-02-27 2015-06-02 Semiconductor Energy Laboratory Co., Ltd. Method for driving semiconductor device
CA2687631A1 (en) * 2009-12-06 2011-06-06 Ignis Innovation Inc Low power driving scheme for display applications
JP5532301B2 (ja) * 2009-12-25 2014-06-25 ソニー株式会社 駆動回路および表示装置
US8300039B2 (en) * 2010-03-30 2012-10-30 Sony Corporation Inverter circuit and display
JP2011217175A (ja) * 2010-03-31 2011-10-27 Sony Corp インバータ回路および表示装置
JP5488817B2 (ja) * 2010-04-01 2014-05-14 ソニー株式会社 インバータ回路および表示装置
JP2011217287A (ja) * 2010-04-01 2011-10-27 Sony Corp インバータ回路および表示装置
KR101658037B1 (ko) * 2010-11-09 2016-09-21 삼성전자주식회사 능동형 디스플레이 장치의 구동 방법
JP2012128407A (ja) * 2010-11-24 2012-07-05 Canon Inc 有機el表示装置
US8674863B2 (en) * 2011-06-07 2014-03-18 Microchip Technology Incorporated Distributed bootstrap switch
KR101859474B1 (ko) * 2011-09-05 2018-05-23 엘지디스플레이 주식회사 유기 발광 다이오드 표시 장치의 화소 회로
US9747834B2 (en) * 2012-05-11 2017-08-29 Ignis Innovation Inc. Pixel circuits including feedback capacitors and reset capacitors, and display systems therefore
JP6228753B2 (ja) * 2012-06-01 2017-11-08 株式会社半導体エネルギー研究所 半導体装置、表示装置、表示モジュール、及び電子機器
TWI464723B (zh) * 2012-11-12 2014-12-11 Novatek Microelectronics Corp 顯示裝置
US8847634B1 (en) * 2013-05-04 2014-09-30 Texas Instruments Incorporated High-speed unity-gain input buffer having improved linearity and stability with a low supply voltage
CN103714780B (zh) 2013-12-24 2015-07-15 京东方科技集团股份有限公司 栅极驱动电路、方法、阵列基板行驱动电路和显示装置
CN103730089B (zh) * 2013-12-26 2015-11-25 京东方科技集团股份有限公司 栅极驱动电路、方法、阵列基板行驱动电路和显示装置
CN103714781B (zh) 2013-12-30 2016-03-30 京东方科技集团股份有限公司 栅极驱动电路、方法、阵列基板行驱动电路和显示装置
CN104217674B (zh) * 2014-05-29 2017-01-25 京东方科技集团股份有限公司 像素单元驱动电路、方法、像素驱动电路和amoled显示装置
KR20150142943A (ko) * 2014-06-12 2015-12-23 삼성디스플레이 주식회사 유기 발광 표시 장치
KR102357390B1 (ko) * 2015-02-09 2022-02-03 삼성디스플레이 주식회사 유기 발광 표시 장치 및 그 구동 방법
CN105047138B (zh) * 2015-09-15 2018-01-05 深圳市华星光电技术有限公司 一种显示装置的驱动系统及适用于oled的驱动电路
JP6566316B2 (ja) * 2015-10-23 2019-08-28 Tianma Japan株式会社 保護回路および電子機器
JP7048246B2 (ja) * 2017-10-05 2022-04-05 メルク パテント ゲゼルシャフト ミット ベシュレンクテル ハフツング 発光システム
CN113936586B (zh) * 2019-08-30 2022-11-22 成都辰显光电有限公司 一种像素驱动电路和显示面板
CN210378423U (zh) * 2019-11-29 2020-04-21 京东方科技集团股份有限公司 像素驱动电路和显示装置
CN113112959B (zh) * 2021-04-08 2022-07-12 京东方科技集团股份有限公司 像素电路、显示面板、显示设备及像素电路的驱动方法

Family Cites Families (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62118390A (ja) * 1985-11-19 1987-05-29 松下電器産業株式会社 薄膜トランジスタの駆動方法
JPH01291216A (ja) 1988-05-19 1989-11-22 Fujitsu Ltd アクティブマトリクス型液晶表示装置
JP2999271B2 (ja) * 1990-12-10 2000-01-17 株式会社半導体エネルギー研究所 表示装置
US5684365A (en) 1994-12-14 1997-11-04 Eastman Kodak Company TFT-el display panel using organic electroluminescent media
DE69623153T2 (de) * 1995-03-06 2003-04-17 Thomson Multimedia Sa Treiberschaltungen für Datenleitungen mit einem gemeinsamen Rampensignal für ein Anzeigesystem
US6229506B1 (en) * 1997-04-23 2001-05-08 Sarnoff Corporation Active matrix light emitting diode pixel structure and concomitant method
JP4092857B2 (ja) 1999-06-17 2008-05-28 ソニー株式会社 画像表示装置
TW484117B (en) * 1999-11-08 2002-04-21 Semiconductor Energy Lab Electronic device
TW587239B (en) * 1999-11-30 2004-05-11 Semiconductor Energy Lab Electric device
KR100327374B1 (ko) * 2000-03-06 2002-03-06 구자홍 액티브 구동 회로
JP3877049B2 (ja) * 2000-06-27 2007-02-07 株式会社日立製作所 画像表示装置及びその駆動方法
JP2002351401A (ja) * 2001-03-21 2002-12-06 Mitsubishi Electric Corp 自発光型表示装置
WO2002077958A1 (fr) * 2001-03-22 2002-10-03 Canon Kabushiki Kaisha Circuit servant a alimenter un element d'emission lumineuse a matrice active
JP2002358031A (ja) * 2001-06-01 2002-12-13 Semiconductor Energy Lab Co Ltd 発光装置及びその駆動方法
US6734636B2 (en) * 2001-06-22 2004-05-11 International Business Machines Corporation OLED current drive pixel circuit
US6858989B2 (en) * 2001-09-20 2005-02-22 Emagin Corporation Method and system for stabilizing thin film transistors in AMOLED displays
JP4052865B2 (ja) * 2001-09-28 2008-02-27 三洋電機株式会社 半導体装置及び表示装置
JP4230744B2 (ja) 2001-09-29 2009-02-25 東芝松下ディスプレイテクノロジー株式会社 表示装置
US7071932B2 (en) * 2001-11-20 2006-07-04 Toppoly Optoelectronics Corporation Data voltage current drive amoled pixel circuit
JP2003224437A (ja) 2002-01-30 2003-08-08 Sanyo Electric Co Ltd 電流駆動回路および該電流駆動回路を備えた表示装置
JP2003263129A (ja) 2002-03-07 2003-09-19 Sanyo Electric Co Ltd 表示装置
KR100490622B1 (ko) * 2003-01-21 2005-05-17 삼성에스디아이 주식회사 유기 전계발광 표시장치 및 그 구동방법과 픽셀회로
GB0301623D0 (en) * 2003-01-24 2003-02-26 Koninkl Philips Electronics Nv Electroluminescent display devices
KR100515299B1 (ko) * 2003-04-30 2005-09-15 삼성에스디아이 주식회사 화상 표시 장치와 그 표시 패널 및 구동 방법
JP2004341144A (ja) * 2003-05-15 2004-12-02 Hitachi Ltd 画像表示装置

Also Published As

Publication number Publication date
JP4147410B2 (ja) 2008-09-10
US7605789B2 (en) 2009-10-20
CN100437703C (zh) 2008-11-26
WO2005055184A1 (ja) 2005-06-16
JP2005164893A (ja) 2005-06-23
KR20070000406A (ko) 2007-01-02
US20070091029A1 (en) 2007-04-26
KR101065989B1 (ko) 2011-09-19
EP1708162A4 (en) 2008-03-12
CN1886773A (zh) 2006-12-27
EP1708162A1 (en) 2006-10-04
TW200530985A (en) 2005-09-16

Similar Documents

Publication Publication Date Title
TWI280543B (en) Transistor circuit, pixel circuit, display device, and drive method thereof
JP5352101B2 (ja) 表示パネル
JP4501429B2 (ja) 画素回路及び表示装置
KR20060136376A (ko) 트랜지스터 회로, 화소 회로, 표시 장치 및 이들의 구동방법
JP4547605B2 (ja) 表示装置及びその駆動方法
KR101338312B1 (ko) 유기전계 발광 디스플레이 장치 및 그 구동방법
GB2364592A (en) Pixel driver for an organic electroluminescent device
JP4831392B2 (ja) 画素回路及び表示装置
JP4552108B2 (ja) 画素回路及び表示装置とこれらの駆動方法
KR101219049B1 (ko) 전압기입방식의 능동구동 유기발광소자를 위한 화소 구조
US20040263503A1 (en) Drive devices and drive methods for light emitting display panel
JP2010117475A (ja) 表示装置、電子機器および表示装置の駆動方法
US11335247B2 (en) Pixel circuit, light emitting display device, and driving method thereof
US20100110055A1 (en) Active matrix type display apparatus
US7286109B2 (en) Active matrix type display apparatus
JP4561096B2 (ja) ディスプレイ装置
JP2005352398A (ja) アクティブマトリクス型発光表示パネル
US10909907B2 (en) Pixel circuit, driving method, pixel structure and display panel
JP4747528B2 (ja) 画素回路及び表示装置
JP4565844B2 (ja) アクティブマトリクス型発光表示パネルの駆動装置
JP4600723B2 (ja) 画素回路及び表示装置とこれらの駆動方法
US20060186824A1 (en) Pixel array and fabrication method thereof
JP4830256B2 (ja) ディスプレイ装置、ディスプレイ装置の駆動回路及びディスプレイ装置の駆動方法
JP2010139543A (ja) 表示装置、電子機器および表示装置の駆動方法
JP2009036933A (ja) アクティブマトリクス型発光表示装置

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees