JP4831392B2 - 画素回路及び表示装置 - Google Patents

画素回路及び表示装置 Download PDF

Info

Publication number
JP4831392B2
JP4831392B2 JP2004198056A JP2004198056A JP4831392B2 JP 4831392 B2 JP4831392 B2 JP 4831392B2 JP 2004198056 A JP2004198056 A JP 2004198056A JP 2004198056 A JP2004198056 A JP 2004198056A JP 4831392 B2 JP4831392 B2 JP 4831392B2
Authority
JP
Japan
Prior art keywords
node
transistor
output node
drive
potential
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2004198056A
Other languages
English (en)
Other versions
JP2006018167A (ja
Inventor
勝秀 内野
淳一 山下
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP2004198056A priority Critical patent/JP4831392B2/ja
Priority to TW094121724A priority patent/TW200620207A/zh
Priority to KR1020050059398A priority patent/KR101141772B1/ko
Priority to US11/171,416 priority patent/US7893895B2/en
Priority to CN200510081957.4A priority patent/CN100487777C/zh
Publication of JP2006018167A publication Critical patent/JP2006018167A/ja
Priority to US12/929,836 priority patent/US8552939B2/en
Application granted granted Critical
Publication of JP4831392B2 publication Critical patent/JP4831392B2/ja
Priority to US13/618,974 priority patent/US8791888B2/en
Priority to US13/619,006 priority patent/US8564508B2/en
Priority to US14/301,535 priority patent/US9208726B2/en
Priority to US14/886,962 priority patent/US9530351B2/en
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • Y02B20/42

Description

本発明は、画素毎に配した負荷素子を電流駆動する画素回路に関する。又この画素回路がマトリクス状に配列された表示装置であって、特に各画素回路内に設けた絶縁ゲート型電界効果トランジスタによって、有機EL発光素子などの負荷素子に通電する電流量を制御する、いわゆるアクティブマトリクス型の表示装置に関する。
画像表示装置、例えば液晶ディスプレイなどでは、多数の液晶画素をマトリクス状に並べ、表示すべき画像情報に応じて画素毎に入射光の透過強度又は反射強度を制御することによって画像を表示する。これは、有機EL素子を画素に用いた有機ELディスプレイなどにおいても同様であるが、液晶画素と異なり有機EL素子は自発光素子である。その為、有機ELディスプレイは液晶ディスプレイに比べて画像の視認性が高く、バックライトが不要であり、応答速度が速いなどの利点を有する。又、各発光素子の輝度レベル(階調)はそれに流れる電流値によって制御可能であり、いわゆる電流制御型であるという点で液晶ディスプレイなどとは大きく異なる。
有機ELディスプレイにおいては、液晶ディスプレイと同様、その駆動方式として単純マトリクス方式とアクティブマトリクス方式とがある。前者は構造が単純であるものの、大型且つ高精細のディスプレイの実現が難しいなどの問題がある為、現在はアクティブマトリクス方式の開発が盛んに行なわれている。この方式は、各画素回路内部の発光素子に流れる電流を、画素回路内部に設けた能動素子(一般には薄膜トランジスタ,TFT)によって制御するものであり、以下の特許文献に記載がある。
特開2003−255856 特開2003−271095
従来の画素回路は、行状の走査線と列状の信号線とが交差する部分に各々配されている。各画素回路は、少くとも薄膜型のサンプリングトランジスタと保持容量と薄膜型のドライブトランジスタと発光素子などの負荷素子とを含んでいる。サンプリングトランジスタは、そのゲートが走査線によって選択された時ソース/ドレイン間が導通して信号線から映像信号をサンプリングする。サンプリングされた信号は保持容量に書き込まれ保持される。ドライブトランジスタは、そのゲートが保持容量に接続され、ソース/ドレインの片方が発光素子などの負荷素子に接続している。ドライブトランジスタのゲートは、保持容量に保持された信号電位によってソース基準のゲート電圧を受ける。ドライブトランジスタはこのゲート電圧に応じてソース/ドレイン間に電流を流し、発光素子に通電する。一般に発光素子の輝度は通電量に比例している。更にドライブトランジスタの通電量はゲート電圧即ち保持容量に書き込まれた信号電位によって制御される。従って、発光素子は映像信号に応じた輝度で発光することになる。
ドライブトランジスタの動作特性は以下の式で表わされる。
Ids=(1/2)μ(W/L)Cox(Vgs−Vth)
このトランジスタ特性式において、Idsはドレイン電流を表わしている。Vgsはソースを基準としてゲートに印加される電圧を表わしている。Vthはトランジスタの閾電圧である。その他μはトランジスタのチャネルを構成する半導体薄膜の移動度を表わし、Wはチャネル幅を表わし、Lはチャネル長を表わし、Coxはゲート容量を表わしている。このトランジスタ特性式から明らかな様に、薄膜トランジスタは飽和領域で動作する時、ゲート電圧Vgsが閾電圧Vthを超えて大きくなると、オン状態となってドレイン電流Idsが流れる。上記のトランジスタ特性式から明らかな様に、ゲート電圧Vgsが一定であれば、常に同じ量のドレイン電流Idsが発光素子に流れるはずである。しかしながら、ドライブトランジスタは経時的に特性が変化し、ゲート電圧Vgsが一定であってもドレイン電流Idsが徐々に低下していく傾向にある。この為、時間の経過とともに輝度劣化が生じるとい問題がある。ドレイン電流の低下傾向は画素毎に異なる為、画面のユニフォーミティが損なわれるという問題がある。
ドライブトランジスタやサンプリングトランジスタを構成する薄膜トランジスタは現在ポリシリコントランジスタとアモルファスシリコントランジスタが普及している。コストの面からはポリシリコントランジスタよりもアモルファスシリコントランジスタの方が有利である。但し、アモルファスシリコントランジスタで画素回路を構成する場合、移動度などの制限から全てNチャネル型のトランジスタが使われる。しかしながら、アモルファスシリコントランジスタの移動度μは経時的に低下していく傾向にある。前述したトランジスタ特性式から明らかな様に、移動度μが低下すると、ゲート電圧Vgsが一定であってもドレイン電流Idsが低下し、輝度劣化をもたらす。アモルファスシリコン型のトランジスタで構成した画素回路はコスト的に有利であるが、移動度の経時的な変化に伴い輝度劣化が生じ、画面のユニフォーミティを損なうという課題がある。
上述した従来の技術の課題に鑑み、本発明はドライブトランジスタのドレイン電流の経時変化を補償可能な画素回路及び表示装置とこれらの駆動方法を提供することを目的とする。係る目的を達成する為に以下の手段を講じた。即ち本発明は、走査線と信号線とが交差する部分に配されており、少なくとも電気光学素子とドライブトランジスタとサンプリングトランジスタと保持容量とを備え、該ドライブトランジスタは、そのゲートが入力ノードにつながり、そのソースが出力ノードにつながり、そのドレインが所定の電源電位に接続し、該電気光学素子は、その一端が出力ノードに接続し、他端が所定の電位に接続し、該サンプリングトランジスタは、該入力ノードと該信号線との間に接続し、該保持容量は、該入力ノードに接続しており、前記サンプリングトランジスタは走査線によって選択された時動作し、該信号線から入力信号をサンプリングして該保持容量に保持し、前記ドライブトランジスタは、該保持容量に保持された信号電位に応じて該電気光学素子に駆動電流を供給する画素回路において、該ドライブトランジスタの経時的変化に伴う駆動電流の低下を補うための補償回路であって、該出力ノードと所定の中間ノードとの間に接続された検出容量と、該中間ノードと該信号線との間に挿入されたスイッチングトランジスタと、該保持容量の一端につながる端子ノードと所定の接地電位との間に挿入されたスイッチングトランジスタと、該端子ノードと該出力ノードとの間に挿入されたスイッチングトランジスタと、該端子ノードと該中間ノードとの間に挿入されたスイッチングトランジスタとで構成されている補償回路を備えており、前記補償回路は、該出力ノード側から該駆動電流の低下を検出し、その結果を該入力ノード側にフィードバックすることを特徴とする。
好ましくは、前記補償回路は、該駆動電流によって該電気光学素子に生じる電圧降下を該出力ノード側から検出し、該入力信号のレベルと該検出された電圧降下のレベルとを比較して差分を求め、該差分に応じた電位を該保持容量に保持された該信号電位に加える。具体的には、前記補償回路は、該出力ノードと所定の中間ノードとの間に接続された検出容量と、該中間ノードと該信号線との間に挿入されたスイッチングトランジスタと、該保持容量の一端につながる端子ノードと所定の接地電位との間に挿入されたスイッチングトランジスタと、該端子ノードと該出力ノードとの間に挿入されたスイッチングトランジスタと、該端子ノードと該中間ノードとの間に挿入されたスイッチングトランジスタとで構成されている。
本発明によれば、画素回路は補償回路を組み込んであり、ドライブトランジスタの経時的変化に伴う駆動電流の低下を補っている。この補償回路は、該出力ノードと所定の中間ノードとの間に接続された検出容量と、該中間ノードと該信号線との間に挿入されたスイッチングトランジスタと、該保持容量の一端につながる端子ノードと所定の接地電位との間に挿入されたスイッチングトランジスタと、該端子ノードと該出力ノードとの間に挿入されたスイッチングトランジスタと、該端子ノードと該中間ノードとの間に挿入されたスイッチングトランジスタとで構成されている補償回路を備えており、出力ノード側から駆動電流の低下を検出し、その結果を入力ノード側にフィードバックすることで、駆動電流の低下を回路的にキャンセルしている。従って、ドライブトランジスタの移動度が低下して駆動能力が下がっても、これを補う様に入力ノード側にフィードバックがかかる為、結果的に駆動電流は長期間初期と同様に一定のレベルを保持できる。これによりドライブトランジスタ起因の輝度劣化を防止でき、画面のユニフォーミティを長期間に亘り維持することが可能である。
以下図面を参照して本発明の実施の形態を詳細に説明する。まず最初に本発明の背景を明らかにする為、図1を参照してアクティブマトリクス表示装置及びこれに含まれる画素回路の一般的な構成を参考例として説明する。図示する様に、アクティブマトリクス表示装置は主要部となる画素アレイ1と周辺の回路群とで構成されている。周辺の回路群は水平セレクタ2、ドライブスキャナ3、ライトスキャナ4などを含んでいる。
画素アレイ1は行状の走査線WSと列状の信号線DLと両者の交差する部分にマトリクス状に配列した画素回路5とで構成されている。信号線DLは水平セレクタ2によって駆動される。走査線WSはライトスキャナ4によって走査される。尚、走査線WSと平行に別の走査線DSも配線されており、これはドライブスキャナ3によって走査される。各画素回路5は、走査線WSによって選択された時信号線DLから信号をサンプリングする。更に走査線DSによって選択された時、該サンプリングされた信号に応じて負荷素子を駆動する。この負荷素子は各画素回路5に形成された電流駆動型の発光素子などである。
図2は、図1に示した画素回路5の基本的な構成を示す参考図である。本画素回路5は、サンプリング用薄膜トランジスタ(サンプリングトランジスタTr1)、ドライブ用薄膜トランジスタ(ドライブトランジスタTr2)、スイッチング用薄膜トランジスタ(スイッチングトランジスタTr3)、保持容量C1、負荷素子(有機EL発光素子)などで構成されている。
サンプリングトランジスタTr1は走査線WSによって選択された時導通し、信号線DLから映像信号をサンプリングして保持容量C1に保持する。ドライブトランジスタTr2は保持容量C1に保持された信号電位に応じて発光素子ELに対する通電量を制御する。スイッチングトランジスタTr3は走査線DSによって制御され、発光素子ELに対する通電をオン/オフする。すなわち、ドライブトランジスタTr2は通電量に応じて発光素子ELの発光輝度(明るさ)を制御する一方、スイッチングトランジスタTr3は発光素子ELの発光時間を制御している。これらの制御により、各画素回路5に含まれる発光素子ELは映像信号に応じた輝度を呈し、画素アレイ1に所望の表示が映し出される。
図3は、図2に示した画素アレイ1及び画素回路5の動作説明に供するタイミングチャートである。1フィールド期間(1f)の先頭で、1水平期間(1H)の間1行目の画素回路5に走査線WSを介して選択パルスws[1]が印加され、サンプリングトランジスタTr1が導通する。これにより信号線DLから映像信号がサンプリングされ、保持容量C1に書き込まれる。保持容量C1の一端はドライブトランジスタTr2のゲートに接続している。従って、映像信号が保持容量C1に書き込まれると、ドライブトランジスタTr2のゲート電位が、書き込まれた信号電位に応じて上昇する。この時、他の走査線DSを介してスイッチングトランジスタTr3に選択パルスds[1]が印加される。この間発光素子ELは発光を続ける。1フィールド期間1fの後半はds[1]がローレベルになるので発光素子ELは非発光状態となる。パルスds[1]のデューティを調整することで、発光期間と非発光期間の割合を調整でき、所望の画面輝度が得られる。次の水平期間に移行すると、2行目の画素回路に対し、各走査線WS,DSからそれぞれ走査用の信号パルスws[2],ds[2]が印加される。
図4は、発光素子として画素回路5に組み込まれる有機EL素子の電流−電圧(I−V)特性の経時変化を示すグラフである。グラフにおいて、実線で示す曲線が初期状態時の特性を示し、破線で示す曲線が経時変化後の特性を示している。一般的に、有機EL素子のI−V特性は、グラフに示す様に時間が経過すると劣化してしまう。図2に示した参考例の画素回路はドライブトランジスタがソースフォロワ構成となっており、EL素子のI−V特性の経時変化に対処できず、発光輝度の劣化が生じるという問題がある。
図5の(A)は、初期状態におけるドライブトランジスタTr2と発光素子ELの動作点を示すグラフである。図において、縦軸はドライブトランジスタTr2のドレイン・ソース間電圧Vdsを示し、縦軸はドレイン・ソース間電流Idsを示している。図示する様に、ソース電位はドライブトランジスタTr2と発光素子ELとの動作点で決まり、その電圧値はゲート電圧によって異なる値を持つ。ドライブトランジスタTr2は飽和領域で動作するので、動作点のソース電圧に対応したVgsに関し、前述のトランジスタ特性式で規定された電流値の駆動電流Idsを流す。
しかしながら発光素子ELのI−V特性は図4に示した様に経時劣化する。図5の(B)に示す様に、この経時劣化により動作点が変化してしまい、同じゲート電圧を印加してもトランジスタのソース電圧は変化してしまう。これによりドライブトランジスタTr2のゲート・ソース間電圧Vgsは変化してしまい、流れる電流値が変動する。同時に発光素子ELに流れる電流値も変化する。この様に発光素子ELのI−V特性が変化すると、図2に示した参考例のソースフォロワ構成の画素回路では、発光素子ELの輝度が経時的に変化してしまうという問題がある。
図6は画素回路の他の参考例を表わしており、図2に示した先の参考例の問題点に対処したものである。理解を容易にする為、図2の参考例と対応する部分には対応する参照符号を付けてある。改良点は、スイッチングトランジスタTr3の結線を代えたことであり、これによりブートストラップ機能を実現している。具体的には、スイッチングトランジスタTr3のソースは接地され、ドレインはドライブトランジスタTr2のソース(S)と保持容量C1の一方の電極とに接続され、ゲートには走査線DSが接続している。尚保持容量C1の他方の電極はドライブトランジスタTr2のゲート(G)に接続されている。
図7は、図6に示した画素回路5の動作説明に供するタイミングチャートである。フィールド期間1fのうち最初の水平期間1Hで、ライトスキャナ4から走査線WSを介して1行目の画素回路5に選択パルスws[1]が送られる。尚[ ]の中の数字は、マトリクス配置された画素回路の行番号に対応している。選択パルスが印加されるとサンプリングトランジスタTr1が導通し、信号線DLから入力信号Vinがサンプリングされ、保持容量C1に書き込まれる。この時スイッチングトランジスタTr3にはドライブスキャナ3から走査線DSを介して選択パルスds[1]が印加されており、オン状態となっている。従って保持容量C1の片方の電極並びにドライブトランジスタTr2のソース(S)はGNDレベルとなっている。このGNDレベルを基準として保持容量C1に入力信号Vinが書き込まれる為、ドライブトランジスタTr2のゲート電位(G)はVinになる。
この後サンプリングトランジスタTr1に対する選択パルスws[1]が解除され、続いてスイッチングトランジスタTr3に対する選択パルスds[1]も解除される。これによりサンプリングトランジスタTr1及びスイッチングトランジスタTr3はオフする。従ってドライブトランジスタTr2のソース(S)はGNDから切り離され、発光素子ELのアノードに対する接続ノードとなる。
ドライブトランジスタTr2は保持容量C1に保持された入力信号Vinをゲートに受け、その値に応じてドレイン電流をVcc側からGND側に向かって流す。この通電により発光素子ELは発光を行なう。その際、発光素子ELに対する通電により電圧降下が生じるが、その分だけソース電位(S)がGND側からVcc側に向かって上昇する。図7のタイミングチャートではこの上昇分をΔVで表わしている。保持容量C1の一端はTr2のソース(S)に接続され、他端はハイインピーダンスのゲート(G)に接続されている。従ってソース電位(S)がΔVだけ上昇するとその分だけゲート電位(G)も持ち上がり、正味の入力信号Vinはそのまま維持される。従って、発光素子ELの電流−電圧特性に応じてソース電位(S)がΔVだけ変動しても、常にゲート電圧Vgs=Vinが成立し、ドレイン電流は一定に保たれる。すなわちドライブトランジスタTr2はソースフォロワ構成であるにも関わらず、上述したブートストラップ機能により、発光素子ELに対し定電流源として機能する。
この後選択パルスds[1]がハイレベルに復帰するとスイッチングトランジスタTr3が導通し、発光素子ELに供給されるべき電流はバイパスされるので非発光状態になる。この様にしてフィールド期間1fが終了すると、次のフィールド期間に入り、再びサンプリングトランジスタTr1に選択パルスws[1]が印加され入力映像信号Vin*のサンプリングが行なわれる。先のフィールド期間と今回のフィールド期間ではサンプリングされる映像信号のレベルが異なる場合があるので、これを区別する為入力映像信号Vinに*印を付してある。尚、この様な映像信号の書き込み及び発光動作は線順次(行単位)で行なわれる。この為画素の各行に対し選択パルスws[1]、ws[2]・・・が順次印加されることになる。同様に選択パルスds[1]、ds[2]・・・も順次印加されることになる。
以上の様に図6の画素回路は、ドライブトランジスタTr2がNチャネル型であっても発光素子ELを定電流駆動でき、発光素子ELのI−V特性の経時変化による輝度劣化を防ぐことができた。しかしながら、エージングによる経時変化は発光素子ELだけではなくアモルファスシリコンの薄膜を素子領域とする薄膜トランジスタも、動作特性が経時変化する。特に、Nチャネル型の薄膜トランジスタの場合、移動度μが経時的に低下する傾向にある。これによりドライブトランジスタTr2の駆動能力が低下する為、ゲートに印加される入力信号のレベルが一定であっても、発光素子に供給するドレイン電流が少なくなり、輝度劣化を起こす恐れがある。そこで本発明は、図6に示した画素回路を改良して、駆動電流の補償機能を組み込んだ。以下、本発明に係る画素回路の実施形態を詳細に説明する。尚、この画素回路は図1に示した表示装置の画素回路として組み込むことができる。
図8は本発明に係る画素回路の実施形態を示す模式的な回路図である。理解を容易にする為図6に示した参考例に係る画素回路と対応する部分については可能な限り対応する参照符号を用いている。図示する様に、本画素回路5は、走査線と信号線とが交差する部分に配されている。信号線DLは1本であるが、走査線はWS,X,Yの3本を束ねて平行に配列してある。画素回路5は、基本的な構成要素として電気光学素子ELとドライブトランジスタTr2とサンプリングトランジスタTr1と保持容量C1とを備えている。ドライブトランジスタTr2はNチャネル型の薄膜トランジスタからなり、そのゲート(G)が入力ノードAにつながり、そのソース(S)が出力ノードBにつながり、そのドレインが所定の電源電位Vccに接続している。尚ドライブトランジスタTr2のゲート電圧をVgsで表わし、ドレイン電流をIdsで表わしてある。電気光学素子ELは有機EL素子などの2端子型発光素子からなり、その一端アノードが出力ノードBに接続し、他端カソードが所定のカソード電位Vcathに接続している。サンプリングトランジスタTr1は入力ノードAと信号線DLとの間に接続している。サンプリングトランジスタTr1のゲートは走査線WSに接続している。保持容量C1は、入力ノードAに接続している。
係る構成において、サンプリングトランジスタTr1は走査線WSによって選択された時動作し、信号線DLから入力信号Vsigをサンプリングして保持容量C1に保持する。ドライブトランジスタTr2は保持容量C1に保持された信号電位Vinに応じて電気光学素子ELに駆動電流(ドレイン電流Ids)を供給する。
本発明の特徴事項として、画素回路5はドライブトランジスタTr2の経時的変化に伴う駆動電流(ドレイン電流Ids)の低下を補う為の補償回路7を備えている。この補償回路7は、出力ノードB側から駆動電流(ドレイン電流Ids)の低下を検出し、その結果を入力ノードA側にフィードバックしている。これにより、経時的にドレイン電流Idsが低下してもこれを打ち消す様にフィードバックがかかる為、ドライブトランジスタTr2の経時的な駆動能力の低下にも関わらず、初期と同じレベルのドレイン電流Idsを長期間経過後でも保証することができる。
フィードバックの具体的な構成であるが、本補償回路7は、ドレイン電流Idsによって電気光学素子ELに生じる電圧降下を出力ノードB側から検出し、入力信号Vsigのレベルとこの検出された電圧降下のレベルとを比較して差分を求め、差分に応じた電位を保持容量C1に保持された信号電位Vinに加えている。補足すると、発光素子ELに駆動電流が流れると電圧降下が生じる。この電圧降下は駆動電流の大きさに比例している。従って、駆動電流の変化は電圧降下をモニタすることにより検出可能である。この検出された電圧降下は、入力信号Vsigを参照レベルにして比較評価される。この比較評価された結果を入力ノードA側にフィードバックすることでドレイン電流Idsの低下をキャンセルする。
具体的な構成であるが、補償回路7は、図6に示した参考例の画素回路に対して追加された4個のNチャネル型の薄膜トランジスタと1個の容量素子とで構成されている。すなわち補償回路7は、出力ノードBと所定の中間ノードCとの間に接続された検出容量C2と、中間ノードCと信号線DLとの間に挿入されたスイッチングトランジスタTr6と、保持容量C1の一端につながる端子ノードDと所定の接地電位Vssとの間に挿入されたスイッチングトランジスタTr3と、端子ノードDと出力ノードBとの間に挿入されたスイッチングトランジスタTr4と、端子ノードDと中間ノードCとの間に挿入されたスイッチングトランジスタTr5とで構成されている。このうち、スイッチングトランジスタTr4,Tr5,Tr6は、図6に示した参考例に係る画素回路と比較して増えたトランジスタ素子である。
スイッチングトランジスタTr3のゲートは走査線WSに接続している。スイッチングトランジスタTr4のゲートは走査線Xに接続している。スイッチングトランジスタTr5のゲートは走査線Yに接続している。スイッチングトランジスタTr6のゲートは走査線Xに接続している。これから明らかな様に、サンプリングトランジスタTr1とスイッチングトランジスタTr3は共通の走査線WSを介して同一タイミングでオンオフ制御される。又スイッチングトランジスタTr4とTr6も共通の走査線Xを介して同一のタイミングでオンオフ制御される。残りのスイッチングトランジスタTr5は走査線Yを介して他のスイッチングトランジスタとは別のタイミングでオンオフ制御される。
図9のタイミングチャートを参照して、図8に示した画素回路の動作を詳細に説明する。図示のタイミングチャートは、タイミングT1で1フィールド(1f)がスタートし、タイミングT6で1フィールドが終わる様に表わしてある。時間軸Tに沿って、走査線WSに印加されるパルスws、走査線Xに印加されるパルスx、走査線Yに印加されるパルスyの波形を表わしてある。又同じ時間軸Tに沿って、入力ノードA,中間ノードC及び出力ノードBの電位変化を表わしてある。入力ノードAの電位変化と出力ノードBの電位変化は実線で表わし、これと区別する為中間ノードCの電位変化は点線で表わしてある。
当該フィールドに入る前のタイミングT0で、走査線WS及びXはローレベルに保持されている一方、走査線Yはハイレベルにある。従って、サンプリングトランジスタTr1、スイッチングトランジスタTr3,Tr4及びTr6はオフになっており、スイッチングトランジスタTr5のみオン状態である。この時、タイミングチャートに示す様に、入力ノードAの電位と出力ノードBの電位との間には入力電位Vinにほぼ等しい電位差がある為、ドライブトランジスタTr2はオン状態にあり、駆動電流(ドレイン電流)Idsを発光素子ELに供給している。
当該フィールドに入るとタイミングT1で走査線Yがローレベルに切り替わる。これによりスイッチングトランジスタTr5がオフする。タイミングT1ではスイッチングトランジスタTr3及びTr4もオフになっている。従って保持容量C1の端子ノードDはハイインピーダンスとなるが、引続き入力ノードAの電位は維持される為、発光を続ける。タイミングT1における動作は、当該フィールドにおける入力信号のサンプリングの為の準備に相当する。
続いてタイミングT2になると実際に入力信号Vsigのサンプリング(信号書込)が行なわれる。すなわち選択パルスwsが走査線WSに印加され、選択パルスxが走査線Xに印加される。この結果、走査線WS及び走査線Xは共にハイレベルに切り替わる。これによりサンプリングトランジスタTr1がオンするとともにスイッチングトランジスタTr3もオンする。又スイッチングトランジスタTr4及びTr6もオンする。この結果、保持容量C1の端子ノードDは接地電位Vssにプルダウンされるとともに、出力ノードBも接地レベルVssまで急激に低下する。同時にオン状態に切り替わったサンプリングトランジスタTr1を介して信号線DLから入力信号Vsigが保持容量C1に新たにサンプリングされる。この結果、保持容量C1に信号電位Vinが書き込まれる。換言すると、接地電位Vssにある出力ノードBを基準にして入力ノードAの電位がVinになる。
入力信号の書込に割り当てられた1水平期間(1H)が経過すると、タイミングT3で選択パルスwsが解除され、走査線WSはローレベルに戻る。これによりサンプリングトランジスタTr1がオフするとともに、スイッチングトランジスタTr3もオフする為、保持容量C1の端子ノードDは接地電位Vssから切り離される。その代わりスイッチングトランジスタTr4は引続きオンされているので、保持容量C1の端子ノードDは出力ノードBに直接接続される。これによりドライブトランジスタTr2のゲート/ソース間(入力ノードAと出力ノードBの間)には信号電位Vinが印加されるので、これに応じたドレイン電流Idsが発光素子ELに流れ込む。これにより発光素子ELは仮発光する。
タイミングT3でドレイン電流Idsが発光素子ELに流れると、電圧降下ΔVelが生じ、その分出力ノードBの電位が上昇する。この時ブートストラップ動作により入力ノードAの電位も出力ノードBの電位に連動してΔVel分だけ上昇する。
ドレイン電流Idsは発光素子ELに流れると同時に、検出容量C2にも流れ込み、その一方の端子は電位ΔVelとなる。この検出容量C2の他方の端子は中間ノードCを介してオン状態にあるスイッチングトランジスタTr6により信号線DLに接続している。従って、検出容量C2の他方の端子の電位はほぼVinになる。従って検出容量C2には両者の差分ΔVμ=Vin−ΔVelが保持される。図9のタイミングチャートでは、この差分ΔVμは中間ノードCと出力ノードBとの間の電位差として現われる。ドライブトランジスタTr2の特性が経時的に劣化し、その移動度μが小さくなると、ドレイン電流Idsもこれに応じて小さくなる。この結果発光素子ELに生じる電圧降下ΔVelが小さくなる。従って、差分ΔVμはVinを基準とした場合ΔVelが小さくなる分、差分ΔVμの値は大きくなる。すなわち、ドライブトランジスタの経時劣化によりドレイン電流Idsが小さくなると、差分ΔVμは逆に大きくなる。この差分ΔVμを入力ノードA側にフィードバックすることで、ドレイン電流Idsの低下をキャンセルし、初期と同じ様に一定に保つことが可能になる。
ドレイン電流Idsの低下分の検出が終わってタイミングT4に至ると、走査線Xがハイレベルからローレベルに切り替わる。これによりスイッチングトランジスタTr4とTr6がオフする。すなわち保持容量C1の端子ノードDは出力ノードBから切り離される。又検出容量C2の端子に連なる中間ノードCも信号線DLから切り離される。これにより、本発光動作の準備が完了する。
この後タイミングT5になると走査線Yがローレベルからハイレベルに立ち上がる。これによりスイッチングトランジスタTr5がオンし、端子ノードDと中間ノードCが直接接続される。従って入力ノードAと出力ノードBとの間で保持容量C1と検出容量C2が直列に接続されることになる。入力ノードAと出力ノードBとの間にはC1に保持されたVinに加えC2に保持されたΔVμが印加される。ドライブトランジスタTr2はVin+ΔVμに応じたドレイン電流Idsを発光素子ELに供給し、本発光を開始する。発光素子ELに生じる電圧降下により出力ノードBは上昇する。これと連動して入力ノードAの電位も上昇する。このブートストラップ動作により、入力ノードAと出力ノードBとの間の電位差はVin+ΔVμの値に保持される。前述した様に、ドライブトランジスタTr2の劣化によりドレイン電流Idsが低下すると、これを補う様にΔVμが大きくなる。このフィードバック動作により、ドレイン電流Idsの変動は抑制され、ドライブトランジスタTr2の移動度μの変化に関わらず初期と同じレベルのドレイン電流Idsを流すことができる。
この後タイミングT6に至ると走査線Yがローレベルに立ち下がり、本発光を終了する。以上により当該フィールドの一連の動作が完了するとともに、次のフィールドが始まる。
アクティブマトリクス表示装置及び画素回路の一般的な構成を示すブロック図である。 画素回路の参考例を示す回路図である。 図2に示した画素回路の動作説明に供するタイミングチャートである。 有機EL素子のI−V特性の経時変化を示すグラフである。 ドライブトランジスタと有機EL素子の動作点の経時変化を示すグラフである。 画素回路の他の参考例を示す回路図である。 図6に示した画素回路の動作説明に供するタイミングチャートである。 本発明に係る画素回路の実施形態を示す回路図である。 図8に示した実施形態の動作説明に供するタイミングチャートである。
符号の説明
1・・・画素アレイ、2・・・水平セレクタ、3・・・ドライブスキャナ、4・・・ライトスキャナ、5・・・画素回路、7・・・補償回路

Claims (4)

  1. 走査線と信号線とが交差する部分に配されており、少なくとも電気光学素子とドライブトランジスタとサンプリングトランジスタと保持容量とを備え、
    該ドライブトランジスタは、そのゲートが入力ノードにつながり、そのソースが出力ノードにつながり、そのドレインが所定の電源電位に接続し、
    該電気光学素子は、その一端が出力ノードに接続し、他端が所定の電位に接続し、
    該サンプリングトランジスタは、該入力ノードと該信号線との間に接続し、
    該保持容量は、該入力ノードに接続しており、
    前記サンプリングトランジスタは走査線によって選択された時動作し、該信号線から入力信号をサンプリングして該保持容量に保持し、
    前記ドライブトランジスタは、該保持容量に保持された信号電位に応じて該電気光学素子に駆動電流を供給する画素回路において、
    該ドライブトランジスタの経時的変化に伴う駆動電流の低下を補うための補償回路であって、
    該出力ノードと所定の中間ノードとの間に接続された検出容量と、該中間ノードと該信号線との間に挿入されたスイッチングトランジスタと、該保持容量の一端につながる端子ノードと所定の接地電位との間に挿入されたスイッチングトランジスタと、該端子ノードと該出力ノードとの間に挿入されたスイッチングトランジスタと、該端子ノードと該中間ノードとの間に挿入されたスイッチングトランジスタとで構成されている補償回路を備えており、
    前記補償回路は、該出力ノード側から該駆動電流の低下を検出し、その結果を該入力ノード側にフィードバックすることを特徴とする画素回路。
  2. 前記補償回路は、該駆動電流によって該電気光学素子に生じる電圧降下を該出力ノード側から検出し、該入力信号のレベルと該検出された電圧降下のレベルとを比較して差分を求め、該差分に応じた電位を該保持容量に保持された該信号電位に加えることを特徴とする請求項1記載の画素回路。
  3. 行状の走査線と、列状の信号線と、両者が交差する部分に各々配された画素回路とからなり、
    前記画素回路は、少なくとも電気光学素子とドライブトランジスタとサンプリングトランジスタと保持容量とを備え、
    該ドライブトランジスタは、そのゲートが入力ノードにつながり、そのソースが出力ノードにつながり、そのドレインが所定の電源電位に接続し、
    該電気光学素子は、その一端が出力ノードに接続し、他端が所定の電位に接続し、
    該サンプリングトランジスタは、該入力ノードと該信号線との間に接続し、
    該保持容量は、該入力ノードに接続しており、
    前記サンプリングトランジスタは走査線によって選択された時動作し、該信号線から入力信号をサンプリングして該保持容量に保持し、
    前記ドライブトランジスタは、該保持容量に保持された信号電位に応じて該電気光学素子に駆動電流を供給し、以って表示を行う表示装置において、
    前記画素回路は、該ドライブトランジスタの経時的変化に伴う駆動電流の低下を補うための補償回路であって、
    該出力ノードと所定の中間ノードとの間に接続された検出容量と、該中間ノードと該信号線との間に挿入されたスイッチングトランジスタと、該保持容量の一端につながる端子ノードと所定の接地電位との間に挿入されたスイッチングトランジスタと、該端子ノードと該出力ノードとの間に挿入されたスイッチングトランジスタと、該端子ノードと該中間ノードとの間に挿入されたスイッチングトランジスタとで構成されている補償回路を備えており、
    前記補償回路は、該出力ノード側から該駆動電流の低下を検出し、その結果を該入力ノード側にフィードバックすることを特徴とする表示装置。
  4. 前記補償回路は、該駆動電流によって該電気光学素子に生じる電圧降下を該出力ノード側から検出し、該入力信号のレベルと該検出された電圧降下のレベルとを比較して差分を求め、該差分に応じた電位を該保持容量に保持された該信号電位に加えることを特徴とする請求項記載の表示装置。
JP2004198056A 2004-07-05 2004-07-05 画素回路及び表示装置 Expired - Fee Related JP4831392B2 (ja)

Priority Applications (10)

Application Number Priority Date Filing Date Title
JP2004198056A JP4831392B2 (ja) 2004-07-05 2004-07-05 画素回路及び表示装置
TW094121724A TW200620207A (en) 2004-07-05 2005-06-28 Pixel circuit, display device, driving method of pixel circuit, and driving method of display device
KR1020050059398A KR101141772B1 (ko) 2004-07-05 2005-07-01 화소회로 및 표시장치와 이러한 구동방법
US11/171,416 US7893895B2 (en) 2004-07-05 2005-07-01 Pixel circuit, display device, driving method of pixel circuit, and driving method of display device
CN200510081957.4A CN100487777C (zh) 2004-07-05 2005-07-05 像素电路与显示装置及其驱动方法
US12/929,836 US8552939B2 (en) 2004-07-05 2011-02-18 Pixel circuit, display device, driving method of pixel circuit, and driving method of display device
US13/618,974 US8791888B2 (en) 2004-07-05 2012-09-14 Pixel circuit, display device, driving method of pixel circuit, and driving method of display device
US13/619,006 US8564508B2 (en) 2004-07-05 2012-09-14 Pixel circuit, display device, driving method of pixel circuit, and driving method of display device
US14/301,535 US9208726B2 (en) 2004-07-05 2014-06-11 Pixel circuit, display device, driving method of pixel circuit, and driving method of display device
US14/886,962 US9530351B2 (en) 2004-07-05 2015-10-19 Pixel circuit, display device, driving method of pixel circuit, and driving method of display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2004198056A JP4831392B2 (ja) 2004-07-05 2004-07-05 画素回路及び表示装置

Publications (2)

Publication Number Publication Date
JP2006018167A JP2006018167A (ja) 2006-01-19
JP4831392B2 true JP4831392B2 (ja) 2011-12-07

Family

ID=35792488

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2004198056A Expired - Fee Related JP4831392B2 (ja) 2004-07-05 2004-07-05 画素回路及び表示装置

Country Status (2)

Country Link
JP (1) JP4831392B2 (ja)
CN (1) CN100487777C (ja)

Families Citing this family (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4984520B2 (ja) * 2005-12-20 2012-07-25 セイコーエプソン株式会社 電子回路、電子装置および電子機器
JP5103737B2 (ja) * 2006-01-11 2012-12-19 セイコーエプソン株式会社 電子回路、電子装置および電子機器
JP5332109B2 (ja) * 2007-02-06 2013-11-06 セイコーエプソン株式会社 電気光学装置および電子機器
US8026873B2 (en) * 2007-12-21 2011-09-27 Global Oled Technology Llc Electroluminescent display compensated analog transistor drive signal
CN101903933B (zh) 2008-01-07 2013-03-27 松下电器产业株式会社 显示装置、电子装置及驱动方法
JP2010020034A (ja) * 2008-07-10 2010-01-28 Sony Corp 画像表示装置
JP5804732B2 (ja) * 2011-03-04 2015-11-04 株式会社Joled 駆動方法、表示装置および電子機器
JP5494684B2 (ja) * 2012-01-20 2014-05-21 セイコーエプソン株式会社 電子回路の駆動方法
JP6228753B2 (ja) * 2012-06-01 2017-11-08 株式会社半導体エネルギー研究所 半導体装置、表示装置、表示モジュール、及び電子機器
KR102234021B1 (ko) * 2014-09-19 2021-03-31 엘지디스플레이 주식회사 유기 발광 표시 장치
US10127859B2 (en) * 2016-12-29 2018-11-13 Lg Display Co., Ltd. Electroluminescent display
CN107610648B (zh) * 2017-09-28 2019-08-02 深圳市华星光电半导体显示技术有限公司 一种补偿amoled像素差异的方法
CN108538241A (zh) 2018-06-29 2018-09-14 京东方科技集团股份有限公司 像素电路及其驱动方法、显示装置
CN110875009B (zh) 2018-08-30 2021-01-22 京东方科技集团股份有限公司 显示面板及其驱动方法
US10643529B1 (en) * 2018-12-18 2020-05-05 Himax Technologies Limited Method for compensation brightness non-uniformity of a display panel, and associated display device
WO2023194960A1 (en) * 2022-04-06 2023-10-12 Gentex Corporation Electro-optic device having controlled electro-optic segments

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0923067B1 (en) * 1997-03-12 2004-08-04 Seiko Epson Corporation Pixel circuit, display device and electronic equipment having current-driven light-emitting device

Also Published As

Publication number Publication date
JP2006018167A (ja) 2006-01-19
CN100487777C (zh) 2009-05-13
CN1722207A (zh) 2006-01-18

Similar Documents

Publication Publication Date Title
US11170721B2 (en) Pixel circuit and display apparatus
JP4501429B2 (ja) 画素回路及び表示装置
KR101141772B1 (ko) 화소회로 및 표시장치와 이러한 구동방법
US20180254007A1 (en) Pixel circuit, display device, and method of driving pixel circuit
KR101264386B1 (ko) 화소회로 및 표시장치
US8907875B1 (en) Pixel circuit, display and driving method thereof
JP2006133542A (ja) 画素回路及び表示装置
JP4929891B2 (ja) 表示装置
JP2008046427A (ja) 画像表示装置
JP2007148129A (ja) 表示装置及びその駆動方法
JP4831392B2 (ja) 画素回路及び表示装置
JP2005164894A (ja) 画素回路及び表示装置とこれらの駆動方法
JP2006227238A (ja) 表示装置、表示方法
JP4552108B2 (ja) 画素回路及び表示装置とこれらの駆動方法
JP2005164891A (ja) 画素回路及びその駆動方法とアクティブマトリクス装置並びに表示装置
JP4831393B2 (ja) 画素回路及び画像表示装置とこれらの駆動方法
JP2008026468A (ja) 画像表示装置
JP4501059B2 (ja) 画素回路及び表示装置
JP2006243525A (ja) 表示装置
JP4747528B2 (ja) 画素回路及び表示装置
JP4600723B2 (ja) 画素回路及び表示装置とこれらの駆動方法
JP2006018168A (ja) 画素回路及び表示装置とこれらの駆動方法
JP4547900B2 (ja) 画素回路及びその駆動方法とアクティブマトリクス装置並びに表示装置
JP2009187034A (ja) 画素回路及び画素回路の駆動方法、並びに、表示装置及び表示装置の駆動方法
JP2006023516A (ja) 画素回路及び表示装置とこれらの駆動方法

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20070626

RD02 Notification of acceptance of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7422

Effective date: 20090212

RD05 Notification of revocation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7425

Effective date: 20090225

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20100830

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20100928

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20101027

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20110825

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20110907

R151 Written notification of patent or utility model registration

Ref document number: 4831392

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R151

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140930

Year of fee payment: 3

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees