TWI271806B - Method for fabricating semiconductor device - Google Patents

Method for fabricating semiconductor device Download PDF

Info

Publication number
TWI271806B
TWI271806B TW091136876A TW91136876A TWI271806B TW I271806 B TWI271806 B TW I271806B TW 091136876 A TW091136876 A TW 091136876A TW 91136876 A TW91136876 A TW 91136876A TW I271806 B TWI271806 B TW I271806B
Authority
TW
Taiwan
Prior art keywords
layer
mask layer
bit line
metal mask
pattern
Prior art date
Application number
TW091136876A
Other languages
English (en)
Other versions
TW200402110A (en
Inventor
Sung-Kwon Lee
Dong-Sauk Kim
Original Assignee
Hynix Semiconductor Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hynix Semiconductor Inc filed Critical Hynix Semiconductor Inc
Publication of TW200402110A publication Critical patent/TW200402110A/zh
Application granted granted Critical
Publication of TWI271806B publication Critical patent/TWI271806B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76897Formation of self-aligned vias or contact plugs, i.e. involving a lithographically uncritical step
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/01Manufacture or treatment
    • H10B12/02Manufacture or treatment for one transistor one-capacitor [1T-1C] memory cells
    • H10B12/03Making the capacitor or connections thereto
    • H10B12/033Making the capacitor or connections thereto the capacitor extending over the transistor
    • H10B12/0335Making a connection between the transistor and the capacitor, e.g. plug
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/30DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
    • H10B12/48Data lines or contacts therefor
    • H10B12/482Bit lines

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Semiconductor Memories (AREA)

Description

1271806 玖、發明說明 (發明:發明所屬之技術領域、先前技術、內容、實施方式及圖式簡單說明) (一) 發明所屬之技術領域 本發明係關於製造半導體裝置之方法;尤其是製造可減 少半導體記憶單胞之寄生電容的方法。 (二) 先前技術 半導體裝置之整合度已更爲增加,獲致疊覆的精確度和 針對用光照圖樣形成之製程的製程邊界變得更爲困難。因 此,自對齊接觸(後文中稱爲S AC )製程特別地被採用且 用來解決此問題。此 SAC製程係一蝕刻製程,其係藉使 用先前所沈積的材料而非外加的遮罩來作蝕刻。因爲此一 特性,此 SAC製程於製造半導體裝置時會明顯地減少費 用。該 SAC製程本身使用數種達成有效蝕刻之方法,在 這些不同的方法中,氮化物層被代表性地用來當作鈾刻障 壁。 因此,此 SAC蝕刻製程首先圍繞包括閘極電極等而具 有氮化物層的傳導圖樣之橫向部和頂部,且在氧化物層較 氮化物層蝕刻得更快的條件下而蝕刻絕緣層。 此時,一多矽氮化物層和一多矽氧化物層分別代表氮化 物層和氧化物層。尤其是,介電常數約7.5之多矽氧化物 層高於介電常數爲3.9之多矽氧化物層。 用於接觸孔洞之栓結構,其由SAC製程所形成,乃應 用於半傳導記憶裝置,如動態隨機取存記憶體(DRAM)。 例如,假使藉 S AC製程針對位元線形成電容孔洞,亦即 1271806 ,假使藉 S A C製程蝕刻位元線和位元線及電容接觸栓之 間形成的空間而形成電容孔洞。也就是說,該位元線之電 容量較傳統接觸結構電容器增加,其中電荷貯存電極以氧 化物層絕緣,如用多矽氧化物層。然而,位元線電容量增 加變成單胞電容量減少的一個因素。 已有無數的嚐試,欲克服以 S A C製程施加氮化物層所 導致的電容量減少問題。圖一是顯示以傳統方法解決因 SAC製程所引起的單胞電容量減少問題之剖面圖。 參照第1圖,一傳導圖樣1 3包括建構一矽氮化物層之 遮罩層1 2和重疊一傳導層1 1和一建構有多矽晶、鎢、鈦 或氮化鈦之金屬層1 1,形成於基板1 〇上。特別是,以傳 導圖樣1 3間具有預設的距離S所形成之線,對傳導圖樣 加以圖樣化。 每個傳導圖樣1 3的橫向側,包括矽氧化物層間隔1 4和 矽氮化層間隔的雙間隔於是形成。矽氧化層間隔1 4特別 地形成,係以小於以矽氮化物層作遮罩層1 2的頂部高度 ,而露出傳導圖樣1 3橫向側的頂部部分。矽氮化物層間 隔1 5係爲雙間隔結構之外部間隔,其被連續地形成在傳 導圖樣1 3的橫向露出部分和矽氧化物層間隔1 4之上。 矽氧化物層間隔1 4,如其名,是由矽氧化物以在化學 氣相沈積(文後中稱作CVD )技術所沈積,直到具有大於 約3 0 0 A的厚度,該厚度係由遮罩層1 2頂部測量至矽氧化 層間隔14。同時,另一項可能是形成較遮罩層1 2底部爲 低之矽氧化物層間隔1 4頂部。 1271806 在傳導圖樣1 3和基板1 0、一絕緣層1 6以具有S A C接 觸孔洞的矽氧化物層建構而形成。絕緣層部分地擴張到每 一傳導圖樣1 3的頂部上且露出位於傳導圖樣式1 3間預設 距離爲S內之矽氮化物層間隔1 5。 該S A C接觸孔洞,塡充以栓1 7且自對齊在傳導圖樣1 3 上而形成 S A C結構。此栓17,除上述的形式,亦可經由 傳統的圖像鈾刻製程以預設的圖樣加以圖樣化。 依照如上所述的傳統方法,該傳導層,如包括矽氧化物 層間隔和矽氮化物層間隔的雙間隔係形成於位元線的橫向 側上。此雙間隔結構使降低在 S A C接觸孔洞內的傳導層 和栓間之負載電流成爲可能,因傳導層之橫向側是由具有 低介電常數的矽氧化物層間隔所包圍。 因此,在韓國專利申請公告號碼 2000 -004 8 8 1 9中所建 議實施例圖示於第1圖,其揭露形成每一傳導圖樣之困難 ,例如,在位元線橫向側的矽氧化物層,其高度係低於矽 氮化物層所建構的遮罩層頂部,因矽氧化物層和矽氮化物 層間的蝕刻選擇比於具有微形的實際晶圓並非很高。換句 話說,由矽氮化合物層建構而成的遮罩層在處理步驟中會 不可避免地損壞,因此在實際製程的應用並不可行。 (三)發明內容 因此,本發明之目的在提供半導體裝置之製造方法,其 係能夠在以矽氧化物層和矽氮化物層間隔形可降低負載電 流的雙間隔時,防止由矽氮化物層所建構成遮罩層損失。 依照本發明的觀點之一,爲提供一項方法,其係爲製造 1271806 形成數個圖樣於基板上,其中該圖樣是藉堆疊和圖樣化 一第一導電層、一矽氮遮罩層和一金屬遮罩層於基板上; 沿著包括圖樣的外形沈積一第一矽氧層; 蝕刻第一矽氧層,以形成具有較矽氮遮罩層頂部更低之 高度的矽氧間隔,使得圖樣橫向側之頂部部分地露出,且 同時蝕刻金屬遮罩層以露出矽氮遮罩層,其中金屬遮罩層 防止矽氮遮罩層之損失; 形成矽氮層間隔於矽氧間隔之表面和圖樣之橫向側; 形成第二矽氧層於矽氮間隔已形成的整個結構上; 選擇性地蝕刻第二矽氧層以露出矽氮層間隔,及形成部 分延伸至圖樣頂部的自對齊接觸孔洞;及 以第二傳導層塡入自對劑孔洞,而形成自對齊接觸結構。 依照本發明的另一項觀點,亦提供一項方法,其係爲製 造半導體裝置之方法,包括之步驟’· 形成一埋入絕緣層於基板上,建構成包括閘極,電容接 觸區域和位元線接觸區域之電晶體; 選擇性的蝕刻第一埋入絕緣層,以形成露出位元線接觸 區域的位元線接觸孔洞; 藉由位元線接觸孔洞,形成數個接觸至位元線接觸區域 的位元線圖樣,形成矽氮遮罩層於位元線圖樣上,及形成 金屬遮罩層於矽氮遮罩層上; 沈積一矽氧層,其係沿著包括位元線圖樣的外形; 蝕刻矽氧層,以形成具有較矽氧遮罩層頂部之高度爲低 的矽氧間隔,使得部分地露出位元線圖樣橫向側之頂部, -10- 1271806 的矽氧間隔,使得部分地露出位元線圖樣橫向側之頂部, 且同時蝕刻金屬遮罩層以露出矽氮遮罩層,其中金屬遮罩 層防止矽氮遮罩層之損失; 形成矽氮間隔於位元線圖樣之橫向側和矽氧層間隔之表 面; 形成第二埋入絕緣層於矽氮間隔已形成的整個結構上 選擇性地蝕刻第二埋入絕緣層以露出矽氮層間隔於電容 器接觸區域上,及形成部分的擴張至每一個位元線圖樣的 自對齊孔洞;及以傳導層塡入自對齊接觸孔洞以形成自對 齊接觸結構。 依照本發明之更一進步觀點,係同時提供一種製造半導 體裝置之方法,其係具有當電容傳導層形成的以位元線橫 向側上之間隔來降低負載電容量的特別結構。其中,矽氧 化物層間隔係以使用矽氧化物層位元線之矽氮化物層遮罩 頂部爲低的高度而形成。此時,矽氮化物層間隔形成於位 元線露出的橫向側和矽氧化物層間隔的表面。同時,爲了 防止於形成矽氧化層間隔之製程時,在矽氧化物層和矽氮 化物層間的蝕刻選擇比之限制所導致的矽氮化物層遮罩損 失,具有雙硬式遮罩結構的金屬遮罩層堆疊在矽氮化物層 形成的遮罩層上。 (四)實施方式 本發明之其他目的和觀點,將經由下列較佳實施例之敘 述連同相關圖示而趨於明顯,其相關如下。 第2圖爲依據本發明應用之較佳實施例之半導體裝置剖 -11- 1271806 面圖,尤其是,一記憶體單胞區域圖示於第 圖爲第 2圖中沿 A - A ·方向之剖面圖,其係 較佳實施例中具有自對齊接觸(SAC)結構。 參照第2圖和第3圖,一包括提供至字線 閘極,如源極區域2 0 5 A的電容接觸區域和如 的位元線(bit Hne)接觸區域於是形成於半傳 。在此,半傳導基板200被分成活性化區域 氧化物層20 2而成之裝置分隔區。形成墊板 20 4 B,以減少形成於電晶體之源極和汲極區每 之接觸孔洞的外觀比例,亦同時爲可能。 在電晶體和基板200上,一具有位元線接 露出接觸至汲極區域205B之墊板電極204B 緣層205B於是形成。 一位元線傳導圖樣2 1 1包括藉由位元線接 氣連接至汲極區域 2 0 5 B的元位線 2 0 8,和 建構且堆疊於位元線2 0 8上的遮罩層2 1 0, 埋入絕緣層2 0 6上。每一位元線傳導圖樣2 : 圖樣化,且墊板電極 204A連接至電容接觸 區域2 0 5 A位於位元線傳導圖樣2 1 1所設定阳 在每一位元線傳導圖樣2 1 1的橫向側,包 間隔2 1 2和矽氮化物層間隔2 1 4的雙間隔。 間隔2 1 2以具有低於遮罩層2 1 0頂部的高度 ,矽氧化物層 2 12,如同其名,是應用化學 文中稱作c V D )技術。 2圖中。第3 圖示依本發明 (word 1 i n e )的 汲極區域2 0 5 B 導基板200上 2 0 1和藉由場 電極 204A和 g 2 0 5 A 和 2 0 5 B 觸孔洞207以 的第一埋入絕 觸孔洞207電 由矽氮化物層 而形成於第一 .1均以線形式 區域,即源極 J空間下方。 括砂氧化物層 該砂氧化物層 而形成。在此 氣相沈積(後 1271806 矽氮化物層間隔2 1 4係雙間隔之外部間隔’其係連續地 形成於矽氧化物層間隔2 1 2之表面和每一位元線傳導圖樣 2 1 1之橫向側。 一第二埋入絕緣層2 1 6係形成於位元線傳導圖樣2 1 1和 第一埋入絕緣層206之上。一自對齊接觸(文後中稱作SAC ) 孔洞2 1 8,其露出矽氮化物層間隔重疊在如源極區域2 0 5 A 的電容器接觸區域,和在每一位元線傳導圖樣2 1 1之頂部 部分地擴張,而形成於第二埋入絕緣層2 1 6上。 該S A C接觸孔洞2 1 8係以電容器傳導層2 2 0塡充,其 在位元線傳導圖樣21 1中藉自對齊方式形成 SAC結構。 如第3圖中所圖示,電容器傳導層2 2 〇以接觸栓形式和經 由傳統光照在貯存電極圖樣中圖樣化而形成。 第4A至4H圖係圖示第3圖所述之製造半導體裝置程 序的剖面圖。參照第4A至4H圖,製造半導體裝置之程 序.,將被更詳細的解釋。 第4 A圖描述形成位元線傳導圖樣2 1 1之步驟。傳統之 裝置分離製程,如場氧化層202經由矽的局部氧化(後文 中稱作 LOCOS )製程以區分活性化區域和裝置分離區域 〇 其次,一電晶體形成於基板200的活性化區域(未顯示) 。亦即一薄閘極氧化物層(未顯示)藉應用溫度氧化程序 於活性化區域之表面成長,被用於當作字線(w〇rd line)的 電晶體閘極203形成於其上。以聚合物結構堆疊多砂層和 以傳統摻雜製程,如擴散製程、離子植入製程或原處摻雜 1271806 (in_S1tn doping)製程,所摻雜而具有高集中度雜質的鎢矽 化合物層,形成閘極2 0 3是較佳的。雖未圖示,閘極2 0 3 之頂部,以矽氧化物層或矽氮化物層的間隔於是形成。 其次,閘極2 0 3用於作爲離子植入雜質之遮罩,以形成 源極區域 2 0 5 A和汲極區域(未顯示)於活性化區域之表 面上。如前述的摻雜區域之一爲接觸至電容貯存電極矽電 容器接觸區域,和另一個接觸到位元線的位元線接觸區域 〇 在本發明的較佳實施例中,當汲極區域2 0 5 B (參照第2 圖)爲位元線接觸區域時,源極區域2 0 5 A爲電容接觸 區域。 一絕緣層(未顯示)接著沈積於電晶體和基板200上, 且藉光蝕刻製程而蝕刻。在被蝕刻絕緣層的整個表面上, 連續地沈積和圖樣化一摻雜質的多矽層,以形成被連接至 源極和汲極區域205 A和20 5 B (詳如第2圖)的墊板電極 20 4 A和204 B (詳如第2圖)。藉由使用SAC製程形成墊 板電極204A和204B,亦同時爲可能。 一第一埋入絕緣層2 0 6形成於整個基板200的整個表面 上,其係由具優良平坦化特性的矽硼磷矽玻璃或未摻雜質 的矽玻璃以電板電極 204 A和 204B的形式完成。其次, 回流(reflow)製程,回蝕(etchback)製程或化學機械硏磨 (CMP)製程,被用於平坦化第一埋入絕緣層 2 0 6。在平坦 化後,進行後續的光學蝕刻製程以蝕刻第一埋入絕緣層 206,因此形成位元線接觸孔洞207 (參考第2圖)以露 1271806
出接觸至汲極區域20 5 B (參考第2圖)的墊板電極204 B 〇 如鎢、鈦或氮化鈦(TiN)之金屬層係沈積,以塡入位元 線接觸孔洞207,直到具有約1 0 0 0A至約2000A之厚度範 圍,且一矽氮化物層以約 1 5 0 0 A至約 3 0 0 0 A的厚度範圍 ,接著沈積於其上。然後,矽氮化物層之頂部,被用作硬 式遮罩的金屬層,如鎢、鎢矽化合物或氮化鎢,被沈積直 到具有約2 0 0 A至約2000A的厚度範圍。 此金屬層作爲硬式遮罩,矽氮化物層和塡充位元線接觸 孔洞207的金屬層藉由光學鈾刻製造而圖樣化,使得包括 位元線20 8和堆疊在線型式位元傳導圖樣2 1 1上之矽氮化 物層和金屬遮罩層2 3 1所建構成的遮罩層於是形成。接著 ,金屬遮罩層2 2 1和以矽氮化物層建構的遮罩層2 1 0建立 起一個雙遮罩層。該位元線2 0 8除了金屬外,另一種可能 是使用摻雜質的多矽晶。 參照第4 B圖,一矽氧化物層2 1 2 ’,其係依照包括金屬 遮罩層 2 2 1的整體外形輪廓,以具有約 5 0 A至約 2 0 0 0 A 的厚度範圍沈積而成。同時,矽氧化物層2 1 2 ’使用藉由電 漿增強化學氣相沈積(後文中稱作 PECVD )技術,高溫 氧化(後文中稱作HTO )製程或中溫氧化(後文中稱作MTO )製程所產生之氧化物層是較爲理想的。 參照第4C圖,非等向性蝕刻製程被施行於矽氧化物層 2 1 2 ·(顯示於第 4 B圖中),以具有於矽氧化物層和矽氮 化物層間有高蝕刻選擇比矽條件,使得矽氧化物層間隔 -15- 1271806 2 1 2以低於遮罩層頂部之高度而形成,以部分地露出位元 傳導圖樣2 1 1之橫向側。此時,蝕刻製程被施行,直到埋 入絕緣層2 0 6之高度低於位元線2 0 8,或直到第一埋入絕 緣層206之頂部表面露出。 此非等向性鈾刻製程應用以氧氣、氣或氟和碳以約1 至約1 · 5之比例混合之混合氣體,如選自包括氟碳化合物 (C4F8 ' C5F8、CH2F2和C4F6)組成的群組之一。在非等向性 蝕刻製程後,矽氧化物層間隔2 1 2之一部分被以如氟化氫 (H F)或稀釋爲3 0 0 : 1的緩衝氧化物蝕刻劑(B〇E)加以蝕刻 ’以增加接觸之開孔(opening)。 其次,於製造半導體裝置的傳統方法中,獲致加上所述 的矽氧化物層和矽氮化物層間的蝕刻選擇比是受到侷限的 ’因此,當試圖獲得所需的蝕刻外形輪廓的,使用矽氮化 物層遮罩層2 1 0之損失是無法避免的。因此,位元線損失 和蝕蝕外形輪廓誤差可能於後續形成電容器接觸孔洞的製 程中產生。爲此原因,依照本發明,金屬遮罩層221係以 矽氮化物層建構而成,堆疊於遮罩層2 1 0上,使得金屬遮 罩層22 1於形成矽氧化物層間隔時,藉適當的控制金屬遮 罩層2 2 1厚度和蝕刻條件而移除。 參照第4D圖,一矽氮化物層21 3係藉由應用低溫化學 氣相沈積(後文中稱作LPCVD )技術,沿著矽氧化物層 間隔2 1 2部分地形成的位元線傳導圖樣2 1 1之橫向側的I 體外形輪廓而沈積。
接著參照第4 E圖,矽氮化物層2 1 3被非等向性地1虫亥iJ -16- 1271806 ,以形成矽氮化物層間隔2 1 4於露出的位元線傳導圖樣 2 1 1之橫向側和矽氧化物層間隔2 1 2的表面。該矽氮化物 層間隔2 1 4在施行蝕刻製程以形成S A C結構時,係扮演 遮蔽位元線傳導圖樣2 1 1之肩部。形成矽氮化物層間隔2 1 4 的非等向性蝕刻製程可省略之,亦即矽氮化物層2 1 3被保 留以覆蓋位元線傳導圖樣2 1 1和矽氧化物層間隔2 1 2。 參照第4 F圖,一第二埋入絕緣層21 6形成於整個結構 上,其中矽氮化物層間隔214係藉由沈積厚度範圍約3〇〇〇入 至約1 0 0 0 0 A之矽氧化物層而形成。 參照第4 G圖,第二埋入絕緣層2 1 6以光照薄膜塗覆, 其依序曝光和以形成S AC結構的遮罩成長,使得形成打 開S A C形成區域的光照圖樣(未顯示)。然後,第二埋 入絕緣層2 1 6藉使用光照圖樣當作蝕遮罩,在矽氧化物層 和砍氮化物層間具有筒触刻選擇比的條件下。作非等向性 蝕刻,以形成露出源極區域2 0 5 A的S A C接觸孔洞2丨8, 連結至源極區域2 0 5 A的塾板電極2 0 4 A或砂氮化物層間 隔2 1 4之頂部。 參照第4H圖,光照圖樣經由灰化(ashing)和剝離(strip) 製程而移除。在移除後,塡充S A C接觸孔涧2丨8的電容 器傳導層220,藉使用CVD技術沈積而成。於沈積之後, 電容器傳導層2 2 0藉回蝕之程或c Μ P技術而移除,直到 露出第二埋入絕緣層216之頂部,使得電容器傳導層22〇 僅在SAC結構接觸孔洞218內部以栓形(plug form)保留。 同時,電容器傳導層220可藉傳統光照蝕刻製程,以貯 1271806 存電極圖樣而作另一種方式地蝕刻。 其次,一般用於形成電容器之製程,被應用以形成包括 經由S A C接觸孔洞2 1 8電氣接觸至源極區域2 0 5 A的貯存 電極、介電層和平板電極。 依照本發明之如前所述較佳實施例,降低位於位元線 20 8和SAC接觸孔洞內218內電容器傳導層2 2 0間負載電 容量(亦即位元線電容量)成爲可能,其係因位元線 208 的橫向側是由介電常數低於矽氮化層的矽氧化層間隔 2 1 2 的包圍。同時,事實上矽氧化物間隔2 1 2之頂部係位於較 由矽氮化物層所建構的遮罩層2 1 0爲低的位置,其導致僅 有矽氮化物層間隔2 1 4在位位元線傳導圖樣2 1 1的角落被 保留。因此,即使在形成 SAC結構的光照蝕刻製程產生 誤對齊時,此矽氮間隔 214提供一肩部邊界區,以堵塞 (block)住位元線2 0 8和電容器傳導層220間的電路短路。 爲了增強降低負載電容量的效果,矽氧化物層間隔 2 1 2 之頂部係以高於矽氮化物層遮罩層2 1 0之底部,和低於遮 罩層2 1 0厚度一半之高度最理想地形成。 此外,由上述的本發明較佳實施例觀之,金屬遮罩層2 2 1 防止在非等向性蝕刻以形成矽氧化物層間隔2 1 2時之遮罩 層2 1 0損失。 依照本發明之較佳實施例,其係具有降低負載電容量之 效果,如位元線等,其依次可改善單胞電容量。防止位於 位元線頂部之矽氮化物層遮罩的損失,亦爲可能。最終地 ,這些對半導體有益處的影響功能,會產生一種半導體裝 -18- 1271806 置。 雖然本發明是依照上述特定的較佳實施例所敘述,但熟 習於此項技術者可以在不偏離本發明中如下列申請專利範 圍所定義的範疇內,作不同的變化和修改,是極爲明顯的 0 (五)圖式簡單說明 本發明中如上所述及其他目的和特徵,將經由下列較 佳實施例之敘述連同相關圖示而趨於明顯,其中: 第1圖爲依照傳統方法方建議以解決單胞電容量減少 的問題之半導體裝置製造剖面圖 第 2圖爲本發明應用之較佳實施例之半導體裝置平面 圖 第3圖爲第2圖中沿A-A·方向之剖面圖,其係圖示依 本發明較佳實施例中,具有自對齊接觸(SAC)結構;及 第4A至4H圖爲顯示第3圖中所圖示的半導體裝置製 造程序剖面圖。 符號之說明 1 0…基板 11…傳導層 1 2…遮罩層 13…傳導圖樣 14…矽氧化物層間隔 15…矽氮化物層間隔 1 6…絕緣層 17…栓 -19- 1271806 2 0 0…基板 201…活性化區域 2 0 2…場氧化層 204Α···墊板電極 204Β…墊板電極 2 0 5 Α…源極區域 205B…汲極區域 2 0 6…第一*埋入絕緣層 207…位元線接觸孔洞 208…接觸線 210…遮罩層 211…位元線傳導圖樣 2 12…矽氧化物層間隔 2 14…矽氮化物層間隔 216…第二埋入絕緣層 218-SAC接觸孔洞 220…電容器傳導層

Claims (1)

1271806 拾、申請專利範圍入丨 1 . 一種製造半導體裝置之方法,包括下列步驟: 形成數個圖樣於基板上,其中該圖樣是藉堆疊和圖 樣化一第一導電層、一矽氮遮罩層和一金屬遮罩層於基 板上; 沿著包括圖樣的外形沈積一第一矽氧層; 蝕刻第一矽氧層,以形成具有較矽氮遮層頂部更低 之高度的矽氧間隔,使得圖樣橫向側之頂部部分地露 出,且同時飩刻金屬遮罩層以露出矽氮遮罩層,其中金 屬遮罩層防止矽氮遮罩層之損失; 形成矽氮層間隔於矽氧間隔之表面和圖樣之橫向 側; 形成第二矽氧層於矽氮間隔已形成的整個結構上; 選擇性地蝕刻第二矽氧層以露出矽氮層間隔,及形 成部分延伸至圖樣頂部的自對齊接觸孔洞;及 以第二傳導層塡入自對齊孔洞,而形成自對齊接觸 結構。 2.如申請專利範圍第1項之方法,其中金屬遮罩層係以 約2 0 0 A至約2 0 0 0 A的厚度範圍而形成。 3 .如申請專利範圍第2項之方法,其中金屬遮罩層係包 括選自鎢、鎢矽化合物和鎢氮化合物所組成的群組之任 一項材料。 4.如申請專利範圍第1項之方法,其中每一矽氧間隔和 -2 1 - 1271806 矽氮間隔係以具有約 5 0 A至約 2 0 0 0人的厚度範圍而形 成。 5 .如申請專利範圍第1項之方法,其中矽氧間隔之形成, 係藉由非等方向地蝕刻矽氧層和金屬遮罩層而達成。 6 .如申請專利範圍第 5項之方法,其中非等向蝕刻矽氧 層,係藉使用氟和碳以約1 . 5至約1之比例混合之氣體 而實行。 7 .如申請專利範圍第 1項之方法,更進一步包括以氟化 物基之蝕刻劑來蝕刻第1矽氧層之步驟。 8 .如申請專利範圍第 6項之方法,其中之混合氣體係選 自氟碳化物(C4F8、C5F8、C4F6)所組成的群組中之任一 種氣體。 9.如申請專利範圍第1項之方法,其中第一傳導層係具 有金屬而形成。 1 0 . —種製造半導體裝置之方法,包括下列步驟: 形成第一埋入絕緣層於基板上,建構成包括閘極、 電容接觸區域和位元線接觸區域之電晶體; 選擇性的蝕刻第一埋入絕緣層,以形成露出位元線 接觸區域的位元線接觸孔洞; 藉由位元線接觸孔洞,形成數個接觸至位元線接觸 區域的位元線圖樣,形成矽氮遮罩層於位元線圖樣上, 及形成金屬遮罩層於矽氮遮罩層上; 沈積一矽氧層,其係沿著包括位元線圖樣的外形; 蝕刻矽氧層,以形成具有較矽氧遮罩層頂部之高度 -22- 1271806 s 爲低的矽氧間隔,使得部分地露出位元線圖樣橫向側之 1 IT 頂部,且同時蝕刻金屬遮罩層以露出矽氮遮罩層,其中 金屬遮罩層防止矽氮遮罩層之損失; 形成矽氮間隔於位元線圖樣之橫向側和矽氧層間隔 之表面 ; 形成第二埋入絕緣層於矽氮間隔已形成的整個結構 上; 選擇性地蝕刻第二埋入絕緣層以露出矽氮層間隔於 電容器接觸區域上,及形成部分的擴張至每一個位元線 圖樣的自對齊孔洞;及 以傳導層塡入自對齊接觸孔洞以形成自對齊接觸結 構。 1 1 .如申請專利範圍第 1 0項之方法,其中金屬遮罩層係 以約2 0 0 A至約2 0 0 0 A的厚度範圍形成。 1 2 .如申請專利範圍第 1 1項之方法,其中金屬遮罩層係 包括選自鎢、鎢矽化合物和鎢氮化合物所組成的群組之 任一項材料。 1 3 .如申請專利範圍第 1 〇項之方法,其中每一矽氧間隔 和矽氮間隔係以具有約 5 0 A至 2 0 0 0 A的厚度範圍而形 成。 1 4 .如申請專利範圍第1 〇項之方法,其中矽氧間隔之形 成,係藉由非等方向地蝕刻矽氧化層和金屬遮罩層而達 成。 1 5 .如申請專利範圍第1 4項之方法,其中非等向性鈾刻 -23- 1271806 氧矽層,係藉使用氟和碳以約1.5至 氣體而實行。 1 6 .如申請專利範圍第 1 5項之方法, 選自氟碳化物(C4F8、C5F8、CH2F2 ^ 組中之任一種氣體。 1 7 .如申請專利範圍第 1 〇項之方法, 金屬而形成。 約1之比例混合之 其中之混合氣體係 C 4 F 6)所組成的群 其中傳導層係具有
-24-
TW091136876A 2002-07-19 2002-12-20 Method for fabricating semiconductor device TWI271806B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020020042287A KR100726145B1 (ko) 2002-07-19 2002-07-19 반도체소자 제조방법

Publications (2)

Publication Number Publication Date
TW200402110A TW200402110A (en) 2004-02-01
TWI271806B true TWI271806B (en) 2007-01-21

Family

ID=29997520

Family Applications (1)

Application Number Title Priority Date Filing Date
TW091136876A TWI271806B (en) 2002-07-19 2002-12-20 Method for fabricating semiconductor device

Country Status (4)

Country Link
US (1) US6764893B2 (zh)
KR (1) KR100726145B1 (zh)
CN (1) CN1278384C (zh)
TW (1) TWI271806B (zh)

Families Citing this family (28)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100548553B1 (ko) * 2002-12-26 2006-02-02 주식회사 하이닉스반도체 캐패시터 형성 방법
US7056828B2 (en) * 2003-03-31 2006-06-06 Samsung Electronics Co., Ltd Sidewall spacer structure for self-aligned contact and method for forming the same
TWI221004B (en) * 2003-04-03 2004-09-11 Promos Technologies Inc Semiconductor structure with locally-etched gate and method of manufacturing same
CN101241848B (zh) * 2003-04-25 2012-01-25 住友电气工业株式会社 半导体装置的制造方法
KR100537187B1 (ko) * 2003-06-02 2005-12-16 주식회사 하이닉스반도체 반도체소자 제조 방법
KR100557994B1 (ko) * 2003-07-25 2006-03-06 삼성전자주식회사 매립 확장 콘택홀을 갖는 반도체 장치 및 그 제조방법
US7184315B2 (en) * 2003-11-04 2007-02-27 Micron Technology, Inc. NROM flash memory with self-aligned structural charge separation
US7271433B1 (en) 2004-09-02 2007-09-18 Micron Technology, Inc. High-density single transistor vertical memory gain cell
TWI319204B (en) * 2004-10-12 2010-01-01 Hynix Semiconductor Inc Method for fabricating semiconductor device using tungsten as sacrificial hard mask
DE102005021825A1 (de) * 2005-05-11 2006-11-16 Infineon Technologies Ag Halbleiterspeichervorrichtung mit verbesserter Ladungserhaltung durch Bitleitungsabschirmung
US8450207B2 (en) * 2011-06-21 2013-05-28 Nanya Technology Corp. Method of fabricating a cell contact and a digit line for a semiconductor device
CN103474350A (zh) * 2012-06-06 2013-12-25 中芯国际集成电路制造(上海)有限公司 半导体结构及其形成方法
CN103515320A (zh) * 2012-06-20 2014-01-15 中芯国际集成电路制造(上海)有限公司 一种半导体装置及其形成方法
CN103681604B (zh) * 2012-09-07 2017-11-14 中芯国际集成电路制造(上海)有限公司 带有自对准接触孔的半导体器件及其制备方法
US9202694B2 (en) 2013-03-04 2015-12-01 Sandisk 3D Llc Vertical bit line non-volatile memory systems and methods of fabrication
CN104517989B (zh) * 2013-09-30 2017-12-29 昆山国显光电有限公司 一种有机发光显示装置及其制备方法
US10998228B2 (en) 2014-06-12 2021-05-04 Taiwan Semiconductor Manufacturing Company, Ltd. Self-aligned interconnect with protection layer
EP3139405B1 (en) 2015-09-01 2021-08-11 IMEC vzw Buried interconnect for semicondutor circuits
US10510851B2 (en) * 2016-11-29 2019-12-17 Taiwan Semiconductor Manufacturing Company, Ltd. Low resistance contact method and structure
US10157841B2 (en) * 2017-04-17 2018-12-18 Micron Technology, Inc. Construction of integrated circuitry and a method of forming an elevationally-extending conductor laterally between a pair of structures
US9960114B1 (en) 2017-05-03 2018-05-01 Micron Technology, Inc. Structure of integrated circuitry and a method of forming a conductive via
KR102487054B1 (ko) * 2017-11-28 2023-01-13 삼성전자주식회사 식각 방법 및 반도체 장치의 제조 방법
TWI797304B (zh) * 2018-04-03 2023-04-01 日商東京威力科創股份有限公司 使用完全自對準方案的消去式互連線形成
CN110391233B (zh) * 2018-04-17 2022-10-14 联华电子股份有限公司 半导体元件及其制作方法
GB2591787A (en) * 2020-02-06 2021-08-11 X Fab France Sas Methods for forming multiple gate sidewall spacer widths
US11862699B2 (en) 2020-08-05 2024-01-02 Changxin Memory Technologies, Inc. Semiconductor structure and method for manufacturing same
CN114068546B (zh) * 2020-08-05 2024-06-07 长鑫存储技术有限公司 半导体结构及其制作方法
CN113793850B (zh) * 2021-09-17 2024-02-13 福建省晋华集成电路有限公司 半导体存储装置及其形成方法

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6849557B1 (en) * 1997-04-30 2005-02-01 Micron Technology, Inc. Undoped silicon dioxide as etch stop for selective etch of doped silicon dioxide
US6376879B2 (en) * 1998-06-08 2002-04-23 Kabushiki Kaisha Toshiba Semiconductor device having MISFETs
US6174762B1 (en) * 1999-03-02 2001-01-16 International Business Machines Corporation Salicide device with borderless contact
US6420250B1 (en) * 2000-03-03 2002-07-16 Micron Technology, Inc. Methods of forming portions of transistor structures, methods of forming array peripheral circuitry, and structures comprising transistor gates
KR100363710B1 (ko) * 2000-08-23 2002-12-05 삼성전자 주식회사 셀프-얼라인 콘택 구조를 갖는 반도체 장치 및 그 제조방법
KR100436287B1 (ko) * 2001-11-17 2004-06-16 주식회사 하이닉스반도체 반도체 소자의 트랜지스터 및 그 제조 방법
US6894353B2 (en) * 2002-07-31 2005-05-17 Freescale Semiconductor, Inc. Capped dual metal gate transistors for CMOS process and method for making the same

Also Published As

Publication number Publication date
CN1278384C (zh) 2006-10-04
TW200402110A (en) 2004-02-01
US20040014278A1 (en) 2004-01-22
CN1469428A (zh) 2004-01-21
US6764893B2 (en) 2004-07-20
KR100726145B1 (ko) 2007-06-13
KR20040008619A (ko) 2004-01-31

Similar Documents

Publication Publication Date Title
TWI271806B (en) Method for fabricating semiconductor device
KR100363710B1 (ko) 셀프-얼라인 콘택 구조를 갖는 반도체 장치 및 그 제조방법
TWI305675B (en) Semiconductor device and fabrication thereof
KR100383325B1 (ko) 셀프-얼라인 콘택을 형성하기 위한 반도체 장치의 배선 및그 형성방법
JP2914359B2 (ja) 半導体素子のキャパシタ形成方法
KR100268447B1 (ko) 커패시터 및 그의 제조 방법
KR20030061099A (ko) 반도체 장치의 커패시터 및 그 제조 방법
US5989953A (en) Method for manufacturing DRAM capacitor
US6844229B2 (en) Method of manufacturing semiconductor device having storage electrode of capacitor
KR20080001952A (ko) 스토리지 커패시터 및 그의 제조방법
KR100370169B1 (ko) 반도체 소자의 캐패시터 제조 방법
JPH11177052A (ja) 半導体装置とその製造方法
KR100487915B1 (ko) 반도체소자의캐패시터형성방법
KR20000061305A (ko) 반도체 장치의 제조 방법
KR20050119498A (ko) 커패시터 제조 방법
KR100555477B1 (ko) 반도체 소자의 커패시터 제조방법
JPH06338596A (ja) 半導体装置の製造方法
JPH1084090A (ja) 半導体記憶装置及びその製造方法
KR20050095196A (ko) 반도체 소자의 커패시터 제조방법
KR20010021422A (ko) 반도체메모리장치 및 그 제조방법
KR20010016807A (ko) 반도체 소자의 제조 방법
JPH11354752A (ja) 半導体記憶装置の製造方法
KR20040059966A (ko) 반도체 장치의 캐패시터 제조방법
KR19990004614A (ko) 반도체 소자의 캐패시터 형성방법
KR19990086262A (ko) 디램 셀 커패시터의 제조 방법

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees