TW540047B - Semiconductor device - Google Patents

Semiconductor device Download PDF

Info

Publication number
TW540047B
TW540047B TW089109905A TW89109905A TW540047B TW 540047 B TW540047 B TW 540047B TW 089109905 A TW089109905 A TW 089109905A TW 89109905 A TW89109905 A TW 89109905A TW 540047 B TW540047 B TW 540047B
Authority
TW
Taiwan
Prior art keywords
potential
circuit
power supply
power
node
Prior art date
Application number
TW089109905A
Other languages
English (en)
Inventor
Hiroshi Kato
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Application granted granted Critical
Publication of TW540047B publication Critical patent/TW540047B/zh

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C5/00Details of stores covered by group G11C11/00
    • G11C5/14Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
    • G11C5/143Detection of memory cassette insertion or removal; Continuity checks of supply or ground lines; Detection of supply variations, interruptions or levels ; Switching between alternative supplies
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/28Supervision thereof, e.g. detecting power-supply failure by out of limits supervision
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C5/00Details of stores covered by group G11C11/00
    • G11C5/14Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
    • G11C5/147Voltage reference generators, voltage or current regulators; Internally lowered supply levels; Compensation for voltage drops
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/153Arrangements in which a pulse is delivered at the instant when a predetermined characteristic of an input signal is present or at a fixed time interval after this instant

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Power Engineering (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Dram (AREA)
  • Power Sources (AREA)
  • Semiconductor Integrated Circuits (AREA)

Description

)40047 修正 曰 ^I 號 89109905 年 日 五、發明說明^ [發明背景] ^發明涉及半導體裝置,特 的半導體裝置。 /及具有夕個電源節點 [月景技術的說明] 鈾半導體裝置要求消耗的電力要低。特別β 。置都以電池驅動作為前提,因此,在帶型 U機時的低電壓,低功率工作不可缺少情 2.5V的iU慮兩個電源驅動,例如從外部給愈3 3V, 電力消耗的-種方法情況下,作為降低 t路,而用3.3V供給待機狀態下必兩1M t作的 ,,通過在待機狀態下,停止 =而工作的電路。這 抑制待機時的電力消耗。τ供…2· π的電源電位,可以 2 ^疋氣田知止供給2· 5 V的電源電位時 Μ 2· 5V驅動的内部電路的各 捋,如果不考慮用 :3.3V系統的内部電路的輪:節點:態:則在待機時工作 定狀態,會導致半導體裝置的誤叙=成净動狀態,即不確 路中,當輸入節點為中間電位^,。特別是,在CMOS電 電流穩態流過的。 $ 電路多數是有大的貫通 作為解決方法之一,要將為 節點固定’為此,要設置二‘ & 3止秩動作而必需固定的 2· 5V的電源電位供給的檢測信妒攸外部給出一個表示停止 定電位給予工作的節點的内和與该信號相應,將固 但是,當在半導體裝置外i,設置於 __檢測電源電位的電路 第5頁 89109905.ptc 540047 年 月 ^ 一~^-^89109905 五、發明說明(2) --- 再次投入電=必須在停止2· 5 V電源電位供认 電力消耗較低。’因此’很難達到待機時^ :時,能 [發明概要] 疋 系統的 =I明的目的是要提供 二:個系统的電源電位供、4 τί:固系統的電^ 固;置ί;:“⑽電源斷路,將::;:!信號K 根據導體裝置。的節點電: 内部電路、當_、 v -政置具有第一條電源gF @ 用於傳輸^條電源配線和第二個内部電路線和第—個 部電路】::::電::位的第-條電源第〃 位進行工作’ ϊί 源配線上接受上述第—内 電:ί::Τ系設置於用於傳送第i㈡Γ節點。第 ;行工作。第上述第V:電= 主Ϊ:位,當檢測電源斷開U S ϊ第-條電源配 助的第三個内部電=第一個内部節點電位的第一個輔 中’停止是,當二個系統的電源電位 外部信號,本身可;;口;位:雷並導體裝置不依賴 點,因此,可以防止誤j,將,位送至不穩定的節 證穩定的工作。、〇 -貝料破壞等故障的產生,保 89109905.ptc $ 6頁 540047 案號 89109905 五、發明說明1 (3) 較佳實施例之說明] 以下,根據圖式來詳細說明本發明的實施例。圖中,同 一互L件編號表示相同或相當的部分。 [實施例1 ] 為表示本發明的實施m的半導體裝置i的構成的概 略方框圖。 二圖丄可看出,半導體裝置1具有:分別接收控制信號 6 .二eXt. /CAS,eXt. /WE的控制信號輸人端子2〜 端子群8 ;輸入資料信號Din的輸入端子14 ; 輸出貝料信號Dout的輸出端子16 ;給出接 ^^^12 ; ν〇ο1Λ^ VS^# 給出W電源電位的Ext. Vcc2的電源端子10; 半導體裝置1還具有:時脈產峰y $ 〇 0 心 衝器24,忽解碼器26 ,立解碼器28,讀出’仃和列$址= 出控制電路30,筵j|單元陣列32, 裔+輸入輸 衝器20和資料輸出緩衝器34。 一^18,資料登錄緩 可產生與根據通過控 2,4,從外部給出的外 j 4唬輸入ί而子 外部赶^選通脈衝信號ex 久二=,信號ex t · /RA S和 的控控制整個半導體裝置 的工作模式相當 仃和列食^緩衝器24, " > ;a;2(; ^ ^ ^ ^ ^Μ ^ f^A〇 碼态28。 ,解碼器26和迕解 由函解碼器26和互解碼器28指定 一__^ 一G早兀陣列3 2中的 89109905.ptc 第7頁 540047 _案號 89109905
五、發明說明(4) __ 單元,通過讀出放大器+輪入輸出控制 登錄緩衝器2 〇或資料輸出緩衝写、? 9,、電路3 0和貝料
Din或資料輪出端Dout,從外部選取資^過資料登錄端子 剋解碼器26中輸入3. 3V電源電位。行解 1. 5V電源電位。 一解馬益28中輸入 半導體襄置1還具有:供給3.3v電源電位 電位,監視1. 5V電源電位的供給,使為^乍電源 的電位固定電路36。 使义要的内部節點固定 圖1所示的半導體裝置1是一個代 電路(LSI)和微處理器等中應用。 圖2為表示m中的電位固定電路36的構成的電路圖。 從圖2可看出,電位固定電路36包括:檢測工5v ;=的電位檢測部51 ;接受電位檢測部51輸出並將其反 ,的器60 ;使器60的輸出振幅放大的^^轉換^ 路62 ;接收Μ轉換電路62的輪出,並反相的反相器64 ; t在中接收呈器6 4的輸出,連接在節點N 〇u t和接地 郎點之間的N通道MOS電晶體66。節點N〇ut為用15¥系統的 電源驅動的内部電路28a的輸出節點。 電位檢測部51包括:接收3· 3V電源電位,將i 〇v的參考 =位Vref輸出給節點N2的參考電位產生雷路52,•由連接在 給出1二5V電源電位的電源節點和節點N1之間的電阻54和連 接在節點1V1與接地節點之間的電容56組成的低通濾波器,· 由3 · 3 V電源電位驅動工作,正輸入節點與節點N1連接,負 540047 案號 89109905 五、發明說明(6) 圖3為表示圖2中的參考電位產生電路52的電路構成的電 路圖。 從圖3可看出,參考電位產包括:從給出3. 3V 電源電位的電源節點,向著節點N7流過恒定電流的恒定電 流源88 ;串聯在節點N7和接地節點之間的p通道M〇s電晶體 90〜94。P通道MOS電晶體90〜94的與接地節點連接 參考電位Vref從節點N7輸出。根據所希望的參考電位的 值,串聯的P通道MOS電晶體的數目可以增加或減少。 圖4為表示圖2中的比較電路58的電路構成的電路圖。 看出,比較電路58包括:在^接受有固定電 體95 ·門$ ί BUS,源極固定在接地節點的Ν通道M〇S電晶 體95,迤與郎點⑽連接,源極與N通道m〇s電晶體μ的汲 及極《通道_電晶體96的&極連接⑽通道福電 _:電 =8的 =二與連…^ ^即點1之間的N通道MOS雷晶舻qs · 源極與3· 3V的電源電位結合,、方搞你#冤日日體98, Ν通道MOS雷曰舻qr π 4 * / 〇〆、郎點Ν3連接’閘極與 1Ν通迢MUb電日日體96的汲極連接的ρ ^ Ν3為比較電路58的輸出節點。 UOS電曰曰體99。即點 這種比較電路以内裝Ν通道M〇s電 用的電晶胃,節點N3在輸出低體作”制電流 電位高的浮起狀態。因Λ,使^夺、、電位處於比接地 使低位準的雷仿你炎社L 81 2的t垄轉換電路62 使低^的電位作為接地電位。μ轉換電糊的動作 540047
89109905.ptc 第12頁 540047 ___案號89109905_年月日 修正_ 五、發明說明(9) 節點和節點N 6 3之間、閘極與節點N 64連接的P通道M0S電晶 體3 7 2 ;連接節點N 6 3和接地節點之間,接制極與節點n 6 1 連接的N通道MOS電晶體374 ;節點N6 1與輸入連接,反相輸 出送至節點N62的反j|器370 ;與信號SIG2相應,以1· 5V電 源電位作為工作電源電位,供給器3 70的Ρ通道M0S電 晶體3 6 8。 包^轉換電路360還包括:連接在給出升壓電位Vpp的升 壓節點和節點N64之間,與節點N63連接的ρ通道M0S雷 晶細;連接在節麵4和接地節…,二電 N62連接的N通道MOS電晶體378。 在這種電路結構中,當待機等時,不從外部供給i 5v 電源電位時,Μ器352,370的輸出為不穩定的電位。 此,設有Ν通道MOS電晶體354和Ρ通道M0S電晶體358。 機等時,如果信號s IG 2為高位準,則可脾# g Αΐ p, 专 w丄_土 只』力將即點N61,N62的 電位固定。又如圖2所示,在檢、、目,Μ ς +自勺 口呵不隹檢,則1 · 5 v電源斷開時,將# 號SIG2設定為高。 丨州于 时“ 電源斷開 資料破壞等故 因此,在實施例1所示的電位固定電路中 時,通過固定節點電位,可以防止誤動作, 障發生,保證穩定的工作。 [實施例2 ] 貫施例2的半導體裝置與實施例丨的不同之 兩個電源中,待機等時,高的電源電位停止二=。 圖7表示在實施例2的半導體裝置中使用的電:周 100的構成的電路圖。 電4 口疋電路
540047 __ 案號 89109905 __年月日_修正_ 五、發明說明(10) 從圖7可知,電位固定電路1 〇〇包括:檢測3· 3V系統的電 源斷開的電位檢測部1 〇 1 ;接受電位檢測部1 〇 1的輸出,將 其的器11 4 ;將器1 1 4的輸出振幅放大的是食 垄轉換電路11 6 ;接受位準轉換電路1 1 6的輸出,將其反相 的呈器1 1 8 ;上接受反相器1 1 8的輸出,連接在"^
Nout2和接地節點之間的n通道M〇S電晶體κο。節點Nout2 為3· 3V電源驅動的内部電路丨〇2的輸出節點。 電位檢測部1 0 1包括:接受1 · 5 V電源電位,將1 · 〇v的參 考電位Vref輸出至節點N12的參考電位產生電路11〇 ;接受 從外部給出的3. 3V電源電位,將分壓電位VDIV輸出至節點
Nil的分壓電路丨〇4 ;接受丨· 5v電源電位工作,正輸入節點 與節點N12連接,負輸入節點與節點N11連接的比較電路 11 2 °比較電路1丨2將電位檢測部丨的檢測結果輸出至 點 N13 〇 基相器1 1 4包括:源極與1 · 5 V電源電位結合,汲極與節 點N14連接’ 與節點N13連接的p通道M〇s電晶體122 ; _Mj匡與節點N13連接,汲極與節點N14連接的n通道M〇s電晶 體124 ;以從N通道m〇s電晶體丨24的源極,向著接地節點方 向作為順方向,與二極體連接的N通道M〇s電晶體丨26。 隹《生轉換電路11 6包括··節點n 1 4與輸入連接的反相器 鐵 128 連接在接受i 5V電源電位的電源節點和節點5之 間’即點N14與避一巷連接的p通道M〇s電晶體132 ;連接在節、 點N1 5和接地節點之間,節點N丨6與閘極連接的N通道M〇s電·
89109905.ptc 第14頁 540047
__案號89〗0⑽的 五、發明說明(11)
^轉換電路116包括:連接在接受丨·”電源電位的電 源即點和節點Ν16之間,^|器128的輸出與_連接的ρ 通道mos電晶體136 ;連接在節點Ν16和接地節之間,鲛 點N1 5與極連接的N通道MOS電晶體138。 P Μ轉換電路116還包括N通道M0S電晶體13〇。 128接受1· 5V t源電位作為工作電源電位,通過按^^ 與二極體連接的N通道M0S電晶體13〇與接地節點連接。 ▲電位固定電路丨〇 〇為只使兩個電源電位中的高電 停止供給時的固定電路。 、“ 供給包含在電位固定電路100中的參考電位產 口18=:電路112,幻1器114’^^轉換^^'16和反 源電位,通過從相等的w供給源出“ 供給内部電路102和分壓電路1〇4的電源電位,通過 於3. 3 V的供給源出來的電源配線給出。 圖8表示圖7所示的分壓電路1〇4的構成的電路圖。 ^圖8可看出,分壓電路m包括串聯在從外部 電位的電源節點和接地節點之間的電阻l4〇,、142。·3八V £電位VDIV從電阻14〇,142的連接節點輸出。 刀 將電阻1 4 0 ,1 4 2的雷阻,执中去1 值。 14」的電阻比6又疋為1.5V分壓電位仰^的 圖9為用於說明電位固定電路丨〇〇的工作的工 從圖7和圖9可看出,在時列4 v圖。 嗎雪办m 在 月,J,供給3. 3 V的外部電 源電位。因此,分壓輸出VDIVW.5V。相應地,節點
540047
N 1 3,N 1 4,N 1 6的電位分別為低、高、高隹準。另外,内 部電路102工作,節點Nout2在通常的工作狀態變 動,同時處在高μ或低μ狀態。 〜做仏狀支 在時刻tl,當3· 3V的外部電源電位由於電源斷開而降低 時,與此相適應,分壓電位VDIV也降低。當分壓電位VMV 比參考電位Vref的1·〇ν低時,電位檢測部1〇ι將輸出至節 點Ν13。因此,節點Ν13,Ν14,Ν16分別為高、低、低包 垄。由於不供給電源電位,内部電路102不將信號送至一節 點Nout2。這時,由於Ν通道M0S電晶體12〇處於導通狀態, 將節點Nout2固定在低位準。 ^ 例如,在DRAM(動態隨機存取記憶體)和邏輯電路混裝的 半導體裝置中,存在著給DRAM供給3· 3V電源電位,給邏輯 電路供給1· 5V電源電位的情況。在這種情況下,通過在半 導體裝置上使用的系統結構,例如,待機等時,⑽錢可以 不需要工作。這時,高的3 · 3 V電源電位斷開,因此消耗 電力減少。 利用實施例2所示的結構,當從外部給出的兩個電源電 位中’待機等時,將高的電位斷開,也可防止產生誤動 和資料破壞等故障。 ' 7 [實施例3 ] 貫施例3的半導體裝置與實施例1的不同之處是,在輪入 兩個系統的電源電位相等的情況下,可以停止供給任何— 個系統的電源電位。 — 現在就輸入電位為供給3· 3V的VccA,VCCB的兩個系統的
89109905.ptc
540047
__案號 89109905 五、發明說明(13) 電源電位的情況,利用附圖進行說明。 圖1 0表示在實施例3的半導體裝置中使用的電位固定電 路1 5 0的構成的電路圖。 從圖10中可看出,電位固定電路150包括:檢測3. 3V, 電源電位Vcc Α斷開的電位檢測部1 5 1 ;接受電位檢測部j 5 j 的輸出,使其反相的反_J|器1 64 ;將反相器1 64的輸出振巾昌 放大的位_準轉換電路166 ;接受位準轉換電路166的輸出, 使其的I担器1 68 ;和在上接受器1 68的輸 出,連接在節點Nout3和接地節點之間的n通道MOS電晶體 170。節點Nout3為用3· 3V電源電位vccB系統的電源驅動的 内部電路1 5 2的輸出節點。 電位檢測部151包括:接受3·3ν的電源電位VccB,將 1· 0V的參考電位Vref輸出至節點N22的參考電位產生雷 签160,接受3.3V電源電位VccA,將分壓電壓VDIV2輸出至 筇點Ng 1的分壓電路1 54 ;接受vccB作為電源電位工作,正 輸入節點與節點N22連接,負輪入節點與節點N21連接的比 較電路162。比較電路162,將電位檢測部151的檢測結果 輸出至節點N 23。 器164包括:源極與電源電位以“結 Μ O A ^ i … 、 - 、一 %研、电诅vccb結合,汲極與節 點N24連J秦’與節點N23連接的p通道電晶體172 ; 與即點f 23連接,汲極與節點N24連接的N㉟道_電^ 古h Μ,/ 通道MQS電晶體174的〜源極,向著接地節點 ^ m絲順方向,與二極體連接的Ν通道M0S電晶體176。 ❹轉換電路166包括:節職4與輸人連接的扁器
540047
:出電源電位VccB的電源節點和節點N25之 間,即,別24與_連接的p通道M〇s電晶體m ;連接在節 ==接地節點之間,節點腿與_連接的n通細§電 二、三路166還包括··連接在給出電源電位VccB的 電源即點和即點N26之間,U器178的輸出與閘極遠接 P通道M0S電晶體186 ;連接在節點_和接地節^間,節 點N2 5與連接的n通道M〇s電晶體188。 Μ,轉換電路166還包括N通道M0S電晶體18〇。反相器 178接受電源電位VccB作為工作電源電位,通過按^; 與二極體連接的N通道M0S電晶體180與接地節點連接。 電位固定電路15〇為以3· 3V電源電位以“作為電源工 的電路。在圖10中,供給參考電位^^16〇,比較電 路162,^|器164,168和準轉換電路166的電源電位
VccB,為通過從相等的3·3ν供給源出來的電源配線給出 的0 供給内部電路152和分壓電路〗54的電源電位,為通過與 供給VccA相等的3.3V供給源出來的電源配線給出的。” 電位固疋電路150為電源電位VccA停止供給時的固定電 路。另外’在電源電位VccA和VccB中’斷開的電位不固 定,可以=開任何一個電源電位的情況下,除圖1〇所示的 電路外’還可裝上替換圖1〇的電源電位VccA和vccb的電 路0 圖11表示實施例3的變形例的電路圖。
89109905.ptc 第18頁 540047
Μ 89109905 五、發明說明(15) 從圖11可看出,電位固定電路20 0為檢測電源電位“以 降低,將以VccA工作的内部電路2〇4的輸出,固 垄的電路。 % _ — 電位固定電路2 02為檢測電位電位以“降低,將以VccB 工作的内部電路20 6的輸出,固定在低包^的電路。 電位固疋電路2 0 0包括:檢測電源電位VccA降低的電位 =測部212 ;接受電位檢測部212的輸出,將其反相的反相 器2 1 4,使1担器2 1 4的輸出振幅放大的位準轉換電路 216 ;接受轉換電路216的輸出,將其反相的韓拖出 2 1 8 ’在篮择上接义县:相态2 1 8的輸出,連接在節點n 〇 u t和 接地節點之間的N通道MOS電晶體22 0。節點Nout4為以 3. 3V電源電位VccA系統的電源驅動的内部電路2〇4的輸出 節點。 電位固定電路200還包括:連接在作為反相器2 1 8的輸出 節點的節點N 3 1和接地節點之間,閘極與節點N 3 2連接的N 通道MOS電晶體222。由於電位固定電路2〇〇是電源電位 VccB系統的電路,當因電源斷開,電源電位VccB降低時, 必須將不穩定的輸出節點固定。 電位檢測部2 1 2,反相器2 1 4,位準轉換電路216,因為 分別與圖1 0所示的電位檢測部1 5 1,反相器1 6 4,位準轉換 電路1 6 6相同,因此不重複說明。 電位固定電路20 2包括:檢測電源電位VccB降低的電位 檢測部2 3 2,接受電位檢測部2 3 2的輸出,將其反相的反相 器234 ;將器234的輸出振幅放大的位準轉換電路
89109905.ptc 第19頁 540047 案號 89109905 曰 修正 五、發明說明(16) 236 ;接受包^轉換電路236的輸出將其反相的反相器238 ,上接受器2 3 8的輸出,連接在節點N〇u 15和接地 即點之間的N通道MOS電晶體240。節點N〇ut5為用3· 3V電源 電位VccB系統的電源驅動的内部電路2〇6的輸出節點。 定電㈣2還包括:連接在作為馳器川的輸出
i‘、曾^即/N32和接地節點之間,見趋與節點N31連接的N m a田於電位固疋電路202是電源電位 vccA糸統的電路。當電源斷 此必須腺丁 # — t 7呵闻^,電源電位VccA降低,因 此必須將不穩定的輸出節點固定。 由於電位檢測部232,反相3§9ς>< 分別與圖1〇所示的電位檢4轉換電路-, 這樣,士二 因此不重複說明。 ° σ果相互檢測兩個電泝I ^ 電源斷開,半導體穿 电原疋否斷開,即使隨便哪個 定。 、 身就能檢測,將必要的節點固 採用上述構成,在從外 位中,在待機待時笠 日、、、σ出的兩個系統相等的電源電 開,也可防止誤動作和 f二個系統的電源電位斷 [實施例4 ] 、4皮展專故障發生。 貫施例4具有實施例1的電位 固定電路。 寬位口又電路和實施例2的電位 圖1 2為表示在實施例$的半 電路的連接關係的方框。 -攻置中使用的電位固定 從圖1 2可知,雷三。 ____ 0為檢測3· 3V電源電位降
89109905.ptc 第20頁 寬位固疋電路2^n 540047
低,將用3· 3V電源電位作的内部電路2 54的輸出固定在低 位準的電路。 ·
電位固定電路252為檢測1 · 5V電源電位降低,將用J 5V 電源電位工作的内部電路256的輸出固定在低隹^的電 路。 — 電位固定電路250包括:檢測3· 3V電源電位降低的電位 f測部2 6 2 ;接受電位檢測部262的輸出,將其反也的扁 器264 ;將器264的輸出振幅放大的位準轉換雷路
2 6 6,接文隹^轉換電路266的輸出,將其反相的反相器 268 ;在^上接受^^器2 68的輸出,連接在節^ut6 和接地節點之間的N通道M〇s電晶體27〇。節點N〇ut6為由 3 · 3 V電源電位系統的電源驅動的内部電路2 5 *的輸出節 »電位,疋電路25〇還包括··連接在作為反相器2 6 8的輸出 即點的卽點Ν41和接地節點之間,盟^與節點Ν42連接的Ν 通道M0S電晶體272。由於電位固定電路25〇是ι·5ν電源電 位系統的電路’因此當電源斷開,1 · 5 V電源電位降低時, 必須將不穩定的輸出節點固定。
八由於電位檢測部2 6 2,反相器2 6 4,位準轉換電路2 6 6, 为別與圖7所示的電位檢測部丨〇 j,反相器丨丨4,位準轉換 電路11 6的電路構成相同,因此不重複說明。 a電1立固定電路252包括··檢測1. 5V電源電位降低的電位 t /則4 2 82 ’接受電位檢測部2 8 2的輸出,將其反相的反相 為284 ’將器284的輸出振幅放大的位準韓換電路
540047 -M3M, 891Qfl90R_年月日 條正_ 五、發明說明(18) " 28 6 ;接受轉換電路286的輸出,將其反相的反相器 288 ;在遇^上接受的輸出,連接在節點肋“^ 和接地節點之間的N通道M0S電晶體29〇。節點N〇ut7為丨.5V 電源電位系統的電源驅動的内部電路2 5 6的輸出節點。 斤電位固定電路252還包括:連接在作為反相器2 8 8的輪出 節點的節點N42和接地節點之間,閘極與節點N41連接的N 通道M0S電晶體292。由於電位固定電路2 52為3.3V電源電 位系統的電路,當電源斷開,3· 3V的電源電位降低時,必 須固定不穩定的輪出節點。 由於電位檢測部2 8 2,反相器2 8 4,位準轉換電路2 8 6分 別與圖10所示的電位檢測部丨51,^器164,隹^轉換電 路166的電路構成相同,因此不重複說明。 、利用這種結構,可以檢測兩個系統的電源中,具有高電 ,電位或低電源電位的電源的任何一個電源電位斷開的狀 態’可防止誤動作發生。 [實施例5 ] 圖1 3表示實施例5的電源斷開檢測電路的構成的電路 圖0
從圖13可知,實施例5的半導體裝置包括接受1.5V電源 電位工作的内部電路300,306。 内。卩電路3 0 0的電源節點與節點n 5 2連接。丨· 5 v的電源 位從外部通過内部配線,送至節點N52上,其内部配線具 有如電阻3 0 4所示的電阻成份。 内部電路30 6電源節點與節點N51連接。l 5V的電源電
第22頁 540047 -—--i-t 89109905 年月日 修正_ 五、發明說明(19) "'〜 從外部通過内部配線,送至節點N 5 1上,因此其内部配線 具有如電阻3 1 0所示的電阻成份。 即點N52的電位由内部電路3〇〇消耗的電流值與電阻3〇4 的電阻值決定。節點N 5 j的電位由内部電路3 〇 6消耗的電户 值與電阻3 1 0的電阻值決定。因此,電位降低,在節點 N51,N52上不一定相同。 丄该半導體裝置還包括:檢測節點N52電位的降低,輪出 信號A2的檢測電路3〇2 ;檢測節點N51的電量降低,輸出 號A1的檢測電路3〇8 ;接受信號“,A2,判斷電源斷開的° 判定電路3 1 2 ;接受保持判定電路3丨2的輸出的閂鎖電路 314,將作為内部電路3〇6的輸出節點的節點N〇ut8固定在 閃鎖電路314輸出的低包^的n通道μ〇s電晶體326。 檢測電路3 0 2,3 0 8,判定電路3 1 2和閂鎖電路3 2 4圖中沒 有=出,送至内部電路3 0 0,3〇6上的L 5V電源電位,可= 由單獨給出的電源電位得出驅動。 判定電路3 12包括:在輸入端接受信號A1,A2,輸出信 號S的NAND電路316 ;在輸入端接受信號A1,…的^^⑽電路 318 ;接受NOR電路318的輸出,將其@輸出信號1^的反相 器 3 2 0。 閂鎖電路3 1 4包括:在一方的輸入端接受信號s,輸出信 號Q的NAND電路3 22 ;在輸入端接受信號q,^的^仙電路 324 °NAND電路324的輸出,送至NAND電路322的另一方的 輸入端。 信號Q加在N通道M0S電晶體326的遇^上,啟動時,將節 ΗΓΊΜΓ 第23頁 89109905.ptc 540047 _案號 89109905 五、發明說明(20) 年月日_ 點N 〇 u t 8固定在低位準〇 圖1 4為用於說明圖1 3所示電路工作的工作波形圖。 從圖1 3 ’圖1 4可看出,首先,在時刻t丨,當節點N 51的 電位比檢測電路3 0 8的内部參考電位低時,信號a 1從低鱼 垄升高至高生。然而,判定電路3丨2,由於信號a 2不在 高盤^,不輸出信號S,因此信號Q仍為低位準。因此,節 點Nout 8不固定。
在時刻12,當節點N 5 2的電位比檢測電路3 〇 2内的參考電 位低時,信號A2由低升高至高位準。由於信號Al,A2 都為高,因此判定電路3丨2可判斷電源斷開。信號q為 南隹·準’N通道M0S電晶體326導通,節點Nout8被固定在低 位準〇 節點N 5 1和N 5 2中,電源斷開時的電位變化速度不同,這 是由電阻304,310的電阻值之差,内部電路3〇〇,306消耗 的電流之差,穩定的電容容量之差等引起的。 當再投入1 · 5V電源時,在t3時刻,節點N51的電位比檢 測電路3 0 8内的參考電位高,信號A1由高位準變為低包 垄。但是,判定電路312中,由於信號A2不為低,不 輸出信號R,因此信號Q仍為高位準。因此,節點N〇ut8固 定。 在t4時刻,當節點,2的電位比檢測電路3 02内的參考電 位高時,信號A2由高變為低鱼_生。由於信號Al,A2都 是低t垄,判定電路3 1 2判定電源斷開恢復,信號Q為低位 垄,N通道M0S電晶體326不導通,節點Nout8的固定解除了
89109905.ptc 第24頁 540047 案號 89109905 年 月 曰 修正 五、發明說明(21) 下面,說明電源電位暫態降低的情況。 在15時刻,由於電源電位暫態降低,節點N 5 1的電位比 檢測電路308内的參考電位低,信號A1產生變化。這時, 在節點N52,電位幾乎不降低,仍恢復原狀,因此信號A2 不變化。在這種情況下,利用判定電路3 1 2的工作,可使 閂鎖電路3 1 4的保持資料不變。 如上所述,通過檢測多個點的電源電位變化,使電位固 定電路對電源電位暫態降低做出反應,可以防止内部節點 的錯誤電位固定造成的誤動作。 [元件編號之 說 明 ] 1 半 導 體 裝 置 2 控 制 信 號 ¥m 入 端 子 4 控 制 信 號 入 端 子 6 控 制 信 號 入 端 子 8 位 址 fm 入 端 子 群 10 電 源 端 子 12 電 源 端 子 14 入 端 子 16 出 端 子 18 閘 電 路 20 資 料 入 衝 器 22 資 料 出 衝 器 24 行 和 列 位 址 緩 衝 器 26 列 解 碼 器
89109905.ptc 第25頁 540047 _案號89109905_年月日 修正 五、發明說明(28)
Ext./Vccl 1.5V 電源電位 Ext. /Vcc2 3. 3V 電源電位 Vss 接地電位
• 1 ο D D 料 資 料 資
子子 端端 入出 輸輸 J3f 13JI ι—12 3 4 5 6 7Ν Ν Ν Ν Ν Ν Ν 3 4 5 6 11 11 Ια 11 2 2 2 2 2 2Ν Ν Ν Ν Ν Ν 占占占 占 占占占 占占 t 占 占占占 i 占占 ?4|°&UO ^fb.ie CTEV ^Ev REO CTEV 9LV W30 W30 Βς ΒΠς 5ς 5ς 3C 03^ §ς W30 §ς 5ς 5ς 3ς Α-ρΛ-ρΑ-ρΛ-卩Α·卩/r卩A-卩A-卩A-卩Λ-卩/Γ卩A-PΛΓΡΛ-卩ΑΓΡA-卩Λ-ρΑ-π-/ΓΡ 々mi 々mi Αβ 々苣 々miΛ-oli Αβ Αβ $ Αβ f Λβ Λβ Αβ Αβ Λβρ Λβ Λβρ Λβ 89109905.ptc 第32頁 540047 案號89109905 年月日 修正 五、發明說明(30) VPP 升壓電位 國圓·! 89109905.ptc 第34頁 540047
ΜΆ 891099QS 圖式簡單說明 圖1為 略方框圖;
Γ框為圖表示本發明的實施例1的半導體裝置1的構成的概 圖2為表示μ m q炎* 一圖1的電位固定電路36的構成齋 圖3為表示圖2的失去 成的電路圖; ^的參考電位皇5 2的電 = %略構成的電路 圖4為表示圖2φ & 圖5為用於說@Wb較電路58的電路構成的電路Η . , 疋電路3 6的工作的工作波形 圖6為表示將實 ; 、1用在主線驅動系統時的電路 圖7為表示在^ 路1 〇〇的構成的電‘ :2·的半導體裝置中使用的電位固定電 圖8為表示圖7所—Θ 圖9為用於說明丁、分壓電路104的構成的電路圖; 圖; ϋ 電位固定電路1 〇 〇的工作的工作浊裉圖10為表示在f 電路⑽的構 < 的電?P半導體裝置中使 圖11為表示每 _ , 圖12為表示二=例3的變形例的電路圖; 定電路的連接_二施例4的半導體裝置上使用的電位固 圖13為表示實於乃框圖, 電路圖; &列5的電源斷開的檢測電路的構成的 圖1 4為用於說 圖。 園1 3所示的電路的工作的工作波形 圖 圖; 圖 圖 作波形 用的電位固定
89109905, Ptc

Claims (1)

  1. 540047 _案號89109905_年月曰 修正_ 六、申請專利範圍 1 . 一種半導體裝置,它具有下列部件: 用於傳輸第一個電源電位的第一條電源配線; 從上述第一條電源配線上接受上述第一個電源電位進行 動作,將變動邏輯信號輸出至第一個内部節點的第一個内 部電路; 用於傳送第二個電源電位所設的第二條電源配線; 從上述第二條電源配線上接受上述第二個電源電位進行 動作的第二個内部電路,其特徵為: 上述第二個内部電路包括··監視上述第一條電源配線的 電位,當檢測電源斷開時,代替不穩定狀態的上述變動邏 輯信號,而輸出決定上述第一個内部節點電位的第一個輔 助信號的第三個内部電路。 2. 如申請專利範圍第1項之半導體裝置,其中,上述第 三個内部電路具有:監視上述第一條電源配線的電位,檢 測電源斷開的第一個電位檢測部;根據上述第一個電位檢 測部的輸出而導通,將所定的固定電位作為上述輔助信 號,傳送至上述第一個内部節點的第一個開關電路。 3. 如申請專利範圍第2項之半導體裝置,其中,上述第 一個開關電路具有一端與上述内部節點連接,另一端與上 述固定電位結合,根據上述第一個電位檢測部的輸出,控 制閘極上所接受的電位的第一個MOS電晶體。 4. 如申請專利範圍第3項之半導體裝置,其中,上述第 一個電位檢測部包括:檢測電源斷開,啟動輸出時,上述 第一個MOS電晶體處在導通狀態,將上述第一個檢測部的
    89109905.ptc 第36頁
    丄士从----^1^89109905 八、申岣專^^ -------^ ^ ,出進行轉換· :-i ί :, :M:S - ^ - ^ T二成以換:0傳…述V— ς個電源電位從外部仏項之半導體裝置,其中,上述第 源電位低的電位立的、從外部送入的、比上述第工 6 ’如申請專利範圍 :個電位檢測部包括弟—項之半導體裝置,其t,上述第 t上述第一個電源電位二由上述第二個電源電位,產生 整;將上述第—條電-勺參考電位的參考電位產生 較的比較電路。 線的電位與上述參考電比 I.如申請專利範圍 ;個電源電位由外部:2出項之半導體裝置,其中,上述第 源電位獨立的:=f第-個電源電位為與上述 源電位向的電位。 < 卜σΡ达入的、比上述第二個雷 8. 如申請專利範圍 -個電位檢測部包括:7項之半導體裝置,其中,上述第 降低,輸出分壓電位的:士J第-條電源配線的電位分Μ =至上述第-條電源配::路;在將上述第-個電源電 生比上述分壓電位低的表老=,由上述第二個電源電位產 較上述分麼電位和上述位的參考電位產_4_1_整;比 9. 如申請專利範 > 考電位的比較電路。 _ 項之半導體裝置,其中,上述第 89109905.ptc 第37頁 二個電溽電π + L 第二個電位由外部送入 源電位4目Ϊ f位獨立的、 10.如Λ的直電位。 一個電伤專利範圍第9 降低,軤Γ謂部包括:將 電位送2出分壓電位的分 產生比上上述第一條電源 比較上魂ίπ電位低的 u.如申電位和上述 二個内斤專利範圍第1 配線上,電路,可將第二 -個内部y二個主信號 監視上電路’包括: 代替不m述第二條電源配 述第二Γ定狀態的上述第 路。固内部節點電位的 第1專利範圍第1 檢測電洛T電路具有··監 、01 Γ鰣開的第一個電 檢測部的輸出而導通, 述辅助信號’傳送至上述 路 上述第一個電源電位為與上述 從外部送入的、與上述第二個電 項之半導體裝置,其中,上述第 上述第一條電源配線的電位分 壓電路;和在將上述第一個電源 配線時,由上述第二個電源電位 多考電位的參考電位產生電路· 參考電位的比較電路。 項之半導體裝置,其中,上述第 個電源電位送至上述第二條電源 輸出至第二個内部節點;上述第 線的電位,當檢測電源斷開時, 二個主信號,而代替供給決定上 第二個輔助信號的第四個内部電 1項之半導體裝置,其中,上述 視上述第一條電源配線的電位, 位檢測部;和根據上述第一個電 將所定的第一個固定電位作為上 第一個内部節點的第一個開關電 上 述第四個内部電路具有:監視上述第二條電源配線
    M0047 六、申請專_ 電位,檢測電源 二個電位檢测部開的第二個電位檢測部;和根據上述第 作為上述辅助作味輪出而導通,將所定的第二個固定電位 開關電路。13 ^,傳送至上述第二個内部節點的第二個 13·如申請專利# 第-個開關電路Λ圍第12項之半導體裝置,其中,上述 一端與上述第—有一端與上述第一個内部節點連接,另 電位檢測部的浐:所定的固定電位結纟,根據上述第-個 M〇S電晶體;袍出,控制i極上所接受的電位的第一個 上述弟二個> 連接,另—端路具有:一端與上述第二個内部節點 述第二個電位^ f第二個所定的固定電位結合,根據上 第二個MOS電體?P的輸出’控制魅上所接受的電位的 體ill;;:内具有:一端與上述第-纖電晶 合,根據上述第彳鳊與上述第一個所定的固定電位結 受的電位的第ί :二電電^ 體内有:一端與上述第二個飢電曰曰曰 合,故 與上述第二個所定的固定電位結 受“位的i個電位檢測部的輸出,控制在閘極上接 又的電位的第四個M〇S電晶體。 」_JL·上娱 Λ4·Λ/請專利範圍第1項之半導體裝置’其中,上述第 i的監視上述第-條電源配線上的第-ί 點的電位的弟一個電位檢測部;監視:
    89109905.ptc 第39頁 540047 _案號89109905_年月曰 修正_ 六、申請專利範圍 上的第二個點的電位的第二個電位檢測部;和根據上述第 一、第二個電位檢測部的輸出,判斷電源斷開的判定部。 1 5.如申請專利範圍第1 4項之半導體裝置,其中,上述 判定部在上述第一個和第二個電位檢測部都檢測到電源斷 開時’判定電源斷開。
    89109905.ptc 第40頁
TW089109905A 1999-08-12 2000-05-23 Semiconductor device TW540047B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP22839399A JP4308985B2 (ja) 1999-08-12 1999-08-12 半導体装置

Publications (1)

Publication Number Publication Date
TW540047B true TW540047B (en) 2003-07-01

Family

ID=16875775

Family Applications (1)

Application Number Title Priority Date Filing Date
TW089109905A TW540047B (en) 1999-08-12 2000-05-23 Semiconductor device

Country Status (4)

Country Link
US (1) US6340902B1 (zh)
JP (1) JP4308985B2 (zh)
KR (1) KR100352966B1 (zh)
TW (1) TW540047B (zh)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5041631B2 (ja) * 2001-06-15 2012-10-03 ルネサスエレクトロニクス株式会社 半導体記憶装置
JP3853195B2 (ja) * 2001-10-29 2006-12-06 株式会社ルネサステクノロジ 半導体装置
JP2003229490A (ja) * 2002-02-05 2003-08-15 Matsushita Electric Ind Co Ltd 半導体装置とその電源断検査方法
AU2002344117A1 (en) * 2002-10-22 2004-05-13 Hokuto Electronics, Inc. Potential fixing device, potential fixing method, and capacitance mearuing instrument
JP4184104B2 (ja) * 2003-01-30 2008-11-19 株式会社ルネサステクノロジ 半導体装置
JP2007109337A (ja) * 2005-10-14 2007-04-26 Elpida Memory Inc 半導体メモリ装置及びメモリモジュール
KR20140066391A (ko) 2012-11-23 2014-06-02 삼성전자주식회사 서든 파워 오프 감지 회로를 포함하는 불휘발성 메모리 장치 및 그것의 서든 파워 오프 감지 방법

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4617473A (en) * 1984-01-03 1986-10-14 Intersil, Inc. CMOS backup power switching circuit
JPH04285437A (ja) 1991-03-12 1992-10-09 Fujitsu Ltd 停電検出装置
JPH06140499A (ja) 1992-10-27 1994-05-20 Toyota Motor Corp 半導体集積回路
JPH06208423A (ja) * 1993-01-12 1994-07-26 Mitsubishi Electric Corp 電源回路
US5510735A (en) * 1994-12-29 1996-04-23 Motorola, Inc. Comparator circuit for generating a control signal corresponding to a difference voltage between a battery voltage and a power supply voltage
JPH10135424A (ja) 1996-11-01 1998-05-22 Mitsubishi Electric Corp 半導体集積回路装置
KR19980034730A (ko) * 1996-11-08 1998-08-05 김영환 외부 인터페이스 전압 자동검출 반도체 장치
JPH10290526A (ja) 1997-04-14 1998-10-27 Denso Corp 車載コンピュータの電源装置

Also Published As

Publication number Publication date
US6340902B1 (en) 2002-01-22
JP4308985B2 (ja) 2009-08-05
KR20010020881A (ko) 2001-03-15
KR100352966B1 (ko) 2002-09-18
JP2001057074A (ja) 2001-02-27

Similar Documents

Publication Publication Date Title
JP3665633B2 (ja) 半導体集積回路
JP3662326B2 (ja) レベル変換回路
JP2003338178A5 (zh)
GB2434491A (en) Power control device for integrated circuit
TW540047B (en) Semiconductor device
JP2012133887A (ja) 半導体メモリのコラム選択信号制御装置及び方法
CN100419911C (zh) 半导体存储器件的激活电路
TW550584B (en) Semiconductor integrated circuit
CN103871459A (zh) 降低存储器器件的功率消耗
TW321740B (zh)
TW503398B (en) Semiconductor device and semiconductor device testing method
US5751652A (en) Semiconductor apparatus having a voltage unit and a backup unit for providing a reduced power consumption
KR0126254B1 (ko) 반도체 메모리 장치의 데이터 입력 버퍼
JP2001057074A5 (zh)
JPH07122992B2 (ja) 半導体集積回路
JP2003332902A (ja) 入力バッファ回路及び半導体集積回路装置
TWI401687B (zh) 訊號處理電路和快閃記憶體
JP3919847B2 (ja) 半導体記憶装置
KR100266644B1 (ko) 입력버퍼회로
JP2692555B2 (ja) 自己過電流保護回路
JP4194247B2 (ja) マイクロコンピュータ
JP3015460B2 (ja) 半導体集積回路
JP4370891B2 (ja) 半導体集積回路
JPH04155698A (ja) 半導体集積回路装置
KR100386084B1 (ko) 파워 온 리셋에 대한 구성정보 검출회로

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MM4A Annulment or lapse of patent due to non-payment of fees