TW202002326A - 用於具有氫擴散障蔽層之三五族發光微像素陣列裝置之裝置及方法 - Google Patents

用於具有氫擴散障蔽層之三五族發光微像素陣列裝置之裝置及方法 Download PDF

Info

Publication number
TW202002326A
TW202002326A TW108120260A TW108120260A TW202002326A TW 202002326 A TW202002326 A TW 202002326A TW 108120260 A TW108120260 A TW 108120260A TW 108120260 A TW108120260 A TW 108120260A TW 202002326 A TW202002326 A TW 202002326A
Authority
TW
Taiwan
Prior art keywords
light emitting
barrier layer
semiconductor light
multilayer semiconductor
layer
Prior art date
Application number
TW108120260A
Other languages
English (en)
Inventor
葛洛力 哈森 S 艾爾
凱密希瓦 耶達維利
安德魯 泰倫
范謙
Original Assignee
美商傲思丹度科技公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 美商傲思丹度科技公司 filed Critical 美商傲思丹度科技公司
Publication of TW202002326A publication Critical patent/TW202002326A/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/15Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission
    • H01L27/153Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission in a repetitive configuration, e.g. LED bars
    • H01L27/156Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission in a repetitive configuration, e.g. LED bars two-dimensional arrays
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/44Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the coatings, e.g. passivation layer or anti-reflective coating
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C18/00Chemical coating by decomposition of either liquid compounds or solutions of the coating forming compounds, without leaving reaction products of surface material in the coating; Contact plating
    • C23C18/16Chemical coating by decomposition of either liquid compounds or solutions of the coating forming compounds, without leaving reaction products of surface material in the coating; Contact plating by reduction or substitution, e.g. electroless plating
    • C23C18/18Pretreatment of the material to be coated
    • C23C18/20Pretreatment of the material to be coated of organic surfaces, e.g. resins
    • C23C18/2006Pretreatment of the material to be coated of organic surfaces, e.g. resins by other methods than those of C23C18/22 - C23C18/30
    • C23C18/2046Pretreatment of the material to be coated of organic surfaces, e.g. resins by other methods than those of C23C18/22 - C23C18/30 by chemical pretreatment
    • C23C18/2053Pretreatment of the material to be coated of organic surfaces, e.g. resins by other methods than those of C23C18/22 - C23C18/30 by chemical pretreatment only one step pretreatment
    • C23C18/2066Use of organic or inorganic compounds other than metals, e.g. activation, sensitisation with polymers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/005Processes
    • H01L33/0093Wafer bonding; Removal of the growth substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/12Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a stress relaxation structure, e.g. buffer layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/26Materials of the light emitting region
    • H01L33/30Materials of the light emitting region containing only elements of Group III and Group V of the Periodic Table
    • H01L33/32Materials of the light emitting region containing only elements of Group III and Group V of the Periodic Table containing nitrogen
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/36Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes
    • H01L33/38Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes with a particular shape
    • H01L33/382Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes with a particular shape the electrode extending partially in or entirely through the semiconductor body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/36Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes
    • H01L33/38Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes with a particular shape
    • H01L33/385Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes with a particular shape the electrode extending at least partially onto a side surface of the semiconductor body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/16Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits
    • H01L25/167Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits comprising optoelectronic devices, e.g. LED, photodiodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2933/00Details relating to devices covered by the group H01L33/00 but not provided for in its subgroups
    • H01L2933/0008Processes
    • H01L2933/0025Processes relating to coatings
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/04Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a quantum effect structure or superlattice, e.g. tunnel junction
    • H01L33/06Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a quantum effect structure or superlattice, e.g. tunnel junction within the light emitting region, e.g. quantum confinement structure or tunnel barrier
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/62Arrangements for conducting electric current to or from the semiconductor body, e.g. lead-frames, wire-bonds or solder balls

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Organic Chemistry (AREA)
  • Mechanical Engineering (AREA)
  • General Chemical & Material Sciences (AREA)
  • Metallurgy (AREA)
  • Materials Engineering (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Inorganic Chemistry (AREA)
  • Led Devices (AREA)

Abstract

固態發光微像素陣列結構具有氫障蔽層以最小化或消除歸因於氫擴散之經摻雜GaN結構之非期望鈍化。

Description

用於具有氫擴散障蔽層之三五族發光微像素陣列裝置之裝置及方法
本發明一般而言係關於發光裝置及結構。更特定而言,本發明係關於一種三五族半導體發光裝置及結構,其包括用於經改良裝置效能之一或多個氫障蔽層。
本發明一般而言可適用於基於三族氮化物之裝置之領域(諸如,LED、微LED)且特定而言可適用於CMOS積體微LED陣列光發射裝置。在一項實施例中,揭示最小化或消除氫擴散至一發光裝置中之經摻雜GaN材料中之裝置及製作方法。半導體發光結構中之氫曝露途徑之消除或減小有益地達成經摻雜GaN材料本身之穩定性。本發明中之氫曝露之減小達成經改良裝置效能及本領域中之裝置操作。
三維或「3D」半導體整合達成半導體積體電路(ICs)之經改良效能且經由不同材料層之異質整合達成基於Si之IC平台之經增加功能性(參見G. Q. Zhang & A. J. van Roosmalen, "More than Moore: Creating High Value Micro/Nanoelectronics Systems", Springer)。此一裝置之一非限制性實例係一CMOS/三五族積體3D微LED陣列發射裝置,其被稱為一「量子光子成像器」顯示器或「QPI®」顯示器(參見美國專利第7,623,560、 7,767,479、7,829,902、8,049,231、8,243,770、8,567,960號)。QPI®係Ostendo Technologies, Inc(本申請案之申請人)之一註冊商標。
此類發射微尺度像素(亦即,微像素)陣列成像器裝置揭示於例如美國專利第7,623,560號、美國專利第7,767,479號、美國專利第7,829,902號、美國專利第8,049,231號、美國專利第8,243,770號、美國專利第8,567,960號及美國專利第8,098,265號中,該等美國專利中之每一者之內容以引用的方式完全併入本文中。
所揭示QPI顯示器裝置期望地在包含所有所需影像處理控制電路之一非常小裝置組態中具有高亮度、非常快多色彩光強度及空間調變能力之特徵。此等所揭示裝置之固態光(SSL)發射像素可係一發光二極體(LED)或雷射二極體(LD)或兩者,其具有由一CMOS控制器晶片(或裝置)內含有之控制電路管理之一接通-關閉狀態,在該CMOS控制器晶片上接合並且電耦合QPI顯示器成像器之發射微尺度像素陣列。
構成一QPI顯示器之像素之大小可係在大約5微米至20微米之範圍中,其中一典型晶片級發射表面積係在大約15平方毫米至150平方毫米之範圍中。以上發射微尺度像素陣列顯示裝置之像素可透過其CMOS控制器晶片之驅動電路個別地在空間上、色度上及時間上定址。藉由此等QPI成像器裝置產生之光之亮度可在合理低電力消耗下達到成倍的100,000cd/m2。
在諸如一QPI顯示器之一裝置中,在各種材料沈積運行中之製作期間之重複氫曝露及在熱循環期間自裝置中之含氫介電質之氫之釋放(亦即,脫附)可導致基於GaN之發光裝置之顯著降級。氫及熱曝露在裝置製作期間之最常見有害結果之一係發光結構本身中之經摻雜GaN材料之非預期鈍化。此外,p接觸及GaN界面層可由於氫而受到負面影響。
需要一種使用程序製作且含有在沈積處理期間或在熱循環期間或兩者期間減輕或消除下伏GaN之氫曝露(由於來自含氫介電質及程序之氫釋放)之結構之裝置。
相關申請案的交叉參考
本申請案主張於2018年6月12號提出申請之美國臨時申請案第62/684,106號之權益,該申請案之揭示內容以引用的方式併入本文中。
在本發明之以下詳細闡述中提及「一項實施例」或「一實施例」意指結合實施例闡述之一特定特徵、結構或特性係包含於本發明之至少一項實施例中。此詳細闡述中之各種地方中之片語「在一個實施例中」之出現不必全部指代相同實施例。
GaN材料中之P型摻雜最常使用Mg摻雜劑原子來達成,Mg摻雜劑原子被認為係最有效摻雜劑之一(參見J. K. Sheu & G. C. Chi, "The doping process and dopant characteristics of GaN", J. Phys.: Condens. Matter 14 (2002) R657-R702)。通常,MOCVD生長之基於GaN之LED裝置及結構中之Mg摻雜劑係在磊晶生長程序期間被氫鈍化。然後,MOCVD生長之結構稍後需要一生長後高溫退火以活化Mg摻雜劑,用於有效裝置操作。
二極體結構之GaN材料之有害氫曝露可發生在一多層發光半導體裝置(諸如,舉例而言,一微像素陣列發射裝置)之製作期間之多個步驟處。反應器本身中之生長/生長後階段期間併入之氫係氫曝露之一主要來源,但氫曝露之一額外來源係在後續裝置製作步驟期間基於GaN之材料或裝置所曝露至之氫。例如,導致顯著裝置氫曝露之一常見半導體程序步驟係半導體製造中使用之介電質之之一眾所周知程序,稱為「電漿增強化學汽相沈積」(「PECVD」)。一般而言,各種其他常見半導體程序步驟亦導致三五族氮化物中之氫併入(參見S. J. Pearton, R. J. Shul, R. G. Wilson, F. Ren, J. M. Zavada, C. R. Abernathy, C. B. Vartuli, J. W. Lee, J. R. Mileham & J. D. Mackenzie, 「The incorporation of hydrogen into III-V nitrides during processing」, J. Electron. Mater., 25, 845 (1996))。
基於GaN之微像素陣列發射裝置(諸如,QPI顯示器裝置或其他微LED裝置)之製作通常需要在經蝕刻像素側壁上沈積介電質層此一個氧化矽("SiO2 ")鈍化層或作為光發射二極體結構內之一電隔離層。氧化矽亦可用作包括複數個半導體發光層之一多層半導體裝置中之一中間接合層。
在此等氧化矽層之沈積期間,其通常使用電漿增強化學汽相沈積(PECVD)來執行,過量氫及/或羥基(OH)基團之非期望夾雜係不可避免的。在後續沈積之氧化矽層之典型沈積溫度處,已自先前沈積之氧化矽層脫離之氫在二極體結構內擴散且導致GaN摻雜、特定而言p型摻雜之非期望鈍化。此繼而導致基於GaN之微像素二極體效率之一減小。對於極接近於光發射微像素二極體結構之GaN層之氧化矽層,此甚至更成問題。
在固態發光二極體材料結構之典型製作中,氫作為一載體氣體用於例如使用金屬有機化學汽相沈積(MOCVD)之GaN材料之磊晶生長。由於氫載體氣體流在整個基於GaN之材料之磊晶生長程序期間保持在室中,因此在GaN結構之層中通常存在一高濃度之氫。當在基於GaN之固態發光二極體結構之製作中使用此基於GaN之材料時,後續處理步驟之相關聯經升高處理溫度導致MOCVD殘留氫至二極體結構材料之經摻雜區中之擴散且有害地導致GaN材料本身中之摻雜劑之鈍化。此繼而減小包括二極體結構之GaN材料之效率(IQE)且對該結構之經p摻雜區尤為有害。
為解決與基於GaN之發光結構相關之先前技術中之此等關切及其他缺陷,在本發明之一項態樣中,揭示一多層基於GaN之三族氮化物發光微像素陣列裝置,其包括一或複數個經堆疊發光層,其中該等發光層中之至少一者包括一個氫障蔽層。
本發明以下闡述本發明之一方法及結構之一非限制性實施例,其消除或顯著地最小化基於GaN之固態發光二極體結構及裝置之製作程序期間之氫擴散之有害效應。該方法包含在GaN材料之磊晶生長期間之一或複數個氫障蔽層之所選擇生長及/或在基於GaN之固態發光二極體結構之製作程序期間之額外氫障蔽層之沈積。
圖1圖解說明微像素陣列之固態發光材料結構之一剖面,其展示氫障蔽層1000/1001、GaN二極體結構、一緩衝層及一磊晶生長基板。如圖1中所圖解說明,基於GaN之二極體結構可由一p-GaN層1010、一或多個多量子井作用區1020及一n-GaN層1030組成,其全部沈積於一GaN緩衝層1040及一磊晶生長基板1050上。在圖1中所圖解說明之裝置中,障蔽層(1000/1001)係在磊晶結構製作期間生長或在裝置製作期間沈積且充當圖1之基於GaN之二極體結構上方之一「帽蓋層」。
在一項實施例中,氫障蔽層1000可係在發光結構1之磊晶生長期間沈積之一最終層。藉助此方法,由經設計以減小過量氫至基於GaN之二極體結構中之擴散之經沈積障蔽層1000將過量氫載體氣體與基於GaN之二極體結構隔離。在一替代實施例中,障蔽層1001可在微像素台面之陣列之製作程序期間沈積。在另一實施例中,磊晶生長之氫障蔽層1000及程序沈積之障蔽層1001兩者用於實現如此等實施例之製作方法之即將闡述中闡釋之進一步優點。
在其中障蔽層1000係磊晶生長之實施例中,氫障蔽層1000之所選擇材料較佳地係如下之一材料:可與二極體結構之GaN材料磊晶地相容且較佳地展現防止或最小化氫至二極體結構1中之擴散之一帶隙及結晶性質。一適合氫障蔽1000材料可包括未摻雜GaN或氮化鋁(AlN)或此等兩種材料之一合金。AlN係具有GaN之三族氮化物材料族之一成員且如此可與二極體結構之GaN材料磊晶地相容。氮化鋁具有寬於GaN(3.4 eV)之一帶隙能量(6.2 eV)。一般而言,磊晶生長層1000之高結晶態樣(不論GaN、AlN或兩種材料之一合金)用於增強其等氫擴散性質。
用於氫障蔽層1000之一進一步適合材料係氮化鋁鎵(Alx Ga1-x N)材料,其具有經選擇以確保形成一有效障蔽以阻擋氫至下伏GaN材料之擴散所必須之必要障蔽層1000帶隙能量之鋁(x )的一比率。
將(Alx Ga1-x N)材料用於氫障蔽1000之之一優點係透過適當選擇障蔽層1000之AlGaN材料組合物內之鋁(x )比率來輔助於平衡GaN二極體層與障蔽層1000之間之晶格應變。將AlGaN用作為障蔽層1000之一進一步優點係再一次透過適當選擇障蔽層1000之AlGaN材料組合物內之鋁(x )比率來促進障蔽層1000之後續選擇性蝕刻之容易度以沈積p型及n型觸點,或接達下伏GaN材料上之先前沈積之p型及n型觸點。
在其中障蔽層1001係程序沈積之實施例中,氫障蔽層1001之所選擇材料係較佳地展現防止或最小化氫至二極體結構1中之擴散之性質之一材料。在此實施例中,氫障蔽層1001可係可使用濺鍍(物理汽相沈積),PECVD或原子層沈積 (ALD)技術沈積之氧化鋁(Al2 O3 )。基於Al2 O3 之障蔽層(1001)之較寬帶隙能量有效地作用以阻擋直通至GaN二極體結構之氫擴散。用於經沈積氫障蔽層1001之另一適合材料係氧化鎂(MgO)。已知氧化鎂表面層遲滯氫擴散(參見T. R. Jensen, A. Andreasen, T. Vegge, J. W. Andreasen, K. Stahl, A. S. Pedersen, M. M. Nielsen, A. M. Molenbroek & F. Besenbacher, 「Dehydrgenation kinetics of pure and Ni-doped magnesium hydride investigated by in situ time-resolved powder X-ray diffraction」, Int. J. Hydrog. Energy 31 (14), 2052-2062 (2006))。達成氧化物之氫障蔽性質之另一因素係氧與氫之間之強鍵結,已知其將增加用於氧化物中之質子擴散之活化焓(參見W. Munch, G. Seifert, K. Kreuer & J. Maier, Solid State Ionics, 88, 647-652 (1996))。此外,展示分子軌域之形成以導致阻擋大帶隙介電質氧化物中之緩慢氫 拋射體(參見K. Eder, D. Semrad, P. Bauer, R. Golser, P. Maier-Komor, F. Aumayr, M. Penalba, A. Arnau, J. M. Ugalde, & P. M. Echenique, 「Absence of a ‘‘Threshold Effect’’ in the Energy Loss of Slow Protons Traversing Large-Band-Gap Insulators」, Phys. Rev. Lett. 79 (21), 4112-4115, 1997)。
障蔽層1000/1001較佳地係為約10 nm至約50 nm之一厚度以促進後續蝕刻穿過障蔽層1000/1001,用於GaN表面上之p型或n型觸點之後續沈積或至其之電接達。障蔽層1000/1001可係高達100 nm厚。
在圖2中所圖解說明之方法及裝置中,氫障蔽層1001在微像素台面1060之製作程序期間之基於GaN之材料之處理期間沈積。在此方法中,首先蝕刻可呈晶圓形式之基於GaN之材料以形成微像素台面1060之一陣列。在稱為像素化之此程序中,通常使用電漿增強蝕刻方法來蝕刻GaN材料以形成實體隔離且形成微像素台面1060之一陣列之溝渠及側壁1070。
明確地說,本發明之所圖解說明製作方法及結構並不限於包括微像素台面結構1060之裝置之製作,且所揭示方法及結構可有益地應用於其中在其基於GaN之二極體結構中(諸如在一微LED或其他固態發光結構中)存在氫擴散鈍化摻雜之一風險的任何發光半導體結構。
圖1之微像素台面結構陣列之一實施例中之微像素分離側壁1070間隔寬度較佳地係微像素台面寬度之一分率。舉例而言,對於一個九(9)微米微像素台面寬度,側壁1070間隔寬度將較佳地係約一個(1)微米。
為將微像素二極體台面1060與側壁填充材料(可係諸如鎳之一金屬)電隔離,較佳地首先用一工業標準半導體介電質材料(諸如,氧化矽或氮化矽)鈍化像素側壁GaN表面。除提供一個氫擴散障蔽1000外,可在以上鈍化層之沈積之前沈積之氫障蔽層1001材料亦有益地用作微像素側壁1070之一鈍化層。此方法之經添加優點係在微像素台面1060之頂側及側壁1070兩者上提供一個氫障蔽1001功能,因此避免氫潛在地自側壁鈍化層(如,氧化矽或氮化矽)至GaN材料之擴散。在圖2中,圖解說明障蔽層1000及1001兩者。
在所闡述方法中,如圖2中所圖解說明,高介電常數材料之一障蔽層1001沈積於微像素台面1060之頂側及側壁1070兩者上。高介電常數材料之障蔽層1001可係使用濺鍍沈積方法(諸如,脈衝濺鍍沈積(PSD)或脈衝汽相沈積或原子層沈積(ALD))沈積之氧化鋁或氮化鋁。
可在微像素台面1060之頂側上蝕刻具有範圍自約10 nm至約 50 nm之一厚度之經沈積障蔽層1001以便沈積或接達微像素金屬接觸導通體,該等微像素金屬接觸導通體用於連接至在氫障蔽層1001之沈積之前選擇性地沈積於微像素台面1060之頂側上之金屬觸點。微像素之金屬觸點經設計以提供一無阻礙微像素孔口區域以使所發射光自微像素台面1060出射。
在圖2中所圖解說明之微像素陣列氫障蔽裝置之一項實施例中,舉例而言,一常規鈍化介電質、氧化矽或氮化矽沈積於一組微像素台面之頂側及側壁上,該組微像素台面包括一固態發光結構及微像素台面之頂側上方提供之磊晶生長(且經圖案化)氫障蔽層1000。在圖2中所圖解說明之裝置之實施例中,一常規鈍化介電質用於側壁上及微像素台面之頂部上之生長氫障蔽層1000之頂部上。在圖2中所圖解說明之裝置之另一實施例中,提供一組微像素台面,其包括一固態發光結構及該等台面之頂側上方之一磊晶生長(且經圖案化)氫障蔽層1000,組合有微像素側壁上及該等台面之頂側上之一額外經沈積氫障蔽層1001。
圖3圖解說明圖2之一組微像素台面之一剖面,該組微像素台面在該等台面之頂側上進一步經處理且具有頂側觸點、導通體、一層間介電質層(1090)及導電網格層(1080)。在生長基板之一後續釋放及緩衝層之向下薄化之情形下,使用一中間接合層(1044)將微像素裝置層接合至一載體基板(1055)。如圖3中所圖解說明,在生長基板1050及GaN緩衝1040之移除後,障蔽層1001沈積於微像素陣列之背側,該微像素陣列連通沈積於微像素陣列之頂側及側壁1070上之障蔽層1001一起將微像素台面1060完全囊封在經沈積障蔽層1001內。一類似程序適用於與圖2相關之各種所闡述實施例之微像素台面。
在背側障蔽層1001之沈積之後,使用濕式或乾式蝕刻方法來蝕刻經沈積障蔽層1001以曝露在背側障蔽層1001之沈積之前已沈積之微像素台面之背側之金屬觸點。在微像素台面背側金屬觸點曝露後,金屬導通體可經沈積以使微像素台面觸點可在背側障蔽層1001之表面上電接達。
參考圖3,其中障蔽層1001沈積之方法係用於以一高介電常數障蔽層1001完全囊封微像素台面1060且亦完全電隔離微像素台面1060,該高介電常數障蔽層1001防止氫透過頂側或側壁洩漏至微像素台面1060二極體結構中之洩漏。在此方法中,介電障蔽層1001係在首先將微像素陣列接合至一載體基板(1051)之後沈積於微像素台面1060背側上,然後通常使用一雷射剝離(LLO)方法移除磊晶生長基板1050,且使用乾式蝕刻、研磨或化學機械拋光及濕式蝕刻方法之一組合移除GaN緩衝1040。
圖4圖解說明障蔽層1001囊封之微像素陣列多層結構,其可依序接合至另一微像素陣列多層結構或一CMOS控制器基板。
圖4亦圖解說明微像素陣列多層結構之頂側及背側兩者處之微像素障蔽層1001囊封,藉此將頂側接觸層專用於微像素陣列之共同觸點且將背側接觸層專用於構成陣列之多數個微像素之唯一觸點。
參考圖4,在其中微像素陣列依序接合至例如發射一不同色彩光之另一微像素陣列或經設計以控制微像素陣列之色彩及強度之光調變之一數位CMOS控制器基板之應用中,一中間接合層1044可沈積於背側障蔽層1001之表面上。在此情況中,直通障蔽層接觸導通體延伸穿過一經沈積層間介電質層1090且經拋光,且中間接合層1044經沈積以形成一接合表面,用於經依序接合裝置層之經囊封微像素陣列多層結構之間之光、電信號或兩者之耦合。
圖5圖解說明圖6之微像素剖視圖中展示之包括生長態氫障蔽層1000之基於GaN之發光微像素結構之另一實施例,其中其他特徵經特定設計以利用生長態氫障蔽層1000。微像素設計特徵包含側壁像素p接觸帽及p接觸導通體,其中像素p接觸帽向下延伸至微像素磊晶結構之p-GaN區中。此等微像素結構設計特徵之一主要益處係p摻雜區由生長氫障蔽1000或由像素金屬p接觸帽及p接觸導通體區完全包封且藉此完全防止氫穿透至微像素結構之氫敏感p摻雜區。
圖5之障蔽層1000囊封微像素之一陣列可接合至在頂側或背側處發射一不同色彩光之另一障蔽層1000囊封微像素陣列,其中微像素共同接觸層以及微像素唯一觸點透過其對應接合層連接而穿過微像素陣列之依序接合堆疊以最終作為一經整合層堆疊接合至一CMOS控制基板。囊封構成依序接合微像素陣列之微像素之障蔽層1000之光透明特性允許自每一微像素陣列多層發射之光之一清晰微像素孔口區域透射率以傳播穿過微像素陣列多層之經接合堆疊。
參考圖6之障蔽層1000囊封微像素,除鈍化微像素結構台1060之所有四個側且防止氫擴散至微像素台面之發光二極體結構中外,微像素囊封障蔽層1000之高介電質屬性亦有益地用於將微像素台面1060與透過微像素側壁1070及插置在微像素陣列之經接合堆疊內之金屬互連層1080耦合之電控制信號電隔離以形成單片地電耦合至其自身微像素色彩及亮度調變控制之一單孔口多色彩微像素陣列結構。
圖6提供併入有此實施例之上述細節之微像素1060之一剖視圖。在圖6中所圖解說明之微像素結構中,使用磊晶沈積為裝置1之GaN發光結構之部分之一未摻雜GaN帽蓋障蔽層1000達成氫擴散障蔽。儘管圖解說明展示未摻雜GaN係用作一個氫擴散帽蓋障蔽層1000,但舉例而言可使用諸如AlN之其他三族氮化物材料。
如圖6中所圖解說明,p觸點並未如通常所做的那樣形成於p-GaN之頂側上而是使用一p接觸帽層形成於像素側壁之p-GaN部分上。藉助此設計及方法,高結晶未摻雜GaN或另一選擇係磊晶生長為發光結構之一帽蓋層之AlN障蔽層1000充當一個氫障蔽,而環繞像素之p-GaN區之p接觸金屬帽環層用作像素之p接觸金屬。
如圖6中所圖解說明,p接觸金屬環纏繞在像素之頂側之隅角上以形成像素p接觸金屬連接導通體之一基底。此實施例中之p接觸金屬係形成於像素側壁之p-GaN區上,因此使像素之頂側具有未被金屬接觸墊阻礙之一大光學透明GaN孔口區域,以便達成最大光輸出同時沿著像素側壁之p-GaN區達成一大p金屬接觸區域。在圖6中,像素金屬p接觸帽之深度可經選擇至p-GaN區之各種深度。
如圖6中所圖解說明,微像素二極體結構之p-GaN區中之p摻雜可自毗鄰像素作用區之未摻雜GaN部分連續或逐步漸進至p-GaN、至p+ -GaN、至p++ -GaN、至p+ -GaN、至p-GaN且最終至p-GaN區之頂側上之未摻雜GaN部分,藉此未摻雜GaN頂側之厚度經選擇以確保一有效氫障蔽之形成,其較佳地介於在約10 nm至約50 nm之一厚度範圍,但可高達幾百nm。
p-GaN區之漸進摻雜連同側壁p接觸金屬帽一起確保至像素p-GaN區之有效p接觸同時確保用於阻擋氫擴散至像素p-GaN區中之一有效障蔽。
如圖6中所圖解說明,像素之金屬p接觸帽沈積於像素側壁之p-GaN區上且纏繞在像素隅角上以形成一金屬層基底,該金屬基底用於沈積將像素p接觸帽連接至微像素陣列p接觸金屬軌之p接觸金屬導通體。
使用標準半導體薄膜沈積方法(諸如,電子束沈積或濺鍍)將微像素帽之p觸點沈積於像素側壁之p-GaN區上。p接觸像素帽沈積於像素側壁之p-GaN區上且可由諸如Ni、Au、Pt、或Pd(但不限於此等)之至少兩個薄金屬層組成,該至少兩個薄金屬層具有經選擇以達成p接觸帽與像素之p-GaN區之間之一歐姆接觸之一厚度及功能。
在用於製造以上結構之一方法之一非限制性實例中,藉由使用標準三五族半導體處理方法及結合有適當濕式蝕刻之基於電漿之乾式蝕刻來蝕刻像素側壁而像素化一GaN晶圓以達成所需之像素側壁角及表面平滑度。經蝕刻側壁係藉助於沈積例如氧化矽或氮化矽或兩者之一組合之一薄介電質層來鈍化。鈍化層經蝕刻去掉像素側壁之p-GaN區及沈積於側壁區上之歐姆p接觸帽金屬層。在p接觸帽之沈積之後,再一次使用氧化矽、氮化矽或兩者之一薄層鈍化像素側壁。在一第二次鈍化像素側壁之後,用諸如錫或鎳(但不限於此等)之一金屬填充側壁之剩餘溝渠,該金屬用於光學隔離像素且用作導通體以互連像素與適當控制信號。
在不背離本發明之精神及範疇之情形下,熟習此項技術者可進行諸多變更及修改。因此,必須理解已僅出於實例之目的闡明所圖解說明實施例且其不應理解為限制本發明,如由主張此申請案之優先權之任何後續申請案中之任何請求項界定。
舉例而言,雖然此一請求項之元件可以一特定組合來闡明之事實,但必須清楚地理解本發明包含較少、較多或不同元件之其他組合,此在上文中予以揭示,即使最初未以此等組合所主張。
此說明書中用於闡述本發明及其各種實施例之詞語不僅將以其通常定義含義之意義予以理解,且亦包含超出通常定義含義之範疇在此說明書中特殊定義之結構、材料或動作。因此,若此說明書之內容脈絡中一元件可理解為包含多於一個含義,則其一後續請求項中之使用必須理解為泛用於由該說明書且由詞語本身所支援之所有可能含義。
因此,在主張此申請案之優先權之任何後續申請案中之任何請求項之詞語或元件之定義應定義為不僅包含字面上闡明之元件之組合,且亦包括用於以大致相同方式執行大致相同功能以獲得大致相同結果之所有等效結構、材料或動作。在此意義上,因此預期可針對以下此等請求項中之元件中之任何一者進行兩個或更多個元件之一等效替代,或一單個元件可替代此一請求項中之兩個或更多個元件。
儘管上文可將元件闡述為以某些組合起作用且甚至隨後如此主張,但應清楚地理解,在某些情況中,來自一所主張組合之一或多個元件可自該組合刪除且此所主張組合可指向一子組合或一子組合之變化形式。
如由熟悉此項技術者所觀察、現在已知或稍後設想之自任何後續所主張標的物之非實質性改變明確地預期為等同地在此申請專利範圍之範疇內。因此,熟悉此項技術者現在或稍後已知之明顯替代被定義為在所定義元件之範疇內。
因此,主張此申請案之優先權之之任何後續申請案中之任何請求項將理解為包含上文具體圖解說明及闡述之內容、概念上等效之內容、可明顯替代之內容及亦基本上併入有本發明之基本思想之內容。
1‧‧‧發光結構/二極體結構/裝置 1000‧‧‧氫障蔽層/障蔽層/經沈積障蔽層/磊晶生長之氫障蔽層/氫障蔽/磊晶生長層/氫擴散障蔽/磊晶生長(且經圖案化)氫障蔽層/生長態氫障蔽層/生長氫障蔽/未摻雜GaN帽蓋障蔽層/氫擴散帽蓋障蔽層/AlN障蔽層 1001‧‧‧氫障蔽層/障蔽層/經沈積障蔽層/基於Al2O3之障蔽層/經沈積氫障蔽層/氫障蔽/背側障蔽層/高介電常數障蔽層/介電障蔽層 1010‧‧‧p-GaN層 1020‧‧‧多量子井作用區 1030‧‧‧n-GaN層 1040‧‧‧GaN緩衝層/GaN緩衝 1044‧‧‧中間接合層 1050‧‧‧磊晶生長基板/生長基板 1055‧‧‧載體基板 1060‧‧‧微像素台面/微像素台面結構/微像素二極體台面/電隔離微像素台面/微像素結構台面/微像素 1070‧‧‧側壁/微像素分離側壁/微像素側壁 1080‧‧‧導電網格層/金屬互連層 1090‧‧‧層間介電質層/經沈積層間介電質層
在隨附圖式之各圖中以實例之方式而非以限制之方式圖解說明本文中之實施例,其中相同元件符號指示相同或類似元件。
闡述中界定之物項(諸如詳細構造及元件)經提供以輔助於對示例性實施例之一理解。然而,可在無彼等具體界定物項之情形下實踐本發明。此外,未詳細闡述眾所周知之功能或構造,此乃因其將用不必要細節模糊本發明。為理解本發明且明白在實務中可如何實施本發明,將僅參考隨附圖式以非限制性實例之方式闡述數項實施例,在該等隨附圖式中:
圖1圖解說明本發明之微像素陣列之固態發光材料結構之一剖面,其展示氫障蔽層、GaN二極體結構、一緩衝層及一磊晶生長基板。
圖2圖解說明包括圖1之固態發光結構之一組微像素台面之一剖面,其中氫障蔽層在微像素台面之頂側及側壁上。
圖3圖解說明圖2之一組經進一步處理之微像素台面之一剖面。
圖4係圖3之經完全囊封之微像素陣列多層結構之一剖面。
圖5圖解說明包括一生長態氫障蔽層之一基於GaN之發光微像素結構,及利用生長態氫障蔽層之其他設計元件。
圖6圖解說明圖5之基於GaN之發光微像素結構之一剖面,其展示微像素磊晶結構之進一步詳細特徵。
1‧‧‧發光結構/二極體結構/裝置
1000‧‧‧氫障蔽層/障蔽層/經沈積障蔽層/磊晶生長之氫障蔽層/氫障蔽/磊晶生長層/氫擴散障蔽/磊晶生長(且經圖案化)氫障蔽層/生長態氫障蔽層/生長氫障蔽/未摻雜GaN帽蓋障蔽層/氫擴散帽蓋障蔽層/AlN障蔽層
1001‧‧‧氫障蔽層/障蔽層/經沈積障蔽層/基於Al2O3之障蔽層/經 沈積氫障蔽層/氫障蔽/背側障蔽層/高介電常數障蔽層/介電障蔽層
1010‧‧‧p-GaN層
1020‧‧‧多量子井作用區
1030‧‧‧n-GaN層
1040‧‧‧GaN緩衝層/GaN緩衝
1050‧‧‧磊晶生長基板/生長基板

Claims (40)

  1. 一種多層半導體發光結構,其包括: 一第一層,其具有一第一組合物; 一第二層,其具有一第二組合物; 至少一個多量子井作用區,其介於該第一層與該第二層之間;及 至少一個氫障蔽層,其在該第一層上,具有經選擇用於將氫氣體與該多層半導體發光結構隔離之一帶隙及一結晶性質中之至少一者,藉此防止或最小化氫至該多層半導體發光結構中之擴散。
  2. 如請求項1之多層半導體發光結構,其中該至少一個氫障蔽層係在該多層半導體發光結構之磊晶生長期間沈積之一最終層。
  3. 如請求項1之多層半導體發光結構,其中該至少一個氫障蔽層之所選擇材料係可與該第一組合物及該第二組合物磊晶相容之一材料。
  4. 如請求項3之多層半導體發光結構,其中該至少一個氫障蔽層之該所選擇材料包括未摻雜氮化鎵(GaN)或氮化鋁(AlN)或兩者之一合金。
  5. 如請求項3之多層半導體發光結構,其中該至少一個氫障蔽層之該所選擇材料係氮化鋁鎵(Alx Ga1-x N)材料,其具有經選擇使得該至少一個氫障蔽層具有一必要帶隙能量以形成一有效障蔽以防止或最小化氫至該多層半導體發光結構中之該擴散之鋁的一比率。
  6. 如請求項1之多層半導體發光結構,其中 該至少一個氫障蔽層包括一第一氫障蔽層及該第一氫障蔽層上之一第二氫障蔽層, 該等第一及第二氫障蔽層中之每一者具有經選擇以有效防止氫至該多層半導體發光結構中之該擴散之一各別帶隙能量。
  7. 如請求項6之多層半導體發光結構,其中 該第一氫障蔽層之所選擇材料包括未摻雜氮化鎵(GaN)或氮化鋁(AlN)或兩者之一合金,且 該第二氫障蔽層之所選擇材料包括氧化鋁(Al2 O3 )或氧化鎂(MgO)。
  8. 如請求項1之多層半導體發光結構,其中該至少一個氫障蔽層之厚度係約10奈米(nm)至約50 nm。
  9. 如請求項6之多層半導體發光結構,其中該第二氫障蔽層係使用濺鍍、電漿增強化學汽相沈積(PECVD)或原子層沈積(ALD)來沈積。
  10. 如請求項1之多層半導體發光結構,其進一步包括: 一緩衝層及一基板; 其中該緩衝層係沈積於該基板上且該第二層係沈積於該緩衝層上。
  11. 一種發光微像素陣列結構,其包括: 複數個多層半導體發光結構,每一多層半導體發光結構包括: 一第一層,其具有一第一組合物, 一第二層,其具有一第二組合物, 至少一個多量子井作用區,其介於該第一層與該第二層之間,及 一第一氫障蔽層,其在該第一層上,用於將氫與該多層半導體發光結構隔離;及 一第二氫障蔽層,其在每一多層半導體發光結構上且鄰接該多層半導體發光結構之側壁以防止或最小化氫至該多層半導體發光結構中之擴散。
  12. 如請求項11之發光微像素陣列結構,其中該第一氫障蔽層係在該多層半導體發光結構之磊晶生長期間沈積之一最終層。
  13. 如請求項11之發光微像素陣列結構,其中該第一氫障蔽層之所選擇材料係可與該第一組合物及該第二組合物磊晶相容之一材料。
  14. 如請求項13之發光微像素陣列結構,其中該第一氫障蔽層之該所選擇材料包括未摻雜氮化鎵(GaN)或氮化鋁(AlN)或兩者之一合金。
  15. 如請求項13之發光微像素陣列結構,其中該第一氫障蔽層之該所選擇材料係氮化鋁鎵(Alx Ga1-x N)材料,其具有經選擇使得該第一氫障蔽層具有一必要帶隙能量以形成一有效障蔽以防止或最小化氫至該多層半導體發光結構中之該擴散之鋁的一比率。
  16. 如請求項11之發光微像素陣列結構,其中該等第一及第二氫障蔽層中之每一者具有經選擇以有效地防止氫至該等多層半導體發光結構中之該擴散之一各別帶隙能量。
  17. 如請求項16之發光微像素陣列結構,其中 該第一氫障蔽層之所選擇材料包括未摻雜氮化鎵(GaN)或氮化鋁(AlN)或兩者之一合金,且 該第二氫障蔽層之所選擇材料包括氧化鋁(Al2 O3 )或氧化鎂(MgO)。
  18. 如請求項11之發光微像素陣列結構,其中該等第一及第二氫障蔽層中之每一者之厚度約10奈米(nm)至約50 nm。
  19. 如請求項11之發光微像素陣列結構,其進一步包括: 一緩衝層及一基板; 其中該緩衝層係沈積於該基板上且該等多層半導體發光結構係沈積於該緩衝層上。
  20. 如請求項11之發光微像素陣列結構,其中每一側壁之一間隔寬度係該多層半導體發光結構之一寬度之一分率。
  21. 如請求項11之發光微像素陣列結構,其中該等側壁之表面係用一半導體介電質材料鈍化以將該多層半導體發光結構與透過該等側壁耦合之電控制信號電隔離。
  22. 如請求項11之發光微像素陣列結構,其中該第二氫障蔽層係用於每一多層半導體發光結構之該等側壁之一鈍化層。
  23. 如請求項11之發光微像素陣列結構,其中該第二氫障蔽層係為一高介電常數材料或一常規鈍化介電質材料。
  24. 如請求項23之發光微像素陣列結構,其中該高介電常數材料係氧化鋁或氮化鋁,且該常規鈍化介電質材料係氧化矽或氮化矽。
  25. 如請求項11之發光微像素陣列結構,其中金屬觸點係在該第二氫障蔽層之沈積之前選擇性地沈積於該等多層半導體發光結構上以提供一無阻礙微像素孔口區域以使所發射光自該多層半導體發光結構出射。
  26. 如請求項25之發光微像素陣列結構,其中該第二氫障蔽層經選擇性蝕刻以曝露該等金屬觸點且沈積或接達用於連接至該等金屬觸點之金屬接觸導通體。
  27. 如請求項11之發光微像素陣列結構,其進一步包括: 一層間介電質層,其在該第二氫障蔽層上;及 複數個導電網格層,其在該層間介電質層上。
  28. 如請求項27之發光微像素陣列結構,其進一步包括: 一中間接合層;及 一載體基板; 其中該中間接合層係用於將該等多層半導體發光結構、該第二氫障蔽層、該層間介電質層及該等導電網格層接合至該載體基板。
  29. 如請求項11之發光微像素陣列結構,其進一步包括在每一多層半導體發光結構之一背側上之一第三氫障蔽層,使得該第三氫障蔽層連同該第二氫障蔽層完全囊封該等多層半導體發光結構。
  30. 如請求項29之發光微像素陣列結構,其中金屬觸點係在該第三氫障蔽層之沈積之前選擇性地沈積於該等多層半導體發光結構之該等背側上。
  31. 如請求項30之發光微像素陣列結構,其中該第三氫障蔽層經選擇性蝕刻以曝露該等金屬觸點且沈積可在該等多層半導體發光結構之該等背側上電接達之金屬接觸導通體。
  32. 一種設備,其包括: 如請求項11之一第一發光微像素陣列結構;及 如請求項11之一第二發光微像素陣列結構; 其中該第一發光微像素陣列結構及該第二發光微像素陣列結構係依序接合在一起; 其中該第一發光微像素陣列結構及該第二發光微像素陣列結構發射一不同色彩之光。
  33. 一種設備,其包括: 如請求項11之一第一發光微像素陣列結構;及 如請求項11之一第二發光微像素陣列結構; 其中該第一發光微像素陣列結構及該第二發光微像素陣列結構經接合至控制色彩及強度之光調變之一數位CMOS控制器。
  34. 一種多層半導體發光結構,其包括: 一第一區,其具有一第一組合物; 一第二區,其具有一第二組合物; 至少一個多量子井作用區,其介於該第一區與該第二區之間; 至少一個氫障蔽層,其在該第一區上; 一側壁像素接觸帽,其延伸至該第一區中;及 複數個接觸導通體,其將該側壁像素接觸帽電耦合至一接觸金屬軌; 其中該第一區係(i)由該至少一個氫障蔽層或(ii)由該側壁像素接觸帽及該等接觸導通體完全包封或囊封,藉此防止或最小化氫穿透至該多層半導體發光結構之該第一區中。
  35. 如請求項34之多層半導體發光結構,其中該至少一個氫障蔽層係一未摻雜GaN帽蓋障蔽層。
  36. 如請求項34之多層半導體發光結構,其中該至少一個氫障蔽層係為三族氮化物材料。
  37. 如請求項34之多層半導體發光結構,其進一步包括 一金屬環,其纏繞在該多層半導體發光結構之頂側之隅角上以形成用於該等接觸導通體之一基底; 藉此該多層半導體發光結構之該頂側包括未被該等接觸導通體阻礙之一光學透明孔口區域,以便達成最大光輸出同時沿著該第一區之一側壁達成一大接觸區域。
  38. 如請求項34之多層半導體發光結構, 其中該第一區之摻雜係自毗鄰於該至少一個多量子井作用區之一未摻雜GaN部分連續或逐步漸進至p+ -GaN、至p++ -GaN、至p+ -GaN、至p-GaN及至該第一區之該頂側上之一未摻雜GaN部分; 藉此該第一區之該漸進摻雜有效地阻擋氫擴散至該第一區中。
  39. 如請求項34之多層半導體發光結構,其中該側壁像素接觸帽包括經選擇以在該側壁像素接觸帽與該第一區之間達成一歐姆接觸的至少兩個金屬層及一厚度。
  40. 如請求項34之多層半導體發光結構,其中該至少一個氫障蔽層之厚度係約10奈米(nm)至約50 nm。
TW108120260A 2018-06-12 2019-06-12 用於具有氫擴散障蔽層之三五族發光微像素陣列裝置之裝置及方法 TW202002326A (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US201862684106P 2018-06-12 2018-06-12
US62/684,106 2018-06-12
US16/434,042 2019-06-06
US16/434,042 US11195975B2 (en) 2018-06-12 2019-06-06 Device and method for III-V light emitting micropixel array device having hydrogen diffusion barrier layer

Publications (1)

Publication Number Publication Date
TW202002326A true TW202002326A (zh) 2020-01-01

Family

ID=68764323

Family Applications (1)

Application Number Title Priority Date Filing Date
TW108120260A TW202002326A (zh) 2018-06-12 2019-06-12 用於具有氫擴散障蔽層之三五族發光微像素陣列裝置之裝置及方法

Country Status (7)

Country Link
US (2) US11195975B2 (zh)
EP (1) EP3807939A4 (zh)
JP (1) JP2021527334A (zh)
KR (1) KR20210030930A (zh)
CN (1) CN112567537A (zh)
TW (1) TW202002326A (zh)
WO (1) WO2019241159A1 (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI747181B (zh) * 2020-01-07 2021-11-21 大陸商長江存儲科技有限責任公司 金屬-介電質接合方法和結構
US11195975B2 (en) 2018-06-12 2021-12-07 Ostendo Technologies, Inc. Device and method for III-V light emitting micropixel array device having hydrogen diffusion barrier layer

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11342481B2 (en) 2020-05-26 2022-05-24 Applied Materials, Inc. Preclean and encapsulation of microLED features
US20220068708A1 (en) * 2020-08-26 2022-03-03 Macom Technology Solutions Holdings, Inc. Atomic layer deposition of barrier metal layer for electrode of gallium nitride material device
JP2024501927A (ja) * 2021-01-08 2024-01-17 ジェイド バード ディスプレイ(シャンハイ) リミテッド 電流密度を増大させるled構造のためのシステム及び方法
WO2023175830A1 (ja) * 2022-03-17 2023-09-21 三菱電機株式会社 半導体素子及び半導体素子の製造方法
CN118077054A (zh) * 2022-06-24 2024-05-24 英诺赛科(苏州)半导体有限公司 基于氮化物的半导体器件及其制造方法

Family Cites Families (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3987985B2 (ja) * 1999-04-30 2007-10-10 サンケン電気株式会社 半導体装置の製造方法
JP3833848B2 (ja) * 1999-05-10 2006-10-18 パイオニア株式会社 3族窒化物半導体素子製造方法
JP4162385B2 (ja) * 2000-03-02 2008-10-08 株式会社リコー p型III族窒化物半導体の製造方法
US7323721B2 (en) * 2004-09-09 2008-01-29 Blue Photonics Inc. Monolithic multi-color, multi-quantum well semiconductor LED
JP4246242B2 (ja) * 2006-09-27 2009-04-02 三菱電機株式会社 半導体発光素子
KR100838196B1 (ko) * 2007-07-20 2008-06-13 서울옵토디바이스주식회사 개선된 구조를 갖는 발광 다이오드
KR100877774B1 (ko) * 2007-09-10 2009-01-16 서울옵토디바이스주식회사 개선된 구조의 발광다이오드
US7623560B2 (en) 2007-09-27 2009-11-24 Ostendo Technologies, Inc. Quantum photonic imagers and methods of fabrication thereof
US8098265B2 (en) 2008-10-10 2012-01-17 Ostendo Technologies, Inc. Hierarchical multicolor primaries temporal multiplexing system
JP5394717B2 (ja) 2008-12-15 2014-01-22 日本オクラロ株式会社 窒化物半導体光素子の製造方法
CN103456794B (zh) * 2008-12-19 2016-08-10 株式会社半导体能源研究所 晶体管的制造方法
JP2012151261A (ja) * 2011-01-19 2012-08-09 Mitsubishi Heavy Ind Ltd 半導体発光素子、半導体発光素子の保護膜及びその作製方法
WO2012140844A1 (ja) * 2011-04-12 2012-10-18 パナソニック株式会社 窒化ガリウム系化合物半導体発光素子およびその製造方法
JP5996846B2 (ja) 2011-06-30 2016-09-21 シャープ株式会社 窒化物半導体発光素子およびその製造方法
US8853668B2 (en) 2011-09-29 2014-10-07 Kabushiki Kaisha Toshiba Light emitting regions for use with light emitting devices
US10249782B2 (en) * 2017-03-24 2019-04-02 International Business Machines Corporation High voltage photovoltaics integrated with light emitting diode containing zinc oxide containing layer
EP3692186A1 (en) * 2017-10-04 2020-08-12 Nexdot FAR-INFRARED, THz NANOCRYSTALS, HETEROSTRUCTURED MATERIAL WITH INTRABAND ABSORPTION FEATURE AND USES THEREOF
US11195975B2 (en) 2018-06-12 2021-12-07 Ostendo Technologies, Inc. Device and method for III-V light emitting micropixel array device having hydrogen diffusion barrier layer
JP2020069065A (ja) 2018-10-31 2020-05-07 Toto株式会社 浴槽洗浄装置

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11195975B2 (en) 2018-06-12 2021-12-07 Ostendo Technologies, Inc. Device and method for III-V light emitting micropixel array device having hydrogen diffusion barrier layer
US11495714B2 (en) 2018-06-12 2022-11-08 Ostendo Technologies, Inc. Device and method for III-V light emitting micropixel array device having hydrogen diffusion barrier layer
TWI747181B (zh) * 2020-01-07 2021-11-21 大陸商長江存儲科技有限責任公司 金屬-介電質接合方法和結構
US11495569B2 (en) 2020-01-07 2022-11-08 Yangtze Memory Technologies Co., Ltd. Metal-dielectric bonding method and structure
US11798913B2 (en) 2020-01-07 2023-10-24 Yangtze Memory Technologies Co., Ltd. Metal-dielectric bonding method and structure
US11978719B2 (en) 2020-01-07 2024-05-07 Yangtze Memory Technologies Co., Ltd. Metal-dielectric bonding method and structure

Also Published As

Publication number Publication date
KR20210030930A (ko) 2021-03-18
JP2021527334A (ja) 2021-10-11
US11195975B2 (en) 2021-12-07
EP3807939A4 (en) 2022-04-06
US20220090266A1 (en) 2022-03-24
US20190378957A1 (en) 2019-12-12
EP3807939A1 (en) 2021-04-21
US11495714B2 (en) 2022-11-08
WO2019241159A1 (en) 2019-12-19
CN112567537A (zh) 2021-03-26

Similar Documents

Publication Publication Date Title
US11495714B2 (en) Device and method for III-V light emitting micropixel array device having hydrogen diffusion barrier layer
CN111668204B (zh) 用于制造具有发光二极管的光电子器件的方法
JP2018097367A (ja) 発光ダイオードディスプレイの製造方法および発光ダイオードディスプレイ
JP6701385B2 (ja) 発光デバイスにおいて層を成長させるためにリモートプラズマ化学気相堆積およびスパッタリング堆積を使用するための方法
WO2012157150A1 (en) Semicondutor light emitting diode
EP3459117A1 (en) Method of forming a p-type layer for a light emitting device
KR101047652B1 (ko) 발광소자 및 그 제조방법
TWI452671B (zh) Production Method and Device of Stereo Stacked Light Emitting Diode
JP7043551B2 (ja) 発光デバイスのp型層を形成する方法
US11990567B2 (en) Semiconductor device
US20160072016A1 (en) Solid-state light emitters having substrates with thermal and electrical conductivity enhancements and method of manufacture
KR20150042409A (ko) 발광 소자의 제조 방법
TWI647864B (zh) 用於製造具有發光二極體之光電裝置的方法
CN207082541U (zh) 具有接触层的发光二极管
KR102504008B1 (ko) 다수의 적층된 발광 디바이스를 갖는 디바이스
TW201828493A (zh) 用於在紫外光照射下生長發光裝置的方法
KR102199997B1 (ko) 발광소자 및 발광 소자 패키지
JP6936358B2 (ja) 発光デバイスにおいて層を成長させるためにリモートプラズマ化学気相堆積およびスパッタリング堆積を使用するための方法
JP6948494B2 (ja) 紫外線発光素子及び発光素子パッケージ
US11538963B1 (en) III-V light emitting device having low Si—H bonding dielectric layers for improved P-side contact performance
JP2012009625A (ja) 発光素子
KR20170044404A (ko) 매립형 산화물층을 포함하는 발광소자 및 이의 제조 방법