JP6701385B2 - 発光デバイスにおいて層を成長させるためにリモートプラズマ化学気相堆積およびスパッタリング堆積を使用するための方法 - Google Patents

発光デバイスにおいて層を成長させるためにリモートプラズマ化学気相堆積およびスパッタリング堆積を使用するための方法 Download PDF

Info

Publication number
JP6701385B2
JP6701385B2 JP2018560942A JP2018560942A JP6701385B2 JP 6701385 B2 JP6701385 B2 JP 6701385B2 JP 2018560942 A JP2018560942 A JP 2018560942A JP 2018560942 A JP2018560942 A JP 2018560942A JP 6701385 B2 JP6701385 B2 JP 6701385B2
Authority
JP
Japan
Prior art keywords
light emitting
growing
type region
layer
region
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2018560942A
Other languages
English (en)
Other versions
JP2019522356A (ja
Inventor
ワイルドソン,アイザック
デブ,パリジャット
チャールズ ネルソン,エリック
チャールズ ネルソン,エリック
小林,淳子
Original Assignee
ルミレッズ リミテッド ライアビリティ カンパニー
ルミレッズ リミテッド ライアビリティ カンパニー
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by ルミレッズ リミテッド ライアビリティ カンパニー, ルミレッズ リミテッド ライアビリティ カンパニー filed Critical ルミレッズ リミテッド ライアビリティ カンパニー
Publication of JP2019522356A publication Critical patent/JP2019522356A/ja
Priority to JP2020081029A priority Critical patent/JP6936358B2/ja
Application granted granted Critical
Publication of JP6701385B2 publication Critical patent/JP6701385B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/005Processes
    • H01L33/0062Processes for devices with an active region comprising only III-V compounds
    • H01L33/0075Processes for devices with an active region comprising only III-V compounds comprising nitride compounds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/0226Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
    • H01L21/02263Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase
    • H01L21/02266Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by physical ablation of a target, e.g. sputtering, reactive sputtering, physical vapour deposition or pulsed laser deposition
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/0226Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
    • H01L21/02263Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase
    • H01L21/02271Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/0226Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
    • H01L21/02263Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase
    • H01L21/02271Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition
    • H01L21/02274Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition in the presence of a plasma [PECVD]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/0226Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
    • H01L21/02263Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase
    • H01L21/02271Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition
    • H01L21/0228Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition deposition by cyclic CVD, e.g. ALD, ALE, pulsed CVD
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02436Intermediate layers between substrates and deposited layers
    • H01L21/02439Materials
    • H01L21/02455Group 13/15 materials
    • H01L21/02458Nitrides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02538Group 13/15 materials
    • H01L21/0254Nitrides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/0257Doping during depositing
    • H01L21/02573Conductivity type
    • H01L21/02576N-type
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/0257Doping during depositing
    • H01L21/02573Conductivity type
    • H01L21/02579P-type
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02612Formation types
    • H01L21/02617Deposition types
    • H01L21/0262Reduction or decomposition of gaseous compounds, e.g. CVD
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02612Formation types
    • H01L21/02617Deposition types
    • H01L21/02631Physical deposition at reduced pressure, e.g. MBE, sputtering, evaporation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/324Thermal treatment for modifying the properties of semiconductor bodies, e.g. annealing, sintering
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66083Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by variation of the electric current supplied or the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched, e.g. two-terminal devices
    • H01L29/6609Diodes
    • H01L29/66151Tunnel diodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66083Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by variation of the electric current supplied or the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched, e.g. two-terminal devices
    • H01L29/66196Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by variation of the electric current supplied or the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched, e.g. two-terminal devices with an active layer made of a group 13/15 material
    • H01L29/66204Diodes
    • H01L29/66219Diodes with a heterojunction, e.g. resonant tunneling diodes [RTD]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/86Types of semiconductor device ; Multistep manufacturing processes therefor controllable only by variation of the electric current supplied, or only the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched
    • H01L29/861Diodes
    • H01L29/88Tunnel-effect diodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/86Types of semiconductor device ; Multistep manufacturing processes therefor controllable only by variation of the electric current supplied, or only the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched
    • H01L29/861Diodes
    • H01L29/88Tunnel-effect diodes
    • H01L29/882Resonant tunneling diodes, i.e. RTD, RTBD
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/0004Devices characterised by their operation
    • H01L33/0008Devices characterised by their operation having p-n or hi-lo junctions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/0004Devices characterised by their operation
    • H01L33/002Devices characterised by their operation having heterojunctions or graded gap
    • H01L33/0025Devices characterised by their operation having heterojunctions or graded gap comprising only AIIIBV compounds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/005Processes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/005Processes
    • H01L33/0062Processes for devices with an active region comprising only III-V compounds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/005Processes
    • H01L33/0062Processes for devices with an active region comprising only III-V compounds
    • H01L33/0066Processes for devices with an active region comprising only III-V compounds with a substrate not being a III-V compound
    • H01L33/007Processes for devices with an active region comprising only III-V compounds with a substrate not being a III-V compound comprising nitride compounds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/005Processes
    • H01L33/0095Post-treatment of devices, e.g. annealing, recrystallisation or short-circuit elimination
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/04Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a quantum effect structure or superlattice, e.g. tunnel junction
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/04Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a quantum effect structure or superlattice, e.g. tunnel junction
    • H01L33/06Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a quantum effect structure or superlattice, e.g. tunnel junction within the light emitting region, e.g. quantum confinement structure or tunnel barrier
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/26Materials of the light emitting region
    • H01L33/30Materials of the light emitting region containing only elements of Group III and Group V of the Periodic Table
    • H01L33/32Materials of the light emitting region containing only elements of Group III and Group V of the Periodic Table containing nitrogen
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/26Materials of the light emitting region
    • H01L33/30Materials of the light emitting region containing only elements of Group III and Group V of the Periodic Table
    • H01L33/32Materials of the light emitting region containing only elements of Group III and Group V of the Periodic Table containing nitrogen
    • H01L33/325Materials of the light emitting region containing only elements of Group III and Group V of the Periodic Table containing nitrogen characterised by the doping materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/36Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/62Arrangements for conducting electric current to or from the semiconductor body, e.g. lead-frames, wire-bonds or solder balls

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Chemical & Material Sciences (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Ceramic Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Optics & Photonics (AREA)
  • Led Devices (AREA)
  • Electrodes Of Semiconductors (AREA)

Description

本特許出願は、発光デバイスに関する。
関連出願への相互参照
本特許出願は、2016年5月20日付の米国仮特許出願第62/339412号および2016年7月14日付の欧州特許出願第16179434.2号に基づく優先権を主張するものである。これらのコンテンツは、これにより、その全体が明らかにされるかのように、参照により、ここにおいて包含されている。
発光ダイオード(LED)、共振空洞発光ダイオード(RCLED)、垂直共振器型面発光レーザ(VCSEL)、および端面発光レーザを含む半導体発光デバイスは、現在利用可能な最も効率的な光源のうち1つである。可視スペクトルにわたり動作可能な高輝度発光デバイスの製造において現在関心の材料系は、III−V族半導体を含んでいる。特には、ガリウム、アルミニウム、インジウム、および窒素の二元、三元、および四元合金を含んでおり、III族窒化物材料としても参照されている。
典型的には、III族窒化物発光デバイスは、有機金属化学気相成長法(metal-organic chemical vapor deposition、MOCVD)、分子線エピタキシー(MBE)、または他のエピタキシャル技術によって、サファイア、炭化ケイ素(silicon carbide)、III族窒化物、または他の適切な基板上に異なる組成およびドーパント濃度の半導体層のスタックをエピタキシャル成長させることによって製造される。スタックは、しばしば、基板上に形成されている、例えばSiを用いてドープされた1つまたはそれ以上のn型層、n型層の上に形成されている活性領域における1つまたはそれ以上の発光層、および、活性領域に上に形成されている、例えばMgを用いてドープされた1つまたはそれ以上のp型層を含んでいる。電気コンタクトが、n型およびp型領域上に形成されている。
市販のIII族窒化物LEDにおいて、半導体構造体は、典型的にMOCVDによって成長させられる。MOCVDの最中に使用される窒素源は、典型的にはアンモニアである。アンモニアが解離すると、水素が生成される。水素は、マグネシウムと錯体(complex)を形成する。p型材料の成長の最中にp型ドーパントとして使用されるものである。水素錯体は、マグネシウムのp型特性を非活性化させ、p型材料のドーパント濃度を効果的に低下させており、デバイスの効率を低下させる。p型材料の成長の後で、水素を追い出すこと(driving off)によって水素−マグネシウム錯体を破壊するために構造体がアニールされる。
ここにおいて説明されるのは、発光デバイスについて層を成長させるためにリモートプラズマ化学気相堆積(RP−CVD)およびスパッタリング堆積を使用するための方法である。方法は、成長基板上に発光デバイス構造体を成長させるステップ、および、RP−CVDとスパッタリング堆積のうち少なくとも1つを使用して発光デバイス構造体上にトンネル接合を成長させるステップを含む。発光デバイス構造体は、n型領域、発光領域、およびp型領域を含む。トンネル接合は、p型領域と直接接触するp++層、および、p++層と直接接触するn++層を含む。ここで、p++層は、RP−CVDとスパッタリング堆積の少なくとも1つを使用することによって成長する。デバイスを成長させるための別の方法は、RP−CVDとスパッタリング堆積のうち少なくとも1つを使用して成長基板上にp型領域を成長させるステップ、p型領域上に発光領域を成長させるステップ、および、発光領域上にn型領域を成長させるステップを含む。ここで、p型領域、発光領域、およびn型領域は、III族窒化物材料から作られている。デバイスを成長させるための別の方法は、成長基板上にp型領域を成長させるステップ、p型領域上に発光領域を成長させるステップ、および、発光領域上にn型領域を成長させるステップを含む。ここで、発光領域とn型領域のうち少なくとも1つは、RP−CVDとスパッタリング堆積のうち少なくとも1つを使用することによって成長する。
添付の図面と併せて例として与えられる、以下の説明から、より詳細な理解が得られるだろう。
図1は、窒素源としてアンモニアを使用して、デバイスのための層を成長させるステップについての説明図である。 図2は、アンモニア環境において、デバイスを成長させるステップについての説明図である。 図3は、デバイスにおいてアニールされたp型層を示している説明図である。 図4は、RP−CVDとスパッタリング堆積のうち少なくとも1つを使用して、デバイスを成長させるステップについての説明図である。 図5は、所定の実施形態に従った、一つの例示的な発光ダイオード(LED)である。 図6は、RP−CVDとスパッタリング堆積のうち少なくとも1つを使用して、図5のLEDを成長させるステップについての例示的なフローチャートである。 図7は、所定の実施形態に従った、一つの例示的なトンネル接合型LEDである。 図8は、所定の実施形態に従った、図7のトンネル接合型LEDを製造するための一つの例示的な方法である。 図9は、所定の実施形態に従った、別の例示的なトンネル接合型LEDである。 図10は、所定の実施形態に従った、図9のトンネル接合型LEDを製造するための一つの例示的な方法である。
発光デバイスにおいて層(layers)を成長させるために、リモートプラズマ化学気相堆積(RP−CVD)とスパッタリング堆積のうち少なくとも1つを使用するための方法についての図および説明は、明確な理解のために適切なエレメントを説明するように簡略化されており、一方で、明確化の目的のために、典型的なデバイス処理において見られる他の多くのエレメントを省略していることが理解されるべきである。当業者であれば、他のエレメント及び/又はステップが、本発明の実施において望ましく、かつ/あるいは、必要であることを認識するだろう。しかしながら、そのようなエレメントおよびステップは、当該技術分野において周知であり、そして、それらは本発明のより良い理解を促進しないので、そうしたエレメントおよびステップの説明は、ここにおいて提供されない。
従来のIII族窒化物発光ダイオード(LED)においては、n型領域が最初に基板上で成長し、活性領域(または発光領域)およびp型領域がそれに続く。ここにおいてで使用されるように、領域(region)という用語は、特定された領域の少なくとも1つの層を参照し、例えば、n型領域は1つまたはそれ以上のn型層を含むことができる。III族窒化物LED成長n型サイドダウンデバイス(grown n-side down device)の内部電界(internal field)は、順方向(forward)バイアスを増加させることによって増加する。結果として、デバイスバイアス(電流)が増加すると、内部電界が増加し、正孔(electron-hole)のオーバーラップが減少し、それによって、放射効率が減少している。p型領域を基板上に最初に成長させて、デバイス(例えばLED)を逆の順序で成長させることは、内部電界を反転させる。III族窒化物LED成長n型サイドダウンデバイスにおいて、内部電界は、ビルトイン(built-in)された分極電界(polarization field)の反対である。結果として、順方向バイアス(電流)が増加すると、そうしたデバイスの放射効率が増加し得る。
しかしながら、III族窒化物LED成長n型サイドダウンデバイスのデザインは、p型層活性化のための水素フリー(hydrogen-free)雰囲気におけるアニールの要求によって制限されている。このことは、図1−図3を参照して説明される。図1は、窒素源としてアンモニア(NH)を使用して成長させたデバイス100を示しており、p型領域(pGaN層として示されている)へのNおよびHの取り込み(incorporation)が結果として生じている。図2は、デバイス100のpGaN層における水素の存在を示しており、これはマグネシウム(Mg)ドーパントを活性化するために水素フリー雰囲気のアニーリングプロセスを使用して除去する必要がある。図3は、アニールされたデバイスを示しており、ここでは水素がpGaN層から外へ拡散している。Mgは、今や、電気的に活性であり、かつ、アクセプタ型(acceptor-type)ドーパントとして機能する。例えば、窒素源ベースの成長プロセスは、有機金属化学気相成長法(MOCVD)であり得る。典型的なMOCVDにおいては、窒素源としてアンモニアが使用され、成長温度において、水素ラジカル(hydrogen radicals)と窒素の活性形(active forms of nitrogen)へと分解する。使用されるキャリアガスが窒素であっても、成長の最中に、アンモニア分解からの水素は、Mgと錯体を形成するだろう。
III族窒化物LED成長n型サイドダウンデバイスにおいては、p型領域が最初に基板上に成長し、活性領域、次いで、n型領域が後に続く。その結果として、p型領域が埋め込まれる(buried)。水素はn型III族窒化物材料を通って拡散できないこと、および、水素は長距離にわたり横方向には容易に拡散しないことが、実験的に実証されてきている。アニールを効果的にするために、p型層は、あらゆる他の層によってカバーされることはできない。効果的なアニールがなければ、デバイスは、p型層なし、または、極端に低い正孔濃度を有するp型層を伴うままであり、役に立たないものにしている。
上記の問題は、また、トンネル接合(tunnel junction)を含むIII族窒化物デバイスにおいても存在する。トンネル接合は、電子が、逆バイアス(reverse bias)において、p型層の価電子帯(valence band)からn型層の伝導帯(conduction band)までトンネル(tunnel)できるようにする構造である。電子がトンネルすると、p型層の後ろに正孔が残り、そうして、両方の層においてキャリア(carriers)が生成される。従って、ダイオードのような電子機器、逆バイアスでわずかな漏れ電流しか流れないもの、においては、逆バイアスでトンネル接合を横切って大きな電流を流すことができる。トンネル接合は、p/nトンネル接合において伝導帯と価電子帯との格別な整列(alignment)を必要とし、典型的には、非常に高いドーピングを使用する他の材料系(例えば(Al)GaAs材料系におけるp++/n++接合)において達成されてきている。III族窒化物材料は、異なる合金組成間のヘテロ界面(heterointerfaces)において電界を生成する固有の分極化(inherent polarization)を有している。この分極場は、トンネリングのために要求されるバンド整列を達成するために、利用することができる。
上述のように、トンネル接合により、電流は、逆バイアスされたp−n接合を通過することができる。そうでなければ整流している(rectifying)。このことは、n型層を使用する可能性を創出する。n型層は、LEDの正および負端子の両方に対するコンタクトとして、p型層よりもはるかに良好なシート抵抗、従って、電流拡散を有する。トンネル接合を介してp型層からの正孔をn型層における電子へと変換することによるものである。それにより、また、2つまたはそれ以上のを互いの上面に成長させ、そして、トンネル接合を介して直列に接続することもできる。このことは、単一のLEDのフットプリントの中に複数のLEDを作成し、単位面積あたりに生成される光束(optical flux)を劇的に増加させている。
単位面積当たりの高光束を可能にすることに加えて、トンネル接合は、効率の衰え(droop)を克服するために使用することができる。トンネル接合によって接続されたLEDをより低い駆動電流で駆動することによって、各LEDはそのピーク効率において動作することができる。通常、このことは、光出力における低下を結果として生じるだろう。しかしながら、所与のチップ領域において直列に接続された2つまたはそれ以上のLEDを有することによって、光出力を維持することができ、一方で、効率が劇的に改善される。従って、すべてのマーケットは、トンネル接合型LEDによって対処することができる。高効率を必要とするもの、および、単位面積当たりの高い光束を必要とするものである。
III族窒化物LEDにおいてトンネル接合を作成することにおける重要な制限要因は、pGaN層の活性化である。トンネル接合型LEDの場合、全体のデバイス構造体が成長するにつれて、pGaN層は、埋め込まれるか、または、他の層によってカバーされる。デザインにより、pGaN層の上面にn型層が存在し、その間にはトンネル接合を伴っている。pGaN層がMOCVDによって成長すると、リアクタ(reactor)内の水素がGaN層においてMg(p型ドーパント)との化学錯体を形成し、それがMgを電気的に不活性にする。Mgをp型ドーパントとして機能させるためには、成長後の活性化アニールが、水素フリー雰囲気(hydrogen-free ambient)において必要とされ、ここで水素は結晶から外へ拡散する。しかしながら、上述のように、水素は、n型GaN層を通って拡散することができない。従って、トンネル接合型LEDが成長し、かつ、pGaN層がn型GaN層でカバーされる場合には、水素が結晶から出ることができないので、活性化アニールを進めることができない。このことは、デバイスをp型層なし、または、極めて低い活性化を伴うままにして、役に立たないものにしてしまう。このこと、分子線エピタキシー(MBE)を使用してp型層を成長させることによって以前に克服されている。MBEは、遅くて高価であり、そして、典型的には商業的なIII族窒化物LED製造においては使用されていない。
従って、トンネル接合を有するデバイス、または、n型層の前にp型層を成長させるデバイス、といった埋め込まれたp型層を有するデバイスは、窒素源としてアンモニアを用いるMOCVDによって、従来的には成長することができない。
ここにおいて説明されるのは、発光デバイスについて層を成長させるために、RP−
CVDとスパッタリング堆積のうち少なくとも1つを使用するための方法である。一般的に、RP−CVDおよびスパッタリング堆積は、成長プロセスの最中に水素またはアンモニアを使用しない。すなわち、層は、水素含有窒素前駆体(hydrogen-bearing nitrogen precursor)なしで成長する。特に、pGaN層及び/又はトンネル接合材料を成長させるために、RP−CVDおよびスパッタリング堆積を使用することができ、水素がpGaN層に進入するのを防ぎ、かつ、いくつかの実装において成長後のpGaN層の活性化の必要性を排除することができる。
一般的に、RP−CVDおよびスパッタリング堆積は、窒素源(nitrogen source)として窒素プラズマを使用すること、または、いくつかのスパッタリング堆積のインスタンスにおいてはGaN源ターゲット(GaN source target)を使用することによってIII−窒化物を成長させるために、水素フリー雰囲気の使用を可能にする。そして、pGaN層は、次いで、後続の活性化ステップを必要としないであろう。トンネル接合および後続のnGaN層の最初の部分の成長もまた、RP−CVD及び/又はスパッタリング堆積によって実施することができる。pGaN層が露出されている間にリアクタの中へ水素が導入されると、水素がpGaN層の中へ拡散すること、および、Mgと再び錯化すること(complexing)を結果として生じるからである。同様に、p型サイドダウンデバイス(p-type side down device)について、pGaN層がMOCVDによって最初に成長し、次いで、RP−CVDまたはスパッタリング堆積システムにおいてそのままでアニールされ、pGaN層、および、活性領域の前にRP−CVD及び/又はスパッタリング堆積によって成長した意図せずにドープされたセットバック層が続く。活性化アニールは、例えば、RP−CVDリアクタのリモートプラズマ源を使用して生成した活性窒素の過剰圧力(overpressure)を用いて実施することができる。活性領域は、RP−CVD及び/又はスパッタリング堆積によって、または、pGaNの中への水素拡散が著しくない場合にはMOCVDによって成長させることができる。
図4は、デバイス400についてIII族窒化物を成長させるために、RP−CVD及び/又はスパッタリング堆積を使用している説明図である。窒素ガス源、N、は、結晶からの窒素の脱離(desorption)を、付随する水素を伴わずに、防ぐようにN原子の過剰圧力を提供するために使用される。示されるように、pGaN層において水素原子は存在していない。
図5は、デバイス500の例示的な半導体構造体505である。ここでは、図6のフロント600に示されるように、p型領域510が、発光領域515およびn型領域520の前に成長する。そうした半導体構造体は、任意の適切な装置の中へ組み込まれてよく、そして、実施形態は図示された装置に限定されない。図示された垂直デバイス(vertical device)に対する代替物としての適切なデバイスの例は、以下のものを含む。フリップチップデバイス、成長基板が除去されたもの、および、横向きダイ(lateral die)、成長基板が残り、かつ、金属コンタクトが第1成長ドープ層の上に配置されており、例えばドライエッチング、によって露出されているもの。
デバイス500は、成長基板(図示なし)上に成長した半導体構造体505を含んでいる。半導体構造体505は、最初にp型領域510を成長させ(605)、続いて少なくとも1つの発光層を含む活性または発光領域515(610)、続いてn型領域520を成長させること(615)によって形成される。金属pコンタクト525がp型領域510上に配置されており、かつ、金属nコンタクト530がn型領域520上に配置されている。n型領域520は、異なる組成およびドーパント濃度の複数の層を含んでよく、例えば、効率的に光を放射するために発光領域515について望ましい特定の光学的、材料的、または電気的特性のためにデザインされたn型層、またはp型層さえ含んでいる。発光領域515は、単一の厚い又は薄い発光層、もしくは、例えば、障壁層によって分離された複数の薄い又は厚い発光層を含んでいる多重量子井戸(multiple quantum well)発光領域を含むことができる。p型領域510は、バッファ層または核形成層(nucleation layer)といった準備層、及び/又は、成長基板の除去を促進するようにデザインされた層、p型、n型、または意図的にドープされていないものであり得るもの、および、異なる組成、厚さ、およびドーパント濃度の複数の層、例えば、p型であり、意図的にドープされていない、またはn型の層を含んでいるもの、を含むことができる。
上述のように、図6は、デバイス500のための半導体構造体505を形成する方法を示している。一つの実施形態において、p型領域510は、RP−CVD及び/又はスパッタリング堆積を使用することによって成長基板上で最初に成長する(605)。発光領域515が、次いで、p型領域510上で成長する(610)。一つの実施形態において、発光領域515は、少なくとも成長の最初の部分(例えば、少なくとも最初の数ナノメートル、といったところ)において、初期成長(earlier grown)p型領域505が水素に曝されないように、RP−CVD及び/又はスパッタリング堆積によって成長する。半導体構造体505を形成するために、n型領域520をp型領域510および発光領域515上に成長させる(615)。
いくつかの実施形態において、成長基板は、炭化ケイ素(SiC)またはサファイアといった非III族窒化物基板および初期(initial)III族窒化物構造体を含んでいる。初期III族窒化物構造体は、例えば、III族窒化物核生成層及び/又はバッファ層、および、その上に半導体構造体515を成長させ得る薄いGaN膜を含むことができる。初期III族窒化物構造体は、例えばMOCVDによって、非III族窒化物基板上で成長し得る。いくつかの実施形態において、成長基板は、例えば、MOCVD、ハイドライド気相成長(HVPE)、液相エピタキシャル成長(LPE)、アモノサーマル(ammonothermal)、または、あらゆる他の任意の適切な技術によって形成された、事前形成の(pre-formed)GaNテンプレートである。
図5および図6をまとめて参照すると、p型領域510は、例えば、MOCVDによって成長し、それに続いて、RP−CVD及び/又はスパッタリング堆積チャンバの中で実行される活性化アニールによって成長し得る。一つの実施形態においては、活性化アニールの後で、水素の再導入(reintroduction)を防ぐようにp型領域510をキャップ(cap)するために、n型領域を用いたRP−CVD及び/又はスパッタリング堆積によって後に続く成長が実行される。発光領域515およびn型領域520は、例えば、RP−CVD、スパッタリング堆積、またはMOCVDによって成長させることができる。
一つの実施形態において、アニールされたp型領域上での初期成長(例えば、材料の最初の2ナノメートル(nm)から100nmまで)は、水素の再導入を防ぐようにp型領域510をキャップするために、n型領域を用いたRP−CVD及び/又はスパッタリング堆積によって実行される。p型領域510がキャップされた後で、成長は、MOCVDまたは他の成長技術へ切り替えられ得る。
一つの実施形態において、p型領域510、発光領域515、およびn型領域520は、RP−CVD及び/又はスパッタリング堆積によって成長させ得る。
一般的に、水素フリーのp型領域が、RP−CVDまたはスパッタリング堆積、あるいは、アニーリングが後に続くMOCVDによって一旦形成されると、水素フリーのp型領域は、水素の導入または再導入を防ぐために、MOCVDによる成長に先立ってn型領域を用いてキャップされなければならない。
上記の成長技術は例示的なものであり、p型領域510、発光領域515、およびn型領域520のための上記の成長技術の組み合わせは、明細書および請求項の範囲内にある。成長の後で、半導体構造体は、任意の適切なデバイスへと加工され得る。
図7は、所定の実施形態に従った、一つの例示的なトンネル接合型LED700である。一般的に、トンネル接合は、p型領域と、p型領域の中へ電流を注入する金属コンタクトとの間に配置されている。コンタクトは、n型領域上に形成されてよく、p型領域と比較して、はるかに良好なシート抵抗、そして、従って、電流拡散を有し得る。トンネル接合型LED700においては、トンネル接合型LED700の正および負端子の両方に対するコンタクト層としてn型領域が使用される。トンネル接合を介してp型領域からの正孔をn型コンタクト層における電子へと変換することによるものである。
トンネル接合型LED700は、成長基板705上で成長したn型領域710と、それに続く発光領域715およびp型領域720とを含むLED構造体702を有している。n型領域710は、異なる組成、ドーパント濃度(意図的でなくドープされたもの、及び/又は、p型を含む)、および厚さの複数の層を含むことができる。発光領域715は、例えば、障壁層によって分離された複数の厚い又は量子井戸の発光層を含むことができる。p型領域720は、異なる組成、ドーパント濃度(意図的でなくドープされたもの、及び/又は、n型を含む)、および厚さの複数の層を含むことができる。トンネル接合725は、p型領域720の上に形成されている。
一つの実施形態において、トンネル接合725は、p型領域720と直接接触する、p++層としても参照される、高ドープp型層、および、p++層と直接接触する、n++層としても参照される、高ドープn型層を含んでいる。一つの実施形態において、トンネル接合725は、p++層とn++層との間に挟まれた、p++層およびn++層とは異なる組成の層を含んでいる。一つの実施形態において、トンネル接合725は、p++層とn++層との間に挟まれたInGaN層を含んでいる。一つの実施形態において、トンネル接合725は、p++層とn++層との間に挟まれたAlN層を含んでいる。トンネル接合725は、以下に説明するように、n型コンタクト層730と直接接触している。
p++層は、例えば、約1018cm−3から約5×1020cm−3の濃度まで、MgまたはZnといったアクセプタを用いてドープされた、InGaNまたはGaNであり得る。いくつかの実施形態において、p++層は、約2×1020cm−3から約4×1020cm−3の濃度までドープされる。n++層は、例えば、約1018cm−3から約5×1020cm−3の濃度まで、SiまたはGeといったアクセプタを用いてドープされたInGaNまたはGaNであり得る。一つの実施形態において、n++層は、約7×1019cm−3から約9×1019cm−3の濃度までドープされる。トンネル接合725は、たいてい、非常に薄い。例えば、トンネル接合725は、約2nmから約100nmの範囲の総厚さを有することができ、そして、p++層およびn++層それぞれは、約1nmから約50nmの範囲の厚さを有することができる。一つの実施形態において、p++層およびn++層それぞれは、約25nmから約35nmの範囲の厚さを有し得る。p++層とn++層は必ずしも同じ厚さであることを要しない。一つの実施形態において、p++層は、15nmのMgドープInGaNであり、そして、n++層は、30nmのSiドープGaNである。p++層およびn++層は、段階的(graded)なドーパント濃度を有することができる。例えば、根底にあるp型領域720に隣接するp++層の一部分は、根底にあるp型領域720のドーパント濃度からp++層における所望のドーパント濃度まで段階的に変化するドーパント濃度を有することができる。同様に、n++層は、p++層に隣接する最大値から、トンネル接合725上に形成されたn型層730に隣接する最小値まで段階的に変化するドーパント濃度を有することができる。トンネル接合725は、逆バイアスモードで電流を伝導するときにトンネル接合725が低い直列電圧降下を示すように、十分に薄く、かつ、十分にドープされるように製造されている。一つの実施形態において、トンネル接合725にかかる電圧降下は約0.1Vから約1Vである。
p++層とn++層との間にInGaN又はAlN、もしくは、他の適切な層を含んでいる実施形態は、トンネリング(tunneling)のためにバンドを整列(align)させるのを助けるように、III族窒化物における分極場(polarization field)を活用することができる。この分極効果は、n++層およびp++層におけるドーピング要求を低減し、かつ、必要とされるトンネリング距離(tunneling distance)を低減することができる(潜在的により高い電流を可能にする)。p++層とn++層との間の層の組成は、p++層とn++層の組成とは異なってよく、かつ/あるいは、III族窒化物材料系において異なる材料間に存在する分極電荷(polarization charge)によるバンド再整列(band re-alignment)を生じさせるように選択されてよい。適切なトンネル接合の実施例は、米国特許第8039352号に記載されており、ここにおいて参照により組み込まれている。
n型コンタクト層730は、トンネル接合725上に、n++層と直接接触して形成されている。第1金属コンタクト735および第2金属コンタクト740は、それぞれn型コンタクト層730上およびn型領域710上に形成されている。メサ(mesa)が、図7に示されるように、フリップチップデバイスを形成するためにエッチングされてよく、または、あらゆる他の適切なデバイス構造体が使用されてよい。第1金属コンタクト735および第2金属コンタクト740は、アルミニウム又はあらゆる他の適切な1つまたはそれ以上のコンタクト金属といった、同一または異なる材料であってよい。
一つの実施態様において、トンネル接合725のp++層は、別個のp型領域720が必要とされないように、発光層715と直接接触してよい。
成長基板705は、しばしば、サファイアであるが、例えば、SiC、Si、GaN、または複合基板といった、任意の適切な基板であってよい。III族窒化物半導体構造体がその上で成長する成長基板705の表面は、成長前にパターン化、粗面化、またはテクスチャ化されてよく、トンネル接合LED700からの光抽出を改善することができる。成長表面と反対側の成長基板705の表面(すなわち、フリップチップ構成において大部分の光がそこを通じて抽出される表面)は、成長の前または後でパターン化、粗面化、またはテクスチャ化されてよく、トンネル接合LED700からの光抽出を改善することができる。一つの実施態様において、薄層化(thinning)によって露出された基板705の表面は、光抽出を改善するために、パターン化、テクスチャ化、または粗面化されている。
第1および第2金属コンタクト735および740は、しばしば、反射性金属(reflective metal)のエレクトロマイグレーションを防止または低減し得る反射性金属と保護金属といった複数の導電層を含んでいる。反射性金属は、しばしば、銀であるが、任意の適切な材料または複数の材料が使用されてよい。第1および第2金属コンタクト735および740は、酸化ケイ素(oxide of silicon)または他の任意の適切な材料といった誘電体を用いて充填することができるギャップによって互いに電気的に絶縁されている。n型領域715の一部分を露出させるための複数のビアが形成され得る。第1および第2金属コンタクト735および740は、図7に示される配置に限定されるものではない。当技術分野で知られているように、第1および第2金属コンタクト735および740は、誘電体/金属スタックを伴うボンドパッド(bond pad)を形成するように、再分配され得る。
トンネル接合LED700に対する電気接続を形成するために、1つまたはそれ以上のインターコネクト(interconnects)が、第1および第2金属コンタクト735および740上に形成されるか、または、電気的に接続されている。インターコネクトは、例えば、半田、スタッドバンプ、金(gold)層、または任意の他の適切な構造体であってよい。
図8は、所定の実施態様に従って、図7のトンネル接合型LED700を製造するための一つの例示的な方法800である。LED構造体702のn型領域710、発光領域715、およびp型領域720は、成長基板705上でMOCVDによって成長する(805)。LED構造体702は、次いで、RP−CVD及び/又はスパッタリング堆積チャンバへ移動され、そこでは、活性窒素の過剰圧力を用いて活性化アニールがインシチュ(in-situ)で行われる(810)。一つの実施態様において、活性化アニールは、RP−CVD及び/又はスパッタリング堆積チャンバに移動される前に、エクスシチュ(ex-situ)で行われる。トンネル接合725が、RP−CVD及び/又はスパッタリング堆積のうち少なくとも1つを使用することによってLED構造体702の上に成長する(815)。n型コンタクト領域730の全部または一部分が、RP−CVD及び/又はスパッタリング堆積によって成長する(820)。構造体は、次いで、残りの構造体を成長させるためにMOCVDチャンバに戻されてよく、ここで、残りの構造体は、n型コンタクト領域730の一部分を含んでよい(825)。トンネル接合によって分離された所望の数のLEDを形成するために、このプロセスを繰り返すことができる(830)。
一つの実施形態において、トンネル接合725は、周囲水素(ambient hydrogen)なしで成長させる必要はない。例えば、p++層と、n++層の第1部分とを周囲水素フリーで成長させ、続いて、残りのn++層をMOCVDによって成長させることができる。一般的には、上述のように、一旦p++層がキャップされると、成長が水素を用いて発生し得る。
一つの実施形態において、n型領域710、発光領域715、およびp型領域720の第1部分は、MOCVDによって成長する。MOCVDによって成長するp型領域720の第1部分は、例えば、少なくとも1nmかつ400nm以下の厚さ、少なくとも5nmかつ150nm以下の厚さ、および、少なくとも10nmかつ20nm以下の厚さ、であってよい。構造体は、次いで、RP−CVD及び/又はスパッタリング堆積チャンバに移動され、活性化アニールがその場で(in-situ)で行われる。p型領域720の第2部分が、次いで、RP−CVD及び/又はスパッタリング堆積によって成長する。第2部分は、いくつかの実施形態においては、例えば、少なくとも5nmかつ400nm以下の厚さ、および、少なくとも10nmかつ100nm以下の厚さ、であってよい。成長プロセスの残りは、上記の通りである。
一つの実施形態において、n型領域710、発光領域715、p型領域720、トンネル接合725、およびn型コンタクト領域730を含む、全てのIII族窒化物層は、RP−CVD及び/又はスパッタリング堆積によって成長させることができる。
一つの実施形態において、トンネル接合型LED700は、図4、図5、および図6に関して上記に説明したように、成長基板上で成長する。
図9は、所定の実施態様に従った、別の例示的なトンネル接合型LED900である。特に、トンネル接合型LED900は、互いの上で成長し、かつ、トンネル接合を介して直列に接続された、複数のLEDを含んでいる。一般的に、複数のLEDが単一のLEDのフットプリント内に作成されており、単位面積当たりで生成される光束を劇的に増加させることができる。加えて、トンネル接合によって接続されたLEDをより低い駆動電流で駆動することによって、各LEDは、そのピーク効率において動作することができる。単一のLEDにおいて、このことは、光出力における低下を結果として生じるであろう。しかしながら、所与のチップ領域の中に直列に接続された2つまたはそれ以上のLEDを有することによって、効率を劇的に改善しながら、光出力を維持することができる。従って、トンネル接合型LED900は、高い効率を必要とするアプリケーション、及び/又は、単位面積当たりの高い光束を必要とするアプリケーションにおいて使用することができる。
トンネル接合型LED900は、第1LED構造体902を含み、構造体は、成長基板905上に成長したn型領域910と、それに続く、発光領域915およびp型領域920とを含んでいる。トンネル接合925が、p型領域902上に形成されている。第2LED構造体927は、トンネル接合925上に形成された、第2n型領域930、第2発光領域935、および第2p型領域940を含んでいる。トンネル接合925は、p++層が第1LED構造体902のp型領域36と直接接触し、かつ、n++層が第2LED構造927のn型領域930と直接接触するように配向され(oriented)ている。第1金属コンタクト945および第2金属コンタクト950が、第1LED構造体902のn型領域910上、および、第2LED構造927のp型領域940上に、それぞれに形成されている。メサが、フリップチップデバイスを形成するためにエッチングされてよく、または、あらゆる他の適切なデバイス構造体が使用されてよい。一つの実施形態においては、n型層上に第2金属コンタクト950を形成するために、追加のトンネル接合およびn型層が、第2LED構造体927のp型領域940上に形成され得る。トンネル接合型LED900について説明された領域および層は、必要に応じて、トンネル接合型LED700について上記に説明したものと同じ材料、特性、特徴、及び/又は、特性を有することができる。
図9においては、2つの発光領域または活性領域が示されているが、各発光領域に隣接するp型領域が、次の活性領域に隣接するn型領域からトンネル接合によって分離されていれば、2つの金属コンタクト間には任意の数の発光領域が含まれてよい。トンネル接合型LED900は、2つのコンタクトしか有していないので、発光領域915および935の両方は、同時に光を放射し、そして、個々に、かつ、別々に活性化することはできない。一つの実施形態において、スタックにおける個々のLEDは、追加のコンタクトを形成することによって別々に活性化され得る。一つの実施形態においては、デバイスが、例えば、110ボルト、220ボルト等、といった典型的な線間電圧で動作することができるように、デバイスは、十分なトンネル接合を有し得る。
一つの実施態様において、発光領域915および935は、それらが同じ色の光を放射するように同じ組成で製造され、または、それらが異なる色(すなわち、異なるピーク波長)の光を放射するように異なる組成で製造されてよい。例えば、2つのコンタクトを有する3つの発光領域デバイスは、第1発光領域が赤色光を放射し、第2発光領域が青色光を放射し、そして、第3発光領域が緑色光を発するように、製造され得る。活性化されると、デバイスは白色光を生成することができる。発光領域は、それらが同じ領域から光を放射して見えるようにスタックされているので、そうしたデバイスは、スタックされたものではなく、むしろ隣接する発光領域からの赤色、青色、および緑色の光を組み合わせるデバイスにおいて存在する混色(color mixing)に伴う問題を回避することができる。
異なる波長の光を放射する発光領域を伴うデバイスにおいて、最短波長の光を生成する発光領域は、そこから光が抽出される表面に対して最も近くに配置され得る。一般的には、LEDにおける、サファイア、SiC、またはGaNの成長基板である。最短波長の発光領域を出力表面の近くに配置することは、他の発光領域の量子井戸における吸収による損失を最小化することができ、そして、より長波長の発光領域をコンタクトによって形成されるヒートシンクの近くに配置することによって、より敏感であるより長い波長の量子井戸について熱影響(thermal impact)を低減することができる。量子井戸層は、また、量子井戸層における光の吸収が低くなるように、十分に薄く作られ得る。デバイスから放射される混合光の色は、各色の光を放射する発光領域の数を選択することによってコントロールすることができる。例えば、人間の目は、緑色の光子に対して非常に敏感であり、赤色の光子および青色の光子に対してはそれほど敏感ではない。バランスされた白色光を作成するために、スタック発光領域デバイスは、単一の緑色発光領域と、複数の青色および赤色発光領域とを有し得る。
成長基板905は、しばしば、サファイアであるが、例えば、SiC、Si、GaN、または複合基板といった、任意の適切な基板であってよい。III族窒化物半導体構造体がその上で成長する成長基板905の表面は、成長前にパターン化、粗面化、またはテクスチャ化されてよく、トンネル接合LED900からの光抽出を改善することができる。成長表面と反対側の成長基板905の表面(すなわち、フリップチップ構成において大部分の光がそこを通じて抽出される表面)は、成長の前または後でパターン化、粗面化、またはテクスチャ化されてよく、トンネル接合LED900からの光抽出を改善することができる。一つの実施態様において、薄層化によって露出された基板905の表面は、光抽出を改善するために、パターン化、テクスチャ化、または粗面化されている。
第1および第2金属コンタクト945および950は、しばしば、反射性金属のエレクトロマイグレーションを防止または低減し得る反射性金属と保護金属といった複数の導電層を含んでいる。反射性金属は、しばしば、銀であるが、任意の適切な材料または複数の材料が使用されてよい。第1および第2金属コンタクト945および950は、酸化ケイ素または他の任意の適切な材料といった誘電体を用いて充填することができるギャップによって互いに電気的に絶縁されている。n型領域910の部分を露出させるための複数のビアが形成され得る。第1および第2金属コンタクト945および950は、図9に示される配置に限定されるものではない。当技術分野で知られているように、第1および第2金属コンタクト945および950は、誘電体/金属スタックを伴うボンドパッドを形成するように、再分配され得る。
トンネル接合LED900に対する電気接続を形成するために、1つまたはそれ以上のインターコネクトが、第1および第2金属コンタクト945および950上に形成されるか、または、電気的に接続されている。インターコネクトは、例えば、半田、スタッドバンプ、金層、または任意の他の適切な構造体であってよい。
図10は、所定の実施態様に従って、図9のトンネル接合型LED000を製造するための一つの例示的な方法900である。第1LED構造体902のn型領域910、発光領域915、およびp型領域920は、成長基板905上でMOCVDによって成長する(1005)。LED構造体902は、次いで、RP−CVD及び/又はスパッタリング堆積チャンバへ移動され、そこでは、活性窒素の過剰圧力を用いて活性化アニールがその場で行われる(1010)。トンネル接合925が、RP−CVD及び/又はスパッタリング堆積のうち少なくとも1つを使用することによって第1LED構造体902の上に成長する(1015)。第2LED構造体923のn型コンタクト領域930の全部または一部分が、RP−CVD及び/又はスパッタリング堆積によって成長する(1020)。構造体は、次いで、残りの構造体を成長させるためにMOCVDチャンバに戻されてよく、ここで、残りの構造体は、第2LED構造体923のn型コンタクト領域930、発光領域935、およびp型領域935の一部分を含んでよい(1025)。トンネル接合によって分離された所望の数のLEDを形成するために、このプロセスを繰り返すことができる(1030)。
一つの実施形態において、トンネル接合925は、周囲水素フリーで成長させる必要はない。例えば、p++層と、n++層の第1部分とを周囲水素フリーで成長させ、続いて、残りのn++層をMOCVDによって成長させることができる。一般的には、上述のように、一旦p++層がキャップされると、成長が水素を用いて発生し得る。
一つの実施形態において、n型領域910、発光領域915、およびp型領域920の第1部分は、MOCVDによって成長する。MOCVDによって成長するp型領域920の第1部分は、例えば、少なくとも1nmかつ400nm以下の厚さ、少なくとも5nmかつ150nm以下の厚さ、および、少なくとも10nmかつ20nm以下の厚さ、であってよい。構造体は、次いで、RP−CVD及び/又はスパッタリング堆積チャンバに移動され、活性化アニールがその場で行われる。p型領域920の第2部分が、次いで、RP−CVD及び/又はスパッタリング堆積によって成長する。第2部分は、いくつかの実施形態において、例えば、少なくとも5nmかつ400nm以下の厚さ、および、少なくとも10nmかつ100nm以下の厚さ、であってよい。成長プロセスの残りは、上記の通りである。
一つの実施形態において、n型領域910、発光領域915、p型領域920、トンネル接合925、およびn型コンタクト領域930を含む、全てのIII族窒化物層は、RP−CVD及び/又はスパッタリング堆積によって成長させることができる。
一つの実施形態において、トンネル接合型LED900は、図4、図5、および図6に関して上記に説明したように、成長基板上で成長する。
ここにおいて説明されたデバイスのいずれも、波長変換構造体と組み合わされてよい。波長変換構造体は、1つまたはそれ以上の波長変換材料を含み得る。波長変換構造体は、LEDに対して直接接続されてよく、LEDに近接して配置されるがLED対して直接接続されなくてよく、または、LEDから間隔を空けて置かれてよい。波長変換構造体は、任意の適切な構造であってよい。波長変換構造体は、LEDとは別に形成されてよく、または、LEDと共にその場で形成されてよい。LEDとは別に形成される波長変換構造体の実施例は、焼結(sintering)または任意の他の適切なプロセスによって形成され得るセラミック波長変換構造を含み、粉末蛍光体(powder phosphors)といった波長変換材料であり、圧延され、鋳造され、または、そうでなければシートの中へ形成され、次いで、個々の波長変換構造体へと個片化される、シリコーン(silicone)またはガラスといった透明材料の中に配置されているものを含み、そして、粉末蛍光体といった波長変換材料であり、フレキシブルなシートの中へ形成されるシリコーンといった透明材料において配置され、LEDの上にラミネートされ、または、そうでなければ配置されるものを含む。
その場で形成される波長変換構造体の実施例は、シリコーン(silicone)といった透明材料と混合され、そして、LEDの上に分配され、スクリーン印刷され、ステンシル印刷され、モールドされ、または、そうでなければ配置された、粉末蛍光体といった波長変換材料、および、電気泳動、蒸気、または、あらゆる他の適切なタイプの堆積によってLED上にコーティングされた波長変換材料を含んでいる。
波長変換構造体の複数の形態が単一のデバイスにおいて使用され得る。例えば、セラミック波長変換部材は、モールド波長変換部材と、セラミックおよびモールド部材における同一または異なる波長変換材料と、組み合わせることができる。
波長変換構造体は、例えば、従来の蛍光体、有機蛍光体、量子ドット、有機半導体、II-VI族またはIII-V族半導体、II-VI族またはIII-V族半導体量子ドット、もしくは、ナノ結晶、染料(dyes)、ポリマー、または発光する他の材料を含み得る。
波長変換材料は、LEDによって放射された光を吸収し、そして、1つまたはそれ以上の異なる波長の光を放射する。LEDによって放射され変換されていない光は、しばしば、そうである必要はないが、構造体から抽出される光の最終スペクトルの一部である。一般的な組み合わせの実施例は、黄色発光波長変換材料と組み合わされた青色発光LED、緑色および赤色発光波長変換材料と組み合わされた青色発光LED、青色および黄色発光波長変換材料と組み合わされたUV発光LED、そして、青色、緑色、および赤色の発光波長変換材料と組み合わされたUV発光LEDを含む。構造体から抽出された光のスペクトルを調整するために、他の色の光を放射する波長変換材料が加えてられてよい。
いくつかの実施形態において、ここにおいて説明される方法は、MOCVDチャンバと、RP−CVD及び/又はスパッタリング堆積チャンバとの間でウェハを移動するクラスタツールによって実行され得る。そうしたツールにより、スケーラブルな製造工程が可能になる。いくつかの実施形態において、RP−CVD、スパッタリング堆積、およびMOCVDツールは、クラスタツールではなく、むしろスタンドアロン(stand-alone)である。いくつかの実施形態においては、単一のリアクタが、RP−CVD及び/又はスパッタリング堆積およびMOCVD成長モードを同じ物理的チャンバの中に一緒に組み込んでよい。p型層におけるp型ドーパントを非活性化することなく、または、p型領域の電気的挙動に影響を与えることなく、RP−CVD及び/又はスパッタリング堆積によって実行される成長ステップの最中に、非常に少ない量の水素及び/又はアンモニアが使用され得ることが可能である。例えば、いくつかの実施形態において、水素は、それがp型GaNの非活性化を生じさせないと仮定して、いくつかのバブラ(bubblers)のためのキャリアガスとして使用され得る。
ここにおいて説明される実施形態は、任意の適切な発光デバイスの中へ組み込むことができる。本発明の実施形態は、例えば、図5、図7、および図9の縦型デバイスといった、例示された特定の構造体に限定されない。
上述の実施例および実施形態において、半導体発光デバイスは青色またはUV光を放射するIII族窒化物LEDであるが、LED以外の半導体発光素子、レーザダイオードといったもの、は本発明の範囲内である。加えて、ここにおいて説明される原理は、III-V族材料、III族リン化物、III族ヒ化物、II-VI族材料、ZnO、またはSi系材料といった、他の材料系から作られた半導体発光デバイスに対して適用可能であり得る。
発光デバイスにおいて層を成長させるためにRP−CVD及び/又はスパッタリング堆積を使用するためのここにおいて説明される非限定的な方法は、特許請求の精神および範囲内に留まりながらも、様々なアプリケーションおよび使用に対して変更され得る。ここにおいて説明され、かつ/あるいは、図面に示されている実施形態および変形は、実施例としてだけ提示されるものであり、かつ、範囲および精神について限定するものではない。ここにおける説明は、特定の実施態様に関して説明されているが、発光デバイスにおいて層を成長させるためにRP−CVD及び/又はスパッタリング堆積を使用するための方法に係る全ての実施態様について適用可能であり得る。
ここにおいて記載されるように、ここにおいて説明される方法は、任意の特定的な機能を実行する任意の特定的な要素に限定されるものではなく、そして、提示される方法のいくつかのステップは、必ずしも示された順序で生じることを要しない。例えば、いくつかの事例においては、2つまたはそれ以上の方法ステップが、異なる順序で、または、同時に生じてよい。加えて、説明される方法のいくつかのステップは、(たとえオプションであると明示的に述べられていなくても)オプションであってよく、そして、従って、省略されてよい。ここにおいて開示される方法に係るこれらおよび他の変形は、特に、ここにおいて説明される発光デバイスにおいて層を成長させるためにRP−CVD及び/又はスパッタリング堆積を使用するための方法に係る説明の観点で、直ちに明らかになるであろうし、そして、本発明の全範囲内にあるものと考えられる。
いくつかの実施形態のいくつかの特徴は、省略されてよく、または、他の実施形態と共に実施されてよい。ここにおいて説明されるデバイス要素および方法要素は、交換可能であり、ここにおいて説明される任意の実施例または実施形態において使用されるか、または、省略されてよい。
機能および要素は、特定の組み合わせにおいて上記に説明されているが、各特徴または要素は、他の特徴および要素なしに単独で、または、他の特徴および要素を用いて又は用いないで様々な組み合わせにおいて使用され得る。

Claims (14)

  1. 発光デバイスを成長させるための方法であって、
    有機金属化学気相成長法(MOCVD)を使用して、成長基板上に発光デバイス構造体を成長させるステップであり、該発光デバイス構造体は、n型領域、発光領域、およびp型領域を含んでいる、ステップと、
    リモートプラズマ化学気相堆積(RP−CVD)とスパッタリング堆積のうち少なくとも1つを使用して、前記発光デバイス構造体上にトンネル接合に係る水素フリー層の少なくとも一部分を成長させるステップと、
    を含み、
    前記発光デバイス構造体を成長させるステップは、さらに、
    有機金属化学気相成長法(MOCVD)によって、前記n型領域、前記発光領域、および前記p型領域の第1部分を成長させるステップと、
    前記n型領域、前記発光領域、および前記p型領域の前記第1部分をアニールするステップと、
    を含む、方法。
  2. トンネル接合に係る水素フリー層の少なくとも一部分を成長させる前記ステップは、
    ++層を前記p型領域と直接接触させるステップであり、該p++層は、前記p型領域よりも強くドープされている、ステップと、
    n++層を前記p++層と接触させるステップであり、前記トンネル接合に係る前記層の少なくとも一部分は、前記p++層である、ステップと、
    を含み、
    前記発光デバイス構造体および前記トンネル接合は、III族窒化物材料でできている、
    請求項1に記載の方法。
  3. 前記発光デバイス構造体を成長させるステップは、さらに、
    記アニールの後で、RP−CVDとスパッタリング堆積のうち少なくとも1つによって、前記p型領域の水素フリーの第2部分を成長させるステップ、
    を含む、請求項1に記載の方法。
  4. 前記発光デバイス構造体を成長させるステップは、
    OCVDによって、前記n型領域、前記発光領域、および前記p型領域を成長させるステップと、
    前記n型領域、前記III族窒化物の発光領域、および前記p型領域をアニールするステップと、を含み、
    トンネル接合に係る前記層の少なくとも一部分を成長させる前記ステップは、さらに、
    前記アニールの後で、前記p型領域上の前記p++層を成長させるステップと、
    を含む、請求項2に記載の方法。
  5. 前記方法は、さらに、
    前記n型領域と直接接触する第1金属コンタクト、および、n型コンタクト層と直接接触する第2金属コンタクトを形成するステップ、
    を含む、請求項1に記載の方法。
  6. 前記方法は、さらに、
    前記トンネル接合上に別の発光デバイス構造体を成長させるステップ、
    を含む、請求項5に記載の方法。
  7. 前記トンネル接合は、さらに、
    前記p++層と前記n++層との間に配置された追加層を含み、かつ、
    該追加層は、前記p++層または前記n++層のいずれかと異なる組成である、
    請求項2に記載の方法。
  8. デバイスを成長させるための方法であって、
    リモートプラズマ化学気相堆積(RP−CVD)とスパッタリング堆積のうち少なくとも1つによって、成長基板上に水素フリーIII族窒化物のp型領域を成長させるステップと、
    前記III族窒化物のp型領域上にIII族窒化物の発光領域を成長させるステップと、
    有機金属化学気相成長法(MOCVD)を使用して、前記発光領域上にIII族窒化物のn型領域を成長させるステップと、
    を含む、
    方法。
  9. 前記方法は、さらに、
    前記成長基板の非III族窒化物材料上にGaNフィルムを配置するステップと、
    有機金属化学気相成長法(MOCVD)によって、前記GaNフィルムを成長させるステップと、を含む、
    請求項8に記載の方法。
  10. 前記方法は、さらに、
    前記成長基板の非III族窒化物材料上にGaNフィルムを配置するステップと、
    RP−CVDとスパッタリング堆積のうち少なくとも1つによって、前記GaNフィルムを成長させるステップと、を含む、
    請求項8に記載の方法。
  11. 前記III族窒化物のp型領域上に発光領域を成長させるステップは、
    RP−CVDとスパッタリング堆積のうち少なくとも1つによって、前記発光領域の水素フリーの第1部分を成長させるステップと、
    MOCVDによって、前記発光領域の第2部分を成長させるステップと、
    を含む、請求項8に記載の方法。
  12. 前記III族窒化物のp型領域上に発光領域を成長させるステップは、
    RP−CVDとスパッタリング堆積のうち少なくとも1つによって、前記III族窒化物の発光領域を成長させるステップ、を含む、
    請求項8に記載の方法。
  13. デバイスを成長させるための方法であって、
    成長基板上にp型領域を成長させるステップと、
    前記p型領域上に、RP−CVDとスパッタリング堆積のうち少なくとも1つによって、発光領域を成長させるステップと、
    前記発光領域上に、RP−CVDとスパッタリング堆積のうち少なくとも1つによって、n型領域を成長させるステップと、
    含み、さらに、
    MOCVDによる前記p型領域の成長の後で、前記p型領域をアニールするステップ、を含む、
    方法。
  14. 前記p型領域、前記発光領域、および前記n型領域は、III族窒化物材料でできている、
    請求項13に記載の方法。
JP2018560942A 2016-05-20 2017-05-19 発光デバイスにおいて層を成長させるためにリモートプラズマ化学気相堆積およびスパッタリング堆積を使用するための方法 Active JP6701385B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2020081029A JP6936358B2 (ja) 2016-05-20 2020-05-01 発光デバイスにおいて層を成長させるためにリモートプラズマ化学気相堆積およびスパッタリング堆積を使用するための方法

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
US201662339412P 2016-05-20 2016-05-20
US62/339,412 2016-05-20
EP16179434 2016-07-14
EP16179434.2 2016-07-14
PCT/US2017/033466 WO2017201363A1 (en) 2016-05-20 2017-05-19 Methods for using remote plasma chemical vapor deposition (rp-cvd) and sputtering deposition to grow layers in light emitting devices

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2020081029A Division JP6936358B2 (ja) 2016-05-20 2020-05-01 発光デバイスにおいて層を成長させるためにリモートプラズマ化学気相堆積およびスパッタリング堆積を使用するための方法

Publications (2)

Publication Number Publication Date
JP2019522356A JP2019522356A (ja) 2019-08-08
JP6701385B2 true JP6701385B2 (ja) 2020-05-27

Family

ID=56411522

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2018560942A Active JP6701385B2 (ja) 2016-05-20 2017-05-19 発光デバイスにおいて層を成長させるためにリモートプラズマ化学気相堆積およびスパッタリング堆積を使用するための方法

Country Status (7)

Country Link
US (4) US10236409B2 (ja)
EP (1) EP3459123B1 (ja)
JP (1) JP6701385B2 (ja)
KR (1) KR102136770B1 (ja)
CN (2) CN109716541B (ja)
TW (1) TWI730096B (ja)
WO (1) WO2017201363A1 (ja)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI730096B (zh) * 2016-05-20 2021-06-11 荷蘭商露明控股公司 發光裝置及用於生長發光裝置之方法
US10833222B2 (en) * 2016-08-26 2020-11-10 The Penn State Research Foundation High light extraction efficiency (LEE) light emitting diode (LED)
US10439103B2 (en) 2017-05-25 2019-10-08 Showa Denko K. K. Light-emitting diode and method for manufacturing tunnel junction layer
KR102383970B1 (ko) * 2017-11-07 2022-04-11 갈리움 엔터프라이지즈 피티와이 엘티디 매립된 활성화된 p-(Al,In)GaN 층
US10804429B2 (en) * 2017-12-22 2020-10-13 Lumileds Llc III-nitride multi-wavelength LED for visible light communication
CN109065740A (zh) * 2018-08-10 2018-12-21 京东方科技集团股份有限公司 Oled显示基板及其制作方法、显示装置
FR3102302B1 (fr) * 2019-10-17 2023-08-25 Commissariat Energie Atomique DIODE ELECTROLUMINESCENTE COMPRENANT UN SEMI-CONDUCTEUR A BASE D’AlN DOPE P PAR DES ATOMES DE MAGNESIUM
WO2022011229A1 (en) * 2020-07-09 2022-01-13 The Regents Of The University Of California Fully transparent ultraviolet or far-ultraviolet light-emitting diodes
EP4213227A1 (en) 2020-09-11 2023-07-19 Nichia Corporation Nitride semiconductor element and method for manufacturing nitride semiconductor element
US11949053B2 (en) 2020-12-14 2024-04-02 Lumileds Llc Stencil printing flux for attaching light emitting diodes
JP2022139024A (ja) * 2021-03-11 2022-09-26 株式会社Screenホールディングス Iii族窒化物半導体の製造方法および製造装置
JP7526915B2 (ja) 2021-12-20 2024-08-02 日亜化学工業株式会社 発光素子

Family Cites Families (32)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100380536B1 (ko) * 2000-09-14 2003-04-23 주식회사 옵토웰 터널접합 구조를 가지는 질화물반도체 발광소자
JP3864735B2 (ja) * 2000-12-28 2007-01-10 ソニー株式会社 半導体発光素子およびその製造方法
TW493287B (en) * 2001-05-30 2002-07-01 Epistar Corp Light emitting diode structure with non-conductive substrate
US7179731B2 (en) * 2002-01-22 2007-02-20 Eric Harmon Hypercontacting
KR101284932B1 (ko) * 2002-12-27 2013-07-10 제너럴 일렉트릭 캄파니 갈륨 나이트라이드 결정, 호모에피택셜 갈륨 나이트라이드계 디바이스 및 이들의 제조 방법
KR20050028644A (ko) 2003-09-19 2005-03-23 엘지이노텍 주식회사 발광 다이오드 제조방법
US7795050B2 (en) * 2005-08-12 2010-09-14 Samsung Electronics Co., Ltd. Single-crystal nitride-based semiconductor substrate and method of manufacturing high-quality nitride-based light emitting device by using the same
WO2007069871A1 (en) * 2005-12-16 2007-06-21 Samsung Electronics Co., Ltd. Optical device and method of fabricating the same
JP2008226906A (ja) * 2007-03-08 2008-09-25 Sharp Corp 窒化物半導体発光素子
TW200903805A (en) 2007-05-24 2009-01-16 Univ California Polarization-induced barriers for N-face nitride-based electronics
CN101604665A (zh) * 2007-07-20 2009-12-16 镓力姆企业私人有限公司 用于氮化物基膜以及其制造的掩埋接触器件
JP5262206B2 (ja) * 2008-03-12 2013-08-14 豊田合成株式会社 Iii族窒化物半導体層の製造方法及びiii族窒化物半導体発光素子の製造方法
DE102008028345A1 (de) * 2008-06-13 2009-12-17 Osram Opto Semiconductors Gmbh Halbleiterkörper und Verfahren zur Herstellung eines Halbleiterkörpers
CA2653581A1 (en) 2009-02-11 2010-08-11 Kenneth Scott Alexander Butcher Migration and plasma enhanced chemical vapour deposition
US8207547B2 (en) * 2009-06-10 2012-06-26 Brudgelux, Inc. Thin-film LED with P and N contacts electrically isolated from the substrate
US20110027973A1 (en) * 2009-07-31 2011-02-03 Applied Materials, Inc. Method of forming led structures
DE102010002966B4 (de) * 2010-03-17 2020-07-30 Osram Opto Semiconductors Gmbh Laserdiodenanordnung und Verfahren zum Herstellen einer Laserdiodenanordnung
US8154052B2 (en) * 2010-05-06 2012-04-10 Koninklijke Philips Electronics N.V. Light emitting device grown on wavelength converting substrate
JP2012084667A (ja) * 2010-10-08 2012-04-26 Showa Denko Kk 化合物半導体発光素子及びその製造方法、ランプ、電子機器並びに機械装置
US8653550B2 (en) * 2010-12-17 2014-02-18 The United States Of America, As Represented By The Secretary Of The Navy Inverted light emitting diode having plasmonically enhanced emission
US20120204957A1 (en) * 2011-02-10 2012-08-16 David Nicholls METHOD FOR GROWING AlInGaN LAYER
US9029867B2 (en) * 2011-07-08 2015-05-12 RoseStreet Labs Energy, LLC Multi-color light emitting devices with compositionally graded cladding group III-nitride layers grown on substrates
CN103858243A (zh) * 2011-08-30 2014-06-11 皇家飞利浦有限公司 将衬底接合到半导体发光器件的方法
CN102403651A (zh) * 2011-11-15 2012-04-04 南京大学 一种多波长分布反馈式半导体激光器装置及其制作方法
CN102586748A (zh) * 2012-02-10 2012-07-18 武汉理工大学 p型导电Sb掺杂SnO2薄膜和含有该薄膜的氧化锡同质pn结及其制备方法
WO2013141617A1 (en) * 2012-03-21 2013-09-26 Seoul Opto Device Co., Ltd. Method of fabricating non-polar gallium nitride-based semiconductor layer, nonpolar semiconductor device, and method of fabricating the same
KR102152786B1 (ko) * 2012-07-13 2020-09-08 갈리움 엔터프라이지즈 피티와이 엘티디 필름 형성 장치 및 방법
TWI602315B (zh) * 2013-03-08 2017-10-11 索泰克公司 具有經組構成效能更佳之低帶隙主動層之感光元件及相關方法
JP6561367B2 (ja) 2014-02-26 2019-08-21 学校法人 名城大学 npn型窒化物半導体発光素子の製造方法
US11018231B2 (en) * 2014-12-01 2021-05-25 Yale University Method to make buried, highly conductive p-type III-nitride layers
TWI730096B (zh) * 2016-05-20 2021-06-11 荷蘭商露明控股公司 發光裝置及用於生長發光裝置之方法
KR102383970B1 (ko) 2017-11-07 2022-04-11 갈리움 엔터프라이지즈 피티와이 엘티디 매립된 활성화된 p-(Al,In)GaN 층

Also Published As

Publication number Publication date
CN109716541B (zh) 2021-03-26
TWI730096B (zh) 2021-06-11
US10622206B2 (en) 2020-04-14
KR102136770B1 (ko) 2020-07-22
TW201817029A (zh) 2018-05-01
US11069525B2 (en) 2021-07-20
US10236409B2 (en) 2019-03-19
CN113078243B (zh) 2024-05-28
US20190189436A1 (en) 2019-06-20
US20200203158A1 (en) 2020-06-25
CN109716541A (zh) 2019-05-03
CN113078243A (zh) 2021-07-06
US20170338369A1 (en) 2017-11-23
JP2019522356A (ja) 2019-08-08
KR20190019955A (ko) 2019-02-27
US20200243331A1 (en) 2020-07-30
WO2017201363A1 (en) 2017-11-23
EP3459123A4 (en) 2019-06-19
EP3459123B1 (en) 2020-03-18
US11069524B2 (en) 2021-07-20
EP3459123A1 (en) 2019-03-27

Similar Documents

Publication Publication Date Title
JP6701385B2 (ja) 発光デバイスにおいて層を成長させるためにリモートプラズマ化学気相堆積およびスパッタリング堆積を使用するための方法
US11404599B2 (en) Method of forming a p-type layer for a light emitting device
JP7043551B2 (ja) 発光デバイスのp型層を形成する方法
US11069836B2 (en) Methods for growing light emitting devices under ultra-violet illumination
JP6936358B2 (ja) 発光デバイスにおいて層を成長させるためにリモートプラズマ化学気相堆積およびスパッタリング堆積を使用するための方法
JP7050060B2 (ja) 紫外線照射下で発光デバイスを成長させる方法

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20190111

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20190111

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20190401

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20200107

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20191227

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20200327

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20200407

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20200501

R150 Certificate of patent or registration of utility model

Ref document number: 6701385

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250