TW201535338A - 移位暫存電路及移位暫存器 - Google Patents

移位暫存電路及移位暫存器 Download PDF

Info

Publication number
TW201535338A
TW201535338A TW103107741A TW103107741A TW201535338A TW 201535338 A TW201535338 A TW 201535338A TW 103107741 A TW103107741 A TW 103107741A TW 103107741 A TW103107741 A TW 103107741A TW 201535338 A TW201535338 A TW 201535338A
Authority
TW
Taiwan
Prior art keywords
switch
coupled
node
input
shift register
Prior art date
Application number
TW103107741A
Other languages
English (en)
Other versions
TWI512703B (zh
Inventor
Kai-Wei Hong
Pin-Yu Chan
Li-Wei Liu
Yung-Chih Chen
Original Assignee
Au Optronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Au Optronics Corp filed Critical Au Optronics Corp
Priority to TW103107741A priority Critical patent/TWI512703B/zh
Priority to CN201410196386.8A priority patent/CN103985343B/zh
Priority to US14/325,392 priority patent/US9208737B2/en
Publication of TW201535338A publication Critical patent/TW201535338A/zh
Application granted granted Critical
Publication of TWI512703B publication Critical patent/TWI512703B/zh

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Shift Register Type Memory (AREA)
  • Logic Circuits (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

一種移位暫存電路具有多個移位暫存器。每一移位暫存器具有至少四個輸入端、訊號輸入端、輸出端、上拉電路、驅動電路、穩壓驅動電路及下拉電路。訊號輸入端接收輸入訊號,而上拉電路依據輸入訊號上拉移位暫存器的節點的電壓位準。驅動電路依據節點的電壓位準,輸出閘極驅動訊號。下拉電路用以下拉上述節點的電壓位準。穩壓驅動電路可根據上述四個輸入端的電壓位準,來下拉輸出端的電壓位準,以縮短移位暫存電路的反應時間,進而增加移位暫存電路的操作區間。

Description

移位暫存電路及移位暫存器
本發明係有關於一種移位暫存電路及移位暫存器,尤指一種具有穩壓驅動電路的移位暫存電路及移位暫存器。
一般而言,顯示面板包含有複數個畫素、閘極驅動電路以及源極驅動電路。閘極驅動電路包含複數級移位暫存器,用來提供複數個閘極驅動訊號,以控制畫素之開啟與關閉。源極驅動電路則用以寫入資料訊號至被開啟的畫素。
請參考第1圖及第2圖。第1圖為先前技術之移位暫存器100的電路圖。第2圖為第1圖之移位暫存器100的時序圖。移位暫存器100包含開關T1A至T1J。其中,開關T1A的第一端接收閘極驅動訊號GN-1,開關T1A的第二端耦接於節點QN,而開關T1A的控制端耦接於開關T1A的第一端。開關T1B的第一端接收時脈訊號HC1,開關T1B的第二端耦接於移位暫存器100的輸出端Out以輸出閘極驅動訊號GN,而開關T1B的控制端耦接於節點QN。開關T1C的第一端的電壓位準被固定在閘極高電壓位準VGH,而開關T1C的控制端耦接於開關T1C的第一端。開關T1D的第一端耦接於開關T1C的第一端,開關T1D的第二端耦接於節點PN,而開關T1D的控制端耦接於開關T1C的第二端。開關T1E的第一端耦接於開關T1C的第二端,開關T1E的第二端耦接系統電壓端VSS,而開關T1E的控制端耦接於節點QN。其中於系統電壓端VSS用以提供閘極低電壓位準VGL。開關T1F的第一 端耦接於節點PN,開關T1F的第二端耦接於系統電壓端VSS,而開關T1F的控制端耦接於節點QN。開關T1G的第一端耦接於節點QN,開關T1G的第二端耦接於輸出端Out,而開關T1G的控制端耦接於節點PN。開關T1H的第一端耦接於輸出端Out,開關T1H的第二端耦接於系統電壓端VSS,而開關T1H的控制端耦接於節點PN。開關T1I的第一端耦接於節點QN,開關T1I的第二端耦接於輸出端Out,而開關T1I的控制端接收閘極驅動訊號GN+2。開關T1J的第一端耦接於輸出端Out,開關T1J的第二端耦接於系統電壓端VSS,而開關T1J的控制端接收閘極驅動訊號GN+2。其中閘極驅動訊號GN-1為移位暫存器100之前一級移位暫存器的輸出,而閘極驅動訊號GN+2為移位暫存器100之後兩級移位暫存器的輸出。
請參考第2圖,於時段T1期間,閘極驅動訊號GN-1提升至閘極高電壓位準VGH,閘極驅動訊號GN+2維持在閘極低電壓位準VGL,而時脈訊號HC1處於閘極低電壓位準VGL,開關T1A被導通,使得節點QN的電壓位準也跟著被上拉到閘極高電壓位準VGH而導通了開關T1B,因此閘極驅動訊號GN的電壓位準被控制在與時脈訊號HC1相同的閘極低電壓位準VGL。此時開關T1C、T1E和T1F皆被導通狀態,然而T1E的驅動能力較開關T1C為大,因此開關T1D的控制端被維持在閘極低電壓位準VGL而被截止,節點PN的電壓位準則被導通的開關T1F同樣維持在閘極低電壓位準VGL,導致開關T1G和T1H被截止。開關T1I和T1J亦皆被截止。
於時段T2期間,閘極驅動訊號GN-1回到閘極低電壓位準VGL,閘極驅動訊號GN+2維持在閘極低電壓位準VGL,而時脈訊號HC1變為閘極高電壓位準VGH,開關T1A被截止,而開關T1B仍被導通並將閘極驅動訊號GN的電壓位準上拉至與時脈訊號HC1相同的閘極高電壓位準VGH,此時節點QN的電壓位準因為與開關T1B之寄生電容的耦合效應(coupling effect) 而被提升至約兩倍的閘極高電壓位準VGH(即2VGH)。開關T1C、T1E和T1F仍被導通,而開關T1D、T1G、T1H、T1I和T1J則仍皆被截止,而節點PN的電壓位準仍維持在閘極低電壓位準VGL。
於時段T3期間,閘極驅動訊號GN-1和GN+2皆維持在閘極低電壓位準VGL,而時脈訊號HC1變為閘極低電壓位準VGL,開關T1A仍被截止,而開關T1B被導通並將閘極驅動訊號GN的電壓位準下拉至與時脈訊號HC1相同的閘極低電壓位準VGL,此時節點QN處於浮接狀態,因此電壓位準會隨著時間慢慢下降。開關T1C、T1E和T1F仍被導通,而開關T1D、T1G、T1H、T1I和T1J則仍皆被截止,而節點PN的電壓位準仍維持在閘極低電壓位準VGL。
於時段T4期間,閘極驅動訊號GN-1維持在閘極低電壓位準VGL,閘極驅動訊號GN+2變為閘極高電壓位準VGH,而時脈訊號HC1變為閘極高電壓位準VGH,開關T1A仍被截止。開關T1I和開關T1J皆被導通,因此閘極驅動訊號GN的電壓位準被維持在閘極低電壓位準VGL,而節點QN的電壓位準則被下拉到和閘極驅動訊號GN相同的閘極低電壓位準VGL。此時開關T1B、T1E和T1F都被截止,開關T1C、T1D則被導通,並將節點PN的電壓位準上拉到閘極高電壓位準VGH,因此開關T1G和T1H皆被導通,導通的開關T1G和T1H可以確保節點QN的電壓位準和閘極驅動訊號GN維持在閘極低電壓位準VGL。
隨著現今顯示面板的解析度越來越高,顯示面板的源極驅動器傳輸一個位元的畫素資訊所需的時間也跟著被縮短,但由於上述移位暫存器100在第2圖之時段T3期間節點QN處於浮接狀態,所以開關T1B下拉閘極驅動訊號GN之電壓位準的能力較為虛弱,導致閘極驅動訊號GN的電壓位準轉變 不夠快,而容易產生顯示面板的錯充或誤判。
本發明之一實施例提供一種移位暫存器,包含第一輸入端、第二輸入端、第三輸入端、第四輸入端、第一訊號輸入端、第一輸出端、第一系統電壓端、第二系統電壓端、上拉電路、驅動電路、穩壓驅動電路及下拉電路。上述上拉電路係耦接於第一訊號輸入端及第一節點,用以依據第一訊號輸入端的電壓位準,提升第一節點的電壓位準。而驅動電路則係耦接於第一節點、第一輸入端及第一輸出端,用以根據第一節點之電壓位準,來控制第一輸入端及第一輸出端之間的電性連接。穩壓驅動電路包含電容、第一開關、第二開關、第三開關和第四開關。電容的第一端耦接於第一節點,而電容的第二端耦接於第二節點。第一開關的第二端耦接於第二節點,而第一開關的控制端耦接於第一輸入端。第二開關的第二端耦接於第二節點,而第二開關的控制端耦接於第二輸入端。第三開關的第一端耦接於第二節點,第三開關的第二端耦接於第一系統電壓端,而第三開關控制端耦接於第三輸入端。第四開關的第一端耦接於第二節點,第四開關的第二端耦接於第一系統電壓端,而第四開關的控制端耦接於第四輸入端。而下拉電路,則耦接於第一節點、第一輸出端、第一系統電壓端及第四輸入端,用以依據第四輸入端的電壓位準,下拉第一節點及第一輸出端的電壓位準。
本發明之另一實施例提供一移位暫存電路,包含多個移位暫存器,每一移位暫存器包含第一輸入端、第二輸入端、第三輸入端、第四輸入端、第一訊號輸入端、第一輸出端、第一系統電壓端、第二系統電壓端、上拉電路、驅動電路、穩壓驅動電路及下拉電路。上述上拉電路係耦接於第一訊號輸入端及第一節點,用以依據第一訊號輸入端的電壓位準,提升第一節點的電壓位準。而驅動電路則係耦接於第一節點、第一輸入端及第一輸出端, 用以根據第一節點之電壓位準,來控制第一輸入端及第一輸出端之間的電性連接。穩壓驅動電路包含電容、第一開關、第二開關、第三開關和第四開關。電容的第一端耦接於第一節點,而電容的第二端耦接於第二節點。第一開關的第二端耦接於第二節點,而第一開關的控制端耦接於第一輸入端。第二開關的第二端耦接於第二節點,而第二開關的控制端耦接於第二輸入端。第三開關的第一端耦接於第二節點,第三開關的第二端耦接於第一系統電壓端,而第三開關控制端耦接於第三輸入端。第四開關的第一端耦接於第二節點,第四開關的第二端耦接於第一系統電壓端,而第四開關的控制端耦接於第四輸入端。而下拉電路,則耦接於第一節點、第一輸出端、第一系統電壓端及第四輸入端,用以依據第四輸入端的電壓位準,下拉第一節點及第一輸出端的電壓位準。
100、300、300_5、600_5‧‧‧移位暫存器
300_1、600_1‧‧‧移位暫存器、第一移位暫存器
300_2、600_2‧‧‧移位暫存器、第二移位暫存器
300_3、600_3‧‧‧移位暫存器、第三移位暫存器
300_4、600_4‧‧‧移位暫存器、第四移位暫存器
310、610‧‧‧驅動電路
320、620‧‧‧穩壓驅動電路
330、630‧‧‧主要下拉電路
340、640‧‧‧第一穩壓控制電路
350、650‧‧‧第一穩壓下拉電路
660‧‧‧第二穩壓控制電路
670‧‧‧第二穩壓下拉電路
380、680‧‧‧上拉電路
400、700‧‧‧移位暫存電路
C1‧‧‧電容、第一電容
HC1‧‧‧時脈訊號、第一時脈訊號
HC2‧‧‧時脈訊號、第二時脈訊號
HC3‧‧‧時脈訊號、第四時脈訊號
HC4‧‧‧時脈訊號、第三時脈訊號
GN-1、GN、GN+2、G1至G5‧‧‧閘極驅動訊號
O1‧‧‧第一輸出端
O2‧‧‧第二輸出端
IN1‧‧‧第一輸入端
IN2‧‧‧第二輸入端
IN3‧‧‧第三輸入端
IN4‧‧‧第四輸入端
S1‧‧‧第一訊號輸入端
S2‧‧‧第二訊號輸入端
QN、Q’N、PN、KN‧‧‧節點
Out‧‧‧輸出端
SP、SP1、SP2‧‧‧起始訊號
T1A、T1B、T1C、T1D‧‧‧開關
T1E、T1F、T1G、T1H‧‧‧開關
T1I、T1J‧‧‧開關
T3A‧‧‧開關、第一輸入開關
T6B‧‧‧開關、第二輸入開關
T6C‧‧‧開關、第三輸入開關
T3B‧‧‧開關、第五開關
T3C‧‧‧開關、第八開關
T3D‧‧‧開關、第十開關
T3E‧‧‧開關、第九開關
T3F‧‧‧開關、第十一開關
T3G、T6F‧‧‧開關、第十二開關
T3H‧‧‧開關、第十三開關
T3I、T6P‧‧‧開關、第六開關
T3J‧‧‧開關、第七開關
T3K‧‧‧開關、第一開關
T3L‧‧‧開關、第二開關
T3M‧‧‧開關、第三開關
T3N‧‧‧開關、第四開關
T6D‧‧‧開關、第二十開關
T6E‧‧‧開關、第十四開關
T6G‧‧‧開關、第十五開關
T6H‧‧‧開關、第二十開關
T6I‧‧‧開關、第十六開關
T6J‧‧‧開關、第十八開關
T6K‧‧‧開關、第十七開關
T6L‧‧‧開關、第十九開關
T6M‧‧‧開關、第二十一開關
T6N‧‧‧開關、第二十三開關
T6O‧‧‧開關、第二十二開關
T6Q‧‧‧開關、第二十五開關
T1、T2、T3、T4‧‧‧時段
VGH‧‧‧閘極高電壓位準
VGL‧‧‧閘極低電壓位準
VDD‧‧‧第二系統電壓端
VSS‧‧‧第一系統電壓端
LC1‧‧‧第二系統電壓端
LC2‧‧‧第三系統電壓端
第1圖為先前技術之移位暫存器的電路圖。
第2圖為第1圖之移位暫存器的時序圖。
第3圖為本發明一實施例之移位暫存器的電路圖。
第4圖為本發明一實施例之移位暫存電路的示意圖。
第5圖為第4圖之移位暫存電路的時序圖。
第6圖為本發明一實施例之移位暫存器的電路圖。
第7圖為本發明一實施例之移位暫存電路的示意圖。
第8圖為第7圖之移位暫存電路的時序圖。
第9圖為第6圖之移位暫存器的第二系統電壓端及第三系統電壓端之電壓位準的時序圖。
請參考第3圖,第3圖為本發明一實施例之移位暫存器300的電 路圖。移位暫存器300包含一種移位暫存器,其包含第一輸入端IN1、第二輸入端IN2、第三輸入端IN3、第四輸入端IN4、第一訊號輸入端S1、第一輸出端O1、第一系統電壓端VSS、第二系統電壓端VDD、上拉電路380、驅動電路310、穩壓驅動電路320和下拉電路390。其中第一系統電壓端VSS用以提供閘極低電壓位準VGL,而第二系統電壓端VDD用以提供閘極高電壓位準VGH。在本發明一實施例中,閘極高電壓位準VGH為正20伏特,閘極低電壓位準VGL為負8伏特,但本發明並不以此為限。此外,第一輸入端IN1、第二輸入端IN2和第三輸入端IN3分別接收不同的時脈訊號HC1、HC2及HC4,第四輸入端IN4用來接收閘極驅動訊號GN+2,而第一訊號輸入端S1係用來接收閘極驅動訊號GN-1。其中閘極驅動訊號GN-1為移位暫存器300之前一級移位暫存器的輸出,而閘極驅動訊號GN+2為移位暫存器300之後兩級移位暫存器的輸出。
上拉電路380耦接於第一訊號輸入端S1及節點QN,用以依據第一訊號輸入端S1的電壓位準,提升節點QN的電壓位準。驅動電路310則係耦接於節點QN、第一輸入端IN1及第一輸出端O1,用以根據節點QN之電壓位準,來控制第一輸入端IN1及第一輸出端O1之間的電性連接。穩壓驅動電路320耦接於節點QN、第一輸入端IN1、第二輸入端IN2、第三輸入端IN3、第四輸入端IN4及第一系統電壓端VSS,用以根據第一輸入端IN1、第二輸入端IN2、第三輸入端IN3、第四輸入端IN4的電壓位準來下拉節點QN的電壓位準。下拉電路390耦接於節點QN、第一輸出端O1、第一系統電壓端VSS及第四輸入端IN4,用以依據第四輸入端IN4的電壓位準,下拉節點QN及第一輸出端O1的電壓位準。
在本發明一實施例中,上拉電路380包含第一輸入開關T3A,其中第一輸入開關T3A的第一端耦接於第一輸入開關T3A的控制端,第一輸入 開關T3A的第二端耦接於節點QN,而第一輸入開關T3A的控制端接收閘極驅動訊號GN-1。驅動電路310包含開關T3B,其中開關T3B的第一端耦接於第一輸入端IN1,開關T3B的第二端耦接於第一輸出端O1,而開關T3B的控制端耦接於節點QN。另外,穩壓驅動電路320包含電容C1、開關T3K、T3L、T3M和T3N。其中電容C1的第一端耦接於節點QN,而電容C1的第二端耦接於節點Q’N。另外,開關T3K的第一端耦接於第二系統電壓端VDD,開關T3K的第二端耦接於節點Q’N,而開關T3K的控制端耦接於第一輸入端IN1。開關T3L的第一端耦接於第二系統電壓端VDD,開關T3L的第二端耦接於節點Q’N,而開關T3L的控制端耦接於第二輸入端IN2。開關T3M的第一端耦接於節點Q’N,開關T3M的第二端耦接於第一系統電壓端VSS,而開關T3M的控制端耦接於第三輸入端IN3。開關T3N的第一端耦接於節點Q’N,開關T3N的第二端耦接於第一系統電壓端VSS,而開關T3N的控制端耦接於第四輸入端IN4。下拉電路390包含主要下拉電路330、第一穩壓控制電路340及第一穩壓下拉電路350。其中主要下拉電路330係耦接於節點QN、第一系統電壓端VSS、第四輸入端IN4及第一輸出端O1,用以根據第四輸入端IN4的電壓位準下拉第一輸出端O1及節點QN的電壓位準。第一穩壓控制電路340係耦接於節點QN、第一系統電壓端VSS及節點PN,用以根據節點PN之電壓位準控制節點PN之電壓位準。另外,第一穩壓下拉電路350則係耦接於節點QN、第一系統電壓端VSS、第一輸出端O1及節點PN,用以根據節點PN之電壓位準下拉節點QN及第一輸出端O1之電壓位準。
在本發明的一實施例中,上述下拉電路330包含開關T3I和T3J。其中開關T3I的第一端耦接於節點QN,開關T3I的第二端耦接於第一輸出端O1,而開關T3I的控制端耦接於第四輸入端IN4。開關T3J的第一端耦接於第一輸出端O1,開關T3J的第二端耦接於第一系統電壓端VSS,而開關T3J的控制端耦接於第四輸入端IN4。第一穩壓控制電路340包含開關T3C、T3D、 T3E和T3F。其中開關T3C的第一端耦接於第二系統電壓端VDD,而開關T3C的控制端耦接於開關T3C的第一端。開關T3D的第一端耦接於第二系統電壓端VDD,開關T3D的第二端耦接於節點PN,而開關T3D的控制端耦接於開關T3C的第二端。開關T3E的第一端耦接於開關T3C的第二端,開關T3E的第二端耦接於第一系統電壓端VSS,而開關T3E的控制端耦接於節點QN。開關T3F的第一端耦接於節點PN,開關T3F的第二端耦接於第一系統電壓端VSS,而開關T3F的控制端耦接於節點QN。第一穩壓下拉電路350包含開關T3G和T3H。其中開關T3G的第一端耦接於節點QN,開關T3G的第二端耦接於第一輸出端O1,而開關T3G的控制端耦接於節點PN。另外,開關T3H的第一端耦接於第一輸出端O1,開關T3H的第二端耦接於第一系統電壓端VSS,而開關T3H的控制端耦接於節點PN
移位暫存器300可用於顯示面板的閘極驅動器,而閘極驅動電路可包含複數級的移位暫存器300,用來提供複數個閘極訊號,以控制顯示面板的畫素之開啟與關閉。請參考第4圖及第5圖。第4圖為本發明一實施例之移位暫存電路400的示意圖,而第5圖為第4圖之移位暫存電路400的時序圖。移位暫存電路400包括有多個移位暫存器(如300_1至300_5)。其中,每個移位暫存器300_1至300_5的電路架構與第3圖的移位暫存器300電路架構相同。移位暫存器300_1至300_5會分別由其第一輸出端O1將閘極驅動訊號G1至G5輸出至對應的閘極線(或稱掃描線),以依序地開啟顯示面板各列的畫素。移位暫存器300_2至300_5的第一訊號輸入端S1會分別接收其前一級移位暫存器300_1至300_4的閘極驅動訊號G1至G4,而移位暫存器300_1的第一訊號輸入端S1則接收起始訊號SP。於一實施例中,移位暫存器300_1會優先發出其閘極驅動訊號G1,然後移位暫存器300_2、300_3、300_4會跟著依序發出其閘極驅動訊號G2、G3、G4,而300_5則是五個移位暫存器300_1至300_5當中最慢發出閘極驅動訊號G5的移位暫存器。
此外,移位暫存器300_1和移位暫存器300_5的第一輸入端IN1、第二輸入端IN2和第三輸入端IN3分別接收時脈訊號HC1、HC2及HC4。移位暫存器300_2的第一輸入端IN1、第二輸入端IN2和第三輸入端IN3分別接收時脈訊號HC2、HC3及HC1。移位暫存器300_3的第一輸入端IN1、第二輸入端IN2和第三輸入端IN3分別接收時脈訊號HC3、HC4及HC2。移位暫存器300_4的第一輸入端IN1、第二輸入端IN2和第三輸入端IN3分別接收時脈訊號HC4、HC1及HC3。其中時脈訊號HC1、HC2、HC3和HC4的電壓位準會在閘極高電壓位準VGH及閘極低電壓位準VGL之間切換。此外,每一個時脈訊號HC1至HC4會每隔一個週期由閘極低電壓位準VGL被提升至閘極高電壓位準VGH,且時脈訊號HC1至HC4不同時為閘極高電壓位準VGH。以第5圖為例,時脈訊號HC4、HC1、HC2及HC3的周期為TP,且分別在時段T1、T2、T3及T4依序地為閘極高電壓位準VGH。於本發明之一實施例中,時脈訊號HC2與時脈訊號HC1之間的相位差為90°,時脈訊號HC3與時脈訊號HC1之間的相位差為180°,而時脈訊號HC4與時脈訊號HC1之間的相位差為270°。
再者,在本發明的一實施例中,移位暫存電路400係依據四個時脈訊號HC1至HC4進行操作,而可稱為四相(four phase)移位暫存電路,因此移位暫存電路400的第N個移位暫存器的三個輸入端IN1至IN3所接收的時脈訊號,會與第(N+4)個移位暫存器的三個輸入端IN1至IN3所接收的時脈訊號相同,其中N為正整數,例如,第一個移位暫存器300_1的第一輸入端IN1、第二輸入端IN2及第三輸入端IN3分別地接收時脈訊號HC1、HC2及HC4,而第五個移位暫存器300_5的第一輸入端IN1、第二輸入端IN2及第三輸入端IN3所接收的時脈訊號也會是時脈訊號HC1、HC2及HC4。然而本發明並不以此為限,於相關領域熟悉者當可依其需要而將移位暫存電路400擴充至 八相或其他倍數個相位,而皆應屬本發明之範圍。
請參考第5圖,第5圖為第4圖之移位暫存電路400中,移位暫存器300_1之一實施例的時序圖,為能清楚地說明移位暫存器300的特色及優點,請同時參考第3圖。時段T1期間,時脈訊號HC1和HC2皆為閘極低電壓位準VGL,時脈訊號HC3由閘極高電壓位準VGH轉變為閘極低電壓位準VGL,時脈訊號HC4則由閘極低電壓位準VGL轉變為閘極高電壓位準VGH,閘極驅動訊號GN-1為閘極高電壓位準VGH,而閘極驅動訊號GN+2為閘極低電壓位準VGL。此時上拉電路380的開關T3A被導通,節點QN的電壓位準因此被拉高至與閘極驅動訊號GN-1相同的閘極高電壓位準VGH而使得驅動電路310的開關T3B亦被導通,而閘極驅動訊號GN則被維持在與時脈訊號HC1相同的閘極低電壓位準VGL。穩壓驅動電路320的開關T3K、T3L和T3N皆被截止,而開關T3M被導通並將節點Q’N的電壓位準維持在到閘極低電壓位準VGL。另外,第一穩壓控制電路340的開關T3C、T3E和T3F皆被導通,且因為開關T3E比開關T3C有更強的下拉能力,所以開關T3D被截止而導致節點PN的電壓位準仍維持在閘極低電壓位準VGL,而第一穩壓下拉電路350的開關T3G和T3H皆因此被截止,而主要下拉電路330的開關T3I和T3J亦皆被截止。
時段T2期間,時脈訊號HC1變為閘極高電壓位準VGH,時脈訊號HC2和HC3皆維持在閘極低電壓位準VGL,時脈訊號HC4則由閘極高電壓位準VGH轉變為閘極低電壓位準VGL,閘極驅動訊號GN-1變回閘極低電壓位準VGL,而閘極驅動訊號GN+2亦為閘極低電壓位準VGL。此時上拉電路380的開關T3A被截止,而驅動電路310的開關T3B仍被導通,使得閘極驅動訊號GN被上拉到與時脈訊號HC1相同的閘極高電壓位準VGH上。穩壓驅動電路320的開關T3L、T3M和T3N皆被截止,而開關T3K被導通並將 節點Q’N的電壓位準上拉到閘極高電壓位準VGH,此時節點QN的電壓位準則因為電容C1的耦合效應而被提升至約兩倍的VGH(即2VGH)。另外,第一穩壓控制電路340的開關T3E、T3F和T3C皆被導通,開關T3D仍被截止,導致節點PN的電壓位準仍維持在閘極低電壓位準VGL,而第一穩壓下拉電路350的開關T3G和T3H皆仍被截止,且主要下拉電路330的開關T3I和T3J亦皆被截止。
時段T3期間,時脈訊號HC1變為閘極低電壓位準VGL,時脈訊號HC2則由閘極低電壓位準VGL轉變為閘極高電壓位準VGH,時脈訊號HC3和時脈訊號HC4則維持在閘極低電壓位準VGL,閘極驅動訊號GN-1維持在閘極低電壓位準VGL,而閘極驅動訊號GN+2亦為閘極低電壓位準VGL。此時上拉電路380的開關T3A被截止。穩壓驅動電路320的開關T3K、T3M和T3N皆被截止,而開關T3L被導通並將節點Q’N的電壓位準維持在閘極高電壓位準VGH,使得節點QN的電壓位準仍可被維持在高於閘極高電壓位準VGH的電壓位準,而驅動電路310的開關T3B則因此被穩定地導通,使得閘極驅動訊號GN被迅速地下拉到與時脈訊號HC1相同的閘極低電壓位準VGL上。另外,第一穩壓控制電路340的開關T3E、T3F和T3C皆仍被導通,開關T3D亦仍被截止,導致節點PN的電壓位準維持在閘極低電壓位準VGL,而第一穩壓下拉電路350的開關T3G和T3H皆仍被截止,且主要下拉電路330的開關T3I和T3J亦皆被截止。
時段T4期間,時脈訊號HC1和HC4維持在閘極低電壓位準VGL,時脈訊號HC2則由閘極高電壓位準VGH轉變為閘極低電壓位準VGL,時脈訊號HC3則由閘極低電壓位準VGL轉變為閘極高電壓位準VGH,閘極驅動訊號GN-1維持在閘極低電壓位準VGL,而閘極驅動訊號GN+2則由閘極低電壓位準VGL轉變為閘極高電壓位準VGH。此時上拉電路380 的開關T3A被截止。穩壓驅動電路320的開關T3K和T3L皆被截止,而開關T3M和T3N皆被導通並將節點Q’N的電壓位準下拉至閘極低電壓位準VGL,同時,因為主要下拉電路330的開關T3I和T3J皆被導通,所以節點QN的電壓位準將迅速被下拉至閘極低電壓位準VGL,而驅動電路310的開關T3B則因此被截止。另外,第一穩壓控制電路340的開關T3E、T3F皆被截止,而開關T3C和T3D皆被導通,節點PN的電壓位準因此被上拉至閘極高電壓位準VGH,而第一穩壓下拉電路350的開關T3G和T3H皆被導通,以將節點QN的電壓位準和閘極驅動訊號GN穩定在閘極低電壓位準。
在本發明一實施例中,開關T3A至T3F、T3H及T3I可分別為N型電晶體(例如:N型薄膜電晶體或N型金屬氧化物半導體場效電晶體),而每一開關的控制端為N型電晶體的閘極。藉此,可使用較少的光罩,以製造本發明實施例之移位暫存器,而簡化移位暫存器的製程。
從上述實施例中可以得知,移位暫存器300_1之穩壓驅動電路320可根據時脈訊號HC1、HC2和HC4,以及輸出自後兩級之移位暫存器的閘極驅動訊號GN+2來將節點Q’N的電壓位準固定在閘極高電壓位準VGH或閘極低電壓位準VGL,因此得以避免節點Q’N處於浮接的情形,同時,於移位暫存器300_1的閘極驅動訊號GN被下拉的期間(上述第5圖的時段T3期間),節點QN的穩定高電壓位準將使得驅動電路310具有穩定的下拉能力,而能將閘極驅動訊號GN能被迅速下拉至閘極低電壓位準VGL,以確保移位暫存器所輸出的閘極驅動訊號之波形的正確性,並避免顯示面板的錯充或誤判。
在本發明一實施例中,移位暫存器300為能有效驅動面積較大的顯示面板,還可包含第二輸出端O2,其中第二輸出端O2輸出的閘極驅動訊號STN與第一輸出端O1輸出的閘極驅動訊號GN具有相同的時序及相同功 能。另外,為避免如同移位暫存器300中第一穩壓控制電路340和第一穩壓下拉電路350的開關T3C因長時間的操作後其臨界電壓產生偏移,而導致驅動能力下降,移位暫存器300的下拉電路390還可包含第二穩壓控制電路和第二穩壓下拉電路。請見第6圖,第6圖為本發明另一實施例之移位暫存器600的電路圖。移位暫存器600包含第一輸入端IN1、第二輸入端IN2、第三輸入端IN3、第四輸入端IN4、第一訊號輸入端S1、第二訊號輸入端S2、第一輸出端O1、第二輸出端O2、第一系統電壓端VSS、第二系統電壓端LC1、第三系統電壓端LC2、上拉電路680、驅動電路610、穩壓驅動電路320和下拉電路690。其中第一輸入端IN1、第二輸入端IN2、第三輸入端IN3分別接收不同的時脈訊號,第四輸入端IN4係用來接收閘極驅動訊號STN+2,第一訊號輸入端S1係用來接收閘極驅動訊號GN-1,第二訊號輸入端S2係用來接收閘極驅動訊號STN-1,而閘極驅動訊號GN-1和STN-1為移位暫存器600之前一級移位暫存器的兩個輸出,閘極驅動訊號STN+2則為移位暫存器600之後兩級移位暫存器的輸出。由於閘極驅動訊號STN與驅動訊號GN具有相同的時序,因此於一實施例中,第四輸入端IN4亦可用來接收閘極驅動訊號GN+2
在本發明一實施例中,上拉電路680包含輸入開關T6A、T6B和T6C,其中輸入開關T6A的第一端耦接於第一訊號輸入端S1,輸入開關T6A的控制端耦接於第二訊號輸入端S2。輸入開關T6B的第一端耦接於輸入開關T6A的第二端,輸入開關T6B的第二端耦接於節點QN,而輸入開關T6B的控制端耦接於第二訊號輸入端S2。另外,輸入開關T6C的第一端耦接於輸入開關T6A的第二端,輸入開關T6C的第二端耦接於第一輸出端O1,而輸入開關T6C的控制端耦接於開關T6C的第二端。驅動電路610包含開關T3B和開關T6D,其中開關T3B的第一端耦接於第一輸入端IN1,開關T3B的第二端耦接於第一輸出端O1,而開關T3B的控制端耦接於節點QN。開關T6D的第一端耦接於第一輸入端IN1,開關T6D的第二端耦接於第二輸出端O2, 而開關T6D的控制端耦接於第二輸出端O2。另外,穩壓驅動電路320與第3圖中的穩壓驅動電路320之架構相似,除了開關T3K和T3L的第一端的電壓位準係固定在閘極高電壓位準VGH之外,無其他不同,在此不另贅述。下拉電路690包含主要下拉電路630、第一穩壓控制電路640、第一穩壓下拉電路650、第二穩壓控制電路660及第二穩壓下拉電路670。其中第一穩壓控制電路640與第3圖中的第一穩壓控制電路340除具有相同的開關T3C、T3D、T3E和T3F之外,還包含了開關T6E,其中開關T6E的第一端耦接於第二系統電壓端LC1,開關T6E的第二端耦接於開關T3C的第二端,而開關T6E的控制端耦接於開關T6E的第一端。第一穩壓下拉電路650與第3圖中的第一穩壓下拉電路350除具有相同的開關T3H之外,還包含開關T6F及T6G。其中開關T6F的第一端耦接於節點QN,開關T6F之第二端耦接於第二輸出端O2,而開關T6F的控制端耦接於節點PN。開關T6G的第一端耦接於第二輸出端O2,開關T6G的第二端耦接於第一系統電壓端VSS,而開關T6G的控制端耦接於節點PN。第二穩壓控制電路660包含開關T6H、T6I、T6J、T6K及T6L。其中開關T6I的第一端耦接於第三系統電壓端LC2,而開關T6I的控制端耦接於開關T6I的第一端。開關T6J的第一端耦接於第三系統電壓端LC2,開關T6J的第二端耦接於節點KN,而開關T6J的控制端耦接於開關T6I的第二端。開關T6K的第一端耦接於開關T6I的第二端,開關T6K的第二端耦接於第一系統電壓端VSS,而開關T6K的控制端耦接於節點QN。開關T6L的第一端耦接於節點KN,開關T6L的第二端耦接於第一系統電壓端VSS,而開關T6L的控制端耦接於節點QN。開關T6H的第一端耦接於第三系統電壓端LC2,開關T6H的第二端耦接於開關T6I的第二端,而開關T6H的該控制端耦接於開關T6H的第二端。另外第二穩壓下拉電路670包含開關T6M、T6N及T6O。其中開關T6M的第一端耦接於節點QN,開關T6M的第二端耦接於第二輸出端O2,而開關T6M的控制端耦接於節點KN。開關T6O的第一端耦接於第一輸出端O1,開關T6O的第二端耦接於第一系統電壓端VSS,而開 關T6O的控制端耦接於節點KN。另外,開關T6N的第一端耦接於第二輸出端O2,開關T6N的第二端耦接於第一系統電壓端VSS,而開關T6N的控制端耦接於節點KN。主要下拉電路630除了包含與第3圖中主要下拉電路330相同之開關T3J之外,還包含了開關T6P及T6Q。其中開關T6P的第一端耦接於節點QN,開關T6P的第二端耦接於第二輸出端O2,而開關T6P的控制端耦接於第四輸入端IN4。開關T6Q的第一端耦接於第二輸出端O2,開關T6Q的第二端耦接於第一系統電壓端VSS,而開關T6Q的控制端耦接於第四輸入端IN4。
移位暫存器600亦可用於顯示面板的閘極驅動器,而閘極驅動電路可包含複數級的移位暫存器600,用來提供複數個閘極訊號,以控制顯示面板的畫素之開啟與關閉。請參考第7圖及第8圖。第7圖為本發明一實施例之移位暫存電路700的示意圖,而第8圖為第7圖之移位暫存電路700的時序圖。移位暫存電路700包括有多個移位暫存器(如600_1至600_5)。其中,每個移位暫存器600_1至600_5的電路架構與第6圖的移位暫存器600電路架構相同。移位暫存器600_1至600_5會分別由其第一輸出端O1及第二輸出端O2將閘極驅動訊號G1至G5及ST1至ST5輸出至對應的閘極線(或稱掃描線),以依序地開啟顯示面板各列的畫素。移位暫存器600_2至600_5的第一訊號輸入端S1會分別接收其前一級移位暫存器600_1至600_4的閘極驅動訊號G1至G4,移位暫存器600_2至600_5的第二訊號輸入端S2會分別接收其前一級移位暫存器600_1至600_4的閘極驅動訊號ST1至ST4,而移位暫存器600_1的第一訊號輸入端S1和第二訊號輸入端S2則分別接收起始訊號SP1和SP2。於一實施例中,移位暫存器600_1會優先發出其閘極驅動訊號G1及ST1,然後移位暫存器300_2、300_3、300_4會跟著依序發出其閘極驅動訊號G2至G4及ST2至ST4而300_5則是五個移位暫存器300_1至300_5當中最慢發出閘極驅動訊號G5及ST5的移位暫存器。
此外,移位暫存器600_1和移位暫存器600_5的第一輸入端IN1、第二輸入端IN2和第三輸入端IN3分別接收時脈訊號HC1、HC2及HC4。移位暫存器600_2的第一輸入端IN1、第二輸入端IN2和第三輸入端IN3分別接收時脈訊號HC2、HC3及HC1。移位暫存器600_3的第一輸入端IN1、第二輸入端IN2和第三輸入端IN3分別接收時脈訊號HC3、HC4及HC2。移位暫存器600_4的第一輸入端IN1、第二輸入端IN2和第三輸入端IN3分別接收時脈訊號HC4、HC1及HC3。其中時脈訊號HC1、HC2、HC3和HC4的電壓位準會在閘極高電壓位準VGH及閘極低電壓位準VGL之間切換。此外,每一個時脈訊號HC1至HC4會每隔一個週期TP由第一閘極低電壓位準VGL1被提升至閘極高電壓位準VGH,且時脈訊號HC1至HC4不同時為閘極高電壓位準VGH。以第8圖為例,時脈訊號HC4、HC1、HC2及HC3分別在時段T1、T2、T3及T4依序地為閘極高電壓位準VGH。於本發明之一實施例中,時脈訊號HC2與時脈訊號HC1之間的相位差為90°,時脈訊號HC3與時脈訊號HC1之間的相位差為180°,而時脈訊號HC4與時脈訊號HC1之間的相位差為270°。
再者,在本發明的一實施例中,移位暫存電路600係依據四個時脈訊號HC1至HC4進行操作,而可稱為四相(four phase)移位暫存電路,因此移位暫存電路600的第N個移位暫存器的三個輸入端IN1至IN3所接收的時脈訊號,會與第(N+4)個移位暫存器的三個輸入端IN1至IN3所接收的時脈訊號相同,其中N為正整數,例如,第一個移位暫存器600_1的第一輸入端IN1、第二輸入端IN2及第三輸入端IN3分別地接收時脈訊號HC1、HC4及HC2,而第五個移位暫存器600_5的第一輸入端IN1、第二輸入端IN2及第三輸入端IN3所接收的時脈訊號也會是時脈訊號HC1、HC4及HC2。然而本發明並不以此為限,於相關領域熟悉者當可依其需要而將移位暫存電路600擴充至 八相或其他倍數個相位,而皆應屬本發明之範圍。
請參考第8圖,第8圖為第7圖之移位暫存電路600中,移位暫存器600_1之一實施例的時序圖,為能清楚地說明移位暫存器600的特色及優點,請同時參考第6圖。此處須注意,於第8圖中,第二系統電壓端LC1係處於閘極高電壓位準VGH而第三系統電壓端LC2則係處於閘極低電壓位準VGL,因此移位暫存器600_1之節點KN的電壓位準將被固定在閘極低電壓位準VGL,導至第二穩壓下拉電路670的開關皆被截止而不會作用,此時係由第一穩壓控制電路640及第一穩壓下拉電路650來完成將節點QN的電壓位準及閘極驅動訊號GN、STN下拉至閘極低電壓位準VGL的任務。於一實施例中,第二系統電壓端LC1和第三系統電壓端LC2的電壓位準會每隔一個週期Tf於閘極低電壓位準VGL及閘極高電壓位準VGH之間切換,如第9圖所示。當第二系統電壓端LC1處於閘極低電壓位準VGL時,第三系統電壓端LC2則處於閘極高電壓位準VGH;而當第二系統電壓端LC1處於閘極高電壓位準VGH時,第三系統電壓端LC2則處於閘極低電壓位準VGL。如此一來,第一穩壓控制電路640、第一穩壓下拉電路650、第二穩壓控制電路660及第二穩壓下拉電路670中的電晶體開關不會因為長時間的固定偏壓導致特性偏移而使驅動能力下降。另外,由於第二穩壓控制電路660及第二穩壓下拉電路670分別與第一穩壓控制電路640及第一穩壓下拉電路650具有相同的結構,因此在第三系統電壓端LC2為閘極高電壓位準VGH時,可將第8圖中節點PN的電壓位準視為節點KN的電壓位準,此時第二穩壓控制電路660及第二穩壓下拉電路670將可用來完成將節點QN的電壓位準及閘極驅動訊號GN、STN下拉至閘極低電壓位準VGL的任務,在此不另贅述。於一實施例中,週期Tf為顯示器輸出一百個畫面(Frame)的時間,但本發明並不以此為限。
請再參考第6圖及第8圖。時段T1期間,時脈訊號HC1和HC2皆為閘極低電壓位準VGL,時脈訊號HC3由閘極高電壓位準VGH轉變為閘極低電壓位準VGL,時脈訊號HC4則由閘極低電壓位準VGL轉變為閘極高電壓位準VGH,閘極驅動訊號GN-1和STN-1為閘極高電壓位準VGH,而閘極驅動訊號STN+2為閘極低電壓位準VGL。此時上拉電路680的開關T6A、T6B被導通,節點QN的電壓位準因此被拉高至與閘極驅動訊號GN-1相同的閘極高電壓位準VGH而使得驅動電路610的開關T3B及T6D皆被導通,而閘極驅動訊號GN和STN則被維持在與時脈訊號HC1相同的閘極低電壓位準VGL,而開關T6C則被截止。穩壓驅動電路320的開關T3K、T3L和T3N皆被截止,而開關T3M被導通並將節點Q’N的電壓位準維持在到閘極低電壓位準VGL。另外,第一穩壓控制電路640的開關T3C、T3E和T3F皆被導通,且因為開關T3E比開關T3C有更強的下拉能力,所以開關T3D及T6E皆被截止而導致節點PN的電壓位準仍維持在閘極低電壓位準VGL,而第一穩壓下拉電路650的開關T6F、T6G和T3H皆因此被截止,主要下拉電路630的開關T6P、T6Q和T3J亦皆被截止。
時段T2期間,時脈訊號HC1變為閘極高電壓位準VGH,時脈訊號HC2和HC3皆維持在閘極低電壓位準VGL,時脈訊號HC4則由閘極高電壓位準VGH轉變為閘極低電壓位準VGL,閘極驅動訊號GN-1和STN-1變回閘極低電壓位準VGL,而閘極驅動訊號STN+2亦為閘極低電壓位準VGL。此時上拉電路680的開關T6A及T6B皆被截止,而驅動電路610的開關T3B和T6D仍被導通,使得閘極驅動訊號GN和STN被上拉到與時脈訊號HC1相同的閘極高電壓位準VGH上。穩壓驅動電路320的開關T3L、T3M和T3N皆被截止,而開關T3K被導通並將節點Q’N的電壓位準上拉到閘極高電壓位準VGH,此時節點QN的電壓位準則因為電容C1的耦合效應而被提升至約兩倍的VGH(即2VGH)。另外,第一穩壓控制電路640的開關T3C、T3E和T3F 皆被導通,開關T3D和T6E仍被截止,導致節點PN的電壓位準仍維持在閘極低電壓位準VGL,而第一穩壓下拉電路650的開關T6F、T6G和T3H皆仍被截止,且主要下拉電路630的開關T6P、T6Q和T3J亦皆被截止。
時段T3期間,時脈訊號HC1變為閘極低電壓位準VGL,時脈訊號HC2則由閘極低電壓位準VGL轉變為閘極高電壓位準VGH,時脈訊號HC3和時脈訊號HC4則維持在閘極低電壓位準VGL,閘極驅動訊號GN-1和STN-1維持在閘極低電壓位準VGL,而閘極驅動訊號STN+2亦為閘極低電壓位準VGL。此時上拉電路680的開關T6A、T6B和T6C皆被截止。穩壓驅動電路320的開關T3K、T3M和T3N皆被截止,而開關T3L被導通並將節點Q’N的電壓位準維持在閘極高電壓位準VGH,使得節點QN的電壓位準仍可被維持在高於閘極高電壓位準VGH的電壓位準,而驅動電路610的開關T3B和T6D則因此被穩定地導通,使得閘極驅動訊號GN和STN被迅速地下拉到與時脈訊號HC1相同的閘極低電壓位準VGL。另外,第一穩壓控制電路640的開關T3C、T3E和T3F皆仍被導通,開關T3D和T6E亦仍被截止,導致節點PN的電壓位準維持在閘極低電壓位準VGL,而第一穩壓下拉電路650的開關T6F、T6G和T3H皆仍被截止,且主要下拉電路630的開關T6P、T6Q和T3J亦皆被截止。
時段T4期間,時脈訊號HC1和HC4維持在閘極低電壓位準VGL,時脈訊號HC2則由閘極高電壓位準VGH轉變為閘極低電壓位準VGL,時脈訊號HC3則由閘極低電壓位準VGL轉變為閘極高電壓位準VGH,閘極驅動訊號GN-1和STN-1維持在閘極低電壓位準VGL,而閘極驅動訊號STN+2則由閘極低電壓位準VGL轉變為閘極高電壓位準VGH。此時上拉電路680的開關T6A、T6B和T6C皆被截止。穩壓驅動電路320的開關T3K和T3L皆被截止,而開關T3M和T3N皆被導通並將節點Q’N的電壓位準下 拉至閘極低電壓位準VGL,同時,因為主要下拉電路630的開關T6P、T6Q和T3J皆被導通,所以節點QN的電壓位準將迅速下拉至閘極低電壓位準VGH,而驅動電路610的開關T3B和T6D則因此被截止。另外,第一穩壓控制電路640的開關T3E、T3F皆被截止,而開關T3C、T3D和T6E皆被導通,節點PN的電壓位準因此被上拉至閘極高電壓位準VGH,而第一穩壓下拉電路650的開關T6F、T6G和T3H皆被導通,以將節點QN的電壓位準和閘極驅動訊號GN及STN穩定在閘極低電壓位準VGL。
從上述實施例中可以得知,移位暫存器600_1之穩壓驅動電路320可根據時脈訊號HC1、HC2和HC4,以及輸出自後兩級之移位暫存器的閘極驅動訊號STN+2來將節點Q’N的電壓位準固定在閘極高電壓位準VGH或閘極低電壓位準VGL,因此得以避免節點Q’N處於浮接的情形,同時,於移位暫存器600_1的閘極驅動訊號GN被下拉的期間(上述第8圖的時段T3期間),節點QN的穩定高電壓位準將使得驅動電路610具有穩定的下拉能力,而能將閘極驅動訊號GN和STN能被迅速下拉至閘極低電壓位準VGL,以確保移位暫存器所輸出的閘極驅動訊號之波形的正確性,並避免顯示面板的錯充或誤判。
此外,在上述說明中,時脈訊號HC1、HC2、HC3和HC4亦可分別稱為第一時脈訊號、第二時脈訊號、第四時脈訊號和第三時脈訊號。移位暫存器300_1亦可稱為第一移位暫存器。移位暫存器300_2亦可稱為第二移位暫存器。移位暫存器300_3亦可稱為第三移位暫存器。移位暫存器300_4亦可稱為第四移位暫存器。電容C1亦可稱為第一電容。開關T3A及T6A亦可稱為第一輸入開關,開關T3K、T3L、T3M和T3N可分別稱為第一至第四開關,開關T3B可稱為第五開關,開關T6B可稱為第二輸入開關,而開關T6C可稱為第三輸入開關。另外,開關T3I和T6P可稱為第六開關,開關T3J 可稱為第七開關,開關T3C、T3E、T3D和T3F可分別稱為第八至第十一開關,開關T3G和T6F可稱為第十二開關,開關T3H可稱為第十三開關,開關T6E可稱為第十四開關,開關T6G可稱為第十五開關,開關T6I、T6K、T6J和T6L可分別稱為第十六至第十九開關,開關T6H可稱為第二十開關,開關T6M、T6O和T6N可分別稱為第二十一至第二十三開關,開關T6D可稱為第二十四開關,而開關T6Q可稱為第二十五開關。再者,節點QN可稱為第一節點,節點Q’N可稱為第二節點,節點PN可稱為第三節點,而節點KN可稱為第四節點。
綜上所述,透過本發明實施例之移位暫存器,可正確地輸出顯示面板所需的閘極驅動訊號。移位暫存器的穩壓驅動電路可根據三個不同的時脈訊號以及來自後兩級之移位暫存器的閘極驅動訊號,將影響驅動電路操作的節點之電壓位準固定在閘極高電壓位準或閘極低電壓位準,以避免節點處於浮接的情形。同時,節點上穩定的高電壓位準將有助於驅動電路準確且迅速地下拉閘極驅動訊號,故可確保輸出的閘極驅動訊號之波形的正確性,並可避免顯示面板的錯充或誤判。
以上所述僅為本發明之較佳實施例,凡依本發明申請專利範圍所做之均等變化與修飾,皆應屬本發明之涵蓋範圍。
300‧‧‧移位暫存器
310‧‧‧驅動電路
320‧‧‧穩壓驅動電路
330‧‧‧主要下拉電路
340‧‧‧第一穩壓控制電路
350‧‧‧第一穩壓下拉電路
380‧‧‧上拉電路
C1‧‧‧電容、第一電容
HC1‧‧‧時脈訊號、第一時脈訊號
HC2‧‧‧時脈訊號、第二時脈訊號
HC3‧‧‧時脈訊號、第四時脈訊號
HC4‧‧‧時脈訊號、第三時脈訊號
GN-1、GN、GN+2、G1至G5‧‧‧閘極驅動訊號
O1‧‧‧第一輸出端
IN1‧‧‧第一輸入端
IN2‧‧‧第二輸入端
IN3‧‧‧第三輸入端
IN4‧‧‧第四輸入端
S1‧‧‧第一訊號輸入端
QN、Q’N、PN‧‧‧節點
T3A‧‧‧開關、第一輸入開關
T3B‧‧‧開關、第五開關
T3C‧‧‧開關、第八開關
T3D‧‧‧開關、第十開關
T3E‧‧‧開關、第九開關
T3F‧‧‧開關、第十一開關
T3G‧‧‧開關、第十二開關
T3H‧‧‧開關、第十三開關
T3I‧‧‧開關、第六開關
T3J‧‧‧開關、第七開關
T3K‧‧‧開關、第一開關
T3L‧‧‧開關、第二開關
T3M‧‧‧開關、第三開關
T3N‧‧‧開關、第四開關
VGH‧‧‧閘極高電壓位準
VDD‧‧‧第二系統電壓端
VSS‧‧‧第一系統電壓端

Claims (24)

  1. 一種移位暫存器,包含:一第一輸入端;一第二輸入端;一第三輸入端;一第四輸入端;一第一訊號輸入端;一第一輸出端;一第一系統電壓端;一第二系統電壓端;一上拉電路,耦接於該第一訊號輸入端及一第一節點,用以依據該第一訊號輸入端的電壓位準,提升該第一節點的電壓位準;一驅動電路,耦接於該第一節點、該第一輸入端及該第一輸出端,用以根據該第一節點之電壓位準,來控制該第一輸入端及該第一輸出端之間的電性連接;一穩壓驅動電路,包含一電容,具有一第一端及一第二端,該電容的該第一端耦接於該第一節點,而該電容的該第二端耦接於一第二節點;一第一開關,具有一第一端、一第二端及一控制端,該第一開關的該第一端耦接於該第二系統電壓端,該第一開關的該第二端耦接於該第二節點,而該第一開關的該控制端耦接於該第一輸入端;一第二開關,具有一第一端、一第二端及一控制端,該第二開關的該第一端都耦接於該第二系統電壓端,該第二開關的該第二端耦接於該第二節點,而該第二開關的該控制端耦接於該第二輸 入端;一第三開關,具有一第一端、一第二端及一控制端,該第三開關的該第一端耦接於該第二節點,該第三開關的該第二端耦接於該第一系統電壓端,而該第三開關的該控制端耦接於該第三輸入端;及一第四開關,具有一第一端、一第二端及一控制端,該第四開關的該第一端耦接於該第二節點,該第四開關的該第二端耦接於一第一系統電壓端,而該第四開關的該控制端耦接於該第四輸入端;及一下拉電路,耦接於該第一節點、該第一輸出端、該第一系統電壓端及該第四輸入端,用以依據該該第四輸入端的電壓位準,下拉該第一節點及該第一輸出端的電壓位準。
  2. 如請求項1所述之移位暫存器,其中該驅動電路包含:一第五開關,具有一第一端、一第二端及一控制端,該第五開關的該第一端耦接於該第一輸入端,該第五開關的該第二端耦接於該第一輸出端,而該第五開關的該控制端耦接於該第一節點。
  3. 如請求項1所述之移位暫存器,其中該上拉電路包含:一第一輸入開關,具有一第一端、一第二端及一控制端,該第一輸入開關的該第一端耦接於該第一輸入開關的該控制端,該第一輸入開關的該第二端耦接於該第一節點,而該第一輸入開關的該控制端接收一第一輸入訊號。
  4. 如請求項1所述之移位暫存器,其中:該第一輸入端接收一第一時脈訊號; 該第二輸入端接收一第二時脈訊號;該第三輸入端接收一第三時脈訊號;該第一時脈訊號、該第二時脈訊號及該第三時脈訊號係具有相同週期及相同脈衝長度之時脈訊號;該第二時脈訊號與該第一時脈訊號之間的相位差為90°;該第三時脈訊號與該第一時脈訊號之間的相位差為270°;及該第一時脈訊號、該第二時脈訊號及該第三時脈訊號不同時為高電壓位準。
  5. 如請求項1所述之移位暫存器,其中該下拉電路包含:一主要下拉電路,耦接於該第一節點、該第一系統電壓端、該第四輸入端及該第一輸出端,用以根據該第四輸入端的電壓位準下拉該第一輸出端及該第一節點的電壓位準;一第一穩壓控制電路,耦接於該第一節點、該第一系統電壓端及一第三節點,用以根據該第三節點之電壓位準控制該第三節點之電壓位準;及一第一穩壓下拉電路,耦接於該第一節點、該第一系統電壓端、該第一輸出端及該第三節點,用以根據第三節點之電壓位準下拉該第一節點及該第一輸出端之電壓位準。
  6. 如請求項5所述之移位暫存器,其中該主要下拉電路包含:一第六開關,具有一第一端、一第二端及一控制端,該第六開關的該第一端耦接於該第一節點,該第六開關的該第二端耦接於該第一輸出端,而該第六開關的該控制端耦接於該第四輸入端;及一第七開關,具有一第一端、一第二端及一控制端,該第七開關的該第一端耦接於該第一輸出端,該第七開關的該第二端耦接於該第一系 統電壓端,而該第七開關的該控制端耦接於該第四輸入端。
  7. 如請求項5所述之移位暫存器,其中該第一穩壓控制電路包含:一第八開關,具有一第一端、一第二端及一控制端,該第八開關的該第一端耦接於該第二系統電壓端,而該第八開關的該控制端耦接於該第八開關的該第一端;一第九開關,具有一第一端、一第二端及一控制端,該第九開關的第一端耦接於該第八開關的該第二端,該第九開關的該第二端耦接於該第一系統電壓端,而該第九開關的該控制端耦接於該第一節點;一第十開關,具有一第一端、一第二端及一控制端,該第十開關的該第一端耦接於該第二系統電壓端,該第十開關的該第二端耦接於該第三節點,而該第十開關的該控制端耦接於該第八開關的第二端;及一第十一開關,具有一第一端、一第二端及一控制端,該第十一開關的該第一端耦接於該第三節點,該第十一開關的該第二端耦接於該第一系統電壓端,而該第十一開關的該控制端耦接於該第一節點。
  8. 如請求項5所述之移位暫存器,其中該第一穩壓下拉電路包含:一第十二開關,具有一第一端、一第二端及一控制端,該第十二開關的該第一端耦接於該第一節點,該第十二開關的該第二端耦接於該第一輸出端,而該第十二開關的該控制端耦接於該第三節點;及一第十三開關,具有一第一端、一第二端及一控制端,該第十三開關的該第一端耦接於該第一輸出端,該第十三開關的該第二端耦接於該第一系統電壓端,而該第十三開關的該控制端耦接於該第三節點。
  9. 如請求項5所述之移位暫存器,另包含:一第二輸出端; 一第二訊號輸入端;一第三系統電壓端;及一第四節點;其中該下拉電路另包含:一第二穩壓控制電路,耦接於該第一節點、該第一系統電壓端、第三系統電壓端及該第四節點,用以根據該第一節點及第三系統電壓端之電壓位準,控制該第四節點之電壓位準;及一第二穩壓下拉電路,耦接於該第一節點、該第一輸出端、該第二輸出端、該第一系統電壓端及該第四節點,用以根據該第四節點之電壓位準,下拉該第一節點、該第一輸出端及該第二輸出端之電壓位準。
  10. 如請求項9所述之移位暫存器,其中該第一穩壓控制電路包含:一第八開關,具有一第一端、一第二端及一控制端,該第八開關的該第一端耦接於該第二系統電壓端,而該第八開關的該控制端耦接於該第八開關的該第一端;一第九開關,具有一第一端、一第二端及一控制端,該第九開關的第一端耦接於該第八開關之第二端,該第九開關的該第二端耦接於該第一系統電壓端,而該第九開關的該控制端耦接於該第一節點;一第十開關,具有一第一端、一第二端及一控制端,該第十開關的該第一端耦接於該第二系統電壓端,該第十開關的該第二端耦接於該第三節點,而該第十開關的該控制端耦接於該第八開關的第二端;一第十一開關,具有一第一端、一第二端及一控制端,該第十一開關的該第一端耦接於該第三節點,該第十一開關的該第二端耦接於該第一系統電壓端,該第十一開關的該控制端耦接於該第一節點;及一第十四開關,具有一第一端、一第二端及一控制端,該第十四開關的該第一端耦接於該第二系統電壓端,該第十四開關的該第二端耦接 於該第八開關的該第二端,而該第十四開關的該控制端耦接於第十四開關的該第一端。
  11. 如請求項9所述之移位暫存器,其中該第一穩壓下拉電路包含:一第十二開關,具有一第一端、一第二端及一控制端,該第十二開關的該第一端耦接於該第一節點,該第十二開關之該第二端耦接於該第二輸出端,而該第十二開關的該控制端耦接於該第三節點;一第十三開關,具有一第一端、一第二端及一控制端,該第十三開關的該第一端耦接於該第一輸出端,該第十三開關的該第二端耦接於該第一系統電壓端,而該第十三開關的該控制端耦接於該第三節點;及一第十五開關,具有一第一端、一第二端及一控制端,該第十五開關的該第一端耦接於該第二輸出端,該第十五開關的該第二端耦接於該第一系統電壓端,而該第十五開關的該控制端耦接於該第三節點。
  12. 如請求項9所述之移位暫存器,其中該第二穩壓控制電路包含:一第十六開關,具有一第一端、一第二端及一控制端,該第十六開關的該第一端耦接於該第三系統電壓端,而該第十六開關的該控制端耦接於該第十六開關該第一端;一第十七開關,具有一第一端、一第二端及一控制端,該第十七開關的該第一端耦接於該第十六開關的該第二端,該第十七開關的該第二端耦接於該第一系統電壓端,而該第十七開關的該控制端耦接於該第一節點;一第十八開關,具有一第一端、一第二端及一控制端,該第十八開關的該第一端耦接於該第三系統電壓端,該第十八開關的該第二端耦接於該第四節點,而該第十八開關的該控制端耦接於該第十六開關的 第二端;一第十九開關,具有一第一端、一第二端及一控制端,該第十九開關的該第一端耦接於該第四節點,該第十九開關的該第二端耦接於該第一系統電壓端,而該第十九開關的該控制端耦接於該第一節點;及一第二十開關,具有一第一端、一第二端及一控制端,該第二十開關的該第一端耦接於該第三系統電壓,該第二十開關的該第二端耦接於該第十六開關的該第二端,而該第二十開關的該控制端耦接於第二十開關的該第二端。
  13. 如請求項9所述之移位暫存器,其中該第二穩壓下拉電路(包含:一第二十一開關,具有一第一端、一第二端及一控制端,該第二十一開關的該第一端耦接於該第一節點,該第二十一開關之該第二端耦接於該第二輸出端,而該第二十一開關的該控制端耦接於該第四節點;一第二十二開關,具有一第一端、一第二端及一控制端,該第二十二開關的該第一端耦接於該第一輸出端,該第二十二開關的該第二端耦接於該第一系統電壓端,而該第二十二開關的該控制端耦接於該第四節點(K(n));及一第二十三開關,具有一第一端、一第二端及一控制端,該第二十三開關的該第一端耦接於該第二輸出端,該第二十三開關的該第二端耦接於該第一系統電壓端,而該第二十三開關的該控制端耦接於該第四節點。
  14. 如請求項9所述之移位暫存器,其中第二系統電壓端與第三系統電壓有相同之高低電壓位準、相同之週期及相反之相位。
  15. 如請求項9所述之移位暫存器,其中該驅動電路包含: 一第一開關,具有一第一端、一第二端及一控制端,該第一端耦接於該第一輸入端,該第二端耦接於該第一輸出端,該控制端耦接於該第一節點;及一第二十四開關,具有一第一端、一第二端及一控制端,該第二十四開關的該第一端耦接於該第一輸入端,該第二十四開關的該第二端耦接於該第二輸出端,而該第二十四開關的該控制端耦接於該第一節點。
  16. 如請求項9所述之移位暫存器,其中該主要下拉電路包含:一第六開關,具有一第一端、一第二端及一控制端,該第六開關的該第一端耦接於該第一節點,該第六開關的該第二端耦接於該第二輸出端,而該第六開關的該控制端耦接於該第四輸入端;一第七開關,具有一第一端、一第二端及一控制端,該第七開關的該第一端耦接於該第一輸出端,該第七開關的該第二端耦接於該第一系統電壓端,而該第七開關的該控制端耦接於該第四輸入端;及一第二十五開關,具有一第一端、一第二端及一控制端,該第二十五開關的該第一端耦接於該第二輸出端,該第二十五開關的該第二端耦接於該第一系統電壓端,而該第二十五開關的該控制端耦接於該第四輸入端。
  17. 如請求項9所述之移位暫存器,其中該上拉電路包含:一第一輸入開關,具有一第一端、一第二端及一控制端,該第一輸入開關的該第一端耦接於該第一訊號輸入端,而該第一輸入開關的該控制端耦接於該第二訊號輸入端;一第二輸入開關,具有一第一端、一第二端及一控制端,該第二輸入開關的該第一端耦接於該第一輸入開關的該第二端,該第二輸入開關 的該第一節點,而該第二輸入開關的該控制端耦接於該第二訊號輸入端;及一第三輸入開關,具有一第一端、一第二端及一控制端,該第三輸入開關的該第一端耦接於該第一輸入開關的該第二端,該第三輸入開關的該第二端耦接於該第一輸出端,而該第三輸入開關的該控制端耦接於該第三輸入開關的該第二端。
  18. 一種移位暫存電路,包含多個移位暫存器,每一移位暫存器包含:一第一輸入端;一第二輸入端;一第三輸入端;一第四輸入端;一第一訊號輸入端;一第一輸出端;一第一系統電壓端;一第二系統電壓端;一上拉電路,耦接於該第一訊號輸入端及一第一節點,用以依據該第一訊號輸入端的電壓位準,提升該第一節點的電壓位準;一驅動電路,耦接於該第一節點、該第一輸入端及該第一輸出端,用以根據該第一節點之電壓位準,來控制該第一輸入端及該第一輸出端之間的電性連接;一穩壓驅動電路,包含一電容,具有一第一端及一第二端,該電容的該第一端耦接於該第一節點,而該電容的該第二端耦接於一第二節點;一第一開關,具有一第一端、一第二端及一控制端,該第一開關的該第一端接受一系統高電壓位準,該第一開關的該第二端耦接 於該第二節點,而該第一開關的該控制端耦接於該第一輸入端;一第二開關,具有一第一端、一第二端及一控制端,該第二開關的該第一端接收在該系統高電壓位準,該第二開關的該第二端耦接於該第二節點,而該第二開關的該控制端耦接於該第二輸入端;一第三開關,具有一第一端、一第二端及一控制端,該第三開關的該第一端耦接於該第二節點,該第三開關的該第二端耦接於該第一系統電壓端,而該第三開關的該控制端耦接於該第三輸入端;及一第四開關,具有一第一端、一第二端及一控制端,該第四開關的該第一端耦接於該第二節點,該第四開關的該第二端耦接於一第一系統電壓端,而該第四開關的該控制端耦接於該第四輸入端;及一下拉電路,耦接於該第一節點、該第一輸出端、該第一系統電壓端及該第四輸入端,用以依據該該第四輸入端的電壓位準,下拉該第一節點及該第一輸出端的電壓位準。
  19. 如請求項18所述之移位暫存電路,其中該些移位暫存器包含一第一移位暫存器、一第二移位暫存器、一第三移位暫存器及一第四移位暫存器;其中該第一移位暫存器的該一第一輸入端接收一第一時脈訊號,該第一移位暫存器的該第二輸入端接收一第二時脈訊號,該第一移位暫存器的該第三輸入端接收一第三時脈訊號,該第一移位暫存器的該第四輸入端耦接至該第三移位暫存器的該第一輸出端;其中該第二移位暫存器的該第一訊號輸入端耦接至該第一移位暫存器之該第一輸出端,該第二移位暫存器的該一第一輸入端接收該第二時脈訊號,該第二移位暫存器的該第二輸入端接收一第四時脈訊號, 該第二移位暫存器的該第三輸入端接收該第一時脈訊號,而該第二移位暫存器的該第四輸入端耦接至該第四移位暫存器的該第一輸出端;其中該第三移位暫存器的該第一訊號輸入端耦接至該第二移位暫存器之該第一輸出端,該第三移位暫存器的該一第一輸入端接收該第四時脈訊號,該第三移位暫存器的該第二輸入端接收該第三時脈訊號,而該第三移位暫存器的該第三輸入端接收該第二時脈訊號;及其中該第四移位暫存器的該第一訊號輸入端耦接至該第三移位暫存器之該第一輸出端,該第四移位暫存器的該一第一輸入端接收該第三時脈訊號,該第四移位暫存器的該第二輸入端接收該第一時脈訊號,而該第四移位暫存器的該第三輸入端接收該第四時脈訊號。
  20. 如請求項18所述之移位暫存電路,其中該下拉電路包含:一主要下拉電路,耦接於該第一節點、該第一系統電壓端、該第四輸入端及該第一輸出端,用以根據該第四輸入端的電壓位準下拉該第一輸出端及該第一節點的電壓位準;一第一穩壓控制電路,耦接於該第一節點、該第一系統電壓端及一第三節點,用以根據該第三節點之電壓位準控制該第三節點之電壓位準;及一第一穩壓下拉電路,耦接於該第一節點、該第一系統電壓端、該第一輸出端及該第三節點,用以根據第三節點之電壓位準下拉該第一節點及該第一輸出端之電壓位準。
  21. 如請求項20所述之移位暫存電路,其中每一個移位暫存器另包含:一第二輸出端;一第二訊號輸入端; 一第三系統電壓端;及一第四節點;其中該下拉電路另包含:一第二穩壓控制電路,耦接於該第一節點、該第一系統電壓端、第三系統電壓端及該第四節點,並根據該第一節點及第三系統電壓端之電壓位準,控制該第四節點之電壓位準;及一第二穩壓下拉電路,耦接於該第一節點、該第一輸出端、該第二輸出端、該第一系統電壓端及該第三節點,用以根據第三節點及該第四節點之電壓位準,下拉該第一節點、該第一輸出端及該第二輸出端之電壓位準。
  22. 如請求項21所述之移位暫存電路,其中該些移位暫存器包含一第一移位暫存器、一第二移位暫存器、一第三移位暫存器及一第四移位暫存器;其中該第一移位暫存器的該一第一輸入端接收一第一時脈訊號,該第一移位暫存器的該第二輸入端接收一第二時脈訊號,該第一移位暫存器的該第三輸入端接收一第三時脈訊號,該第一移位暫存器的該第四輸入端耦接至該第三移位暫存器的該第一輸出端;其中該第二移位暫存器的該第一訊號輸入端耦接至該第一移位暫存器的該第一輸出端,而該第二移位暫存器的該第二訊號輸入端耦接至該第一移位暫存器的該第二輸出端,該第二移位暫存器的該一第一輸入端接收該第二時脈訊號,該第二移位暫存器的該第二輸入端接收一第四時脈訊號,該第二移位暫存器的該第三輸入端接收該第一時脈訊號,而該第二移位暫存器的該第四輸入端耦接至該第四移位暫存器的該第一輸出端;其中該第三移位暫存器的該第一訊號輸入端耦接至該第二移位暫存器的該第一輸出端,而該第三移位暫存器的該第二訊號輸入端耦接至該 第二移位暫存器的該第二輸出端,該第三移位暫存器的該一第一輸入端接收該第四時脈訊號,該第三移位暫存器的該第二輸入端接收該第三時脈訊號,而該第三移位暫存器的該第三輸入端接收該第二時脈訊號;及其中該第四移位暫存器的該第一訊號輸入端耦接至該第三移位暫存器的該第一輸出端,而該第四移位暫存器的該第二訊號輸入端耦接至該第三移位暫存器的該第二輸出端,該第四移位暫存器的該一第一輸入端接收該第三時脈訊號,該第四移位暫存器的該第二輸入端接收該第一時脈訊號,而該第四移位暫存器的該第三輸入端接收該第四時脈訊號。
  23. 如請求項21所述之移位暫存器,其中第二系統電壓端與第三系統電壓有相同之高低電壓位準、相同之週期及相反之相位。
  24. 如請求項19或22所述之移位暫存器,其中:該第一輸入端接收一第一時脈訊號;該第二輸入端接收一第二時脈訊號;該第三輸入端接收一第三時脈訊號;該第一時脈訊號、該第二時脈訊號及該第三時脈訊號係具有相同週期及相同脈衝長度之時脈訊號;該第二時脈訊號與該第一時脈訊號之間的相位差為90°;該第三時脈訊號與該第一時脈訊號之間的相位差為270°;及該第一時脈訊號、該第二時脈訊號及該第三時脈訊號不同時為高電壓位準。
TW103107741A 2014-03-06 2014-03-06 移位暫存電路及移位暫存器 TWI512703B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
TW103107741A TWI512703B (zh) 2014-03-06 2014-03-06 移位暫存電路及移位暫存器
CN201410196386.8A CN103985343B (zh) 2014-03-06 2014-05-12 移位暂存电路及移位暂存器
US14/325,392 US9208737B2 (en) 2014-03-06 2014-07-08 Shift register circuit and shift register

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW103107741A TWI512703B (zh) 2014-03-06 2014-03-06 移位暫存電路及移位暫存器

Publications (2)

Publication Number Publication Date
TW201535338A true TW201535338A (zh) 2015-09-16
TWI512703B TWI512703B (zh) 2015-12-11

Family

ID=51277291

Family Applications (1)

Application Number Title Priority Date Filing Date
TW103107741A TWI512703B (zh) 2014-03-06 2014-03-06 移位暫存電路及移位暫存器

Country Status (3)

Country Link
US (1) US9208737B2 (zh)
CN (1) CN103985343B (zh)
TW (1) TWI512703B (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105047130A (zh) * 2015-06-23 2015-11-11 上海天马有机发光显示技术有限公司 一种移位寄存单元及其驱动方法、栅极驱动电路
TWI574276B (zh) * 2015-12-23 2017-03-11 友達光電股份有限公司 移位暫存器及其控制方法
CN107507555A (zh) * 2017-08-15 2017-12-22 友达光电股份有限公司 栅极驱动电路
TWI625711B (zh) * 2017-08-29 2018-06-01 友達光電股份有限公司 閘極驅動電路

Families Citing this family (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI512703B (zh) * 2014-03-06 2015-12-11 Au Optronics Corp 移位暫存電路及移位暫存器
TWI486959B (zh) * 2014-05-05 2015-06-01 Au Optronics Corp 移位暫存器電路
TWI539435B (zh) 2014-08-29 2016-06-21 友達光電股份有限公司 驅動電路
TWI544491B (zh) * 2014-09-10 2016-08-01 友達光電股份有限公司 移位暫存器電路
CN104269152B (zh) * 2014-10-22 2017-01-18 深圳市华星光电技术有限公司 用于氧化物半导体薄膜晶体管的行驱动电路
TWI544474B (zh) * 2014-11-19 2016-08-01 友達光電股份有限公司 移位暫存器
TWI566229B (zh) * 2015-06-03 2017-01-11 友達光電股份有限公司 顯示裝置之時序控制器及其操作方法
TWI556220B (zh) * 2015-06-25 2016-11-01 友達光電股份有限公司 移位暫存器及其輸出訊號下拉方法
TWI556222B (zh) * 2015-10-29 2016-11-01 友達光電股份有限公司 移位暫存器
CN105551421B (zh) * 2016-03-02 2019-08-02 京东方科技集团股份有限公司 移位寄存器单元、驱动方法、栅极驱动电路和显示装置
CN105741808B (zh) * 2016-05-04 2018-02-16 京东方科技集团股份有限公司 栅极驱动电路、阵列基板、显示面板及其驱动方法
CN106251816B (zh) * 2016-08-31 2018-10-12 深圳市华星光电技术有限公司 一种栅极驱动电路及液晶显示装置
CN106571123B (zh) * 2016-10-18 2018-05-29 深圳市华星光电技术有限公司 Goa驱动电路及液晶显示装置
CN106782406B (zh) * 2017-02-08 2019-04-09 京东方科技集团股份有限公司 移位寄存器电路及其驱动方法、栅极驱动电路、显示面板
CN107016973A (zh) * 2017-05-05 2017-08-04 惠科股份有限公司 移位暂存电路及其应用的显示面板
CN106940977B (zh) * 2017-05-16 2019-07-19 京东方科技集团股份有限公司 移位寄存器、阵列基板栅极驱动电路和显示装置
CN107146589A (zh) * 2017-07-04 2017-09-08 深圳市华星光电技术有限公司 Goa电路及液晶显示装置
CN107424582B (zh) * 2017-09-27 2019-08-30 武汉华星光电技术有限公司 扫描驱动电路及显示装置
CN107492338A (zh) * 2017-10-13 2017-12-19 京东方科技集团股份有限公司 一种栅极驱动电路及显示装置
CN109903729B (zh) * 2017-12-08 2024-04-16 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路及驱动方法、显示装置
TWI690931B (zh) * 2019-03-08 2020-04-11 友達光電股份有限公司 閘極驅動電路以及移位暫存器的控制方法
TWI714293B (zh) * 2019-10-03 2020-12-21 友達光電股份有限公司 移位暫存電路
TWI744096B (zh) * 2020-11-18 2021-10-21 友達光電股份有限公司 閘極驅動電路

Family Cites Families (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100788391B1 (ko) * 2001-02-27 2007-12-31 엘지.필립스 엘시디 주식회사 액정표시패널의 양 방향 구동 회로
KR100714003B1 (ko) * 2005-08-22 2007-05-04 삼성에스디아이 주식회사 쉬프트 레지스터 회로
JP4912186B2 (ja) * 2007-03-05 2012-04-11 三菱電機株式会社 シフトレジスタ回路およびそれを備える画像表示装置
JP5008032B2 (ja) 2007-08-30 2012-08-22 ソニーモバイルディスプレイ株式会社 遅延回路、半導体制御回路、表示装置、および電子機器
US7847603B2 (en) 2008-02-13 2010-12-07 Himax Technologies Limited Driving circuits in electronic device
KR101579082B1 (ko) * 2008-12-23 2015-12-22 삼성디스플레이 주식회사 게이트 구동회로 및 이의 구동 방법
CN101533623A (zh) * 2009-02-26 2009-09-16 深圳华映显示科技有限公司 可抑制临界电压漂移的闸极驱动电路
TWI413050B (zh) * 2009-03-17 2013-10-21 Au Optronics Corp 高可靠度閘極驅動電路
TWI421872B (zh) * 2009-03-24 2014-01-01 Au Optronics Corp 能降低耦合效應之移位暫存器
TWI410944B (zh) * 2009-06-10 2013-10-01 Au Optronics Corp 顯示裝置之移位暫存器
TWI404332B (zh) * 2009-12-11 2013-08-01 Au Optronics Corp 移位暫存器電路
TWI397259B (zh) * 2010-05-10 2013-05-21 Au Optronics Corp 移位暫存器電路
TWI446717B (zh) * 2010-06-23 2014-07-21 Au Optronics Corp 移位暫存器電路及移位暫存器
TWI413972B (zh) * 2010-09-01 2013-11-01 Au Optronics Corp 移位暫存電路
TWI433460B (zh) * 2010-09-21 2014-04-01 Au Optronics Corp 可增加驅動能力之第n級移位暫存器及增加移位暫存器驅動能力之方法
TWI437822B (zh) * 2010-12-06 2014-05-11 Au Optronics Corp 移位暫存器電路
TWI438763B (zh) * 2011-10-21 2014-05-21 Au Optronics Corp 顯示面板及其閘極驅動電路
TWI493871B (zh) * 2012-06-05 2015-07-21 Au Optronics Corp 移位暫存器電路、顯示器及移位暫存器
KR20140020484A (ko) * 2012-08-08 2014-02-19 삼성디스플레이 주식회사 주사 구동 장치 및 그 구동 방법
TWI511459B (zh) * 2012-10-11 2015-12-01 Au Optronics Corp 可防止漏電之閘極驅動電路
TWI512703B (zh) * 2014-03-06 2015-12-11 Au Optronics Corp 移位暫存電路及移位暫存器
TWI514362B (zh) * 2014-03-10 2015-12-21 Au Optronics Corp 移位暫存器模組及驅動其之方法

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105047130A (zh) * 2015-06-23 2015-11-11 上海天马有机发光显示技术有限公司 一种移位寄存单元及其驱动方法、栅极驱动电路
TWI574276B (zh) * 2015-12-23 2017-03-11 友達光電股份有限公司 移位暫存器及其控制方法
CN107507555A (zh) * 2017-08-15 2017-12-22 友达光电股份有限公司 栅极驱动电路
TWI623926B (zh) * 2017-08-15 2018-05-11 友達光電股份有限公司 閘極驅動電路
TWI625711B (zh) * 2017-08-29 2018-06-01 友達光電股份有限公司 閘極驅動電路

Also Published As

Publication number Publication date
US20150255034A1 (en) 2015-09-10
TWI512703B (zh) 2015-12-11
CN103985343B (zh) 2016-04-20
US9208737B2 (en) 2015-12-08
CN103985343A (zh) 2014-08-13

Similar Documents

Publication Publication Date Title
TWI512703B (zh) 移位暫存電路及移位暫存器
TWI514365B (zh) 閘極驅動電路及移位暫存器
EP3832635B1 (en) Shift register, gate driving circuit, display device, and gate driving method
JP5485811B2 (ja) 双方向シフトレジスタ、及びこれを用いた画像表示装置
JP5618821B2 (ja) 双方向シフトレジスタ及びこれを用いた画像表示装置
JP5669453B2 (ja) 双方向シフトレジスタ、及びこれを用いた画像表示装置
WO2018171133A1 (zh) 移位寄存器单元、栅极驱动电路以及驱动方法
KR100847091B1 (ko) 시프트 레지스터 회로 및 그것을 구비한 화상표시장치
JP4912186B2 (ja) シフトレジスタ回路およびそれを備える画像表示装置
EP3933820A1 (en) Shift register unit, gate driving circuit and control method thereof, and display device
US11348501B2 (en) Shift register and driving method thereof, gate driving circuit and display device
WO2017193775A1 (zh) 移位寄存器单元、栅极驱动电路及其驱动方法、显示装置
WO2017206542A1 (zh) 移位寄存器及其操作方法、栅极驱动电路和显示装置
WO2010050262A1 (ja) シフトレジスタ回路および表示装置ならびにシフトレジスタ回路の駆動方法
TWI505276B (zh) 移位暫存電路及移位暫存器
US20170154602A1 (en) Shift register unit, its driving method, gate driver circuit and display device
KR20100083370A (ko) 게이트 구동회로 및 이를 갖는 표시장치
JP5833119B2 (ja) フリップフロップ、シフトレジスタ、表示パネル、及び表示装置
US20210358367A1 (en) Shift register and driving method thereof, gate drive circuit, and display device
KR101639496B1 (ko) 시프트 레지스터, 게이트 구동 회로, 어레이 기판, 및 디스플레이 디바이스
WO2019228522A1 (zh) 信号合并电路、栅极驱动单元、栅极驱动电路和显示装置
JP2008251094A (ja) シフトレジスタ回路およびそれを備える画像表示装置
WO2019033818A1 (zh) 移位寄存器及其驱动方法、栅极驱动电路、显示装置
TWI559276B (zh) 移位暫存電路
TWI552137B (zh) 閘極驅動電路及其移位暫存器