TW201108621A - Frequency synthesizer with multiple tuning loops - Google Patents

Frequency synthesizer with multiple tuning loops Download PDF

Info

Publication number
TW201108621A
TW201108621A TW099104926A TW99104926A TW201108621A TW 201108621 A TW201108621 A TW 201108621A TW 099104926 A TW099104926 A TW 099104926A TW 99104926 A TW99104926 A TW 99104926A TW 201108621 A TW201108621 A TW 201108621A
Authority
TW
Taiwan
Prior art keywords
frequency
signal
trimming
coarse
loop
Prior art date
Application number
TW099104926A
Other languages
English (en)
Inventor
Russell John Fagg
Original Assignee
Qualcomm Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Qualcomm Inc filed Critical Qualcomm Inc
Publication of TW201108621A publication Critical patent/TW201108621A/zh

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03DDEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
    • H03D7/00Transference of modulation from one carrier to another, e.g. frequency-changing
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/16Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
    • H03L7/22Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using more than one loop
    • H03L7/23Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using more than one loop with pulse counters or frequency dividers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/16Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
    • H03L7/18Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop
    • H03L7/183Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between fixed numbers or the frequency divider dividing by a fixed number
    • H03L7/185Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between fixed numbers or the frequency divider dividing by a fixed number using a mixer in the loop
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/16Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
    • H03L7/18Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop
    • H03L7/197Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between numbers which are variable in time or the frequency divider dividing by a factor variable in time, e.g. for obtaining fractional frequency division
    • H03L7/1974Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between numbers which are variable in time or the frequency divider dividing by a factor variable in time, e.g. for obtaining fractional frequency division for fractional frequency division
    • H03L7/1976Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between numbers which are variable in time or the frequency divider dividing by a factor variable in time, e.g. for obtaining fractional frequency division for fractional frequency division using a phase accumulator for controlling the counter or frequency divider
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L2207/00Indexing scheme relating to automatic control of frequency or phase and to synchronisation
    • H03L2207/12Indirect frequency synthesis using a mixer in the phase-locked loop

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Transceivers (AREA)

Description

201108621 六、發明說明·· 【發明所屬之技術領域】 本揭示案大體而言係關於電子設備,且更具體言之係關 於一種頻率合成器。 【先前技術】 頻率合成器為一電路,其接收參考頻率之參考信號且產 生輸出頻率之輸出信號。取決於所要之輪出頻率及給定之 參考頻率’輸出頻率可與參考頻率呈整數比率或非整數比 〇 頻率合成器普遍用於各種電子器件中。舉例而言,諸如 蜂巢式電話之無線器件可包括頻率合成器以產生用於降頻 轉換或增頻轉換之本端振i器(LO)信號。頻率合成器可接 收固定頻率之參考信號且產生所要輸出頻率之l〇信號。 輸出頻率可為可變的絲決於用於通信之頻道1要產生 具有準確頻率之純淨L〇信號以便獲得良好效能。 【發明内容】 文中&述冑具有多個調諸迴路且能夠達成良好效能 精、田頻率解析度之頻率合成器。在一例示性設計中,該 T率合成器包括—微調迴路及—粗調迴路。每-調諸迴路 t含電路區塊之-集合,該等電路區塊耗接於-回饋迴路 中且能夠調整藓击 ^ 9由彼调諧迴路提供之信號的頻率。每一, 谐迴路可藉由—鍅知. ^ 該微調迴路可操作Γ 或某—其他設計來實施。 解析度。該粗調、。有限調諧範圍内且可具有精細頻碑 Μ 。迴路可操作於一寬的調諧範圍内且可具才 146532.doc 201108621 +略頻率解析度。調諧範圍指代調諧迴路可在其上操作之 頻率範圍’ 因此為藉由調諧迴路提供之信號的頻率範 圍。可错由微調迴路及粗調迴路之組合獲得具有精細頻率 解析度之寬的調諧範圍以及其他優點。 在例不性設計中,該微調迴路可接收一參考頻率之一 >考仏虎且產生可按精細步長來調整之一第一頻率的一微 調㈣。㈣調迴料純財相叙M —輸出頻率 之一輸出信號。該粗調迴路亦可基於(例如,藉由混頻)該 輸出信號及該微調信號而產生一第二頻率之一粗調信號。 可按粗略步長(例如,用該參考頻率之整數倍)來調整該第 :頻率。可基於該第一頻率及該第二頻率來判定該輸出頻 率可如以下所描述來實施該微調迴路及該粗調迴路。 以下進-步詳細地描述本發明之各種純及特徵。 【實施方式】 詞 說明 為比 謂「充當一實例、例項或 例示性」之任何設計解釋 例示性」在本文中用以意 j。不必將本文中描述為「 其他設計較佳或有利。 圖!展示具有單一調諸迴路之分㈣頻率合成器刚之方 塊圖。參考振盪器11G產生具有精確頻率/<之-來朴 號。振盪器11G可為晶體振盪器(XQ)、壓控XQ (vcxo)、 溫度補償XO(TCXO)或草—苴你相 )、呆其他類型之振盪器。相位頻率 摘測器13 2接收參考信號及來白夕 〇 猊及采自多杈數除頻器144之回饋信 號’比較該兩個信號之相位, 且徒供払不兩個輸入信號之 間的相位差/誤差之誤差信號。 電何泵134接收該誤差信號 146532.doc 201108621 且產生與該誤差信號成比例之一電流信號(或電荷卜迴路 滤波器136濾波該電流信號以提供一控制信號。墨控振堡 器(VC〇)138接收該控制信號且產生具有藉由該控制信號判 定之頻率仏的一輸出信號。除頻器144使該輸出信號之頻 •:除以除頻器比率N’且將回饋信號提供至相位頻率谓測 器132。時常可互換地使用術語「除頻器比率」、「比率 及「因子」。 除頻器比率N可為一非整數值且可分解為一整數部分q 及一分數部分K ’其中⑼,G<K<1且N = Q + K。ΛΣ(㈣ sigma)調變器(DSM)1 5〇接收該分數部分κ且產生丨與〇之位 元序列,其中一之百分比係取決於分數部分κ。然而,^ 〇分布於該位元序列中使得大多數量化雜訊經塑形而在高 頻出現且可更容易地藉由迴路據;皮器136滤除。求和器⑸ 將來自ΔΣ調變器150之位元序列與整數部分卩加總且將 一瞬時除頻器比率提供至除頻器144。取決於由δς調變器 150提供了 〇抑或i,該瞬時除頻器比率可等於q或。 迴路濾波器136及頻率合成器1〇〇之開放迴路增益判定頻 率合成器100之封閉迴路頻寬。可能需要具有寬的封閉迴 路頻寬以便獲得良好之動態效能,例如,輸出信號對參考 信號之較快鎖定、纟自VC〇 138之雜訊的較佳抑制、來自 鄯近傳輸益(若存在)之頻率牽引效應的較佳濾除,等等。 寬的封閉迴路頻寬亦可導致用於迴路濾波器136之較小電 谷器及/或較大電阻器,其可促進將迴路濾波器136整合於 積體電路(1C)上。 I46532.doc 201108621 可將頻率合成器100作為— 藉由以為刀數N頻率合成器來操作。可 稽田以參考頻率之轡 時除萌哭… 丰改變/抖動整數值Q與Q+i之間的瞬 最大…“刀數除頻器比率N,其中Q為小於狀 喊大整數值。該瞬時除頻 u f演咨比率可隨參考信號之每一週期 改皮一次。該瞬時除 座 ” °率之平均值等於分數除頻器比 4 由以整數除頻器比率Q及Q+1 之序列來近似分數除頻器比率N而產生的量化雜訊塑形, 以集中於頻率合成器1〇〇之封閉迴路頻寬外的高頻。可接 著藉由頻率合成器100之低通回應來遽波該量化雜訊。 分數N頻率合成器⑽可具有特定限制。首先,由糊 變器150進行之雜訊塑形可將特定約束置於頻率合成器⑽ 之封閉迴路頻寬上。該雜訊塑形取決於一過取樣比率 (◦SR),其為ΔΣ調變器15〇之時鐘頻率(亦即,圖}中之參考 頻率)與頻率合成益100之封閉迴路頻寬的比率。大體而 吕,可藉由較高OSR達成較佳雜訊塑形。對於給定參考頻 率而言,可藉由減小封閉迴路頻寬來獲得高〇SR。然而, 較小之封閉迴路頻寬可能為不符合要求的。可藉由較小 OSR獲得寬的封閉迴路頻寬。然而,較小〇SR可導致較多 量化雜訊整合於頻率合成器之封閉迴路頻寬内。因此,可 藉由雜訊塑形考慮來限制封閉迴路頻寬。其次,頻率合成 器100中之多模數除頻器144、相位頻率偵測器132及電荷 泵134可能需要較高線性。此等電路區塊中之非線性可能 導致將來自ΔΣ調變器150之量化雜訊摺疊至基頻及降級雜 訊效能。分數N頻率合成器1〇〇亦可具有其他限制。 146532.doc 201108621 亦可將頻率合成器100作為一整數N頻率合成器來操作。 =二兄Γ可移除ΛΣ調變器150或使其對於分數部分而 -、備-。除頻器144可使輸出信號之頻率除以—固定 整數除頻器比率,且輸出頻率可為參考頻率之整數倍。可 使用低的參考頻率以達成輪出信號之精細頻率解析度。秋 而,由於若干原因’低的參考頻率可能為不符合 f先’低的參考頻率可限制頻率合成器1〇〇之封閉迴路頻 乙迴路頻寬通常經設計以遠小於參考頻率以便充 二::,考信號。其次’可使用大的除頻器比 Γ考頻率獲得所要輸出頻率。除頻器比率充當針對參考 !:源(例如’參考《器⑽、相位頻㈣測器】32、電 =4等等)之乘數。因此,大的除頻器比率可等同於大 的乘數,其可能為不符合要求的。 在—態樣中,可使用具有多個調猎迴路之頻率合成器以 達成良好動態效能及精細頻率 ,,頻率合成器包括一粗調迴::—度微調::項” Γ計 路亦可稱作微變(Vernier)迴路。节粗坑二顧料 批γh 峪°亥粗凋迴路可操作於寬調 ::::可具有粗略頻率解析度’該粗略頻率解析度可 >考頻率之整數倍給定。粗調迴路可具有寬鬆之線性要 二可%因於寬鬆之量化雜㈣波要求而經料具有寬 :迴路頻寬。微調迴路可操作於有限調諸範圍内且可 1精細頻率解析度,例如,約為百萬分之幾(ppm)。 :展示具有多個調错迴路之頻率合成器200之例示性設 相方塊圖。頻率合成器200包括一粗調迴路220及一微調 i46532.doc 201108621 迴路250。粗調迴路22〇自參考振盪器21〇接收頻率為乂^之 參考信號及自微調迴路250接收頻率為之微調信號。粗 調迴路220產生頻率為之輸出信號,其可給定為: fout ' f coarse + /^ = Μ * f r&f + f ^ » 等式(J )
來 中4,且M為一整數除頻器比率。 在粗調迴路220内,相位頻率偵測器232接收參考信號及 自除頻器244之回饋信號,比較該兩個信號之相位且 提供指示兩個輸入信號之間的相位誤差之一誤差信號。電 荷菜2 3 4接收該誤差信號且產生與該誤差信號成比例之一 電流信號。迴路濾波器236渡波該電流信號且提供一控制 信號》VCO 238產生具有藉由該控制信號判定之頻率的輸 f信號。混頻器242混頻該輸出信號與來自微調迴路25〇之 微調信號且提供一粗調信號。除頻器244使粗調信號之頻 率除以整數除頻器比率M,且將回饋信號提供至相位頻率 偵測器232。 微調迴路250接收來自參考振盪器21〇之參考信號且產生 微調信號。微調迴路250可如以下所描述來實施。如等式 ⑴中所展可藉由選擇合適之整數除㈣比率Μ及合適 之精細頻率//⑹而獲得所要之輸出頻率。 圖3展示圖2之頻率合成器2〇〇中之微調迴路25〇之例示性 料的方塊圖。在此例示性設計中,藉由―分數NpLw 貫施微調迴路2 5 〇。 在微調迴路250内,相位頻㈣測器332接收來自參考振 146532.doc 201108621 璗器21〇之參考信號及來自多模數除頻器⑽之回饋信號, 比較該兩個信號之相位’且提供—誤差信號。電荷㈣4 接m ju5號且產生—電流信號。迴路滤波器说滤波 該電流信號且提供-控制信號。vc〇別接收該控制信號 且產生具有藉由該控制作號主丨$ 玲田^工市Η口珑列疋之頻率的微調信號。在一 ^列示性設計中,㈣3中所展示,可藉由一環式振藍器 來貫施VCO 338’該環式振盈器包含麵接於—迴路中之多 個(例如,三個)延遲單元。環式振盪器之振盈頻率可取決 於母一延遲單元之延遲,該延遲可由來自迴路遽波器336 之控制信號控制。除頻器344使微調信號之頻率除以除頻 益比率I且將回饋信號提供至相位頻率_器332。 微調信號之頻率可給定為如下: 等式(2) />e=P'/re/ > 其中1<P為針對微調信號之除頻器比率。 除頻器比率P可為非整數值且可分解為—整數部 分數部分K,其中说,0<K<u 收該分數部分κ,且基於分數ρκ=°ΔΣ調變器洲 基於刀數^分1^產生1與0之位元; ’】。求和益352將來自ΛΣ調變器35〇之位元序列細 L加總’且將—瞬時除頻器比率提供; 由△卿器35。提供了 0抑或i,該瞬時::器3二 L或L+卜 除“科可等; 來自粗調迴路22〇之輸出信號之頻率可給定為. fou !+/^=M./^+(L + K)-/re/=N./^ , 等式( H6532.doc 201108621 其中N=L+M+K,其中L及Μ為整數除頻器比率,且尺為1^之 分數部分。 作為一實例,頻率合成器200内之各種信號的頻率可為 如下: /ΘΟΜΗζ ’/βΟΟίπΜΗζ,石纖=300_麻,|=ι〇〇3 33ΜΗζ。 對於以上給定之實例而言,除頻器比率可為如下: M=75,L=25且Κ=0.08325。 圖4展示圖2及圖3中之鮮合成器2〇〇内之各種信號的例 示性頻譜曲線。來自VCO 238之輸出信號之頻率為且 來自微調迴路2 5 〇之微調信號具有頻率心e。③頻器2 4 2混 頻輸出信號與微調信號且提供粗調信冑,該步且調信號可具 有(·)粗凋頻率為乂_。=九,_;之下部旁頻帶及(丨丨)頻率為 /⑽+ /加之上部旁頻帶。該下部旁頻帶可為所要之旁頻帶, 且該上部旁頻帶可能為不符合要求之旁頻帶。 該不符合要求之旁頻帶可由粗調迴路22〇内之相位頻率 谓測器232次取樣’且可能導致在低頻產生之突波雜訊。 在上文給定之實例中’該不符合要求之旁頻帶將處於 6.66騰’且可由相位頻率偵測器232次取樣以產生 6.66 MHz之大波雜訊。此突波雜訊可藉由迴路瀘波器⑽ 渡波/衰減。可選擇參考頻率及輸出頻率使得由對不符合 要求之旁頻帶進行之次取樣導致之突波雜訊的頻率足夠高 且可由迴路濾波器236來使之衰減。 在項例不性设計中,粗調迴路220内之混頻器242可藉 146532.doc 201108621 由單旁頻帶(SSB)混頻器來實施,該單旁頻帶混頻器 可於高側或低側提供所要之旁頻帶。SSB混頻器可能能夠 使不符合要求之旁頻帶衰減一足夠的量(例如,約4〇分貝 (dB))。在另一例示性設計中,混頻器242可藉由雙旁頻帶 (DSB)混頻器來實施,該雙旁頻帶(DSB)混頻器可提供所要 旁頻帶及不符合要求之旁頻帶兩者,例如,如圖4中所展 不。可將该不符合要求之旁頻帶衰減一足夠的量(例如, 大約10 dB)以避免自振幅調變(AM)波封引起之除頻器 失效。可將一濾波器置放於混頻器242與除頻器2料之間以 衰減不符合要求之旁頻帶。 圖5展示圖2及圖3中之頻率合成器200之微調迴路及粗調 迴路的例示性頻率回應。曲線51〇展示粗調迴路22〇之封閉 k路回應其頻寬可為。曲線520展示微調迴路250之 封閉迴路回應,其頻寬可為心町。微調迴路25〇之封閉迴路 頻寬可遠寬於(例如,至少兩倍)粗調迴路22〇之封閉迴路頻 寬。曲線530展示頻率合成器2〇〇之有效封閉迴路回應,其 頻寬可為/^咐。該有效封閉迴路頻寬可大約等於粗調迴路 22〇之封閉迴路頻寬。 可將粗調迴路220之封閉迴路頻寬設定為相對較高(例 如對;、上、疋之貫例而&設定為約400 ΚΉζ)以便獲得 粗調迴路《良好動態Μ。亦可將微調迴路250之封閉迴 路頻寬設定為相對較高(例如’對於以上給定之實例而言 設定為約4 ΜΗζ)以便獲得微調迴路之良好動態效能。大體 而言’可選擇每—調諧迴路之封閉迴路頻寬以獲得所要之 146532.doc •12· 201108621 動態效能。 返回參看圖3,如以上所描述,VCO 33 8可藉由環式振 盈益來實施。環式振盪器可消耗低的功率且佔用小的面 積,該兩者均為所要的。然而,環式振盪器可能具有不良 之相位雜訊特性。微調迴路250可經設計具有寬的封閉迴 路頻寬以便抑制來自環式振盪器之雜訊。可經由微調迴路 250之寬的封閉迴路頻寬來傳遞來自ΔΣ調變器35〇之更多量 化雜訊,且將其提供至粗調迴路22〇。然而,將由粗調迴 路220之封閉迴路頻寬濾波該量化雜訊。因此,可藉由粗 調迴路220之較窄封閉迴路頻寬來判定有效雜訊頻寬。 圖6展示具有多個調諧迴路之頻率合成器2〇2之例示性設 計的方塊圖。帛率合成器2〇2可經設計以在極高頻率(例 如,大於10 GHz)提供輸出信號。頻率合成器抓包括一粗 調迴路222及一微調迴路25〇。 粗調迴路222包括可如以上針對圖2所描述來操作之相位 '員率谓測器232、電荷泵234、迴路遽波器236、vc〇 238、混頻斋242及除頻器244。粗調迴路222進—步包括一 於 要收耒自VC〇 238之輸出信號,使該輸出 虎之頻率除以整數除頻器比率例如,除以二或四), =供-除頻器輸出信號。混頻器242混頻該除頻器輸出 來自微調迴路25°之微調信號且提供-粗調信號。 示頻益244使粗調信號之頻率 .l 正數比率或一非整數 ,且將回饋信號提供至相位頻率❹j|| 232。 可使用固定模數除頻器240對輪出信號進行除法運算, J46532.doc 13 201108621 其可避免設計高頻預接 頂杈比例調整盗(pre-scalar)之需要。預 按比例調整器為—除頻器,其可除以兩個除頻器比率(例 以2及3)。若除頻器⑽除以—固定整數比率,則可以 /之粗略步長調整輸出頻率,其中S為除頻器240之除頻 益比率。除頻器240之使用可因此導致較大之粗略步長, 其可以若干方式來處理。首先,可藉由使用除頻器244之 相位切換預按比例調整器來改良該等粗略步長。除頻器 244接著可能能夠使粗調信號除以一整數除頻器比率⑼ 如’除以8)或一中間非整數除頻器比率(例如,除以8.5)。 中間非整數除頻H比率為—處於兩個連續整數值之中心的 除頻器比率°其次’可藉由使用提供至ΔΣ調變器350之分 數部分K的足夠數目之額外位元及擴展環式振^⑽之調 諧範圍來使微調迴路250之調諧範圍自y;e/增大至8心。 圖3及圖6展示具有多個調諸迴路之頻率合成器之粗調迴 路的兩個例示性設計。該粗調迴路亦可藉由其他設計來實 施。舉例而言,相位頻率偵測器及電荷泵可藉由混頻器及/ 或其他電路來實施。 圖3及圖6亦展示具有多個調諧迴路之頻率合成器之微調 迴路的一例示性設計。該微調迴路亦可藉由其他設計來實 施。舉例而言,可替代環式振盪器而使用其他類型之振盪 器。ΔΣ調變器350及/或多模數除頻器240亦可藉由其他電 路來實施。微調迴路亦可藉由數值控制振盪器(NC〇)來實 施或可基於一 NCO。微調迴路亦可使用一 LC槽式振靈器或 一些其他類型之振盪器。微調信號亦可來自一外部可程式 146532.doc -14- 201108621 化頻率源。 在圖3及圖6中所展示之例示性設計中,微調迴路25〇接 收參考信號且操作於參考頻率。在另一例示性設計中,微 調迴路250可操作於低於參考頻率之頻率(例如,操作於參 考頻率之一半)^微調迴路25〇之較低操作頻率可導致相位 頻率_器332及電荷栗334之較低功率消耗,且亦可為δς 調變器350提供給定字長之精細頻率解析度。 在圖3及圖6中所展示之例示性設計中,可選擇分數部分 Κ以獲得所要之輸出頻率且該分數部分〖可為—固定值。 在另-麻性設計巾,可替代分數部分κ(或除了分數部分 κ之外)而將相位調變⑽)或頻率調變⑽)應用至δς調變 盗350。頻率合成器2⑽及2〇2因此可用於相位調變或頻率 本文中所描述之具有多個迴路之頻率合成器可提供特定 夕坦路頻率合成器可藉由將單迴路分數Ν頻率合成 益之没計折衷分開為兩個可管理部分(_粗調迴路及一微 =迴路)而避免㈣題。每_㈣迴路可經設計而具有相 子較寬之封閉迴路頻寬以獲 好動態效能。可藉由微調 迴路之封閉迴路頻寬及粗調迴路 波來自微調迴路之量化雜才、頻’兩者來濾 化雜汛。稭由微調迴路進行之量化雜 訊遽波減小了統計雜,方 線性M h 調迴路接著可具有寬鬆之 線性要求。有效雜訊頻寬 卜麻扣、·!·、々— 、夤上得以減小(例如,在以 上所描述之貫例中自4 MHz降至4〇〇 ^ 訊頻寬可放鬆微調迴路 z)。較低之有效雜 '、頻盗、相位頻率偵測器及電 146532.doc •15- 201108621 荷泵之線性要求。微調迴路可藉由差動電路(例如,差動 相位頻率偵測器、差動電荷泵、差動迴路濾波器,等等) 來實施。此可減小對雜訊耦合之敏感性,致能準確之頻寬 控制,且允許環式振盪器之使用。亦可將微調迴路實施於 ic上以減小成本及大小。 在一例示性設計中,例如’如圖3中所展示,一裝置可 包含-包括-微調迴路及_粗調迴路之頻率合成器。該微 凋k路可接收參考頻率“之參考信號,且產生可按精細步 長來調整之一第-頻率(例如’仏)的微調信號。粗調迴路 可接收參考信號且產生輸出頻率(例如,之輪出信號。 该輸出頻率可基於該第一頻率及可按粗略步長來調整之一 第頻率(例如,/“““)來判定。在一例示性設計中,該 粗略步長可為參考頻率之整數倍。在一例示性設計中,該 等精細步長可为1 __惡· I E , ''人 ,. 為&小步長大小之整數倍,該最小步長大 小可對應於參考頻率之—八皇 小可為例而言’該最小步長大 _ ,、中Β為分數部分Κ之位元之數目。 ^例示性設計中,例如,如圖2中所展示,粗調迴路 vc= —相位頻率偵測器、迴《波器、一 VLO及一混頻器。該混 且提供第-頻聿…信號及微調信號, :―頻率之一粗調信號。該除頻 之頻率進行除法運算(例如,除二破 考頻率之一门蚀^^数比率)’且提供參 虎。該相位頻率伯測器可接收參考㈣ 及忒回饋信號且提供— D虎 ㈣且接徂帝該電荷聚可接收該誤差 <。旎且袄供一電流信號。該迴 益可,慮波该電流信號 146532.doc •16· 201108621 供-控制信號。該Vco可接收該控制信
圖6中所展示,粗調迴路可進-步包含I 除:二可使輸出信號之頻率除以一整數比:: 除頻讀幻t號。該混頻器接著 Μ (替代輸“幻及微齡號且提供㈣㈣輪出信號 在—例示性設計中,例如,如圖3中所 可包含—環式振盈器、-多模數除頻器 相迴路 求和器、 夕松數除頻盗、一ΔΣ調變器、— . 帛-相位頻率偵測器、-第二電荷泵及_莖 料遽波器。該多模數除頻器可使微調信 :- 比率且提供-第二回饋•該第二二= 妾收參考仏號及該第二回饋信號且提供—第二誤 二;第:電荷栗可接收該第二誤差信號且提供―第二‘ :第。丄:第二迴路濾波器可濾波該第二電流信號且提供 產生㈣=號。該環式振逢器可接收該第二控制信號且 、生输號。該仏調變器可接收一非整數比率之 :且提供-調變器輸出(例如,—位元序列)。該求和器可 將該調變器輪出與該非整數比率之整數部分加總,且將一 #時除頻器比率提#至$ 路頻寬可U 調迴路之封閉迴 貝冤了為粗調迴路之封閉迴路頻寬的(例如)至少兩倍。 在例示性設計中,裝置可包含可接收參考頻/之一 參:七唬且產生輸出頻率之輸出信號的頻率合成器。該頻 ^合成器可基於參考信號而產生第一頻率之微調信號,或 :接收來自外部源之微調信號。該頻率合成器可基於輸出 仑唬及微调信號而產生第二頻率之粗調信號。該第二頻率 146532.doc •17· 201108621 可為參考頻率之整數倍。該輪出頻率可為參考頻率之 數倍,且可藉由第一頻率及第二頻率來判定。、 圖7A展示用於產生輪出信號之過程7〇〇之一例示卜 計。可基於參考頻率之參考信號而產生第一頻率之微調: 號(區塊712)。可按精細步長來調整該第-頻率。可基於該 微調信號及該參考作號而〆 亏疵而產生輸出頻率之輸出信號(區塊 7,基於該第-頻率及__第二頻率來衫該輸出頻率。 可按粗略步長來調整該第二頻率。該輸出信號可藉由具有 第-封閉迴路頻寬之粗調迴路產生。該微調信號可藉由具 有第二封閉迴路頻寬之微調迴路產生,該第二封閉迴路頻 寬可為第一封閉迴路頻寬寬的(例如)至少兩倍。 圖7Β展示圖7八中之區塊712之一例示性設計。微調信號 ,頻率可除以-非整數比率以獲得一回饋信號(區塊722卜 该非整數比率可包含—分數部分(例如,κ)及—整數部分 (例如,L)。可基於該非整數比率之該分數部分(例如,基 於一ΔΣ調變器)產生一位元序列(區塊724) ^可基於該位元 序列及該非整數比率之該整數部分來判定詩對微調信號 進行除法運算之一瞬時除頻器比率(區塊726)。該瞬時除頻 器比率可以一方式在兩個連續整數值之間(例如,[與^^ 之間)雙態觸發,以獲得分數部分且達成量化雜訊之雜訊 塑形。 圖7C展示圖7Α中之區塊714之一例示性設計。可基於輪 出偽號及微調信號而產生第二頻率之粗調信號(區塊732)。 可對粗調信號之頻率進行除法運算以獲得參考頻率之回饋 146532.doc 201108621 化5虎(區塊734)。可基於失老 信號(區塊%。可_ = 2及回饋信號而產生—誤差 號、差彳5心獲得用於調整輸出信 輸出頻率的-控制信號(區塊738)。 儘管圖7C中去显-, 率以獲得-除頻^屮頻率除以―整數比 …11輪出k旎(例如,如圓ό中所展示)。接著 可基於該除頻器齡_ Ψ h 生粗調信號。 (㈣輪^號)及微調信號而產 本文:所描述之具有多個迴路之頻率合成器可用於各種 I用=如’無線通信、計算、網路連接、消費者電子設 等。麵率合成11亦可用於各種電子n件,諸如, 無線通信器件、蜂巢式電話、廣播接收器、個人數位助理 (PDA):手持型器件、無線數據機、膝上型電腦、無接線 電話々藍芽盗件、無線區域迴路(wll)台、消費者電子器 等等。為了清楚起見,以下描述頻率合成器在無線通 仏盗件(其可為一蜂巢式電話或某一其他器件)中之使用。 在無線器件中’頻率合成器可用以產生用於傳輸器之傳輸 本端振盪H(L(D)錢及詩接„之接收l〇信號。 圖8展不無線通信器件8〇〇之一例示性設計的方塊圖。在 此設計中,無線器件_包括具有用以儲存資料及程式碼 之一記憶體812之資料處理器81〇及一收發器82()。收發器 ㈣包括支援雙向通信之傳輸器請及接收器咖。大體而 言’無線器件800可包括用於任何數目之通信系統及任何 數目之頻帶的任何數目之傳輸器及任何數目之接收器。 傳輸器或接收器可藉由超外差式架構或直接轉換架構來 146532.doc 201108621 貫施。在超外差式架構中,信號在多個級中於射頻㈣與 基頻之間進行頻率轉換,例如,在一個級中自好轉換至一 _頻(IF)且接著針對_接收器在另—級中自巧轉換至基 頻。在亦被稱作㈣架構之直接轉換架構中,信號在—個 級中於RF與基頻之間進行頻率轉換。超外差式架構及直接 轉換架構可使用不同電路區塊及/或具有不同要求。在圖8 中所展示之例示性設計中,傳輸器㈣及接收器85g藉由直 接轉換架構來實施。 在傳輸路徑中,資料處理器81〇處理待傳輸之資料且將 同相(I)及正交(Q)類比輸出信號提供至傳輸器83〇。在傳輸 器830内,低通濾波器㈡仏及以沘分別濾波丨類比輸出信號 及Q類比輸出信號,以移除由先前數位至類比轉換所弓丨起 之不符合要求的影像。放大器(AmP)834a及834b分別放大 來自低通濾波器832&及8321)之信號,且提供〗基頻信號及q 基頻信號。增頻轉換器84〇接收〗基頻信號及Q基頻信號並 藉由來自傳輸(TX)L〇產生器872之複數傳輸1〇信號對1基 頻信號及Q基頻信號進行增頻轉換,且提供一經增頻轉換 之信號。濾波器842濾波該經增頻轉換之信號以移除由增 頻轉換引起之不符合要求的影像及移除接收頻帶中之雜 訊。功率放大器(PA)844放大來自濾波器842之信號以獲得 所要之輸出功率位準且提供一傳輸RF信號。傳輸RF信號 係經由雙工器或開關846投送且經由天線848傳輸。 在接收路徑中,天線848接收藉由基地台及/或其他傳輸 器台傳輸之信號且提供一接收之射頻(RF)信號,該接收之 146532.doc 201108621 射頻(RF)信號係經由雙工器或開關846投送並提供至一低 雜訊放大器(LNA)852。藉由LNA 852放大該接收之RF信號 並藉由濾波器854濾波該接收之RF信號以獲得一輸入RF信 號。降頻轉換器86〇藉由來自接收(RX)L〇產生器882之複 數接收LO信號對該輸入RF信號進行降頻轉換且提供工基 頻仏號及Q基頻信號。藉由放大器862a及862b放大I基頻信 號及Q基頻信號且進一步藉由低通濾波器86牦及%仆濾波工 基頻信號及Q基頻信號,以獲得提供至資料處理器8之工 類比輸入信號及Q類比輸入信號。 TX頻率合成器87〇接收來自資料處理器"ο之控制資訊 (例如’針對用於所要傳輸頻率之整數部分L、分數部分κ 及整數除頻器比率M) ’且產生-處於所要傳輸頻率之第一 輸出信號。頻率合成器請可藉由圖3中之頻率合成器 2〇〇、圖6中之頻率合成器2〇2或具有多個迴路之某一其他 =合成器來實施°L〇產生器872基於該第-輸出信號而 產生用於增頻轉換之複數傳輸LO信號。 RX頻率合成器88〇接收來自資料處理器㈣之控制資訊 =數7對用於所要接收頻率之整數部分L、分數部分K 矛、頻态比率M)’且產生一處於所要接收 輸出信號。艏专人丄、 月干 <弟一 2〇〇 &成益880可藉由圖3中之頻率合成器 θ中之頻率合成器202或具有多個迴路草 頻率合成写/峪之系一其他 4貫施。L0產生器如心㈣^ & 圖8展示—例示性收發器設計。大體而言,傳輸器及接 產生用於降頻轉換之複數接㈣信號 … m » s - 146532.doc 201108621 收器中之信號的調節可藉由放大器、濾波器、增頻轉換 器、降頻轉換器等之一或多個級來執行。此等電路區塊可 與圖8中所示之組態不同地配置。另外,圖8中未展示之其 他電路區塊亦可用以調節傳輸器及接收器中之信號。亦可 省略圖8中之一些電路區塊。可在一或多個類比積體電路 (1C)、RF IC (RFIC)、混頻信號1C等上實施整個收發器820 或收發器820之一部分》 本文中所描述之具有多個迴路之頻率合成号可實 1C、類比IC、RFIC、混頻信號iC、特殊應用積體電辟 (ASIC)、印刷電路板(PCB)、電子器件等上。亦可藉由詰 如互補金氧半導體(CMOS)、N通道MOS (NMOS)、P通道 MOS (PMOS)、雙極接面電晶體(BJT)、雙極 ⑼c刪)、補(SiGe)、珅化鎵(GaAs)等之各㈣處理技 術製造該頻率合成器。 實施本文中所描述之頻率合成器之裝置可為獨立器件或 可為較大器件之-部分。器件可為·_⑴獨立1C ; (ii)可包 …儲存資料及/或指令之記憶體10的一或多個IC之集 口 ’㈣诸如RF接收器(猶)或RF傳輸器/接收器(RTR)之 RFK:’㈣諸如行動台數據機(MSM)之ASIC; (v) 他器件内之模組,»接 八 手機或行動單元;㈣等等。式電5舌無線器件、 在或多個例示性設計中,所描述之功能可 體、物體或其任何組合來實施。若實施 ::、軟 該等功能作為一或多個指==中,則可將 7 :¾ %式碼而儲存於—電腦可夢 146532.doc -22· 201108621 媒體上或經由一電腦可讀媒體來傳輸。電腦可讀媒體包括 電細儲存媒體與通信媒體兩者,通信媒體包括促進電腦程 式自處傳送至另—處之任何媒體。儲存媒體可為可由電 腦存取之任何可用媒體。借助於實例且並非限制,該等電 腦可讀媒體可包含RAM、刪、EEp_、cd挪或其 他光碟儲存器、磁碟儲存器或其他磁性儲存器件,或可用 以載運或儲存呈指令或資料結構形式之所要程式碼並可由 ^存取的任何其他媒體。又’將任何連接恰當地稱為電 腦可讀媒體。舉例而言’若使用同軸電纜、光纖電纜、雙 紋線、數位用戶線(DSL),或諸如紅外線、無線電及微波 之無線技術而自網站、飼服器或其他遠端源傳輸軟體,則 同軸電蜆、光纖電欖、雙絞線、DSL或諸如紅外線、無線 電及微波之無線技術包括於媒體之定義中。如本文令所使 用’磁碟及光碟包括緊密光碟(CD)、雷射光碟、光碟、數 位多功能光碟(DVD)、軟性磁碟及藍光光碟,其中磁碟通 常以磁性方式再生資料’而光碟用雷射以光學方式再生資 料β上述各物之組合亦應包括在電腦可讀媒體之範疇内。 ,皮提供本發明之先前描述以使任何熟習此項技術者能夠製 1使用本發明。本發明之各種修改對於熟習此項技術者 而言將顯而易見’且本文所定義之一般原理可在不脫離本 發明之範嘴的情況下適用於其他變體。因此,本發明並非 意欲限於本文中所描述之實例及設計,而應符合與本文中 所揭不之原理及新穎特徵相一致的最廣泛範疇。 【圖式簡單說明】 J46532.doc -23- 201108621 例示性設 迴路的方 曲線。 —例示性 圖1展示具有單一調諸迴路之分數;IS[頻率合成器 圖2展示具有多個調諧迴路之頻率合成器之〜 計。 圖3展示圖2之頻率合成器内之微調迴路及粗調 塊圖。 圖4展示圖2之頻率合成器内之各種信號的頻譜 圖5展示微調迴路及粗調迴路之頻率回應。 圖6展示具有多個調請迴路之頻率合成器之另 設計。 圖7A、圖7B及圖7C展示產生輸出信號之過程。 圖8屐示無線通信器件之方塊圖。 【主要元件符號說明】 100 頻率合成器 110 參考振盪器 132 相位頻率偵測器 134 電荷泵 136 迴路濾波器 138 .壓控振盪器(VCO) 144 多模數除頻器 150 △ Σ調變器(DSM) 152 求和器 200 頻率合成器 202 頻率合成器 210 參考振盪器 201108621 220 粗調迴路 222 粗調迴路 232 相位頻率偵測器 234 電荷泵 236 迴路濾波器 238 VCO 240 除頻器 242 混頻器 244 除頻器 250 微調迴路 332 相位頻率偵測器 334 電荷泵 336 迴路濾波器 338 VCO 344 多模數除頻器 350 △ Σ調變器 352 求和器 510 曲線 520 曲線 530 曲線 800 無線通信器件 810 資料處理器 812 記憶體 820 收發器 146532.doc •25- 201108621 830 傳輸器 832a 低通渡波器 832b 低通濾波器 834a 放大器(Amp) 834b 放大器(Amp) 840 增頻轉換器 842 濾、波器 844 功率放大器(PA) 846 雙工器或開關 848 天線 850 接收器 852 低雜訊放大器(LNA) 854 渡波器 860 降頻轉換器 862a 放大器 862b 放大器 864a 低通濾波器 864b 低通渡波器 870 傳輸(TX)頻率合成器 872 傳輸(TX)本端振盪器(LO)產生器 880 接收(RX)頻率合成器 882 接收(RX)LO產生器 146532.doc -26-

Claims (1)

  1. 201108621 七、申凊專利範園: 1. 一種裝置,其包含: 率合成器,其包含: 二微調迴路’其操作地用以接收—參考頻率之一參考 =且產生可按精細步長來調整之—第—頻率之一 信號,及 一粗調迴路’其耗接至該微調迴路且操作地用以接收 料考信號且產生—輸出頻率之__輸出信號,基於該第 —頻率及-第二頻率而歡該輸出頻率,且可按粗略步 長來調整該第二頻率。 2.如請求項丨之裝置’其中該粗調迴路包含: I頻器,其操作地用以接收該輸出信號及該微調信 號’且提供該第二頻率之一粗調信號。 月求項2之裝置,其中該混頻器包含一單旁頻帶(ssb) 混頻器。 4.如請求項2之裝置’其中該粗調迴路進一步包含: 一除頻器’其操作地用以對該粗調信號之頻率進行除 法運异且提供該參考頻率之一回饋信號’ 一相位頻率偵測器,其操作地用以接收該參考信號及 該回饋信號且提供一誤差信號, 電荷泵’其操作地用以接收該誤差信號且產生一電 流信號, 一迴路濾波器,其操作地用以濾波該電流信號且提供 一控制信號,及 146532.doc 201108621 其操作地用以接收該控制信號 一壓控振盪器(vco), 且提供該輸出信號。 5. 用以使該粗調 二頻率為該參 如請求項4之裝置’其中該除頻器操作地 信號之頻率除以-整數比率,且其中該第 考頻率之一整數倍。 =求項4之裝置,其申該除頻器操作地用以使該粗調 °,之頻率除以-整數比率或-中間非整數比率。 7.求項2之裝置,#中該粗調迴路進_步包含—除頻 益’錢頻ϋ操作地用錢該輸出信號之頻率除以一整 率且提供頻器輸出信號,且其中該混頻器操作 上i、接收。亥除頻器輸出信號及該微調信號且提供該粗 調信號。 ° ' 8·如6青求項1之裝置,其中該微調迴路包含 二環式振盪器,其操作地用以產生該微調信號。 9.如明求項1之裝置,其中該微調迴路包含: 夕模數除頻器’其操作地用以使該微調信號之頻率 除以—非整數比率且提供一回饋信號, 調變器’其操作地用以接收該非整數比率之一分 數邛分且提供一調變器輸出,及 :#器其操作地用以將s玄調變器輸出與該非整數 >率之一整數部分加總,且將一瞬時除頻器比率提供至 該多模數除頻器。 八 Ϊ 0 ·如清求Jg Q # 項9之裝置,其中該ΔΣ調變器操作地用以接收一 相位5周變信號或一頻率調變信號。 146532.doc 201108621 π 12 13. 14. 15. 16. 17. 18. .如請求項1之裝置 比該粗調迴路之一 如請求項1之裝置 之整數倍。 ,其中該微調迴路之一封閉迴路頻寬 封閉迴路頻寬寬至少兩倍。 ,其中該等粗略步長包含該參考頻率 如請求項1之穿窖 參考頻率之1广、中該等精細步長包含-對應於該 :辜之-分率的最小步長大小的整數倍。 一種裝置,其包含: 1率合成器,其操作地用以接收—參考頻率之 考#號,產生—私, 參 农 輪出頻率之一輸出信號,獲得一第一頻 :之:微調信號,且基於該輸出信號及該微調信號而產 一 t 丰之一粗調信號,該第二頻率為該參考頻率 。且該輸出頻率為該參考頻率之一非整數倍 且係藉由„亥第—頻率及該第二頻率來判定。 ^請求項Η之裝置’其中可按對應於該參考頻率之一分 率的-最小步長大小之整數倍來調整該第—頻率,且其 中可按該參考頻率之整數倍來調整該第二頻率。 如請求項14之裴置,其中該頻率合成器包含·· 一混頻器,其操作地用以接收該輸出信號及該微調信 號且提供該粗調信號。 如請求項14之裝置’其中該頻率合成器進一步操作地用 以基於該參考信號而產生該微調信號。 一種無線器件,其包含: 一頻率合成器,其操作地用以基於一參考頻率之一參 考信號而產生一第一頻率之一微調信號,且基於該微調 146532.doc 201108621 信號及該參考信號而產生一輸出頻率之—輸出信號美 於該第-頻率及一第二頻率而判定該輸出頻率,可按精 細步長來調整該第一頻帛,且可按_略步長來調整 二頻率; Λ 一本端振盈器(L〇)產生器,其輕接至該頻率合成器且 操作地用以接收該輸出信號且產生一 L〇信號; ° 一頻率轉換器,其搞接至該L0產生器且操作地用以憑 藉該LO信號對一輸入信號進行頻率轉換,且提供一經頻 率轉換之信號;及 ' 一天線,其操作性地耦接至該頻率轉換器。 19·如請求項18之無線器件,其中該頻率轉換器包含一降頻 轉換器,其操作地用以憑藉該L〇信號對—輸入射頻 信號進行降頻轉換直提供一經降頻轉換之信號。 20. 如請求項18之無線器件,其中該頻率轉換器包含一增頻 轉換器’其操作地用以憑藉該L〇信號對—輸入基心號 進行增頻轉換且提供一經增頻轉換之信號。 , 21. 如請求項18之無線器件,其進一步包含: 一處理器,其操作地用以針對該第一頻率提供—第一 整數比率及-非整數比率,且將針對該第二頻率之一第 二整數比率提供至該頻率合成器。 22. —種方法,其包含·· 基於一參考頻率之一參考信號而產生一第一頻率之— 微調信號,可按精細步長來調整該第一頻率;及 .基於該微調信號及該參考信號而產生一輪出頻率之— 146532.doc -4 - 201108621 輸出信號,基於該第一頻率及一第二頻率而判定該輸出 頻率’且可按粗略步長來調整該第二頻率。 A如請求項22之方法,其中該產生該輸出信號包含:基於 該輪出信號及該微調信號而產生該第-號。 '頰平之—粗調信 认:請求項23之方法,其中該產生該輪出信號進—步包 含* 對該粗調信號之頻率進行除法運算以獲得該參考頻率 之一回饋信號, 基於該參考信號及該回饋信號而產生—誤差信號,及 濾波該誤差信號以獲得用於調整該輸出信號之該輪出 頻率的一控制信號。 25·如請求項24之方法’其中該對該粗調信號進行除法運算 包含:使該粗調信號之頻率除以一整數比率,且其中該 第一頻率為該參考頻率之一整數倍。 26. 如請求項23之方法,其中該產生該輸出信號進—步包 含:使該輸出信號之頻率除以一整數比率以獲得一除頻 器輸出信號,且其中基於該除頻器輸出信號及該微調信 號而產生該粗調信號。 27. 如凊求項22之方法’其中該產生該微調信號包含: 使該微調信號之頻率除以一非整數比率以獲得一回饋 信號, 基於該非整數比率之一分數部分而產生一位元序列,及 基於該位元序列及該非整數比率之一整數部分而判定 146532.doc 201108621 用於對該微調信號進行除法運算之一瞬時除頻器比η 28.如請求項22之方法,其中該產生該輸出信號包含车拉。 具有-第-封閉迴路頻寬之一粗調迴路產生該輪= 號,且其中該產生該微調信號包含藉由具有一第二圭。 迴路頻寬之-微調迴路產生該微調信號,該第二封=閉 路頻寬比該第一封閉迴路頻寬寬至少兩倍。 才迴 29· —種裝置,其包含: 第一頻率 3亥第一頻 用於基於-參考頻率之—參考信號而產生_ 之一微調信號的構件,可按精細步長來調整 率;及 用於基於該微調信號及該參考信號而產生一輪出頻率 之-輪出信號的構件,基於該第一頻率及—第二 判定該輸出頻率,且可按粗略步長來調整該第二頻率。 3〇.t請求項29之裝置,其中該用於產生該輸出信號之構件 广用於基於該輸出信號及該微調信號而產生該第二 頻率之一粗調信號的構件。 3 1.如請求項3〇之裝置,盆 ,、中。玄用於產生該輸出信號之構件 進一步包含: 用於㈣粗前號之頻㈣行除法運算以獲得該參考 頻率之一回饋信號的構件, 用於基於5亥參考仏號及該回饋信號而產生一誤差信號 的構件, 用於;t波差信號以獲得用於調整該輸出信號之該 輪出頻率之一控制信號的構件。 146532.doc 201108621 32·如請求項29之裝置,其中該用於產生該微調信號之構件 包含: 用於使該微調信號之頻率除以一非整數比率以獲得一 回饋信號的構件, 用於基於該非整數比率之一分數部分而產生一位元序 列的構件,及 用於基於該位元序列及該非整數比率之一整數部分而 判定用於對該微調信號進行除法運算之—瞬時除頻器比 率的構件。 穴 33. —種電腦程式產 一電腦可讀媒體,其包含: 用於使至少-電腦提供第—控制以基於—參考頻率 之-參考信號而產生—第—頻率之—微調信號的程式 碼,可按精細步長來調整該第一頻率,及 用於使該至少一電胞接祉哲 ,及一㈣二===該第 的程式碼,可按粗略步長來調整該第二頻率。“戒 I46532.doc
TW099104926A 2009-02-13 2010-02-12 Frequency synthesizer with multiple tuning loops TW201108621A (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US12/371,428 US8378751B2 (en) 2009-02-13 2009-02-13 Frequency synthesizer with multiple tuning loops

Publications (1)

Publication Number Publication Date
TW201108621A true TW201108621A (en) 2011-03-01

Family

ID=42101489

Family Applications (1)

Application Number Title Priority Date Filing Date
TW099104926A TW201108621A (en) 2009-02-13 2010-02-12 Frequency synthesizer with multiple tuning loops

Country Status (7)

Country Link
US (1) US8378751B2 (zh)
EP (1) EP2396888A1 (zh)
JP (2) JP5762980B2 (zh)
KR (1) KR101296311B1 (zh)
CN (1) CN102308478B (zh)
TW (1) TW201108621A (zh)
WO (1) WO2010093961A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103117746A (zh) * 2011-10-20 2013-05-22 联发科技(新加坡)私人有限公司 分数倍锁相环及其操作方法

Families Citing this family (34)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8044742B2 (en) 2009-03-11 2011-10-25 Qualcomm Incorporated Wideband phase modulator
US8588720B2 (en) * 2009-12-15 2013-11-19 Qualcomm Incorproated Signal decimation techniques
JP5121905B2 (ja) * 2010-09-13 2013-01-16 株式会社東芝 位相同期回路および無線受信装置
US8391803B2 (en) * 2010-12-23 2013-03-05 Intel Corporation Device, system and method of configurable frequency signal generation
EP2659590B1 (en) 2010-12-31 2016-12-07 Greenpeak Technologies B.V. Transceiver with sub-sampling based frequency synthesizer
US8666012B2 (en) 2011-10-20 2014-03-04 Broadcom Corporation Operating a frequency synthesizer
US9000858B2 (en) 2012-04-25 2015-04-07 Qualcomm Incorporated Ultra-wide band frequency modulator
RU2490788C1 (ru) * 2012-09-06 2013-08-20 Олег Фёдорович Меньших Система автоматической подстройки частоты рассредоточенных лазеров
CN102931984B (zh) * 2012-09-26 2014-11-19 成都嘉纳海威科技有限责任公司 一种用于毫米波超宽带频率合成器
US9035682B2 (en) 2012-12-29 2015-05-19 Motorola Solutions, Inc. Method and apparatus for single port modulation using a fractional-N modulator
CN103580686B (zh) * 2013-10-29 2016-07-06 中国电子科技集团公司第四十一研究所 用于宽带高性能频率合成器的振荡器预调谐电路及方法
US9407060B2 (en) 2014-05-07 2016-08-02 Honeywell International Inc. Mutually-referenced optical frequency combs
US9407373B2 (en) * 2014-05-07 2016-08-02 Honeywell International Inc. Optical synthesizer tuning using fine and coarse optical frequency combs
US9590590B2 (en) * 2014-11-10 2017-03-07 Analog Devices Global Delta-sigma modulator having transconductor network for dynamically tuning loop filter coefficients
US9484936B2 (en) * 2015-02-25 2016-11-01 Freescale Semiconductor, Inc. Phase locked loop having fractional VCO modulation
JP6463467B2 (ja) * 2015-04-15 2019-02-06 三菱電機株式会社 シンセサイザ
US9705511B2 (en) * 2015-06-18 2017-07-11 Yekutiel Josefsberg Ultra low phase noise frequency synthesizer
US9954705B2 (en) * 2015-12-28 2018-04-24 Texas Instruments Incorporated Phase noise improvement techniques for wideband fractional-N synthesizers
JP6329196B2 (ja) * 2016-03-22 2018-05-23 アンリツ株式会社 発振回路及び発振方法
US9979408B2 (en) 2016-05-05 2018-05-22 Analog Devices, Inc. Apparatus and methods for phase synchronization of phase-locked loops
KR102516357B1 (ko) 2016-08-09 2023-03-31 삼성전자주식회사 외부 신호에 응답하여 발진기의 주파수를 보정하는 장치 및 방법
US10523214B1 (en) * 2017-04-28 2019-12-31 Hqphotonics Inc. Stabilized microwave-frequency source
US10291386B2 (en) 2017-09-29 2019-05-14 Cavium, Llc Serializer/deserializer (SerDes) lanes with lane-by-lane datarate independence
GB2567463B (en) * 2017-10-12 2022-08-24 Communications Audit Uk Ltd Phase locked loop circuit
US11082051B2 (en) 2018-05-11 2021-08-03 Analog Devices Global Unlimited Company Apparatus and methods for timing offset compensation in frequency synthesizers
US10404261B1 (en) 2018-06-01 2019-09-03 Yekutiel Josefsberg Radar target detection system for autonomous vehicles with ultra low phase noise frequency synthesizer
US10205457B1 (en) 2018-06-01 2019-02-12 Yekutiel Josefsberg RADAR target detection system for autonomous vehicles with ultra lowphase noise frequency synthesizer
CN108712171B (zh) * 2018-08-13 2024-02-02 成都能通科技股份有限公司 一种多次内插混频环的频率合成电路及其实现方法
US20200195262A1 (en) * 2018-12-12 2020-06-18 Industrial Technology Research Institute Frequency synthesizer and method thereof
CN109756225A (zh) * 2018-12-27 2019-05-14 复旦大学 一种应用于多模式毫米波通信的频率综合器
US10693569B1 (en) * 2019-03-08 2020-06-23 Rohde & Schwarz Gmbh & Co. Kg Method of providing a phase reference, method for establishing known phase relationships as well as phase reference system
CN109981100A (zh) * 2019-03-08 2019-07-05 电子科技大学 一种嵌入混频器的低相位噪声锁相环结构
KR20230079723A (ko) * 2021-11-29 2023-06-07 삼성전자주식회사 위상 쉬프터를 포함하는 분수 분주기 및 이를 포함하는 분수 분주형 위상 고정 루프
US11990913B2 (en) * 2022-09-22 2024-05-21 Apple Inc. Systems and methods for providing a delay-locked loop with coarse tuning technique

Family Cites Families (32)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
NL163396C (nl) * 1974-04-22 1980-08-15 Philips Nv Meerkanaalgenerator.
US4114110A (en) * 1977-12-01 1978-09-12 The United States Of America As Represented By The Secretary Of The Army Frequency synthesizer
US4912432A (en) * 1989-04-17 1990-03-27 Raytheon Company Plural feedback loop digital frequency synthesizer
JPH0374930A (ja) * 1989-08-15 1991-03-29 Sony Corp 位相制御型発振装置
JPH03171822A (ja) * 1989-11-29 1991-07-25 Fujitsu Ltd 周波数シンセサイザ
JPH03270512A (ja) * 1990-03-20 1991-12-02 Fujitsu Ltd 周波数シンセサイザ
US5128633A (en) * 1991-07-08 1992-07-07 Motorola, Inc. Multi-loop synthesizer
US5267182A (en) * 1991-12-31 1993-11-30 Wilke William G Diophantine synthesizer
US5422604A (en) * 1993-12-07 1995-06-06 Nec Corporation Local oscillation frequency synthesizer for vibration suppression in the vicinity of a frequency converging value
JPH0865159A (ja) * 1994-08-17 1996-03-08 Nippon Telegr & Teleph Corp <Ntt> 周波数シンセサイザ
US5535432A (en) * 1994-09-14 1996-07-09 Ericsson Ge Mobile Communications Inc. Dual-mode satellite/cellular phone with a frequency synthesizer
US6366620B1 (en) * 1994-12-13 2002-04-02 Hughes Electronics Corporation VSAT system
JPH08307255A (ja) * 1995-05-11 1996-11-22 Nec Corp 位相同期発振器
US5717730A (en) * 1995-12-22 1998-02-10 Microtune, Inc. Multiple monolithic phase locked loops
US5856766A (en) * 1997-06-30 1999-01-05 Motorola Inc. Communication device with a frequency compensating synthesizer and method of providing same
GB2354383A (en) * 1999-09-17 2001-03-21 Sony Uk Ltd Dual loop phase-locked loop
US6977556B1 (en) * 2000-05-25 2005-12-20 Broadband Innovations, Inc. Rational frequency synthesizers
JP2002016494A (ja) * 2000-06-28 2002-01-18 Ando Electric Co Ltd 位相同期ループ回路
US7072633B2 (en) 2002-05-31 2006-07-04 Broadcom Corporation Double-conversion television tuner using a Delta-Sigma Fractional-N PLL
US20030190903A1 (en) * 2002-07-22 2003-10-09 Envara Ltd. Zero-loss front end for wireless communication
JP2004104228A (ja) * 2002-09-05 2004-04-02 Matsushita Electric Ind Co Ltd 信号処理装置および信号処理方法、デルタ・シグマ変調型分数分周pll周波数シンセサイザ、無線通信機器、デルタ・シグマ変調型d/a変換器
US7024171B2 (en) * 2003-02-25 2006-04-04 Icom America, Incorporated Fractional-N frequency synthesizer with cascaded sigma-delta converters
US7349514B2 (en) * 2003-04-01 2008-03-25 Seiko Epson Corporation Frequency/phase locked loop clock synthesizer using an all digital frequency detector and an analog phase detector
KR20060030850A (ko) * 2003-05-02 2006-04-11 실리콘 래버래토리즈 , 인코포레이티드 저 지터 듀얼-루프 n분의 1 합성기를 위한 방법 및 장치
JP2006033414A (ja) * 2004-07-16 2006-02-02 Yokogawa Electric Corp 位相同期回路
JP4421467B2 (ja) * 2004-12-24 2010-02-24 パナソニック株式会社 位相同期回路
US7324789B2 (en) * 2005-01-20 2008-01-29 Broadcom Corporation PLL frequency synthesizer architecture for low phase noise and reference spurs
US7098754B2 (en) 2005-01-31 2006-08-29 Rf Micro Devices, Inc. Fractional-N offset phase locked loop
JP4464346B2 (ja) * 2005-11-08 2010-05-19 日本放送協会 Pll周波数シンセサイザ
US7379522B2 (en) * 2006-01-11 2008-05-27 Qualcomm Incorporated Configurable multi-modulus frequency divider for multi-mode mobile communication devices
JP2007221773A (ja) * 2006-01-19 2007-08-30 Matsushita Electric Ind Co Ltd Pll変調回路、無線送信装置及び無線通信装置
US7518455B2 (en) * 2006-07-28 2009-04-14 Mstar Semiconductor, Inc. Delta-sigma modulated fractional-N PLL frequency synthesizer

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103117746A (zh) * 2011-10-20 2013-05-22 联发科技(新加坡)私人有限公司 分数倍锁相环及其操作方法
CN103117746B (zh) * 2011-10-20 2016-08-17 联发科技(新加坡)私人有限公司 分数倍锁相环及其操作方法

Also Published As

Publication number Publication date
EP2396888A1 (en) 2011-12-21
JP2012518336A (ja) 2012-08-09
KR101296311B1 (ko) 2013-08-14
CN102308478B (zh) 2014-08-27
KR20110126701A (ko) 2011-11-23
US20100207693A1 (en) 2010-08-19
JP5869043B2 (ja) 2016-02-24
WO2010093961A1 (en) 2010-08-19
US8378751B2 (en) 2013-02-19
CN102308478A (zh) 2012-01-04
JP5762980B2 (ja) 2015-08-12
JP2014195295A (ja) 2014-10-09

Similar Documents

Publication Publication Date Title
TW201108621A (en) Frequency synthesizer with multiple tuning loops
JP4242559B2 (ja) 移動電話における簡略化基準周波数配信
US7809338B2 (en) Local oscillator with non-harmonic ratio between oscillator and RF frequencies using wideband modulation spectral replicas
US7778610B2 (en) Local oscillator with non-harmonic ratio between oscillator and RF frequencies using XOR operation with jitter estimation and correction
CA2735676C (en) Divide-by-three quadrature frequency divider
US7756487B2 (en) Local oscillator with non-harmonic ratio between oscillator and RF frequencies using pulse generation and selection
US7805122B2 (en) Local oscillator with non-harmonic ratio between oscillator and RF frequencies using digital mixing and weighting functions
CN102273066B (zh) 具有两点调制和自适应延迟匹配的数字锁相回路
JP4083116B2 (ja) 低漏洩局部発振器システム
EP1601107A2 (en) Digital delta sigma modulator and applications thereof
EP1775843B1 (en) Local oscillator with injection pulling suppression and spurious products filtering
US7521974B2 (en) Translational phase locked loop using a quantized interpolated edge timed synthesizer
US20100330941A1 (en) Fm transmitter with a delta-sigma modulator and a phase-locked loop
GB2440622A (en) Transceiver
US20040196940A1 (en) Low noise divider module for use in a phase locked loop and other applications
US10056912B1 (en) Simultaneous cancellation of multiple spurs from different sources
EP1977518A1 (en) Frequency generation circuit
WO2014109974A2 (en) Method and apparatus for synthesis of wideband low phase noise radio frequency signals
Zakia et al. The impact of PLL loop bandwidth on Frequency Synthesizer'S performances for LTE/LTE-Advanced mobile communications
WO2010007471A1 (en) Semiconductor device, wireless communication device and method for generating a synthesized frequency signal
Cafaro et al. Software‐Defined Transceivers
JP2005285938A (ja) 容量可変回路、発振回路、及び無線通信装置