TW200822508A - Method and circuit for controlling DC-DC converter - Google Patents
Method and circuit for controlling DC-DC converter Download PDFInfo
- Publication number
- TW200822508A TW200822508A TW096134023A TW96134023A TW200822508A TW 200822508 A TW200822508 A TW 200822508A TW 096134023 A TW096134023 A TW 096134023A TW 96134023 A TW96134023 A TW 96134023A TW 200822508 A TW200822508 A TW 200822508A
- Authority
- TW
- Taiwan
- Prior art keywords
- signal
- transistor
- circuit
- generating
- pulse
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M3/00—Conversion of dc power input into dc power output
- H02M3/02—Conversion of dc power input into dc power output without intermediate conversion into ac
- H02M3/04—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
- H02M3/10—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
- H02M3/145—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
- H02M3/155—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only
- H02M3/156—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators
- H02M3/158—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators including plural semiconductor devices as final control devices for a single load
- H02M3/1588—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators including plural semiconductor devices as final control devices for a single load comprising at least one synchronous rectifier element
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M3/00—Conversion of dc power input into dc power output
- H02M3/02—Conversion of dc power input into dc power output without intermediate conversion into ac
- H02M3/04—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
- H02M3/10—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
- H02M3/145—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
- H02M3/155—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M1/00—Details of apparatus for conversion
- H02M1/0003—Details of control, feedback or regulation circuits
- H02M1/0032—Control circuits allowing low power mode operation, e.g. in standby mode
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02B—CLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
- Y02B70/00—Technologies for an efficient end-user side electric power management and consumption
- Y02B70/10—Technologies improving the efficiency by using switched-mode power supplies [SMPS], i.e. efficient power electronics conversion e.g. power factor correction or reduction of losses in power supplies or efficient standby modes
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Dc-Dc Converters (AREA)
Description
200822508 九、發明說明: t發明所属^^技領域1 發明領域 相關案件交互參照 5 本案係根據並且主張於2006年9月15曰提申之日本專 利第2006-2515205虎申晴案之優先權,該案全部内容在此併 入本案作為參照資料。 t先前技3 發明背景 10 現今,可攜式電子裝置係廣泛地使用。電池被附加至 滅電子裝置以作為一驅動電源供應器。電子裝置的使用與 放電減少電池之輸出電壓。因此,用以將電池之電壓變換 至一恒疋電壓之一直流電壓變換電路(Dc_Dc變換器)係設 置於此電子裝置之中。當此DC_DC變換器之負載波動時, 15此輸出電壓必須對應於這樣的波動而控制。所必須的是用 於這樣的響應之速度要被增加。 在習知技術中,具有良好變換效率之一小型切換式 DC-DC變換器(切換式調整器係用於一可攜式電子裝置。此 切換式調整器為一脈寬調變(PWM)調整器,其擇一地致動 20此主要切換式電晶體與一同步電晶體。當此主要切換式電 日曰體:皮致動日寸’能量係自此切換式調整器之輸入供應輸 出田此主要切換式電晶體未被致動時,在一電感器中累 積的此里被釋放。藉由此脈衝信號之脈寬所控制之此輸出 電屢係大致地維持固定來_此輸出fΜ輸出電流來驅 5 200822508 動此主要切換式電晶體。 當負載為低時,當此主要切換式電晶體未被致動(也就 是當此同步電晶體被致動),電流自此負載經過此同步電晶 體流至接地端。這導致能量損失。下述方法已經在習知技 5藝中被提及以防止這樣的能量損失。 曰本早期公開第2006-166667號專利公開案描述一種 二極體整流方法,其用以將一整流二極體(自由電力隔通二 極體)與此同步電晶體並聯,以及對應於此負載而不致動此 同步電晶體。日本早期公開第2002-281743號專利公開案描 10述一種DC_DC變換器,其用以檢測一電流之逆流與不致動 此同步電晶體。曰本早期公開第2002-354787號專利公開案 描述一種DC-DC變換器,其用以估量流經一線圈之電流與 與根據此估量電流而不致動此同步電晶體。 【發明内容】 15 發明概要 本發明之一觀點係一種用以自一輸出電壓產生一輸出 電壓之DC-DC變換器。此dc-DC變換器包括用以接收此輸 入電壓之第一電晶體。一第二電晶體係耦接至此第一電晶 體。一抗流線圈包括耦接至在此第一與第二電晶體之間的 20 一連接節點之第一端子與用以輸出此輸出電壓之一第二端 子。一誤差放大電路比較此輸出電壓與一第一參考電壓並 且產生一誤差信號。_脈衝信號產生電路產生對應於此誤 差信號之一第一脈衝信號。一比較電路比較此誤差信號與 第二參考電壓並且產生一比較結果信號。此比較結果信號 6 200822508 係呈第一邏輯狀態或第二邏輯狀態其中之一。一驅動信號 產生電路接收此比較結果信號並且產生一恆定位準信號或 一第二脈衝信號任何一個信號。在呈第一邏輯狀態接收此 比較結果信號時,此驅動信號產生電路產生此恒定位準信 5 號,並且在呈第二邏輯狀態接收此比較結果信號時,此驅 動信號產生電路產生第二脈衝信號。一輸出電路接收此第 一脈衝信號與此丨互定位準信號及此第二脈衝信號之任何一 個並且產生分別驅動該第一與第二電晶體的第一與第二驅 動信號。當接收此恆定位準信號時,此輸出電路根據此第 10 一脈衝信號來產生此第二驅動信號,並且當接收此第二脈 衝信號時,此輸出電路信號隨著此第一及第二脈衝信號來 產生此第二驅動信號。 本發明的另一觀點係一種用於控制自一輸入電壓產生 一輸出電壓之DC-DC變換器之方法。此DC-DC變換器包括 15 用以接收此輸入電壓之一第一電晶體、耦接至此第一電晶 體之第二電晶體、以及耦接至在第一電晶體與第二電晶體 間之節點的一抗流線圈。此方法包括藉由比較此輸出電壓 與第一參考電壓來產生一誤差信號、對應於此誤差信號來 產生一第一脈衝信號、藉由比較此誤差信號與第二參考信 20 號來產生一比較結果信號、當此比較結果信號呈第一邏輯 狀態時產生一恆定位準信號、當此比較結果信號呈第二邏 輯狀態時產生第二脈衝信號、接收此第一脈衝信號與接收 恆定位準信號及第二脈衝信號其中之一、並且產生分別驅 動此第一與第二電晶體之第一與第二驅動信號。此產生第 7 200822508 一與第二驅動信號之步驟包括當此比較結果信號呈第一邏 輯狀態時根據此第一脈衝信號來產生一第一驅動信號、當 此比較結果信號呈第二邏輯狀態時隨著此第一及第二脈衝 信號產生第二驅動信號。 5 本發明其他觀點及優點在下文中配合附圖及透過本發 明原理之範例說明而更詳細呈現。 圖式簡單說明 本發明,連同其目的及優點,會藉由連同附圖並參考 下文較佳實施例之說明而更能讓人瞭解,其中·· 10 第1圖係傳統DC-DC變換器之概要操作波形圖; 第2圖係根據本發明第一實施例之DC-DC變換器的概 要方塊電路圖; 第3A圖係顯示第2圖之DC-DC變換器在第一狀態中的 概要波形圖; 15 第3B圖係顯示第2圖之DC-DC變換器在第二狀態中的 概要波形圖; 第4圖係顯示第2圖之DC-DC變換器的概要操作波形 圖, 第5圖係根據本發明第二實施例之DC-DC變換器的概 20 要方塊電路圖;以及 第6圖係顯示第5圖之DC-DC變換器的概要操作波形 圖。 L實施方式3 較佳實施例之詳細說明 8 200822508 參知第1圖,當由於負載改變而使輸出電流_突然地 減少時,須要花費時,直到此輸出電塵v〇於上述各公開 案之DC-DC變換器中所欲之電壓處(此電位由箭頭八指示) 回復穩定。如上所述,當此主要切換式電晶體致動時,假 5使此同步電晶體未被未受致動(亦即,逆流被允許),此輸出 電壓Vo在短時間内回復穩定。然而,大於或等於一確定值 之大量電流ILX會以反方向流入此線圈。 本务明長:供一種DC-DC變換器以及用以控制此dc-DC 變換器之方法,用以當負載下降時,降低電流逆流與增進 10輸出電壓之響應速度。本發明更提供另一 種DC-DC變換器 及用以控制此DC-DC變換器之方法,其防止在一般狀態下 的電流逆流與當負載下降時減少電流逆流同時增加輸出電 壓之響應速度。 在此等圖式中,所有相同的標號係用於相同元件。 15 根據本發明第一實施例之一DC-DC變換器10現在將 參考第2-4圖說明。 弟2圖是此DC-DC變換器1 〇之概要電路方塊圖。此 DC-DC變換器1〇藉由降低此輸入電壓VDD而產生一輸出電 壓Vo 〇 20 此DC-DC變換器1〇係一電流控制式dc_dC變換器,其 包括一控制電路11、一抗流線圈L1、一平滑電容器C1、及 一減震器(snubber)電路12。此DC-DC變換器1〇係架構以藉 由執行電流模式操作來穩定此輸出電壓Vo。在此電流模式 操作中,一誤差放大器放大在一參考電壓與此輸出電壓v〇 9 200822508 之間的差值,並且產生一放大電壓。此外,一電流比較器 比較此放大電壓與和流至此抗流線圈以之電流成比例之電 壓。此DC-DC變換器1〇藉由控制根據此電流比較器之輸出 的此抗流線圈L1之洩漏電流來穩定此輸出電壓v〇。 5 此抗流線圈L1具有連接至此控制電路11之輸出端子的 第一端子,以及連接至作為負載之半導體積體電路裝置(未 顯示)之第二端子。此控制電路U經由此抗流線圈!^供應輸 出電壓Vo至此負載。此平滑電容器ci,其連接至此抗流線 圈L1之第二端子,用以平滑此輸出電壓v〇。此輸出電壓v〇 10 係供應至此控制電路11以作為一回授信號FB。 此減震器電路12係以並聯方式連接至此抗流線圈L1。 此減震器電路12,其包括串聯之一電阻器與一電容器,用 以當第一電晶體T1與第二電晶體丁2均不致動時抑制共振。 也就是,此減震器電路12降低DC-DC變換器10之輸出中的 15 振鈴。 此回授#號FB係供應至此控制電路11内之電阻器ri 之第一端子。此電阻器R1具有連接至電阻器R32之第一端 子的第二端子。此電阻器R2具有連接至接地端之第二端 子。此#電阻為111及R2形成一電壓分壓電路。此電壓分壓 20電路藉由以此等電阻器R1及R2來分割此回授信號之電壓 或輸出電壓Vo產生一分壓電壓¥1。此分壓電壓从丨係供應至 作為一誤差放大電路之誤差放大器21之反相輸入端子。參 考電壓Vrl係自參考電源供應器el供應此誤差放大器以之 非-反相輸入端子。此誤差放大器21放大與此輸出電壓%成 10 200822508 以例之此分壓電壓與參考電壓Vrl之間的差值以產生一誤 差信號。然後,此誤差放大器21供應此誤差信號S1至脈衝 信號產生電路31中之電流比較器2 2。 此電流比較器22包括用以自此誤差放大器21接收此 5誤差信號S1之一反相輸入端子與用以接收電流檢測電路23 之輸出信號(電流檢測信號)S8。此電流比較器22比較此誤差 信號S1與此輸出信號S8以產生指示此比較結果之一信號 (電流比較信號)S2。此信號S2係供應至在此脈衝信號產生 電路31内之正反器電路(ff電路)24。 10 此砰電路24係一RS正反器電路,其包括用以接收此信 號S2之一設定端子s、用以接收由此脈衝信號產生電路3i 内之振盪器(OSC)25產生之時鐘信號之一重置端子&、以及 一輸出端子Q。此振盪器25產生具有預定頻率之此時鐘信號 CK。其中此時鐘信號(::5:具有一H位準之週期係設定成重置 15此卯電路24之輸出信號所需之時間。此振盪器25亦產生具 有預定工作比(也就是50%)之同步控制信號SYC(見第3圖) 並且隨此時鐘信號CK同步化。 當此供應至此設定端子S之信號S2具有一H位準時,此 FF電路24提昇-此信號S3pH位準。當此供應至此重置 20端子R之時鐘CK具有一Η位準時,此FF電路24降低一此作 號S3至-L位準。自此FF電路24之輸出端子q輸出之師號 S3係供應至在一輸出電路32之一第一驅動器電路邮―^ 二驅動器電路27。 自此誤差放大1 21輸出之此誤差信號S1係提供至作 11 200822508 為^一比較電路之一比較^§ 28。此比車父^§ 28包括用以接收^吳 差信號S1之反相輸入端子與用以自一參考電源供應器e2 接收一參考信號Vr2之非-反相輸入端子。此參考電壓Vr2係 對應於此輸出電壓Vo或此誤差信號S1來設定,其對靡於此 5 負載而改變。 如第4圖所示,此輸出電壓Vo臨時地降低,當此輸出電 流,也就是,供應至此負載之此電流lout突然地增加。相反 地,此輸出電壓Vo臨時地增加,當此輸出電流,也就是, 供應至此負載之此電流1〇泔突然地降低並且轉移至一低負 10載狀態。此控制電路11啟動及未受致動第一與第二電晶體 T1與T2以致使此分壓電壓電壓¥1與第一參考電壓互相 重疊。當此輸出電壓Vo採取一穩定輸出範圍之中間值時, 此誤差#號S1係穩定於此信號S1之輸出範圍之中間值。當 此輸出電壓Vo減低時,此誤差信號S1上升,以及當此輸出 15電壓Vo增加時,此誤差信號S1下降。因此,此第二參考電 壓Vr2係設定成較低於此信號“之輸出範圍之最小值,當此 輸出電壓Vo係穩定時(對應於輸出電壓%之穩定輸出範圍 之對大值的位準)而致動在此誤差信號S1中減少之檢測,也 就是此負載的突然減少之檢測。較佳地,此第二參考電壓 2〇 Vr2係設定成〇·ΐν(伏特)。 當此誤差信號S1之電壓係低於此參考電壓Vr2時,此比 車乂裔28產生具有Η位準之_檢測信號S4。此外,當此誤差信 號S1之電壓係高於此參考電壓呢時,此比較器烈產生具有 L位準之一檢測信號S4。 12 200822508 用以作為驅動信號產生電路之一 NAND電路29根據此 檢測信號S4、同步控制信號SYC、與一控制致能信號enb 來產生一驅動控制信號。此控制致能信號ENB係用以指示 是否執行逆流控制之信號,將於後文說明。當檢测信號S4 5與此控制致能信號ENB具有Η位準時,此NAND電路29產 生具有此同步控制信號S γ C之反相邏輯之此驅動控制信號 S5。此外,當至少任一個此檢測信號S4或此控制致能信號 ENB具有L位準時,此NAND電路29独轉處產生此驅動 控制信號S5。 10 此第一驅動器電路26係-OR電路。此第一驅動器電路 26運算此FF電路24之輪出信肋與自此第二_器電路27 輸出之第二驅動信號DL之邏輯總和。然後,此第一驅動器 電路26供應一個指示此運算結果之第-驅動信號DH至作 為:主要切換電晶體之第一電晶體T1。此第二驅動器電路 15 27係-AND電路。此第二驅動器電路27以此ff電路24之輸 出信號S3、自此第-驅動器電路%輸出之第—驅動信號dh 與此驅動控制信號S5來執行—邏輯和運算。然後,此第二 驅動器電路27供應此表示運算結果之第二驅動信號DL至 作為同步電晶體之第二電晶體T2。 20 在第一實施例中’此第-電晶體Τ1係-Ρ-通道MOS電 晶體。此第—電晶體了丨包_以接收此第-驅動信號DH之 閘極(控制端子)、用以接收此輸入電壓娜之源極、以及 ;及極在此第一只施例中之此第二電晶體mN·通道 MOS電晶體。此第二電晶體了2包括已接收此第二驅動 13 200822508 信號DL之閘極(控制端子)、連接至此第一電晶體τι之汲極 的汲極、以及連接至接地端之源極。此第一電晶體Τ1在此 第一驅動信號DH具有L位準時啟動,而在當此第一驅動信 號DH具有Η位準時未受致動。此第二電晶體Τ2在此第二驅 5 動信號DL具有L位準時未受致動,而在當此第二驅動信號 DL具有Η位準時啟動。 在此第一電晶體Τ1與第二電晶體Τ2之間的一連接節點 (節點Ν1)係經由此抗劉線圈L1連接至此DC-DC變換器10之 輸出端子。此節點Ν1亦連接至此電流檢測電路23。此電流 10 檢測電路2 3根據節點Ν1之電位來檢測此流至此抗流線圈 L1之電流並且產生此信號S8,其電壓係與此檢測電流成比 例0 此DC-DC變換器10之運作將於現在討論。 首先,要討論的是在第一狀態中(Sl>Vr2)此DC-DC變 15 換器1〇之運作。當誤差信號S1之電壓高於此第二參考電壓 VH時,此比較器28在L位準處產生此檢測信號,並且此 NAND電路29在一Η位準處產生此驅動控制信號S5。此控制 致能信號ΕΝΒ具有一 Η位準。 假設此控制電路11在L位準產生此第一驅動信號並且 2〇 在一L位準產生此第二驅動信號DL,此第一電晶體Τ1係藉 由L位準之第一驅動信號DH而啟動。此外,此第二電晶體 Τ2係藉由L位準第二驅動信號DL而未受致動。 當此第一電晶體Τ1啟動時,流入至此抗流線圈L1之電 流增加,並且此電流檢測電路23之輸出電壓增加。當此電 14 200822508 流檢測電路23之輸出信號S8變的比此誤差信號S1還高,具 有一Η位準之一信號S2係供應至此FF電路24之設定端子。 因此,此FF電路24之輸出信號S3上升至一Η位準。因此, 此第一電晶體Τ1係藉由此第一驅動信號DH而未受致動,此 5 驅動信號DH具有一Η位準並且在此第一驅動器電路26中產 生。更甚者,此第二驅動器電路27響應Η位準第一驅動信號 DH而在Η位準產生此第二驅動信號DL,並且此第二電晶體 Τ2係藉由第二驅動信號DL所啟動。這將對儲存在此抗流線 圈L1之能量進行放電。 1〇 接著,此FF電路24降低此信號33至[位準以響應自此 振盪器25輸出之此具有Η位準之時鐘信號CK。此第二驅動 器電路27於L位準產生此第二驅動信號DL以響應具有L位 準之信號S3。此第二電晶體Τ2藉由具有L位準之第二驅動信 號DL而未受致動。此第一驅動器電路26接著於L位準產生 15 一第一驅動信號DH以響應具有L位準之第二驅動信號 DL。此第一電晶體Τ1係藉由此第一驅動信號DH而啟動。 在此方法中,此第二電晶體Τ2係在此第一電晶體Τ1未 受致動後才啟動,並且此第一電晶體Τ1係在第二電晶體Τ2 未受致動之後才啟動。也就是,如第3Α圖所示,此第一驅 20動器電路26與此第二驅動器電路27根據信號S3個別地產生 第一與第二驅動信號DH與DL以致使此第一與第二電晶體 Τ1與Τ2係不同時地啟動。換句話說,此第一與第二電晶體 Τ1與Τ2係以互補方式而啟動與未受致動。 當在這樣操作期間此輸出電壓¥〇減少與此誤差放大器 15 200822508 21之輸出電壓增加時,此電流比較器22之輸出信號S2從L 位準轉移至Η位準所需之時間會延長。因此,此第一電晶體 Τ1之啟動時間延長。換句話說,當輸出電壓ν〇增加與此誤 差放大器21之輸出電壓減少時,此電流比較器22之輸出信 5號S2&L位準轉移至Η位準所需之時間會縮短。因此,此第 一電晶體Τ1之啟動時間縮短。於是,此第一電晶體τΐ係對 應於來自振蘯器25之時鐘信號CK而於預定週期内啟動,並 且於取決於此輸出電流IL(也就是輸出電壓Vo)之時間而未 受致動。此第一電晶體T1之未受致動時間係對應此輸出電 10 壓Vo之振幅而改變,並且此輸出電壓v〇係維持在一固定值。 在第二狀態(Sl<Vr2)之此DC-DC變換器10之運作現在 將於下文說明。 如第4圖所示,當此負載電流l〇ut突然地減少,此輸出 電壓Vo突然地增加。因此,此誤差信號S1之電壓變得比此 15 第二參考電壓Vr2還低,並且此比較器28在此Η位準產生此 檢測信號S4。此控制致能信號ΕΝΒ具有Η位準。在此第二狀 態中,此NAND電路29產生具有此同步控制信號SYC(見第3 圖)之反相邏輯的此驅動控制信號。因此,此第二驅動器電 路27在一預定週期内將此第二驅動信號DL升高至Η位準以 20 回應此控制信號S5之脈衝。也就是,此第二驅動信號DL在 預定期間升高至Η位準(電晶體Τ2啟動)甚至是第一驅動信 號DH具有Η位準(電晶體Τ1未受致動)的期間内,如第3Β圖 所示。當此驅動信號DL具有Η位準時,此電晶體Τ2未受致 動。因此,逆流電流流至此抗流線圈L1。因此,本發明之 16 200822508 DC-DC變換器10的輸出電壓Vo(如第4圖雙虛線所示)係於 比傳統DC-DC變換器之輪出電壓(如第4圖單虛線所示)還短 之期間内在期望之位準A呈穩定,以藉由未受致動此第二電 晶體T2而避免電流逆流。 5 具有Η位準之第二驅動信號DL之期間係對應此驅動控 制信號S5(也就是,此同步控制信號SYC)之工作比而決定。 因此,此第二電晶體T2在第二狀態之啟動期間比在第一狀 悲(弟3 A圖)短。流經此抗流線圈L1之電流IL之反相電流變 得少於傳統電流電流IL1之反相電流,如第4圖所示,而且 10 不會超過此特定值。 此第一實施例之DC-DC變換器10具有下列所述之優 點。 此比較器2 8藉由比較此第二參考電壓Vr2與此誤差信 號S1來檢測在此負載(電流IL)中之一突然減少。此NAND電 15 路29於第一狀態中(Sl>Vr2)中在一恆定位準(H位準)根據此 比較器28之檢測信號S4來產生此一驅動控制信號S5。此 外,此NAND電路29在第二狀態(Sl<Vr2)中產生具有預定脈 寬之驅動控制信號S5。在第一狀態中,此第二驅動器電路 27產生此第二驅動信號DL,其可與此FF電路24之輸出信號 20 S3(第一驅動信號DH)同相位。因此,此第一與第二電晶 體T1與T2係以互補方式驅動。當此驅動控制信號S5為脈衝 型,否則在第二狀態中,此第二驅動器電路27產生此第二 驅動信號DL以致使此第二電晶體T2之啟動時間比第一狀 態還短。換言之,在第二狀態中,此第二驅動器電路27降 17 200822508 低此第二電晶體T2之工作比,但是維持在零以上。 在此方法中’此 > 差b號S1係產生以作為在此輸出電 壓Vo之分壓電壓VI與此第一參考電壓之間之比較結果。此 負載之狀態係自此誤差信號S1檢測。在此第一狀態,此第 5 —電晶體T1與第二電晶體T2係以互補方式啟動與未受致 動。也就是,在第一狀態中流至此第二電晶體T2之逆流電 流。因此’在弟一狀悲中’此輸出電壓係於一較短期間内 呈穩定。此第二電晶體T2在第二狀態之啟動時間係比第一 狀態還短。也就是,電流之逆流被限制。電流之逆流免於 10 超出此特定值,並且此輸出電壓之響應會改進。 實施例現在將參考第5圖及第6圖作一描述說明。為了 避免重覆的描述’與第一實施例之對應元件相同之這些元 件以類似或相同的參考標號表示。這樣的元件將不再詳細 說明。 15 第5圖係根據本發明第二實施例之DC-DC變換器的概 要方塊電路圖。此DC-DC變換器40係電流控制型DC-DC變 換器,其包括一控制電路41、抗流線圈U、及減震器電路 12 ° 此第二電晶體丁2,其係用以當作此控制電路41之一同 20步電晶體,此第二電晶體T2具有連接至一比較器51之兩端 子,此比較器51係用以當作一逆流檢測電路。特別是,此 比較器51之反相輸入端子係連接至此第二電晶體T2之汲 極’以及此比較器51之非反相輸入端子係連接至此第二電 晶體T2之源極。此比較器51依據此第二電晶體T2之源極與 18 200822508 汲極之電位來檢測流入此抗流線圈L1之電流並且根據此檢 測結果產生具有Η位準或L位準之一檢測信號su(逆流檢測 信號)。在此第二實施例中,當此電流自此接地流向此輸出 端子(負載)時,此比較器51在Η位準產生此檢測信號S11 , 5而當此電流自此輸出端子流向接地時,在L位準產生此檢測 信號S11。 自此比較器51輸出之檢測信號s 11係輸入至作為一逆 流控制電路之邏輯電路52。此邏輯電路52亦供應有來自此 比較器28之檢測信號S4。此邏輯電路52以此檢測信號S11 10之反相位準與此檢測信號S4之反相位準來執行邏輯及 (AND)操作並且產生具有操作結果之反相位準之一驅動控 制^號812(逆流控制信號)。舉例而言,此邏輯電路π係由 用以接收此檢測信號S11之第一反相器電路、連接至第一與 弟一反相器電路之輸出端子之AND電路、以及連接至AND 15電路之輸出端子之反相器電路所組構。 第二貫施例之此輸出電路61包括第一驅動器電路26、 此第二驅動器電路53、以及此AND電路27(第一實施例中之 第二驅動器電路)。此AND電路27之輸出信號S13係供應至 此第二驅動器電路53。此第二驅動器電路53藉由合成(邏輯 20及操作)此驅動控制信號S12與此AND電路27之輸出信號 S13來產生此第二驅動信號DL。此第二驅動信號〇乙係供應 至此第二電晶體T2之閘極(控制端子)。 此邏輯電路52在當檢測信號S4具有L位準時產生具有 κ際上與此檢測信號S11相同位準之此驅動控制信號Μ〕。 19 200822508 此外,此邏輯電路52在當檢測信號S4具有Η位準時在高位準 產生驅動控制信號S12。此比較器28在負载波動平緩之一般 操作期間内以L位準產生此檢測信號S4。此外,此比較器28 在第二狀態中(Sl<Vr2)以Η位準產生一檢測信號S4。因 5 此,此邏輯電路52在一般操作期間對應或與此檢測信號sii 同相位來產生此驅動控制信號S12,以及在第二狀態中在η 位準產生此驅動控制信號S12。 此第二驅動器電路53在當此驅動控制信號S12具有Η 位準時產生具有實際上與此檢測信號S13相同位準之此第 10 二驅動信號DL。此外,當此驅動控制信號S12具有L位準 時,此第二驅動器電路53在L位準產生此第二驅動信號DL。 與此比較器51之檢測信號S11相當之第二驅動信號DL 係供應至此第二電晶體Τ2。此第二電晶體Τ2與此比較器51 形成一理想二極體ID。此理想二極體id當正向電壓為零時 15會使得電流以正向流動並且防止因無限阻抗引起之電流以 逆向流動。因此,一理想整流特性被達成。因此,此理想 一極體ID避免苐一電晶體T2中之電流逆流(自此輸出端子 流向此接地之電流)。再者,當此第一電晶體T1因為在正向 方向沒有壓降而未受致動,則在此抗劉線圈L1之能量損失 20會減少。當輸出電壓降低時,這將避免效率減低。 在一般操作期間,此邏輯電路52藉由將此第二電晶體 T2與比較恭51操作成一理想二極體來避免逆流。當負載降 低(第一狀怨)時’此邏輯電路52不會將將此第二電晶體丁2 與比較器51操作成_理想二極體並且允許一逆流。 20 200822508 如上所述,此比較器28於一般狀態在L位準產生此檢測 信號S4而且於第二狀態在η位準產生檢測信號S4。當此檢 測信號S4具有一Η位準時,此NAND電路29產生具有針對此 同步控制信號SYC之反相邏輯的信號S5。因此,在第二狀 5態,此AND電路27在預定周期將此信號Si3提升至一η位準 以響應此信號S5之脈衝。也就是,此AND電路27產生此信 號S13以相對地縮短此第二電晶體T2之啟動時間。在此狀態 中,此邏輯電路52當此檢測信號S4具有一 Η位準時產生具有 Η位準之驅動控制信號S12。 10 此第二驅動器電路53在當此驅動控制信號S12具有Η位 準時產生具有實際上與此檢測信號S13相同位準之此第二 驅動信號DL。因此,在第二狀態中,如第6圖所示,當容 許第二電晶體中之逆流時,此控制電路41藉由縮短此第二 電晶體Τ2之啟動時間來限制電流逆流。 15 因此,相較於此種不容許逆流之DC_DC變換器(傳統 DC-DC變換器控制電流流至此抗流線圈,第6圖之IL2所 示),此輸出電壓Vo係更快速地穩定於所欲之電壓。此外, 藉由縮短此第二電晶體T2之啟動期間,流至此抗流線圈L1 之電流IL具有比習知技術較少知反向電流,如第4圖所示, 20 並且不會超出特定值。 此第二實施例之DC-DC變換器40具有下述優點。 此比較器51檢測從接近低電位之電源供應器之抗流線 圈L1至此第二電晶體T2之電流之逆流。此邏輯電路52根據 此比較器51之檢測信號S11與此比較器28之檢測信號S4來 21 200822508 防止在第一狀態中第二電晶體T2内之逆流。此外,當此負 載驟降時,此邏輯電路52允許第二電晶體Τ2内之逆流。 由於,電流逆流不會在第一狀態中發生。因此,當第 一電晶體Τ1未受致動時,則儲存在抗流線圈L1之能量損失 5 會減少,並且當輸出電壓降低時,會防止效率降低。更甚 者,在第二狀態中電流逆流係被容許,並且這樣的電流逆 流被限制。因此,此輸出電壓Vo會於短期間内呈穩定,並 且防止此電流逆流超出一特定值。 該可讓熟於此技者明瞭的是,本發明在不背離本發明 10 之精神與範疇下可以其他特定形式實行。特別地,應該被 瞭解的是,本發明可由下述形式實行。 此第一電晶體T1與第二電晶體T 2可以外接式附加至此 控制電路。 此第一與第二電晶體可以是N-通道MOS電晶體。二擇 I5 一地,此第一與第二電晶體可以是P-通道MOS電晶體。在 此範例中,此第一與第二驅動器電路26、27 (53)之輪出位 準必須根據第一及第二電晶體之傳導型態而改變。 此同步控制信號SYC之工作比可根據要穩定輸出電壓 Vo所需之時間(響應速度)或逆流電流之可容忍值而改變。 20 此第二電晶體T2之制動期間可藉由改變此同步控制作號 SYC之工作比而調整。這改變此輸出電壓ν〇響應速度以及 逆流電流量。 此同步控制信號SYC之脈衝不需要必須要對應於此時 中信號CK之脈衝。舉例而言,對於多個脈衝之每一預定數 22 200822508 量之脈衝則可忽略一脈衝。 用以防止電流逆流之結構不受限於此地二電晶體T2之 理想二極體與比較器51。舉例而言,逆流電流防止電路之 更進一步之實施例包括一電阻器,其係連接至第二電晶體 5 T2與接地之間,並且包括一比較器,其係並聯於此電阻器。 在此範例中,藉由從電阻器之兩端子間之電位差來檢測電 流逆流,使得比較器未受致動此第二電晶體T2。這樣的逆 流電流防止電路於一般操作期間防止電流逆流。 此控制致能信號ENB可供應至第二實施例中之NAND 1〇 電路29。此控制致能信號ENB不必非要供應至第一實施例 中之NAND電路29。 本發明之DC-DC變換器在RS-正反器電路(FF電路)24 的情況中可以使用PWM比較器。 此誤差放大器21可比較輸出電壓Vo(回授信號FB)與此 15 參考電壓Vrl。 此脈衝信號產生電路31不必非要包括此振盪器25。也 就是,包括電流比較器22與FF電路24之一脈衝信號產生電 路可以從此振盪器25分離。 目前提及之範例與實施例係視為說明用而非限制用, 並且本發明不受限於本文中提及之細節,而是可在後附之 申凊專利範圍之範轉及等效應用内做適當修改。 【圖式簡單說明】 第1圖係傳統DC-DC變換器之概要操作波形圖; 第2圖係根據本發明第一實施例之DC-DC變換器的概 23 200822508 要方塊電路圖; 第3A圖係顯示第2圖之DC-DC變換器在第一狀態中的 概要波形圖, 第3B圖係顯示第2圖之DC-DC變換器在第二狀態中的 5 概要波形圖; 第4圖係顯示第2圖之DC-DC變換器的概要操作波形 圖, 第5圖係根據本發明第二實施例之DC-DC變換器的概 要方塊電路圖;以及 10 第6圖係顯示第5圖之DC-DC變換器的概要操作波形 圖。 【主要元件符號說明】 10、40…DC-DC變換器 29"·ΝΑΝϋ 電路 U、41···控制電路 31…脈衝信號產生電路 12···減震器電路 32、61···輸出電路 21…誤差放大器 52…邏輯電路 22…電流比較器 el…參考電源供應器 23…電流檢測電路 e2...參考電源供應器 24···正反器電路 Ή、T2…電晶體 25…震盪器 R1、R2…電阻器 26…第一驅動器電路 Cl···電容器 27、53…第二驅動器電路 Ll···電感器 28…比較器
Nl···節點 24 200822508 lout…輸出電流 IL、IL1、IL2…負載電流
Vo…輸出電壓 25
Claims (1)
- 200822508 十、申請專利範圍: !一種從輪入電壓(VDD)產生輪出電壓(V。)之直流對直流 (DC-DC)變換器,該DC_DC變換器包含: 接收該輸入電壓之-第1晶體συ; 耦接於a第一電晶體之〜第二電晶體(Τ2); 一抗流線圈’其包括有_接至在該第-與第二電晶體 間之一連接節點的一第一端子與輸出該輸出電壓之一第二 端子; 一誤差放大電路,用以比較此輸出電壓與一第一參考 10 電壓(Vrl)來產生一誤差信號(S1); 一脈衝信號產生電路,用以產生依據該誤差信號之一 第一脈衝信號; 一比較電路,比較該誤差信號與一第二參考電壓(Vr2) 以產生一比較結果信號,該比較結果信號係呈一第一邏輯 15 狀態或一第二邏輯狀態中任一個; 一驅動信號產生電路,用以接收該比較結果信號並且 產生一恆定位準信號與一第二脈衝信號中任一個,其中當 接收到呈該第一邏輯狀態的該比較結果信號時,該驅動信 號產生電路產生該恆定位準信號,而當接收到呈該第二邏 2〇 輯狀態的該比較結果信號時,產生該第二脈衝信號;以及 一輸出電路,用以接收該第一脈衝信號與接收該恆定 位準信號和該第二脈衝信號中之任一個,並且產生分別驅 動該第一與第二電晶體之第一與第二驅動信號(DH,DL),其 中當接收到該恆定位準信號時,該輸出電路根據該第一脈 26 200822508 衝信號產生該第二驅動信號,而當接收到該第二脈衝信號 時’以該第一與第二脈衝信號來產生該第二驅動信號。 2·如申請專利範圍第1項之dc_dc變換器,其中該輸出電路 產生该第二驅動信號,而致使當接收到該第二脈衝信號時 5 與當接收到該恆定位準信號時相比,該第二電晶體被致動 經歷一段較短之期間。 3·如申請專利範圍第1項之DC-DC變換器,其中該輸出電路 產生该第二驅動信號,以在接收到該第二脈衝信號時於該 第電曰曰體未致動期間内間歇地致動該第二電晶體。 10 4·如申請專利範圍第1項之DC-DC變換器,其中該輸出電路 在接收到該恆定位準信號時產生該第二驅動信號,來以互 補於該第一電晶體之方式在一第一工作任務下驅動該第二 電晶體,並且在接收到該第二脈衝信號時產生該第二驅動 k號,來在比該第一工作任務小之一第二工作任務下驅動 該第二電晶體。 5·如申請專利範圍第1項之DC_DC變換器,其中該第二脈衝 信號包括與一時鐘信號同步之一脈衝列,該脈衝列係用以 產生該第一脈衝信號。 6·如申請專利範圍第1項之DC-DC變換器,其更包含: 20 一電流檢測電路,其耦接至該第一與第二電晶體之該 連接節點及該脈衝信號產生電路,用以根據該連接節點上 之電壓來檢測流至該抗流線圈之電流(IL ),並且產生表示該 檢測結果之一電流檢測信號; 其中該脈衝信號產生電路包括: 27 200822508 一電流比較器,用以比較該電流檢測信號與該誤 差^號’並且產生表示該比較結果之一電流比較信號; 一振盪器,用以產生一時鐘信號(CK)與一同步化 控制^號(8丫〇,其具有一預定脈衝列;以及 5 一正反器電路,用以利用該電流比較信號與該時 鐘信號來產生該第一脈衝信號;以及 該驅動信號產生電路在接收到呈該第二邏輯狀態 之該比較結果信號時,根據該同步化控制信號來產生 該第二脈衝信號。 10 7·如申請專利範圍第6項之DC-DC變換器,其中該振盪器產 生與該時鐘信號同步之該同步化控制信號。 8·如申請專利範圍第1項之DC-DC變換器,其更包含: 一逆流檢測電路,用以檢測從該抗流線圈流至該第二 電晶體之反向電流;以及 15 一逆流控制電路,其耦接至該逆流檢測電路與該比較 電路,用以在該比較結果信號呈該第一邏輯狀態時防止反 向電流流動,並且在該比較結果信號呈該第二邏輯狀態時 允許反向電流流動。 9.如申請專利範圍第8項之DC-DC變換器,其中: 20 該逆流檢測電路包括一比較器,其耦接至該第二電晶 體,用以檢測反向電流並且產生一逆流檢測信號; 該逆流控制電路包括一邏輯電路,用於以該逆流檢測 信號與該比較結果信號來產生一逆流控制信號,其中當該 比較結果信號呈該第一邏輯狀態時,該邏輯電路根據該逆 28 200822508 流檢測信號來產生該逆流控制信號,並且當該比較結果信 號呈該第二邏輯狀態時以一恆定位準來產生該逆流控制信 號;以及 該輸出電路以該第一脈衝信號與該逆流控制信號來產 5 生該第二驅動信號。 10. 如申請專利範圍第1項之DC-DC變換器,其更包含: 與該抗流線圈並聯耦接之一減震器電路。 11. 如申請專利範圍第1項之DC-DC變換器,其中該第一參 考電壓採用該輸出電壓之一穩定輸出範圍内的一中間值, 10 而該第二參考電壓採用允許檢測出該輸出電壓之該穩定輸 出範圍之一最大值的一數值。 12. —種用以控制DC-DC變換器之方法,該變換器自一輸入 電壓(VDD)產生一輸出電壓(Vo),該DC-DC變換器包括接收 該輸入電壓之一第一電晶體、耦接至該第一電晶體之一第 15 二電晶體、以及耦接至該第一與第二電晶體間之一連接節 點的一抗流線圈,該方法包含下列步驟: 藉由比較該輸出電壓與一第一參考電壓(Vrl)來產生 一誤差信號(S1); 根據該誤差信號來產生一第一脈衝信號(S3); 20 藉由比較該誤差信號與一第二參考電壓(Vr2)來產生 一比較結果信號(S4); 在該比較結果信號呈一第一邏輯狀態時產生一恆定位 準信號; 在該比較結果信號呈一第二邏輯狀態時產生一第二脈 29 200822508 衝信號;以及 接收該第一脈衝信號與接收該恆定位準信號和該第二 脈衝信號兩者其中之一;以及 產生分別驅動該第一與第二電晶體之第一與第二驅動 5 信號(DH,DL),其中產生該第一與第二驅動信號之步驟包 括: 當該比較結果信號呈該第一邏輯狀態時根據該第 一脈衝信號來產生該第二驅動信號;以及 當該比較結果信號呈該第二邏輯狀態時以該第一 10 與第二脈衝信號來產生該第二驅動信號。 13.如申請專利範圍第12項之方法,其中以該第一與第二脈 衝信號來產生該第二驅動信號之步驟,包括產生該第二驅 動信號以於該第一電晶體未受致動時間歇地致動該第二電 晶體。 15 14.如申請專利範圍第12項之方法,其更包含: 當該比較結果信號呈該第一邏輯狀態時,以互補於該 第一電晶體之方式在一第一工作任務下驅動該第二電晶 體;以及 當該比較結果信號呈該第二邏輯狀態時,在比該第一 20 工作任務小之一第二工作任務下驅動該第二電晶體。 15. 如申請專利範圍第12項之方法,其中產生一第二脈衝信 號之步驟包括產生該第二脈衝信號,使其具有與一時鐘信 號(CK)同步之一脈衝列,以供用於產生該第一脈衝信號。 16. 如申請專利範圍第12項之方法,其中: 30 200822508 產生一第一脈衝信號之步驟包括根據一時鐘信號(CK) 來產生該第一脈衝信號;以及 產生一第二脈衝信號之步驟包括根據與該時鐘信號同 步之一同步化控制信號(SYC)來產生該第二脈衝信號。 5 17.如申請專利範圍第12項之方法,其更包含: 檢測從該抗流線圈流至該第二電晶體之反向電流; 在該比較結果信號呈該第一邏輯狀態時,防止反向電 流流動;以及 在該比較結果信號呈該第二邏輯狀態時,允許反向電 10 流流動。 31
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2006251520A JP4997891B2 (ja) | 2006-09-15 | 2006-09-15 | Dc−dcコンバータ及びdc−dcコンバータの制御方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW200822508A true TW200822508A (en) | 2008-05-16 |
TWI338995B TWI338995B (en) | 2011-03-11 |
Family
ID=39187891
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW096134023A TWI338995B (en) | 2006-09-15 | 2007-09-12 | Method and circuit for controlling dc-dc converter |
Country Status (5)
Country | Link |
---|---|
US (1) | US7696738B2 (zh) |
JP (1) | JP4997891B2 (zh) |
KR (1) | KR100927882B1 (zh) |
CN (1) | CN100585996C (zh) |
TW (1) | TWI338995B (zh) |
Families Citing this family (29)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4899624B2 (ja) * | 2006-05-11 | 2012-03-21 | 富士通セミコンダクター株式会社 | Dc−dcコンバータ及びdc−dcコンバータの制御回路 |
US7986135B2 (en) * | 2008-05-13 | 2011-07-26 | L&L Engineering, Llc | Method and systems for conduction mode control |
US8988912B2 (en) | 2008-10-23 | 2015-03-24 | Leach International Corporation | System and method for emulating an ideal diode in a power control device |
JP5481926B2 (ja) * | 2009-05-18 | 2014-04-23 | 富士通セミコンダクター株式会社 | 電源制御装置、電源装置、及び電源制御方法 |
JP5507216B2 (ja) * | 2009-11-20 | 2014-05-28 | ルネサスエレクトロニクス株式会社 | 半導体装置および電源装置 |
JP2011172320A (ja) * | 2010-02-16 | 2011-09-01 | On Semiconductor Trading Ltd | スイッチング制御回路 |
JP5549280B2 (ja) * | 2010-03-05 | 2014-07-16 | トヨタ自動車株式会社 | チョッパ回路、dc/dcコンバータ、燃料電池システム |
TWI422158B (zh) * | 2010-04-28 | 2014-01-01 | Richtek Technology Corp | 用於切換式調節器的即時可調零電流偵測器及偵測方法 |
JP5511594B2 (ja) | 2010-08-31 | 2014-06-04 | スパンション エルエルシー | 出力スイッチング回路 |
JP5749483B2 (ja) * | 2010-12-10 | 2015-07-15 | ローム株式会社 | ヒステリシス制御型スイッチングレギュレータの制御回路およびそれを利用したヒステリシス制御型スイッチングレギュレータ、電子機器 |
JP5691739B2 (ja) | 2011-03-29 | 2015-04-01 | ヤマハ株式会社 | 電圧生成回路 |
JP5651234B2 (ja) * | 2011-04-20 | 2015-01-07 | ルネサスエレクトロニクス株式会社 | Dcdcコンバータ及びその制御方法 |
JP2013055620A (ja) * | 2011-09-06 | 2013-03-21 | Hitachi Automotive Systems Ltd | 電流制御装置 |
JP2013162585A (ja) * | 2012-02-02 | 2013-08-19 | Sony Computer Entertainment Inc | Dc/dcコンバータ |
TWI454035B (zh) * | 2012-09-13 | 2014-09-21 | Anpec Electronics Corp | 切換式穩壓器 |
JP6209022B2 (ja) * | 2013-08-27 | 2017-10-04 | リコー電子デバイス株式会社 | スイッチングレギュレータ |
JP5926220B2 (ja) * | 2013-09-11 | 2016-05-25 | リーチ インターナショナル コーポレイション | 電力制御装置の理想ダイオードを模倣するシステム及びその方法 |
CN103532383A (zh) * | 2013-10-29 | 2014-01-22 | 成都芯源系统有限公司 | 一种开关变换装置及其控制电路和方法 |
CN103675426B (zh) * | 2013-12-24 | 2017-04-26 | 矽力杰半导体技术(杭州)有限公司 | 电感电流过零检测方法及电路以及带该电路的开关电源 |
CN103856055B (zh) * | 2014-02-28 | 2016-06-29 | 台达电子企业管理(上海)有限公司 | Dc/dc转换器及其控制方法 |
EP2933911B1 (en) * | 2014-04-16 | 2018-08-01 | Dialog Semiconductor (UK) Limited | Switching mode power supply with negative current clocking |
JP6730835B2 (ja) * | 2016-04-06 | 2020-07-29 | ローム株式会社 | 過電流検出回路 |
KR102696892B1 (ko) | 2017-02-22 | 2024-08-20 | 삼성전자주식회사 | 무선 통신 시스템에서 기지국의 전원 회로를 보호하기 위한 장치 및 방법 |
TWI633733B (zh) * | 2017-04-18 | 2018-08-21 | 立積電子股份有限公司 | 電源供應器及電源供應器的操作方法 |
JP6875948B2 (ja) * | 2017-07-27 | 2021-05-26 | 矢崎総業株式会社 | スイッチング電源装置 |
KR102396468B1 (ko) * | 2017-11-23 | 2022-05-10 | 엘지디스플레이 주식회사 | 부스트 컨버터 및 그를 이용한 디스플레이 장치 |
JP7098464B2 (ja) * | 2018-07-24 | 2022-07-11 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
CN112787505A (zh) * | 2019-11-11 | 2021-05-11 | 圣邦微电子(北京)股份有限公司 | 一种dc-dc变换器及其控制电路和控制方法 |
CN113315374B (zh) * | 2021-05-28 | 2022-07-26 | 电子科技大学 | 一种基于Buck变换器的占空比调制脉冲序列控制方法及装置 |
Family Cites Families (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5912552A (en) | 1997-02-12 | 1999-06-15 | Kabushiki Kaisha Toyoda Jidoshokki Seisakusho | DC to DC converter with high efficiency for light loads |
JP2002109535A (ja) * | 2000-09-29 | 2002-04-12 | Olympus Optical Co Ltd | ヒストグラム算出回路 |
JP2002281743A (ja) | 2001-03-19 | 2002-09-27 | Hitachi Ltd | 半導体集積回路および携帯用電子機器 |
JP3706810B2 (ja) | 2001-05-23 | 2005-10-19 | 株式会社ルネサステクノロジ | Dc−dcコンバータとその制御回路 |
JP3636321B2 (ja) | 2002-04-24 | 2005-04-06 | ローム株式会社 | スイッチング電源装置 |
JP4360833B2 (ja) * | 2002-05-28 | 2009-11-11 | パナソニック株式会社 | Dc−dcコンバータ |
US6747441B2 (en) | 2002-08-20 | 2004-06-08 | Texas Instruments Incorporated | Non-synchronous switching regulator with improved output regulation at light or low loads |
JP2005253253A (ja) * | 2004-03-08 | 2005-09-15 | Matsushita Electric Ind Co Ltd | Dcdcコンバータの動作切替システム |
JP4651977B2 (ja) * | 2004-06-25 | 2011-03-16 | 富士通セミコンダクター株式会社 | Dc−dcコンバータの制御回路、およびその制御方法 |
JP4463635B2 (ja) * | 2004-07-20 | 2010-05-19 | 株式会社リコー | スイッチングレギュレータ、スイッチングレギュレータを使用した電源回路及びスイッチングレギュレータを使用した二次電池の充電回路 |
JP2006158097A (ja) * | 2004-11-30 | 2006-06-15 | Renesas Technology Corp | 電源制御用半導体集積回路および電子部品並びに電源装置 |
JP2006166667A (ja) * | 2004-12-10 | 2006-06-22 | Ricoh Co Ltd | スイッチングレギュレータ |
JP4350075B2 (ja) * | 2005-08-29 | 2009-10-21 | 富士通マイクロエレクトロニクス株式会社 | Dc−dcコンバータの制御回路およびその制御方法 |
JP2007097326A (ja) * | 2005-09-29 | 2007-04-12 | Fujitsu Ltd | Dc−dcコンバータ、dc−dcコンバータの制御回路及びdc−dcコンバータの制御方法 |
JP4440869B2 (ja) * | 2005-10-25 | 2010-03-24 | 富士通マイクロエレクトロニクス株式会社 | Dc−dcコンバータ、dc−dcコンバータの制御回路及びdc−dcコンバータの制御方法 |
JP4850540B2 (ja) * | 2005-12-26 | 2012-01-11 | 富士通セミコンダクター株式会社 | Dc−dcコンバータ及びdc−dcコンバータの制御回路 |
US7990120B2 (en) * | 2006-08-04 | 2011-08-02 | Linear Technology Corporation | Circuits and methods for adjustable peak inductor current and hysteresis for burst mode in switching regulators |
JP4907275B2 (ja) * | 2006-09-01 | 2012-03-28 | 株式会社リコー | 電源装置及びその動作制御方法 |
-
2006
- 2006-09-15 JP JP2006251520A patent/JP4997891B2/ja active Active
-
2007
- 2007-09-11 KR KR1020070092078A patent/KR100927882B1/ko not_active IP Right Cessation
- 2007-09-12 TW TW096134023A patent/TWI338995B/zh not_active IP Right Cessation
- 2007-09-14 CN CN200710152183A patent/CN100585996C/zh active Active
- 2007-09-14 US US11/898,690 patent/US7696738B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
KR20080025314A (ko) | 2008-03-20 |
JP4997891B2 (ja) | 2012-08-08 |
CN100585996C (zh) | 2010-01-27 |
CN101145733A (zh) | 2008-03-19 |
KR100927882B1 (ko) | 2009-11-23 |
US20080067989A1 (en) | 2008-03-20 |
JP2008072873A (ja) | 2008-03-27 |
TWI338995B (en) | 2011-03-11 |
US7696738B2 (en) | 2010-04-13 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TW200822508A (en) | Method and circuit for controlling DC-DC converter | |
US8193793B2 (en) | DC-DC converter | |
US8222879B2 (en) | Method and apparatus for synchronous buck with active negative current modulation | |
US7498793B2 (en) | Current-mode DC-to-DC-converter | |
US7965070B2 (en) | Switching power supply with slope compensation circuit and added slope circuit | |
JP5304281B2 (ja) | Dc−dcコンバータおよびスイッチング制御回路 | |
JP2007282354A (ja) | スイッチング制御回路 | |
JP2006288062A (ja) | Dc−dcコンバータ、dc−dcコンバータの制御回路、及びdc−dcコンバータの制御方法 | |
JP2007006207A (ja) | 駆動回路 | |
JP4265894B2 (ja) | Dc/dcコンバータの制御回路及びdc/dcコンバータ | |
US11569742B2 (en) | Power supply control device | |
JP2022146584A (ja) | 降圧dc/dcコンバータならびにそのコントローラおよびその制御方法、電子機器 | |
JP4487649B2 (ja) | 昇降圧型dc−dcコンバータの制御装置 | |
JP2004153965A (ja) | Dc−dcコンバータ及びdc−dcコンバータの駆動回路 | |
US20070104304A1 (en) | Semiconductor device | |
JP2018130011A (ja) | スイッチングレギュレータ及びその制御装置 | |
JP5515390B2 (ja) | スイッチング電源装置 | |
JP5130944B2 (ja) | Dc−dcコンバータおよび電源制御用半導体集積回路 | |
US10122258B2 (en) | DC-DC converter with pull-up or pull-down current and associated control method | |
JP2008067531A (ja) | スイッチング制御回路 | |
US9866119B2 (en) | DC-DC converter with pull-up and pull-down currents based on inductor current | |
ITVA20080039A1 (it) | Generatore di una rampa di tensione a gradini | |
US20230387805A1 (en) | Switching power supply circuit and switching power supply device | |
JP5039372B2 (ja) | スイッチング電源の制御回路およびそれを利用した電源装置ならびに電子機器 | |
JP2023082752A (ja) | 電源制御装置、および降圧dc/dcコンバータ |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM4A | Annulment or lapse of patent due to non-payment of fees |