TW200305261A - Lead frame manufacturing method - Google Patents
Lead frame manufacturing method Download PDFInfo
- Publication number
- TW200305261A TW200305261A TW092104409A TW92104409A TW200305261A TW 200305261 A TW200305261 A TW 200305261A TW 092104409 A TW092104409 A TW 092104409A TW 92104409 A TW92104409 A TW 92104409A TW 200305261 A TW200305261 A TW 200305261A
- Authority
- TW
- Taiwan
- Prior art keywords
- lead
- portions
- crushed
- metal plate
- width
- Prior art date
Links
- 238000004519 manufacturing process Methods 0.000 title claims description 30
- 239000002184 metal Substances 0.000 claims abstract description 80
- 229910052751 metal Inorganic materials 0.000 claims abstract description 80
- 238000004080 punching Methods 0.000 claims abstract description 46
- 238000000034 method Methods 0.000 claims description 25
- 244000126211 Hericium coralloides Species 0.000 claims 1
- 125000006850 spacer group Chemical group 0.000 claims 1
- 230000002093 peripheral effect Effects 0.000 abstract description 8
- 239000004065 semiconductor Substances 0.000 description 17
- 235000012431 wafers Nutrition 0.000 description 12
- 238000000465 moulding Methods 0.000 description 11
- 239000011347 resin Substances 0.000 description 11
- 229920005989 resin Polymers 0.000 description 11
- 239000012634 fragment Substances 0.000 description 9
- 230000000694 effects Effects 0.000 description 6
- 238000005520 cutting process Methods 0.000 description 3
- 238000005516 engineering process Methods 0.000 description 3
- 238000012536 packaging technology Methods 0.000 description 3
- 241000282320 Panthera leo Species 0.000 description 2
- 239000002390 adhesive tape Substances 0.000 description 2
- 230000002950 deficient Effects 0.000 description 2
- 238000004806 packaging method and process Methods 0.000 description 2
- 238000003825 pressing Methods 0.000 description 2
- 229910000881 Cu alloy Inorganic materials 0.000 description 1
- 229910001030 Iron–nickel alloy Inorganic materials 0.000 description 1
- FJJCIZWZNKZHII-UHFFFAOYSA-N [4,6-bis(cyanoamino)-1,3,5-triazin-2-yl]cyanamide Chemical compound N#CNC1=NC(NC#N)=NC(NC#N)=N1 FJJCIZWZNKZHII-UHFFFAOYSA-N 0.000 description 1
- 230000005540 biological transmission Effects 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 239000003989 dielectric material Substances 0.000 description 1
- 238000006073 displacement reaction Methods 0.000 description 1
- 239000003814 drug Substances 0.000 description 1
- 239000000428 dust Substances 0.000 description 1
- 239000010408 film Substances 0.000 description 1
- WABPQHHGFIMREM-UHFFFAOYSA-N lead(0) Chemical compound [Pb] WABPQHHGFIMREM-UHFFFAOYSA-N 0.000 description 1
- 239000000463 material Substances 0.000 description 1
- 229920002120 photoresistant polymer Polymers 0.000 description 1
- 239000000088 plastic resin Substances 0.000 description 1
- 230000000750 progressive effect Effects 0.000 description 1
- 239000004575 stone Substances 0.000 description 1
- 239000000758 substrate Substances 0.000 description 1
- 239000010409 thin film Substances 0.000 description 1
- 238000001039 wet etching Methods 0.000 description 1
- 210000002268 wool Anatomy 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/48—Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
- H01L21/4814—Conductive parts
- H01L21/4821—Flat leads, e.g. lead frames with or without insulating supports
- H01L21/4842—Mechanical treatment, e.g. punching, cutting, deforming, cold welding
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/495—Lead-frames or other flat leads
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/31—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
- H01L23/3107—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/495—Lead-frames or other flat leads
- H01L23/49541—Geometry of the lead-frame
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/495—Lead-frames or other flat leads
- H01L23/49541—Geometry of the lead-frame
- H01L23/49548—Cross section geometry
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/0554—External layer
- H01L2224/05599—Material
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/44—Structure, shape, material or disposition of the wire connectors prior to the connecting process
- H01L2224/45—Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
- H01L2224/45001—Core members of the connector
- H01L2224/45099—Material
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/4805—Shape
- H01L2224/4809—Loop shape
- H01L2224/48091—Arched
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48245—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
- H01L2224/48247—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/85—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
- H01L2224/8538—Bonding interfaces outside the semiconductor or solid-state body
- H01L2224/85399—Material
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/42—Wire connectors; Manufacturing methods related thereto
- H01L24/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L24/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/00014—Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/14—Integrated circuits
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Manufacturing & Machinery (AREA)
- Geometry (AREA)
- Lead Frames For Integrated Circuits (AREA)
Description
200305261 玖、發明說明 (發明說明應牧明:發明所屬之技術領域、先前技術、内容、…式及圖式簡單說明) 【發明所屬^技術領域】 發明領域 本發明係有關於一種引線框製造方法,更特定言之, 5係有關於一種在無引線封裝(leadless package),諸如無引 線四方扁平封裝(QFN)、無引線小尺寸封裝(s〇N)等,中 所使用的引線框製造方法。 C先前技3 發明背景 ίο 近年來,作為多媒體裝置所用之關鍵技術的大型積體 電路技術的發展,係穩定地朝向資料傳輸的高速化與大容 里化進展。使用作為大型積體電路與電子元件之間介面的 封裝技術,亦隨著該發展的進步而密度越高。 J目刖為止,已隨著相對應的高密度封裝技術而發展 15出不同之封裝。如同針對使用引線框之高密度封褒技術之 ^ 例如,然引線封裝,諸如無引線四方扁平封裝 (QFN)、無引線小尺寸封裝(s〇N)等,其中引線並未向外 延伸係為廣為熟知的。 第1 A圖係為一斷面圖,顯示半導體元件的一實例,其 20 ^積體電路晶片係安裝在無引線封裝上,而第ΐβ圖係為 &著第1A圖中線Π-π所取之放大斷面圖。第2A圖係為 …1線封裝中所用之引線框之引線部分的-實例的斷面 而第2B圖係為一沿著第2a圖中線皿_瓜所取之斷面圖。 如於第1A圖中所示,於具有一無引線四方扁平封裝 200305261 坎、發明說明 (QFN)結構的半導體元件110中,一積體電路晶片1〇4係安 裝在一晶粒座102上,同時此積體電路晶片1 〇4的一連接電 極以及一引線部分100係經由一電線1〇8而互相電氣連接。 接著’此積體電路晶片104係以模塑樹脂1 〇6加以密封,覆 5 盖上至引線部分100的頂端部部分。 以此方式,於具有無引線四方扁平封裝(QFN)結構的 半導體元件中,引線部分100的一上表面與側表面係覆以 引線部分100。因此,假若此引線部分1〇〇的一斷面形狀係 為一垂直形狀,在模塑樹脂106中炙燒的引線部分1〇〇,能 10 夠自模塑樹脂106脫離。 因此’如於第2A及2B圖中所示,將引線框之引線部 分100的一斷面結構設計成該一階梯形狀,一表面(該表面 係與積體電路晶片的連接電極連接)之寬度,係較一背部 表面(與配線基板或相似元件連接的表面)的寬度為厚。 15 因此,如於第1B圖中所示,將模塑樹脂1〇6炙燒切入 引線部分100的側表面。因此,藉由所謂的固定效果 (anchor effect),能夠防止引線部分ι〇〇自模塑樹脂ι〇6脫離。 於先刚技術令,就構成具有上述斷面結構之引線部分 1 〇〇的方法而順’主要係使用濕式餘刻。假若使用濕式餘 刻,則在-金屬板的二表面上構成_A體上相同圖案的一 抗餘薄膜,接著藉由❹抗㈣膜料—光罩之圖案的藥 品自雙側嫌亥金屬板。此時,假若並未在相同的狀況下 執行金屬板的前與後表面之_,例如,該-狀況係設定 成過度地執行#刻背部表面,則構成的引線部分其中表面 20 200305261 玖、發明說明 的寬度係厚於背部表面的寬度。 然而,藉由濕式蝕刻金屬板的作業方法所具之缺點在 於,成本係為昂貴的並且作業速度緩慢。因此,逐步地利 用衝模執行模衝作業,使能夠降低成本並使作業速度加快。 5 第3 A至3 C圖係顯示藉由模衝作業(先前技術)在引線部 刀中構成-厂皆梯形狀等之一方法。第3A圖係為沿著在在第 3C圖中線IV-IV所取的一斷面圖。 於藉由先4技術之模衝作業在引線部分中構成一階梯 形狀等之方法中,如於第3A至3(:圖中所示,首先,引線 1〇部分100,在雙側表面上於預定部分令具有壓碎邊緣部分 l〇〇a,係藉由模衝作業衝壓金屬板之預定部分所構成。接 著如第3B圖中所示,準備具有一衝頭i 12以及一支樓構 件114的衝模,接著藉由使用衝模之衝頭n2推動該壓碎邊 緣部分l〇〇a,用以減小厚度。因此,該所構成之階梯形狀 15係由引線部分100雙側表面部分至中心部分。 於先則技術中,以此方式,在引線部分丨〇〇之雙側表 面上於預定部分中配置該壓碎邊緣部分^ ,接著藉由衝 模之衝頭U2推動/壓碎㈣碎邊緣部分⑽a,用以將引線 部分形成階梯形狀。 第4A至4D圖係顯示藉由先前技術之模衝作業,將引 線部分構成階梯形狀的方法中的該等問題。如於第4八及 4C圖中所不,假若構成的一壓碎部分100b同時設定壓碎邊 U刀l〇〇a的—壓碎深度,藉由衝頭η〗壓碎,該深度係 為淺的(例如’約為金屬板厚度的1/3),在引線部分1〇〇之 200305261 玖、發明說明 表面s(與積體電路晶片的連接電極連接的表面)側上金屬 擴展係為小的,因而無法確保足夠的黏合面積。同時,如 於第从圖之-A部分中所示,假若壓碎深度係為淺的,僅 有堡碎部分H)0b之-上部分係於橫向方向上延伸,用以構 5成-创削形狀,並因而該形狀無法達到所需的固定效果。 成對比地,如第4B及4D圖令所示,假若構成的一壓 碎部分黯同時設定藉由衝頭112壓碎之壓碎邊緣部分 l〇〇a的碎深度,該深度係為深的(例如,約為金屬板 厚度的1/2或更多),則能夠確保在引線部分1〇〇之表面§上 10足夠的黏合面積,然而可能地,由衝頭112推動/擴展的壓 碎部分100c係過度地擴展而相互接觸。 就針對上述問題的對策而論,提出該一方法,藉由將 壓碎邊緣部分100a推動上達一深度而構成壓碎部分魏, 1於該處複數之引線部分1〇〇互相接觸或是互相接近,並且 15 =而複數之相鄰的壓碎部分⑽c(於第扣圖中以鍵線所圍 &的邛刀)的頂鳊部部分係藉由衝模之衝頭衝壓,以致複 數之引線部分100能夠確保其間所需之間隔。 然而,由於藉由衝頭所衝壓之該等部分並未聯合在一 2起’在衝|之後,—經衝塵金屬殘留物係自由地分離成二 鬼因此,泫衝壓金屬殘留物並未黏附至衝模之支撐構件 的側表面上’但有黏附在衝頭上,因而產生所謂的金屬殘 留物升起。 此外,將說明引線部分100之壓碎邊緣部分100&的一 ^饭若壓石+邊緣部分100a之寬度係為窄的,則壓碎部 200305261 玖、發明說明 $頁端h係易於形成上述创削形狀。假若壓碎邊緣 4刀100a之1度係為寬的,由於係事先決定引線部分的間 距,所以無法充分地確保介於相鄰引線部分100之間的間 亦即疋壓碎邊緣部分1GGa的寬度,使引線部分 5丨00具有所需之斷面形狀係極為困難的。 【明内容3 發明概要 本發明之一目的在於提供一種引線框製造方法,該方 法能夠製造在一無引線封裝中使用的一引線框,其所具有 10之每-引線部分具有一所需之斷面形狀,該法係藉由模衝 作業而不致造成任何問題。 本發明提供-種製造具有引線部分的一引線框的引線 框製造方法,該引線部分係自一如同梳子之梳齒的一框部 分向内延伸,並且每一引線部分具有一底座部分與該框部 15分連接,一中心部分與底座部分連接,以及側表面部分與 中心部分之雙側表面連接,藉由一模衝作業所具有的厚度 係小於其他部分,該方法包括該等構成複數之開口部分的 步驟,藉由模衝作業衝壓一金屬板的該等預定部分,該等 開口部分係在引線的一延伸方向上延伸;構成壓碎部分, 2〇猎由推動該麼碎邊緣冑a,自1碎邊緣部分延伸至開口部 分之内部,該麼碎部分係限定在位於開口部分之鄰近區域 中的金屬板的預定區域中,藉由模衝作業用以降低厚度; 經由模衝作業,藉由衝屋除了位在周圍部分之相鄰區:中 金屬板的預定雙側部分與預定部分外的該壓碎部分之中心 200305261 玖、發明說明 ,其中並未呈現該開口部分之 業,藉由衝壓該頂端部部分的 部部分。 P刀界疋"於側表面部分與中心部分之間的寬度,用以 確保—介料等引線部分之間的間隔,並且同時界定與中 q刀連接之一頂端部部分的—寬度與底座部分的一寬度 壓碎部分;以及經由模衝作 一預定部分而界定該等頂端
ίο 15 20 如以上所述,於先前技術中,在中心、側表面二部分 中事先構成具錢碎邊緣部分的引線部分,並接著藉由塵 碎該邊碎邊緣部分而構成該階梯形狀,或是相㈣形狀。 因此’所存在的該-問題在於,假若該壓碎深度係設定成 稍淺,則無法達到所需的形狀,然而,假若該壓碎深度係 认疋成稍冰’則無法確保介於複數之引線部分之間所需的 間隔。
於本^明中,如於第5Α至5F圖以及第6Α至6Η圖中所 ’一、κ f先,在引線部分之延伸$向上長並窄地延伸 的複數之開口部分20a ’係經由模衝作業藉由衝壓金屬板 之預定。卩刀而構成。接著,例如,壓碎邊緣部分係 界定在金屬板20之開口部分施之中心部分的二邊緣部分 的鄰近區域中’該壓碎邊緣部分係藉由模衝作業而推動, 用以自開口部分20a之雙邊緣部分擴展至内部,並因而構 成壓碎部分21。 接著,藉由模衝作業衝壓位在開口部分2〇a之周圍部 刀的鄰近區域中’壓碎部分2丨之預定中心、部分以及金屬板 20之預定分,其中並未呈現壓碎部分2 ^。因此,能夠界 10 200305261 玖、發明說明 5 10 疋引線部分之頂端部部分3如的_寬度W2、具有側表0 分30C之中心部分獅的-寬_、以及底座部分咖的一 見度W4’並且同時地能夠確保介於複數之相鄰引線部分 之間的-間隔W6。接著,藉由模衝作業衝麼頂端部部分 3〇a之預定部分,並自金屬板胸除,從而製成㈣框扣。 於本發明令,以此方式,在金屬板2〇中構成預定的開 口部分20a,並接著藉㈣碎該等壓碎邊緣部分咖而構成 壓碎部分2卜其係界定在開口部分鳥的二邊緣部分之鄰 近區域中,用以擴展至開口部分2〇a之内部。接著,金屬 板之該等預定部分係藉由模衝作業而受衝壓,用以界定引 線部分30之個別部分的寬度,並且用以確保介於複數之引 線部分之間的間隔。 因此’所構成之該每-引線部分3()係由底座部分遍 、在二側表面上具有側表面部分3〇c的中心部分3〇b、以及 15頂端部料30a所組《,同時壓碎部分21之一部分係使用 作為引線部分30的側表面部分3〇c。因此,例如,構成階 梯形狀用以自側表面部分3〇c延伸至中心部分3仙。 假若如此製作,在壓碎該金屬板2〇之該等壓碎邊緣部 刀20χ犄,則然需考量確保複數之引線部分之間的間隔。 口此,壓砰部分21之該等面積能夠藉由將該等壓碎邊緣部 分20χ的深度設定為稍深的而增加。因此,能夠確保在引 線部分30中足夠的黏合面積,並同時能夠容易地構成具有 足夠固定效果的階梯形狀,或是相似形狀,用以自引線部 刀30的中心部分3〇b延伸至側表面部分。同時,在構成 11 200305261 玖、發明說明 壓卞邛刀2 1之後,藉由衝壓金屬板之該等預定部分,確保 ”方;複數之引線部分之間的所需間隔。因此,該等複數之 引線部分並不可能互相接觸。 於上述引線框製造方法中,較佳的是,於在側表面部 5刀與中心部分之間界定一寬度用以確保在該等引線部分之 間的-間隔、並同時界定一頂端部部分的寬度以及底座部 分之寬度的步驟中,應藉使用具有衝頭的一衝模以及一支 樓構件而執行該模衝作業,以及藉由衝頭衝壓的一經衝壓 金屬殘留物,應具有之該一形狀在於經衝壓金屬殘留物的 1〇 一周圍側表面部分,與覆蓋一整個表面之衝模的支撐構件 之一側表面部分接觸。 於此开》式中,在構成開口部分2〇a以及壓碎部分21之 後,界定引線部分之個別部分的寬度,以及介於該等複數 之引線部分之間的間隔之步驟中,衝壓金屬板用以具有該 15 一形狀(於第6八圖中一粗框區域21a),經衝壓金屬殘留物 與覆蓋整個周圍側表面部分之衝模22b的支撐構件28b之側 表面部分接觸。因此,能夠消除產生金屬殘留物升起的該 一可此性。因此’能夠防止產生引線框之缺陷性凹陷,並 因而能夠製成具高可靠性的引線框。 2〇 於此狀況中,所引用上述圖式號碼與代表符號,有助 於易於瞭解本發明,並且該等說明不應對本發明造成限制。 圖式簡單說明 第1A圖係為一斷面圖顯示一半導體元件的一實例,其 中將一積體電路晶片安裝在一無引線封裝上,以及第1B圖 12 200305261 玖、發明說明 係為沿著第1A圖中線Π - Π所取之一放大斷面圖; 第2 A圖係為在無引線封裝中所用之一引線框的一引線 部分的一實例之斷面圖,以及第2B圖係為沿著第2A圖中 線Π - Π所取之一斷面圖; 5 第3 A至3C圖係為藉由模衝作業在引線部分中構成一 階梯形狀等之一方法的視圖(先前技術); 第4A至4D圖之該等視圖係顯示在先前技術中藉由模 衝作業在引線部分中構成階梯形狀等之方法中的該等問題; 第5A至5F圖係為片斷平面圖或片斷斷面圖(#〇,顯 10示本發明之第一具體實施例的一引線框製造方法; 第6A至6H圖係為片斷平面圖或片斷斷面圖(#2),顯 示本發明之第一具體實施例的一引線框製造方法; 第7圖係為一片斷平面圖,顯示由本發明之第一具體 貫施例的引線框製造方法所製造的一引線框; 15 第8圖係為一片斷平面圖,顯示由本發明之第一具體 具%例的引線框製造方法所製造的引線框之一變化形式; 以及 第9A至9D圖係為片斷平面圖或片斷斷面圖,顯示本 發明之第二具體實施例的一引線框製造方法。 20【實施方式】 較佳實施例之詳細說明 之後將相關於該等圖式說明本發明之該等具體實施例。 (第一具體實施例) 第5A至5F以及第6A至6H圖係顯示本發明之一第一具 13 200305261 玖、發明說明 體實施例的一引線框製造方法。 於本發明之第一具體實施例的引線框製造方法中,如 第5A、5D及5F圖中所示,首先,準備一金屬板2〇,諸如 一鐵-鎳合金板、一銅合金板或是相似材料板並且,例如 5 ,其之厚度約為〇·2公厘,以及一衝模22。此衝模22根本上 係由第一衝頭24、一夾緊構件26以及一支撐構件28所組成。 接著’將金屬板20嵌入於夾緊構件26與支撐構件28之 間,並接著衝壓金屬板20抑或是藉由第一衝頭24推動金屬 板20之預定部分,降低金屬板2〇的厚度。因而能夠製成該 1〇引線框。利用該等第一衝頭24用以初步地構成衝壓部分, 大體上分別地在引線框中引線部分的一中心部分與雙側表 面部分界定一寬度。 金屬板20係嵌入於衝模22中,並接著藉由第一衝頭24 推動/衝壓該金屬板2〇。因此,如第5 a圖中所示,所構成 15的複數之初步衝壓部分20a(開口部分),係沿著金屬板2〇之 引線部分延伸的方向上長及窄地延伸,並且幾乎係互相平 灯地配置。因此,界定一具有引線部分之雙側表面部分的 中心部分的一初步寬度W1。 除此以外,如第5D圖中所示,所構成的複數之初步衝 2〇壓部分2〇1(開口部分),係沿著金屬板20之引線部分延伸的 方向上長及窄地延伸,並且係互相不平行地配置。 於第5A圖中,例如,將初步衝壓部分2〇a的一寬度設 定約為0.1公厘、其之長度設定約為〇·3公厘、以及W1設定 約為〇·20公厘。於此狀況中,第汀圖係顯示藉由第一衝頭 14 200305261 玖、發明說明 24衝壓金屬板2〇構成初步衝壓部分2〇a之後所得之外觀。 同時’於第5A及5D圖中以一鏈線所標示的一形狀, 係顯示最後所構成的引線部分之一初步形狀。於第5A圖中 所構成的係為相互平行的引線部分,而在第51)圖中所構成 5 的係為相互不平行的引線部分。 接著,如第5B圖中所示,壓碎邊緣部分(於第5B圖中 衫線部分)20x,係界定在位於初步衝壓部分2〇a之中心的 二邊緣部分的鄰近區域中的金屬板2〇中。例如,壓碎邊緣 部分20χ的一尺寸可設定約為〇〇6公厘,以及其之一尺寸 10可没定約為0·04公厘。壓碎邊緣部分2〇χ之區域的形狀及 尺寸並未限定在該形狀及該等尺寸上。該形狀及該尺寸係 可視不同的引線框而適當地調整。例如,可將壓碎邊緣部 分2 0 X的形狀没计成梯形或是相似的形狀。 接著,如第5Ε圖中所示,準備具有第二衝頭24a的一 15衝模22a、具有與第一衝頭相對應之開口部分的一夾緊構 件26a、以及不具開口部分的一支撐構件28a。於此狀況中 ,第5E圖係顯不金屬板20藉由第二衝頭24a推動之後所得 的一外觀。衝模22a之第二衝頭24a推動第5B圖中壓碎邊緣 部分20x,用以降低其之厚度並用以擴展進入初步衝壓部 20分2〇a的内部。假若以平面圖觀視,每一第二衝頭24a的形 狀係設計成包括二壓碎邊緣部分20x的一四邊形,或是相 似形狀。 接著,如第5C及5ESI中所示,其中構成有初步衝壓部 分20a的金屬板20,係嵌入於衝模22&中,並接著藉由第二 15 200305261 玖、發明說明 衝頭24a推動上述金屬板2〇之壓碎邊緣部分2〇?^因此,配 置在初步衝壓部分20a之二邊緣部分的鄰近區域中的二壓 碎邊緣部分20χ,其之厚度降低至約為一半(例如,〇1公厘 )’亚同時其相互地朝向初步衝壓部分2〇a之内部擴展,致 5 使其之端部部分互相接觸。 於此方式中,厚度小於其他部分的壓碎部分21(於第 5C圖中影線部分)’係構成在初步衝壓部分20a之預定的中 心部分以及其之鄰近部分中。於此狀況中,金屬板2〇之壓 碎邊緣部分2〇X的一壓碎深度可設定之該範圍在於,初步 1〇衝壓部分2如之二邊緣部分不致互相接觸(小於金屬板2〇之 一半的厚度)。 15 面形狀。
、於此步财所構成的壓碎部分21之-部分,之後係作 :引線部分之令心部分的雙側表面部分。由於雙側表面部 的厚度ίτ、降低小於中心部分的厚度,所以係構成一階梯 形:或是相似的形狀。於此狀況中,如之後的說明,藉由 將弟二衝頭24a之-推動表面24s形成_三維形狀以及其他 的形狀,而可構成與壓碎部分21接觸之引線部分的不同斷 2〇 ~於此方式中,初步衝壓部分20&係構成在金屬板20之 /疋邛刀中,並接著擴展藉由第二衝頭24a推動壓碎邊緣 2咖而構成的壓碎部分21。由於壓碎部分21之預定部 纟:藉由之後步驟而受衝壓,用以確保介於複數之相鄰引 “刀之間的間隔,所以不需於此步驟中考量介於複數之 相郝引線部分等之間的間隔。 16 200305261 玖、發明說明 亦即,即使設定壓碎部分2 1之梢深的壓碎深度,亦不 致導致損害。因此,不僅確保了足夠的黏合面積,亦能夠 將壓碎部分21之一斷面形狀設計成具有足夠固定效果的階 梯形狀或相似形狀。 5 接著,如第6D圖中所示,準備具有第三衝頭24b的一 衝模22b、具有與第三衝頭相對應之開口部分的一夾緊構 件26b、以及一支撐構件28b。於此狀況中,第6D圖係顯示 金屬板20藉由第三衝頭24b推動/衝壓之後所得的一外觀。 假若以平面圖觀視,每一第三衝頭24b的形狀係如在第6a 10圖中粗框區域21a所示之形狀,並且界定引線部分之頂端 部部分之一寬度W2、具有雙側表面部分之中心部分的一 寬度W3、以及底座部分之一寬度W4,並且同時在複數之 鄰近引線部分之頂端部部分之間界定一間隔W5、在具有 側表面部分之中心部分之間界定一間隔W6、以及在底座 15 部分之間界定一間隔W7。 接著,如第6D圖中所示,設計成於第5C圖中之形狀 的金屬板20係嵌入此衝模221)中,並接著藉由第三衝頭24b 衝壓金屬板的粗框區域21a。因此,如第沾圖中所示,衝 壓部分20b係構成在金屬板2〇中,並且界定頂端部部分 2〇 、側表面部分3〇c、具有側表面部分3〇c的中心部分3〇b、 以及引線部分之底座部分3〇d。同時,界定介於複數之鄰 近引線部分之頂端部部分3〇a之間的間隔W5、在具有側表 面部分30c之中心部分3〇b之間的間隔W6、以及在底座部 分30d之間的間隔W7。此時,由於引線部分之側表面部分 17 200305261 玖、發明說明 30c已經受推動並且其之厚度變成小於中心部分3〇b之厚度 ,所以從側表面部分30c至中心部分3〇b構成階梯形狀或是 相似的形狀。 例如’引線部分之頂端部部分30a以及底座部分30d的 5覓度W2及W4係分別地設定約為〇· 15公厘,以及中心部分 30b與側表面部分3〇c之一總寬度W3係設定約為〇·2〇公厘( 側表面部分30c之一寬度係設定約為0 04公厘)。同時,介 於複數之相鄰引線部分之頂端部部分3〇a與底座部分3〇d之 間的間隔W5及W7係分別地設定約為〇.24公厘,以及介於 10側表面部分3〇c之間的間隔W6係設定約為0.16公厘。 於此形式中,介於複數之相鄰引線部分之間的該等間 中之最短間隔(介於該等側表面部分3〇c之間的間隔W6) ,能夠藉由衝壓壓碎部分21(於第5C圖中影線部分)之預定 部分而確保一所需尺寸,其之厚度係為降低的。為此原因 15 ,如上述說明,由於能夠設定壓碎部分2 1之稍深的壓碎深 度’所以能夠確保足夠的黏合面積,亦能夠確保介於複數 之引線部分之間所需之間隔。 此外,自引線部分之側表面部分3〇c延伸至中心部分 30b的一斷面形狀(沿著在第6B圖中線I - I所取之一斷面 20形狀),係設計成階梯形狀,或是,例如,於第6E圖中所 不’由中心部分30b延伸至側表面部分3〇c的相似形狀。因 此,該所構成的形狀便於防止引線部分3〇自模塑樹脂脫離。 於上述貫例中’藉使用第二衝頭24a從側表面部分30c 延伸至中心部分30b所構成之階梯形狀的示範形式(第5E圖 18 200305261 玖、發明說明 )’其之與金屬板20接觸的推動表面24s係為平坦的。假若 第二衝頭24a之推動表面24s係設計成一三維形狀,則能達 到引線部分之不同的斷面形狀。 亦即,例如’假若第二衝頭24a之推動表面24s的預定 5部分係設計成階梯狀,則如第6F圖中所示,能夠自側表面 部分30c至中心部分3〇b構成一三階形狀。同樣地,假若第 二衝頭24a之推動表面24s係設計成一預定形狀,則如第6G 圖中所不,能夠自側表面部分30c至中心部分3〇13構成經由 一推拔表面的階梯形狀。可交替地,如第6H圖中所示,能 10夠構成一二階形狀,側表面部分3〇c之一厚度係朝向其之 邊緣側增加。不用說,除了上述形狀之外,引線部分的斷 面形狀能夠設計成具有固定效果的不同形狀。 同時,假若初步衝壓部分20a(第5八圖)、壓碎部分21( 第5C圖)、以及衝壓部分2〇b(第仆圖)之個別尺寸係可適當 15地調整並結合在-起,則能夠容易地調整引線部分之個別 部分的寬度、介於複數之引線部分之間的間隔、或是引線 部分之斷面形狀。因此,不同於先前技術,能夠容易地設 定用於將引線部分之斷面設計成所需形狀等之壓碎邊緣部 分的尺寸。 1〇 此外,當藉由第三衝頭24b衝壓金屬板20時,經衝壓 金屬殘留物牢固地黏附至支撐構件28b的側表面,因為於 第6A圖中粗框區域21a,亦即,經衝壓的金屬殘留物之周 圍側表面部分,所具之該一形狀與支撑構件挪的側表面 接Ui個表面。因此’由於能夠去除該經衝壓金屬殘 19 200305261 玖、發明說明 留物黏附至第三衝獅的該一可能性,所以能夠 生金屬殘留物升起。此時,即使當使用在接近中心部分: 開成二塊的衝頭作為第三衝頭24b時,㈣地 生金屬殘留物升起。 ίο 15 20 接著,準備具有第四衝頭的_衝模(未顯示),用以衝 壓頂端部部分30a的預定部分。接著,藉由此衝模之第四 衝頭衝壓頂端部部分恤的狀部分,而將頂端部部分30a 自金屬板2G切除。因此,如第6C圖中所示,完整的-引線 框鬆有引線部㈣,該每_引線部分係由與框部分恤 連接的底座部分3Gd、具有側表面部分3如的中心部分働 、以及頂端部部分3(^所組成。 於此狀況中,所有的頂端部部分3〇a係可藉由切除介 於中心部分鳥與頂端部部分心之間的邊界部分而去除。 同時’與積體電路晶片連接的黏合面積’可藉由將頂端部 部分30a自金屬板2〇七刀哈夕^ 切除之“之後,對頂端部部分3〇a施 以壓模印加工(coining pr〇eess>。 如以上所述,於本發明之引線框製造方法中,在金屬 板20之預;t部分中構成初步衝壓部分加,並接著將配置 在初步衝壓部分2〇a之雙邊緣部分的鄰近區域中的金屬板 2 0之壓碎邊緣部分2 〇 x ’推動用以擴展至初步衝壓部分施 之内部,因此構成壓碎部分21。 接著,藉由衝堡壓碎部分21之預定中心部分以及全屬 板2〇之預定部分(接近初步衝壓部分2〇a的周圍部分,其中 並未呈現壓碎部分21),而界定介於頂端部部分3〇a之間的 20 200305261 玖、發明說明 間隔、具有側表面部分3〇c的中心部分3〇b、以及引線部分 3〇與介於複數之相鄰引線部分之間的底座部分30d。接著 ,藉由將頂端部部分3如自金屬板20切開而製成引線框4〇。 假若如此進行,由於能夠設定壓碎部分之稍深的壓碎 5深度,所以能夠確保足夠的黏合面積,亦能夠確保介於複 數之引線部分之間所需之間隔,因為複數之引線部分的間 隔係藉由衝壓而構成,具有所需之寬度。 同時,能夠容易地得到所需之階梯形狀或是相似形狀 ,由中心部分30b延伸至側表面部分3〇c,能夠防止引線部 〇 : 30自杈塑樹脂脫離。同時,於藉由衝頭衝壓金屬板2〇之 壓碎部分21之預定部分用以界定引線部分之間隔的步驟中 ,衝壓金屬板致使經衝壓金屬殘留物與覆蓋其之整個周圍 側表面部分之衝模的支撐構件之側表面接觸。因此,並無 產生金屬殘留物升起的可能性,並亦能夠防止產生引線框 15 之缺陷性凹陷。 20 此外,於本具體實施例之引線部分30中,藉由降低引 線部分30之側表面部分他的厚度而非其他部分之厚度, 構成階梯形狀或是相似形狀’並且除了側表面部分他外 的該等部分之厚度’在成形之前係與金屬板2g之板厚度相 同。因此’該結構由改良引線部分3〇之強度的觀點而言亦 為有利的。 再者,以下將相關於一片斷的平面圖說明本具體實施 例之引線框40的-整體外觀。第7圖係、為顯示本發明之第& -具體實施例之引線框的—片斷平面圖。”7圖中所示 21 200305261 玫、發明說明 之引線框40的狀態,係與在第6C圖卡引線部分3〇顛倒。如 第7圖中所不,於本具體實施例之引線框4〇中,一半導俨 晶片安裝於其上的一四邊形晶粒座4〇b,係配置在框部分 40a之一中心部分中,並且因而此晶粒座4〇b係藉由自框部 5分4〇a之角落延伸的支撐桿4心所支撐。接著,於第6C圖中 所不之複數的引線部分30,係自框部分4〇a朝向晶粒座 延伸’如同梳子之梳齒用以構成引線框4〇。 於本具體實施例之引線框40中,半導體晶片係安裝在 晶粒座40b上,並且接著經由電線將半導體晶片之連接電 · 1〇極電氣地連接至引線部分30之中心部分30b。接著,施以 模塑樹脂上至介於中心部分30b與底座部分3〇d之間的邊界 ,並接著將介於底座部分30d與中心部分3〇b之間的連接部 分切除,從而製造半導體元件。 第8圖係為一片斷平面圖,顯示由本發明之第一具體 15實施例的一變化形式的引線框。如第8圖中所示,於第一 具體實施例的變化形式的一引線框4〇χ其結構在於,將晶 | 粒座部分40b自於第7圖卡所示之引線框4〇中省略。接著, 如同第7圖中所示之引線框4〇,於第6C圖中所示之複數的 引線部分30,係自一框部分40a朝向内部延伸,如同梳子 · 20 之梳齒用以構成引線框40x。 · 於本具體實施例的變化形式的引線框4〇χ中,藉由在 框部分40a之内部上的一中空區域中,於一中心部分斗以之 位置處配置半導體晶片而製成半導體元件。換言之,首 先,如第8圖中所示,將一膠帶黏貼在引線框4〇χ之一背部 22 200305261 玖、發明說明 表面上’接著將半導體晶片安裝在位於中空區域中的中心 部分40e中的膠帶上。接著,半導體晶片之連接電極經由 電線電氣地連接至引線部分30之中心部分3〇b。 接著,施以模塑樹脂上至介於引線部分3〇之中心部分 5 30b與底座部分3〇d之間的邊界。因此,不僅引線部分%, 同時半導體晶片亦係藉由模塑樹脂加以固定。接著,剝去 該膠帶並同時切除介於底座部分30d與中心部分3〇b之間的 連接部分,從而製造半導體元件。 於此方式中,藉使用本具體實施例中的引線框仙、 _ 1〇 40x,製造以無引線封裝法,諸如無引線四方扁平封裝 (QFN)、無引線小尺寸封裝(s〇N),封裝半導體晶片的半 導體元件。引線框4〇、40χ之引線部分30的每一背部表面( 與線路基板或是相似元件連接的表面),係設計成階梯形 狀,或是相似形狀,如第犯至611圖中所示,自中心部分 15 30b至側表面部分30c。因此,能夠獲得足夠的固定效果, 並因而能夠防止引線部分3〇自模塑樹脂脫離。 (第一具體貫施例) 第9A至9D圖係為片斷平面圖或片斷斷面圖,顯示本 發明之第二具體實施例的一引線框製造方法。第二具酽每 2〇施例與第一具體實施例的不同點在於,在引線部分之頂端 部部分與側表面部分之間,以及介於側表面部分與底座部 分之間分別地配置一頸部分。於第9a至9D圖中,與第5八 至5E圖以及6A至6H圖中相同之元件係以相同的符號標示 ,並且於此省略其之說明。 23 200305261 玖、發明說明 方、第一具體貫施例(第6A及6B圖)中藉由第三衝頭24b $成衝壓部分2〇b的步驟中,假若所構成的衝壓部分在 毛、方向上移動,頂端部部分30a及底座部分30d之二邊緣部 刀的線條,以及介於側表面部分3 〇c與中心部分3 之間的 5邊緣部分的壓碎線條,無法分別地在相同的線條上對正並 係為脫離的。因此,在導致該一缺點的狀況中可以假定其 之外觀係為不良的。提供第二具體實施例用以克服該缺點。 於本發明之第二具體實施例的引線框製造方法中,首 先’於第5C圖巾所示之結構,係藉由與第一具體實施例相 1〇同的方法構成。接著,如第9D圖中所示,準備具有第三衝 頭24x的一衝模22χ、具有與第三衝頭24χ相對應之開口部 分的一夾緊構件26χ、以及一支撐構件281^。 假若如平面圖觀之,第三衝頭24χ的形狀係如於第9Α 圖中的一粗框區域21χ標示。第三衝頭24χ不僅用於界定介 15於引線部分之個別部分之間的寬度及間隔,如同第一具體 實施例,亦可分別地在頂端部部分與側表面部分之間,以 及介於側表面部分與底座部分之間配置一頸部分。 接著,如第9D圖中所示,設計成如第5C圖中所示形 狀的金屬板20,係嵌入於此衝模22χ中,接著,金屬板2〇 20之粗框區域21x係藉由第三衝頭24x衝壓。因此,如第9]6圖 中所示,在金屬板20中構成衝壓部分2〇c。如同第一具體 實施例’分別地界定引線部分之頂端部部分3〇a、側表面 部分30c、以及具有側表面部分3〇c的中心部分3〇b以及底 座部分30d之寬度’並且同時確保介於複數之相鄰引線部 24 200305261 玫、發明說明 立立 ▼ Γ π 口丨’刀你構成在介於頂端 邛部分3〇a與側表面部分3〇c之間的連接部分中,以及一第 項。卩分3 la係構成在介於側表面部分3〇〇與底座部分 之間的連接部分中。 5 接著,根據如第一具體實施例之相同的方法,藉由衝 模衝壓將頂端部部分3〇a之預定部分自金屬板2〇切除。於 、兄中如同第一具體實施例,在將頂端部部分3〇a自 金屬板20切除之前或之後,對頂端部部分3〇a施以壓模印 加工。 因此,如第9C圖中所示,完成藉由第二具體實施例之 引線框製造方法製成具有引線部分3〇χ的引線框4〇父。 於第二具體實施例之引線框4〇χ中,將第一頸部分Η 配置至介於頂端部部分3〇a與側表面部分3〇c之間的連接部 刀,同犄將第二頸部分31a配置至介於側表面部分3〇c與底 15座部分3〇d之間的連接部分。 因此,假若頂端部部分3〇a與底座部分3〇d之二端部部 分的線條,在相同的直線上並未與壓碎線一致,因為在第 9A及9B圖中的步驟中衝塵部分心係在橫方向移動,該等 線條在第一及第二頸部分3 1、3 la處斷開,因而該等線條 20之位移變得並不顯著。因此,能夠克服引線框外觀不佳的 該一缺點。 於此狀況中’假若投影至引線部分之外部的投影部分 係構成在該等位置,代替形成第一及第二頸部分31、 ,能夠達到相似的優點。如同第一具體實施例,在第二具 25 200305261 玖、發明說明 體實施例中的引線框’可使用具有晶粒座(如㈣部分的 引線框,抑《是不具晶粒座(diepad)部分的引線框。 【圖式簡單說^明】 第1A圖係為-斷面圖顯示一半導體元件的—實例,其 5中將-積體電路晶片安裝在一無引線封裝上,以及第则 係為沿著第1A圖中線II.π所取之一放大斷面圖; 第2A圖係、為在無引線封裝中所用之—引線框的一引線 部分的-實例之斷面圖’以及第则係為沿著第2A圖中 線Π - ΠΙ所取之一斷面圖; 10 第3A至3C圖係為藉由模衝作業在引線部分中構成一 階梯形狀等之一方法的視圖(先前技術); 第4A至4D圖之該等視圖係顯示在先前技術中藉由模 衝作業在引線部分中構成階梯形狀等之方法_的該等問題; 第5A至5F11係為片斷平面圖或片斷斷面圖(# ^,顯 15示本务明之第一具體實施例的一引線框製造方法; 第6A至6HS1係為片斷平面圖或片斷斷面圖(#2),顯 示本务明之第一具體實施例的一引線框製造方法; 第7圖係為一片斷平面圖,顯示由本發明之第一具體 實施例的引線框製造方法所製造的一引線框; 2〇 帛8圖係為—片斷平面圖,顯示由本發明之第一具體 實施例的引線框製造方法所製造的引線框之一變化形式; 以及 第9A至9D圖係為片斷平面圖或片斷斷面圖,顯示本 發明之第二具體實施例的一引線框製造方法。 26 200305261 砍、發明說明 【圖式之主要元件代表符號表】 20…金屬板 20a···開口部分 2 0 b…衝壓部分 2 0 c…衝壓部分 201···開口部分 2 0 X…壓碎邊緣部分 21…壓碎部分 21 a…粗框區域 2 1X…粗框區域 22…衝模 22a…衝模 22b…衝模 22x…衝模 24…第一衝頭 24a…第二衝頭 24b…第三衝頭 24s···推動表面 24x…第三衝頭 26…夾緊構件 26a···夾緊構件 2 6 b…失緊構件 26χ·_·夾緊構件 2 8…支樓構件 2 8 a…支樓構件 28b···支撐構件 30…引線部分 30a···頂端部部分 30b···中心部分 3 0 c…側表面部分 30d···底座部分 30x···引線部分 3 1…第一頸部分 31a···第二頸部分 40···弓1線框 40a···框部分 40b…晶粒座 40c···支撐桿 40e…中心部分 40χ·"弓|線框 100···引線部分 100a···壓碎邊緣部分 10 0 b…壓碎部分 1 0 0 c…壓碎部分 104···積體電路晶片 106···模塑樹脂 108…電線 110···半導體元件 112…衝頭 114···支撐構件
27
Claims (1)
- 200305261 拾、申請專利範圍 一種製造具有引線部分的一引線框的引線框製造方法 ’该引線部分係自一如同梳子之梳齒的一框部分向内 延伸,並且每一引線部分具有一底座部分與該框部分 連接,一 f心部分與底座部分連接,以及側表面部分 與中心部分之雙側表面連接,藉由一模衝作業所具有 的厚度係小於其他部分,該方法包括以下步驟: 構成複數之開口部分,藉由模衝作業衝壓一金屬 板的該等預定部分,該等開口部分係在引線的一延伸 方向上延伸;10 構成壓碎部分,藉由推動該壓碎邊緣部分,自壓 碎邊緣部分延伸至開口部分之内部,該壓碎部分係限 定在:於開口部分之鄰近區域中的金屬板的預定區域 中’藉由模衝作業用以降低厚度; 15 20 經由模衝作業,藉由衝壓除了位在周圍部分之才 鄰區域中金屬板的預定雙側部分與預定部分外的制 碎部分之h部分,界定介於側表面部分與中心^ 之間的寬度,用以確保一介於該等引線部分之間的& 隔’並且同時界定與中心部分連接之—頂端部部分, -寬度與底座部分的一寬度,其中並未呈現該開口奇 分之壓碎部分;以及部分而界定該等頂端部部分。 如申請專利範圍第i項之引線框製造方法,其中在 壓碎部分的步驟中,該壓碎邊緣部分的—厚度係 28 2. 200305261 拾、申請專利範圍 幾乎至少為金屬板之-厚度的—半,致使自開口部分 之雙端部部分延伸的金屬部分互相接觸。 3·如申請專利範圍第1項之引線框製造方法,其t在界定 介於側表面部分與中心部分之間的—寬度,用以確: 介於^線部分之間的間隔,並同時界定一頂端部部分 之-寬度以及底座部分的一寬度的步驟中,藉由使用 具有衝頭以及-支樓構件的一衝模執行該衝壓作業, 並且一經衝壓金屬殘留物係藉由衝頭衝壓,其所具之 10 15該一形狀在於,經衝壓金屬殘留物的—周圍側表面部 分係與覆蓋一整個表面的衝模之支撐構件的一側表面 部分接觸。 其中在界定 ’用以確保 頂端部部分 4·如申請專利範圍第1項之引線框製造方法, 介於側表面部分與中心部分之間的一 t度 "於引線部分之間的間隔,並同時界定一之一覓度以及底座部分的一寬度的步驟中,同時在介 於頂端部部分與側表面部分之間的一連接部分中構成 一第一頸部分,同時在介於側表面部分與底座部分之 間的一連接部分中構成一第二頸部分。 29
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2002057897A JP2003258183A (ja) | 2002-03-04 | 2002-03-04 | リードフレームの製造方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
TW200305261A true TW200305261A (en) | 2003-10-16 |
Family
ID=27751043
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW092104409A TW200305261A (en) | 2002-03-04 | 2003-03-03 | Lead frame manufacturing method |
Country Status (6)
Country | Link |
---|---|
US (1) | US6821820B2 (zh) |
EP (1) | EP1343205A3 (zh) |
JP (1) | JP2003258183A (zh) |
KR (1) | KR20030072228A (zh) |
CN (1) | CN1442890A (zh) |
TW (1) | TW200305261A (zh) |
Families Citing this family (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6710246B1 (en) | 2002-08-02 | 2004-03-23 | National Semiconductor Corporation | Apparatus and method of manufacturing a stackable package for a semiconductor device |
US6781243B1 (en) * | 2003-01-22 | 2004-08-24 | National Semiconductor Corporation | Leadless leadframe package substitute and stack package |
JP4372508B2 (ja) * | 2003-10-06 | 2009-11-25 | ローム株式会社 | リードフレームの製造方法およびそれを用いた半導体装置の製造方法、ならびに半導体装置ならびにそれを備えた携帯機器および電子装置 |
TWI338358B (en) * | 2003-11-19 | 2011-03-01 | Rohm Co Ltd | Method of fabricating lead frame and method of fabricating semiconductor device using the same, and lead frame and semiconductor device using the same |
US20050148111A1 (en) * | 2003-12-30 | 2005-07-07 | Texas Instruments Incorporated | Method and system for producing resilient solder joints |
JP3994095B2 (ja) | 2004-06-23 | 2007-10-17 | ローム株式会社 | 面実装型電子部品 |
KR100674746B1 (ko) | 2005-10-20 | 2007-01-25 | 엘에스전선 주식회사 | 압착부가 형성된 리드프레임 및 그 제조방법 |
KR100676003B1 (ko) | 2005-10-27 | 2007-01-30 | 엘에스전선 주식회사 | 리드프레임 제조방법 및 그 장치 |
KR200452267Y1 (ko) * | 2008-07-17 | 2011-02-14 | 조남은 | 4단 절첩식 깔판 |
US9263315B2 (en) | 2010-03-30 | 2016-02-16 | Dai Nippon Printing Co., Ltd. | LED leadframe or LED substrate, semiconductor device, and method for manufacturing LED leadframe or LED substrate |
US8933548B2 (en) | 2010-11-02 | 2015-01-13 | Dai Nippon Printing Co., Ltd. | Lead frame for mounting LED elements, lead frame with resin, method for manufacturing semiconductor devices, and lead frame for mounting semiconductor elements |
TW201220455A (en) * | 2010-11-10 | 2012-05-16 | Raydium Semiconductor Corp | Semiconductor device |
JP6026397B2 (ja) * | 2013-12-10 | 2016-11-16 | 大日本印刷株式会社 | 樹脂付リードフレームの製造方法 |
JP6608672B2 (ja) * | 2015-10-30 | 2019-11-20 | 新光電気工業株式会社 | 半導体装置及びその製造方法、リードフレーム及びその製造方法 |
CN107799498A (zh) * | 2016-09-06 | 2018-03-13 | 精工半导体有限公司 | 半导体装置的制造方法 |
JP2018041956A (ja) * | 2016-09-06 | 2018-03-15 | エイブリック株式会社 | 半導体装置の製造方法 |
JP7338204B2 (ja) | 2019-04-01 | 2023-09-05 | 富士電機株式会社 | 半導体装置 |
Family Cites Families (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6077449A (ja) * | 1983-10-04 | 1985-05-02 | Toshiba Corp | 半導体リ−ドフレ−ム用金型 |
US4862246A (en) * | 1984-09-26 | 1989-08-29 | Hitachi, Ltd. | Semiconductor device lead frame with etched through holes |
JP3018542B2 (ja) * | 1991-04-03 | 2000-03-13 | セイコーエプソン株式会社 | リードフレーム及びその製造方法 |
JP3257904B2 (ja) * | 1994-08-11 | 2002-02-18 | 新光電気工業株式会社 | リードフレームとその製造方法 |
EP0895287A3 (en) * | 1997-07-31 | 2006-04-05 | Matsushita Electric Industrial Co., Ltd. | Semiconductor device and lead frame for the same |
JPH1197605A (ja) * | 1997-09-17 | 1999-04-09 | Hitachi Cable Ltd | リードフレームの打ち抜き金型及びリードフレームの製造方法 |
JP2951308B1 (ja) * | 1998-03-13 | 1999-09-20 | 松下電子工業株式会社 | リードフレームの製造方法 |
MY133357A (en) * | 1999-06-30 | 2007-11-30 | Hitachi Ltd | A semiconductor device and a method of manufacturing the same |
JP4390317B2 (ja) * | 1999-07-02 | 2009-12-24 | 株式会社ルネサステクノロジ | 樹脂封止型半導体パッケージ |
US6538306B1 (en) * | 1999-07-02 | 2003-03-25 | Rohm Co., Ltd. | Electronic part |
US6294409B1 (en) * | 2000-01-27 | 2001-09-25 | Siliconware Precisionware Industries Co., Ltd. | Method of forming a constricted-mouth dimple structure on a leadframe die pad |
US6355502B1 (en) * | 2000-04-25 | 2002-03-12 | National Science Council | Semiconductor package and method for making the same |
JP2002368176A (ja) | 2001-06-11 | 2002-12-20 | Rohm Co Ltd | 半導体電子部品のリードフレーム |
US6624007B2 (en) * | 2001-07-26 | 2003-09-23 | Rohm Co., Ltd. | Method of making leadframe by mechanical processing |
JP3696820B2 (ja) * | 2001-10-10 | 2005-09-21 | 新光電気工業株式会社 | リードフレーム及びその製造方法 |
-
2002
- 2002-03-04 JP JP2002057897A patent/JP2003258183A/ja not_active Withdrawn
-
2003
- 2003-02-26 US US10/373,199 patent/US6821820B2/en not_active Expired - Fee Related
- 2003-02-27 KR KR10-2003-0012399A patent/KR20030072228A/ko not_active Application Discontinuation
- 2003-03-03 TW TW092104409A patent/TW200305261A/zh unknown
- 2003-03-04 EP EP03251279A patent/EP1343205A3/en not_active Withdrawn
- 2003-03-04 CN CN03119856A patent/CN1442890A/zh active Pending
Also Published As
Publication number | Publication date |
---|---|
JP2003258183A (ja) | 2003-09-12 |
KR20030072228A (ko) | 2003-09-13 |
US6821820B2 (en) | 2004-11-23 |
EP1343205A2 (en) | 2003-09-10 |
US20030164535A1 (en) | 2003-09-04 |
EP1343205A3 (en) | 2004-09-08 |
CN1442890A (zh) | 2003-09-17 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TW200305261A (en) | Lead frame manufacturing method | |
JP2002064114A (ja) | 半導体装置及びその製造方法 | |
US6145365A (en) | Method for forming a recess portion on a metal plate | |
US8389334B2 (en) | Foil-based method for packaging intergrated circuits | |
TW586206B (en) | Lead frame and method of manufacturing the same | |
JP4522049B2 (ja) | 半導体装置 | |
JP4334364B2 (ja) | 半導体装置及び半導体装置の製造方法 | |
US20160307831A1 (en) | Method of making a qfn package | |
JP4889169B2 (ja) | 半導体装置およびその製造方法 | |
JPH07335815A (ja) | リードフレーム及びこれを用いた半導体装置 | |
JPH05144988A (ja) | 半導体装置の製造方法並びに半導体製造装置及びリードフレーム | |
JPH0661401A (ja) | リードフレームおよびその製造方法 | |
JP2632767B2 (ja) | 積層型リードフレームおよびその製造方法 | |
JP2816757B2 (ja) | 半導体装置の製造方法 | |
JP2528765B2 (ja) | 半導体装置のリ―ドフレ―ム | |
JP2998318B2 (ja) | 半導体デバイスのボンディング方法 | |
JP2001060652A (ja) | キャリアフィルム基板および半導体装置の製造方法 | |
JP5574297B2 (ja) | リードフレームの製造方法 | |
JPH11177001A (ja) | カード型半導体パッケージ製造用印刷回路基板ストリップ及びこのカード型半導体パッケージの製造方法 | |
JP2632768B2 (ja) | 半導体装置およびその製造方法 | |
JPH1174437A (ja) | リードフレームの製造方法 | |
KR100649870B1 (ko) | 반도체 패키지 제조용 리드프레임과, 이것을 이용한 반도체패키지 및 그 제조 방법 | |
JPH05308092A (ja) | 半導体装置 | |
JPH05267522A (ja) | 電子部品及び電子部品の製造方法 | |
JPH0766357A (ja) | リ−ドフレ−ムとその製造方法、及び、このリ−ドフレ−ムを用いた半導体装置 |