SU469969A1 - Устройство управлени умножением двоично-дес тичных чисел - Google Patents

Устройство управлени умножением двоично-дес тичных чисел

Info

Publication number
SU469969A1
SU469969A1 SU1831947A SU1831947A SU469969A1 SU 469969 A1 SU469969 A1 SU 469969A1 SU 1831947 A SU1831947 A SU 1831947A SU 1831947 A SU1831947 A SU 1831947A SU 469969 A1 SU469969 A1 SU 469969A1
Authority
SU
USSR - Soviet Union
Prior art keywords
register
decimal
binary
multiplication
circuit
Prior art date
Application number
SU1831947A
Other languages
English (en)
Inventor
Борис Иванович Панферов
Владимир Сергеевич Громов
Борис Яковлевич Фельдман
Анатолий Ильич Малин
Александр Александрович Минаев
Юрий Анатольевич Тетерин
Original Assignee
Институт Электронных Управляющих Машин
Орловский Завод Управляющих Вычислительных Машин
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Институт Электронных Управляющих Машин, Орловский Завод Управляющих Вычислительных Машин filed Critical Институт Электронных Управляющих Машин
Priority to SU1831947A priority Critical patent/SU469969A1/ru
Application granted granted Critical
Publication of SU469969A1 publication Critical patent/SU469969A1/ru

Links

Landscapes

  • Complex Calculations (AREA)

Description

ферного регистра, а выход второй схемы совпадени  св зан с третьи1М входом схемы двоично-дес тичного сложени .
На фиг. 1 изображена схема устройства; на фиг. 2 - временное расположение информации в динамическом накопителе в режимах синхронизации 1 и 2 (а и б - соответственно).
Работа предлагаемого устройства управлени  умножением двоично-дес тичных чисел отличаетс  от работы известных устройств в части управлени  формированием текущего значени  частичного произведени .
Динамический накопитель циркул циопного типа 1 содержит информацию, разделенную на пакеты таким образом, что первые разр ды всех операционных регистров образуют первую зону, вторые разр ды этих же регистров - вторую зону и т. д. (фиг. 2), и служит дл  хранени  содержимых регистров множимого , множител  и результата. Буферный регистр 2 имеет емкость одной дес тичной цифры , его назначение - задержка цифры множимого (первого операнда) при выполнении микрооперации двоично-дес тичного сложени , а также выполнение сдвига влево содержимого одного из регистров динамического накопител . Схема двоично-дес тичного сложени  (совместно с буферным регистром) 3 нужна дл  выполнени  микрооперации двоичного суммировани  дес тичной .коррекции и запоминани  текущего дес тичного переноса, схема переадресации 4 - дл  изменени  режима синхронизации и управлени  входом в схему двоично-дес тичного сложени , схема синхронизации 5 - дл  формировани  синхропотенциалов , соответствующих прин тому в накопителе расположению операционных регистров , а также дл  формировани  вспомогательных сигналов управлени .
Перва  схема «И 6 служит дл  обнаружени  дес тичного переноса из д в (п+ 1) разр д частичного произведени , втора  схема «И 7 - дл  управлени  прохождением информации со сдвигового регистра на вход схемы двоично-дес тичного сложени .
Структура расположени  операционных регистров в динамическом накопителе и соответствующие этим регистрам потенциалы считывани /записи , приведенные на фиг. 2, прин ты в отечественных ЭКВМ «Искра-12 и «Искра-ИМ.
В соответствии с прин тым расположением регистров в исходном положении множимое расположено в регистре 8, множитель в регистре 10, регистр 9 образует вместе с регистром 10 регистр частичных произведений.
Алгоритм умножени , обычно прин тый в устройствах, построенных на базе динамического накопител , ввиду простоты организации сдвига информации влево, основан на методе умножени  со старших разр дов множител . Этот алгоритм предполагает получение полного 2п-разр дного произведени . При этом формирование текущего частичного произведени  требует, вообще говор , двух циклов динамического накопител ;
-в первом цикле происходит сложение содержимого регистра множимого с младщей
5 частью регистра произведени ;
-во втором - прибавление единицы переноса к старщей части 2/г-разр дного регистра частичных произведений. Старщие разр ды этого регистра (с п + 1 разр да по 2/г-раз0 р да) последовательно занимают младшие разр ды регистра множител  по мере их освобождени  при сдвигах влево регистра множител . Работа устройства умножени  двух чисел.
5 В начальном положении множимое находитс  в регистре 8, множитель в регистре 10.
Умножение начинаетс  со сдвига влево содержимого регистра 9 (регистр результата) и содержимого регистра 10 (регистра множи0 тел ). Сдвиги продолжаютс  до тех пор, пока в старшем разр де регистра 10 не окажетс  перва  цифра множител , отлична  от нул . Затем включаетс  микроопераци  сложени  содержимых регистров 8 и 9 А + В ( накопление частичного произведени ) с вычитанием единицы из старшей цифры множител , котора  выполн етс  в режиме синхронизации 1 (см. фиг. 2,а), т. е. в режиме, в течение которого устройство синхронизации вырабатывает последовательность синхроимпульсов чтени  записи, соответствующую истинным адресам информации в динамическом накопителе . Микроопераци  А + В повтор етс  до тех пор, пока содержимое старшего разр да
5 множител  не станет равным нулю. Далее производитс  сдвиг множител  и частичного произведени  влево до попадани  следующей значащей цифры множител  в старщий разр д .
При выполнении микрооперации А + В может возникнуть дес тичный перенос из старшего разр да регистра 9, который надо передать в младший разр д регистра 10, т. е. из п-то разр да частичного произведени  в
5 (tt+1)-ый разр д.
По вление сигнала переноса из п-го разр да в (/г+1)-ый разр д фиксируетс  первой схемой «И 6 и запоминаетс  схемой переадресации 4. Выполнение следующей микрооперации А+В происходит в режиме синхронизации 2, но уже над регистрами 9 и 10.
Отличие выполнени  микрооперации А + Ь в режиме синхронизации 2 (см. фиг. 2,6) заключаетс  в блокировании через вторую схему
5 «И 7 подачи содержимого буферного регистра 2 на вход схемы двоично-дес тичного сложени  3. Это необходимо дл  того, чтобы запретить подачу содержимого регистра 9 на вход схемы двоично-дес тичного сложени  3
0 во врем  прибавлени  единицы переноса из п-го разр да регистра 9 в первый разр д регистра 10.
Таким образом, формирование 2п-разр дного частичного произведепи  происходит одной
схемой управлени , но в разных режимах
синхронизации, определ емых последовательностью синхроимпульсов чтени /записи.
Предмет изобретени 
Устройство управлени  умножением двоично-дес тичных чисел, содержащее динамический накопитель циркул ционного типа, выход которого соединен с первыми входами буферного регистра и двоично-дес тичного сумматора , первый выход которого подключен к первому входу динамического накопител , второй вход которого св зан с первым выходом схемы синхронизации и вторыми входами буферного регистра и схемы двоично-дес тичного сложени , отличающеес  тем, что, с целью упрощени , оно содержит схему переадресации , первый выход которой соединен с входом схемы синхронизации, вход - с выходом первой двухвходовой схемы совпадени , подключенной входами соответственно ко второму выходу схемы синхронизации и ко второму выходу схемы двоично-дес тичного сложени , а второй выход схемы переадресации - к первому входу второй схемы совпадени , второй вход которой соединен с выходом буферного регистра, а выход второй схемы совпадени  св зан с третьим входом схемы двоично-дес тичного сложени .
W
УПТтзГг /2 оI i;),
а
.,Ji27 /г
SU1831947A 1972-09-25 1972-09-25 Устройство управлени умножением двоично-дес тичных чисел SU469969A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1831947A SU469969A1 (ru) 1972-09-25 1972-09-25 Устройство управлени умножением двоично-дес тичных чисел

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1831947A SU469969A1 (ru) 1972-09-25 1972-09-25 Устройство управлени умножением двоично-дес тичных чисел

Publications (1)

Publication Number Publication Date
SU469969A1 true SU469969A1 (ru) 1975-05-05

Family

ID=20528008

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1831947A SU469969A1 (ru) 1972-09-25 1972-09-25 Устройство управлени умножением двоично-дес тичных чисел

Country Status (1)

Country Link
SU (1) SU469969A1 (ru)

Similar Documents

Publication Publication Date Title
JPS5862746A (ja) 割算装置
SU469969A1 (ru) Устройство управлени умножением двоично-дес тичных чисел
US3229080A (en) Digital computing systems
SU817702A1 (ru) Устройство дл умножени чисел
SU920713A1 (ru) Устройство дл умножени чисел
SU742933A1 (ru) Устройство дл делени п-разр дных дес тичных чисел
SU1748152A1 (ru) Вычислительное устройство
SU760090A1 (ru) Арифметическое устройство1
SU1300641A1 (ru) Устройство дл преобразовани двоично-дес тичного кода в двоичный
SU1233136A1 (ru) Устройство дл умножени
SU970356A1 (ru) Устройство дл делени чисел
SU1709301A1 (ru) Устройство дл делени
SU1119006A1 (ru) Устройство дл делени чисел
SU680477A1 (ru) Арифметическое устройство
RU2034330C1 (ru) Операционный блок
SU1003078A1 (ru) Устройство дл вычислени квадратного корн
SU964632A1 (ru) Устройство дл умножени двух @ -разр дных чисел
SU985783A1 (ru) Устройство дл умножени п-разр дных чисел
SU842799A1 (ru) Устройство дл умножени
SU752335A1 (ru) Множительное устройство
SU987620A1 (ru) Последовательное множительное устройство
SU1767497A1 (ru) Устройство дл делени
SU962927A1 (ru) Конвейерное устройство дл вычислени функции Y=е @
SU1119008A1 (ru) Устройство дл умножени двоичных чисел в дополнительных кодах
SU907544A1 (ru) Устройство дл делени чисел