SU1272508A1 - Преобразователь напр жени в частоту - Google Patents
Преобразователь напр жени в частоту Download PDFInfo
- Publication number
- SU1272508A1 SU1272508A1 SU853881585A SU3881585A SU1272508A1 SU 1272508 A1 SU1272508 A1 SU 1272508A1 SU 853881585 A SU853881585 A SU 853881585A SU 3881585 A SU3881585 A SU 3881585A SU 1272508 A1 SU1272508 A1 SU 1272508A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- converter
- input
- voltage
- capacitor
- Prior art date
Links
Landscapes
- Analogue/Digital Conversion (AREA)
Abstract
Изобретение относитс к области приборостроени . Цель изобретени упрощение преобразовател и уменьшение потребл емой мощности, сохранение точности преобразовани . Дл достижени этой цели в устройство введен преобразователь логических уровней, блок ключей выполнен на полевых транзисторах, а интегратор в виде управл емого напр жением источника втекающего тока. На чертеже показаны интегратор 1, состо щий из конденсатора 2 и источника 3 втекающего тока, компаратор 4, блок 5 ключей, источник 6 эталонного напр жени , дозирующий конденсатор 7, преобразователь 8 логических уровней, полевые транзисторы 9 и 10. Входами блока ключей вл ютс истоки полевых транзисторов. Дозирующий конденсатор разр жаетс через открывающийс транзистор 10 на конденсатор 2. С $ Напр жение на этом конденсаторе увеличиваетс до исходного уровн и W процесс повтор етс . 2 з.п. ф-лы. 1 ил. Ю vj ю СП 30 I т
Description
Изобретение относится к приборостроению.
Целью изобретения является упрощение преобразователя и уменьшение потребляемой мощности.
На чертеже приведена схема преобразователя .
Преобразователь содержит интегратор 1, состоящий из конденсатора 2 и источника 3 втекающего тока, компаратор 4, блок 5 ключей, источник 6 эталонного напряжения, дозирующий конденсатор 7, преобразователь 8 логических уровней; блок 5 ключей содержит полевые транзисторы 9 и 10.
Интегратор 1, компаратор 4 и преобразователь 8 логических уровней последовательно соединены между собой, выход преобразователя 8 логических уровней соединен с управляющим входом блока 5 ключей, выход которого ,через дозирующий конденсатор 7 соединен с общей шиной, выход источника 6 эталонного напряжения соединен ',с. одним из входов блока 5 ключей,
I другой вход которого соединен с выходом интегратора 1, входом интегратора 1 является вход источника 3 втекающего тока, а выходом интегратора 1 - выход источника 3 втекающего тока, и соединен через конденсатор с общей шиной, управляющим входом блока 5 ключей являются затворы полевых транзисторов 9 и 10, стоки которых являются выходом блока 5 ключей, входами блока ключей являются истоки транзисторов 9 и 10.
Преобразователь работает следующим образом.
В начале очередного Цикла преобразования кондесатор 2 заряжен до некоторого положительного напряжения, а напряжения на выходах компаратора 4 и преобразователя 8 логических уровней близки к нулю. При этом транзистор 9 блока 5 ключей открыт, а транзистор 10 закрыт. В результате дозирующий конденсатор 7 заряжен до напряжения источника 6 эталонного напряжения. Под действием тока сиг нала 1 с пропорционального входному напряжению UBJ(' напряжение в конденсаторе 2 уменьшается по линейному закону. В момент достижения им по5 рогового напряжения срабатывает компаратор 4 и переключаются преобразователь 8 уровней и блок 5 ключей. Дозирующий конденсатор 7 разряжается через открывшийся транзистор 10 на конденсатор 2. Напряжение на последнем увеличивается до исходного уровня и процесс повторяется.
Claims (3)
- Изобретение относитс к приборостроению . Целью изобретени вл етс упрощение преобразовател и уменьшение потребл емой мощности. На чертеже приведена схема преоб разовател . Преобразователь содержит интегра тор 1, состо щий из конденсатора 2 и источника 3 втекающего тока, компаратор 4, блок 5 ключей, источник 6 эталонного напр жени , дозирующий конденсатор 7, преобразователь 8 логических уровней; блок 5 ключей содержит полевые транзисторы 9 и 10 Интегратор 1, компаратор 4 и пре образователь Алогических уровней пос ледовательно соединены между собой, выход преобразовател 8 логических уровней соединен с управл ющим входом блока 5 ключей, выход которого .через дозирующий конденсатор 7 соединен с общей шиной, выход источника 6 эталонного напр жени соединен ,с.одним из входов блока 5 ключей, другой вход которого соединен с выходо интегратора 1, входом интегратора 1 вл етс вход источника 3 втекающего тока, а выходом интегратора 1 - выход источника 3 втекающего тока, и соединен через конденсатор с общей шиной, управл ющим входом блока 5 ключей вл ютс затворы полевых транзисторов- 9 и 10, стоки которых вл ютс выходом блока 5 ключей, входами блока ключей вл ютс исток транзисторов 9 и 10. Преобразователь работает следующим образом. В начале очередного Цикла преобразовани кондесатор 2 зар жен до некоторого положительного напр жени а напр жени на выходах компаратора 4 и преобразовател 8 логических уровней близки к нулю. При этом транзистор 9 блока 5 ключей открыт, а транзистор 10 закрыт. В результат дозирующий конденсатор 7 зар жен до напр жени источника 6 эталонного напр жени . Под действием тока сиг8 нала 1 с пропорционального входному напр жению напр жение в конденсаторе 2 уменьшаетс по линейномузакону . В момент достижени им порогового напр жени срабатывает компаратор 4 и переключаютс преобразователь 8 уровней и блок 5 ключей. Дозирующий конденсатор 7 разр жаетс через открывшийс транзистор 10 на конденсатор 2. Напр жение на последнем увеличиваетс до исходного уровн и процесс повтор етс . Формула изобретени 1. Преобразователь напр жени в частоту, содержащий интегратор, выход которого подключен к входу компаратора , дозирующий конденсатор, перва обкладка которого подключена к общей шине, а втора - к выходу блока ключей, первый вход которого соединен с источником эталонного напр жени , отличающийс тем, что, с цельюупрощени и уменьшени потребл емой мощности, в него введен преобразователь логических уровней, вход которого соединен с выходом компаратора и вл етс выходом устройства, выход преобразовател логических уровней соединен с управл ющим входом блока ключей, второй вход которого соединен с выходом интегратора.
- 2. Устройство по п. 1, отличающеес тем, что, с целью уменьшени потребл емой мощности, блок ключей выполнен на полевых транзисторах, затворы которых объединены и вл ютс управл ющим входом блока ключей, выходом которого вл ютс объединенные стоки полевых транзисторов , а входами - их истоки.
- 3. Устройство по п. 1, о т л ичающеес тем, что интегратор выполнен в виде управл емого напр жением источника втекающего тока, вход которого вл етс входом интегратора , а выход - выходом интегратора , и соединен через конденсатор с общей шиной.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853881585A SU1272508A1 (ru) | 1985-04-08 | 1985-04-08 | Преобразователь напр жени в частоту |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853881585A SU1272508A1 (ru) | 1985-04-08 | 1985-04-08 | Преобразователь напр жени в частоту |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1272508A1 true SU1272508A1 (ru) | 1986-11-23 |
Family
ID=21172154
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU853881585A SU1272508A1 (ru) | 1985-04-08 | 1985-04-08 | Преобразователь напр жени в частоту |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1272508A1 (ru) |
-
1985
- 1985-04-08 SU SU853881585A patent/SU1272508A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 921080, кл. Н 03 К 13/20, 1981. Авторское свидетельство СССР № 936423,кл. Н 03 К 13/20, 1982. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1272508A1 (ru) | Преобразователь напр жени в частоту | |
JPH1131968A (ja) | Ad変換器 | |
SU1226596A1 (ru) | Преобразователь переменного напр жени в посто нное | |
SU573884A1 (ru) | Логический элемент "не" | |
FR2379945A1 (fr) | Circuit d'adaptation d'un systeme logique a un autre | |
SU1471289A1 (ru) | Преобразователь уровн | |
SU944110A1 (ru) | Усилитель-формирователь импульсов | |
SU1465997A1 (ru) | Асинхронный распределитель | |
SU1676069A1 (ru) | Многостабильный триггер | |
SU535010A1 (ru) | Устройство выхода мдп интегральных схем на индикатор | |
SU1644222A1 (ru) | Дешифратор | |
SU1688398A1 (ru) | Компаратор напр жений | |
SU646441A1 (ru) | Инвертор на мдп-транзисторах | |
SU919089A1 (ru) | Устройство согласовани ТТЛ-элементов с МДП-элементами | |
SU1129739A1 (ru) | Преобразователь уровней напр жени на дополн ющих МДП-транзисторах | |
SU1332525A1 (ru) | Стробируемый усилитель | |
SU1128388A1 (ru) | Инвертор на МДП-транзисторах | |
SU641655A1 (ru) | Управл емый инвертор на мдп-транзисторах | |
SU1338024A1 (ru) | Формирователь сигнала выборки на МДП-транзисторах | |
SU1554118A1 (ru) | Генератор пр моугольных импульсов в интегральном исполнении | |
SU1003348A1 (ru) | Формирователь импульсов | |
SU1113853A1 (ru) | Дешифратор на КМДП-транзисторах | |
SU680055A2 (ru) | Ячейка пам ти дл регистра сдвига | |
SU1413722A1 (ru) | Парафазна логическа КМОП-схема | |
SU1101816A1 (ru) | Сумматор |