SU1471289A1 - Преобразователь уровн - Google Patents

Преобразователь уровн Download PDF

Info

Publication number
SU1471289A1
SU1471289A1 SU874226609A SU4226609A SU1471289A1 SU 1471289 A1 SU1471289 A1 SU 1471289A1 SU 874226609 A SU874226609 A SU 874226609A SU 4226609 A SU4226609 A SU 4226609A SU 1471289 A1 SU1471289 A1 SU 1471289A1
Authority
SU
USSR - Soviet Union
Prior art keywords
transistors
complementary
output
pair
differentiators
Prior art date
Application number
SU874226609A
Other languages
English (en)
Inventor
Владимир Николаевич Глушко
Original Assignee
Предприятие П/Я В-8038
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8038 filed Critical Предприятие П/Я В-8038
Priority to SU874226609A priority Critical patent/SU1471289A1/ru
Application granted granted Critical
Publication of SU1471289A1 publication Critical patent/SU1471289A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

Изобретение относитс  к импульсной технике и может быть использовано в устройствах автоматики и вычислительной техники. Цель изобретени  - расширение области применени  за счет использовани  низковольтных элементов дл  получени  высоких выходных уровней. При подаче положительного входного импульсного сигнала открываютс  МДП-транзисторы 5,7,9, что приводит к по влению на выходе преобразовател  нулевого потенциала. По окончании входного импульса открываютс  МДП-транзисторы 4,6,8, привод  к формированию выходного уровн  со значением, превышающим максимально допустимое дл  пар 1,2,3 дополн ющих МДП-транзисторов. Однако при этом напр жение, приложенное к выводам питани  каждой пары, не превышает максимально допустимого. 1 ил.

Description

Изобретение относитс  к импульсно технике и может быть использовано в устройствах автоматики и вьиислитель ной техники.
Цель изобретени  - расширение области применени  путем использовани  низковольтных элементов- дл  получени высоких выходных уровней.
На чертеже приведена функциональна  схема преобразовател .
Преобразователь уровн  содержит пары 1-3 последовательно соединенных дополн ющих МДП-транзисторов 4-9, диоды 10-12, дифференциаторы 13 и 14 на КС-цеп х и конденсатор 15.
Вьшоды пары 1 последовательно соединенных дополн ющих ЩП-транзисто- ров 4 и 5 соединены соответственно с первой шиной питани  и общей шиной, затворы соединены с входной клеммой преобразовател , входами дифференци- аторов 13 и 14 и через диод 10 - с общей шиной, соединенные вьшоды ВДП- транзисторов 4 и 5 соединены с вьшо- дом дифференциатора 14, через диод 12 - с затворами ОДП-транзисторов 8 и 9 и через последовательно соединенные дополн ющие МДП-транзисторы 8 и 9 - с соединенными вьшодами ЩП- транзисторов 6 и 7, вьтод дифференциатора 13 соединен с первой шиной , вьюод дифференциатора 14 соединен с соединенными вьшодами МДП транзисторов 4 и 5, выходы дифференциаторов 13 и 14 соединены с затворами ИДЛ-Транзисторов 7 и 8.
Преобразователь уровн  работает следующим образом.
В исходном состо нии на вход преобразовател  поступает сигнал низкого уровн , через дифференциатор 13 поступает потенциал U,, МДП-транзисторы 4 и 6 открыты, а МДП-транзисто- ры 7 и 5 закрыты, на вьтод МДП-тран- зистора 8 через .открытый ЩЩ-транзис тор 6 поступает потенциал Ui, а через открытьй МДП-транзистор 4 поступает потенциал U,, следовательно МДП-транзистор 8 открыт, а МДП-транзистор 9 закрыт, в результате выход устройства через открытые ЦЦП-тран- зисторы 6 и 8 подключен к шине с потенциалом U..
При поступлении на вход устройств сигнала высокого уровн  конденсаторы дифференциаторов 13 и 14 зар жаютс . При возрастании уровн  сигнала на затворах МДП-транзисторы 4, 6 и 8 за
крываютс , а МДП-транзисторы 5, 7 и 9 открываютс , в результате выход устройства через открытые МДП-транзисторы 5 и 9 подключен к общей шине.
При окончании поступлени  на вход устройства сигнала высокого уровн  конденсаторы дифференциаторов 13 и 14 разр жаютс  до исходного уровн , при этом их резисторы шунтируютс  диодами 11 и 12, в результате выход устройства через открытые МДП-транзисторы 6 и 8 подключен к шине с тенциалом U, конденсаторы дифференциаторов 13 и 14 разр жены до уровн  динамического смещени , схема находитс  в исходном состо нии.
Вследствие этого преобразователь уровн , использу  пары МДП-транзис- торов с максимально допустимым напр жением питани  и,, позвол ет формировать уровни с амплитудой U 2и„.
5
0
5
0
5
0
5

Claims (1)

  1. Формула изобретени 
    Преобразователь уровн , содержащий первую пару дополн ющих МДП- транзисторов, последовательно соединенных и подключенных соответственно к первой шине питани  и общей шине, затворы которых соединены с входной клеммой преобразовател  и через обратно включенньй первый диод - с общей шиной, отличающийс  тем,- что, с целью расширени  области применени , в него введены первьй и второй дифференциаторы, втора  и треть  пары дополн ющих МДП-транзис- торов, второй, и третий диоды и конденсатор , последовательно соединенные ВДП-транзисторы второй пары дополн ющих МДП-транзисторов соединены соответственно с первой и.второй шинами питани , их затворы соединены с выходом первого дифференциатора и через обратновключенньй второй диод - с первой шиной питани j последовательно соединенные ВДП-транзисторы третьей пары дополн ющих ВДП-тран- - зисторов соединены соответственно с соединенньади вьшодами МДП-транзисторов первой и второй пар дополн ющих МДП-транзисторов и с соответствующими выводами конденсатора, затворы МДП-транзисторов третьей пары дополн ющих МДП-транзисторов соединены с выходом второго дифференциатора и через обратновключенный диод - с соединенными вьшодами МДП-гранзисто- ров первой пары дополн ющих МДПтранзисторов , входы первого и второ-второго и третьего диодов, соединенго дифференциаторов соединены с вход-ные вьшоды МДП-транзисторов третьей
    ной клеммой преобразовател , выводыпары дополн ющих МДП-транзисторов
    первого и второго дифференциаторовсоединены с выходной клеммой преобрасоединены с вьшодами соответствующихзовател .
SU874226609A 1987-04-10 1987-04-10 Преобразователь уровн SU1471289A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874226609A SU1471289A1 (ru) 1987-04-10 1987-04-10 Преобразователь уровн

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874226609A SU1471289A1 (ru) 1987-04-10 1987-04-10 Преобразователь уровн

Publications (1)

Publication Number Publication Date
SU1471289A1 true SU1471289A1 (ru) 1989-04-07

Family

ID=21297077

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874226609A SU1471289A1 (ru) 1987-04-10 1987-04-10 Преобразователь уровн

Country Status (1)

Country Link
SU (1) SU1471289A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Гивоне Д. и Россер Р. Микропроцессоры и микрокомпьютеры: Перев. с англ. / Под ред. В.С.Штаркмана. М.: Мир, 1983, с. 136, рис. 4.36. Зельдин Е.А. Цифровые интеграль- )ныв микросхемы в информационно-измерительной аппаратуре. -Л.: Энерго- атомиздат, 1986, с. 65, рис. 6-4. *

Similar Documents

Publication Publication Date Title
TWI418146B (zh) 浮動驅動電路
KR890013862A (ko) 전압레벨 변환회로
JPS6437797A (en) Eprom device
SU1471289A1 (ru) Преобразователь уровн
US5155398A (en) Control circuit for high power switching transistor
KR930006875A (ko) 집적회로
SU1285534A1 (ru) Запоминающее устройство на КМДП транзисторах
SU1365351A1 (ru) Устройство сравнени на МДП-транзисторах
SU1277379A1 (ru) Многофункциональный логический элемент
SU1140245A1 (ru) Усилитель-формирователь выходных сигналов посто нных запоминающих устройств на МОП-Транзисторах
SU1674361A1 (ru) Формирователь импульсов
SU1023659A1 (ru) Динамический инвертор
SU1676069A1 (ru) Многостабильный триггер
SU1287267A1 (ru) Одноразр дный компаратор на МДП транзисторах
SU1631716A1 (ru) Элемент с трем состо ни ми
SU1622925A1 (ru) Триггер со счетным входом на взаимодополн ющих МДП-транзисторах
SU1707757A1 (ru) Троичный дизъюнктор на МДП-транзисторах
SU1019635A1 (ru) Преобразователь уровней
SU822366A1 (ru) Буферное устройство
SU1126943A1 (ru) Компаратор на МДП-транзисторах
SU1538248A1 (ru) Мультиплексор
SU919089A1 (ru) Устройство согласовани ТТЛ-элементов с МДП-элементами
SU1385277A1 (ru) Магистральный формирователь импульсов
SU1465997A1 (ru) Асинхронный распределитель
SU1734206A1 (ru) Логический элемент на МДП-транзисторах