NL192710C - A/D-omzetter. - Google Patents

A/D-omzetter. Download PDF

Info

Publication number
NL192710C
NL192710C NL9101421A NL9101421A NL192710C NL 192710 C NL192710 C NL 192710C NL 9101421 A NL9101421 A NL 9101421A NL 9101421 A NL9101421 A NL 9101421A NL 192710 C NL192710 C NL 192710C
Authority
NL
Netherlands
Prior art keywords
channel
conversion
setting
signal
register
Prior art date
Application number
NL9101421A
Other languages
English (en)
Other versions
NL192710B (nl
NL9101421A (nl
Inventor
Akihiko Wakimoto
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Publication of NL9101421A publication Critical patent/NL9101421A/nl
Publication of NL192710B publication Critical patent/NL192710B/nl
Application granted granted Critical
Publication of NL192710C publication Critical patent/NL192710C/nl

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • H03M1/1205Multiplexed conversion systems
    • H03M1/121Interleaved, i.e. using multiple converters or converter parts for one channel
    • H03M1/1215Interleaved, i.e. using multiple converters or converter parts for one channel using time-division multiplexing
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/05Digital input using the sampling of an analogue quantity at regular intervals of time, input from a/d converter or output to d/a converter
    • GPHYSICS
    • G08SIGNALLING
    • G08CTRANSMISSION SYSTEMS FOR MEASURED VALUES, CONTROL OR SIMILAR SIGNALS
    • G08C15/00Arrangements characterised by the use of multiplexing for the transmission of a plurality of signals over a common path
    • G08C15/06Arrangements characterised by the use of multiplexing for the transmission of a plurality of signals over a common path successively, i.e. using time division

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Human Computer Interaction (AREA)
  • General Engineering & Computer Science (AREA)
  • Analogue/Digital Conversion (AREA)
  • Time-Division Multiplex Systems (AREA)

Description

1 192710 A/D-omzetter
De uitvinding heeft betrekking op een A/D-omzetter met een aantal ingangskanalen, omvattende een kanaalselectie-inrichting voor het herhaaldelijk kiezen van eenzelfde, optioneel ingesteld kanaal uit het 5 aantal ingangskanalen of het herhaaldelijk opvolgend kiezen van de kanalen uit een apart ingesteld bereik van het aantal ingangskanalen, omzetmiddelen voor het in een digitaal signaal omzetten van het ingangssignaal van het gekozen kanaal, geheugenmiddelen voor het respectievelijk, overeenkomstig het gekozen kanaal opslaan van de digitale signalen, stuurmiddelen voorzien van kanaalinstelmiddelen voor het aan de kanaalselectie-inrichting verschaffen van een signaal voor de kanaalkeuze en voorzien van middelen voor 10 het met de kanaalkeuze overeenkomend adresseren van de geheugenmiddelen, en verder voorzien van detectiemiddelen voor het verschaffen van een omzettingsvoltooiingssignaal.
Een dergelijke A/D-omzetter is bekend uit Europese octrooiaanvrage 0.350.932.
In de bekende A/D-omzetter met een functie voor herhaaldelijk opvolgend kiezen was het, wanneer een kanaal, dat niet voor een modus met herhaaldelijk opvolgend kiezen was geselecteerd, gedurende het 15 herhaaldelijk opvolgend kiezen moest worden omgezet, noodzakelijk dat de modus met herhaaldelijk opvolgend kiezen werd omgeschakeld naar een andere modus, teneinde een gewenst kanaal voor A/D-omzetting te selecteren. Wanneer van die andere modus wordt omgeschakeld naar de modus met herhaaldelijk opvolgend kiezen, begint de omzetting in de modus met herhaaldelijk opvolgend kiezen altijd vanaf het kanaal 0, en aangezien de kanalen, die waren omgezet voor het omschakelen van de modus, 20 opnieuw eenmaal moeten worden omgezet, kunnen de omgezette resultaten die voor de omschakeling van de modus waren verkregen, niet worden benut, waardoor gedurende de omzetting nutteloze bewerkingen onvermijdelijk zijn.
Een doel van de onderhavige uitvinding is om met het oog op het hierboven genoemde probleem te voorzien in een A/D-omzetter, waarin een optioneel kanaal kan worden ingesteld om de A/D-omzetting 25 gedurende het herhaaldelijk opvolgend kiezen uit te voeren, en wanneer de omzetting is voltooid, de modus terugkeert naar de modus met herhaaldelijk opvolgend kiezen om de omzetting beginnend vanaf het kanaal dat is onderbroken, te bewerkstelligen, waardoor nutteloze bewerkingen gedurende de omzetting worden vermeden.
De uitvinding voorziet daartoe in een A/D-omzetter van de in de aanhef genoemde soort, die het 30 kenmerk heeft, dat is voorzien in een bewaarinrichting voor het in verdere geheugenmiddelen bewaren van de, voorafgaand aan het instellen van de optionele kanaal, gedurende het herhaaldelijk opvolgend kiezen, ingestelde waarde in de kanaalinstelmiddelen op het moment dat het optionele kanaal gedurende het herhaaldelijk opvolgend kiezen wordt ingesteld, dat de detectiemiddelen middelen bevatten voor het afgeven van een instelkanaalomzettingsvoltooiingssignaal na detectie van A/D-omzettingsvoltooiing van het optionele 35 kanaal dat gedurende het herhaaldelijk opvolgend kiezen in de kanaalinstelmiddelen is ingesteld, en dat is voorzien in een terugvoerinrichting voor het op basis van het instelkanaalomzettingsvoltooiingssignaal terugvoeren naar de kanaalinstelmiddelen van de instelwaarde die in de verdere geheugenmiddelen werd bewaard.
Dat wil zeggen dat in de onderhavige A/D-omzetter, wanneer een kanaal, dat niet is geselecteerd in de 40 zwaaimodus, gedurende zwaaibedrijf wordt ingesteld, de instelwaarde van een kanaal, dat onder zwaai-bedrijf is, tijdelijk wordt bewaard in een geheugeninrichting, zoals een register, teneinde een gewenst kanaal in te stellen. Verder zal, wanneer de omzetting van een kanaal, dat gedurende zwaaibedrijf is ingesteld, is voltooid, het kanaal dat aan de omzetting onderhevig was gedurende zwaaibedrijf en tijdelijk is bewaard, worden teruggevoerd en zal het zwaaimodusbedrijf worden voortgezet beginnend vanaf dit kanaal. Aldus 45 kan, aangezien het kanaal, dat onderhevig aan zwaaibedrijf is, tijdelijk kan worden bewaard, een kanaal dat niet in de zwaaimodus is geselecteerd, worden ingesteld om gemakkelijk te worden omgezet, zelfs gedurende zwaaibedrijf, waarbij daardoor de aangebrachte functie effectief wordt benut. Bovendien keert, wanneer de omzetting van het kanaal is voltooid, de modus terug naar de zwaaimodus teneinde opnieuw omzetting te beginnen vanaf het kanaal dat onder zwaaibedrijf was en tijdelijk werd bewaard, zodat de 50 omgezette resultaten die in de zwaaimodus zijn verkregen, effectief kunnen worden benut.
De uitvinding wordt verder verduidelijkt in de beschrijving en de tekening.
Figuur 1 is een blokschema van een uitvoeringsvorm van de onderhavige A/D-omzetter; figuur 2 is een blokschema van de configuratie van een hoofddeel van een onderhavige kanaalinstel-55 lingsbepalingsschakeling; figuur 3 is een schakelschema van een microcomputer die de A/D-omzetter omvat en figuur 4 is een blokschema van een conventionele A/D-omzetter.
Ί»2Γΐυ 2
Eerst worden de figuren 3 en 4 besproken.
Figuur 3 is een blokschema dat een configuratie van een microcomputer laat zien. In de figuur geeft verwijzingsgetal 100 een enkelchipsmicrocomputer aan, die is geconfigureerd als geïntegreerde halfgeleider-schakeling, geeft verwijzingsgetal 101 een CPU aan, geeft verwijzingsgetal 102 een geheugen aan, geeft 5 verwijzingsgetal 103 een A/D-omzetter aan voor het omzetten van een analoog signaal in een digitaal signaal, en geeft verwijzingsgetal 104 een bus aan, die die onderdelen met elkaar verbindt. De A/D-omzetter 103 heeft functies om een van tevoren bepaald optioneel signaal te selecteren uit analoge signalen die als ingangssignalen dienen te worden toegevoerd door een aantal A/D-omzettingsingangs-klemmen 105 waarin in de microcomputer 100 is voorzien, en om het analoge signaal in een digitaal signaal 10 om te zetten. De A/D-omzetter heeft verder een zwaaifunctie voor het automatisch en herhaaldelijk selecteren van een ingangsklem in een van tevoren bepaald bereik van de A/D-omzettingsingangsklemmen 105 door achtereenvolgens te schuiven, teneinde een A/D-omzetting uit te voeren (deze bedrijfsmodus wordt ’’zwaaimodus” genoemd).
Figuur 4 is een blokschema dat een conventioneel voorbeeld van de A/D-omzetter laat zien, dat zoals 15 hierboven beschreven is geconfigureerd. In de figuur vertegenwoordigt verwijzingscijfer 1 een A/D-omzetter, waarin bijvoorbeeld A/D-omzettingsingangsklemmen van 8 kanalen van kanaal 0 tot en met kanaal 7 worden geselecteerd met schakelaars sO tot en met s7, en een geselecteerd kanaal moet worden verbonden met de A/D-omzetter 1. Een kanaalselectie-inrichting 3 bepaalt welke van de schakelaars sO tot en met s7 moet worden geselecteerd. Een in de A/D-omzetter 1 omgezet resultaat wordt opgeslagen in een 20 register dat overeenkomt met een omgezet kanaal van omgezet resultaat opslaand register 2 en wordt door bijvoorbeeld de CPU uitgelezen. De kanaalselectie-inrichting 3 bepaalt welke schakelaar van de schakelaars sO tot en met s7 moet worden aangeschakeld met een waarde die is ingesteld door elk kanaalinstelbit (3 bits in dit voorbeeld) in een kanaalinstelregister 4. Een kanaalinstellingsbepalingsschakeling 5 kan detecteren welke kanalen van de van analoog in digitaal om te zetten kanalen wordt omgezet in afhankelijk-25 heid van elke bituitvoer van het kanaalinstelregister 4. In het bijzonder wordt, wanneer de schakeling wordt gebruikt in de zwaaimodus en een kanaal dat wordt omgezet, een aangewezen kanaal bereikt en wanneer een A/D-omzettingsvoltooiingssignaal 1a als ingangssignaal wordt ingevoerd, een kanaalinstellingsbit-initialiseringssignaal 5a opgewekt en wordt een kanaalinstellingsbit in het kanaalinstelregister 4 geïnitiali-seerd. Het kanaalinstelregister 4 werkt als een binaire teller in de zwaaimodus en gegevens kunnen 30 optioneel worden ingesteld met ingangsinstelgegevens dO, d1, d2 en kunnen aanwijzen van welk optioneel kanaal het analoge signaal in een digitaal signaal moet worden omgezet.
De werking van de omzetter volgens figuur 4 is als volgt.
In de zwaaimodus worden kanalen in een van tevoren bepaald bereik van de kanalen O tot en met 7 van het A/D-omzettingsingangskanaal sequentieel omgezet en wordt dit bedrijf herhaald. Indien bijvoorbeeld de 35 kanalen 0 tot en met 3 in de zwaaimodus zijn ingesteld, worden A/D-omzettingen van 4 kanalen 0 tot en met 3 herhaald. Aangezien het beginkanaal altijd kanaal O is, wordt het kanaal O eerste aangewezen door een kanaalinstelbit in het kanaalinstelregister 4 en doet de kanaalselectie-inrichting 3 de schakelaar sO aanschakelen, zodat een analoog signaal vanaf het kanaal 0 als ingangssignaal aan de A/D-omzetter 1 wordt toegevoerd. Het in de A/D-omzetter 1 omgezette resultaat wordt in een register opgeslagen, dat 40 overeenkomt met het kanaal O in het omgezette resultaatopslagregister 2. Wanneer de opslag is beëindigd en de omzetting is voltooid, geeft een kanaalinstelbit in het kanaalinstelregister 4 het kanaal 1 aan, waarbij de schakelaar s1 door de kanaalselectie-inrichting 3 wordt aangeschakeld, zodat een analoog signaal vanaf het kanaal 1 wordt omgezet in een digitaal signaal en in het omgezette resultaatopslagregister 2 wordt opgeslagen. Dit bedrijf wordt herhaald, en wanneer de omzetting van het kanaal 3 is voltooid, wordt de 45 instelling van het kanaal 3 gedetecteerd door de kanaalinstellingsbepalingsschakeling 5, aangezien de zwaaimodus voor de kanalen 0 tot en met 3 voorafgaand is geselecteerd. Wanneer een A/D-omzettingsvoltooiingssignaal 1 a als ingangssignaal wordt toegevoerd, wordt een kanaalinstellingsbit-initialiseringssignaal 5a opgewekt en wordt het kanaalinstellingsbit in het kanaalinstelregister 4 geïnitiali-seerd teneinde het kanaal 0 aan te wijzen. Op deze manier keert kanaalselectie vanaf het kanaal 3 terug 50 naar het kanaal 0 teneinde herhaaldelijk de A/D-omzetting van de 4 kanalen van 0 tot en met 3 te bewerkstelligen.
Een onderhavige uitvoeringsvorm zal hierna onder verwijzing naar de tekening worden toegelicht.
Figuur 1 is een blokschema van een onderhavige A/D-omzetter.
In de figuur geeft verwijzingscijfer 1 een A/D-omzetter aan, waaraan analoge signalen die door schake-55 laar sO tot en met s7 uit kanalen 0 tot en met 7 worden geselecteerd, worden toegevoerd. In de A/D-omzetter 1 omgezette resultaten worden in een omgezet resultaatopslagregister 2 opgeslagen op posities die met de kanalen overeenkomen. De schakelaars sO tot en met s7 worden door een kanaalselectie- 3 192710 inrichting 3 geselecteerd. Kanaalinstelbitinformatie die in een kanaalinstelregister 4 is ingesteld, wordt als ingangssignaal aan de kanaalselectie-inrichting 3 afgegeven. Tegelijkertijd wordt de informatie eveneens als ingangssignaal aan een kanaalinstellingsbepalingsschakeling 5 toegevoerd, zodat een kanaal dat wordt omgezet, kan worden gedetecteerd.
5 Wanneer de omzetting van een in de zwaaimodus om te zetten bereik van kanalen voorbij is, brengt de kanaalinstellingsbepalingsschakeling 5 een kanaalinstellingsbit-initialiseringssignaal 5a voor initialisering van het kanaalinsteliingsbit voort, teneinde de omzetting te herhalen, en wordt het kanaalinstellingsregister 4 geïnitialiseerd. Het kanaalinstellingsregister 4 kan optionele waarden dO, d1 en d2 instellen door middel van de schakelaars 7, 8 en 9 die door een kanaalinstelsignaal (0) 6a worden aan- of uitgeschakeld. Het 10 kanaalinstellingsregister 4 is verbonden met een zwaaikanaalbewaarregister 16, waarvan de bits overeenkomen met bits van het register 4, door middel van schakelaars 13, 14 en 15 die door een kanaalinstelsignaal (1) 6b worden aan- of uitgeschakeld. Verder is het kanaalinstellingsregister 4 verbonden met het zwaaikanaalbewaarregister 16 door middel van schakelaars 10, 11 en 12 teneinde de bits van de twee registers met elkaar te doen overeenkomen. De schakelaars 10,11 en 12 worden aan- of uitgeschakeld door een 15 instellingskanaalomzettingsvoltooiingssignaal 5b dat door de kanaalinstellingsbepalingsschakeling 5 wordt afgegeven na voltooiing van A/D-omzetting van de kanalen die afzonderlijk tot stand is gebracht ten tijde van het zwaaien. Hier is het kanaalinstellingsregister 4 een kanaalinstellingsinrichting, is het zwaaikanaalbewaarregister 16 een geheugeninrichting, zijn de schakelaars 13,14,15 bewaarinrichtingen en zijn de schakelaars 10, 11, 12 terugvoerinrichtingen.
20 Figuur 2 is een blokschema dat een opwekkingsinrichting van het instellingskanaalomzettings- voltooiingssignaal 5b en dergelijke in de kanaalinstellingsbepaiingsschakeling 5 laat zien. In de figuur geeft het verwijzingsgetal 5c een eerste omzettingsvoltooiingssignaalselectieschakeling aan voor het afgeven van een A/D-omzettingsvoltooiingssignaal 1a op het moment waarop een zwaai-instellingskanaalgelijkheidssignaai 5d actief is als een kanaalinstellingsbit-initialiseringssignaal 5a. het 25 zwaai-instellingskanaalgelijkheidssignaal 5d is een signaal dat actief wordt, wanneer een uitvoer van een zwaai-instellingskanaal, dat voorafgaand is ingesteld, en een uitvoer van het kanaalinstellingsregister 4 gelijk aan elkaar zijn. Die zijn dezelfde als het conventionele voorbeeld. Verwijzingscijfer 5e geeft een flip-flop aan, die wordt gezet, wanneer het kanaalinstellingssignaal (1) 6b actief wordt en de uitgang ervan actief wordt, en wordt teruggezet door het A/D-omzettingsvoltooiingssignaal 1a. Verwijzingscijfer 5f geeft een 30 tweede omzettingsvoltooiingssignaalselectieschakeling aan voor het afgeven van het omzettingsvoltooiings-signaal 1 a op het moment dat de uitgang van de flip-flop 5e actief is, als een instelkanaalomzettingsvol-tooiingssignaal 5b. De flip-flop 5e en de tweede omzettingsvoltooiingssignaalselectieschakeling 5f vormen een detectie-inrichting 5g van de onderhavige omzetter.
De werking van de hierboven genoemde uitvoeringsvorm zal hierna worden toegelicht.
35 Aannemende dat de kanalen 0 tot en met 3 zijn geselecteerd als zwaaimodus, beginnen omzettingen van de kanalen vanaf kanaal 0 opvolgend tot en met kanaal 3. Wanneer die omzettingen eindigen, worden dezelfde omzettingen herhaald, beginnend vanaf het kanaal 0 tot en met kanaal 3. Dat wil zeggen dat bij het begin het kanaalinstelbit van het kanaalinstellingsregister 4 het kanaal 0 aangeeft, en de kanaalselectie-inrichting 3 de schakelaar sO aanschakelt teneinde met de A/D-omzetter 1 te verbinden, zodat het kanaal 0 40 wordt omgezet. Wanneer de omzetting van het kanaal 0 is voltooid, wordt een omgezet resultaat opgeslagen in het omzettingsresultaatopslagregister 2 dat met het kanaal overeenkomt. Wanneer de omzetting is voltooid door het opslaan van het omgezette resultaat, stelt het kanaalinstellingsregister 4 automatisch volgend kanaal 1 in, en schakelt de kanaalselectie-inrichting 3 de schakelaar s1 aan, teneinde het kanaal 1 met de A/D-omzetter 1 te verbinden, zodat het kanaal 1 wordt omgezet. De kanalen 2 en 3 zullen op 45 dezelfde manier worden omgezet. Wanneer de omzettingen zijn voltooid vanaf het kanaal 0 tot en met 3, wordt het kanaalinstellingsbit-initialiseringssignaal 5a opgewekt door de kanaalinstellingsbepalingsschakeling 5 en wordt het kanaalinstelbit ingesteld voor kanaal 0, zodat de A/D-omzetting wordt herhaald, beginnend vanaf het kanaal 0.
Wanneer een omzetting van een kanaal, dat niet is geselecteerd als een zwaaikanaal gedurende de 50 omzetting in zo een zwaaimodus, bijvoorbeeld kanaal 6, moet worden uitgevoerd, wordt een kanaalinstelbit van het kanaalinstellingsregister 4 ingesteld teneinde het kanaal 6 aan te wijzen. Daartoe wordt op de eerste plaats het kanaalinstelbit van het kanaalinstellingsregister 4, dat kanalen onder zwaaibedrijf had ingesteld, bewaard in het zwaaikanaalbewaarregister 16 door het aanschakelen van de schakelaars 13,14 en 15 met het kanaalinstelsignaal (1) 6b. Onmiddellijk daarna worden dO, d1 en d2 instelgegevens gemaakt, 55 en worden de schakelaars 7, 8 en 9 aangeschakeld door het kanaalinstelsignaal (0) 6a, teneinde het kanaalinstelregister 4 in te stellen. Op dit moment zijn de schakelaars 10, 11 en 12 in een toestand die is uitgeschakeld. Wanneer aldus het kanaal 6, dat niet was geselecteerd als een zwaaikanaal gedurende

Claims (4)

192710 4 zwaaibedrijf, wordt ingesteld, wordt omzetting van een kanaal dat in de zwaaimodus wordt omgezet, tijdelijk onderbroken en keert de kanaalselectie-inrichting 3 terug naar de schakelaar S6, zodat een analoog ingangssignaal van het kanaal 6 met de A/D-omzetter 1 wordt verbonden. Wanneer de omzetting is voltooid, wordt het resultaat daarvan opgeslagen in het omgezette resultaatopslagregister 2 dat overeen-5 komt met het kanaal 6. Op het tijdstip dat het opslaan voorbij is en de omzetting daarvan is voltooid, wordt het instellingskanaalomzettingsvoltooiingssignaal 5b opgewekt door de kanaalinstellingsbepa-lingssschakeling 5. Ais een resultaat worden de schakelaars 10, 11 en 12 aangeschakeld en wordt de kanaalinstelwaarde die tijdelijk werd bewaard bij omzettingsbedrijf in de zwaaimodus, teruggevoerd vanaf het zwaaikanaalbewaarregister 16 naar het kanaalinstellingsregister 4. Na deze terugkeer wordt het kanaal, 10 dat zijn omzetting had onderbroken, geselecteerd door de kanaalselectie-inrichting 3, zodat de omzetting opnieuw wordt gestart door de A/D-omzetter 1, teneinde het bedrijf voor de zwaaimodus voort te zetten. Dienovereenkomstig is het, wanneer de zwaaimodus wordt hersteld, niet noodzakelijk vanaf het startkanaal te beginnen, zodat het omgezette resultaat, dat was voltooid in de zwaaimodus, effectief kan worden benut. Hoewel in de bovengenoemde uitvoeringsvorm 8 kanalen zijn voorzien als A/D-ingangskanaal, kan het 15 kanaalaantal een andere waarde hebben. Het aantal bits van het kanaalinstellingsregister 4 en het aantal registers van het omgezette resultaatopslagregister 2 kunnen afhankelijk van het aantal kanalen worden veranderd. Ook is een beginkanaal in de zwaaimodus niet beperkt tot kanaal 0, maar kan dit worden begonnen vanaf elk kanaal door het instellen van een kanaalinstelbit. 20 Voor de hierboven genoemde uitvoeringsvorm is de omzetting van een kanaal, dat niet als een zwaaikanaal was geselecteerd gedurende de zwaaimodus, toegelicht. Dezelfde werking is echter eveneens mogelijk in het geval dat een urgente omzetting is vereist voor het kanaal dat als een zwaaikanaal was geselecteerd, door op dezelfde manier een kanaal in te stellen. 25
1. A/D-omzetter met een aantal ingangskanalen, omvattende een kanaalselectie-inrichting voor het herhaaldelijk kiezen van eenzelfde, optioneel ingesteld kanaal uit het aantal ingangskanalen of het 30 herhaaldelijk opvolgend kiezen van de kanalen uit een apart ingesteld bereik van het aantal ingangskanalen, omzetmiddelen voor het in een digitaal signaal omzetten van het ingangssignaal van het gekozen kanaal, geheugenmiddelen voor het respectievelijk, overeenkomstig het gekozen kanaal opslaan van de digitale signalen, stuurmiddelen voorzien van kanaalinstelmiddeien voor het aan de kanaalselectie-inrichting verschaffen van een signaal voor de kanaalkeuze en voorzien van middelen voor het met de kanaalkeuze 35 overeenkomend adresseren van de geheugenmiddelen, en verder voorzien van detectiemiddelen voor het verschaffen van een omzettingsvoltooiingssignaal, met het kenmerk, dat is voorzien in een bewaarinrichting voor het in verdere geheugenmiddelen bewaren van de, voorafgaand aan het instellen van het optionele kanaal, gedurende het herhaaldelijk opvolgend kiezen, ingestelde waarde in de kanaalinstelmiddeien op het moment dat het optionele kanaal gedurende het herhaaldelijk opvolgend kiezen wordt ingesteld, dat de 40 detectiemiddelen middelen bevatten voor het afgeven van een instelkanaalomzettingsvoltooiingssignaal na detectie van A/D-omzettingsvoltooiing van het optionele kanaal dat gedurende het herhaaldelijk opvolgend kiezen in de kanaalinstelmiddeien is ingesteld, en dat is voorzien in een terugvoerinrichting voor het op basis van het instelkanaalomzettingsvoltooiingssignaal terugvoeren naar de kanaalinstelmiddeien van de instelwaarde die in de verdere geheugenmiddelen werd bewaard. 45
2. A/D-omzetter volgens conclusie 1, met het kenmerk, dat de bewaarinrichting bestaat uit schakelaars, die worden aangeschakeld door een kanaalinstelsignaal op het moment dat het optionele kanaal gedurende het herhaaldelijk opvolgend kiezen wordt ingesteld en die elk bit in het kanaalinstelregister verbinden met elk overeenkomstig bit in de verdere geheugenmiddelen.
3. A/D-omzetter volgens conclusie 1, met het kenmerk, dat de terugvoerinrichting bestaat uit schakelaars die 50 worden aangeschakeld door het instelkanaalomzettingsvoltooiingssignaal en die elk bit in de verdere geheugenmiddelen verbinden met elk bit dat overeenkomt met het kanaalinstelmiddeien.
4. A/D-omzetter volgens conclusie 1, met het kenmerk, dat de detectiemiddelen bestaan uit een flip-flop die wordt gezet door het kanaalinstelsignaal op het moment dat het optionele kanaal wordt ingesteld gedurende 5 192710 het herhaaldelijk opvolgend kiezen, waarbij een uitgang daarvan actief wordt en wordt teruggezet door een A/D-omzettingsvoltooiingssignaal, en uit een omzettingsvoltooiingssignaalselectieschakeling voor het afgeven van het A/D-omzettingsvoltooiingssignaal als een instel-kanaalomzettingsvoltooiingssignaal op het moment dat een uitgang van de flip-flop actief is. Hierbij 4 bladen tekening
NL9101421A 1990-10-17 1991-08-23 A/D-omzetter. NL192710C (nl)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP27806190 1990-10-17
JP2278061A JP2553753B2 (ja) 1990-10-17 1990-10-17 Ad変換装置

Publications (3)

Publication Number Publication Date
NL9101421A NL9101421A (nl) 1992-05-18
NL192710B NL192710B (nl) 1997-08-01
NL192710C true NL192710C (nl) 1997-12-02

Family

ID=17592112

Family Applications (1)

Application Number Title Priority Date Filing Date
NL9101421A NL192710C (nl) 1990-10-17 1991-08-23 A/D-omzetter.

Country Status (4)

Country Link
US (1) US5212483A (nl)
JP (1) JP2553753B2 (nl)
DE (1) DE4126029A1 (nl)
NL (1) NL192710C (nl)

Families Citing this family (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3134104B2 (ja) * 1991-09-03 2001-02-13 株式会社日立製作所 アナログ−デジタル変換装置とインバータシステム及びマイクロコンピュータ
JP2804402B2 (ja) * 1992-03-06 1998-09-24 三菱電機株式会社 アナログデジタル変換装置
JP3538867B2 (ja) * 1993-03-19 2004-06-14 株式会社デンソー 内燃機関用a/d変換制御装置
JPH07131349A (ja) * 1993-11-02 1995-05-19 Mitsubishi Electric Corp アナログ/デジタル変換器
JPH08154055A (ja) * 1994-11-25 1996-06-11 Oki Electric Ind Co Ltd アナログ/デジタル変換器
US5617090A (en) * 1995-05-10 1997-04-01 Harris Corporation Multi-channel sigma-delta A/D converters with improved throughput
US6094153A (en) * 1998-02-25 2000-07-25 Intel Corporation Analog-to-digital converter circuit
GB2403858B (en) * 2003-07-10 2007-08-22 Samsung Electronics Co Ltd Analog-to-digital interfacing device and method of analog-to-digital interfacing
JP2005057374A (ja) * 2003-08-08 2005-03-03 Renesas Technology Corp A/d変換装置およびマイクロコントローラ
JP4140528B2 (ja) * 2004-01-30 2008-08-27 株式会社デンソー A/d変換装置
JP4646285B2 (ja) * 2004-03-26 2011-03-09 ルネサスエレクトロニクス株式会社 Ad変換装置とad変換方法
JP2005303575A (ja) * 2004-04-09 2005-10-27 Nec Electronics Corp Ad変換装置とad変換方法
DE102005017542A1 (de) * 2005-03-23 2006-09-28 Continental Teves Ag & Co. Ohg Verfahren zur Signalverarbeitung einer Mehrzahl analoger Eingangssignale mit einem gemeinsamen Analog-Digitaler-Wandler sowie geeignete Schaltungsanordnung
US7941229B2 (en) * 2007-06-06 2011-05-10 Rockwell Automation Technologies, Inc. High-speed sequential sampling of I/O data for industrial control
US7724169B2 (en) * 2008-02-12 2010-05-25 National Semiconductor Corporation Semiconductor chip with a number of A/D converters that include a group of redundant A/D converters
US7944384B2 (en) * 2009-08-17 2011-05-17 Atmel Corporation Device and method for scanning multiple ADC channels
JP5593212B2 (ja) 2010-12-21 2014-09-17 ルネサスエレクトロニクス株式会社 半導体装置
US9043062B2 (en) * 2012-10-05 2015-05-26 Ford Global Technologies, Llc Hybrid electric vehicle powertrain and control system

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5912659A (ja) * 1982-07-12 1984-01-23 Matsushita Electric Works Ltd 多重伝送制御装置
JPS60237527A (ja) * 1984-05-11 1985-11-26 Mitsubishi Electric Corp A−d変換装置
US4704609A (en) * 1985-06-20 1987-11-03 Rittenberry Gary M General purpose sensor scanning apparatus
US4742515A (en) * 1985-06-24 1988-05-03 Honeywell Inc. Data acquistion and control system
JPH01147618A (ja) * 1987-12-02 1989-06-09 Matsushita Electric Ind Co Ltd A/d変換装置
EP0350932B1 (en) * 1988-07-13 1996-04-10 Nec Corporation One-chip data processor with built-in A/D converter
US4933676A (en) * 1989-06-12 1990-06-12 Technology 80, Inc. Programmable multi-input A/D converter

Also Published As

Publication number Publication date
DE4126029C2 (nl) 1993-06-24
NL192710B (nl) 1997-08-01
JPH04152716A (ja) 1992-05-26
NL9101421A (nl) 1992-05-18
JP2553753B2 (ja) 1996-11-13
DE4126029A1 (de) 1992-04-23
US5212483A (en) 1993-05-18

Similar Documents

Publication Publication Date Title
NL192710C (nl) A/D-omzetter.
JP4181058B2 (ja) アナログ/デジタルコンバータおよびそれを搭載したマイクロコンピュータ
EP0876704B1 (en) Switched-mode power supply with state information
US4408276A (en) Read-out control system for a control storage device
JPS6148305B2 (nl)
AU592882B2 (en) Apparatus for detecting sequential data string
US4264865A (en) Method of delaying digital signals
JP2555293B2 (ja) 音声信号遅延装置
JPH05284025A (ja) アナログ/デジタル変換回路
JPS6135557B2 (nl)
JP3033334B2 (ja) データ記憶装置
JP2619137B2 (ja) A―d変換装置
KR950004950Y1 (ko) 신호 변환장치
JP2578940B2 (ja) A/d変換回路
JPH09312570A (ja) チャネルコンパレータ装置
JPH0327951B2 (nl)
JPS5942359B2 (ja) 自動販売機の価格設定装置
JP3281898B2 (ja) メモリ搭載半導体装置及びメモリテスト方法
JPH05252039A (ja) 3線式シリアルデータ転送方式の多チャネルd−a変換器
JPH0444770U (nl)
JPH0363846A (ja) ルックアップテーブル装置
JPH0498419A (ja) パターン・メモリ駆動回路
JPH03282602A (ja) シーケンサ回路
JPH0119305B2 (nl)
JPH076102A (ja) メモリ制御装置及びそれを用いた装置

Legal Events

Date Code Title Description
A1A A request for search or an international-type search has been filed
BB A search report has been drawn up
BC A request for examination has been filed
V1 Lapsed because of non-payment of the annual fee

Effective date: 20080301