KR970705236A - 논리신호 선택회로(logic signal selection circuit) - Google Patents
논리신호 선택회로(logic signal selection circuit) Download PDFInfo
- Publication number
- KR970705236A KR970705236A KR1019970700138A KR19970700138A KR970705236A KR 970705236 A KR970705236 A KR 970705236A KR 1019970700138 A KR1019970700138 A KR 1019970700138A KR 19970700138 A KR19970700138 A KR 19970700138A KR 970705236 A KR970705236 A KR 970705236A
- Authority
- KR
- South Korea
- Prior art keywords
- output
- sense amplifier
- type sense
- signal
- input
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/0175—Coupling arrangements; Interface arrangements
- H03K19/017545—Coupling arrangements; Impedance matching circuits
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/002—Switching arrangements with several input- or output terminals
- H03K17/005—Switching arrangements with several input- or output terminals with several inputs only
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Computing Systems (AREA)
- General Engineering & Computer Science (AREA)
- Mathematical Physics (AREA)
- Logic Circuits (AREA)
- Pulse Circuits (AREA)
- Electronic Switches (AREA)
- Manipulation Of Pulses (AREA)
Abstract
본 발명은 높은 시간 정밀도를 가지는 고속의 논리신호 선택회로를 실현한다. 이를 위해서, 등가 중점 전류발생기A(310)의 출력을 임계치로 하고, 정논리 입력신호를 트랜스퍼 게이트를 매개로 수속하여 입력하는 전류입력형 센스증폭기 A(320)와, 등가 중점 전류발생기B(311)이 출력을 임계치로 하고, 부논리 입력신호를 트랜스퍼 게이트를 매개로 수속하여 입력하는 전류입력형 센스증폭기B(321)와, 전류입력형 센스증폭기A(320)의 출력을 지연조정기A(330)로 지연 제어하고 입력하여 증폭하는 차동증폭기A(340)와, 전류입력형 센스증폭기B(321)의 출력을 지연조정기B(331)로 지연 제어하며, 반전하고 입력하여 증폭하는 차동증폭기B(341)와, 차동증폭기A(340)의 출력과 차동증폭기B(341)의 출력을 입력으로 하여, 그 논리합을 신호출력으로 하는 논리회로(350)로 논리신호 선택회로를 구성하고 있다. 이 때, 전류입력형 센스증폭기의 입력단자의 전압변동이 없기 때문에, 상기 전류입력형 센스증폭기의 입력단자에 있는 OFF로 되어 있는 트랜스퍼 게이트의 용량(C)으로의 전류의 출입이 없어서, 선택된 입력신호를 높은 시간 정밀도로 또한 고속으로 출력할 수 있다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제5도는 본 발명의 정논리 및 부논리의 입력을 나누어 제어한 타이밍신호 발생회로 블록도.
Claims (1)
- 등가 중점 전류발생기A(310)의 출력을 임계치로 하고, 트랜스퍼 게이트를 매개로하여 정논리 입력신호를 입력하는 전휴입력형 센스증폭기A(320)와, 등가 중점 전류발생기B(311)의 출력을 임계치로 하고, 트랜스퍼 게이트를 매개로하여 부논리 입력 신호를 입력하는 전류입력형 센스증폭기 B(321)와, 전류입력형 센스증폭기 A(320) 의 출력을 지연조정기A(330)로 지연 제어하여 입력 및 증폭하는 차동증폭기 A(340)와, 전류입력형 센스증폭기B(321)의 출력을 지연조정기B(331)로 지연 제어하고 반전하여 입력 및 증폭하는 차동증폭기B(341)와, 차동증폭기A(340)의 출력과 차동증폭기B(341)의 출력을 입력으로 하여, 그 논리합을 출력신호로 하는 논리회로 (350) 를 구비하는 것을 특징으로 하는 논리신호 선택회로.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP17289695A JP3626244B2 (ja) | 1994-06-15 | 1995-06-15 | 論理信号選択回路 |
JP95-172896 | 1995-06-15 | ||
PCT/JP1996/001650 WO1997000557A1 (fr) | 1995-06-15 | 1996-06-17 | Circuit servant au choix de signaux logiques |
Publications (2)
Publication Number | Publication Date |
---|---|
KR970705236A true KR970705236A (ko) | 1997-09-06 |
KR100246265B1 KR100246265B1 (ko) | 2000-03-15 |
Family
ID=15950351
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019970700138A KR100246265B1 (ko) | 1995-06-15 | 1996-06-17 | 논리신호 선택회로 |
Country Status (4)
Country | Link |
---|---|
US (1) | US6025747A (ko) |
KR (1) | KR100246265B1 (ko) |
DE (1) | DE19680542C2 (ko) |
WO (1) | WO1997000557A1 (ko) |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2000059203A (ja) * | 1998-08-10 | 2000-02-25 | Toshiba Corp | 電流により論理を決定する論理回路 |
DE10126312B4 (de) * | 2001-05-30 | 2015-10-22 | Infineon Technologies Ag | Halbleiterspeicher mit einem Signalpfad |
US6573777B2 (en) * | 2001-06-29 | 2003-06-03 | Intel Corporation | Variable-delay element with an inverter and a digitally adjustable resistor |
TWI237946B (en) * | 2001-07-06 | 2005-08-11 | Via Tech Inc | Clock output circuit free of glitch and method thereof |
US6617911B2 (en) * | 2001-10-19 | 2003-09-09 | Intel Corporation | Reducing output capacitance of digital-to-time domain converter for very high frequency digital waveform synthesis |
JP2005269147A (ja) * | 2004-03-18 | 2005-09-29 | Sanyo Electric Co Ltd | 遅延回路 |
KR100675274B1 (ko) * | 2004-12-09 | 2007-01-26 | 삼성전자주식회사 | 입력 회로 및 방법 |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH01146188A (ja) * | 1987-12-02 | 1989-06-08 | Hitachi Ltd | 半導体回路 |
KR940002857B1 (ko) * | 1987-12-02 | 1994-04-04 | 가부시끼가이샤 히다찌세이사꾸쇼 | 반도체 메모리 장치 |
JPH01211596A (ja) * | 1988-02-18 | 1989-08-24 | Kurita Water Ind Ltd | 包接化合物 |
JPH01259621A (ja) * | 1988-04-08 | 1989-10-17 | Fujitsu Ltd | 論理回路 |
US4862020A (en) * | 1988-06-20 | 1989-08-29 | Tektronix, Inc. | Electronic delay control circuit having pulse width maintenance |
JPH05300002A (ja) * | 1992-04-23 | 1993-11-12 | Mitsubishi Electric Corp | 半導体論理回路 |
-
1996
- 1996-06-17 US US08/765,539 patent/US6025747A/en not_active Expired - Fee Related
- 1996-06-17 WO PCT/JP1996/001650 patent/WO1997000557A1/ja active IP Right Grant
- 1996-06-17 KR KR1019970700138A patent/KR100246265B1/ko not_active IP Right Cessation
- 1996-06-17 DE DE19680542T patent/DE19680542C2/de not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
DE19680542T1 (de) | 1997-12-04 |
KR100246265B1 (ko) | 2000-03-15 |
US6025747A (en) | 2000-02-15 |
DE19680542C2 (de) | 1999-03-11 |
WO1997000557A1 (fr) | 1997-01-03 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR880005746A (ko) | 반도체집적회로 | |
KR950027822A (ko) | 전압레벨변환회로 | |
KR890009117A (ko) | 한정된 준안정성 타임 동기화기 | |
KR950001777A (ko) | 반도체 기억 장치 | |
KR970705236A (ko) | 논리신호 선택회로(logic signal selection circuit) | |
KR940016816A (ko) | 반도체 집적 회로 장치 | |
KR920015364A (ko) | 출력 버퍼회로 | |
KR950034256A (ko) | 반도체 장치의 입력회로 | |
KR880009375A (ko) | 씨모오스 어드레스 버퍼 | |
KR940010532A (ko) | 인터페이스회로 | |
DE3871166D1 (de) | Multivibrator-schaltung ab verzoegerungsglied. | |
KR920013442A (ko) | 집적 회로용 용량성-부하 고속 구동 회로 | |
KR960039328A (ko) | 지연 시간 제어 회로 | |
KR910021019A (ko) | 지연회로 | |
KR890016760A (ko) | 펄스발생회로 | |
KR960003101A (ko) | 단일 전원 차동 회로 | |
KR950024431A (ko) | 스태틱 램(sram)의 어드레스 입력회로 | |
KR970024543A (ko) | 매치필터회로 | |
KR930009226A (ko) | 주파수 체배기 | |
JPS54152936A (en) | Output buffer circuit | |
KR970004324A (ko) | 가변형 지연기 | |
JPS5538604A (en) | Memory device | |
KR940004963A (ko) | 최대치회로 | |
JPS57162834A (en) | Pulse generating circuit | |
KR880014565A (ko) | 칩선택 스피드업(Speed-up) 회로 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20091123 Year of fee payment: 11 |
|
LAPS | Lapse due to unpaid annual fee |