KR940007701A - 전자 장치 - Google Patents

전자 장치 Download PDF

Info

Publication number
KR940007701A
KR940007701A KR1019930018194A KR930018194A KR940007701A KR 940007701 A KR940007701 A KR 940007701A KR 1019930018194 A KR1019930018194 A KR 1019930018194A KR 930018194 A KR930018194 A KR 930018194A KR 940007701 A KR940007701 A KR 940007701A
Authority
KR
South Korea
Prior art keywords
storage means
correction information
correction
patch
electronic device
Prior art date
Application number
KR1019930018194A
Other languages
English (en)
Other versions
KR100280590B1 (ko
Inventor
이와오 야마모또
수나오 후루이
Original Assignee
오오가 노리오
소니 가부시끼가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 오오가 노리오, 소니 가부시끼가이샤 filed Critical 오오가 노리오
Publication of KR940007701A publication Critical patent/KR940007701A/ko
Application granted granted Critical
Publication of KR100280590B1 publication Critical patent/KR100280590B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F8/00Arrangements for software engineering
    • G06F8/60Software deployment
    • G06F8/65Updates
    • G06F8/66Updates of program code stored in read-only memory [ROM]
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/448Execution paradigms, e.g. implementations of programming paradigms
    • G06F9/4482Procedural
    • G06F9/4484Executing subprograms
    • G06F9/4486Formation of subprogram jump address

Landscapes

  • Engineering & Computer Science (AREA)
  • Software Systems (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Security & Cryptography (AREA)
  • Computer Hardware Design (AREA)
  • Stored Programmes (AREA)
  • Debugging And Monitoring (AREA)
  • Microcomputers (AREA)

Abstract

1바이트를 교환 설치하여 패치 수정 프로그램으로 분기하는 것이 가능하고, 또한 패치 수정 프로그램 기억 영역을 절약할 수 있는 1칩 마이크로 컴퓨터를 제공한다.
1칩 마이크로 컴퓨터(1)에 있어서 CPU(14)는, 통상은 스위치(33)를 거쳐서 POM(15)로부터 공급되는 프로그램에 따라서 실행을 전행하고, 그 실행 어드레스가 수정 어드레스 레지스터에 저장되어 있는 수정 어드레스와 일치하면, 비교기(22)의 출력에 의해 스위치(33)가 절단되어, CPU(14)는 수정 데이타 레지스터에 저장되어 있는 1바이트의 테이블 호출 명령을 받아, 이것에 의거해서 미리 PAM(26)에 저장되어 있는 패치 수정 프로그램으로 이행한다. RAM(26)에는, 패치 수정 프로그램의 선두 번지를 선출하기 위한 파라메터도 함께 기억되어 있으므로, 복수의 패치 수정 프로그램 기억 위치를 고정시키는 일이 없고, 선두에는 차례로 조밀하게 RAM(26)에 기억 할 수가 있다.

Description

전자 장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 실기예의 기본 구성을 도시하는 블록도,
제3도는 동실시예에 있어서 수정 정보의 구조를 도시하는 도면,
제6도는 동실시예에 있어서 어드레스 지도상의 흐름을 도시하는 도시도.

Claims (5)

  1. 기억 수단으로의 액서스 제어 및 연산 처리 등을 하는 중앙 처리 수단과, 정보를 고정적으로 기억하는 고정 기억 수단과, 이 고정 수단에 기억된 특정 부분의 정보를 수정하기 위한 수정 정보를 입력하는 입력 수단과 이 입력 수단에 의해 입력되는 수정 정보를 기억하는 수정 정보 기억 수단과, 상기 고정 기억 수단중의 상기 특정부분의 정보가 기억되어 있는 영역으로서 상기 중앙 처리 수단에 의해 액서스를, 상기 고정 기억 수단으로부터 상기 수정 정보 기억수단으로 절환하는 절환수단이 일체로 집적되어 형성되는 전장 장치에 있어서, 상기 수정 정보는 최소한 상기 특정 부분의 정보를 수정하기 위한 패치 수정 데이타와, 상기 수정 정보 기억 수단에 있어서 이 패치는 수정 데이타의 기억 위치를 산출하기 위한 매개변수를 포함하고 있는 것을 특징으로 하는 전자 장치.
  2. 제1항에 있어서, 수정 정보를 수정 정보 기억 수단으로 기억하는 조작에 실행시에, 이 수정 정보 기억 수단에 있어서 패치 수정 데이타의 기억 위치를 산출하는 수단을 구비하고 있는 것을 특징으로 하는 전자 장치.
  3. 제1항에 또는 제2항에 있어서, 중앙 처리 수단에 의한 엑서스를 고정 기억 수단으로 부터 수정 정보 기억 수단으로 절환하기 위한 조작을 테이블 호출 명령의 발생에 의거해서 개시하는 수단과, 중앙 처리 수단에 의한 액서스를 상기 수정 정보 기억 수단으로부터 상기 고정 기억 수단으로 되돌리는 조작을 점퍼 명령에 의해 실행하는 수단을 구비하는 것을 특징으로 하는 전장 장치.
  4. 제3항에 있어서, 테이블 호출 명령의 발생에 의거해서 스택에 저장된 복귀 어드레스 데이타를 중앙 처리 수단에 의한 엑서스가 수정 정보 거억 수단으로부터 고정 기억 수단으로 되돌아가기 이전에 페기하는 수단을 갖추고 있는 것을 특징으로 하는 전자 장치.
  5. 제3항 또는 제4에 있어서, 테이블 호출 명령의 발생시에 전자 장치 내의 레지스터 값 및 프로그램 상태어의 값중 최소한 한편을 보존하는 수단과,아 보존 단에 의해 보존된 값을 패치 수정 개시 직전에 복귀시키는 수단을 구비하고 있는 것을 특징으로 하는 전자 장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019930018194A 1992-09-19 1993-09-10 전자 장치 KR100280590B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP92-274943 1992-09-19
JP27494392A JP3810805B2 (ja) 1992-09-19 1992-09-19 情報修正システム

Publications (2)

Publication Number Publication Date
KR940007701A true KR940007701A (ko) 1994-04-27
KR100280590B1 KR100280590B1 (ko) 2001-02-01

Family

ID=17548718

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019930018194A KR100280590B1 (ko) 1992-09-19 1993-09-10 전자 장치

Country Status (3)

Country Link
US (1) US5619678A (ko)
JP (1) JP3810805B2 (ko)
KR (1) KR100280590B1 (ko)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3230262B2 (ja) * 1992-01-24 2001-11-19 ソニー株式会社 電子装置及びその固定情報修正方法
JPH08166877A (ja) * 1994-12-13 1996-06-25 Olympus Optical Co Ltd 修正プログラムの実行可能なワンチップマイクロコンピュータ及びrom修正可能なマイクロコンピュータ
US6490721B1 (en) 1998-07-14 2002-12-03 Oc Systems Incorporated Software debugging method and apparatus
JP2000347862A (ja) 1999-06-08 2000-12-15 Nec Corp 命令入換え回路
JP3750494B2 (ja) * 1999-08-31 2006-03-01 松下電器産業株式会社 半導体装置
KR100717110B1 (ko) * 2006-02-21 2007-05-10 삼성전자주식회사 롬 데이터 패치 회로, 이를 포함하는 임베디드 시스템 및롬 데이터 패치 방법
US9348597B2 (en) * 2008-06-30 2016-05-24 Infineon Technologies Ag Device and method for bypassing a first program code portion with a replacement program code portion

Family Cites Families (48)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4150428A (en) * 1974-11-18 1979-04-17 Northern Electric Company Limited Method for providing a substitute memory in a data processing system
JPS5721799B2 (ko) * 1975-02-01 1982-05-10
JPS5245232A (en) * 1975-10-08 1977-04-09 Hitachi Ltd Micro program modification circuit
US4028684A (en) * 1975-10-16 1977-06-07 Bell Telephone Laboratories, Incorporated Memory patching circuit with repatching capability
US4028679A (en) * 1975-10-16 1977-06-07 Bell Telephone Laboratories, Incorporated Memory patching circuit with increased capability
US4028683A (en) * 1975-10-16 1977-06-07 Bell Telephone Laboratories, Incorporated Memory patching circuit with counter
US4218757A (en) * 1978-06-29 1980-08-19 Burroughs Corporation Device for automatic modification of ROM contents by a system selected variable
US4291375A (en) * 1979-03-30 1981-09-22 Westinghouse Electric Corp. Portable programmer-reader unit for programmable time registering electric energy meters
US4296470A (en) * 1979-06-21 1981-10-20 International Business Machines Corp. Link register storage and restore system for use in an instruction pre-fetch micro-processor interrupt system
JPS56136054A (en) * 1980-03-26 1981-10-23 Hitachi Ltd Function assigning circuit
US4319343A (en) * 1980-07-16 1982-03-09 Honeywell Inc. Programmable digital memory circuit
US4456966A (en) * 1981-02-26 1984-06-26 International Business Machines Corporation Memory system with flexible replacement units
JPS57150019A (en) * 1981-03-13 1982-09-16 Hitachi Ltd Control system of terminal device
JPS57211651A (en) * 1981-06-23 1982-12-25 Toshiba Corp Patch system
US4490783A (en) * 1981-07-02 1984-12-25 Texas Instruments Incorporated Microcomputer with self-test of microcode
US4400798A (en) * 1981-07-13 1983-08-23 Tektronix, Inc. Memory patching system
JPS5816350A (ja) * 1981-07-22 1983-01-31 Toshiba Corp メモリ拡張代替方式
JPS5886648A (ja) * 1981-11-18 1983-05-24 Mitsubishi Electric Corp トレ−ス装置
US4542453A (en) * 1982-02-19 1985-09-17 Texas Instruments Incorporated Program patching in microcomputer
US4490812A (en) * 1982-09-30 1984-12-25 Mostek Corporation User reprogrammable programmed logic array
US4819154A (en) * 1982-12-09 1989-04-04 Sequoia Systems, Inc. Memory back up system with one cache memory and two physically separated main memories
US4769767A (en) * 1984-01-03 1988-09-06 Ncr Corporation Memory patching system
US4610000A (en) * 1984-10-23 1986-09-02 Thomson Components-Mostek Corporation ROM/RAM/ROM patch memory circuit
FR2573227B1 (fr) * 1984-11-09 1987-01-30 Palais Decouverte Dispositif de simulation et de securite pour clavier de saisie de donnees
US4745572A (en) * 1985-11-04 1988-05-17 Step Engineering Software editing instrument
JPS62249231A (ja) * 1986-04-23 1987-10-30 Pfu Ltd マイクロプログラム制御処理方式
JPH01503028A (ja) * 1986-06-09 1989-10-12 データコンサルト、イ、マルメ、アクチェボラーグ 暗号化及び解読装置
US4751703A (en) * 1986-09-16 1988-06-14 International Business Machines Corp. Method for storing the control code of a processor allowing effective code modification and addressing circuit therefor
US4831517A (en) * 1986-10-10 1989-05-16 International Business Machines Corporation Branch and return on address instruction and methods and apparatus for implementing same in a digital data processing system
US4802119A (en) * 1987-03-17 1989-01-31 Motorola, Inc. Single chip microcomputer with patching and configuration controlled by on-board non-volatile memory
US4942541A (en) * 1988-01-22 1990-07-17 Oms, Inc. Patchification system
JPS6465633A (en) * 1987-09-07 1989-03-10 Hitachi Ltd Microprogram controller
JP3023425B2 (ja) * 1987-10-09 2000-03-21 株式会社日立製作所 データ処理装置
JPH0199129A (ja) * 1987-10-12 1989-04-18 Fujitsu Ltd マイクロプログラム修正方式
JPH01114941A (ja) * 1987-10-28 1989-05-08 Fujitsu Ltd プログラム修正方式
JPH01232447A (ja) * 1988-03-11 1989-09-18 Mitsubishi Electric Corp シングル・チップ・マイクロコンピュータ
JPH01286029A (ja) * 1988-05-13 1989-11-17 Nec Corp マイクロプログラムのパッチ方式
US4905200A (en) * 1988-08-29 1990-02-27 Ford Motor Company Apparatus and method for correcting microcomputer software errors
US5063499A (en) * 1989-01-09 1991-11-05 Connectix, Inc. Method for a correlating virtual memory systems by redirecting access for used stock instead of supervisor stock during normal supervisor mode processing
US5357627A (en) * 1989-03-28 1994-10-18 Olympus Optical Co., Ltd. Microcomputer having a program correction function
EP0393290B1 (en) * 1989-04-19 1995-08-16 International Business Machines Corporation Memory and peripheral chip select apparatus
US5077737A (en) * 1989-08-18 1991-12-31 Micron Technology, Inc. Method and apparatus for storing digital data in off-specification dynamic random access memory devices
JPH03142629A (ja) * 1989-10-30 1991-06-18 Toshiba Corp マイクロコントローラ
GB9011679D0 (en) * 1990-05-24 1990-07-11 Schlumberger Ind Ltd Mask-programmable microprocessors
US5199032A (en) * 1990-09-04 1993-03-30 Motorola, Inc. Microcontroller having an EPROM with a low voltage program inhibit circuit
JP3131234B2 (ja) * 1991-01-14 2001-01-31 株式会社日立製作所 半導体装置
US5408672A (en) * 1991-11-18 1995-04-18 Matsushita Electric Industrial Co. Microcomputer having ROM to store a program and RAM to store changes to the program
JPH06318261A (ja) * 1992-09-18 1994-11-15 Sony Corp 電子装置

Also Published As

Publication number Publication date
KR100280590B1 (ko) 2001-02-01
US5619678A (en) 1997-04-08
JP3810805B2 (ja) 2006-08-16
JPH06318260A (ja) 1994-11-15

Similar Documents

Publication Publication Date Title
KR900016866A (ko) 데이타 처리 시스템
KR960035260A (ko) 소프트웨어 매크로 호출내에 검출된 에러의 위치를 표시하기 위한 방법 및 장치
KR930016880A (ko) 전자장치 및 그것의 고정정보 수정방법
KR940008509A (ko) 전자 장치
KR860007589A (ko) 데이터 처리장치
KR910006823A (ko) 기억장치의 전원 공급을 제어하는 제어장치를 구비한 컴퓨터 시스템
KR960042344A (ko) 작은 하드웨어 규모로 많은 인터럽트 처리에 유연하게 대응하는 인터럽트 제어장치
KR870003507A (ko) 집적회로 메모리 시스템
KR890002779A (ko) 데이타 처리 장치
KR920022117A (ko) 메모리 억세스 장치
KR970002618A (ko) 프로세서
KR970016975A (ko) 하나 이상의 보조 프로세서에 대한 유효 어드레스 변환을 포함하는 정보 핸들링 시스템
KR860002049A (ko) 캐쉬 메모리 제어회로
KR920004964A (ko) 2개의 명령을 동시에 실행할 수 있는 데이타 프로세서
KR960042424A (ko) 플로세서 및 프로그램번역장치
KR940007701A (ko) 전자 장치
KR930002935A (ko) 정보 처리 장치
KR970076274A (ko) 마이크로컴퓨터
KR900016865A (ko) 파이프라인방식의 분기명령제어장치
KR920010445A (ko) 캐시 콘트롤러
KR970066884A (ko) 제어장치의 작동방법
KR900006854A (ko) 프로그램어블 콘트롤러
KR19990037571A (ko) 단일 주기 내에 간접 어드레싱 모드 어드레스를 출력하는 데이터 포인터 및 그 제공방법
KR950012226A (ko) 정보 처리 시스템 및 그 동작 방법
KR890010708A (ko) 오퍼랜드 어드레스 수정방법 및 그 시스템

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20081027

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee