JPS5816350A - メモリ拡張代替方式 - Google Patents
メモリ拡張代替方式Info
- Publication number
- JPS5816350A JPS5816350A JP56113499A JP11349981A JPS5816350A JP S5816350 A JPS5816350 A JP S5816350A JP 56113499 A JP56113499 A JP 56113499A JP 11349981 A JP11349981 A JP 11349981A JP S5816350 A JPS5816350 A JP S5816350A
- Authority
- JP
- Japan
- Prior art keywords
- address
- instruction
- registered
- circuit
- register
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/30—Arrangements for executing machine instructions, e.g. instruction decode
- G06F9/32—Address formation of the next instruction, e.g. by incrementing the instruction counter
- G06F9/322—Address formation of the next instruction, e.g. by incrementing the instruction counter for non-sequential address
- G06F9/328—Address formation of the next instruction, e.g. by incrementing the instruction counter for non-sequential address for runtime instruction patching
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/22—Microcontrol or microprogram arrangements
- G06F9/26—Address formation of the next micro-instruction ; Microprogram storage or retrieval arrangements
- G06F9/262—Arrangements for next microinstruction selection
- G06F9/268—Microinstruction selection not based on processing results, e.g. interrupt, patch, first cycle store, diagnostic programs
Landscapes
- Engineering & Computer Science (AREA)
- Software Systems (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- For Increasing The Reliability Of Semiconductor Memories (AREA)
- Techniques For Improving Reliability Of Storages (AREA)
- Hardware Redundancy (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
本発明は9例えば記憶回路の任意の記憶位置を代替する
ために用いられるメモリ拡張代替方式に関する。
ために用いられるメモリ拡張代替方式に関する。
電子機器、または、電子計算機における制御装置として
マイクロプロセッサ(M i c r 。
マイクロプロセッサ(M i c r 。
Processor Unit、以下MPUと記す)を
用いることが多くなっている。MPUによ抄実行される
システムプログラム(機械語プログラム)や機械語命令
の実行に用いられる制御用のマイクロプログラムは、読
み出し専用メモリ(Read 0nly Memory
、以下ROMと記す)に記憶されることが多い。プログ
ラムをROMに格納した後に、 ROMに故障が発生す
ると、 ROMからプログラムが読み出せないためMP
Uは正常に動作しない。
用いることが多くなっている。MPUによ抄実行される
システムプログラム(機械語プログラム)や機械語命令
の実行に用いられる制御用のマイクロプログラムは、読
み出し専用メモリ(Read 0nly Memory
、以下ROMと記す)に記憶されることが多い。プログ
ラムをROMに格納した後に、 ROMに故障が発生す
ると、 ROMからプログラムが読み出せないためMP
Uは正常に動作しない。
この処置として、従来は、 ROM異常の場合ROMか
らの再読み出し等が行われてい九が、 ROMの永久故
障に対してはROMを交換する以外手段はなかった。
らの再読み出し等が行われてい九が、 ROMの永久故
障に対してはROMを交換する以外手段はなかった。
また、 ROMに格納されたプログラムに虫(Bug)
が発見された場合にも、正常なプログラムが格納された
ROMとの交排が必要であった。
が発見された場合にも、正常なプログラムが格納された
ROMとの交排が必要であった。
さて、 FLOMを交換する場合には、 ROMが実装
されている機器の動作を停止させねばならない。例えば
、この機器がシステムに構築された周辺端末装置である
場合には、この装置の停止(電源断)はシステム全体の
停止を余儀無くしていた。また、現在ROM素子(チッ
プ)の容量は増大の傾向にあ?、lROM素子に格納さ
れるプログラムの量も増大する傾向にある。
されている機器の動作を停止させねばならない。例えば
、この機器がシステムに構築された周辺端末装置である
場合には、この装置の停止(電源断)はシステム全体の
停止を余儀無くしていた。また、現在ROM素子(チッ
プ)の容量は増大の傾向にあ?、lROM素子に格納さ
れるプログラムの量も増大する傾向にある。
このため、 ROM素子の一部故障、一部プログラムに
おける虫のために全プログラム、素子全体を替えてしま
うことは無駄である。更に。
おける虫のために全プログラム、素子全体を替えてしま
うことは無駄である。更に。
ROM素子容量の増大によって素子故障の確率は増し、
プログラム量の増加によって虫が発生する頻度も増加す
る。従って、故障したROMを代替したり、虫に対する
バッチを実施するえびに7機器の電源遮断や停止を行う
ことはシステム効率の悪化を招く。
プログラム量の増加によって虫が発生する頻度も増加す
る。従って、故障したROMを代替したり、虫に対する
バッチを実施するえびに7機器の電源遮断や停止を行う
ことはシステム効率の悪化を招く。
本発明は、このような問題点を解決するために、虫に対
するバッチを実施するに際して9機器の電源遮断や停止
を伴うことなく容易に・(ツチを行うことができるメモ
リ拡張代替方式を提供することを目的とする。
するバッチを実施するに際して9機器の電源遮断や停止
を伴うことなく容易に・(ツチを行うことができるメモ
リ拡張代替方式を提供することを目的とする。
以下1本発明の実施例により9本発明のメモリ拡張代替
方式を詳細に説明する。
方式を詳細に説明する。
第1図は2本発明のメモリ拡張代替方式をマイクロプロ
グラム制御装置に実施した一実施例のブロック図である
。なお、このブロック図には、マイクロプログラム制御
装置に当然必要となる回路、(例えばタイミング制御回
路等)であ2ズも9本発明に直接関係しない回路は記載
されていまい。
グラム制御装置に実施した一実施例のブロック図である
。なお、このブロック図には、マイクロプログラム制御
装置に当然必要となる回路、(例えばタイミング制御回
路等)であ2ズも9本発明に直接関係しない回路は記載
されていまい。
1は制御用のマイクロプログラムを記憶する第1の記憶
部としての読み出し専用メモリ(Read 0nly
Memory、以下ROMと記す)である。3はマイク
ロアドレス制御回路であり。
部としての読み出し専用メモリ(Read 0nly
Memory、以下ROMと記す)である。3はマイク
ロアドレス制御回路であり。
マイクロプログラムシーケンサ31ト−ヘイクロアドレ
スレジスタ32とを具備する。このマイクロアドレス制
御回路3は几OMIをアクセスするための番地情報(マ
イクロアドレス)をi−LOMlに送出する。4はアド
レス比較回路である。
スレジスタ32とを具備する。このマイクロアドレス制
御回路3は几OMIをアクセスするための番地情報(マ
イクロアドレス)をi−LOMlに送出する。4はアド
レス比較回路である。
アドレス比較回路4にも前記アドレス制御回路3から出
力されるマイクロアドレスが供給される。5は代替命令
保持手段としての代替命令レジスタ部である。代替命令
レジスタ部5は代替命令(後述する)を保持する。6は
マイクロ命令レジスタである。7は命令選択回路である
。
力されるマイクロアドレスが供給される。5は代替命令
保持手段としての代替命令レジスタ部である。代替命令
レジスタ部5は代替命令(後述する)を保持する。6は
マイクロ命令レジスタである。7は命令選択回路である
。
8け命令判定制御回路である。9は代替指示信号線であ
る。この代替指示信号線9は命令選択回路7に接続され
ている。
る。この代替指示信号線9は命令選択回路7に接続され
ている。
12はマイクロアドレスバスである。13は代替命令バ
スである。
スである。
第2図は前記アドレス比較回路4と代替命令レジスタ部
5の本実施例における内部回路図であるo 41a、
41b、 41c Fi ROMIの特定記憶位置の番
地情報が記憶されるレジスタ(登録番地レジスタ)であ
る。42a、 42b、 42cは前記登録番地情報と
マイクロアドレス制御回路3よに出力される番地情報と
を比較する比較器である。
5の本実施例における内部回路図であるo 41a、
41b、 41c Fi ROMIの特定記憶位置の番
地情報が記憶されるレジスタ(登録番地レジスタ)であ
る。42a、 42b、 42cは前記登録番地情報と
マイクロアドレス制御回路3よに出力される番地情報と
を比較する比較器である。
本実施例では、この比較器42a、 42b、 42C
はアドレス一致のとき、論理“1#の一致信号を出力す
る。43はORゲートである。このORゲート43の出
力線が前記代替指示信号線9となる。51a、 51b
、 51Cは代替命令が格納されるレジスタ(代替命令
レジスタ)である。
はアドレス一致のとき、論理“1#の一致信号を出力す
る。43はORゲートである。このORゲート43の出
力線が前記代替指示信号線9となる。51a、 51b
、 51Cは代替命令が格納されるレジスタ(代替命令
レジスタ)である。
以下、第3図を参照して、上述した本実施例のマイクロ
プログラム制御回路の動作を説明する。第3図は本実施
例の動作概念図である。
プログラム制御回路の動作を説明する。第3図は本実施
例の動作概念図である。
今、 ROM1の137番地に格納されたSUB命令が
誤りであ!l)、ADD命令に変更しなければならない
とする。この変更される命令(本例ではADD命令)を
代替命令と呼ぶ。このとき。
誤りであ!l)、ADD命令に変更しなければならない
とする。この変更される命令(本例ではADD命令)を
代替命令と呼ぶ。このとき。
メインテナンスパネル、または、 08 (Opera
Lte、nSystem) @によッ“〔、登録番地レ
ジスタ41mに前記SUB命令が格納されているROM
Iの番地情報(本例では137番地)が登録される。
Lte、nSystem) @によッ“〔、登録番地レ
ジスタ41mに前記SUB命令が格納されているROM
Iの番地情報(本例では137番地)が登録される。
この登録番地レジスタ41aに登録された番地情報を登
録番地情報と呼ぶ。また、登録番地レジスタ41aに対
応した代替命令レジスタ51aには、前記代替命令(本
例ではADD命令)がメインテナンスパネル、または、
O8等によって登録される。
録番地情報と呼ぶ。また、登録番地レジスタ41aに対
応した代替命令レジスタ51aには、前記代替命令(本
例ではADD命令)がメインテナンスパネル、または、
O8等によって登録される。
さて、マイクロプログラムの実行に際して。
マイクロプログラムシーケンサ31カラ137番地の番
地情報が出されマイクロアドレスレジスタ32に格納さ
れたとする。マイクロアドレスレジスタ32に格納され
た番地情報はマイクロアドレスバス12を介してROM
I 、 アドレス比較回路4に供給される。この結果、
ROMIの137番地に記憶されたSUB命令が読出
されマイクロ命令レジスタ6に格納される。
地情報が出されマイクロアドレスレジスタ32に格納さ
れたとする。マイクロアドレスレジスタ32に格納され
た番地情報はマイクロアドレスバス12を介してROM
I 、 アドレス比較回路4に供給される。この結果、
ROMIの137番地に記憶されたSUB命令が読出
されマイクロ命令レジスタ6に格納される。
一方、アドレス比較回路4に供給された前記番地情報+
4 、比較器42a、 42b、 42cに入力する。
4 、比較器42a、 42b、 42cに入力する。
そして、この比較器42 m + 42 b * 42
cそれぞれにおいて、登録番地レジスタ41a、41
b、41Cに格納されている登録番地情報と前記供給さ
れた番地情報との比較がなされる。実施例において、登
録番地レジスタ411 K 137番地の番地情報が登
録されているので比較器42aから。
cそれぞれにおいて、登録番地レジスタ41a、41
b、41Cに格納されている登録番地情報と前記供給さ
れた番地情報との比較がなされる。実施例において、登
録番地レジスタ411 K 137番地の番地情報が登
録されているので比較器42aから。
論理″1”の一致信号が出力される。この結果。
ORゲート43から信号、!!9へ代替指示信号が出力
される。また、比較器42aから出力される一致信号は
代替命令レジスタ51aに出力され、この結果代替命令
レジスタ51aから代替命令(ADD命令)が代替命令
パス13を介して命令選択回路7に出力される。このと
き、命令選択回路7には、先にマイクロ命令レジスタ6
に格納された命令(SUB命令)と代替命令(ADD命
令)とが入力しているが、命令選択回路7は前記ORゲ
ート43から信号線9を介して出力される代替指示信号
(Cより5LTB命令の代わりに9代替命令(ADD命
令)を選択し、命令判定制御回路B K供給する。以上
の動作によって。
される。また、比較器42aから出力される一致信号は
代替命令レジスタ51aに出力され、この結果代替命令
レジスタ51aから代替命令(ADD命令)が代替命令
パス13を介して命令選択回路7に出力される。このと
き、命令選択回路7には、先にマイクロ命令レジスタ6
に格納された命令(SUB命令)と代替命令(ADD命
令)とが入力しているが、命令選択回路7は前記ORゲ
ート43から信号線9を介して出力される代替指示信号
(Cより5LTB命令の代わりに9代替命令(ADD命
令)を選択し、命令判定制御回路B K供給する。以上
の動作によって。
ROM lの137番地に格納されたSUB命令がAD
D命令に代替される。
D命令に代替される。
上述の方法によれば1例えばROMIの137%地が故
障して(例えばパリティ−エラーを発生したような場合
)、137番地に配憶された命令(例えばSUB命令)
が読み出せなくなった場合にも、この番地情報(137
番地)を登録番地レジスタ418.41b、 41Cに
、 SUB命令を代替命令レジスタ51a、51b、5
1Cに登録しておけば、 ROMIの故障が回避される
。
障して(例えばパリティ−エラーを発生したような場合
)、137番地に配憶された命令(例えばSUB命令)
が読み出せなくなった場合にも、この番地情報(137
番地)を登録番地レジスタ418.41b、 41Cに
、 SUB命令を代替命令レジスタ51a、51b、5
1Cに登録しておけば、 ROMIの故障が回避される
。
また、上述した命令は1例えば数値、データなどの情報
であってもさしつかえない、 以上、説明した実施例において、登録番地レジスタ41
a、41b、41CuL/ジスタでなく。
であってもさしつかえない、 以上、説明した実施例において、登録番地レジスタ41
a、41b、41CuL/ジスタでなく。
RAMやスイッチ設定方式((置き換えることもできる
。同様に9代替命令レジスタ51a、 51b。
。同様に9代替命令レジスタ51a、 51b。
sicもRAMやスイッチ設定方式にr44き換えるこ
ともできる。また、アドレス比較回路4は。
ともできる。また、アドレス比較回路4は。
中央処理装置と主記憶回路のバッファ記憶方式に、用い
られるアドレス比較手段2例えばフルアソシアティブ方
式、ダイレクトマツピング方式、セクタ方式、セットア
ソシアティブ方式等を適用してもよい。また、アドレス
比較回路4゜代番命6ンジスタ5を可搬型の外部筐体に
設け。
られるアドレス比較手段2例えばフルアソシアティブ方
式、ダイレクトマツピング方式、セクタ方式、セットア
ソシアティブ方式等を適用してもよい。また、アドレス
比較回路4゜代番命6ンジスタ5を可搬型の外部筐体に
設け。
必要のときのみマイク占プログラム制御装置と接続でき
るように設計しておいてもよい。
るように設計しておいてもよい。
以上2本発明のメモリ代替拡張方式を拝上に説明したが
9本発明によれば。
9本発明によれば。
(1)第1の記憶部の素子故障をしたアドレスに対して
9代替割付けを行える。
9代替割付けを行える。
(2)変更時に装置の電源断を伴わず変更できる。
(3)第1の記憶部内の情報を一切変更しないので、復
元が容易である。
元が容易である。
等の効果がある。
尚、実施例において、マイクロプログラム制御装置のみ
を説明したが、第1の記憶部を主記憶装置と考えれば、
中央処理装置にも。
を説明したが、第1の記憶部を主記憶装置と考えれば、
中央処理装置にも。
本発明のメモリ代替拡張方式を適用できる。
第1図は一実施例のブロック図、第2図はアドレス比較
回路、および1代替命令レジスタ部の内部回路図、第3
図は実施例の動作概念図である。 1・・・第1の記憶部(ROM)
yr。 3・・・マイクロアドレス制御回路 4・・・アドレス比較回路 5・・・代替命令レジスタ部 7・・・命令選択回路 (7317) 代理人弁理士 貝IJ近 憲佑(ほ
か1名) λ図
回路、および1代替命令レジスタ部の内部回路図、第3
図は実施例の動作概念図である。 1・・・第1の記憶部(ROM)
yr。 3・・・マイクロアドレス制御回路 4・・・アドレス比較回路 5・・・代替命令レジスタ部 7・・・命令選択回路 (7317) 代理人弁理士 貝IJ近 憲佑(ほ
か1名) λ図
Claims (1)
- 【特許請求の範囲】 第1の記憶部と9番地情報を前記第1の記憶部に送出す
るアドレス制御回路と、前記第される番地登録手段と、
前記アドレス制御回路から出力される前記番地情報と前
記番地登録手段からの登録番地情報とを比較するアドレ
ス比較手段と、このアドレス比較手段から出力される一
致信号に基づき代替情報を出力する代替情報保持手段と
、前記比較手段からの一致信号に従って前記第1の記憶
部から読み出される情報の代わ抄に前記代替情報保持手
段から出力される情報を選択する手段とを具備したこと
を特徴とするメモリ拡張代替方式。 以下像ら
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP56113499A JPS5816350A (ja) | 1981-07-22 | 1981-07-22 | メモリ拡張代替方式 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP56113499A JPS5816350A (ja) | 1981-07-22 | 1981-07-22 | メモリ拡張代替方式 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS5816350A true JPS5816350A (ja) | 1983-01-31 |
Family
ID=14613862
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP56113499A Pending JPS5816350A (ja) | 1981-07-22 | 1981-07-22 | メモリ拡張代替方式 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS5816350A (ja) |
Cited By (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0140752A2 (en) * | 1983-09-22 | 1985-05-08 | Digital Equipment Corporation | Memory subsystem |
EP0239299A2 (en) * | 1986-03-28 | 1987-09-30 | Tandem Computers Incorporated | Overlapped control store |
EP0514806A2 (en) * | 1991-05-23 | 1992-11-25 | Sony Corporation | An electronics apparatus |
US5212693A (en) * | 1990-08-02 | 1993-05-18 | Ibm Corporation | Small programmable array to the on-chip control store for microcode correction |
US5357627A (en) * | 1989-03-28 | 1994-10-18 | Olympus Optical Co., Ltd. | Microcomputer having a program correction function |
US5454100A (en) * | 1992-09-18 | 1995-09-26 | Sony Corporation | Electronic apparatus |
US5619678A (en) * | 1992-09-19 | 1997-04-08 | Sony Corporation | Electronic device for correction of ROM data with a parameter for calculation of position of correction data |
US5623665A (en) * | 1992-01-13 | 1997-04-22 | Sony Corporation | Electronic apparatus for patching a read-only memory |
US5731972A (en) * | 1992-09-19 | 1998-03-24 | Sony Corporation | Electronic apparatus which inhibits control of certain objects during initialization processing |
US6128751A (en) * | 1992-01-24 | 2000-10-03 | Sony Corporation | Electronic apparatus and method for patching a fixed information |
US6829735B1 (en) * | 1999-06-08 | 2004-12-07 | Nec Electronics Corporation | Computer system having a ROM correction unit |
-
1981
- 1981-07-22 JP JP56113499A patent/JPS5816350A/ja active Pending
Cited By (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0140752A2 (en) * | 1983-09-22 | 1985-05-08 | Digital Equipment Corporation | Memory subsystem |
US4982360A (en) * | 1983-09-22 | 1991-01-01 | Digital Equipment Corporation | Memory subsystem |
EP0239299A2 (en) * | 1986-03-28 | 1987-09-30 | Tandem Computers Incorporated | Overlapped control store |
US5357627A (en) * | 1989-03-28 | 1994-10-18 | Olympus Optical Co., Ltd. | Microcomputer having a program correction function |
US5592613A (en) * | 1989-03-28 | 1997-01-07 | Olympus Optical Co., Ltd. | Microcomputer having a program correction function |
US5212693A (en) * | 1990-08-02 | 1993-05-18 | Ibm Corporation | Small programmable array to the on-chip control store for microcode correction |
EP0514806A2 (en) * | 1991-05-23 | 1992-11-25 | Sony Corporation | An electronics apparatus |
US6237120B1 (en) | 1991-05-23 | 2001-05-22 | Sony Corporation | Program patching of a ROM |
US5623665A (en) * | 1992-01-13 | 1997-04-22 | Sony Corporation | Electronic apparatus for patching a read-only memory |
US6128751A (en) * | 1992-01-24 | 2000-10-03 | Sony Corporation | Electronic apparatus and method for patching a fixed information |
US5454100A (en) * | 1992-09-18 | 1995-09-26 | Sony Corporation | Electronic apparatus |
US5619678A (en) * | 1992-09-19 | 1997-04-08 | Sony Corporation | Electronic device for correction of ROM data with a parameter for calculation of position of correction data |
US5731972A (en) * | 1992-09-19 | 1998-03-24 | Sony Corporation | Electronic apparatus which inhibits control of certain objects during initialization processing |
US6829735B1 (en) * | 1999-06-08 | 2004-12-07 | Nec Electronics Corporation | Computer system having a ROM correction unit |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5386565A (en) | Method and system for controlling/monitoring computer system having plural operating systems to run thereon | |
US6119246A (en) | Error collection coordination for software-readable and non-software readable fault isolation registers in a computer system | |
CN103699463B (zh) | 一种使用Xeon处理器的服务器的内存测试方法和系统 | |
US9690572B2 (en) | System and method for updating firmware in real-time | |
US6615364B1 (en) | Computer system and methods for acquiring dump information and system recovery | |
JPS5816350A (ja) | メモリ拡張代替方式 | |
CN103955649B (zh) | 一种安全启动终端设备的方法 | |
CN117130672A (zh) | 服务器启动流程控制方法、系统、终端及存储介质 | |
US20050033952A1 (en) | Dynamic scheduling of diagnostic tests to be performed during a system boot process | |
CN115858251A (zh) | 一种基板控制单元控制方法、装置及电子设备和存储介质 | |
CN102455919A (zh) | 基本输入输出系统自动最佳化设定方法 | |
US20050240830A1 (en) | Multiprocessor system, processor device | |
US20060195849A1 (en) | Method for synchronizing events, particularly for processors of fault-tolerant systems | |
US7203867B2 (en) | Processor system, processor and arithmetic processing method | |
JPS582943A (ja) | メモリ拡張代替方式 | |
JPS58181160A (ja) | 緊急動作制御方式 | |
TWI726434B (zh) | 排除管理引擎運作異常的控制方法 | |
JP4853620B2 (ja) | マルチプロセッサシステムと初期立ち上げ方法およびプログラム | |
JPS582946A (ja) | メモリ拡張代替方式 | |
CN118466990A (zh) | 韧体的更新方法 | |
JPS6310234A (ja) | 割込み処理装置 | |
JPS60221829A (ja) | デ−タ処理装置 | |
JPH06187140A (ja) | 処理装置 | |
CN113687998A (zh) | 排除管理引擎运作异常的控制方法 | |
CN113645056A (zh) | 一种定位智能网卡故障的方法及系统 |