KR20070068918A - 액정표시장치 및 그 제조방법 - Google Patents

액정표시장치 및 그 제조방법 Download PDF

Info

Publication number
KR20070068918A
KR20070068918A KR1020050131007A KR20050131007A KR20070068918A KR 20070068918 A KR20070068918 A KR 20070068918A KR 1020050131007 A KR1020050131007 A KR 1020050131007A KR 20050131007 A KR20050131007 A KR 20050131007A KR 20070068918 A KR20070068918 A KR 20070068918A
Authority
KR
South Korea
Prior art keywords
gate
pattern
pad
region
electrode
Prior art date
Application number
KR1020050131007A
Other languages
English (en)
Other versions
KR100978260B1 (ko
Inventor
이정일
양준영
Original Assignee
엘지.필립스 엘시디 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지.필립스 엘시디 주식회사 filed Critical 엘지.필립스 엘시디 주식회사
Priority to KR1020050131007A priority Critical patent/KR100978260B1/ko
Priority to US11/522,322 priority patent/US7763481B2/en
Priority to CNB2006101452143A priority patent/CN100562779C/zh
Priority to JP2006338802A priority patent/JP5219362B2/ja
Publication of KR20070068918A publication Critical patent/KR20070068918A/ko
Priority to US12/834,684 priority patent/US8482710B2/en
Application granted granted Critical
Publication of KR100978260B1 publication Critical patent/KR100978260B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1259Multistep manufacturing methods
    • H01L27/1288Multistep manufacturing methods employing particular masking sequences or specially adapted masks, e.g. half-tone mask
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13458Terminal pads
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136227Through-hole connection of the pixel electrode to the active element through an insulation layer
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136231Active matrix addressed cells for reducing the number of lithographic steps
    • G02F1/136236Active matrix addressed cells for reducing the number of lithographic steps using a grey or half tone lithographic process

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Nonlinear Science (AREA)
  • General Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Mathematical Physics (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Optics & Photonics (AREA)
  • Chemical & Material Sciences (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Liquid Crystal (AREA)
  • Thin Film Transistor (AREA)

Abstract

본 발명의 액정표시장치 및 그 제조방법은 제 1 마스크공정으로 게이트전극을 형성하는 동시에 액티브패턴의 선폭을 결정하고 제 2 마스크공정으로 소오스/드레인전극과 액티브패턴을 형성하며, 제 3 마스크공정으로 투명도전막의 선택적 식각을 통해 화소전극과 패드부 전극을 형성함으로써 마스크수를 감소시켜 제조공정을 단순화하며 제조비용을 절감하기 위한 것으로, 화소부와 패드부로 구분되는 제 1 기판 및 상기 제 1 기판과 대향하여 합착되는 제 2 기판을 제공하는 단계; 제 1 마스크공정을 통해 상기 제 1 기판의 화소부에 게이트라인과 상기 게이트라인의 일부로 이루어진 게이트전극을 형성하며, 상기 게이트라인 상부에 비정질 실리콘 박막패턴 및 n+ 비정질 실리콘 박막패턴을 형성하는 단계; 제 2 마스크공정을 통해 상기 게이트라인 상부에 상기 게이트라인보다 좁은 폭을 가지며 상기 비정질 실리콘 박막패턴으로 이루어진 액티브패턴과 소오스/드레인전극을 형성하며, 상기 게이트라인과 실질적으로 교차하여 화소영역을 정의하는 데이터라인을 형성하는 단계; 제 3 마스크공정을 통해 상기 화소부의 화소영역에 상기 드레인전극과 전기적으로 접속하는 화소전극을 형성하는 단계; 및 상기 제 1 기판과 제 2 기판 사이에 액정층을 형성하는 단계를 포함한다.

Description

액정표시장치 및 그 제조방법{LIQUID CRYSTAL DISPLAY DEVICE AND METHOD OF FABRICATING THE SAME}
도 1은 일반적인 액정표시장치를 개략적으로 나타내는 분해사시도.
도 2a 내지 도 2e는 도 1에 도시된 액정표시장치에 있어서, 어레이 기판의 제조공정을 순차적으로 나타내는 단면도.
도 3은 본 발명의 실시예에 따른 액정표시장치의 어레이 기판 일부를 나타내는 평면도.
도 4a 내지 도 4c는 도 3에 도시된 어레이 기판의 IIIa-IIIa'선과 IIIb-IIIb'선 및 IIIc-IIIc'선에 따른 제조공정을 순차적으로 나타내는 단면도.
도 5a 내지 도 5e는 도 4a에 도시된 제 1 마스크공정을 구체적으로 나타내는 단면도.
도 6a 및 도 6b는 본 발명의 실시예에 따른 사이드 월(side wall)을 형성하는 방법을 나타내는 단면도.
도 7a 내지 도 7e는 도 4b에 도시된 제 2 마스크공정을 구체적으로 나타내는 단면도.
도 8a 내지 도 8h는 도 4c에 도시된 제 3 마스크공정을 구체적으로 나타내는 단면도.
** 도면의 주요부분에 대한 부호의 설명 **
110 : 어레이 기판 116 : 게이트라인
116P : 게이트패드라인 117 : 데이터라인
117P : 데이터패드라인 118 : 화소전극
121 : 게이트전극 122 : 소오스전극
123 : 드레인전극 126P : 게이트패드전극
127P : 데이터패드전극
본 발명은 액정표시장치 및 그 제조방법에 관한 것으로, 보다 상세하게는 마스크수를 감소시켜 제조공정을 단순화하고 수율을 향상시키는 동시에 화질을 향상시킨 액정표시장치 및 그 제조방법에 관한 것이다.
최근 정보 디스플레이에 관한 관심이 고조되고 휴대가 가능한 정보매체를 이용하려는 요구가 높아지면서 기존의 표시장치인 브라운관(Cathode Ray Tube; CRT)을 대체하는 경량 박막형 평판표시장치(Flat Panel Display; FPD)에 대한 연구 및 상업화가 중점적으로 이루어지고 있다. 특히, 이러한 평판표시장치 중 액정표시장치(Liquid Crystal Display; LCD)는 액정의 광학적 이방성을 이용하여 이미지를 표현하는 장치로서, 해상도와 컬러표시 및 화질 등에서 우수하여 노트북이나 데스크탑 모니터 등에 활발하게 적용되고 있다.
상기 액정표시장치는 크게 제 1 기판인 컬러필터(color filter) 기판과 제 2 기판인 어레이(array) 기판 및 상기 컬러필터 기판과 어레이 기판 사이에 형성된 액정층(liquid crystal layer)으로 구성된다.
이때, 상기 액정표시장치의 스위칭소자로는 일반적으로 박막 트랜지스터(Thin Film Transistor; TFT)를 사용하며, 상기 박막 트랜지스터의 채널층으로는 비정질 실리콘(amorphous silicon) 박막을 사용한다.
상기 액정표시장치의 제조공정은 기본적으로 박막 트랜지스터를 포함하는 어레이 기판의 제작에 다수의 마스크공정(즉, 포토리소그래피(photolithography)공정)을 필요로 하므로 생산성 면에서 상기 마스크공정의 수를 줄이는 방법이 요구되어지고 있다.
이하, 도 1을 참조하여 일반적인 액정표시장치의 구조에 대해서 상세히 설명한다.
도 1은 일반적인 액정표시장치를 개략적으로 나타내는 분해사시도이다.
도면에 도시된 바와 같이, 상기 액정표시장치는 크게 컬러필터 기판(5)과 어레이 기판(10) 및 상기 컬러필터 기판(5)과 어레이 기판(10) 사이에 형성된 액정층(liquid crystal layer)(30)으로 구성된다.
상기 컬러필터 기판(5)은 적(Red; R), 녹(Green; G) 및 청(Blue; B)의 색상을 구현하는 다수의 서브-컬러필터(7)로 구성된 컬러필터(C)와 상기 서브-컬러필터(7) 사이를 구분하고 액정층(30)을 투과하는 광을 차단하는 블랙매트릭스(black matrix)(6), 그리고 상기 액정층(30)에 전압을 인가하는 투명한 공통전극(8)으로 이루어져 있다.
또한, 상기 어레이 기판(10)은 종횡으로 배열되어 복수개의 화소영역(P)을 정의하는 복수개의 게이트라인(16)과 데이터라인(17), 상기 게이트라인(16)과 데이터라인(17)의 교차영역에 형성된 스위칭소자인 박막 트랜지스터(T) 및 상기 화소영역(P) 위에 형성된 화소전극(18)으로 이루어져 있다.
이와 같이 구성된 상기 컬러필터 기판(5)과 어레이 기판(10)은 화상표시 영역의 외곽에 형성된 실런트(sealant)(미도시)에 의해 대향하도록 합착되어 액정표시패널을 구성하며, 두 기판(5, 10)의 합착은 상기 컬러필터 기판(5) 또는 어레이 기판(10)에 형성된 합착키(미도시)를 통해 이루어진다.
도 2a 내지 도 2e는 도 1에 도시된 액정표시장치에 있어서, 어레이 기판의 제조공정을 순차적으로 나타내는 단면도이다.
도 2a에 도시된 바와 같이, 기판(10) 위에 포토리소그래피공정(제 1 마스크공정)을 이용하여 도전성 금속물질로 이루어진 게이트전극(21)을 형성한다.
다음으로, 도 2b에 도시된 바와 같이, 상기 게이트전극(21)이 형성된 기판(10) 전면(全面)에 차례대로 제 1 절연막(15A)과 비정질 실리콘 박막 및 n+ 비정질 실리콘 박막을 증착한 후, 포토리소그래피공정(제 2 마스크공정)을 이용하여 상기 비정질 실리콘 박막과 n+ 비정질 실리콘 박막을 선택적으로 패터닝함으로써 상기 게이트전극(21) 위에 비정질 실리콘 박막으로 이루어진 액티브패턴(24)을 형성한다.
이때, 상기 액티브패턴(24) 위에는 액티브패턴(24)과 동일한 형태로 패터닝 된 n+ 비정질 실리콘 박막 패턴(25)이 형성되게 된다.
이후, 도 2c에 도시된 바와 같이, 상기 기판(10) 전면에 도전성 금속물질을 증착한 후 포토리소그래피공정(제 3 마스크공정)을 이용하여 선택적으로 패터닝함으로써 상기 액티브패턴(24) 상부에 소오스전극(22)과 드레인전극(23)을 형성한다. 이때, 상기 액티브패턴(24) 위에 형성되어 있는 n+ 비정질 실리콘 박막 패턴은 상기 제 3 마스크공정을 통해 소정영역이 제거되어 상기 액티브패턴(24)과 소오스/드레인전극(22, 23) 사이에서 오믹-콘택(ohmic contact)층(25')을 형성하게 된다.
다음으로, 도 2d에 도시된 바와 같이, 상기 소오스전극(22)과 드레인전극(23)이 형성된 기판(10) 전면에 제 2 절연막(15B)을 증착한 후, 포토리소그래피공정(제 4 마스크공정)을 통해 상기 제 2 절연막(15B)의 일부 영역을 제거하여 상기 드레인전극(23)의 일부를 노출시키는 콘택홀(40)을 형성한다.
마지막으로, 도 2e에 도시된 바와 같이, 투명한 도전성 금속물질을 기판(10) 전면에 증착한 후 포토리소그래피공정(제 5 마스크공정)을 이용하여 선택적으로 패터닝함으로써 상기 콘택홀(40)을 통해 드레인전극(23)과 전기적으로 접속하는 화소전극(18)을 형성한다.
상기에 설명된 바와 같이 박막 트랜지스터를 포함하는 어레이 기판의 제조에는 게이트전극, 액티브패턴, 소오스/드레인전극, 콘택홀 및 화소전극 등을 패터닝하는데 총 5번의 포토리소그래피공정을 필요로 한다.
상기 포토리소그래피공정은 마스크에 그려진 패턴을 박막이 증착된 기판 위에 전사시켜 원하는 패턴을 형성하는 일련의 공정으로 감광액 도포, 노광 및 현상 공정 등 다수의 공정으로 이루어져 있다. 그 결과 다수의 포토리소그래피공정은 생산 수율을 떨어뜨리며 형성된 박막 트랜지스터에 결함이 발생될 확률을 높이게 하는 등 많은 문제점이 있다.
특히, 패턴을 형성하기 위하여 설계된 마스크는 매우 고가이어서, 공정에 적용되는 마스크수가 증가하면 액정표시장치의 제조비용이 이에 비례하여 상승하는 문제점이 있다.
본 발명은 상기한 문제를 해결하기 위한 것으로, 박막 트랜지스터의 제조에 사용되는 마스크수를 감소시킨 액정표시장치 및 그 제조방법을 제공하는데 목적이 있다.
본 발명의 다른 목적 및 특징들은 후술되는 발명의 구성 및 특허청구범위에서 설명될 것이다.
상기한 목적을 달성하기 위하여, 본 발명의 액정표시장치는 화소부와 패드부로 구분되는 제 1 기판; 제 1 도전막으로 형성되며, 상기 제 1 기판의 화소부에 형성된 게이트라인과 상기 게이트라인의 일부로 이루어진 게이트라인 및 상기 제 1 기판의 패드부에 형성된 게이트패드라인; 상기 게이트전극과 게이트라인 위에 형성된 게이트절연막; 상기 게이트패드라인 위에 형성된 게이트패드절연막; 상기 게이트전극과 게이트라인 및 게이트패드라인의 측면에 형성된 사이드 월; 상기 게이트전극 상부에 형성된 액티브패턴; 제 2 도전막으로 형성되며, 상기 액티브패턴의 소 정영역과 전기적으로 접속하는 소오스/드레인전극과 상기 게이트라인과 실질적으로 교차하여 화소영역을 형성하는 데이터라인 및 상기 제 1 기판의 패드부에 형성된 데이터패드라인; 상기 제 1 기판 위에 형성된 제 2 절연막; 제 3 도전막으로 형성되며, 상기 드레인전극의 일부와 전기적으로 접속하는 화소전극과 상기 게이트패드라인과 전기적으로 접속하는 게이트패드전극 및 상기 데이터패드라인과 전기적으로 접속하는 데이터패드전극; 및 상기 제 1 기판과 대향하여 합착되는 제 2 기판을 포함한다.
또한, 본 발명의 액정표시장치의 제조방법은 화소부와 패드부로 구분되는 제 1 기판 및 상기 제 1 기판과 대향하여 합착되는 제 2 기판을 제공하는 단계; 제 1 마스크공정을 통해 상기 제 1 기판의 화소부에 게이트라인과 상기 게이트라인의 일부로 이루어진 게이트전극을 형성하며, 상기 게이트라인 상부에 비정질 실리콘 박막패턴 및 n+ 비정질 실리콘 박막패턴을 형성하는 단계; 제 2 마스크공정을 통해 상기 게이트라인 상부에 상기 게이트라인보다 좁은 폭을 가지며 상기 비정질 실리콘 박막패턴으로 이루어진 액티브패턴과 소오스/드레인전극을 형성하며, 상기 게이트라인과 실질적으로 교차하여 화소영역을 정의하는 데이터라인을 형성하는 단계; 제 3 마스크공정을 통해 상기 화소부의 화소영역에 상기 드레인전극과 전기적으로 접속하는 화소전극을 형성하는 단계; 및 상기 제 1 기판과 제 2 기판 사이에 액정층을 형성하는 단계를 포함한다.
이하, 첨부한 도면을 참조하여 본 발명에 따른 액정표시장치 및 그 제조방법의 바람직한 실시예를 상세히 설명한다.
도 3은 본 발명의 실시예에 따른 액정표시장치의 어레이 기판 일부를 나타내는 평면도로써, 게이트패드부와 데이터패드부를 포함하여 하나의 화소를 나타내고 있다.
실제의 어레이 기판에는 N개의 게이트라인과 M개의 데이터라인이 교차하여 MxN개의 화소가 존재하지만 설명을 간단하게 하기 위해 도면에는 하나의 화소만을 나타내었다.
도면에 도시된 바와 같이, 본 실시예의 어레이 기판(110)에는 상기 기판(110) 위에 종횡으로 배열되어 화소영역을 정의하는 게이트라인(116)과 데이터라인(117)이 형성되어 있다. 상기 게이트라인(116)과 데이터라인(117)의 교차영역에는 스위칭소자인 박막 트랜지스터가 형성되어 있으며, 상기 화소영역 내에는 상기 박막 트랜지스터에 연결되어 컬러필터 기판(미도시)의 공통전극과 함께 액정(미도시)을 구동시키는 화소전극(118)이 형성되어 있다.
이때, 상기 어레이 기판(110)의 가장자리 영역에는 상기 게이트라인(116)과 데이터라인(117)에 각각 전기적으로 접속하는 게이트패드전극(126P)과 데이터패드전극(127P)이 형성되어 있으며, 외부의 구동회로부(미도시)로부터 인가 받은 주사신호와 데이터신호를 각각 상기 게이트라인(116)과 데이터라인(117)에 전달하게 된다.
즉, 상기 게이트라인(116)과 데이터라인(117)은 구동회로부 쪽으로 연장되어 각각 게이트패드라인(116P)과 데이터패드라인(117P)을 형성하며, 상기 게이트패드라인(116P)과 데이터패드라인(117P)은 상기 배선(116P, 117P)과 각각 전기적으로 접속된 게이트패드전극(126P)과 데이터패드전극(127P)을 통해 구동회로부로부터 각각 주사신호와 데이터신호를 인가 받게 된다.
상기 박막 트랜지스터는 게이트라인(116)에 일부를 구성하는 게이트전극(121), 데이터라인(117)에 연결된 소오스전극(122) 및 상기 화소전극(118)에 연결된 드레인전극(123)으로 구성되어 있다. 또한, 상기 박막 트랜지스터는 게이트전극(121)과 소오스/드레인전극(122, 123)의 절연을 위한 제 1 절연막(미도시) 및 상기 게이트전극(121)에 공급되는 게이트 전압에 의해 상기 소오스전극(122)과 드레인전극(123) 간에 전도채널(conductive channel)을 형성하는 액티브패턴(124A")을 포함한다.
이와 같이, 본 실시예의 게이트전극(121)은 그 상부에 상기 액티브패턴(124A")이 위치한 상기 게이트라인(116)의 일부로 이루어지며, 상기 게이트전극(121) 상부에 상기 액티브패턴(124A")과 소오스/드레인전극(122, 123)이 위치하게 된다.
이때, 상기 소오스전극(122)의 일부는 상기 데이터라인(117)과 연결되어 상기 데이터라인(117)의 일부를 구성하며, 상기 드레인전극(123)의 일부는 상기 화소전극(118) 쪽으로 연장되어 상기 화소전극(118)의 일부와 직접 전기적으로 접속하게 된다.
이때, 게이트라인(116)의 일부는 상기 제 1 절연막을 사이에 두고 그 상부의 화소전극(118)의 일부와 중첩되어 스토리지 커패시터(Cst)를 형성하게 된다. 상기 스토리지 커패시터(storage capacitor)(Cst)는 액정 커패시터에 인가된 전압을 다 음 신호가 들어올 때까지 일정하게 유지시키는 역할을 한다. 즉, 상기 어레이 기판(110)의 화소전극(118)은 컬러필터 기판의 공통전극과 함께 액정 커패시터를 이루는데, 일반적으로 상기 액정 커패시터에 인가된 전압은 다음 신호가 들어올 때까지 유지되지 못하고 누설되어 사라진다. 따라서, 인가된 전압을 유지하기 위해서는 스토리지 커패시터(Cst)를 액정 커패시터에 연결해서 사용해야 한다.
이러한 스토리지 커패시터(Cst)는 신호 유지 이외에도 계조(gray scale) 표시의 안정과 플리커(flicker) 및 잔상(afterimage) 감소 등의 효과를 가진다.
이와 같이 구성된 본 실시예의 어레이 기판(110)은 제 1 마스크공정으로 게이트전극(121)을 형성하는 동시에 액티브패턴(124A")의 선폭을 결정하고 제 2 마스크공정으로 소오스/드레인전극(122, 123)과 액티브패턴(124A")을 형성하며, 제 3 마스크공정으로 투명도전막의 선택적 식각을 통해 화소전극(118)과 패드부 전극126P, 127P)을 형성함으로써 총 3번의 마스크공정을 통해 제작할 수 있는데, 이를 다음의 액정표시장치의 제조공정을 통해 상세히 설명한다.
도 4a 내지 도 4c는 도 3에 도시된 어레이 기판의 제조공정을 순차적으로 나타내는 단면도로써, 좌측에는 화소부의 어레이 기판을 제조하는 공정을 나타내며 우측에는 차례대로 게이트패드부와 데이터패드부의 어레이 기판을 제조하는 공정을 나타내고 있다.
도 4a에 도시된 바와 같이, 유리와 같은 투명한 절연물질로 이루어진 기판(110)의 화소부에 게이트전극(121)과 게이트라인(116)을 형성하며 게이트패드부에 게이트패드라인(116P)을 형성한다. 이때, 상기 게이트전극(121)은 전술한 바와 같 이 상기 게이트라인(116)의 일부로 이루어지며, 도면에는 설명의 편의상 상기 게이트전극(121)을 상기 게이트라인(116)과는 다른 도면부호로 나타내고 있다.
이때, 상기 게이트전극(121)과 게이트라인(116) 상부에는 게이트절연막(115A')과 비정질 실리콘 박막패턴(124A') 및 n+ 비정질 실리콘 박막패턴(125A')이 형성되어 있다. 상기 비정질 실리콘 박막패턴(124A') 및 n+ 비정질 실리콘 박막패턴(125A')은 상기 게이트전극(121)의 선폭보다 좁은 폭을 가지며, 상기 게이트전극(121)과 게이트라인(116)을 형성하는 과정에서 동일한 마스크를 이용하여 형성하게 된다. 상기 소정의 폭으로 형성된 비정질 실리콘 박막패턴(124A')은 후술할 공정을 통해 액티브패턴으로 패터닝되게 된다.
이와 같이 본 실시예에서는 회절노광을 이용한 한번의 마스크공정(제 1 마스크공정)으로 게이트전극(121)과 게이트라인(116)을 형성하는 동시에 액티브패턴의 선폭을 결정하게 되는데, 이하 도면을 참조하여 상기 제 1 마스크공정을 상세히 설명한다.
도 5a 내지 도 5e는 도 4a에 도시된 제 1 마스크공정을 구체적으로 나타내는 단면도이며, 도 6a 및 도 6b는 본 발명의 실시예에 따른 사이드 월을 형성하는 방법을 나타내는 단면도이다.
도 5a에 도시된 바와 같이, 상기 기판(110) 전면에 차례대로 제 1 도전막(120), 제 1 절연막(115A), 비정질 실리콘 박막(124) 및 n+ 비정질 실리콘 박막(125)을 증착한다.
여기서, 상기 제 1 도전막(120)으로 알루미늄(aluminium; Al), 알루미늄 합 금(Al alloy), 텅스텐(tungsten; W), 구리(copper; Cu), 크롬(chromium; Cr), 몰리브덴(molybdenum; Mo) 등과 같은 저저항 불투명 도전물질을 사용할 수 있다.
이후, 상기 기판(110) 전면에 포토레지스트와 같은 감광성물질로 이루어진 감광막(170)을 형성한 후 본 실시예의 회절마스크(180)를 통해 상기 감광막(170)에 선택적으로 광을 조사한다.
이때, 본 실시예에 사용한 회절마스크(180)에는 조사된 광을 모두 투과시키는 투과영역(I)과 슬릿패턴이 적용되어 광의 일부만 투과시키고 일부는 차단하는 슬릿영역(II) 및 조사된 모든 광을 차단하는 차단영역(III)이 마련되어 있으며, 상기 회절마스크(180)를 투과한 빛만이 감광막(170)에 조사되게 된다.
이어서, 상기 회절마스크(180)를 통해 노광된 감광막(170)을 현상하고 나면, 도 5b에 도시된 바와 같이, 상기 차단영역(III)과 슬릿영역(II)을 통해 광이 모두 차단되거나 일부만 차단된 영역에는 소정 두께의 감광막패턴(170A~170C)들이 남아있게 되고, 모든 광이 투과된 투과영역(I)에는 감광막이 완전히 제거되어 n+ 비정질 실리콘 박막(125) 표면이 노출되게 된다.
이때, 상기 차단영역(III)에 형성된 제 1 감광막패턴(170A)과 제 2 감광막패턴(170B)은 슬릿영역(II)을 통해 형성된 제 3 감광막패턴(170C)은 보다 두껍게 형성된다. 또한, 상기 투과영역(I)을 통해 광이 모두 투과된 영역에는 감광막이 완전히 제거되는데, 이것은 포지티브 포토레지스트를 사용했기 때문이며, 본 발명이 이에 한정되는 것은 아니며 네거티브 포토레지스트를 사용하여도 무방하다.
다음으로, 도 5c에 도시된 바와 같이, 상기와 같이 형성된 감광막패턴 (170A~170C)들을 마스크로 하여, 그 하부에 형성된 제 1 도전막, 제 1 절연막, 비정질 실리콘 박막 및 n+ 비정질 실리콘 박막을 선택적으로 제거하게 되면, 상기 기판(110)의 화소부에 상기 제 1 도전막으로 이루어진 게이트전극(121)과 게이트라인(116)이 형성되는 동시에 게이트패드부에 상기 제 1 도전막으로 이루어진 게이트패드라인(116P)이 형성된다.
이때, 상기 게이트전극(121)과 게이트라인(116) 상부에는 상기 제 1 절연막과 비정질 실리콘 박막 및 n+ 비정질 실리콘 박막으로 이루어지며, 상기 게이트전극(121) 및 게이트라인(116)과 동일한 형태로 패터닝된 게이트절연막(115A')과 제 1 비정질 실리콘 박막패턴(124A) 및 제 1 n+ 비정질 실리콘 박막패턴(125A)이 남아있게 된다. 또한, 상기 게이트패드라인(116P) 상부에는 상기 제 1 절연막과 비정질 실리콘 박막 및 n+ 비정질 실리콘 박막으로 이루어지며, 상기 게이트패드라인(116P)과 동일한 형태로 패터닝된 게이트패드절연막(115A")과 제 2 비정질 실리콘 박막패턴(124B) 및 제 2 n+ 비정질 실리콘 박막패턴(125B)이 남아있게 된다.
이후, 상기 감광막패턴(170A~170C)들의 일부를 제거하는 애싱(ashing)공정을 진행하게 되면, 도 5d에 도시된 바와 같이, 상기 게이트패드라인(116P)의 상부, 즉 회절노광이 적용된 슬릿영역(II)의 제 3 감광막패턴이 완전히 제거되어 상기 제 2 n+ 비정질 실리콘 박막패턴(125B) 표면이 노출되게 된다.
이때, 상기 제 1 감광막패턴(170A)과 제 2 감광막패턴(170B)은 상기 제 3 감광막패턴의 두께만큼이 제거된 제 4 감광막패턴(170A')과 제 5 감광막패턴(170B')으로 상기 차단영역(III)에 대응하는 상기 게이트전극(121)과 게이트라인(116) 상 부에만 남아있게 된다. 이때, 도시된 바와 같이 상기 제 4 감광막패턴(170A')과 제 5 감광막패턴(170B')은 상기의 애싱공정을 통해 측면 일부가 제거된 형태를 가질 수 있다.
이후, 도 5e에 도시된 바와 같이, 상기 남아있는 제 4 감광막패턴(170A')과 제 5 감광막패턴(170B')을 마스크로 하여 상기 게이트전극(121)과 게이트라인(116) 상부의 제 1 비정질 실리콘 박막패턴 및 제 1 n+ 비정질 실리콘 박막패턴의 일부를 제거하게 된다. 즉, 상기 화소부의 제 1 비정질 실리콘 박막패턴 및 제 1 n+ 비정질 실리콘 박막패턴은 그 측면의 일부가 제거되어 상기 게이트전극(121)과 게이트라인(116) 상부에 제 3 비정질 실리콘 박막패턴(124A') 및 제 3 n+ 비정질 실리콘 박막패턴(125A')으로 남아있게 된다.
이때, 상기 게이트패드부의 제 2 비정질 실리콘 박막패턴 및 제 2 n+ 비정질 실리콘 박막패턴은 완전히 제거되어 상기 게이트패드절연막(115A") 표면이 노출되게 된다.
그리고, 도 6a 및 도 6b에 도시된 바와 같이, 상기 게이트전극(121)과 게이트라인(116) 및 게이트패드라인(116P)이 형성된 기판(110) 전면에 소정의 유기막(115B)을 코팅한 후, 애싱공정을 통해 그 일부를 제거함으로써 상기 게이트전극(121)과 게이트라인(116) 및 게이트패드라인(116P)의 측면을 보호하는 제 1 사이드 월(side wall)(115B')과 제 2 사이드 월(115B")을 형성한다. 즉, 상기 제 1 사이드 월(115B')과 제 2 사이드 월(115B")은 상기 게이트 배선(상기 게이트전극(121)과 게이트라인(116) 및 게이트패드라인(116P))의 측면이 외부로 노출되지 않도록 절연 시켜 보호함으로써 후술할 데이터 배선(소오스/드레인전극과 데이터라인 및 데이터패드라인) 형성시 상기 게이트전극 배선(121, 116, 116P)과 상기 데이터 배선이 단락(short)되지 않게 된다.
다음으로, 도 4b에 도시된 바와 같이, 한번의 마스크공정(제 2 마스크공정)을 통해 상기 게이트전극(121) 상부에 소오스/드레인(122, 123)을 형성하는 동시에 상기 제 3 비정질 실리콘 박막패턴을 패터닝하여 상기 소오스전극(122)과 드레인전극(123) 간에 전도채널을 형성하는 액티브패턴(124A")을 형성한다.
이때, 상기 제 3 n+ 비정질 실리콘 박막패턴은 상기 제 2 마스크공정을 통해 패터닝되어 상기 소오스/드레인(122, 123)과 액티브패턴(124A")을 오믹-콘택시키는 오믹-콘택층(125A'")을 형성하게 된다. 또한, 상기 기판(110)의 데이터패드부에는 상기 소오스/드레인전극(122, 123)용 도전물질로 이루어진 데이터패드라인(117P)을 형성되게 된다.
이와 같이 본 실시예에서는 회절노광을 이용한 제 2 마스크공정으로 소오스/드레인(122, 123)과 데이터패드라인(117P)을 형성하는 동시에 액티브패턴(124A")을 형성하게 되는데, 이하 도면을 참조하여 상기 제 2 마스크공정을 상세히 설명한다.
도 7a 내지 도 7e는 도 4b에 도시된 제 2 마스크공정을 구체적으로 나타내는 단면도이다.
도 7a에 도시된 바와 같이, 상기 기판(110) 전면에 제 2 도전막(130)과 감광막(270)을 형성한 후 본 실시예의 회절마스크(280)를 통해 상기 감광막(270)에 선택적으로 광을 조사한다.
이때, 본 실시예에 사용한 회절마스크(280)에는 조사된 광을 모두 투과시키는 투과영역(I)과 슬릿패턴이 적용되어 광의 일부만 투과시키고 일부는 차단하는 슬릿영역(II) 및 조사된 모든 광을 차단하는 차단영역(III)이 마련되어 있으며, 상기 회절마스크(280)를 투과한 빛만이 감광막(270)에 조사되게 된다.
이어서, 상기 회절마스크(280)를 통해 노광된 감광막(270)을 현상하고 나면, 도 7b에 도시된 바와 같이, 상기 차단영역(III)과 슬릿영역(II)을 통해 광이 모두 차단되거나 일부만 차단된 영역에는 소정 두께의 감광막패턴(270A~270D)들이 남아있게 되고, 모든 광이 투과된 투과영역(I)에는 감광막이 완전히 제거되어 제 2 도전막(130) 표면이 노출되게 된다.
이때, 상기 차단영역(III)에 형성된 제 1 감광막패턴(270A)과 제 2 감광막패턴(270B) 및 제 3 감광막패턴(270C)은 슬릿영역(II)을 통해 형성된 제 4 감광막패턴(270D)은 보다 두껍게 형성된다. 또한, 상기 투과영역(I)을 통해 광이 모두 투과된 영역에는 감광막이 완전히 제거되는데, 이것은 포지티브 포토레지스트를 사용했기 때문이며, 본 발명이 이에 한정되는 것은 아니며 네거티브 포토레지스트를 사용하여도 무방하다.
다음으로, 도 7c에 도시된 바와 같이, 상기와 같이 형성된 감광막패턴(270A~270D)들을 마스크로 하여, 그 하부에 형성된 제 2 도전막, 제 3 비정질 실리콘 박막패턴 및 제 3 n+ 비정질 실리콘 박막패턴을 선택적으로 식각하게 되면, 상기 게이트전극(121) 상부에 상기 제 2 도전막으로 이루어진 화소부 제 2 도전막패턴(130A)이 형성되는 동시에 데이터패드부에 상기 제 2 도전막으로 이루어진 패드 부 제 2 도전막패턴(130B)이 형성된다.
이때, 상기 화소부 제 2 도전막패턴(130A) 하부에는 상기 제 3 비정질 실리콘 박막패턴 및 제 3 n+ 비정질 실리콘 박막패턴으로 이루어지며, 상기 화소부 제 2 도전막패턴(130A)과 동일한 형태로 패터닝된 액티브패턴(124A") 및 제 4 n+ 비정질 실리콘 박막패턴(125A")이 남아있게 된다.
이후, 상기 감광막패턴(270A~270D)들의 일부를 제거하는 애싱공정을 진행하게 되면, 도 7d에 도시된 바와 같이, 상기 액티브패턴(124A")의 소정영역(채널영역) 상부, 즉 회절노광이 적용된 슬릿영역(II)의 제 4 감광막패턴이 완전히 제거되어 상기 화소부 제 2 도전막패턴(130A) 표면이 노출되게 된다.
이때, 상기 제 1 감광막패턴(270A) 내지 제 3 감광막패턴(270C)은 상기 제 4 감광막패턴의 두께만큼이 제거된 제 5 감광막패턴(270A') 내지 제 7 감광막패턴(270C')으로 상기 차단영역(III)에 대응하는 상기 액티브패턴(124A")의 소정영역(소오스/드레인영역) 상부와 패드부 제 2 도전막패턴(130B) 상부에만 남아있게 된다. 이때, 도시된 바와 같이 상기 제 5 감광막패턴(270A') 내지 제 7 감광막패턴(270C')은 상기의 애싱공정을 통해 측면 일부가 제거된 형태를 가질 수 있다.
이후, 도 7e에 도시된 바와 같이, 상기 남아있는 제 5 감광막패턴(270A') 내지 제 7 감광막패턴(270C')을 마스크로 하여 상기 액티브패턴(124A") 상부의 제 4 n+ 비정질 실리콘 박막패턴 및 화소부 제 2 도전막패턴의 일부를 식각하는 동시에 데이터패드부의 패드부 제 2 도전막패턴의 일부를 식각하게 된다. 즉, 상기 화소부 제 2 도전막패턴은 상기 제 5 감광막패턴(270A') 및 제 6 감광막패턴(270C') 형태 대로 패터닝되어 소오스/드레인전극(122, 123)을 형성하며, 상기 패드부 제 2 도전막패턴은 상기 제 7 감광막패턴(270C') 형태대로 패터닝되어 데이터패드라인(117P)을 형성하게 된다.
이때, 상기 화소부의 제 4 n+ 비정질 실리콘 박막패턴은 상기 소오스/드레인전극(122, 123) 형태대로 패터닝되어 상기 소오스/드레인전극(122, 123)과 액티브패턴(124A")의 소오스/드레인영역을 오믹-콘택시키는 오믹-콘택층(125A'")을 형성하게 된다.
그리고, 도 4c에 도시된 바와 같이, 한번의 마스크공정(제 3 마스크공정)으로 상기 드레인전극(123)과 전기적으로 접속하는 화소전극(118)을 형성하는 동시에 상기 게이트패드라인(116P) 및 데이터패드라인(117P)과 각각 전기적으로 접속하여 외부로 노출시키는 게이트패드전극(126P) 및 데이터패드전극(127P)을 형성한다.
여기서, 상기 제 3 마스크공정은 제 2 절연막을 패터닝할 때 화소전극(118)이 형성될 화소영역은 하프 톤이나 슬릿을 이용한 회절노광을 이용하여 감광막을 얇게 남긴다. 이후, 게이트패드라인(116P)과 데이터패드라인(117P)의 일부를 노출시키는 패드부 오픈을 진행하고 상기 화소영역의 감광막을 애싱공정을 통해 제거하여 상기 화소영역의 제 2 절연막을 제거한다.
그리고, 투명한 도전물질로 상기 화소영역에 화소전극(118)을 형성하며 상기 패드부에 상기 게이트패드라인(116P) 및 데이터패드라인(117P)과 각각 전기적으로 접속하는 게이트패드전극(126P) 및 데이터패드전극(127P)을 형성한다. 이때, 상기 화소전극(118)과 게이트패드전극(126P) 및 데이터패드전극(127P)은 감광막의 표면 처리와 인듐-틴-옥사이드(Indium Tin Oxide; ITO)와 같은 투명한 도전물질의 선택적 결정화를 이용함으로써 별도의 마스크공정 없이 형성될 수 있는데, 이하 상기의 제 3 마스크공정을 도면을 참조하여 상세히 설명한다.
도 8a 내지 도 8h는 도 4c에 도시된 제 3 마스크공정을 구체적으로 나타내는 단면도이다.
도 8a에 도시된 바와 같이, 액티브패턴(124")과 소오스전극(122) 및 드레인전극(123)이 형성되어 있는 상기 기판(110) 전면에 제 2 절연막(115C)과 감광성물질로 이루어진 제 1 감광막(370)을 형성한 후, 회절마스크(380)를 통해 상기 제 1 감광막(370)에 선택적으로 광을 조사한다.
이때, 제 3 마스크공정에 사용한 상기 회절마스크(380)에는 조사된 광을 모두 투과시키는 투과영역(I)과 슬릿패턴이 적용되어 광의 일부만 투과시키고 일부는 차단하는 슬릿영역(II) 및 조사된 모든 광을 차단하는 차단영역(III)이 마련되어 있으며, 상기 회절마스크(380)를 투과한 빛만이 제 1 감광막(370)에 조사되게 된다.
이어서, 상기 회절마스크(380)를 통해 노광된 제 1 감광막(370)을 현상하고 나면, 도 8b에 도시된 바와 같이, 상기 차단영역(III)과 슬릿영역(II)을 통해 광이 모두 차단되거나 일부만 차단된 영역에는 소정 두께의 감광막패턴(370A~370D)들이 남아있게 되고, 모든 광이 투과된 투과영역(I)에는 제 1 감광막이 완전히 제거되어 제 2 절연막(115C) 표면이 노출되게 된다.
이때, 상기 차단영역(III)에 형성된 제 1 감광막패턴(370B) 내지 제 3 감광 막패턴(370D)은 슬릿영역(II)을 통해 형성된 제 4 감광막패턴(370D)은 보다 두껍게 형성된다. 또한, 상기 투과영역(I)을 통해 광이 모두 투과된 영역에는 제 1 감광막이 완전히 제거되는데, 이것은 포지티브 포토레지스트를 사용했기 때문이며, 본 발명이 이에 한정되는 것은 아니며 네거티브 포토레지스트를 사용하여도 무방하다.
다음으로, 도 8c에 도시된 바와 같이, 상기와 같이 형성된 감광막패턴(370A~370D)들을 마스크로 하여 그 하부에 형성된 게이트패드절연막(115A)과 패드부의 제 2 절연막을 선택적으로 식각하게 되면, 패드부의 게이트패드라인(116P)과 데이터패드라인(117P)의 일부를 노출시키는 제 1 콘택홀(160A)과 제 2 콘택홀(160B)이 형성되게 된다. 이때, 상기 제 2 절연막은 패터닝되어 상기 화소부에 화소부 제 2 절연막(115C')이 형성되는 동시에 상기 패드부에 패드부 제 2 절연막패턴(115C")이 형성된다.
이후, 상기 감광막패턴(370A~370D)들의 일부를 제거하는 애싱공정을 진행하게 되면, 도 8d에 도시된 바와 같이, 상기 화소부의 소정영역, 즉 회절노광이 적용된 슬릿영역(II)의 제 4 감광막패턴이 완전히 제거되어 상기 화소부 제 2 절연막(115C') 표면이 노출되게 된다. 상기 노출되는 화소부의 소정영역은 후에 화소전극이 형성될 화소영역을 의미한다.
이때, 상기 제 1 감광막패턴(370A) 내지 제 3 감광막패턴(370C)은 상기 제 4 감광막패턴(370D)의 두께만큼이 제거된 제 5 감광막패턴(370A') 내지 제 7 감광막패턴(370C')으로 상기 차단영역(III)에 대응하는 소정영역에만 남아있게 된다.
이후, 도 8e에 도시된 바와 같이, 상기 남아있는 제 5 감광막패턴(370A') 내 지 제 7 감광막패턴(370C')을 마스크로 하여 상기 화소영역의 화소부 제 2 절연막을 제거하여 상기 화소부에 화소부 제 2 절연막패턴(115C'")을 형성한다. 이때, 상기 화소부 제 2 절연막패턴(115C'")은 상기 드레인전극(123)의 일측 상부의 화소부 제 2 절연막의 일부가 제거되도록 패터닝되어 상기 드레인전극(123)의 일부영역이 외부로 노출되게 된다.
그리고, 도 8f에 도시된 바와 같이, 상기 제 5 감광막패턴(370A') 내지 제 7 감광막패턴(370C')이 남아있는 기판(110) 전면에 투명한 도전물질로 제 3 도전막(140)을 형성한다.
이때, 상기 제 3 도전막(140)은 화소전극과 패드부전극을 구성하기 위해 인듐-틴-옥사이드(Indium Tin Oxide; ITO) 또는 인듐-징크-옥사이드(Indium Zinc Oxide; IZO)와 같은 투과율이 뛰어난 투명한 도전물질을 포함한다. 이때, 상기 제 3 도전막(140)의 증착 전에 플라즈마 또는 열처리를 하여 상기 제 5 감광막패턴(370A') 내지 제 7 감광막패턴(370C')들의 표면을 소수화시키는 공정을 진행할 수 있다. 이는 상기 제 3 도전막(140) 표면이 친수성이라 상기 제 5 감광막패턴(370A') 내지 제 7 감광막패턴(370C')들과의 계면상태를 나쁘게 하여 후에 상기 제 5 감광막패턴(370A') 내지 제 7 감광막패턴(370C')들 위에 형성된 제 3 도전막(140)만을 선택적으로 제거하기 위한 것이다.
이후, 상기 제 3 도전막(140)이 형성된 기판(110) 전면에 감광성물질로 이루어진 제 2 감광막(470)을 형성한다.
그리고, 도 8g에 도시된 바와 같이, 상기 제 2 감광막(470)의 일부를 제거하 는 애싱공정을 진행하여 상기 화소영역과 패드부의 제 1 콘택홀영역 및 제 2 콘택홀영역 이외 영역에서 상기 제 3 도전막(140)이 외부로 노출되도록 한다. 이때, 상기 애싱공정을 통해 그 두께의 일부가 제거된 제 8 감광막패턴(470') 내지 제 10 감광막패턴(470'")은 상기 화소영역과 패드부의 제 1 콘택홀영역 및 제 2 콘택홀영역 상부에만 남아있게 된다.
이후, 100~200℃ 정도의 온도로 열처리를 하여 상기 제 3 도전막(140)의 결정화를 진행하면, 상기 제 3 도전막(140) 하부나 측면에 제 5 감광막패턴(370A') 내지 제 7 감광막패턴(370C')들이 형성된 영역 이외의 제 3 도전막(140)만이 선택적으로 결정화되게 된다. 이는 상기 제 5 감광막패턴(370A') 내지 제 7 감광막패턴(370C')들이 유기막으로 내부에 존재하는 카본과 같은 원소에 의해 상기 제 3 도전막(140)의 결정화가 방해를 받기 때문이다.
그리고, 상기 노출된 비정질 상태의 제 3 도전막(140)만을 선택적으로 제거하게 되면, 도 8h에 도시된 바와 같이 화소영역에 화소전극(118)이 형성되는 동시에 패드부의 제 1 콘택홀영역과 제 2 콘택홀영역에 게이트패드전극(126P)과 데이터패드전극(127P)이 형성되게 된다.
이때, 상기 게이트패드전극(126P)은 그 하부의 게이트패드라인(116P)과 전기적으로 접속하며, 상기 데이터패드전극(127P)은 그 하부의 데이터패드라인(117P)과 전기적으로 접속하게 된다.
또한, 상기 화소전극(118)은 그 하부의 드레인전극(123)의 일부와 전기적으로 접속하는데, 이때 상기 드레인전극(123)은 별도의 콘택홀 없이 직접 그 상부의 화소전극(118)과 전기적으로 접속하게 된다.
또한, 상기 화소전극(118)의 일부는 게이트라인(116)의 일부와 중첩되도록 형성되어 그 하부의 화소부 제 1 절연막(115A')을 사이에 두고 상기 게이트라인(116)과 함께 스토리지 커패시터(Cst)(도 3 참조)를 형성하게 된다.
본 실시예는 채널층으로 비정질 실리콘 박막을 이용한 비정질 실리콘 박막 트랜지스터를 예를 들어 설명하고 있으나, 본 발명이 이에 한정되는 것은 아니며 본 발명은 상기 채널층으로 다결정 실리콘 박막을 이용한 다결정 실리콘 박막 트랜지스터에도 적용된다.
또한, 본 발명은 액정표시장치뿐만 아니라 박막 트랜지스터를 이용하여 제작하는 다른 표시장치, 예를 들면 구동 트랜지스터에 유기전계발광소자(Organic Light Emitting Diodes; OLED)가 연결된 유기전계발광 디스플레이장치에도 이용될 수 있다.
상기한 설명에 많은 사항이 구체적으로 기재되어 있으나 이것은 발명의 범위를 한정하는 것이라기보다 바람직한 실시예의 예시로서 해석되어야 한다. 따라서 발명은 설명된 실시예에 의하여 정할 것이 아니고 특허청구범위와 특허청구범위에 균등한 것에 의하여 정하여져야 한다.
상술한 바와 같이, 본 발명에 따른 액정표시장치 및 그 제조방법은 화소전극과 패드부전극을 동시에 패터닝하며 상기 화소전극을 별도의 콘택홀 없이 드레인전극과 전기적으로 접속하도록 함으로써 하나의 마스크수를 감소시킬 수 있게 된다.
또한, 본 발명에 따른 액정표시장치 및 그 제조방법은 회절노광을 이용함으로써 액티브패턴과 소오스전극 및 드레인전극을 한번의 마스크공정으로 형성할 수 있게 된다. 그 결과 박막 트랜지스터 제조에 사용되는 마스크수를 줄여 제조공정 및 비용을 절감시키는 효과를 제공한다.

Claims (30)

  1. 화소부와 패드부로 구분되는 제 1 기판 및 상기 제 1 기판과 대향하여 합착되는 제 2 기판을 제공하는 단계;
    제 1 마스크공정을 통해 상기 제 1 기판의 화소부에 게이트라인과 상기 게이트라인의 일부로 이루어진 게이트전극을 형성하며, 상기 게이트라인 상부에 비정질 실리콘 박막패턴 및 n+ 비정질 실리콘 박막패턴을 형성하는 단계;
    제 2 마스크공정을 통해 상기 게이트라인 상부에 상기 게이트라인보다 좁은 폭을 가지며 상기 비정질 실리콘 박막패턴으로 이루어진 액티브패턴과 소오스/드레인전극을 형성하며, 상기 게이트라인과 실질적으로 교차하여 화소영역을 정의하는 데이터라인을 형성하는 단계;
    제 3 마스크공정을 통해 상기 화소부의 화소영역에 상기 드레인전극과 전기적으로 접속하는 화소전극을 형성하는 단계; 및
    상기 제 1 기판과 제 2 기판 사이에 액정층을 형성하는 단계를 포함하는 액정표시장치의 제조방법.
  2. 제 1 항에 있어서, 상기 게이트전극을 구성하는 제 1 도전물질을 이용하여 상기 제 1 기판의 패드부에 게이트패드라인을 형성하는 단계를 추가로 포함하는 것을 특징으로 하는 액정표시장치의 제조방법.
  3. 제 2 항에 있어서, 상기 소오스전극과 드레인전극을 구성하는 제 2 도전물질을 이용하여 상기 제 1 기판의 패드부에 데이터패드라인을 형성하는 단계를 추가로 포함하는 것을 특징으로 하는 액정표시장치의 제조방법.
  4. 제 3 항에 있어서, 상기 화소전극을 구성하는 제 3 도전물질을 이용하여 상기 제 1 기판의 패드부에 상기 게이트패드라인과 전기적으로 접속하는 게이트패드전극을 형성하며, 상기 데이터패드라인과 전기적으로 접속하는 데이터패드전극을 형성하는 단계를 추가로 포함하는 것을 특징으로 하는 액정표시장치의 제조방법.
  5. 제 1 항에 있어서, 상기 제 1 마스크공정은
    상기 제 1 기판 위에 제 1 도전막, 제 1 절연막, 비정질 실리콘 박막 및 n+ 비정질 실리콘 박막을 형성하는 단계;
    상기 화소부의 제 1 영역에 제 1 두께를 갖는 제 1 감광막패턴을 형성하고 상기 패드부의 제 1 영역에 제 2 두께를 갖는 제 2 감광막패턴을 형성하는 단계;
    상기 제 1 감광막패턴과 제 2 감광막패턴을 마스크로 하여 상기 제 1 도전막, 제 1 절연막, 비정질 실리콘 박막 및 n+ 비정질 실리콘 박막을 선택적으로 식각함으로써, 상기 화소부의 제 1 영역에 상기 제 1 도전막으로 이루어진 게이트전극과 게이트라인을 형성하며, 상기 패드부의 제 1 영역에 상기 제 1 도전막으로 이루어진 게이트패드라인을 형성하는 단계;
    상기 게이트전극과 게이트라인 상부에 상기 제 1 절연막과 비정질 실리콘 박 막 및 n+ 비정질 실리콘 박막으로 이루어진 게이트절연막과 제 1 비정질 실리콘 박막패턴 및 제 1 n+ 비정질 실리콘 박막패턴을 형성하는 단계;
    상기 게이트패드라인 상부에 상기 제 1 절연막과 비정질 실리콘 박막 및 n+ 비정질 실리콘 박막으로 이루어진 게이트패드절연막과 제 2 비정질 실리콘 박막패턴 및 제 2 n+ 비정질 실리콘 박막패턴을 형성하는 단계;
    상기 제 2 감광막패턴을 제거하는 동시에 상기 제 1 감광막패턴의 일부를 제거하여 제 3 두께의 제 3 감광막패턴을 형성하는 단계; 및
    상기 제 3 감광막패턴을 마스크로 하여 상기 게이트패드라인 상부의 상기 제 2 비정질 실리콘 박막패턴 및 제 3 n+ 비정질 실리콘 박막패턴을 제거하는 단계를 포함하는 것을 특징으로 하는 액정표시장치의 제조방법.
  6. 제 5 항에 있어서, 상기 게이트절연막과 제 1 비정질 실리콘 박막패턴 및 제 1 n+ 비정질 실리콘 박막패턴은 실질적으로 상기 게이트라인 형태대로 패터닝되는 것을 특징으로 하는 액정표시장치의 제조방법.
  7. 제 5 항에 있어서, 상기 게이트패드절연막과 제 2 비정질 실리콘 박막패턴 및 제 2 n+ 비정질 실리콘 박막패턴은 실질적으로 상기 게이트패드라인 형태대로 패터닝되는 것을 특징으로 하는 액정표시장치의 제조방법.
  8. 제 5 항에 있어서, 상기 제 3 감광막패턴을 마스크로 하여 상기 제 1 비정질 실리콘 박막패턴 및 제 1 n+ 비정질 실리콘 박막패턴을 선택적으로 식각하여 상기 제 1 비정질 실리콘 박막패턴 및 제 1 n+ 비정질 실리콘 박막패턴보다 좁은 선폭을 가진 제 2 비정질 실리콘 박막패턴 및 제 2 n+ 비정질 실리콘 박막패턴을 형성하는 단계를 추가로 포함하는 것을 특징으로 하는 액정표시장치의 제조방법.
  9. 제 5 항에 있어서, 상기 제 1 감광막패턴과 제 2 감광막패턴을 형성하는 단계는
    상기 n+ 비정질 실리콘 박막 위에 감광막을 형성하는 단계;
    광을 모두 투과시키는 제 1 투과영역과 광의 일부만 투과시키는 제 2 투과영역 및 광을 차단하는 차단영역이 마련된 회절마스크를 통해 상기 감광막에 빛을 조사하는 단계; 및
    상기 회절마스크를 통해 빛이 조사된 감광막을 현상하여 상기 n+ 비정질 실리콘 박막 위에 감광막패턴을 형성하되, 게이트전극과 게이트라인이 형성될 화소부의 제 1 영역에 제 1 두께를 갖는 제 1 감광막패턴을 형성하며 게이트패드라인이 형성될 패드부의 제 1 영역에 제 2 두께를 갖는 제 2 감광막패턴을 형성하는 단계를 포함하는 것을 특징으로 하는 액정표시장치의 제조방법.
  10. 제 9 항에 있어서, 포지티브 타입의 감광막을 사용하는 경우에는 상기 차단영역은 상기 화소부의 제 1 영역에 적용되며 상기 회절마스크의 제 2 투과영역은 패드부의 제 1 영역에 적용되는 것을 특징으로 하는 액정표시장치의 제조방법.
  11. 제 9 항에 있어서, 상기 회절마스크는 광의 일부만 투과시키는 제 2 투과영역에 회절패턴이 형성되어 상기 패드부의 제 1 영역 위에 상기 제 1 두께보다 얇은 제 2 두께의 제 2 감광막패턴을 형성하는 것을 특징으로 하는 액정표시장치의 제조방법.
  12. 제 2 항에 있어서, 상기 게이트전극과 게이트라인 및 게이트패드라인 측면에 상기 게이트전극과 게이트라인 및 게이트패드라인을 감싸 절연시키는 사이드 월을 형성하는 단계를 추가로 포함하는 것을 특징으로 하는 액정표시장치의 제조방법.
  13. 제 12 항에 있어서, 상기 사이드 월은 유기막으로 형성하는 것을 특징으로 하는 액정표시장치의 제조방법.
  14. 제 1 항에 있어서, 제 2 마스크공정은
    상기 제 1 기판 위에 제 2 도전막을 형성하는 단계;
    상기 게이트전극 상부의 제 1 영역에 제 1 두께를 갖는 제 1 감광막패턴을 형성하고 상기 패드부의 제 2 영역에 상기 제 1 두께를 갖는 제 2 감광막패턴을 형성하며, 상기 게이트전극 상부의 제 2 영역에 제 2 두께를 갖는 제 3 감광막패턴을 형성하는 단계;
    상기 제 1 감광막패턴 내지 제 3 감광막패턴을 마스크로 하여 상기 비정질 실리콘 박막패턴과 n+ 비정질 실리콘 박막패턴 및 제 2 도전막을 선택적으로 식각함으로써, 상기 게이트전극 상부의 제 1 영역에 상기 비정질 실리콘 박막패턴으로 이루어진 액티브패턴을 형성하는 단계;
    상기 게이트전극 상부의 제 1 영역에 상기 제 2 도전막으로 이루어진 화소부 제 2 도전막패턴을 형성하는 단계;
    상기 패드부의 제 2 영역에 상기 제 2 도전막으로 이루어진 패드부 제 2 도전막패턴을 형성하는 단계;
    상기 제 3 감광막패턴을 제거하는 동시에 상기 제 1 감광막패턴과 제 2 감광막패턴의 일부를 제거하여 제 3 두께의 제 4 감광막패턴과 제 5 감광막패턴을 형성하는 단계; 및
    상기 제 4 감광막패턴과 제 5 감광막패턴을 마스크로 하여 상기 화소부 제 2 도전막패턴을 선택적으로 식각하여 상기 액티브패턴 상부에 소오스전극과 드레인전극을 형성하며, 상기 패드부 제 2 도전막패턴을 선택적으로 식각하여 패드부의 제 2 영역에 데이터패드라인을 형성하는 단계를 포함하는 것을 특징으로 하는 액정표시장치의 제조방법.
  15. 제 14 항에 있어서, 상기 화소부 제 2 도전막패턴은 실질적으로 상기 액티브패턴 형태대로 패터닝되는 것을 특징으로 하는 액정표시장치의 제조방법.
  16. 제 14 항에 있어서, 상기 제 1 감광막패턴 내지 제 3 감광막패턴을 형성하는 단계는
    상기 제 2 도전막 위에 감광막을 형성하는 단계;
    광을 모두 투과시키는 제 1 투과영역과 광의 일부만 투과시키는 제 2 투과영역 및 광을 차단하는 차단영역이 마련된 회절마스크를 통해 상기 감광막에 빛을 조사하는 단계; 및
    상기 회절마스크를 통해 빛이 조사된 감광막을 현상하여 상기 제 2 도전막 위에 감광막패턴을 형성하되, 소오스전극과 드레인전극이 형성될 게이트전극 상부의 제 1 영역에 제 1 두께를 갖는 제 1 감광막패턴을 형성하고 데이터패드라인이 형성될 패드부의 제 2 영역에 상기 제 1 두께를 갖는 제 2 감광막패턴을 형성하며, 상기 액티브패턴의 채널영역을 정의하는 상기 게이트전극 상부의 제 2 영역에 제 2 두께를 갖는 제 3 감광막패턴을 형성하는 단계를 포함하는 것을 특징으로 하는 액정표시장치의 제조방법.
  17. 제 16 항에 있어서, 포지티브 타입의 감광막을 사용하는 경우에는 상기 차단영역은 상기 게이트전극 상부의 제 1 영역과 제 2 영역에 적용되며 상기 회절마스크의 제 2 투과영역은 패드부의 제 2 영역에 적용되는 것을 특징으로 하는 액정표시장치의 제조방법.
  18. 제 3 항에 있어서, 상기 제 2 마스크공정을 통해 제 1 절연막으로 상기 게이트라인 상부에 게이트절연막을 형성하며 상기 게이트패드라인 상부에 게이트패드절 연막을 형성하는 단계를 추가로 포함하는 것을 특징으로 하는 액정표시장치의 제조방법.
  19. 제 18 항에 있어서, 제 3 마스크공정은
    상기 제 1 기판 위에 제 2 절연막과 제 1 감광막을 형성하는 단계;
    회절마스크를 통해 상기 제 1 감광막을 노광, 현상하여 화소부의 제 1 영역에 제 1 두께를 갖는 제 1 감광막패턴을 형성하며, 상기 화소부의 제 1 영역과 패드부의 게이트/데이터패드라인 상부의 소정영역을 제외한 제 2 영역에 제 2 두께를 갖는 제 2 감광막패턴을 형성하는 단계;
    상기 제 1 감광막패턴과 제 2 감광막패턴을 마스크로 하여 상기 게이트패드절연막과 제 2 절연막을 선택적으로 제거함으로써, 상기 게이트패드라인의 소정영역을 노출시키는 제 1 콘택홀을 형성하며 상기 데이터패드라인의 소정영역을 노출시키는 제 2 콘택홀을 형성하는 단계;
    상기 제 1 감광막패턴을 제거하는 동시에 상기 제 2 감광막패턴의 일부를 제거하여 제 3 두께의 제 3 감광막패턴을 형성하는 단계;
    상기 제 3 감광막패턴을 마스크로 하여 상기 게이트절연막을 선택적으로 제거하여 상기 드레인전극의 일부를 노출시키는 단계;
    상기 제 1 기판 위에 투명한 도전물질로 이루어진 제 3 도전막을 형성하는 단계;
    상기 제 1 기판 위에 제 2 감광막을 형성하는 단계;
    상기 제 2 감광막의 일부를 제거하여 상기 제 2 영역의 제 3 도전막을 노출시키는 단계; 및
    상기 노출된 제 3 도전막을 선택적으로 제거하여 상기 화소부의 제 1 영역에 그 일부가 상기 노출된 드레인전극과 접속하는 화소전극을 형성하며, 상기 패드부에 상기 게이트패드라인과 상기 제 1 콘택홀을 통해 전기적으로 접속하는 게이트패드전극을 형성하고 상기 데이터패드라인과 상기 제 2 콘택홀을 통해 전기적으로 접속하는 데이터패드전극을 형성하는 단계를 포함하는 것을 특징으로 하는 액정표시장치의 제조방법.
  20. 제 19 항에 있어서, 상기 제 3 도전막은 인듐-틴-옥사이드(Indium Tin Oxide; ITO) 또는 인듐-징크-옥사이드(Indium Zinc Oxide; IZO)와 같은 투명한 도전물질로 형성하는 것을 특징으로 하는 액정표시장치의 제조방법.
  21. 제 19 항에 있어서, 상기 제 3 도전막의 증착 전에 플라즈마처리 또는 열처리를 하여 상기 제 3 감광막패턴의 표면을 소수화하는 것을 특징으로 하는 액정표시장치의 제조방법.
  22. 제 19 항에 있어서, 상기 제 3 감광막의 형성 후에 100~200℃ 정도의 온도로 열처리를 하여 상기 화소부의 제 1 영역과 제 1 콘택홀영역 및 제 2 콘택홀영역에 위치한 제 3 도전막만을 선택적으로 결정화시키는 것을 특징으로 하는 액정표시장 치의 제조방법.
  23. 화소부와 패드부로 구분되는 제 1 기판;
    제 1 도전막으로 형성되며, 상기 제 1 기판의 화소부에 형성된 게이트라인과 상기 게이트라인의 일부로 이루어진 게이트라인 및 상기 제 1 기판의 패드부에 형성된 게이트패드라인;
    상기 게이트전극과 게이트라인 위에 형성된 게이트절연막;
    상기 게이트패드라인 위에 형성된 게이트패드절연막;
    상기 게이트전극과 게이트라인 및 게이트패드라인의 측면에 형성된 사이드 월;
    상기 게이트전극 상부에 형성된 액티브패턴;
    제 2 도전막으로 형성되며, 상기 액티브패턴의 소정영역과 전기적으로 접속하는 소오스/드레인전극과 상기 게이트라인과 실질적으로 교차하여 화소영역을 형성하는 데이터라인 및 상기 제 1 기판의 패드부에 형성된 데이터패드라인;
    상기 제 1 기판 위에 형성된 제 2 절연막;
    제 3 도전막으로 형성되며, 상기 드레인전극의 일부와 전기적으로 접속하는 화소전극과 상기 게이트패드라인과 전기적으로 접속하는 게이트패드전극 및 상기 데이터패드라인과 전기적으로 접속하는 데이터패드전극; 및
    상기 제 1 기판과 대향하여 합착되는 제 2 기판을 포함하는 액정표시장치.
  24. 제 23 항에 있어서, 상기 액티브패턴과 소오스/드레인전극 사이에 형성되어 상기 액티브패턴의 소정영역과 소오스/드레인전극 사이를 오믹-콘택시키는 오믹-콘택층을 추가로 포함하는 것을 특징으로 하는 액정표시장치.
  25. 제 23 항에 있어서, 상기 화소전극은 게이트라인의 일부와 중첩하여 상기 제 1 절연막을 사이에 두고 스토리지 커패시터를 구성하는 것을 특징으로 하는 액정표시장치.
  26. 제 23 항에 있어서, 상기 액티브패턴과 소오스/드레인전극은 실질적으로 동일한 마스크공정을 통해 형성되는 것을 특징으로 하는 액정표시장치.
  27. 제 23 항에 있어서, 상기 화소전극과 게이트패드전극 및 데이터패드전극은 실질적으로 동일한 마스크공정을 통해 형성되는 것을 특징으로 하는 액정표시장치.
  28. 제 23 항에 있어서, 상기 제 3 도전막은 인듐-틴-옥사이드(Indium Tin Oxide; ITO) 또는 인듐-징크-옥사이드(Indium Zinc Oxide; IZO)와 같은 투명한 도전물질로 구성되는 것을 특징으로 하는 액정표시장치.
  29. 제 28 항에 있어서, 상기 화소전극과 게이트패드전극 및 데이터패드전극은 실질적으로 결정화된 ITO 박막으로 이루어진 것을 특징으로 하는 액정표시장치.
  30. 제 23 항에 있어서, 상기 사이드 월은 유기막으로 이루어진 것을 특징으로 하는 액정표시장치.
KR1020050131007A 2005-12-27 2005-12-27 액정표시장치 및 그 제조방법 KR100978260B1 (ko)

Priority Applications (5)

Application Number Priority Date Filing Date Title
KR1020050131007A KR100978260B1 (ko) 2005-12-27 2005-12-27 액정표시장치 및 그 제조방법
US11/522,322 US7763481B2 (en) 2005-12-27 2006-09-18 Liquid crystal display and fabrication method thereof
CNB2006101452143A CN100562779C (zh) 2005-12-27 2006-11-17 液晶显示器及其制造方法
JP2006338802A JP5219362B2 (ja) 2005-12-27 2006-12-15 液晶表示装置の製造方法
US12/834,684 US8482710B2 (en) 2005-12-27 2010-07-12 Liquid crystal display and fabrication method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050131007A KR100978260B1 (ko) 2005-12-27 2005-12-27 액정표시장치 및 그 제조방법

Publications (2)

Publication Number Publication Date
KR20070068918A true KR20070068918A (ko) 2007-07-02
KR100978260B1 KR100978260B1 (ko) 2010-08-26

Family

ID=38194339

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050131007A KR100978260B1 (ko) 2005-12-27 2005-12-27 액정표시장치 및 그 제조방법

Country Status (4)

Country Link
US (2) US7763481B2 (ko)
JP (1) JP5219362B2 (ko)
KR (1) KR100978260B1 (ko)
CN (1) CN100562779C (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101492106B1 (ko) * 2008-11-25 2015-02-11 삼성디스플레이 주식회사 액정 표시 장치 및 이의 제조 방법
US9570534B2 (en) 2010-06-30 2017-02-14 Samsung Display Co., Ltd. Organic light emitting diode display

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101448903B1 (ko) * 2007-10-23 2014-10-13 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체장치 및 그의 제작방법
CN102077331B (zh) * 2008-06-27 2014-05-07 株式会社半导体能源研究所 薄膜晶体管
CN101630640B (zh) * 2008-07-18 2012-09-26 北京京东方光电科技有限公司 光刻胶毛刺边缘形成方法和tft-lcd阵列基板制造方法
KR20120044042A (ko) 2010-10-27 2012-05-07 삼성모바일디스플레이주식회사 유기 발광 표시 장치 및 그 제조 방법
CN102244038B (zh) * 2011-07-14 2013-11-20 深圳市华星光电技术有限公司 薄膜晶体管的制造方法以及薄膜晶体管
KR101960813B1 (ko) * 2011-10-31 2019-03-22 삼성디스플레이 주식회사 표시 기판 및 이의 제조 방법
CN103199060B (zh) * 2013-02-17 2015-06-10 京东方科技集团股份有限公司 一种薄膜晶体管阵列基板及其制作方法及显示装置
CN103178021B (zh) 2013-02-28 2015-02-11 京东方科技集团股份有限公司 一种氧化物薄膜晶体管阵列基板及制作方法、显示面板
CN204422935U (zh) * 2015-03-12 2015-06-24 京东方科技集团股份有限公司 一种阵列基板和显示装置
KR20180057805A (ko) * 2016-11-22 2018-05-31 삼성디스플레이 주식회사 표시 장치용 백플레인 및 이의 제조 방법
CN109256418A (zh) * 2017-07-14 2019-01-22 京东方科技集团股份有限公司 薄膜晶体管及其制备方法、阵列基板和显示装置
KR102263122B1 (ko) 2017-10-19 2021-06-09 삼성디스플레이 주식회사 트랜지스터 표시판
WO2019245862A1 (en) 2018-06-19 2019-12-26 Tornier, Inc. Visualization of intraoperatively modified surgical plans
KR20210107204A (ko) * 2020-02-21 2021-09-01 삼성디스플레이 주식회사 표시 장치 및 그 제조방법

Family Cites Families (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CA2019046C (en) 1989-06-16 1998-05-12 Satoshi Okazaki Method of printing fine patterns
US5510278A (en) * 1994-09-06 1996-04-23 Motorola Inc. Method for forming a thin film transistor
KR100372579B1 (ko) * 2000-06-21 2003-02-17 엘지.필립스 엘시디 주식회사 액정표시장치용 어레이기판과 그 제조방법
JP2002062543A (ja) 2000-08-18 2002-02-28 Matsushita Electric Ind Co Ltd 液晶画像表示装置および画像表示装置用半導体装置の製造方法
KR20020036023A (ko) * 2000-11-07 2002-05-16 구본준, 론 위라하디락사 액정 표시 장치용 어레이 기판의 제조 방법
JP2002296609A (ja) * 2001-03-29 2002-10-09 Nec Corp 液晶表示装置及びその製造方法
KR100796756B1 (ko) * 2001-11-12 2008-01-22 삼성전자주식회사 반도체 소자의 접촉부 및 그 제조 방법과 이를 포함하는표시 장치용 박막 트랜지스터 어레이 기판 및 그 제조 방법
US6743635B2 (en) * 2002-04-25 2004-06-01 Home Diagnostics, Inc. System and methods for blood glucose sensing
JP2004149673A (ja) * 2002-10-30 2004-05-27 Mitsui Chemicals Inc エチレン系ワックスの製造方法
CN1267780C (zh) 2002-11-11 2006-08-02 Lg.飞利浦Lcd有限公司 用于液晶显示器的阵列基板及其制造方法
KR100971955B1 (ko) * 2002-11-11 2010-07-23 엘지디스플레이 주식회사 액정표시장치용 어레이기판 제조방법
KR100956939B1 (ko) * 2003-06-19 2010-05-11 엘지디스플레이 주식회사 액정표시패널 및 그 제조방법
JP2005084416A (ja) * 2003-09-09 2005-03-31 Sharp Corp アクティブマトリクス基板およびそれを用いた表示装置
KR100583311B1 (ko) * 2003-10-14 2006-05-25 엘지.필립스 엘시디 주식회사 액정표시패널 및 그 제조 방법
KR100682358B1 (ko) * 2003-11-10 2007-02-15 엘지.필립스 엘시디 주식회사 액정 표시 패널 및 제조 방법
TWI234043B (en) * 2003-11-26 2005-06-11 Hannstar Display Corp Method of manufacturing liquid crystal display
JP4538218B2 (ja) 2003-11-27 2010-09-08 エーユー オプトロニクス コーポレイション 液晶表示装置とその製造方法
TWI239651B (en) 2004-04-30 2005-09-11 Quanta Display Inc Manufacturing method of a thin film transistor-liquid crystal display
TWI240111B (en) 2004-11-11 2005-09-21 Quanta Display Inc Array substrate for use in TFT-LCD and fabrication method thereof
KR101153297B1 (ko) * 2004-12-22 2012-06-07 엘지디스플레이 주식회사 액정표시장치 및 그 제조방법
KR101125254B1 (ko) * 2004-12-31 2012-03-21 엘지디스플레이 주식회사 프린지 필드 스위칭 타입의 박막 트랜지스터 기판 및 그제조 방법과, 그를 이용한 액정 패널 및 그 제조 방법

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101492106B1 (ko) * 2008-11-25 2015-02-11 삼성디스플레이 주식회사 액정 표시 장치 및 이의 제조 방법
US9570534B2 (en) 2010-06-30 2017-02-14 Samsung Display Co., Ltd. Organic light emitting diode display

Also Published As

Publication number Publication date
US8482710B2 (en) 2013-07-09
KR100978260B1 (ko) 2010-08-26
JP5219362B2 (ja) 2013-06-26
US20070148799A1 (en) 2007-06-28
CN100562779C (zh) 2009-11-25
CN1991456A (zh) 2007-07-04
US7763481B2 (en) 2010-07-27
US20100277659A1 (en) 2010-11-04
JP2007179050A (ja) 2007-07-12

Similar Documents

Publication Publication Date Title
KR100978260B1 (ko) 액정표시장치 및 그 제조방법
US7876390B2 (en) Liquid crystal display fabrication method
KR101048927B1 (ko) 액정표시장치 및 그 제조방법
JP4722118B2 (ja) 液晶表示装置及びその製造方法
US8283220B2 (en) Liquid crystal display device and fabrication method thereof
KR20110056962A (ko) 박막 트랜지스터 기판의 제조방법
US8357937B2 (en) Thin film transistor liquid crystal display device
KR101201707B1 (ko) 액정표시장치 및 그 제조방법
KR20110070564A (ko) 횡전계방식 액정표시장치 및 그 제조방법
KR101626362B1 (ko) 박막 트랜지스터 기판의 제조방법
US8435722B2 (en) Method for fabricating liquid crystal display device
KR101234214B1 (ko) 액정표시장치 및 그 제조방법
KR101408257B1 (ko) 액정표시장치 및 그 제조방법
KR20090022472A (ko) 액정표시장치 및 그 제조방법
KR101186513B1 (ko) 액정표시장치 및 그 제조방법
KR20080057035A (ko) 액정표시장치 및 그 제조방법
KR20100010286A (ko) 액정표시장치 및 그 제조방법
KR20110077254A (ko) 횡전계방식 액정표시장치의 제조방법
KR101266274B1 (ko) 액정표시장치 및 그 제조방법
KR20080056569A (ko) 액정표시장치 및 그 제조방법
KR101234212B1 (ko) 액정표시장치 및 그 제조방법
KR20070079217A (ko) 액정표시장치 및 그 제조방법
KR20070068921A (ko) 액정표시장치의 제조방법
KR20070060828A (ko) 액정표시장치 및 그 제조방법
KR20110077255A (ko) 횡전계방식 액정표시장치의 제조방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130619

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20140630

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20150728

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20160712

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee