KR20070049743A - 액정표시장치용 어레이기판과 그 제조방법 - Google Patents

액정표시장치용 어레이기판과 그 제조방법 Download PDF

Info

Publication number
KR20070049743A
KR20070049743A KR1020050106840A KR20050106840A KR20070049743A KR 20070049743 A KR20070049743 A KR 20070049743A KR 1020050106840 A KR1020050106840 A KR 1020050106840A KR 20050106840 A KR20050106840 A KR 20050106840A KR 20070049743 A KR20070049743 A KR 20070049743A
Authority
KR
South Korea
Prior art keywords
electrode
polycrystalline semiconductor
layer
semiconductor layer
region
Prior art date
Application number
KR1020050106840A
Other languages
English (en)
Other versions
KR101151799B1 (ko
Inventor
이석우
박용인
Original Assignee
엘지.필립스 엘시디 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지.필립스 엘시디 주식회사 filed Critical 엘지.필립스 엘시디 주식회사
Priority to KR1020050106840A priority Critical patent/KR101151799B1/ko
Priority to CNB2006100871652A priority patent/CN100461431C/zh
Priority to US11/452,996 priority patent/US7532263B2/en
Priority to JP2006176575A priority patent/JP4567634B2/ja
Publication of KR20070049743A publication Critical patent/KR20070049743A/ko
Priority to US12/385,753 priority patent/US8462281B2/en
Application granted granted Critical
Publication of KR101151799B1 publication Critical patent/KR101151799B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136213Storage capacitors associated with the pixel electrode
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13454Drivers integrated on the active matrix substrate
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136231Active matrix addressed cells for reducing the number of lithographic steps

Abstract

본 발명은 액정표시장치에 관한 것으로 특히, 구동회로 일체형 액정표시장치용 어레이 기판과 그 제조방법에 관한 것이다.
특히, 제 1 마스크 공정으로, 구동회로부와 화소영역에 구성하는 P형 및 N형 다결정 박막트랜지스터의 다결정 반도체층을 형성하고, 다결정 반도체층과 보조전극이 적층된 스토리지 제 1 전극을 형성하는 것을 특징으로 한다.
또한, 제 2 마스크 공정 및 제 3 마스크 공정으로, P형 및 N형 다결정 박막트랜지스터의 게이트 전극을 형성하고, 상기 각 다결정 박막트랜지스터의 다결정 반도체층에 p+이온과, n+이온 도핑공정및 n-이온 도핑공정을 진행하고, 스토리지 제 2 전극을 형성하는 것을 특징으로 한다.
또한, 상기 각 다결정 박막트랜지스터의 소스 및 드레인 전극과 화소 전극을 단일 마스크 공정으로 형성하는 것을 특징으로 한다.
본 발명은 전술한 마스크 공정을 포함하는 5마스크 공정으로 구동회로 일체형 액정표시장치용 어레이기판을 제작함으로써, 공정시간 단축및 공정 단순화를 통해 공정수율을 개선할 수 있는 장점이 있다.

Description

액정표시장치용 어레이기판과 그 제조방법{An array substrate of LCD and Method of fabricating of the same}
도 1은 일반적인 구동회로 일체형 액정패널을 개략적으로 도시한 평면도이고,
도 2는 종래에 따른 구동회로 일체형 액정표시장치용 어레이기판의 일부를 도시한 확대 평면도이고,
도 3a와 도 3b는 종래에 따른 구동회로 일체형 액정표시장치의 구성을 개략적으로 도시한 단면도이고,
도 4a 내지 도 4i는 종래에 따른 구동회로를 제작하는 공정을 순서대로 도시한 공정 단면도이고,
도 5a 내지 도 5i는 종래에 따른 구동회로 일체형 액정표시장치용 어레이기판의 표시영역에 대응하는 공정을 순서대로 도시한 공정 평면도이고,
도 6a 내지 도 6i는 도 5a 내지 도 5i의 Ⅲ-Ⅲ을 따라 절단한 공정 단면도이고,
도 7은 본 발명에 따른 구동회로 일체형 액정표시장치용 어레이 기판의 표시영역 일부를 확대한 평면도이고,
도 8a와 도 8b는 본 발명에 따른 구동회로 일체형 액정표시장치용 어레이기판의 단면 구성을 도시한 단면도이고,
도 9a 내지 도 9p는 본 발명에 따른 구동회로를 제작하는 공정을 순서대로 도시한 공정 단면도이고,
도 10a 내지 도 10p는 본 발명에 따른 구동회로 일체형 액정표시장치용 어레이기판의 표시영역에 대응하는 공정을 순서대로 도시한 공정 평면도이고,
도 11a 내지 도 11p는 각각 도 10a 내지 도 10p의 Ⅴ-Ⅴ를 따라 절단한 공정 단면도이다.
< 도면의 주요 부분에 대한 부호의 설명 >
100 : 기판 116 : 액티브층
118 : 제 4 반도체층 124 : 보조 전극
148 : 게이트 전극 174 : 소스 전극
176 : 드레인 전극 150 : 스토리지 제 2 전극
182 : 스토리지 제 3 전극 184 : 화소 전극
본 발명은 액정표시장치에 관한 것으로, 특히 구동회로 일체형 액정표시장치 용 어레이기판과 그 제조방법에 관한 것이다.
일반적으로, 액정표시장치는 박막 트랜지스터(Thin Film Transistor ; TFT)를 포함하는 어레이기판과 컬러필터(color filter)기판 사이에 액정을 주입하여, 이 액정의 이방성에 따른 빛의 굴절률 차이를 이용해 이미지를 얻는 표시장치이다.
이러한 표시장치의 스위칭 소자로 사용되는 박막트랜지스터는, 어레이부의 설계에 따라 다양한 형태로 구성 가능하며 특히, 액티브층으로 사용되는 반도체층으로는 비정질 실리콘 또는 다결정 실리콘(폴리 실리콘)을 사용하게 된다.
이때, 일반적인 스위칭 소자로는 수소화된 비정질 실리콘(a-Si:H)이 주로 이용되는데, 이는 저온공정이 가능하여 저가의 절연기판을 사용할 수 있기 때문이다.
그러나, 수소화된 비정질 실리콘은 원자 배열이 무질서하기 때문에 약한 결합(weak Si-Si bond)및 댕글링 본드(dangling bond)가 존재하여 빛 조사나 전기장 인가 시 준 안정상태로 변화되어 박막 트랜지스터 소자로 활용시 안정성이 문제로 대두되고 있으며, 전기적 특성(낮은 전계효과 이동도 : 0.1∼1.0㎠/V·s)이 좋지 않아 구동회로로는 쓰기 어렵다.
반면, 폴리 실리콘은 비정질 실리콘에 비하여 전계효과 이동도가 크기 때문에 기판 위에 구동회로를 만들 수 있으며, 폴리 실리콘을 이용하여 기판에 직접 구동회로를 만들면 실장이 매우 간단해 지고 액정패널을 더욱 컴팩트(compact)하게 제작할 수 있는 장점이 있다.
도 1은 일반적인 구동회로 일체형 액정표시장치용 어레이기판의 개략도이다.
도시한 바와 같이, 절연 기판(10)은 크게 표시부(D1)와 비표시부(D2)로 정의 될 수 있으며, 상기 표시부(D1)에는 다수의 화소(P)가 매트릭스 형태로 위치하고 각 화소마다 스위칭 소자(T) 및 이와 연결된 화소 전극(17)이 구성된다.
또한, 상기 화소(P)의 일 측을 따라 연장된 게이트 배선(12)과 이와는 수직하게 교차하는 데이터 배선(14)이 구성된다.
상기 비표시부(D2)에는 구동회로부(16,18)가 구성되는데, 구동 회로부(16,18)는 기판(10)의 일 측에 위치하여 상기 게이트 배선(12)에 신호를 인가하는 게이트 구동회로부(16)와, 이와는 평행하지 않은 기판(10)의 타 측에 위치하여 상기 데이터 배선(14)에 신호를 인가하는 데이터 구동회로부(18)를 포함한다.
상기 게이트 및 데이터 구동회로부(16,18)는 외부로부터 입력된 신호를 조절하여 각각 게이트 및 데이터 배선(12,14)을 통해 화소부(P)로 디스플레이 컨트롤 신호 및 데이터 신호를 공급하기 위한 장치이다.
따라서, 상기 게이트 및 데이터 구동회로부(16,18)는 입력되는 신호를 적절하게 출력시키기 위하여 일반적으로는 인버터(inverter)인 CMOS(complementary metal-oxide semiconductor)구조의 박막트랜지스터로 구성된다.
상기 CMOS는 고속 신호처리가 요구되는 구동회로부 박막 트랜지스터에 사용되는 반도체 기술의 일종으로서, 음전기로 충전된 여분의 전자들(n형 반도체)과 양전기로 충전된 정공들(p형 반도체)을 이용하여 하나의 전도체를 형성하고, 상기 두 종류의 반도체들의 효과적인 전기제어에 의해 전류 게이트를 이루기 위한 상호 보완적인 방법으로 사용된다.
이와 같이, 비표시부의 구동회로부를 이루는 CMOS 소자는 n형 및 p형 다결정 박막트랜지스터의 조합으로 이루어지고, 상기 표시부의 스위칭 소자는 n형 또는 p형 다결정 박막트랜지스터로 이루어진다.
이하, 도 2를 참조하여, 구동회로 일체형 액정표시장치용 어레이기판의 표시부의 구성을 설명한다.
도시한 바와 같이, 기판(30)의 일면에 제 1 방향으로 게이트 배선(GL)이 구성되고, 상기 게이트 배선(GL)과 교차하여 화소 영역(P)을 정의하는 데이터 배선(DL)이 구성된다.
상기 두 배선(SL,GL)의 교차부에는 게이트 전극(52)과 액티브층(38,다결정 실리콘층)과 소스 전극(74a)과 드레인 전극(74b)으로 구성된 다결정 박막트랜지스터(T)가 구성되고, 상기 화소 영역(P)에는 상기 드레인 전극(74b)과 접촉하는 화소 전극(82)이 구성된다.
또한, 상기 화소 영역(P)의 일부에는 제 1 , 제 2, 제 3 스토리지 전극(40,54,76)으로 형성된 스토리지 캐패시터(Cst)가 구성된다.
전술한 구성은, 액정패널의 표시영역을 일부 도시한 것이며 이러한 형상이 연속되어 표시영역을 이루게 된다.
전술한 표시영역의 주변으로는 구동회로부(미도시)를 형성하게 되며, 구동회로부(미도시)에는 상기 데이터 배선 및 게이트 배선(DL,GL)에 신호를 전달하기 위한 구동회로(미도시)가 형성된다.
상기 구동회로(미도시)는 다결정 박막트랜지스터의 조합으로 이루어지며, 구동 특성이 빠르고 누설전류 특성이 낮아야 하기 때문에 N형 다결정 박막트랜지스터 또는, 앞서 언급한 바와 같이 CMOS 트랜지스터의 조합으로 형성할 수 있다.
이하, 도 3a와 도 3b를 참조하여, 종래에 따른 구동회로 일체형 액정표시장치의 단면 구성을 설명한다.
(도 3a는 구동 회로부를 나타낸 단면도이고, 도 3b는 도 2의 Ⅱ-Ⅱ를 따라 절단한 단면도이다.)
도시한 바와 같이, 비표시 영역(D2)에 구성한 구동회로(DC)는 CMOS 트랜지스터의 조합으로 이루어지며, 상기 CMOS트랜지스터는 N형 박막트랜지스터(T(n))와 P형 박막트랜지스터(P(n))의 조합으로 이루어진다.
표시 영역(D1)에 구성된 단일 화소 영역(P)은, 스위칭 소자(Ts)와 이와 접촉하면서 화소 영역(P)의 전면에 형성된 화소 전극(82)과, 보조 용량부인 스토리지 캐패시터가(Cst) 형성된다.
이때, 상기 표시영역(P)에 사용하는 스위칭 소자로(Ts)는 P형 또는 N형 다결정 박막트랜지스터를 사용하게 되는데, 일반적으로는 N형 다결정 박막트랜지스터를 사용한다.
상기 스토리지 캐피시터(Cst)는, 스토리지 제 1 전극(40)과 스토리지 제 2 전극(54)과 스토리지 제 3 전극(76)으로 구성되며, 등가회로적으로는 두 개의 캐패시(C1,C2)터가 직렬 연결된 상태이다.
이와 같은 구성은, 영역을 확대하지 않고도 보조 용량을 더욱 확보할 수 있는 장점이 있다.
전술한 바와 같은 구성의 구동회로 일체형 액정표시장치용 어레이기판은, 일 반적으로 스토리지 캐패시터(Cst)를 형성하기 위한 도핑 공정과, N형 박막트랜지스터(T(n))를 형성하기 위한 n+이온 도핑공정 그리고, P형 박막트랜지스터(T(p))를 형성하기 위한 p+이온 도핑공정을 포함하여 9마스크 공정을 필요로 한다.
이에 대해, 이하 공정도면을 참조하여 종래에 따른 구동회로 일체형 액정표시장치용 어레이기판의 제조공정을 설명한다.
도 4a 내지 도 4i는 종래에 따른 구동회로를 제작하는 공정을 순서대로 도시한 공정 단면도이다.
도 5a 내지 도 5i는 종래에 따른 구동회로 일체형 액정표시장치용 어레이기판의 표시부 형성공정을 순서대로 도시한 공정 평면도이다.
도 6a 내지 도 6i는 각각 도 5a 내지 도 5i의 Ⅲ-Ⅲ을 따라 절단한 공정 단면도이다.
도 4a와 도 5a와 도 6a는 제 1 마스크 공정을 나타낸 도면이다.
도시한 바와 같이, 기판(30)을 표시부(D1)와 비표시부(D2)로 정의하고, 표시부(D1)는 다시 다수의 화소영역(P)으로 정의 한다.
이때, 비표시부(D2)에 편의상 P영역(A1)과 N영역(A2)을 정의하고, 상기 화소영역(P)에 스위칭 영역(A3)과 스토리지 영역(A4)을 정의한다.
전술한 바와 같이, 다수의 영역(A1,A2,A3,A4)이 정의된 기판(30)의 일면에 절연물질을 증착하여 버퍼층(32)을 형성하고, 상기 버퍼층(32)의 상부에 비정질 실리콘(a-Si:H)을 증착한 후 결정화 하는 공정을 진행한다.
상기 결정화를 위해 다양한 열전달 수단이 이용될 수 있지만, 일반적으로는 레이저(laser)를 이용하여 결정화를 진행한다.
결정화 공정으로 결정화된 층을 패턴하여, 상기 P영역(A1)과 N영역(A2)과 스위칭 영역(A3)에 액티브층(active layer)으로서 기능을 하는 제 1 내지 제 3 다결정 반도체층(34,36,38)을 형성하고, 상기 스토리지 영역(A4)에 전극으로서 기능을 하는 제 4 다결정 반도체층(40)을 형성한다.
이때, 제 3 다결정 반도체층(38)과 제 4 다결정 반도체층(40)은 일체로 형성할 수 있다.
도 4b와 도 5b와 도 6b는 제 2 마스크 공정을 나타내며, 상기 스토리지 영역(A4)의 제 4 다결정 반도체층(40)에 이온을 도핑(doping)하는 공정을 도시한 도면이다.
도시한 바와 같이, 상기 제 1 내지 제 4 다결정 반도체층(34,36,38,40)이 형성된 기판(30)의 전면에 포토레지스트(photoresist)를 도포한 후, 제 2 마스크 공정으로 패턴하여, 상기 P영역(A1)과 N영역(A2)및 스위칭 영역(A3)을 차폐하는 포토패턴(42)을 형성한다.
다음으로, 포토패턴(42)으로 차폐되지 않은 스토리지 영역(A4)의 제 4 다결정 반도체층(40) 표면에 이온(ion, n+이온)을 도핑하는 공정을 진행한다.
상기 제 4 다결정 반도체층(40)은 전극의 역할을 해야 하기 때문에 저항을 낮추기 위해 전술한 바와 같이 이온(n또는 p형 이온)을 도핑하는 공정을 진행하는 것이며, 이온 도핑공정이 완료되면 상기 포토패턴(42)을 제거하는 공정을 진행한다.
도 4c와 도 5c와 도 6c는 제 3 마스크 공정을 나타낸 단면도이다.
도시한 바와 같이, 상기 스토리지 영역(A4)의 제 4 다결정 반도체층(40)에 이온(ion)을 도핑하여 스토리지 제 1 전극으로 형성하는 공정 후, 상기 제 1 및 제 4 다결정 반도체층(34,36,38,40)이 형성된 기판(30)의 전면에 게이트 절연막(46)을 형성한다.
상기 게이트 절연막(46)은 질화 실리콘(SiNx)과 산화 실리콘(SiO2)을 포함하는 무기절연물질 그룹 중 선택된 하나 이상의 물질을 증착하여 형성할 수 있다.
다음으로, 상기 게이트 절연막(46)이 형성된 기판(30)의 전면에 도전성 금속을 증착하고 제 3 마스크 공정으로 패턴하여, 상기 제 1 내지 제 3 다결정 반도체층(34,36,38)의 중심에 대응하는 상부에 제 1 내지 제 3 게이트 전극(48,50,52)을 형성하고, 상기 스토리지 영역(A4)의 제 4 다결정 반도체층(40)에 대응하는 상부에 스토리지 제 2 전극(54)을 형성한다.
동시에, 상기 스위칭 영역(A3)에 구성한 게이트 전극(52)에서 연장되고 화소 영역(P)의 일 측에 위치하도록 게이트 배선(GL)을 형성하고, 상기 스토리지 제 2 전극(54)에서 연장되어 화소 영역(P)을 가로지르는 스토리지 배선(SL)을 형성한다.
도 4d와 도 5d와 도 6d는 제 4 마스크 공정을 나타내며, N영역(A2)과 스위칭 영역(A3)의 제 2 및 제 3 다결정 반도체층(36,38)에 n+이온을 도핑하기 위한 공정 단면도이다.
도시한 바와 같이, 상기 제 1 내지 제 3 게이트 전극(48,50,52)과 스토리지 제 2 전극(54)과 게이트 배선(미도시)이 형성된 기판(30)의 전면에 포토레지스트(photo-resist)를 도포한 후 제 4 마스크 공정으로 패턴하여, 상기 P영역(A1)을 덮는 포토패턴(56)을 형성한다.
다음으로, 상기 포토패턴(56)사이로 노출된 N영역(A2)과 스위칭 영역(A3)에 n+이온을 도핑(doping)하는 공정을 진행한다.
이와 같이 하면, 상기 N영역(A2)과 스위칭 영역(A3)의 제 2 다결정 반도체층(36)과 제 3 다결정 반도체층(38)영역 중 상기 제 2 게이트 전극(50)과 제 3 게이트 전극(52)의 주변으로 노출된 표면에 n+이온이 도핑되며, 이온이 도핑된 영역은 저항성 접촉(ohmic contact)특성을 갖는다.
전술한 바와 같은 제 4 마스크 공정이 완료되면, 상기 포토패턴(56)을 제거하는 공정을 진행한다.
도 4e와 도 5e와 도 6e는 제 5 마스크 공정을 나타내며, P영역(A1)의 다결정 반도체층에 p+이온을 도핑하기 위한 공정 단면도이다.
도시한 바와 같이, 제 1 내지 제 3 게이트 전극(48,50,52)과 스토리지 제 2 전극(54)이 형성된 기판(30)의 전면에 포토레지스트(photoresist)를 도포한 후 제 5 마스크 공정으로 패턴하여, N영역(A2)과 스위칭 영역(A3)과 스토리지 영역(A4)을 덮는 포토패턴(58)을 형성한다.
이때, 상기 스토리지 영역(A4)은 이미 제 2 스토리지 전극(54)이 형성된 상태이므로 포토패턴을 형성하지 않아도 좋다.
다음으로, P영역(A1)의 노출된 제 1 다결정 반도체층(34)중 게이트 전극(48) 의 주변으로 노출된 표면에 p+이온을 도핑하는 공정을 진행한다.
이때, 이온이 도핑된 영역은 앞서 언급한 바와 같이 저항성 접촉(ohmic contact)특성을 갖는다.
도 4f와 도 5f와 도 6f는 제 6 마스크 공정을 나타낸 공정 단면도이다.
전술한 바와 같이, 제 1 내지 제 3 다결정 반도체층(34,36,38)에 이온을 도핑하여 저항성 접촉영역(이하, 오믹영역 이라함) 형성공정이 진행된 기판(30)의 전면에 질화 실리콘(SiNX)과 산화 실리콘(SiO2)을 포함하는 무기절연물질그룹 중 선택된 하나를 증착하여 층간 절연막(interlayer, 60)을 형성한다.
다음으로, 상기 층간 절연막(60)과 하부의 게이트 절연막(46)을 제 6 마스크 공정으로 패턴하여, 상기 제 1 내지 제 3 다결정 반도체층(34,36,38)의 이온도핑 영역(오믹콘택영역)을 노출하는 콘택홀을 형성한다.
상세히는, 상기 제 1 내지 제 3 게이트 전극(48,50,52)을 중심으로 양측의 다결정 반도체층(34,36,38)즉, 오믹영역을 각각 노출하는 제 1 콘택홀(62a,64a,66a)과 제 2 콘택홀(62b,64b,66b)을 형성한다.
도 4g와 도 5g와 도 6g는 제 7 마스크 공정을 나타낸 공정 단면도이다.
상기 제 1 내지 제 3 다결정 반도체층(34,36,38)의 오믹영역(이온 도핑영역)일부를 노출하는 층간 절연막(60)이 형성된 기판(30)의 전면에 크롬(Cr), 몰리브덴(Mo), 텅스텐(W), 구리(Cu), 알루미늄합금(AlNd)등을 포함하는 도전성 금속 그룹 중 선택된 하나를 증착하고 패턴하여, 상기 노출된 오믹영역과 접촉하는 소스 전극 (70a,72a,74a)과 드레인 전극(70b,72b,74b)을 형성한다.
이때, 상기 스위칭 영역(A3)에 구성한 드레인 전극(74b)에서 스토리지 영역(A3)으로 연장된 연장부를 더욱 형성하며, 이는 스토리지 제 3 전극(76)으로서의 역할을 하게 된다.
또한, 상기 표시영역(D1)의 스위칭 영역(A3)에 형성한 소스 전극(74a)에서 연장되고, 상기 게이트 배선(GL)과 교차하여 화소 영역(P)의 일 측으로 연장된 데이터 배선(DL)을 형성한다.
전술한 제 1 내지 제 7 마스크 공정을 통해, 비표시부(D2)에는 p형 다결정 박막트랜지스터와 n형 다결정 박막트랜지스터의 조합인 CMOS소자가 형성되고, 상기 표시 영역(D1)의 스위칭 영역(A3)에는 n형 다결정 박막트랜지스터가 형성되고, 상기 스토리지 영역(A4)에는 스토리지 제 1 전극(40)과 스토리지 제 2 전극(54)과 스토리지 제 3 전극(76, 소스 드레인 금속층)으로 구성된 제 1 및 제 2 스토리지 캐패시터(C1,C2)가 형성된다.
도 4h와 도 5h와 도 6h는 제 8 마스크 공정을 나타낸 공정 단면도이다.
도시한 바와 같이, 상기 각 영역(A1,A2,A3)마다 소스전극(70a,72a,74a)과 드레인 전극(70b,72b,74b)이 형성된 기판(30)의 전면에 앞서 언급한 절연물질 그룹 중 선택된 하나 이상의 물질을 증착하여 보호층(78)을 형성한다.
상기 보호층(78)을 제 8 마스크 공정으로 패턴하여, 상기 스위칭 영역(A3)의 드레인 전극(74b) 또는 스토리지 제 3 전극(76)을 노출하는 드레인 콘택홀(80)을 형성한다.
도 4i와 도 5i와 도 6i는 제 9 마스크 공정을 나타낸 공정 단면도이다.
도시한 바와 같이, 보호층(78)이 형성된 기판(30)의 전면에 인듐-틴-옥사이드(ITO)와 인듐-징크-옥사이드(IZO)를 포함하는 투명한 도전성 금속 그룹 중 선택된 하나를 증착하고 제 9 마스크 공정으로 패턴하여, 상기 드레인 전극(74b)또는 이에 연장된 상기 스토리지 제 3 전극과 접촉하면서 상기 화소 영역(P)에 위치하는 화소 전극(82)을 형성한다.
이상으로, 전술한 바와 같은 제 1 내지 제 9 마스크공정을 통해 종래에 따른 구동회로 일체형 액정패널의 박막트랜지스터 어레이기판을 제작할 수 있다.
따라서, 종래에는 다수의 공정으로 구동회로 일체형 어레이기판을 제작하기 때문에, 공정시간 지연과 생산비용 증가에 의해 공정수율이 저하되는 문제점이 있다.
또한, 다수의 공정에 따른 불량 발생률을 높이는 단점이 있다.
본 발명은 전술한 문제를 해결하기 위해 제안된 것으로, 공정수를 줄여 공정 시간을 단축하고, 공정비용을 낮추는 동시에, 불량 발생확률을 낮춰 생산수율을 높이는 것을 목적으로 한다.
상기 목적을 달성하기 위한 본 발명에 따른 구동회로 일체형 액정표시장치용 어레이기판은 화소영역을 포함하는 표시부와, 비표시부로 정의된 기판과; 상기 기판의 비표시부에 구성된 구동회로와; 상기 화소영역의 일 측에 구성된 스위칭 소자와; 상기 화소 영역의 일부에 구성되고, 다결정 반도체층과 제 1 금속전극이 적층된 스토리지 제 1 전극과, 스토리지 제 2 전극과, 투명전극과 제 2 금속 전극이 적층된 스토리지 제 3 전극으로 구성된 스토리지 캐패시터와; 상기 스위칭 소자와 접촉하고, 상기 화소 영역에 위치한 화소 전극을 포함한다.
상기 구동회로는 n형 다결정 박막트랜지스터와 p형 다결정 박막트랜지스터로 구성된 CMOS소자의 조합으로 이루어지고, 상기 스위칭 소자는 n형 다결정 박막트랜지스터인 것을 특징으로 한다.
상기 p형 다결정 박막트랜지스터와 상기 n형 다결정 박막트랜지스터는 다결정 액티브층과, 상기 액티브층 상부의 게이트 전극과 소스및 드레인 전극을 포함하고, 상기 p형 다결정 박막트랜지스터는 상기 소스 및 드레인 전극과 접촉하는 액티브층의 표면에 p+이온이 도핑되고, 상기 n형 다결정 박막트랜지스터는 상기 소스 및 드레인 전극과 접촉하는 액티브층의 표면에 n+이온이 도핑되고, 상기 n+이온의 도핑영역과 게이트 전극의 사이에는 n-이온이 도핑된 저농도 도핑영역을 포함하는 것을 특징으로 한다.
상기 소스 및 드레인 전극은 투명전극과 불투명전극이 적층되어 구성된 것을 특징으로 한다.
본 발명의 특징에 따른 구동회로 일체형 액정표시장치용 어레이기판 제조방법은 기판에 스위칭 영역과 스토리지 영역을 포함하는 다수의 화소 영역으로 구성 된 표시영역과, 구동 회로부를 포함하는 비표시 영역을 정의하는 단계와; 상기 구동회로부에 제 1 다결정 반도체층과 제 2 다결정 반도체층을 형성하고, 상기 스위칭 영역과 스토리지 영역에 제 3 다결정 반도체층과 제 4 다결정 반도체층과, 상기 제 4 다결정 반도체층의 상부에 보조 전극을 형성하는 제 1 마스크 공정 단계와; 상기 제 1 다결정 반도체층의 상부에 게이트 전극을 형성하고, 상기 제 2 다결정 반도체층과 제 3 다결정 반도체층 및 상기 보조전극의 상부에 각각 이들을 덮는 금속패턴을 형성하고, 상기 게이트 전극이 덮히지 않은 제 1 다결정 반도체층의 표면에 p+이온을 도핑하는 제 2 마스크 공정 단계와; 상기 제 2 및 제 3 다결정 반도체층의 일부 상부에 게이트 전극을 형성하고, 상기 게이트 전극에 대응하지 않는 제 2 및 제 3 다결정 반도체층의 표면에 부분적으로 n+이온과 n-이온을 각각 도핑하고 동시에, 상기 보조 전극 주변의 제 4 다결정 반도체층 표면에 n+이온을 도핑하고, 상기 보조 전극의 상부에 제 1 금속전극을 형성하는 제 3 마스크 공정 단계와; 상기 기판의 전면에 상기 제 1 내지 제 3 다결정 반도체층을 노출하는 제 1 제 제 2 층간 절연막을 형성하는 제 4 마스크 공정 단계와; 상기 노출된 제 1 내지 제 3 다결정 반도체층 마다 이와 접촉하고 투명전극과 불투명 전극이 적층되어 구성된 소스 및 드레인 전극을 형성하고, 상기 제 1 금속전극의 상부에 투명전극과 제 2 금속전극을 적층 형성하고, 상기 스토리지 영역 및 스위칭 영역을 제외한 화소 영역에 투명한 화소 전극을 형성하는 제 5 마스크 공정 단계를 포함한다.
상기 제 1 마스크 공정 단계는, 기판 상에 다결정 실리콘층과, 제 1 도전성 금속층을 적층하는 단계와; 상기 제 1 도전성 금속층의 상부에 포토레지스트를 도 포하여 감광층을 형성하는 단계와; 상기 감광층의 이격된 상부에 투과부와 차단부와 반투과부로 구성된 제 1 마스크를 위치시키는 단계와; 상기 마스크의 상부로 빛을 조사하여 하부의 감광층을 노광하고 현상하여, 상기 구동회로부에 상부로 부터 일부가 제거된 상태로 패턴된 제 1 포토패턴과 제 2 포토 패턴을 형성하고, 상기 스위칭 영역에 상기 제 1 내지 제 2 포토패턴과 동일한 높이의 제 3 포토 패턴을 형성하고, 상기 스토리지 영역에 원래 높이로 패턴된 제 4 포토패턴을 형성하는 단계와; 상기 제 1 내지 제 4 포토 패턴의 주변으로 노출된 상기 제 1 도전성 금속층을 제거하여, 상기 제 1 내지 제 4 포토 패턴의 하부에 제 1 내지 제 4 금속패턴을 형성하는 단계와; 상기 제 1 내지 제 3 포토패턴을 애싱공정으로 제거하여, 상기 제 1 내지 제 3 금속패턴을 노출하는 단계와; 상기 노출된 제 1 내지 제 3 금속패턴을 제거하여, 상기 구동 회로부에 제 1 다결정 반도체층과 제 2 다결정 반도체층과, 상기 스위칭 영역에 제 3 다결정 반도체층과 상기 스토리지 영역에 제 4 다결정 반도체층과 이것의 상부에 제 4 금속패턴(보조 전극)을 형성하는 단계를 포함한다.
상기 제 1 내지 제 4 다결정 반도체층과 상기 기판 사이에 절연성 버퍼층을 더욱 포함한다.
상기 제 2 마스크 공정 단계는, 상기 제 1 내지 제 4 다결정 반도체층과, 상기 제 4 다결정 반도체층의 상부에 보조전극이 형성된 기판의 전면에 절연막과 제 2 도전성 금속층을 적층하는 단계와; 상기 제 2 도전성 금속층을 제 2 마스크 공정으로 패턴하여, 상기 제 1 다결정 반도체층의 중심에 대응하여 게이트 전극을 형성 하고, 상기 제 2 다결정 반도체층 내지 제 4 다결정 반도체층의 상부에 각각 이들을 덮는 금속패턴을 형성하는 단계를 포함한다.
상기 제 3 마스크 공정 단계는, 상기 제 1 다결정 반도체층의 상부에 게이트 전극이 형성되고, 상기 제 2 다결정 반도체층과 제 3 다결정 반도체층과 제 4 다결정 반도체층의 상부에 이들을 덮는 금속패턴이 형성된 기판의 전면에 포토레지스트를 도포하여 감광층을 형성하는 단계와; 상기 제 2 다결정 반도체층과 제 3 다결정 반도체층에 제 1 액티브 영역과, 제 1 액티브 영역의 양측에 제 2 액티브 영역과, 상기 제 1 및 제 2 액티브 영역 사이에 제 3 액티브 영역을 정의하는 단계와; 상기 감광층을 제 3 마스크로 노광한 후 현상하여, 상기 제 1 다결정 반도체층을 덮는 제 1 포토패턴과, 상기 제 2 및 제 3 다결정 반도체층 중 제 1 및 제 3 액티브 영역을 덮는 제 2 포토패턴과 제 3 포토패턴과, 상기 제 4 다결정 반도체층을 덮는 제 4 포토패턴을 형성하는 단계와; 상기 제 1 내지 제 4 포토패턴 사이로 노출된 상기 금속패턴을 제거하여, 상기 제 2 및 제 3 포토패턴의 하부에 각각 게이트 전극을 형성하고, 상기 제 4 포토 패턴의 하부에 제 1 금속전극을 형성하는 단계와; 상기 제 2 및 제 3 다결정 반도체층의 제 2 액티브 영역에 n+이온을 도핑하여 오믹영역을 형성하고 동시에, 상기 보조 전극 주변의 제 4 반도체층에 n+이온을 도핑하는 단계와; 상기 제 2 내지 제 3 포토 패턴을 애싱하여, 상기 제 2 및 제 3 다결정 반도체층의 제 3 액티브 영역에 대응하는 게이트 전극을 노출하는 단계와; 상기 노출된 게이트 전극을 제거하는 단계와; 상기 제 2 및 제 3 다결정 반도체층의 제 3 액티브 영역에 n-이온을 도핑하여 저농도 도핑영역을 형성하는 단계를 포함한다.
상기 제 2 및 제 3 다결정 반도체층의 제 2 액티브 영역에 상기 소스 및 드레인 전극이 접촉하는 것을 특징으로 한다.
상기 제 5 마스크 공정 단계는, 상기 제 1 및 제 2 층간 절연막이 형성된 기판의 전면에 투명 전극층과 도전성 금속층과 감광층을 적층하는 단계와; 상기 감광층의 이격된 상부에 투과부와 차단부와 반투과부로 구성된 제 5 마스크를 위치시키는 단계와;
상기 마스크의 상부로 부터 빛을 조사하여 상기 감광층을 노광한 후에 현상하여, 상기 구동회로 영역에 각각 이격된 제 1 포토 패턴과 제 2 포토 패턴과, 상기 스위칭 영역에 이격된 제 3 포토 패턴과, 상기 스토리지 영역과 화소 영역에 걸쳐 제 4 포토 패턴을 형성하는 단계와; 상기 제 1 내지 제 4 포토 패턴의 주변으로 노출된 도전성 금속층과 하부의 투명 전극층을 제거하여, 상기 제 1 내지 제 3 포토 패턴의 하부에 상기 제 1 내지 제 3 반도체층과 각각 접촉하고 투명전극층과 도전성 금속층이 적층되어 구성된 소스 전극과 드레인 전극과, 상기 제 4 포토 패턴의 하부에 상기 스토리지 영역및 화소 영역에 걸쳐 패턴된 투명전극층과 도전성 금속층을 형성하는 단계와; 상기 제 1 내지 제 4 포토 패턴을 애싱(ashing)하여, 제 4 포토 패턴을 제거하여 하부의 패턴된 도전성 금속층을 노출하는 단계와; 상기 노출된 도전성 금속층을 제거하여, 상기 스토리지 영역에 대응하여 적층된 투명 전극층과 도전성 금속층(제 2 금속전극)과, 상기 스위칭 영역 및 스토리지 영역을 제외한 화소 영역에 대응하여 투명한 화소 전극을 형성하는 단계를 포함한다.
상기 제 3 및 제 4 다결정 반도체층은 일체로 형성되고, 상기 제 3 다결정 반도체층과 접촉하는 드레인 전극을 구성하는 도전성 금속층과 상기 스토리지 영역의 도전성 금속층(제 2 금속전극)또한 일체로 구성된 것을 특징하며, 상기 화소 전극은 상기 제 3 다결정 반도체층과 접촉하는 드레인 전극 또는 상기 스토리지 영역의 도전성 금속층(제 2 금속전극)과 접촉하는 것을 특징으로 한다.
상기 층간 절연막을 형성하는 제 4 마스크 공정 후에, 기판을 열처리 하여 상기 제 4 다결정 반도체층의 표면에 도핑된 n+ 이온이 상기 보조 전극의 하부로 확산되도록 하여, 상기 보조 전극과 상기 제 4 다결정 반도체층이 오믹 콘택을 이루도록 하는 단계를 포함한다.
상기 스토리지 영역의 적층된 제 4 다결정 반도체층과 보조 전극은 스토리지 제 1 전극의 기능을 하고, 상기 제 1 금속 전극은 스토리지 제 2 전극의 기능을 하고, 상기 적층된 투명전극층과 제 2 금속전극(도전성 금속층)은 스토리지 제 3 전극의 기능을 하여 스토리지 캐패시터를 이루는 것을 특징으로 한다.
상기 제 1 층간 절연막은 산화 실리콘((SiO2)을 증착하여 형성하고, 상기 제 2 층간 절연막은 질화 실리콘(SiNX)을 증착하여 형성하는 것을 특징으로 한다.
이하, 본 발명의 실시예에 따른 구동회로 일체형 액정표시장치용 어레이기판의 제조방법을 설명한다.
-- 실시예 --
도 7은 본 발명에 따른 구동회로 일체형 액정표시장치용 어레이 기판의 표시 영역 일부를 확대한 평면도이다.
도시한 바와 같이, 기판(100)상에 일 방향으로 연장된 게이트 배선(GL)과, 상기 게이트 배선(GL)과 수직하게 교차하여 화소 영역(P)을 정의하는 데이터 배선(DL)을 구성한다.
상기 게이트 배선(GL)과 데이터 배선(DL)의 교차지점에는 스위칭 소자인 다결정 박막트랜지스터(Ts)를 구성하며, 상기 화소 영역(P)에는 화소 전극(184)을 구성한다.
상기 다결정 박막트랜지스터(Ts)는 다결정 실리콘층인 액티브층(116)과, 게이트 전극(148)과 소스 전극(174)과 드레인 전극(176)을 포함하며, 상기 화소 전극(184)은 상기 드레인 전극(176)과 접촉하도록 구성한다.
상기 화소 영역(P)의 일부에는, 보조 용량부인 스토리지 캐패시터(Cst)를 구성하는데 이때, 상기 스토리지 캐패시터(Cst)는 다결정 반도체층(120)과 보조전극(124)이 적층된 스토리지 제 1 전극(S1)과, 스토리지 배선(SL)에서 상기 스토리지 제 1 전극(S1)의 상부로 연장된 스토리지 제 2 전극(150)과, 상기 드레인 전극(176)에서 상기 스토리지 제 2 전극(150)의 상부로 연장된 스토리지 제 3 전극(182)으로 이루어진다.
이때, 특징적인 것은 상기 보조 전극(124)과 그 하부의 다결정 반도체층(118)은 오믹 콘택을 이루어 동일 신호가 흐르도록 한다.
또한, 상기 소스 및 드레인 전극(174,176)은 투명 전극층(174a,176a)과 도전성 금속층(174b,176b)이 적층된 형상이고 동시에, 상기 스토리지 제 3 전극(182) 또한 투명 전극층(178a)과 도전성 금속층(178b)된 형상이며 이때, 상기 스토리지 제 3 전극의 투명 전극층(178a)은 상기 화소 전극(184)과 일체로 구성되는 것을 특징으로 한다.
이하, 단면 구성을 참조하여 전술한 구성을 포함하는 구동회로 일체형 액정표시장치용 어레이기판의 구성을 알아본다.
이하, 도 8a와 도 8b본 발명에 따른 구동회로 일체형 액정표시장치용 어레이기판의 단면 구성을 도시한 단면도이다.(도 8b는 도 7의 Ⅴ-Ⅴ를 따라 절단한 단면도이다. )
도시한 바와 같이, 구동회로 일체형 액정표시장치용 어레이기판(100)은 표시부(D1)와 비표시부(D2)로 나눌 수 있다.
상기 비표시부(D2)에는 n형 다결정 박막트랜지스터(T(n))와 p형 다결정 박막트랜지스터(T(p))로 이루어진 CMOS조합으로 구성된 구동회로를 형성한다.
상기 표시부(D1)에는 스위칭 소자(Ts)와, 다결정 반도체층과(118)과 보조전극(124)이 적층된 제 1 스토리지 전극(S1)과, 제 2 스토리지 전극(150)과 투명 전극층(178a)과 도전성 금속층(178b)이 적층된 스토리지 제 3 전극(182)을 포함하는 스토리지 캐패시터(Cst)와, 화소 영역(P)마다 상기 스위칭 소자(Ts)와 접촉하는 화소 전극(184)을 형성한다.
상기 스위칭 소자(Ts)로 보통 n형 다결정 박막트랜지스터를 구성하고, 상기 스토리지 캐패시터(Cst)는 스토리지 제 1 전극 및 제 2 전극(S1,150)으로 구성된 제 1 스토리지 캐패시터(C1)와, 상기 스토리지 제 2 전극 및 제 3 전극(150,182)으 로 이루어진 제 2 스토리지 캐패시터(C2)를 등가 회로적으로 직렬 연결한 구성이다.
전술한 구성에서 특징적인 것은, 상기 구동회로 및 스위칭 소자(DC,Ts)로 사용되는 n형 및 p형 다결정 박막트랜지스터(T(n),Ts,T(p))의 다결정 반도체층(112,114,116)과, 상기 스토리지 캐패시터(Cst)의 다결정 반도체층(118)과 그 상부의 보조전극(124)을 단일 마스크 공정으로 구성하는 것이다.
또 다른 특징은, n형 및 p형 다결정 박막트랜지스터(T(n),Ts,T(p)의 게이트 전극(136,146,148)과, n형 다결정 박막트랜지스터(T(n),Ts)의 다결정 반도체층(114,116)의 표면에 부분적으로 n+ 이온 도핑과, n-이온도핑을 진행하고, 상기 p형 다결정 박막트랜지스터(T(p))의 반도체층(112)에 p+이온을 도핑하는 공정과, 상기 스토리지 캐패시터(Cst)의 스토리지 제 2 전극(150)을 형성하는 공정을 두 번의 마스크 공정으로 진행하는 것을 특징으로 한다.
또한, 상기 소스 및 드레인 전극(174,176)과 스토리지 제 3 전극(182)과 상기 화소 전극(184)을 단일 마스크 공정으로 형성하는 것을 특징으로 한다.
이때, 상기 화소전극(184)과 접촉하는 층간 절연막(152a,152b)은 산화 실리콘막(152a,SiO2)과 질화 실리콘막(152b,SiNX)을 적층하여 형성하며 특히, 상기 화소 전극(184)과의 계면특성이 좋은 질화 실리콘막(152b)이 상기 화소 전극과 직접 접촉하도록 구성한다.
본 발명에 따른 구동회로 일체형 액정표시장치용 어레이기판은 전술한 마스 크 공정을 포함해 5마스크 공정으로 제작할 수 있는 것을 특징으로 한다.
이하, 공정도면을 참조하여, 본 발명에 따른 구동회로 일체형 액정표시장치용 어레이기판의 제조공정을 설명한다.
도 9a 내지 도 9p는 본 발명에 따른 구동회로 제조공정을 순서대로 도시한 공정 단면도이다.
도 10a 내지 도 10p는 본 발명에 따른 구동회로 일체형 액정표시장치용 어레이기판의 표시부 제조공정을 순서대로 도시한 공정 평면도이다.
도 11a 내지 도 11p는 각각 도 10a 내지 도 10p의 Ⅴ-Ⅴ를 따라 절단한 공정 단면도이다.
이하, 도 9a 내지 도 9e와 도 10a 내지 도 10e와 도 11a 내지 도 11e는 제 1 마스크 공정을 나타낸 도면이다.
도 9a와 도 10a와 도 11a에 도시한 바와 같이, 기판(100)을 표시부(D1)와 비표시부(D2)로 정의하고, 표시부(D1)는 다시 다수의 화소영역(P)으로 정의 한다.
이때, 비표시부(D2)에 편의상 P영역(A1)과 N영역(A2)을 정의하고, 상기 화소영역(P)에 스위칭 영역(A3)과 스토리지 영역(A4)을 정의한다.
이때, P영역(A1)은 p형 다결정 박막트랜지스터(T(p))가 형성될 영역이고, N영역(A2)은 n형 다결정 박막트랜지스터(T(n))가 형성될 영역이고, 상기 스위칭 영역(A3)은 스위칭 소자로 n형 다결정 박막트랜지스터가 형성될 영역이고, 상기 스토리지 영역(A4)은 스토리지 캐패시터가 형성될 영역이다.
전술한 바와 같이, 다수의 영역(A1,A2,A3,A4)이 정의된 기판(100)의 전면에 버퍼층(102)과 다결정 실리콘층(104)과 제 1 도전성 금속층(106)을 적층 형성한다.
상기 버퍼층(102)은 질화 실리콘(SiN2)과 산화 실리콘(SiNx)을 포함하는 무기절연물질 그룹 중 선택된 하나 또는 그 이상의 물질을 증착하여 형성한다.
상기 다결정 실리콘층(104)은 불순물이 포함되지 않은 순수한 (a-Si:H)을 비정질 실리콘을 증착한 후, 탈수소 공정 및 결정화 공정을 진행하여 형성한다.
상기 도전성 금속층(106)은 텅스텐(W), 몰리브덴(Mo), 크롬(Cr), 몰리 텅스텐(MoW)등을 포함하는 도전성 금속 그룹 중 선택된 하나를 증착하여 형성한다.
다음으로, 상기 제 1 도전성 금속층(106)이 형성된 기판(100)의 전면에 포토레지스트(photoresist)를 도포하여 감광층(108)을 형성한다.
다음으로, 상기 감광층(108)과 이격된 상부에 투과부(B1)와 차단부(B2)와 반투과부(B3, slit area)로 구성된 마스크(mask, m)를 위치시킨다.
상기 차단부(B2)는 스토리지 영역(A4)에 대응되도록 하고, 상기 반투과부(B3)는 P영역(A1)과 N영역(A2)과 스위칭 영역(A1)에 대응되도록 하고, 상기 투과부(B3)는 그 외 영역에 대응되도록 한다.
이때, 상기 마스크(M)는 감광층(108)의 위치에 따라 강도가 다른 빛이 조사되도록 하여 부분적으로 감광층을 노광하도록 하는 것으로 특히, 상기 반투과부(slit area, B3)는 빛의 회절에 따른 광강도 감소를 이용해 하부 감광층이 표면으로부터 일부만 노광되도록 하는 특징을 가진다.
따라서, 도 9b와 도 10b와 도 11b에 도시한 바와 같이, 상기 마스크의 상부 로 빛을 조사한 후 현상하게 되면, 상기 P영역(A1)과 N영역(A2)에는 처음 높이보다 일부 제거되어 낮아진 제 1 포토패턴(110a)과 제 2 포토패턴(110b)이 형성되고, 상기 스위칭 영역 및 스토리지 영역(A3,A4)은 높이에 차이가 존재하는 제 3 포토패턴(110c)이 존재한다.
즉, 상기 스위칭 영역(A3)과 스토리지 영역(A4)에 걸쳐 제 3 포토패턴(110c)이 형성되나, 상기 마스크의 반투과부(도 9a,11a의 B3)가 위치했던 상기 스위칭 영역(A3)에 대응하는 부분은 낮은 높이로 형성된다.
연속하여, 상기 제 1 내지 제 3 포토패턴(110a,110b,110c)의 주변으로 노출된 도전성 금속총(106)및 그 하부의 다결정 실리콘층(104)을 제거하는 공정을 진행한다.
이와 같이 하면, 도 9c와 도 10c와 도 11c에 도시한 바와 같이, 제 1 내지 제 3 포토 패턴(110a,110b,110c)의 하부에는 제 1 내지 제 3 금속패턴(120,122,124)과 그 하부에 제 1 내지 제 4 다결정 반도체층(112,114,116,118)이 남게 된다.
이때, 상기 제 3 및 제 4 다결정 반도체층(116,118)은 일체로 패턴된다.
다음으로, 상기 제 1 내지 제 3 포토 패턴(110a,110b,110c)을 애싱하는 공정을 진행한다.
이와 같이 하면, 도 9d와 도 10d와 도 11d에 도시한 바와 같이, 상기 P영역(A1)과 N영역(A2)과 스위칭 영역(A3)에 대응하는 포토패턴(미도시)이 제거되고, 상기 스토리지 영역(A4)에 대응하는 포토패턴(126)만이 남게 된다.
다음으로, 상기 P영역(A1)과 N영역(A2)과 스위칭 영역(A3)에 대응하여 노출된 제 1 내지 제 3 금속패턴(120,122,124)를 제거하는 공정을 진행한다.
이와 같이 하면, 도 9e와 도 10e와 11e에 도시한 바와 같이, P영역(A1)과 N영역(A2)과 스위칭 영역(A3)에 제 1 내지 제 3 다결정 반도체층(112,114,116)이 노출되고, 상기 스토리지 영역의 제 4 반도체층(118)상부에는 상기 제 3 다결정 반도체층(116)에 대응하는 부분이 식각된 제 3 금속패턴(124,이하, 보조 전극이라 함)이 남게 된다.
이상으로 전술한 제 1 마스크 공정을 통해, P영역(A1)과 N영역(A2)과 스위칭 영역(A3)에 제 1 내지 제 3 다결정 반도체층(112,114,116)을 형성할 수 있었고, 상기 스토리지 영역(A4)에 상기 제 3 다결정 반도체층(116)과 일체로 구성된 제 4 다결정 반도체층(118)과, 보조 전극(124)을 적층하여 형성할 수 있었다.
이때, 상기 제 4 다결정 반도체층(118)과 이에 적층된 보조 전극(124)은 스토리지 제 1 전극으로서의 역할을 하게 된다.
전술한 공정에서, 상기 제 4 다결정 반도체층(118)에 보조 전극(124)을 형성함으로써, 상기 제 4 다결정 반도체층을 전극으로 사용하기 위한 별도의 불순물 이온도핑 공정을 생략할 수 있다.
이하, 도 9f 내지 도 9g와 도 10f 내지 도 10g와 도 11f 내지 도 11g는 제 2 마스크 공정을 나타낸 도면이다.
도 9f와 도 10f와 도 11f에 도시한 바와 같이, 상기 스토리지 영역(A4)에 보조 전극(124)이 형성된 기판(100)의 전면에 게이트 절연막(128)과 제 2 도전성 금 속층(130)을 적층한다.
다음으로, 상기 제 2 도전성 금속층(130)이 형성된 기판(100)의 전면에 포토레지스트(photoresist)를 도포하여 감광층(132)을 형성한다.
다음으로, 제 2 마스크로 상기 감광층(132)을 노광하고 현상하는 공정을 진행한다.
도 9g와 도 10g와 도 11g에 도시한 바와 같이, P영역(A1)과 N영역(A2)에 남겨진 제 1 및 제 2 포토 패턴(134a,134b)과, 상기 스위칭 영역(S)과 상기 스토리지 영역(A4)에 남겨진 제 3 포토 패턴(134c)의 주변으로 노출된 도전성 제 2 금속층(도 9f와 도 11f의 130)을 제거하는 공정을 진행한다.
이와 같이 하면, 상기 P영역(A1)의 제 1 포토패턴(134a) 하부에는 게이트 전극(136)이 형성되고, 상기 N영역(A2)과 스위칭 영역 및 스토리지 영역(A3,A4)에는 제 1 금속패턴(138)과 제 2 금속패턴(140)이 남게 된다.
이때, 상기 P영역(A1)의 제 1 다결정 반도체층(112)을 제 1 액티브 영역(B1)과, 제 1 액티브 영역(B1)양측의 제 2 액티브 영역(B2)으로 정의한다면, 상기 게이트 전극(136)은 상기 제 1 액티브 영역(B1)에 대응하도록 형성한다.
전술한 공정에서, 상기 제 2 금속패턴(140)의 일측과 타측에 연결된 게이트 배선(GL)과 스토리지 배선(SL)을 형성한다.
다음으로, 상기 제 1 내지 제 3 포토패턴(134a,134b,134c)을 제거하는 공정을 진행한다.
도 9h와 도 10h와 도 11h는 P영역의 제 1 다결정 반도체층에 p+이온을 도핑 하는 공정을 나타낸 도면이다.
도시한 바와 같이, 상기 P영역(A1)에 게이트 전극(136)과, 상기 N영역(A2)에 제 1 금속패턴(138)과, 상기 스위칭 영역 및 스토리지 영역(A3,A4)에 제 3 금속패턴(140)이 형성된 기판(100)의 전면에 p+이온을 도핑하는 공정을 진행한다.
이와 같이 하면, 상기 P영역(A1)에 구성한 제 1 다결정 반도체층(112)의 제 2 액티브 영역(B2)에 p+이온이 도핑되어 오믹영역이 형성된다.
도 9i 내지 도 9k와 도 10i 내지 도 10k와 도 11i 내지 도 11k는 제 3 마스크 공정을 나타낸 도면이다.
도 9i와 도 10i와 도 11i에 도시한 바와 같이, 상기 게이트 전극(136)과 제 1 내지 제 2 금속패턴(도 9h와 도 11h의 140)이 형성된 기판(SL)의 전면에 감광층형성하고 제 3 마스크 공정으로 패턴하여, 상기 P영역(A1)에는 이를 덮는 제 1 포토패턴(142a)과, 상기 N영역(A2)은 제 2 포토패턴(142b)과 그 하부의 게이트 전극(146)과, 상기 스위칭 영역(A3)은 제 3 포토 패턴(142c)과 그 하부의 게이트 전극(148)과, 상기 스토리지 영역(A4)은 제 4 포토 패턴(142d)과 그 하부의 스토리지 제 2 전극(150)을 형성한다.
상기 스위칭 영역(A3)의 게이트 전극(148)은 게이트 배선(GL)에서 돌출된 형상이고, 상기 스토리지 제 2 전극(150)은 상기 스토리지 배선(SL)에서 돌출 연장된 형상이다.
이때, 상기 N영역(A2)과 스위칭 영역(A3)의 제 2 내지 제 3 다결정 반도체층(114,116)을 제 1 액티브 영역(B1)과, 제 1 액티브 영역(B1) 양측의 제 2 액티브 영역(B2)과, 상기 제 2 액티브 영역(B2)과 제 1 액티브 영역(B1)의 사이를 제 3 액티브 영역(B3)으로 정의한다면, 상기 각 게이트 전극(146,148)은 상기 제 1 액티브 영역 및 제 3 액티브 영역(B1,B3)에 대응하여 위치하도록 형성한다.
다음으로, 상기 제 1 내지 제 4 포토 패턴(142a,142b,142c,142d)을 그대로 둔 상태에서 기판(100)의 전면에 n+이온을 도핑하는 공정을 진행한다.
이와 같이 하면, 상기 제 2 포토 패턴(142b)과 제 3 포토 패턴(142c)에 의해 가려지지 않은 제 2 및 제 3 다결정 반도체층(114,116)의 제 2 액티브 영역(B2)에 n+이온이 도핑되고 이 부분은 오믹 영역이 된다.
이때, 상기 보조 전극(124)의 주변으로 노출된 상기 제 4 다결정 반도체층의 표면에도 n+이온이 도핑된다.
도9j 내지 도 9k와 도 10j 내지 도10k와 도11j 내지 도11k N영역과 스위칭영역의 다결정 반도체층에 저농도 도핑영역인 LDD영역을 형성하기 위한 공정이다.
도 9j와 도 10j와 도 11j는 상기 제 1 내지 제 4 포토패턴을 애싱(ashing)한 결과를 도시한 도면이다.
도시한 바와 같이, 상기 P영역(A1)과 N영역 및 스위칭 영역(A2,A3)과 스토리지 영역(A4)에 남겨진 제 1 내지 제 4 포토패턴(142a,142b,142c,142d)을 애싱(ashing)하는 공정을 진행한다.
상기 애싱공정은 건식식각 공정과 유사하며, 상기 제 1 내지 제 4 포토패턴(142a,142b,142c,142d)을 완전히 제거하는 목적 보다는, 주변의 일부만을 제거하여 하부 금속층 일부를 노출하기 위한 것이다.
따라서, 본 공정에서는 포토패턴 애싱을 통해, 제 2 및 제 3 다결정 반도체층(114,116)의 제 3 액티브 영역(B3)에 대응하는 상부 게이트 전극(146,148)을 노출한다. 이때, 상기 스토리지 제 2 전극 및 게이트 배선(150,GL)과 스토리지 배선(SL)의 주변도 일부 노출된다.
이후, 상기 노출된 부분의 게이트 전극(146,148)을 제거하는 공정을 진행한다.
도 9k와 도 10k와 도 11k는 LDD영역을 형성하기 위한 n-도핑공정을 나타낸 도면이다.
도시한 바와 같이, 전술한 공정에서 N영역(A2)과 스위칭 영역(A2)에 위치한 게이트 전극(146,148)둘레의 일부가 제거된 부분에 대응하는 제 2 및 제 3 다결정 반도체층(114,116)의 제 3 액티브영역(B3)에 n-이온을 도핑하는 공정을 진행하여, 저농도 도핑영역(드레인 영역)(lightly doped drain, LDD)을 형성한다.
저농도 도핑영역을 형성하는 이유는, 채널(제 1 액티브 영역)에 근접한 영역에서 열전자 효과에 의해 발생하는 누설전류 특성을 최소화하기 위한 것이다.
상기 제 2 및 제 3 다결정 반도체층(114,116)에 LDD영역을 형성한 후, 상기 P영역(A1)과 상기 N영역(A2)과 스위칭 영역(A3)과 스토리지 영역(A4)의 제 1 내지 제 4 포토패턴(142a,142b,142c,142d)을 제거하는 공정을 진행한다.
이상으로, 전술한 제 2 내지 제 3 마스크 공정을 통해, P영역(A1)의 제 1 다결정 반도체층(112)의 상부에 게이트 전극(118)을 형성하고, 상기 게이트 전극(118)이 위치하지 않은 제 1 다결정 반도체층(112)의 표면에 p+이온을 도핑하여 오 믹 영역을 형성하고, 상기 N영역(A2)과 스위칭 영역(A3)의 제 2 내지 제 3 다결정 반도체층(114,116)에는 n+이온과 n-이온을 각각 도핑하여 오믹 영역과 저농도 도핑영역을 형성함과 동시에 각각 게이트 전극(146,148)을 형성하고, 상기 스토리지 영역(A4)에는 스토리지 제 2 전극(150)을 형성하는 공정을 진행하였다.
도 9l과 도 10l과 도 11l은 제 4 마스크 공정을 나타낸 도면이다.
도시한 바와 같이, N영역(A1)과 P영역(A2)과 스위칭 영역(A3)에 각각 게이트 전극(136,146,148)이 형성되고, 상기 스토리지 영역(A4)에 스토리지 제 2 전극(150)이 형성된 기판(100)의 전면에, 산화 실리콘(SiO2)을 증착한 실리콘 산화막(152a)과 상기 실리콘 산화막(152a)의 상부에 질화 실리콘(SiNX)을 증착하여 형성한 실리콘 질화막(152a)을 적층하여 제 1 및 제 2 층간 절연막(152a,152b)을 형성한다.
다음으로, 상기 제 1 및 제 2 층간 절연막(152a,152b)이 형성된 기판(100)의 전면에 포토레지스트(photoresist)를 도포한 후 제 4 마스크 공정으로 패턴하여, 상기 제 1 다결정 반도체층(112)과 제 2 다결정 반도체층(114)과 제 3 다결정 반도체층(116)의 이온도핑영역(오믹 영역)을 각각 노출하는 콘택홀을 형성한다.
상세히는, 상기 P영역(A1)과 N영역(A2)과 스위칭 영역(A3)에 형성한 각 게이트 전극(136,146,148)을 중심으로 양측의 다결정 반도체층(112,114,116)즉, 이온이 도핑된 영역을 각각 노출하는 제 1 콘택홀(154a,156a,158a)과 제 2 콘택홀(154b,156b,158b)을 형성한다.
전술한 공정에서, 상기 제 1 층간 절연막(152a)을 형성한 후, 기판(100)을 열처리 하는 공정을 진행한다.
이와 같이 하면, 상기 보조 전극(124) 주변으로 노출된 상기 제 4 반도체층(118)의 표면에 도핑된 이온(n+이온)이 상기 보조 전극(124)의 하부로 확산되는 현상이 일어난다. 이와 같은 현상으로, 상기 보조 전극(124)과 그 하부의 제 4 반도체층(118)은 오믹 콘택을 이루어 서로 신호가 흐를 수 있게 된다.
또한, 상기 제 2 층간 절연막(152b)을 형성한 후, 수소화 열처리를 진행한다.
또한, 전술한 공정에서 콘택홀을 형성하면서, 상기 제 3 반도체층(118)의 제 2 콘택홀(158b)대신, 상기 보조 전극(124)의 주변으로 노출된 제 4 반도체층(118) 또는 상기 보조 전극(124)을 노출하여 콘택홀을 형성할 수도 있다.
이것이 가능한 이유는, 상기 제 3 반도체층(116)과 제 4 반도체층(118)이 일체로 형성되어 동일한 신호가 흐르는 구조로 형성되었기 때문이다.
이하, 도 9m 내지 도 9p와 도 10m 내지 도 10p와 도 11m 내지 도 11p는 제 5 마스크 공정을 나타낸 도면이다.
도 9m과 도 10m과 도 11m에 도시한 바와 같이, 상기 층간 절연막이 형성된 기판의 전면에 투명 전극층(160)과 제 3 도전성 금속층(162)과 감광층(164)을 적층하여 형성한다.
상기 투명 전극층(160)은 인듐-틴-옥사이드(ITO)와 인듐-징크-옥사이드(IZO)를 포함하는 투명한 물질 그룹 중 선택된 하나 또는 그 이상을 증착하여 형성하고, 상기 제 3 도전성 금속층(162)은 앞서 언급한 도전성 금속물질 그룹 중 선택된 하나 또는 그 이상의 물질을 증착하여 형성한다.
상기 감광층(164)은 포토레지스트(포지티브형, positive type)를 도포하여 형성한다.
상기 감광층(164)이 형성된 기판(100)과 이격된 상부에 투과부(B1)와 반투과부(B3)와 차단부(B2)로 구성된 마스크(M)를 위치시킨다.
이때, 상기 투과부(B1)는 P영역(A1)과 N영역및 스위칭 영역(A2,A3)에 구성한 게이트 전극(136,146,148)에 대응한 부분과, 상기 P영역(A1)과 N영역및 스위칭 영역(A2,A3) 및 스토리지 영역(A4)이외의 영역에 대응하도록 구성한다.
상기 반투과부(B3)는 상기 스위칭 영역 및 스토리지 영역(A3,A4)을 제외한 화소 영역(P)에 대응하여 위치하도록 하고,
상기 차단부(B2)는 P영역(A1)과 N영역(A2)과 스위칭 영역(A3)중 각 게이트 전극(136,146,148)으로 덮히지 않은 영역과, 상기 스토리지 영역(A4)에 대응하여 위치하도록 한다.
다음으로, 상기 마스크(M)의 상부로 빛(자외선)를 조사하여, 하부의 감광층(164)을 부분적으로 노광하는 공정을 진행한다.
앞에서도 언급하였지만, 상기 투과부(B1)에 대응하는 부분은 완전히 노광되고 상기 반투과부(B3)에 대응하는 부분은 표면으로부터 일부만이 노광되고, 상기 차단부(B2)에 대응하는 부분은 노광되지 않고 남게 된다.
다음으로, 상기 노광된 부분을 현상한 후, 상기 노출된 하부의 제 3 금속층 (162)과 투명 전극층(160)을 제거하는 공정을 진행한다.
이와 같이 하면, 도 9n과 도 10n과 도 11n에 도시한 바와 같이, 상기 P영역(A1)과 N영역(A2)과 스위칭 영역(A3)에 투명 전극(166a,168a,170a,172a,174a,176a)과 불투명 전극(166b,168b,170b,172b,173b,176b)이 적층된 소스 전극(166,170,174)과 드레인 전극(168,172,176)이 형성되고, 상기 스토리지 영역 및 화소 영역(A4,P)에 걸쳐 투명전극 패턴과 불투명 전극패턴(178a,178b(패턴된 제 3 도전성 금속층))이 남게 된다.
또한 상기 각 영역에 형성한 소스 및 드레인 전극((166,170,174),(168,172,176))의 상부에 제 1 내지 제 4 포토 패턴(180a,180b,180c,180d)이 남게 된다.(이때, 스위칭 영역(A3)을 제외하고 동일한 영역(A1,A2)의 포토 패턴을 하나로 봄)
전술한 공정에서, 상기 스위칭 영역(A1)의 소스 전극(174)에서 화소 영역(P)의 일 측을 따라 연장된 데이터 배선(DL)을 형성한다.
상기 데이터 배선(DL)또한, 투명전극 패턴과 불투명 전극 패턴이 적층된 형상이며, 소스 전극(174)의 투명전극 패턴과 불투명 전극 패턴(174a,174b)에서 연장된 형상이므로 이후, 동일 기호를 사용한다.
도 9o와 도 10o와 도 11o는 상기 제 1 내지 제 4 포토패턴을 애싱하여 식각한 후를 나타낸 도면이다.
도 9o와 도 10o와 도 11o에 도시한 바와 같이, 애싱 공정 후 상기 제 1 내지 제 3 포토 패턴(180a,180b,180c)은 표면으로부터 일부만이 제거된 상태로 남게 된 다. 동시에 주변이 제거되어 하부의 소스전극(166,170,174)과 드레인 전극(168,172,176)의 불투명 전극패턴(166b,168b,170b,172b,174b,176b)이 일부 노출된다.
동시에, 상기 제 4 포토 패턴(180d)중 앞서 마스크 공정에서 반투과부에 대응하는 부분 즉, 스위칭 영역 및 스토리지 영역(A3,A4)을 제외한 화소 영역(P)에 대응하는 부분은 완전히 제거되어 하부의 불투명 전극패턴(178b)이 노출된다.
다음으로, 상기 노출된 불투명 전극패턴(166b,168b,170b,172b,174b,176b,178b)을 제거하는 공정을 진행한다.
다음으로, 상기 제 1 내지 제 4 포토 패턴(180a,180b,180c,180d)을 제거하는 공정을 진행한다.
이와 같이 하면, 도 9p와 도 10p와 도 11p에 도시한 바와 같이, 상기 제 1 내지 제 4 포토 패턴(180a,180b,180c,180d)이 제거된 만큼, 상기 각 영역(A1,A2,A3)의 소스 전극(166,170,174)과 드레인 전극(168,172,176)을 이루는 불투명 전극 패턴(166b,168b,170b,172b,174b)이 일부 제거되고 주변으로 하부의 투명전극 패턴(166a,168b,170c,172d,174e)이 노출된 형상이 된다.
또한, 상기 스토리지 영역(A4)에는 투명전극 패턴(178a)과 불투명 전극 패턴(178b)이 적층된 스토리지 제 3 전극(182)이 형성되고, 상기 스위칭 영역 및 스토리지 영역(A3,A4)을 제외한 화소 영역(P)에는 투명한 화소 전극(184)이 형성된다.
이상과 같이, 단일 마스크 공정으로, 각 영역(A1,A2,A3)의 소스 및 드레인 전극((166,170,174),(168,172,176))과 스토리지 전극(182)과 화소 전극(184)을 형 성할 수 있다.
전술한 바와 같이, 5 마스크 공정으로 본 발명에 따른 구동회로 일체형 액정표시장치용 어레이기판을 제작할 수 있다.
따라서, 본 발명에 따른 구동회로 일체형 액정표시장치용 어레이기판 제조방법(5마스크 제조방법)은, 종래에 비해 공정이 단순화 되어 공정비용을 절감하고 공정 시간을 단축할 수 있는 효과가 있다.
또한, 공정이 단순화됨으로써, 불량 발생확률을 낮출 수 있어 생산수율을 개선하는 효과가 있다.

Claims (16)

  1. 화소영역을 포함하는 표시부와, 비표시부로 정의된 기판과;
    상기 기판의 비표시부에 구성된 구동회로와;
    상기 화소영역의 일 측에 구성된 스위칭 소자와;
    상기 화소 영역의 일부에 구성되고, 다결정 반도체층과 제 1 금속전극이 적층된 스토리지 제 1 전극과, 스토리지 제 2 전극과, 투명전극과 제 2 금속 전극이 적층된 스토리지 제 3 전극으로 구성된 스토리지 캐패시터와;
    상기 스위칭 소자와 접촉하고, 상기 화소 영역에 위치한 화소 전극
    을 포함하는 구동회로 일체형 액정표시장치용 어레이기판.
  2. 제 1 항에 있어서,
    상기 구동회로는 n형 다결정 박막트랜지스터와 p형 다결정 박막트랜지스터로 구성된 CMOS소자의 조합으로 이루어지고, 상기 스위칭 소자는 n형 다결정 박막트랜지스터 인 구동회로 일체형 액정표시장치용 어레이기판.
  3. 제 2 항에 있어서,
    상기 p형 다결정 박막트랜지스터와 상기 n형 다결정 박막트랜지스터는 다결 정 액티브층과, 상기 액티브층 상부의 게이트 전극과 소스및 드레인 전극을 포함하고, 상기 p형 다결정 박막트랜지스터는 상기 소스 및 드레인 전극과 접촉하는 액티브층의 표면에 p+이온이 도핑되고, 상기 n형 다결정 박막트랜지스터는 상기 소스 및 드레인 전극과 접촉하는 액티브층의 표면에 n+이온이 도핑되고, 상기 n+이온의 도핑영역과 게이트 전극의 사이에는 n-이온이 도핑된 저농도 도핑영역을 포함하는 것을 특징으로 하는 구동회로 일체형 액정표시장치용 어레이기판.
  4. 제 3 항에 있어서,
    상기 소스 및 드레인 전극은 투명전극과 불투명전극이 적층되어 구성된 것을 특징으로 하는 구동회로 일체형 액정표시장치용 어레이기판.
  5. 기판에 스위칭 영역과 스토리지 영역을 포함하는 다수의 화소 영역으로 구성된 표시영역과, 구동 회로부를 포함하는 비표시 영역을 정의하는 단계와;
    상기 구동회로부에 제 1 다결정 반도체층과 제 2 다결정 반도체층을 형성하고, 상기 스위칭 영역과 스토리지 영역에 제 3 다결정 반도체층과 제 4 다결정 반도체층과, 상기 제 4 다결정 반도체층의 상부에 보조 전극을 형성하는 제 1 마스크 공정 단계와;
    상기 제 1 다결정 반도체층의 상부에 게이트 전극을 형성하고, 상기 제 2 다 결정 반도체층과 제 3 다결정 반도체층 및 상기 보조전극의 상부에 각각 이들을 덮는 금속패턴을 형성하고, 상기 게이트 전극이 덮히지 않은 제 1 다결정 반도체층의 표면에 p+이온을 도핑하는 제 2 마스크 공정 단계와;
    상기 제 2 및 제 3 다결정 반도체층의 일부 상부에 게이트 전극을 형성하고, 상기 게이트 전극에 대응하지 않는 제 2 및 제 3 다결정 반도체층의 표면에 부분적으로 n+이온과 n-이온을 각각 도핑하고 동시에, 상기 보조 전극 주변의 제 4 다결정 반도체층 표면에 n+이온을 도핑하고, 상기 보조 전극의 상부에 제 1 금속전극을 형성하는 제 3 마스크 공정 단계와;
    상기 기판의 전면에 상기 제 1 내지 제 3 다결정 반도체층을 노출하는 제 1 층간 절연막과 제 2 층간절연막을 형성하는 제 4 마스크 공정 단계와;
    상기 노출된 제 1 내지 제 3 다결정 반도체층 마다 이와 접촉하고 투명전극과 불투명 전극이 적층되어 구성된 소스 및 드레인 전극을 형성하고, 상기 제 1 금속전극의 상부에 투명전극과 제 2 금속전극을 적층 형성하고, 상기 스토리지 영역 및 스위칭 영역을 제외한 화소 영역에 투명한 화소 전극을 형성하는 제 5 마스크 공정 단계
    를 포함하는 구동회로 일체형 액정표시장치용 어레이기판 제조방법.
  6. 제 5 항에 있어서,
    상기 제 1 마스크 공정 단계는,
    기판 상에 다결정 실리콘층과, 제 1 도전성 금속층을 적층하는 단계와;
    상기 제 1 도전성 금속층의 상부에 포토레지스트를 도포하여 감광층을 형성하는 단계와;
    상기 감광층의 이격된 상부에 투과부와 차단부와 반투과부로 구성된 제 1 마스크를 위치시키는 단계와;
    상기 마스크의 상부로 빛을 조사하여 하부의 감광층을 노광하고 현상하여, 상기 구동회로부에 상부로 부터 일부가 제거된 상태로 패턴된 제 1 포토패턴과 제 2 포토 패턴을 형성하고, 상기 스위칭 영역에 상기 제 1 내지 제 2 포토패턴과 동일한 높이의 제 3 포토 패턴을 형성하고, 상기 스토리지 영역에 원래 높이로 패턴된 제 4 포토패턴을 형성하는 단계와;
    상기 제 1 내지 제 4 포토 패턴의 주변으로 노출된 상기 제 1 도전성 금속층을 제거하여, 상기 제 1 내지 제 4 포토 패턴의 하부에 제 1 내지 제 4 금속패턴을 형성하는 단계와;
    상기 제 1 내지 제 3 포토패턴을 애싱공정으로 제거하여, 상기 제 1 내지 제 3 금속패턴을 노출하는 단계와;
    상기 노출된 제 1 내지 제 3 금속패턴을 제거하여, 상기 구동 회로부에 제 1 다결정 반도체층과 제 2 다결정 반도체층과, 상기 스위칭 영역에 제 3 다결정 반도체층과 상기 스토리지 영역에 제 4 다결정 반도체층과 이것의 상부에 제 4 금속패턴(보조 전극)을 형성하는 단계
    를 포함하는 구동회로 일체형 액정표시장치용 어레이기판 제조방법.
  7. 제 6 항에 있어서,
    상기 제 1 내지 제 4 다결정 반도체층과 상기 기판 사이에 절연성 버퍼층을 더욱 포함하는 구동회로 일체형 액정표시장치용 어레이기판 제조방법.
  8. 제 5 항에 있어서,
    상기 제 2 마스크 공정 단계는,
    상기 제 1 내지 제 4 다결정 반도체층과, 상기 제 4 다결정 반도체층의 상부에 보조전극이 형성된 기판의 전면에 절연막과 제 2 도전성 금속층을 적층하는 단계와;
    상기 제 2 도전성 금속층을 제 2 마스크 공정으로 패턴하여, 상기 제 1 다결정 반도체층의 중심에 대응하여 게이트 전극을 형성하고, 상기 제 2 다결정 반도체층 내지 제 4 다결정 반도체층의 상부에 각각 이들을 덮는 금속패턴을 형성하는 단계
    를 포함하는 구동회로 일체형 액정표시장치용 어레이기판 제조방법.
  9. 제 5 항에 있어서,
    상기 제 3 마스크 공정 단계는,
    상기 제 1 다결정 반도체층의 상부에 게이트 전극이 형성되고, 상기 제 2 다결정 반도체층과 제 3 다결정 반도체층과 제 4 다결정 반도체층의 상부에 이들을 덮는 금속패턴이 형성된 기판의 전면에 포토레지스트를 도포하여 감광층을 형성하는 단계와;
    상기 제 2 다결정 반도체층과 제 3 다결정 반도체층에 제 1 액티브 영역과, 제 1 액티브 영역의 양측에 제 2 액티브 영역과, 상기 제 1 및 제 2 액티브 영역 사이에 제 3 액티브 영역을 정의하는 단계와;
    상기 감광층을 제 3 마스크로 노광한 후 현상하여, 상기 제 1 다결정 반도체층을 덮는 제 1 포토패턴과, 상기 제 2 및 제 3 다결정 반도체층 중 제 1 및 제 3 액티브 영역을 덮는 제 2 포토패턴과 제 3 포토패턴과, 상기 제 4 다결정 반도체층을 덮는 제 4 포토패턴을 형성하는 단계와;
    상기 제 1 내지 제 4 포토패턴 사이로 노출된 상기 금속패턴을 제거하여, 상기 제 2 및 제 3 포토패턴의 하부에 각각 게이트 전극을 형성하고, 상기 제 4 포토 패턴의 하부에 제 1 금속전극을 형성하는 단계와;
    상기 제 2 및 제 3 다결정 반도체층의 제 2 액티브 영역에 n+이온을 도핑하하여 오믹영역을 형성하고 동시에, 상기 보조 전극 주변의 제 4 반도체층에 n+이온을 도핑하는 단계와;
    상기 제 2 내지 제 3 포토 패턴을 애싱하여, 상기 제 2 및 제 3 다결정 반도체층의 제 3 액티브 영역에 대응하는 게이트 전극을 노출하는 단계와;
    상기 노출된 게이트 전극을 제거하는 단계와;
    상기 제 2 및 제 3 다결정 반도체층의 제 3 액티브 영역에 n-이온을 도핑하여 저농도 도핑영역을 형성하는 단계
    를 포함하는 구동회로 일체형 액정표시장치용 어레이기판 제조방법.
  10. 제 9 항에 있어서,
    상기 제 2 및 제 3 다결정 반도체층의 제 2 액티브 영역에 상기 소스 및 드레인 전극이 접촉하는 것을 특징으로 하는 구동회로 일체형 액정표시장치용 어레이기판 제조방법.
  11. 제 5 항에 있어서,
    상기 제 5 마스크 공정 단계는,
    상기 제 1 및 제 2 층간 절연막이 형성된 기판의 전면에 투명 전극층과 도전성 금속층과 감광층을 적층하는 단계와;
    상기 감광층의 이격된 상부에 투과부와 차단부와 반투과부로 구성된 제 5 마스크를 위치시키는 단계와;
    상기 마스크의 상부로 부터 빛을 조사하여 상기 감광층을 노광한 후에 현상하여, 상기 구동회로 영역에 각각 이격된 제 1 포토 패턴과 제 2 포토 패턴과, 상기 스위칭 영역에 이격된 제 3 포토 패턴과, 상기 스토리지 영역과 화소 영역에 걸 쳐 제 4 포토 패턴을 형성하는 단계와;
    상기 제 1 내지 제 4 포토 패턴의 주변으로 노출된 도전성 금속층과 하부의 투명 전극층을 제거하여, 상기 제 1 내지 제 3 포토 패턴의 하부에 상기 제 1 내지 제 3 반도체층과 각각 접촉하고 투명전극층과 도전성 금속층이 적층되어 구성된 소스 전극과 드레인 전극과, 상기 제 4 포토 패턴의 하부에 상기 스토리지 영역및 화소 영역에 걸쳐 패턴된 투명전극층과 도전성 금속층을 형성하는 단계와;
    상기 제 1 내지 제 4 포토 패턴을 애싱(ashing)하여, 제 4 포토 패턴을 제거하여 하부의 패턴된 도전성 금속층을 노출하는 단계와;
    상기 노출된 도전성 금속층을 제거하여, 상기 스토리지 영역에 대응하여 적층된 투명 전극층과 도전성 금속층(제 2 금속전극)과, 상기 스위칭 영역 및 스토리지 영역을 제외한 화소 영역에 대응하여 투명한 화소 전극을 형성하는 단계
    를 포함하는 구동회로 일체형 액정표시장치용 어레이기판 제조방법.
  12. 제 11 항에 있어서,
    상기 제 3 및 제 4 다결정 반도체층은 일체로 형성되고, 상기 제 3 다결정 반도체층과 접촉하는 드레인 전극을 구성하는 도전성 금속층과 상기 스토리지 영역의 도전성 금속층(제 2 금속전극)또한 일체로 구성된 것을 특징으로 하는 구동회로 일체형 액정표시장치용 어레이기판 제조방법.
  13. 제 12 항에 있어서,
    상기 화소 전극은 상기 제 3 다결정 반도체층과 접촉하는 드레인 전극 또는 상기 스토리지 영역의 도전성 금속층(제 2 금속전극)과 접촉하는 것을 특징으로 하는 구동회로 일체형 액정표시장치용 어레이기판 제조방법.
  14. 제 5 항에 있어서,
    상기 스토리지 영역의 적층된 제 4 다결정 반도체층과 보조 전극은 스토리지 제 1 전극의 기능을 하고, 상기 제 1 금속 전극은 스토리지 제 2 전극의 기능을 하고, 상기 적층된 투명전극층과 제 2 금속전극(도전성 금속층)은 스토리지 제 3 전극의 기능을 하여 스토리지 캐패시터를 이루는 것을 특징으로 하는 구동회로 일체형 액정표시장치용 어레이기판 제조방법.
  15. 제 5 항에 있어서,
    상기 제 1 층간 절연막을 형성한 후에, 기판을 열처리 하여 상기 제 4 다결정 반도체층의 표면에 도핑된 n+ 이온이 상기 보조 전극의 하부로 확산되도록 하여, 상기 보조 전극과 상기 제 4 다결정 반도체층이 오믹 콘택을 이루도록 하는 단계를 포함하는 구동회로 일체형 액정표시장치용 어레이기판 제조방법.
  16. 제 5 항에 있어서,
    상기 제 1 층간 절연막은 산화 실리콘((SiO2)을 증착하여 형성하고, 상기 제 2 층간 절연막은 질화 실리콘(SiNX)을 증착하여 형성하는 것을 특징으로 하는 구동회로 일체형 액정표시장치용 어레이기판 제조방법.
KR1020050106840A 2005-11-09 2005-11-09 액정표시장치용 어레이기판과 그 제조방법 KR101151799B1 (ko)

Priority Applications (5)

Application Number Priority Date Filing Date Title
KR1020050106840A KR101151799B1 (ko) 2005-11-09 2005-11-09 액정표시장치용 어레이기판과 그 제조방법
CNB2006100871652A CN100461431C (zh) 2005-11-09 2006-06-15 液晶显示器件的阵列基板及其制造方法
US11/452,996 US7532263B2 (en) 2005-11-09 2006-06-15 Array substrate for liquid crystal display device with storage electrodes and method of fabricating the same
JP2006176575A JP4567634B2 (ja) 2005-11-09 2006-06-27 液晶表示装置用アレイ基板とその製造方法
US12/385,753 US8462281B2 (en) 2005-11-09 2009-04-17 Array substrate for liquid crystal display device with storage electrodes on the semiconductor layer and method of fabricating the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050106840A KR101151799B1 (ko) 2005-11-09 2005-11-09 액정표시장치용 어레이기판과 그 제조방법

Publications (2)

Publication Number Publication Date
KR20070049743A true KR20070049743A (ko) 2007-05-14
KR101151799B1 KR101151799B1 (ko) 2012-06-01

Family

ID=38003368

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050106840A KR101151799B1 (ko) 2005-11-09 2005-11-09 액정표시장치용 어레이기판과 그 제조방법

Country Status (4)

Country Link
US (2) US7532263B2 (ko)
JP (1) JP4567634B2 (ko)
KR (1) KR101151799B1 (ko)
CN (1) CN100461431C (ko)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101285637B1 (ko) * 2008-12-26 2013-07-12 엘지디스플레이 주식회사 전기영동 표시장치용 어레이 기판과 그 제조 방법 및 리페어 방법
KR20140083852A (ko) * 2012-12-26 2014-07-04 엘지디스플레이 주식회사 유기 발광 다이오드 표시 장치 및 이의 제조 방법
KR101482627B1 (ko) * 2010-06-07 2015-01-14 삼성디스플레이 주식회사 평판 표시 장치 및 그 제조 방법
US9240423B2 (en) 2011-06-27 2016-01-19 Samsung Display Co., Ltd. Display device and method of manufacturing the same
US9263679B2 (en) 2013-12-17 2016-02-16 Samsung Display Co., Ltd. Organic light emitting display and manufacturing method thereof

Families Citing this family (41)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101250789B1 (ko) * 2006-06-30 2013-04-08 엘지디스플레이 주식회사 액정표시장치의 제조방법
DE102006060734B4 (de) * 2006-06-30 2014-03-06 Lg Display Co., Ltd. Flüssigkristalldisplay und Verfahren zu dessen Herstellung
TWI351545B (en) * 2006-10-31 2011-11-01 Au Optronics Corp Pixel structure and pixel structure of display app
KR20080044050A (ko) * 2006-11-15 2008-05-20 삼성전자주식회사 박막 트랜지스터 기판, 그 제조 방법 및 이를 구비하는액정 표시 장치
US7738050B2 (en) * 2007-07-06 2010-06-15 Semiconductor Energy Laboratory Co., Ltd Liquid crystal display device
TWI336806B (en) 2007-11-02 2011-02-01 Au Optronics Corp Pixel of transflective liquid crystal display array substrate and method of fabricating the same
TWI363242B (en) 2008-05-12 2012-05-01 Au Optronics Corp Transflective liquid crystal display panel and method of making the same
CN101819361B (zh) * 2009-02-26 2012-11-21 北京京东方光电科技有限公司 Tft-lcd阵列基板及其制造方法
KR101134989B1 (ko) * 2009-05-15 2012-04-09 엘지디스플레이 주식회사 어레이 기판의 제조방법
CN102033379B (zh) * 2009-09-30 2012-08-15 群康科技(深圳)有限公司 液晶显示器与其制造方法
KR101113394B1 (ko) * 2009-12-17 2012-02-29 삼성모바일디스플레이주식회사 액정표시장치의 어레이 기판
TWI392946B (zh) * 2009-12-18 2013-04-11 Au Optronics Corp 畫素結構
US8456582B2 (en) * 2010-09-07 2013-06-04 Au Optronics Corporation Active device, pixel structure and display panel
US8786815B2 (en) 2010-09-07 2014-07-22 Au Optronics Corporation Driving circuit and display panel having the same
CN102064180A (zh) * 2010-09-26 2011-05-18 友达光电股份有限公司 有源元件、像素结构以及显示面板
KR101822563B1 (ko) 2010-12-08 2018-03-09 삼성디스플레이 주식회사 유기 발광 표시 장치 및 그 제조 방법
TWI417627B (zh) * 2010-12-24 2013-12-01 Au Optronics Corp 畫素結構
CN104094386B (zh) * 2012-01-31 2017-06-23 夏普株式会社 半导体装置及其制造方法
KR101994657B1 (ko) * 2012-12-12 2019-07-02 삼성디스플레이 주식회사 유기전계발광 표시장치
US9012900B2 (en) 2012-12-26 2015-04-21 Lg Display Co., Ltd. Organic light emitting diode display device and method of fabricating the same
JP6063766B2 (ja) * 2013-02-20 2017-01-18 株式会社ジャパンディスプレイ 半導体装置
CN103646966B (zh) * 2013-12-02 2016-08-31 京东方科技集团股份有限公司 一种薄膜晶体管、阵列基板及其制备方法、显示装置
CN103943635B (zh) * 2014-03-28 2017-12-05 京东方科技集团股份有限公司 阵列基板和显示装置
CN103941507B (zh) * 2014-04-02 2017-01-11 上海天马微电子有限公司 一种阵列基板、显示面板及显示装置
CN104008999B (zh) * 2014-05-26 2017-09-19 昆山国显光电有限公司 薄膜晶体管阵列构件、其制造方法及阵列基板
TWI553379B (zh) * 2014-06-25 2016-10-11 群創光電股份有限公司 顯示面板和應用其之顯示裝置
CN104253148B (zh) * 2014-09-23 2017-08-25 京东方科技集团股份有限公司 一种有机发光二极管阵列基板及其制作方法、显示装置
US9703158B2 (en) * 2015-04-13 2017-07-11 Shenzhen China Star Optoelectronics Technology Co., Ltd. Liquid crystal display panel and liquid crystal display apparatus having the same
CN104777638B (zh) * 2015-04-13 2018-04-20 深圳市华星光电技术有限公司 液晶显示面板及液晶显示装置
CN105206618B (zh) * 2015-08-26 2018-10-30 京东方科技集团股份有限公司 一种阵列基板、显示面板、显示装置及制作方法
CN105261636B (zh) * 2015-11-05 2018-04-27 京东方科技集团股份有限公司 一种薄膜晶体管、其制备方法、阵列基板及显示装置
CN105679765A (zh) * 2016-01-12 2016-06-15 武汉华星光电技术有限公司 Tft阵列基板结构
TWI572020B (zh) 2016-01-19 2017-02-21 友達光電股份有限公司 陣列基板以及其製作方法
CN105679768B (zh) * 2016-01-25 2019-07-12 武汉华星光电技术有限公司 阵列基板、液晶显示面板及液晶显示装置
KR102520574B1 (ko) 2016-03-29 2023-04-11 삼성디스플레이 주식회사 박막 트랜지스터 표시판 및 그 제조 방법
US20170338252A1 (en) * 2016-05-17 2017-11-23 Innolux Corporation Display device
CN106373967B (zh) * 2016-10-27 2017-12-22 京东方科技集团股份有限公司 阵列基板及其制备方法、显示装置
KR20200046353A (ko) * 2018-10-24 2020-05-07 엘지디스플레이 주식회사 스토리지 캐패시터, 이를 이용한 표시 장치 및 이의 제조 방법
CN109493804B (zh) * 2018-11-27 2020-08-21 上海天马有机发光显示技术有限公司 一种像素电路、显示面板及显示装置
KR20200135620A (ko) 2019-05-23 2020-12-03 삼성디스플레이 주식회사 표시 장치
CN112687703B (zh) * 2020-12-24 2023-04-07 武汉华星光电半导体显示技术有限公司 显示面板

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3024620B2 (ja) * 1990-04-11 2000-03-21 セイコーエプソン株式会社 液晶パネルの製造方法
JPH0534679A (ja) * 1991-07-29 1993-02-12 Sony Corp 液晶表示装置
JP2720862B2 (ja) * 1995-12-08 1998-03-04 日本電気株式会社 薄膜トランジスタおよび薄膜トランジスタアレイ
JPH1096956A (ja) * 1996-09-24 1998-04-14 Toshiba Corp 液晶表示装置及びその製造方法
US6593592B1 (en) * 1999-01-29 2003-07-15 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device having thin film transistors
JP3399432B2 (ja) * 1999-02-26 2003-04-21 セイコーエプソン株式会社 電気光学装置の製造方法及び電気光学装置
JP4278834B2 (ja) * 2000-06-02 2009-06-17 株式会社日立製作所 液晶表示装置とその製造方法
US6720577B2 (en) * 2000-09-06 2004-04-13 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method of manufacturing the same
JP4954366B2 (ja) * 2000-11-28 2012-06-13 株式会社半導体エネルギー研究所 半導体装置の作製方法
JP4250893B2 (ja) * 2001-12-21 2009-04-08 セイコーエプソン株式会社 電子装置の製造方法
JP2003195350A (ja) * 2001-12-27 2003-07-09 Sanyo Electric Co Ltd アクティブマトリクス型表示装置
JP3964223B2 (ja) * 2002-02-15 2007-08-22 シャープ株式会社 薄膜トランジスタ装置
US6853052B2 (en) * 2002-03-26 2005-02-08 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device having a buffer layer against stress
JP4182779B2 (ja) * 2003-03-07 2008-11-19 カシオ計算機株式会社 表示装置およびその製造方法
KR20050003249A (ko) * 2003-06-30 2005-01-10 엘지.필립스 엘시디 주식회사 구동회로 일체형 액정표시장치용 어레이 기판의 제조 방법
JP2005072292A (ja) * 2003-08-26 2005-03-17 Casio Comput Co Ltd 薄膜トランジスタの製造方法
KR100584716B1 (ko) * 2004-04-06 2006-05-29 엘지.필립스 엘시디 주식회사 구동회로 일체형 액정표시장치용 어레이 기판의 제조 방법
KR100584715B1 (ko) 2004-04-06 2006-05-29 엘지.필립스 엘시디 주식회사 구동회로 일체형 액정표시장치용 어레이 기판의 제조 방법

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101285637B1 (ko) * 2008-12-26 2013-07-12 엘지디스플레이 주식회사 전기영동 표시장치용 어레이 기판과 그 제조 방법 및 리페어 방법
US8921859B2 (en) 2008-12-26 2014-12-30 Lg Display Co., Ltd. Array substrate for electrophoresis type display device and method of manufacturing the same, method of repairing a line of the same
KR101482627B1 (ko) * 2010-06-07 2015-01-14 삼성디스플레이 주식회사 평판 표시 장치 및 그 제조 방법
US9012273B2 (en) 2010-06-07 2015-04-21 Samsung Display Co., Ltd. Method of manufacturing a flat panel display device
US9240423B2 (en) 2011-06-27 2016-01-19 Samsung Display Co., Ltd. Display device and method of manufacturing the same
KR20140083852A (ko) * 2012-12-26 2014-07-04 엘지디스플레이 주식회사 유기 발광 다이오드 표시 장치 및 이의 제조 방법
US9263679B2 (en) 2013-12-17 2016-02-16 Samsung Display Co., Ltd. Organic light emitting display and manufacturing method thereof

Also Published As

Publication number Publication date
JP4567634B2 (ja) 2010-10-20
US8462281B2 (en) 2013-06-11
US20090269872A1 (en) 2009-10-29
US7532263B2 (en) 2009-05-12
US20070103610A1 (en) 2007-05-10
JP2007133364A (ja) 2007-05-31
KR101151799B1 (ko) 2012-06-01
CN1964056A (zh) 2007-05-16
CN100461431C (zh) 2009-02-11

Similar Documents

Publication Publication Date Title
KR101151799B1 (ko) 액정표시장치용 어레이기판과 그 제조방법
KR20070049742A (ko) 액정표시장치용 어레이기판과 그 제조방법
JP4567635B2 (ja) 液晶表示装置用アレイ基板及びその製造方法
US7300831B2 (en) Liquid crystal display device having driving circuit and method of fabricating the same
US7488979B2 (en) Liquid crystal display device including driving circuit and method of fabricating the same
KR20060077895A (ko) 폴리 실리콘형 액정 표시 장치용 어레이 기판 및 그 제조방법
KR101056013B1 (ko) 액정표시장치용 어레이기판 제조방법
KR101189147B1 (ko) 액정표시장치와 그 제조방법
KR100924493B1 (ko) 구동회로 일체형 액정표시장치용 어레이기판 제조방법
KR101189136B1 (ko) 액정표시장치용 어레이기판과 그 제조방법
KR101189146B1 (ko) 액정표시장치와 그 제조방법
KR20070049741A (ko) 액정표시장치용 어레이기판과 그 제조방법
KR101226975B1 (ko) 구동회로 일체형 액정표시장치용 어레이 기판 및 그제조방법
KR101198216B1 (ko) 액정표시장치와 그 제조방법
KR20070069387A (ko) 액정표시장치용 어레이기판과 그 제조방법
KR101032603B1 (ko) 액정표시장치용 어레이기판 제조방법
JP2006259241A (ja) 電気光学装置の製造方法
KR101190044B1 (ko) 액정표시장치와 그 제조방법
KR20070003192A (ko) 액정표시장치의 박막트랜지스터 제조방법
KR101028995B1 (ko) 액정표시장치용 어레이기판과 그 제조방법
KR101148526B1 (ko) 액정표시장치의 박막트랜지스터 제조방법
KR20070049739A (ko) 액정표시장치용 어레이기판과 그 제조방법
KR100988575B1 (ko) 다결정질 박막트랜지스터를 포함하는 반사형 액정표시장치용 어레이기판과 제조방법
KR20040060501A (ko) 액정표시장치용 박막 트랜지스터의 제조방법
KR20050105578A (ko) 액정표시장치용 어레이기판과 그 제조방법

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20150429

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20160428

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20170413

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20180416

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20190417

Year of fee payment: 8