KR20060104902A - 내부전원 생성장치 - Google Patents
내부전원 생성장치 Download PDFInfo
- Publication number
- KR20060104902A KR20060104902A KR1020050027405A KR20050027405A KR20060104902A KR 20060104902 A KR20060104902 A KR 20060104902A KR 1020050027405 A KR1020050027405 A KR 1020050027405A KR 20050027405 A KR20050027405 A KR 20050027405A KR 20060104902 A KR20060104902 A KR 20060104902A
- Authority
- KR
- South Korea
- Prior art keywords
- voltage
- reference voltage
- power supply
- internal
- level
- Prior art date
Links
- 238000001514 detection method Methods 0.000 claims description 33
- 238000000034 method Methods 0.000 claims description 18
- 230000000630 rising effect Effects 0.000 claims description 9
- 238000010248 power generation Methods 0.000 claims description 2
- 238000010586 diagram Methods 0.000 description 10
- 230000007423 decrease Effects 0.000 description 6
- 238000004088 simulation Methods 0.000 description 4
- 239000003990 capacitor Substances 0.000 description 2
- 239000004065 semiconductor Substances 0.000 description 2
- 239000000758 substrate Substances 0.000 description 2
- 230000007704 transition Effects 0.000 description 2
- 230000003247 decreasing effect Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 230000007257 malfunction Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000009751 slip forming Methods 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/38—Transceivers, i.e. devices in which transmitter and receiver form a structural unit and in which at least one part is used for functions of transmitting and receiving
- H04B1/40—Circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/14—Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
- G11C5/147—Voltage reference generators, voltage or current regulators; Internally lowered supply levels; Compensation for voltage drops
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05F—SYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
- G05F1/00—Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
- G05F1/10—Regulating voltage or current
- G05F1/46—Regulating voltage or current wherein the variable actually regulated by the final control device is DC
- G05F1/462—Regulating voltage or current wherein the variable actually regulated by the final control device is DC as a function of the requirements of the load, e.g. delay, temperature, specific voltage/current characteristic
- G05F1/465—Internal voltage generators for integrated circuits, e.g. step down generators
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04R—LOUDSPEAKERS, MICROPHONES, GRAMOPHONE PICK-UPS OR LIKE ACOUSTIC ELECTROMECHANICAL TRANSDUCERS; DEAF-AID SETS; PUBLIC ADDRESS SYSTEMS
- H04R1/00—Details of transducers, loudspeakers or microphones
- H04R1/10—Earpieces; Attachments therefor ; Earphones; Monophonic headphones
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Signal Processing (AREA)
- Electromagnetism (AREA)
- General Physics & Mathematics (AREA)
- Radar, Positioning & Navigation (AREA)
- Automation & Control Theory (AREA)
- Acoustics & Sound (AREA)
- Computer Networks & Wireless Communication (AREA)
- Dram (AREA)
- Control Of Electrical Variables (AREA)
- Semiconductor Integrated Circuits (AREA)
Abstract
Description
Claims (17)
- 외부전원을 인가받아 기준전압과, 상위-기준전압과, 하위-기준전압을 생성하는 데드존 조절수단; 및상기 기준전압의 레벨에 따라 접지되는 노드를 기준으로 감지된 내부전압의 레벨과, 상기 상위-기준전압, 또는 상기 하위-기준전압의 레벨 차이를 감지하여 상기 내부전압을 공급하기 위한 전압 드라이빙수단을 구비하는 내부전원 생성장치.
- 제1항에 있어서,상기 상위-기준전압은 상기 기준전압 보다 높은 레벨을 갖는 신호로서 상기 내부전압의 레벨 상승에 대한 기준이 되며,상기 하위-기준전압은 상기 기준전압 보다 낮은 레벨을 갖는 신호로서 상기 내부전압의 레벨 하강에 대한 기준이 되는 것을 특징으로 하는 내부전원 생성장치.
- 제2항에 있어서,상기 전압 드라이빙수단은,상기 기준전압의 레벨에 따라 접지되는 제1 노드를 기준으로 감지된 상기 내 부전압의 레벨이 상기 하위-기준전압 보다 하강하는지 여부를 감지하기 위한 하강 감지부와,상기 기준전압의 레벨에 따라 접지되는 제2 노드를 기준으로 감지된 상기 내부전압의 레벨이 상기 상위-기준전압 보다 상승하는지 여부를 감지하기 위한 상승 감지부와,상기 상승 감지부의 상승 감지신호에 응답하여 상기 내부전압의 공급단을 풀다운 구동하기 위한 풀다운-드라이버와,상기 하강 감지부의 하강 감지신호에 응답하여 상기 내부전압의 공급단을 풀업 구동하기 위한 풀업-드라이버를 구비하는 것을 특징으로 하는 내부전원 생성장치.
- 제3항에 있어서,상기 하강 감지부는,상기 기준전압을 게이트 입력으로 갖는 전류원 트랜지스터와,상기 전류원 트랜지스터에 접속되며, 상기 하위-기준전압과 상기 내부전압의 전위를 차동 입력으로 하는 차동 입력 트랜지스터부와,상기 차동 입력 트랜지스터부에 접속되어 상기 하강 감지신호를 출력하는 전류미러를 구비하는 내부전원 생성장치.
- 제4항에 있어서,상기 상승 감지부는,상기 기준전압을 게이트 입력으로 갖는 전류원 트랜지스터와,상기 전류원 트랜지스터에 접속되며, 상기 상위-기준전압과 상기 내부전압의 전위를 차동 입력으로 하는 차동 입력 트랜지스터부와,상기 차동 입력 트랜지스터부에 접속되어 상기 상승 감지신호를 출력하는 전류미러를 구비하는 내부전원 생성장치.
- 제5항에 있어서,상기 하강 감지부 내 상기 전류원 트랜지스터와, 상기 상승 감지부 내 상기 전류원 트랜지스터가 공유되어, 상기 제1 및 제2 노드가 동일 노드가 되는 것을 특징으로 하는 내부전원 생성장치.
- 제5항 또는 제6항에 있어서,상기 하강 감지부는,상기 기준전압을 게이트 입력으로 가지며 상기 제1 노드와 제2 전원전압의 공급단 사이에 드레인-소스 경로를 갖는 제1 NMOS트랜지스터와, 상기 하위-기준전 압을 게이트 입력으로 인가 받으며 자신의 출력노드와 상기 제1 노드 사이에 드레인-소스 경로를 갖는 제2 NMOS트랜지스터와, 상기 외부전원의 공급단과 자신의 출력노드 사이에 소스-드레인 경로를 갖는 제1 PMOS트랜지스터와, 상기 외부전원의 공급단에 자신의 소스단이 접속되고 상기 제1 PMOS트랜지스터의 게이트단에 자신의 게이트단 및 드레인단이 접속된 제2 PMOS트랜지스터와, 상기 내부전압을 게이트 입력으로 인가받으며 상기 제2 PMOS트랜지스터의 드레인단과 상기 제1 노드 사이에 드레인-소스 경로를 갖는 제3 NMOS트랜지스터를 구비하여,상기 출력 노드에 걸린전압을 상기 하강 감지신호로 출력하는 것을 특징으로 하는 내부전원 생성장치.
- 제5항 또는 제6항에 있어서,상기 풀업-드라이버는,상기 하강 감지신호를 게이트 입력으로 인가받으며 상기 외부전원의 공급단과 상기 내부전압의 공급단 사이에 소스-드레인 경로를 갖는 PMOS트랜지스터로 구현되는 것을 특징으로 하는 내부전원 생성장치.
- 제8항에 있어서,상기 풀다운-드라이버는,상기 하강 감지신호를 게이트 입력으로 인가받으며 상기 외부전원의 공급단과 상기 내부전압의 공급단 사이에 드레인-소스 경로를 갖는 NMOS트랜지스터로 구현되는 것을 특징으로 하는 내부전원 생성장치.
- 제5항 또는 제6항에 있어서,상기 데드존 조절수단은,상기 외부전원과 제2 전원전압 사이에 직렬 연결된 제1 내지 제4 저항을 구비하여, 상기 제1 및 제2 저항 사이의 연결노드에 걸린 전압을 상기 상위-기준전압으로, 상기 제2 및 제3 저항 사이의 연결노드에 걸린 전압을 상기 기준전압으로, 상기 제3 및 제4 저항 사이의 연결노드에 걸린 전압을 상기 하위-기준전압으로 출력하는 것을 특징으로 하는 내부전원 생성장치.
- 제10항에 있어서,상기 제1 및 제4 저항의 저항값은 상기 제2 및 제3 저항의 저항값 보다 큰 것을 특징으로 하는 내부전원 생성장치.
- 제5항 또는 제6항에 있어서,상기 데드존 조절수단은,상기 외부전원 및 상기 제2 전원전압의 공급단 사이에 NMOS트랜지스터로 구현된 복수의 다이오드를 직렬 배치하여, 상기 상위-기준전압, 상기 기준전압, 및 상기 하위-기준전압을 생성하는 것을 특징으로 하는 내부전원 생성장치.
- 제5항 또는 제6항에 있어서,상기 데드존 조절수단은,상기 외부전원 및 상기 제2 전원전압의 공급단 사이에 PMOS트랜지스터로 구현된 복수의 다이오드를 직렬 배치하여, 상기 상위-기준전압, 상기 기준전압, 및 상기 하위-기준전압을 생성하는 것을 특징으로 하는 내부전원 생성장치.
- 제5항 또는 제6항에 있어서,상기 데드존 조절수단은,상기 외부전원 및 상기 제2 전원전압의 공급단 사이에 NMOS트랜지스터로 구현된 다이오드와 선형 저항을 직렬 배치하여 전압을 디바이딩하므로서, 상기 상위-기준전압, 상기 기준전압, 및 상기 하위-기준전압을 생성하는 것을 특징으로 하는 내부전원 생성장치.
- 제5항 또는 제6항에 있어서,상기 데드존 조절수단은,상기 외부전원 및 상기 제2 전원전압의 공급단 사이에 PMOS트랜지스터로 구현된 다이오드와 선형 저항을 직렬 배치하여 전압을 디바이딩하므로서, 상기 상위-기준전압, 상기 기준전압, 및 상기 하위-기준전압을 생성하는 것을 특징으로 하는 내부전원 생성장치.
- 제5항 또는 제6항에 있어서,상기 데드존 조절수단은,상기 외부전원 및 상기 제2 전원전압의 공급단 사이에 PMOS트랜지스터로 구현된 복수의 액티브 저항을 직렬 배치하여 전압을 디바이딩하므로서, 상기 상위-기준전압, 상기 기준전압, 및 상기 하위-기준전압을 생성하는 것을 특징으로 하는 내부전원 생성장치.
- 제5항 또는 제6항에 있어서,상기 데드존 조절수단은,상기 외부전원 및 상기 제2 전원전압의 공급단 사이에 NMOS트랜지스터로 구 현된 복수의 액티브 저항을 직렬 배치하여 전압을 디바이딩하므로서, 상기 상위-기준전압, 상기 기준전압, 및 상기 하위-기준전압을 생성하는 것을 특징으로 하는 내부전원 생성장치.
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020050027405A KR100713083B1 (ko) | 2005-03-31 | 2005-03-31 | 내부전원 생성장치 |
US11/321,115 US7450439B2 (en) | 2005-03-31 | 2005-12-28 | Apparatus for generating internal voltage |
JP2005380666A JP5116970B2 (ja) | 2005-03-31 | 2005-12-29 | 内部電源の生成装置 |
TW094147854A TWI310563B (en) | 2005-03-31 | 2005-12-30 | Apparatus for generating internal voltage |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020050027405A KR100713083B1 (ko) | 2005-03-31 | 2005-03-31 | 내부전원 생성장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20060104902A true KR20060104902A (ko) | 2006-10-09 |
KR100713083B1 KR100713083B1 (ko) | 2007-05-02 |
Family
ID=37107905
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020050027405A KR100713083B1 (ko) | 2005-03-31 | 2005-03-31 | 내부전원 생성장치 |
Country Status (4)
Country | Link |
---|---|
US (1) | US7450439B2 (ko) |
JP (1) | JP5116970B2 (ko) |
KR (1) | KR100713083B1 (ko) |
TW (1) | TWI310563B (ko) |
Families Citing this family (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100650371B1 (ko) * | 2005-09-29 | 2006-11-27 | 주식회사 하이닉스반도체 | 전압 발생 장치 |
JP5008367B2 (ja) * | 2005-09-29 | 2012-08-22 | エスケーハイニックス株式会社 | 電圧発生装置 |
KR100802073B1 (ko) * | 2006-05-31 | 2008-02-12 | 주식회사 하이닉스반도체 | 반도체메모리소자의 내부전압 공급장치 |
KR100859260B1 (ko) * | 2006-10-12 | 2008-09-18 | 주식회사 하이닉스반도체 | 메모리 소자의 전압 제공 회로 |
US8279684B2 (en) * | 2009-10-14 | 2012-10-02 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method for extending word-line pulses |
KR101038998B1 (ko) * | 2010-01-08 | 2011-06-03 | 주식회사 하이닉스반도체 | 반도체 메모리 장치의 비트라인 프리차지 전압 생성 회로 |
JP2011211444A (ja) * | 2010-03-29 | 2011-10-20 | Seiko Instruments Inc | 内部電源電圧生成回路 |
CN103235632B (zh) * | 2013-04-15 | 2015-01-21 | 无锡普雅半导体有限公司 | 一种低压跟随的开环电压调整电路 |
KR20150037035A (ko) * | 2013-09-30 | 2015-04-08 | 에스케이하이닉스 주식회사 | 내부전압 생성회로 |
US10741242B2 (en) | 2018-09-07 | 2020-08-11 | Samsung Electronics Co., Ltd. | Memory devices including voltage generation circuit for performing background calibration |
Family Cites Families (20)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0690655B2 (ja) * | 1987-12-18 | 1994-11-14 | 株式会社東芝 | 中間電位発生回路 |
JP2549743B2 (ja) * | 1990-03-30 | 1996-10-30 | 株式会社東芝 | 出力回路 |
JPH0442313A (ja) * | 1990-06-08 | 1992-02-12 | Toshiba Corp | 中間電位発生回路およびこれを用いたダイナミック型半導体記憶装置 |
JPH04119589A (ja) * | 1990-09-11 | 1992-04-21 | Toshiba Corp | 中間電位発生回路およびこれを用いたダイナミック型半導体記憶装置 |
KR0152905B1 (ko) | 1994-11-15 | 1998-12-01 | 문정환 | 반도체 메모리장치의 내부전압 발생회로 |
JP2000030450A (ja) * | 1998-05-07 | 2000-01-28 | Fujitsu Ltd | 半導体集積回路 |
JP3120795B2 (ja) * | 1998-11-06 | 2000-12-25 | 日本電気株式会社 | 内部電圧発生回路 |
KR20010059032A (ko) * | 1999-12-30 | 2001-07-06 | 박종섭 | 내부 전압 발생장치 |
KR100623335B1 (ko) * | 1999-12-30 | 2006-09-11 | 매그나칩 반도체 유한회사 | 전압 강하 변환기 |
JP3695305B2 (ja) * | 2000-10-12 | 2005-09-14 | セイコーエプソン株式会社 | 電源回路 |
KR100390154B1 (ko) * | 2000-12-30 | 2003-07-04 | 주식회사 하이닉스반도체 | 반도체 메모리장치의 차지 펌프회로 |
KR100401521B1 (ko) * | 2001-09-20 | 2003-10-17 | 주식회사 하이닉스반도체 | 고전압 동작용 승압 회로 |
JP2003168290A (ja) * | 2001-11-29 | 2003-06-13 | Fujitsu Ltd | 電源回路及び半導体装置 |
KR100434176B1 (ko) | 2001-11-30 | 2004-06-04 | 주식회사 하이닉스반도체 | 전원전압 레벨 검출기 |
US6717865B2 (en) | 2002-04-17 | 2004-04-06 | Stmicroelectronics, Inc. | Voltage detection circuit and method for semiconductor memory devices |
JP3949510B2 (ja) | 2002-05-20 | 2007-07-25 | Necエレクトロニクス株式会社 | 半導体基準電圧発生回路 |
US6707280B1 (en) * | 2002-09-09 | 2004-03-16 | Arques Technology, Inc. | Bidirectional voltage regulator sourcing and sinking current for line termination |
KR100548556B1 (ko) | 2003-04-23 | 2006-02-02 | 주식회사 하이닉스반도체 | 메모리 장치용 감지 증폭기의 구동전압 제어 장치 |
WO2005001938A1 (ja) * | 2003-06-27 | 2005-01-06 | Fujitsu Limited | 半導体集積回路 |
JP2005129672A (ja) | 2003-10-23 | 2005-05-19 | Nec Electronics Corp | 半導体装置及びその製造方法 |
-
2005
- 2005-03-31 KR KR1020050027405A patent/KR100713083B1/ko active IP Right Grant
- 2005-12-28 US US11/321,115 patent/US7450439B2/en active Active
- 2005-12-29 JP JP2005380666A patent/JP5116970B2/ja not_active Expired - Fee Related
- 2005-12-30 TW TW094147854A patent/TWI310563B/zh not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
TWI310563B (en) | 2009-06-01 |
TW200636740A (en) | 2006-10-16 |
JP2006286170A (ja) | 2006-10-19 |
JP5116970B2 (ja) | 2013-01-09 |
US20060232302A1 (en) | 2006-10-19 |
US7450439B2 (en) | 2008-11-11 |
KR100713083B1 (ko) | 2007-05-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100854419B1 (ko) | 파워 업 신호 생성장치 | |
KR100231393B1 (ko) | 반도체집적회로장치 | |
KR100802073B1 (ko) | 반도체메모리소자의 내부전압 공급장치 | |
US20110194368A1 (en) | Regulator and semiconductor device | |
KR100956776B1 (ko) | 네거티브 전압 생성 장치 | |
KR100798804B1 (ko) | 반도체 메모리 장치 | |
KR100351931B1 (ko) | 반도체 메모리 장치의 전압 감지 회로 | |
KR100713083B1 (ko) | 내부전원 생성장치 | |
KR100566302B1 (ko) | 파워업 신호 발생 장치 | |
KR100351932B1 (ko) | 반도체 메모리 장치의 전압 감지 회로 | |
KR100762873B1 (ko) | 내부 전압 발생기 | |
US20120218019A1 (en) | Internal voltage generating circuit and testing method of integrated circuit using the same | |
KR20080043500A (ko) | 내부전압 검출기 및 이를 이용한 내부전압 발생장치 | |
KR100695421B1 (ko) | 반도체 메모리 소자의 내부전압 발생기 | |
KR100812299B1 (ko) | 전압 강하 회로 | |
KR100748459B1 (ko) | 반도체 메모리의 벌크 전압 레벨 감지 장치 | |
US7656222B2 (en) | Internal voltage generator | |
US20070070720A1 (en) | Voltage generator for use in semiconductor device | |
KR100772711B1 (ko) | 내부전원 생성장치 | |
US7012840B2 (en) | Semiconductor memory device having voltage driving circuit | |
KR100733474B1 (ko) | 내부전원 공급장치 | |
KR100813546B1 (ko) | 반도체 메모리 장치의 온도 의존형 전압 감지 회로 | |
KR100860976B1 (ko) | 파워업신호 생성장치 | |
KR100316053B1 (ko) | 고전위 발생장치의 Vpp 레벨 감지기 | |
US20050104571A1 (en) | Power-up signal generating circuit |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 20050331 |
|
PA0201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 20060830 Patent event code: PE09021S01D |
|
PG1501 | Laying open of application | ||
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 20070416 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 20070424 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 20070425 End annual number: 3 Start annual number: 1 |
|
PG1601 | Publication of registration | ||
PR1001 | Payment of annual fee |
Payment date: 20100325 Start annual number: 4 End annual number: 4 |
|
PR1001 | Payment of annual fee |
Payment date: 20110325 Start annual number: 5 End annual number: 5 |
|
PR1001 | Payment of annual fee |
Payment date: 20120323 Start annual number: 6 End annual number: 6 |
|
FPAY | Annual fee payment |
Payment date: 20130325 Year of fee payment: 7 |
|
PR1001 | Payment of annual fee |
Payment date: 20130325 Start annual number: 7 End annual number: 7 |
|
FPAY | Annual fee payment |
Payment date: 20140324 Year of fee payment: 8 |
|
PR1001 | Payment of annual fee |
Payment date: 20140324 Start annual number: 8 End annual number: 8 |
|
FPAY | Annual fee payment |
Payment date: 20160321 Year of fee payment: 10 |
|
PR1001 | Payment of annual fee |
Payment date: 20160321 Start annual number: 10 End annual number: 10 |
|
FPAY | Annual fee payment |
Payment date: 20170323 Year of fee payment: 11 |
|
PR1001 | Payment of annual fee |
Payment date: 20170323 Start annual number: 11 End annual number: 11 |
|
FPAY | Annual fee payment |
Payment date: 20180326 Year of fee payment: 12 |
|
PR1001 | Payment of annual fee |
Payment date: 20180326 Start annual number: 12 End annual number: 12 |
|
FPAY | Annual fee payment |
Payment date: 20190325 Year of fee payment: 13 |
|
PR1001 | Payment of annual fee |
Payment date: 20190325 Start annual number: 13 End annual number: 13 |
|
PC1903 | Unpaid annual fee |
Termination category: Default of registration fee Termination date: 20250205 |