KR101994971B1 - 표시 장치 - Google Patents

표시 장치 Download PDF

Info

Publication number
KR101994971B1
KR101994971B1 KR1020120052164A KR20120052164A KR101994971B1 KR 101994971 B1 KR101994971 B1 KR 101994971B1 KR 1020120052164 A KR1020120052164 A KR 1020120052164A KR 20120052164 A KR20120052164 A KR 20120052164A KR 101994971 B1 KR101994971 B1 KR 101994971B1
Authority
KR
South Korea
Prior art keywords
common voltage
line
voltage transmission
common
transmission line
Prior art date
Application number
KR1020120052164A
Other languages
English (en)
Other versions
KR20130128254A (ko
Inventor
곽윤희
장종웅
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020120052164A priority Critical patent/KR101994971B1/ko
Priority to US13/748,845 priority patent/US9626930B2/en
Priority to CN201310081197.1A priority patent/CN103424944B/zh
Priority to JP2013064720A priority patent/JP6219581B2/ja
Publication of KR20130128254A publication Critical patent/KR20130128254A/ko
Priority to US15/354,690 priority patent/US10332473B2/en
Application granted granted Critical
Publication of KR101994971B1 publication Critical patent/KR101994971B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13452Conductors connecting driver circuitry and terminals of panels
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/133345Insulating layers
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F2201/00Constructional arrangements not provided for in groups G02F1/00 - G02F7/00
    • G02F2201/12Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode
    • G02F2201/121Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode common or background
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F2201/00Constructional arrangements not provided for in groups G02F1/00 - G02F7/00
    • G02F2201/12Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode
    • G02F2201/123Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode pixel

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Liquid Crystal (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

본 발명은 액정 표시 장치에 관한 발명으로서, 본 발명의 한 실시예에 따른 액정 표시 장치는 서로 마주하는 제1 기판 및 제2 기판, 상기 제1 기판 위에 위치하는 스위칭 소자, 상기 스위칭 소자와 연결되어 있으며 데이터 전압을 인가받는 화소 전극, 상기 제2 기판 위에 형성되어 있는 대향 전극, 그리고 상기 제1 기판 및 상기 제2 기판 사이에 위치하며 액정 분자를 포함하는 액정층을 포함하고, 상기 화소 전극은 상기 화소 전극을 복수의 부영역으로 나누는 액정 방향 제어부를 포함하고, 상기 화소 전극에 상기 데이터 전압이 인가될 때 상기 액정 분자의 기울어지는 방향은 상기 복수의 부영역에 따라 서로 다르며, 상기 액정 방향 제어부는 상기 제1 기판 면에 대해 아래로 오목하거나 위로 볼록하게 형성되어 있다.

Description

표시 장치{DISPLAY DEVICE}
본 발명은 표시 장치에 관한 것으로, 더 구체적으로 공통 전압선을 포함하는 표시 장치에 관한 것이다.
현재 널리 사용되는 표시 장치로서 액정 표시 장치(liquid crystal display), 유기 발광 표시 장치(organic light emitting display), 전기 영동 표시 장치(electrophoretic display) 등이 있다.
표시 장치는 복수의 화소와 복수의 표시 신호선을 포함한다. 각 화소는 스위칭 소자 및 이에 연결된 화소 전극을 포함하며, 스위칭 소자는 표시 신호선과 연결되어 있다. 표시 신호선은 게이트 신호를 전달하는 게이트선 및 데이터 전압을 전달하는 데이터선을 포함한다. 화소 전극은 스위칭 소자를 통해 게이트 신호에 따른 데이터 전압을 인가 받는다. 스위칭 소자는 박막 트랜지스터 등의 삼단자 소자일 수 있다. 화소 전극 및 스위칭 소자 등은 박막 트랜지스터 표시판에 위치할 수 있다.
이러한 표시 장치의 한 예로, 액정 표시 장치는 현재 가장 널리 사용되고 있는 평판 표시 장치 중 하나로서, 화소 전극과 공통 전극 등 전기장 생성 전극(field generating electrode)이 형성되어 있는 두 장의 표시판과 그 사이에 들어 있는 액정층을 포함한다. 액정 표시 장치는 전기장 생성 전극에 전압을 인가하여 액정층에 전기장을 생성하고 이를 통하여 액정층의 액정 분자들의 방향을 결정하고 입사광의 편광을 제어함으로써 영상을 표시한다.
표시 장치가 포함하는 표시판은 공통 전압(Vcom) 등을 전달하는 공통 신호선 또는 공통 전극을 포함할 수 있다. 공통 전압은 표시판의 가장자리에서 공통 전극으로 직접 인가될 수도 있고 공통 신호선을 통해 공통 전극으로 인가될 수도 있다. 각 화소가 표시하는 영상은 데이터 전압과 공통 전압의 차이에 따라 달라지므로 표시판 전체에 분포하는 화소에 인가되는 공통 전압의 크기는 일정한 것이 바람직하다. 그러나 공통 전압을 전달하는 배선 또는 전극의 저항 또는 기생 용량 등에 따른 부하(load)에 의해 표시판의 위치에 따라 공통 전압의 크기가 균일하지 않아 표시 불량이 생길 수 있다.
본 발명이 해결하고자 하는 과제는 표시판에 인가되는 공통 전압의 위치에 따른 편차를 줄여 표시 불량을 줄이는 것이다.
본 발명의 한 실시예에 따른 표시 장치는 복수의 화소가 위치하는 표시 영역 및 그 주변의 주변 영역을 포함하는 제1 표시판, 상기 표시 영역의 서로 마주하는 제1 가장자리 및 제2 가장자리를 연결하는 제3 가장자리를 따라 뻗으며, 상기 제3 가장자리를 따라 차례대로 위치하는 복수의 입력 포인트를 통해 제1 공통 전압을 상기 표시 영역에 전달하는 제1 공통 전압 전달선, 그리고 상기 제3 가장자리를 따라 뻗으며, 상기 제2 가장자리 또는 상기 제3 가장자리와 인접한 적어도 하나의 보완 입력 포인트를 통해 제2 공통 전압을 상기 표시 영역에 전달하는 제2 공통 전압 전달선을 포함하고, 상기 제1 공통 전압 전달선의 입력 패드 및 상기 제2 공통 전압 전달선의 입력 패드는 상기 제1 가장자리와 인접한 상기 주변 영역에 위치하고 서로 분리되어 있고, 상기 적어도 하나의 보완 입력 포인트는 상기 복수의 입력 포인트 중 상기 제1 가장자리에 가장 가까운 첫 번째 입력 포인트보다 상기 제2 가장자리에 가장 가까운 마지막 입력 포인트와 더 가깝다.
상기 제3 가장자리를 따라 뻗으며, 상기 마지막 입력 포인트 또는 상기 제1 공통 전압 전달선의 끝 부분의 전압을 받아 피드백 전압으로서 출력 패드로 전달하는 공통 전압 피드백선을 더 포함할 수 있다.
상기 피드백 전압을 바탕으로 상기 제1 공통 전압 및 상기 제2 공통 전압을 생성하는 신호 제어부를 더 포함할 수 있다.
상기 공통 전압 피드백선은 상기 제2 가장자리 근처에 위치하는 상기 제1 공통 전압 전달선의 끝 부분과 연결되어 있을 수 있다.
상기 제2 공통 전압 전달선의 선폭은 상기 제1 공통 전압 전달선의 선폭보다 클 수 있다.
상기 복수의 화소 각각은 절연 기판, 상기 절연 기판 위에 위치하는 공통 전압선, 상기 공통 전압선과 연결되어 있는 공통 전극, 그리고 상기 공통 전극과 절연층을 사이에 두고 중첩하는 화소 전극을 포함하고, 상기 제1 공통 전압 전달선은 상기 공통 전압선 및 상기 공통 전극 중 적어도 하나와 상기 복수의 입력 포인트를 통해 연결되어 있을 수 있다.
상기 적어도 하나의 보완 입력 포인트는 상기 제3 가장자리와 인접하는 상기 주변 영역에 위치하고, 상기 적어도 하나의 보완 입력 포인트에서 상기 제1 공통 전압 전달선과 상기 제2 공통 전압 전달선이 연결되어 있을 수 있다.
상기 적어도 하나의 보완 입력 포인트는 상기 마지막 입력 포인트와 실질적으로 정렬되어 있을 수 있다.
상기 적어도 하나의 보완 입력 포인트는 상기 제2 가장자리와 인접하고, 상기 제2 가장자리를 따라 배열되어 있는 복수의 보완 입력 포인트를 포함할 수 있다.
상기 공통 전압선은 상기 제2 가장자리에 수직인 방향으로 연장되어 있을 수 있다.
상기 공통 전압선은 상기 제2 가장자리에 수직인 방향으로 연장되어 있을 수 있다.
상기 제1 공통 전압 전달선과 상기 제2 공통 전압 전달선은 서로 다른 층에 위치할 수 있다.
상기 제1 표시판과 액정층을 사이에 두고 마주하는 제2 표시판을 더 포함하고, 상기 화소 전극과 상기 액정층 사이에 상기 공통 전극이 위치하며, 상기 복수의 화소 각각에 위치하는 상기 공통 전극은 상기 화소 전극과 중첩하는 복수의 가지 전극을 포함하고, 상기 제1 공통 전압 전달선과 상기 제2 공통 전압 전달선은 상기 공통 전극과 동일한 층에 위치하는 접촉 보조 부재를 통해 서로 연결되어 있을 수 있다.
상기 제1 표시판과 액정층을 사이에 두고 마주하는 제2 표시판을 더 포함하고, 상기 공통 전극과 상기 액정층 사이에 상기 화소 전극이 위치하며, 상기 복수의 화소 각각에 위치하는 상기 화소 전극은 상기 공통 전극과 중첩하는 복수의 가지 전극을 포함하고, 상기 제1 공통 전압 전달선과 상기 제2 공통 전압 전달선은 상기 화소 전극과 동일한 층에 위치하는 접촉 보조 부재를 통해 서로 연결되어 있을 수 있다.
상기 표시 영역에 위치하는 복수의 게이트선, 그리고 상기 복수의 게이트선에 게이트 신호를 전달하는 게이트 구동부를 더 포함하고, 상기 제1 공통 전압 전달선과 상기 제2 공통 전압 전달선은 상기 게이트선과 다른 층에 위치할 수 있다.
본 발명의 한 실시예에 따른 표시 장치는 복수의 화소가 위치하는 표시 영역 및 그 주변의 주변 영역을 포함하는 제1 기판, 상기 표시 영역 전면에 형성되어 있는 공통 전극, 그리고 상기 표시 영역의 적어도 세 면의 가장자리를 따라 형성되어 있으며, 상기 세 면의 가장자리를 따라 위치하는 복수의 제1 입력 포인트를 통해 제1 공통 전압을 상기 공통 전극에 전달하는 제1 공통 전압 전달선을 포함한다.
상기 주변 영역에 위치하는 입력 패드로부터 입력 받은 제2 공통 전압을 상기 표시 영역 안에 위치하는 보완 입력 포인트를 통해 상기 공통 전극에 전달하는 제2 공통 전압 전달선을 더 포함할 수 있다.
상기 표시 영역 안에 위치하는 피드백 출력 포인트를 통해 상기 공통 전극의 전압을 피드백 전압으로서 상기 주변 영역에 위치하는 출력 패드로전달하는 공통 전압 피드백선을 더 포함할 수 있다.
상기 공통 전압 피드백선 및 상기 제2 공통 전압 전달선은 동일한 층에 위치할 수 있다.
상기 제1 공통 전압 전달선은 상기 공통 전압 피드백선 및 상기 제2 공통 전압 전달선과 동일한 층에 위치할 수 있다.
상기 제1 공통 전압 전달선은 적어도 하나의 절단부에 의해 적어도 두 부분으로 나뉘어지고, 상기 공통 전압 피드백선 및 상기 제2 공통 전압 전달선 중 적어도 하나는 상기 절단부를 통해 상기 표시 영역으로 뻗을 수 있다.
상기 제1 공통 전압 전달선은 상기 공통 전압 피드백선 및 상기 제2 공통 전압 전달선 중 적어도 하나와 다른 층에 위치할 수 있다.
상기 제1 공통 전압 전달선과 연결되어 있으며 상기 표시 역역 안으로 뻗는 적어도 하나의 돌출부를 더 포함하고, 상기 돌출부는 제2 입력 포인트를 통해 상기 표시 영역 안에서 상기 제1 공통 전압을 상기 공통 전극에 전달할 수 있다.
상기 주변 영역에서 제1 공통 전압 전달선을 따라 뻗는 제2 공통 전압 전달선을 더 포함하고, 상기 제2 공통 전압 전달선은 상기 제1 공통 전압 전달선에 상기 제1 공통 전압의 위치에 따른 편차를 보상하는 제2 공통 전압을 전달할 수 있다.
상기 표시 영역의 가로 중심선을 기준으로 제1 방향 쪽에 상기 제1 공통 전압 전달선의 입력 패드가 위치할 때, 상기 제2 공통 전압 전달선은 상기 가로 중심선을 기준으로 상기 제1 방향과 반대쪽의 제2 방향 쪽에 위치하는 상기 제1 공통 전압 전달선과 연결될 수 있다.
본 발명의 실시예에 따르면 표시 장치의 표시판에 인가되는 공통 전압의 위치에 따른 편차를 줄여 표시 불량을 줄일 수 있다.
도 1은 본 발명의 한 실시예에 따른 표시 장치의 평면도이고,
도 2는 본 발명의 한 실시예에 따른 표시 장치의 평면도이고,
도 3은 본 발명의 한 실시예에 따른 표시 장치의 평면도이고,
도 4는 본 발명의 한 실시예에 따른 표시 장치의 두 화소에 대한 배치도이고,
도 5는 도 4의 표시 장치를 V-V’-V”선을 따라 자른 단면도이고,
도 6은 1에 도시한 표시 장치를 VI-VI 선을 따라 자른 단면도이고,
도 7은 도 1에 도시한 표시 장치를 VI-VI 선을 따라 자른 단면도의 다른 예이고,
도 8은 본 발명의 한 실시예에 따른 표시 장치의 평면도이고,
도 9는 도 8에 도시한 표시 장치를 IX-IX 선을 따라 자른 단면도이고,
도 10은 도 8에 도시한 표시 장치를 IX-IX 선을 따라 자른 단면도의 다른 예이고,
도 11은 본 발명의 한 실시예에 따른 액정 표시 장치의 한 화소에 대한 배치도이고,
도 12는 도 11의 액정 표시 장치를 XII-XII 선을 따라 자른 단면도이고,
도 13은 도 11에 도시한 표시 장치를 XIII-XIII 선을 따라 자른 단면도이고,
도 14는 도 8에 도시한 표시 장치를 IX-IX 선을 따라 자른 단면도이고,
도 15는 도 8에 도시한 표시 장치를 IX-IX 선을 따라 자른 단면도이고,
도 16은 도 8에 도시한 표시 장치를 IX-IX 선을 따라 자른 단면도이고,
도 17은 도 8에 도시한 표시 장치를 IX-IX 선을 따라 자른 단면도의 다른 예이고,
도 18은 본 발명의 한 실시예에 따른 표시 장치의 평면도이고,
도 19는 도 18에 도시한 표시 장치를 XIX-XIX 선을 따라 자른 단면도이고,
도 20은 본 발명의 한 실시예에 따른 표시 장치의 평면도이고,
도 21은 본 발명의 한 실시예에 따른 표시 장치의 평면도이고,
도 22는 본 발명의 한 실시예에 따른 표시 장치의 평면도이고,
도 23a, 도 23b, 그리고 도 23c는 각각 본 발명의 한 실시예에 따른 표시 장치의 평면도이고,
도 24는 도 23a의 표시 장치를 XXIV-XXIV 선을 따라 자른 단면도의 한 예이고,
도 25는 도 23a의 표시 장치를 XXIV-XXIV 선을 따라 자른 단면도의 한 예이고,
도 26은 본 발명의 한 실시예에 따른 표시 장치의 평면도이고,
도 27은 본 발명의 한 실시예에 따른 표시 장치의 표시 영역의 평면도이고,
도 28은 도 27의 표시 장치를 XXVIII-XXVIII 선을 따라 자른 단면도이고,
도 29는 본 발명의 한 실시예에 따른 표시 장치의 평면도이고,
도 30은 도 29의 표시 장치를 XXX-XXX 선을 따라 자른 단면도의 한 예이고,
도 31은 도 29의 표시 장치를 XXX-XXX 선을 따라 자른 단면도의 한 예이고,
도 32는 본 발명의 한 실시예에 따른 표시 장치의 평면도이고,
도 33은 본 발명의 한 실시예에 따른 표시 장치의 표시 영역의 평면도이고,
도 34는 도 33 및 도 32의 표시 장치를 XXXIV-XXXIV’ 선 및 XXXIV’-XXXIV” 선을 따라 자른 단면도이고,
도 35, 도 36, 도 37, 도 38 및 도 39는 각각 본 발명의 한 실시예에 따른 표시 장치의 평면도이다.
그러면 첨부한 도면을 참고로 하여 본 발명의 실시예에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 그러나 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시예에 한정되지 않는다.
도면에서 여러 층 및 영역을 명확하게 표현하기 위하여 두께를 확대하여 나타내었다. 명세서 전체를 통하여 유사한 부분에 대해서는 동일한 도면 부호를 붙였다. 층, 막, 영역, 판 등의 부분이 다른 부분 "위에" 있다고 할 때, 이는 다른 부분 "바로 위에" 있는 경우 뿐만 아니라 그 중간에 또 다른 부분이 있는 경우도 포함한다. 반대로 어떤 부분이 다른 부분 "바로 위에" 있다고 할 때에는 중간에 다른 부분이 없는 것을 뜻한다.
먼저, 도 1, 도 2 도 3을 참조하여 본 발명의 한 실시예에 따른 표시 장치에 대하여 설명한다.
도 1, 도 2 및 도 3은 각각 본 발명의 한 실시예에 따른 표시 장치의 평면도이다.
도 1 내지 도 3을 참조하면, 본 발명의 한 실시예에 따른 표시 장치는 영상을 표시하는 표시 영역(DA) 및 그 주변의 주변 영역(PA)을 포함하는 제1 표시판(100)을 포함한다.
도 2 및 도 3을 참조하면, 본 발명의 한 실시예에 따른 표시 장치는 제1 표시판(100)과 마주하는 제2 표시판(200)을 포함할 수 있고, 액정 표시 장치의 경우 제1 표시판(100) 및 제2 표시판(200) 사이에 위치하는 액정층(도시하지 않음)을 더 포함할 수 있다. 이때 제1 표시판(100) 및 제2 표시판(200)을 합착하였을 경우 제1 표시판(100)의 주변 영역(PA)의 일부가 제2 표시판(200)에 의해 덮이지 않고 드러날 수 있다.
표시 영역(DA)에는 복수의 구동 신호선(driving signal line)과 이에 연결되어 있으며 대략 행렬의 형태로 배열된 복수의 화소(pixel)(PX)가 형성되어 있다.
구동 신호선은 제1 표시판(100)에 구비되어 있으며, 게이트 신호("주사 신호"라고도 함)를 전달하는 복수의 게이트선(도시하지 않음)과 데이터 전압을 전달하는 복수의 데이터선(도시하지 않음)을 포함한다. 또한 제1 표시판(100) 또는 제2 표시판(200)에는 공통 전압(Vcom) 등 소정의 전압을 전달하는 공통 전압선(도시하지 않음) 또는 공통 전극(도시하지 않음)이 형성되어 있을 수 있다.
각 화소(PX)는 구동 신호선에 연결된 박막 트랜지스터 등의 스위칭 소자와 이에 연결된 화소 전극(도시하지 않음), 그리고 공통 전압(Vcom)을 인가받는 공통 전극(또는 대향 전극이라 함)을 포함할 수 있다.
유기 발광 표시 장치의 경우에는 화소 전극과 공통 전극 사이에 발광층이 위치하여 발광 다이오드를 형성할 수 있다. 즉, 화소 전극이 애노드로 기능하고 공통 전극이 캐소드로 기능하여 애노드와 캐소드 사이의 출력 전류에 따라 발광층이 발광하여 영상을 표시할 수 있다.
액정 표시 장치의 경우 동일한 제1 표시판(100)에 위치하거나 서로 다른 두 표시판(100, 200)에 각각 위치할 수 있는 화소 전극 및 공통 전극이 액정층을 사이에 두고 위치하여 액정층에 전기정을 생성할 수 있다. 이와 같이 액정층(3)에 전기장을 생성함으로써 화소 전극과 공통 전극 사이의 액정층의 액정 분자의 방향을 결정하여 액정층을 통과하는 빛의 휘도를 제어할 수 있다.
한편, 색 표시를 구현하기 위해서는 각 화소(PX)가 기본색(primary color) 중 하나를 고유하게 표시하거나(공간 분할) 각 화소(PX)가 시간에 따라 번갈아 기본색을 표시하게(시간 분할) 하여 이들 기본색의 공간적, 시간적 합으로 원하는 색상이 인식되도록 한다. 기본색의 예로는 적색, 녹색, 청색 등 삼원색을 들 수 있다.
도 1 내지 도 3을 참조하면, 표시 영역(DA)은 서로 마주하는 제1 가장자리(E1)와 제2 가장자리(E2), 그리고 제1 및 제2 가장자리(E1, E2)를 연결하며 서로 마주하는 제3 가장자리(E3) 및 제4 가장자리(E4)를 포함할 수 있다. 도 1에서는 표시 영역(DA)이 대략 직사각형으로 도시되어 있으나 그 모양이 이에 한정되는 것은 아니다.
제1 표시판(100)의 주변 영역(PA)에는 구동 신호선에 게이트 신호, 데이터 신호 등의 구동 신호를 입력하기 위한 신호 입력 패드와 구동 신호를 구동 신호선에 인가하는 구동부가 위치할 수 있다.
또한 제1 표시판(100)의 주변 영역(PA)에는 표시 영역(DA)에 공통 전압(Vcom)을 전달하는 공통 전압 전달선(common voltage transmitting line)(70a, 70b, 90a, 90b)이 위치한다.
공통 전압 전달선(70a, 70b, 90a, 90b)은 제1 공통 전압 전달선(70a, 70b)과 제2 공통 전압 전달선(90a, 90b)을 포함한다. 단면 구조로 볼 때, 제1 공통 전압 전달선(70a, 70b)과 제2 공통 전압 전달선(90a, 90b)은 동일한 층에 위치할 수도 있고 서로 다른 층에 위치할 수도 있다. 평면 구조로 볼 때, 제2 공통 전압 전달선(90a, 90b)과 표시 영역(DA)의 가장자리 사이에 제1 공통 전압 전달선(70a, 70b)이 위치할 수 있으나 제1 공통 전압 전달선(70a, 70b)과 제2 공통 전압 전달선(90a, 90b)의 배치는 이에 한정되는 것은 아니다.
제1 공통 전압 전달선(70a, 70b)은 표시 영역(DA)의 제1 가장자리(E1)에 인접한 주변 영역(PA)에 위치하는 입력 패드(75a, 75b)로부터 시작하여 표시 영역(DA)의 제2 가장자리(E2)를 향해 제3 가장자리(E3) 또는 제4 가장자리(E4)를 따라 뻗을 수 있다. 도 1, 도 2 및 도 3에 도시한 실시예에서는 제3 가장자리(E3)를 따라 뻗는 제1 공통 전압 전달선(70a) 및 제4 가장자리(E4)를 따라 뻗는 제1 공통 전압 전달선(70b)을 예로 들고 있으나, 이에 한정되지 않고 한 쪽에만 제1 공통 전압 전달선이 위치할 수도 있다.
제1 공통 전압 전달선(70a, 70b)은 복수의 공통 전압 입력 포인트(common voltage input point)(이하, 줄여서 입력 포인트(input point)라 함)(Pa_1, ···, Pa_n, Pb_1, ···, Pb_n)(n은 2 이상의 자연수)를 통해 표시 영역(DA)의 공통 전압선 또는 공통 전극에 제1 공통 전압(Vcom1)을 입력한다. 입력 포인트(Pa_1, ···, Pa_n, Pb_1, ···, Pb_n)는 표시 영역(DA)과 인접한 주변 영역(PA)에 위치할 수 있으나, 표시 영역(DA)의 가장자리에 위치할 수도 있다.
도 1 내지 도 3을 참조하면, 입력 포인트(Pa_1, ···, Pa_n, Pb_1, ···, Pb_n)는 표시 영역(DA)의 제3 가장자리(E3)를 따라 차례로 배열될 수 있으며, 그 배열 간격도 일정할 수 있다. 설명의 편의상 입력 패드(75a, 75b)에 가장 가까운 입력 포인트(Pa_1, Pb_1)를 첫 번째 입력 포인트(Pa_1, Pb_1)라 하고, 입력 패드(75a, 75b)로부터 가장 먼 곳에 위치하는 입력 포인트(Pa_n, Pb_n)를 마지막 입력 포인트(Pa_n, Pb_n)라 한다. 제1 공통 전압 전달선(70a, 70b)의 저항 등의 부하(load)에 의해 입력 포인트(Pa_1, ···, Pa_n, Pb_1, ···, Pb_n)에서 입력되는 제1 공통 전압(Vcom1)의 레벨은 위치에 따라 달라질 수 있다. 구체적으로, 제1 가장자리(E1)에서 멀어질수록 입력 포인트(Pa_1, ···, Pa_n, Pb_1, ···, Pb_n)에서 입력되는 제1 공통 전압(Vcom1)의 전압이 떨어질 수 있다. 즉, 마지막 입력 포인트(Pa_n, Pb_n)에서 입력되는 제1 공통 전압(Vcom1)은 첫 번째 입력 포인트(Pa_1, Pb_1)에서 입력되는 제1 공통 전압(Vcom1)보다 낮을 수 있다.
제2 공통 전압 전달선(90a, 90b)은 표시 영역(DA)의 제1 가장자리(E1) 근처에 위치하는 입력 패드(95a, 95b)로부터 시작하여 표시 영역(DA)의 제2 가장자리(E2)를 향해 제3 가장자리(E3) 또는 제4 가장자리(E4)를 따라 뻗을 수 있다. 도 1, 도 2 및 도 3에 도시한 실시예에서는 제3 가장자리(E3)를 따라 뻗는 제2 공통 전압 전달선(90a) 및 제4 가장자리(E4)를 따라 뻗는 제2 공통 전압 전달선(90b)을 예로 들고 있으나, 이에 한정되지 않고 한 쪽에만 제2 공통 전압 전달선이 위치할 수도 있다.
제2 공통 전압 전달선(90a, 90b)의 입력 패드(95a, 95b)는 제1 공통 전압 전달선(70a, 70b)의 입력 패드(75a, 75b)와 분리되어 있을 수 있다.
도 3에 도시한 실시예에 따르면, 제2 공통 전압 전달선(90a, 90b)은 표시 영역(DA)의 제3 가장자리(E3)에 인접한 적어도 하나의 보완 공통 전압 입력 포인트(supplementary common voltage input point)(이하, 줄여서 보완 입력 포인트(supplementary input point)라 함)(Pc)를 통해 표시 영역(DA)의 공통 전압선이나 공통 전극에 제2 공통 전압(Vcom2)을 입력할 수 있다. 보완 입력 포인트(Pc)는 첫 번째 입력 포인트(Pa_1, Pb_1)보다 마지막 입력 포인트(Pa_n, Pb_n)에 더 가까울 수 있다. 그 한 예로서, 도 3은 보완 입력 포인트(Pc)가 마지막 입력 포인트(Pa_n, Pb_n)의 바로 위에 위치하는 실시예를 보여준다.
이와 달리 보완 입력 포인트(Pc)는 마지막 입력 포인트(Pa_n, Pb_n)와 그 바로 아래의 입력 포인트(Pa_(n-1), Pb_(n-1)) 사이에 위치할 수도 있다. 또한 보완 입력 포인트(Pc)과 마지막 입력 포인트(Pa_n, Pb_n)는 가로 방향으로 정렬될 수도 있다.
보완 입력 포인트(Pc)는 표시 영역(DA)과 인접한 주변 영역(PA)에 위치할 수 있으나, 표시 영역(DA)의 가장자리에 위치할 수도 있다.
도 1 및 도 2에 도시한 실시예에 따르면, 제2 공통 전압 전달선(90a, 90b)은 접점(N1)에서 제1 공통 전압 전달선(70a, 70b)과 연결되어 제2 공통 전압(Vcom2)을 제1 공통 전압 전달선(70a, 70b) 및 표시 영역(DA)에 전달할 수 있다.
접점(N1)은 첫 번째 입력 포인트(Pa_1, Pb_1)보다 마지막 입력 포인트(Pa_n, Pb_n)와 더 가까울 수 있다. 그 한 예로서, 도 1은 접점(N1)이 마지막 입력 포인트(Pa_n, Pb_n)와 바로 아래의 입력 포인트(Pa_(n-1), Pb_(n-1)) 사이의 지점 또는 마지막 입력 포인트(Pa_n, Pb_n)와 가로 방향으로 정렬하여 위치하는 예를 보여준다.
접점(N1)에서 제1 공통 전압 전달선(70a, 70b)과 연결된 제2 공통 전압 전달선(90a, 90b)은 마지막 입력 포인트(Pa_n) 또는 바로 아래의 입력 포인트(Pa_(n-1))를 통해 표시 영역(DA)의 공통 전극 또는 공통 전압선과 연결되므로 접점(N1)을 앞에서 설명한 보완 입력 포인트(Pc)와 동일한 것으로 볼 수 있다. 이후로는 보완 입력 포인트(Pc)라 하면 이러한 접점(N1)도 포함하는 것으로 한다.
제2 공통 전압 전달선(90a, 90b)은 제1 공통 전압 전달선(70a, 70b)에 의해 입력 포인트(Pa_1, ···, Pa_n, Pb_1, ···, Pb_n)에서 입력되는 제1 공통 전압(Vcom1)의 편차를 보완할 수 있다.
구체적으로 설명하면, 제1 공통 전압 전달선(70a, 70b)은 표시 영역(DA)의 제3 가장자리(E3)를 따라 복수의 입력 포인트(Pa_1, ···, Pa_n, Pb_1, ···, Pb_n)를 통해 제1 공통 전압(Vcom1)을 표시 영역(DA)에 입력하므로 그에 의한 부하(load) 및 제1 공통 전압 전달선(70a, 70b)의 저항 등의 요인에 의해 입력 포인트(Pa_1, ···, Pa_n, Pb_1, ···, Pb_n)의 위치에 따라 제1 공통 전압(Vcom1)에 편차가 생길 수 있다. 즉, 제1 공통 전압 전달선(70a, 70b)이 첫 번째 입력 포인트(Pa_1, Pb_1)에 전달하는 제1 공통 전압(Vcom1)에 비해 마지막 입력 포인트(Pa_n, Pb_n)에 전달하는 제1 공통 전압(Vcom1)이 더 낮을 수 있다. 따라서 마지막 입력 포인트(Pa_n, Pb_n)를 통해 표시 영역(DA)에 전달되는 제1 공통 전압(Vcom1)과 첫 번째 입력 포인트(Pa_1, Pb_1)를 통해 표시 영역(DA)에 전달되는 제1 공통 전압(Vcom1)에 차이가 생기고, 이러한 편차가 생긴 제1 공통 전압(Vcom1)을 이용하여 영상을 표시하게 되면 표시 영역(DA)의 위치에 따라 화질이 균일하지 않고 얼룩이 생길 수 있다. 본 발명의 한 실시예에 따르면, 제2 공통 전압 전달선(90a, 90b)은 첫 번째 입력 포인트(Pa_1, Pb_1)를 통해 전달되는 제1 공통 전압(Vcom1)과 마지막 입력 포인트(Pa_n, Pb_n)를 통해 전달되는 제1 공통 전압(Vcom1)의 차이를 최소화할 수 있는 제2 공통 전압(Vcom2)을 접점(N1) 또는 보완 입력 포인트(Pc)를 통해 표시 영역(DA)에 입력할 수 있다. 이에 따르면, 제1 공통 전압 전달선(70a, 70b)로부터 첫 번째 입력 포인트(Pa_1, Pb_1)를 통해 입력되는 제1 공통 전압(Vcom1)의 레벨과 제2 공통 전압 전달선(90a, 90b)로부터 접점(N1) 또는 보완 입력 포인트(Pc)를 통해 입력되는 제2 공통 전압(Vcom2)의 레벨이 실질적으로 동일하도록 할 수 있다.
이를 위해, 접점(N1) 또는 보완 입력 포인트(Pc)는 마지막 입력 포인트(Pa_n, Pb_n)에 실질적으로 정렬되어 있거나 근접하여 위치하는 것이 바람직하다. 접점(N1) 또는 보완 입력 포인트(Pc)는 마지막에서 두 번째 입력 포인트(Pa_(n-1), Pb_(n-1))와 제2 가장자리(E2) 사이에 위치할 수도 있다.
제2 공통 전압 전달선(90a, 90b)의 선폭은 제1 공통 전압 전달선(70a, 70b)의 선폭보다 클 수 있다. 따라서 제2 공통 전압 전달선(90a, 90b)의 저항은 제1 공통 전압 전달선(70a, 70b)의 저항보다 작을 수 있다. 제2 공통 전압 전달선(90a, 90b)의 저항은 최소화하는 것이 바람직하다. 또한, 제2 공통 전압 전달선(90a, 90b)의 저항에 의한 전압 강하를 고려하여 제2 공통 전압 전달선(90a, 90b)의 입력 패드(95a, 95b)에서 입력되는 제2 공통 전압(Vcom2)의 크기는 제1 공통 전압 전달선(70a, 70b)의 입력 패드(75a, 75b)에서 입력되는 제1 공통 전압(Vcom1)의 크기보다 일정 전압 클 수 있다. 여기서 일정 전압은 제1 표시판(100)의 크기, 제2 공통 전압 전달선(90a, 90b)의 선폭, 저항 및 길이 등의 여러 설계 요소에 따라 달라질 수 있다.
도 1, 도 2 및 도 3을 참조하면, 본 발명의 한 실시예에 따른 표시 장치의 제1 표시판(100)의 주변 영역(PA)에는 공통 전압 피드백선(common voltage feedback line)(80a, 80b)이 더 위치할 수 있다.
공통 전압 피드백선(80a, 80b)은 단면 구조로 볼 때, 제1 공통 전압 전달선(70a, 70b) 또는 제2 공통 전압 전달선(90a, 90b)과 동일한 층에 위치할 수도 있고 서로 다른 층에 위치할 수도 있다. 공통 전압 피드백선(80a, 80b)은 도 1 내지 도 3에 도시한 바와 같이 제1 공통 전압 전달선(70a, 70b)과 제2 공통 전압 전달선(90a, 90b)보다 더 바깥쪽에 위치할 수 있으나 이에 한정되는 것은 아니다.
공통 전압 피드백선(80a, 80b)은 표시 영역(DA)의 제1 가장자리(E1)와 인접한 주변 영역(PA)에 위치하는 출력 패드(85a, 85b)로부터 시작하여 표시 영역(DA)의 제2 가장자리(E2)를 향해 제3 가장자리(E3) 또는 제4 가장자리(E4)를 따라 뻗을 수 있다. 도 1, 도 2 및 도 3에 도시한 실시예에서는 제3 가장자리(E3)를 따라 뻗는 공통 전압 피드백선(80a) 및 제4 가장자리(E4)를 따라 뻗는 공통 전압 피드백선(80b)을 예로 들고 있으나, 이에 한정되지 않고 한 쪽에만 공통 전압 피드백선이 위치할 수도 있다.
공통 전압 피드백선(80a, 80b)은 제1 공통 전압 전달선(70a, 70b)의 마지막 입력 포인트(Pa_n, Pb_n) 또는 제1 공통 전압 전달선(70a, 70b)의 끝 부분에서의 공통 전압을 피드백 받아 이를 피드백 전압으로서 출력 패드(85a, 85b)로 전달한다. 이를 위해, 공통 전압 피드백선(80a, 80b)은 마지막 입력 포인트(Pa_n, Pb_n)와 바로 연결되어 있거나 마지막 입력 포인트(Pa_n, Pb_n)에 대체로 정렬되어 있는 제1 공통 전압 전달선(70a, 70b)의 끝 부분과 연결되어 있을 수도 있다.
본 발명의 한 실시예에서, 공통 전압 피드백선(80a, 80b)에 의해 전달된 피드백 전압을 바탕으로 제1 공통 전압(Vcom1) 및 제2 공통 전압(Vcom2)을 결정할 수 있다.
도 2 및 도 3에 도시한 실시예에서 입력 패드(75a, 75b, 95a, 9b) 및 출력 패드(85a, 85b)는 제2 표시판(200)에 의해 덮이지 않고 노출될 수 있다.
도 1 및 도 2를 참조하면 본 발명의 한 실시예에 따른 표시 장치는 신호 제어부(signal controller)(700)를 더 포함할 수 있다. 신호 제어부(700)는 제1 공통 전압(Vcom1)을 입력 패드(75a, 75b)를 통해 제1 공통 전압 전달선(70a, 70b)에 전달하고, 제2 공통 전압(Vcom2)을 입력 패드(95a, 95b)를 통해 제2 공통 전압 전달선(90a, 90b)에 전달할 수 있다. 또한 신호 제어부(700)는 공통 전압 피드백선(80a, 80b)으로부터 피드백 전압을 입력 받아 이를 바탕으로 제1 공통 전압(Vcom1) 및 제2 공통 전압(Vcom2)을 결정할 수 있다.
신호 제어부(700)는 집적 회로 칩의 형태로 제1 표시판(100)에 직접 장착되거나, 가요성 인쇄 회로막(flexible printed circuit film)(50) 위에 장착되어 제1 표시판(100)에 부착되거나, 도 1 및 도 2에 도시한 바와 같이 인쇄 회로 기판(printed circuit board)(55) 위에 장착되어 가요성 인쇄 회로막(50)을 통해 입력 패드(75a, 75b, 95a, 95b) 및 출력 패드(85a, 85b)와 연결될 수도 있다.
그러면, 앞에서 설명한 도 1 내지 도 3의 실시예와 함께 도 4, 도 5, 도 6 및 도 7을 참조하여 본 발명의 한 실시예에 따른 표시 장치에 대하여 구체적으로 설명한다.
도 4는 본 발명의 한 실시예에 따른 표시 장치의 두 화소에 대한 배치도이고, 도 5는 도 4의 표시 장치를 V-V’-V” 선을 따라 자른 단면도이고, 도 6은 1에 도시한 표시 장치를 VI-VI 선을 따라 자른 단면도이고, 도 7은 도 1에 도시한 표시 장치를 VI-VI 선을 따라 자른 단면도의 다른 예이다.
먼저 도 4 및 도 5를 참조하면, 본 발명의 한 실시예에 따른 표시 장치는 액정 표시 장치로서 서로 마주하는 제1 표시판(100)과 제2 표시판(200) 및 이들 두 표시판(100, 200) 사이에 들어 있는 액정층(3)을 포함한다.
먼저 제2 표시판(200)에 대하여 설명하면, 절연 기판(210) 위에 차광 부재(light blocking member)(220) 및 색필터(230)가 형성되어 있을 수 있다.
차광 부재(220)는 주로 가로 방향으로 뻗는 복수의 제1 차광부(221)와 주로 세로 방향으로 뻗는 복수의 제2 차광부(222)를 포함할 수 있다. 제1 차광부(221) 및 제2 차광부(222)는 함께 빛이 투과하는 개구 영역(225)을 정의할 수 있다.
색필터(230)는 차광 부재(220)로 둘러싸인 영역, 즉 개구 영역(225) 내에 대부분 존재할 수 있으며, 적색, 녹색 및 청색의 삼원색 등 기본색(primary color) 중 하나를 표시할 수 있다.
차광 부재(220) 및 색필터(230) 위에는 덮개막(250)이 더 형성되어 있을 수 있다.
본 실시예와 달리 차광 부재(220) 및 색필터(230) 중 적어도 하나는 제1 표시판(100)에 위치할 수도 있다.
제1 표시판(100)과 제2 표시판(200) 사이에 들어 있는 액정층(3)은 액정 분자(31)를 포함하며, 액정 분자(31)는 전기장이 없는 상태에서 그 장축이 두 표시판(100, 200)의 표면에 대하여 수평을 이루도록 배향되어 있을 수 있다.
한편, 두 표시판(100, 200)의 안쪽 면에는 배향막(alignment layer)(11, 21)이 도포되어 있으며 이들은 수평 배향막일 수 있다.
다음, 제1 표시판(100)에 대하여 설명한다. 여기에서는 도 6 및 도 7도 함께 참조하여 설명한다.
절연 기판(110) 위에 복수의 게이트선(gate line)(121) 및 복수의 공통 전압선(common voltage line)(125)을 포함하는 복수의 게이트 도전체가 형성되어 있다.
게이트선(121)은 게이트 신호를 전달하고 주로 가로 방향으로 뻗을 수 있다. 각 게이트선(121)은 돌출한 복수의 게이트 전극(gate electrode)(124)를 포함할 수 있다.
공통 전압선(125)은 공통 전압(Vcom)을 전달하고 대체로 가로 방향으로 뻗으며 게이트선(121)에 실질적으로 평행할 수 있다. 각 공통 전압선(125)은 복수의 확장부(126)를 포함할 수 있다. 여기서 공통 전압(Vcom)은 도 1 내지 도 3에 도시된 표시 영역(DA) 내에서 전달되는 공통 전압을 의미하며, 앞에서 설명한 제1 공통 전압(Vcom1) 또는 제2 공통 전압(Vcom2)과 같거나 유사할 수 있다.
도 6에 도시한 실시예에 따르면, 게이트 도전체는 제1 공통 전압 전달선(70a, 70b), 제2 공통 전압 전달선(90a, 90b), 그리고 공통 전압 피드백선(80a, 80b)을 포함할 수 있다. 공통 전압선(125)은 앞에서 설명한 입력 포인트(Pa_1, ···, Pa_n, Pb_1, ···, Pb_n)에서 제1 공통 전압 전달선(70a, 70b)과 직접 연결되어 있을 수 있다.
게이트 도전체(121, 125) 위에는 게이트 절연막(gate insulating layer)(140)이 형성되어 있다. 게이트 절연막(140)은 질화규소(SiNx) 또는 산화규소(SiOx) 따위의 무기 절연물 등으로 만들어질 수 있다.
게이트 절연막(140) 위에는 복수의 선형 반도체(도시하지 않음)가 형성되어 있다. 선형 반도체는 주로 세로 방향으로 뻗으며, 이로부터 복수의 반도체 돌출부(154)가 게이트 전극(124)을 향하여 뻗어 나와 있다.
선형 반도체 위에는 복수의 선형 저항성 접촉 부재(ohmic contact)(도시하지 않음) 및 복수의 섬형 저항성 접촉 부재(165)가 형성되어 있을 수 있다. 선형 저항성 접촉 부재는 게이트 전극(124)을 향하여 뻗으며 대략 반전된 ‘C’모양을 이루는 복수의 돌출부(163)를 가질 수 있다. 돌출부(163)와 섬형 저항성 접촉 부재(165)는 게이트 전극(124)을 중심으로 서로 마주하며 쌍을 이루어 반도체 돌출부(154) 위에 배치되어 있을 수 있다. 저항성 접촉 부재(163, 165)는 인 따위의 n형 불순물이 고농도로 도핑되어 있는 n+ 수소화 비정질 규소 따위의 물질로 만들어지거나 실리사이드(silicide)로 만들어질 수 있다. 그러나, 반도체의 종류에 따라 저항성 접촉 부재(163, 165)는 생략될 수도 있다.
저항성 접촉 부재(163, 165) 위에는 복수의 데이터선(data line)(171)과 복수의 드레인 전극(drain electrode)(175)을 포함하는 데이터 도전체가 형성되어 있다.
데이터선(171)은 데이터 신호를 전달하며 주로 세로 방향으로 뻗어 게이트선(121) 및 공통 전압선(125)과 교차한다. 각 데이터선(171)은 게이트 전극(124)을 향하여 뻗은 복수의 소스 전극(source electrode)(173)을 포함할 수 있다. 한편, 앞에서 설명한 차광 부재(220)의 제2 차광부(222)는 데이터선(171)을 따라 뻗으며 데이터선(171)의 대부분을 덮을 수 있다.
드레인 전극(175)은 게이트 전극(124)을 중심으로 소스 전극(173)과 마주하는 끝 부분과 면적이 상대적으로 넓은 다른 끝 부분을 포함할 수 있다.
게이트 전극(124), 소스 전극(173) 및 드레인 전극(175)은 반도체 돌출부(154)와 함께 스위칭 소자인 박막 트랜지스터(thin film transistor, TFT)를 이룬다. 선형 반도체는 박막 트랜지스터가 위치하는 반도체 돌출부(154)를 제외하면 데이터선(171), 드레인 전극(175) 및 그 하부의 저항성 접촉 부재(163, 165)와 거의 동일한 평면 형태를 가질 수 있다.
도 7에 도시한 실시예에 따르면, 데이터 도전체는 제1 공통 전압 전달선(70a, 70b), 제2 공통 전압 전달선(90a, 90b), 그리고 공통 전압 피드백선(80a, 80b)을 포함할 수 있다. 이 경우 공통 전압선(125)은 앞에서 설명한 입력 포인트(Pa_1, ···, Pa_n, Pb_1, ···, Pb_n)에서 제1 공통 전압 전달선(70a, 70b)과 연결되어 있을 수 있다.
데이터 도전체(171, 175) 및 노출된 반도체 돌출부(154) 위에는 제1 보호막(passivation layer)(180a)이 형성되어 있다. 제1 보호막(180a)은 무기 절연물 또는 유기 절연물 따위로 만들어질 수 있다. 제1 보호막(180a)은 드레인 전극(175)을 드러내는 접촉 구멍(185)을 포함할 수 있다.
제1 보호막(180a) 위에는 화소 전극(191)이 형성되어 있다. 화소 전극(191)은 차광 부재(220)로 둘러싸인 영역(화소(PX)의 화소 영역이라 함)을 대부분 채우는 면형이다. 화소 전극(191)은 접촉 구멍(185)을 통해 드레인 전극(175)과 전기적으로 연결되어 있으며, 드레인 전극(175)으로부터 데이터 전압을 전달받을 수 있다. 화소 전극(191)은 ITO 또는 IZO 등의 투명한 도전 물질로 만들어질 수 있다.
화소 전극(191), 데이터 도전체(171, 175) 및 노출된 반도체 돌출부(154) 위에는 제2 보호막(180b)이 형성되어 있다. 제2 보호막(180b)은 무기 절연물 또는 유기 절연물 따위로 만들어질 수 있다. 제2 보호막(180b), 제1 보호막(180a) 및 게이트 절연막(140)에는 공통 전압선(125)의 일부, 예를 들어 확장부(126)의 일부를 드러내는 복수의 접촉 구멍(181)이 형성되어 있다. 접촉 구멍(181)은 적어도 두 개의 화소(PX)마다 형성되어 있을 수 있다.
도 6에 도시한 실시예를 참조하면, 제2 보호막(180b), 제1 보호막(180a), 그리고 게이트 절연막(140)은 공통 전압선(125)의 끝 부분을 드러내는 접촉 구멍(182)을 포함할 수 있다.
도 7에 도시한 실시예를 참조하면, 제1 보호막(180a) 및 제2 보호막(180b)은 제1 공통 전압 전달선(70a, 70b)을 드러내는 접촉 구멍(183)을 포함하고, 제2 보호막(180b), 제1 보호막(180a), 그리고 게이트 절연막(140)은 공통 전압선(125)의 끝 부분을 드러내는 접촉 구멍(182)을 포함할 수 있다.
제2 보호막(180b) 위에는 ITO 또는 IZO 등의 투명한 도전 물질로 만들어질 수 있는 복수의 공통 전극(common electrode)(131)이 형성되어 있다. 하나의 화소(PX)에 하나씩의 공통 전극(131)이 위치할 수 있고, 복수의 공통 전극(131)은 표시 영역(DA) 전체에서 서로 연결될 수 있다.
도 4 및 도 5를 참조하면, 각 화소(PX)에 위치하는 공통 전극(131)은 서로 마주하는 한 쌍의 가로 외곽 줄기부(132), 그리고 가로 외곽 줄기부(132)와 연결되어 있는 한 쌍의 세로 외곽 줄기부(134)와 복수의 가지 전극(133)을 포함할 수 있다. 복수의 가지 전극(133)은 이웃하는 한 쌍의 세로 외곽 줄기부(134) 사이에 위치하며 가지 전극(133) 사이의 공간을 슬릿이라 한다. 세로 방향으로 이웃하는 공통 전극(131)은 그 사이에 위치하는 가로 외곽 줄기부(132)를 공유하여 서로 연결되고 이를 경계로 서로 이웃한다. 가로 방향으로 이웃하는 공통 전극(131)은 그 사이에 위치하는 세로 외곽 줄기부(134)를 공유하여 서로 연결되며 이를 경계로 이웃한다.
가로 외곽 줄기부(132)는 주로 가로 방향으로 뻗을 수 있다. 가로 외곽 줄기부(132)는 복수의 확장부(137)를 포함하며, 적어도 두 개의 화소(PX)마다 하나씩 위치하는 확장부(137)는 접촉 구멍(181)을 통하여 공통 전압선(125)으로부터 공통 전압(Vcom)을 인가 받을 수 있다.
세로 외곽 줄기부(134) 및 그 사이의 복수의 가지 전극(133)은 이웃하는 한 쌍의 가로 외곽 줄기부(132)와 연결되어 있으며 서로 나란하게 뻗을 수 있다.
도 6에 도시한 실시예를 참조하면, 공통 전극(131)은 접촉 구멍(182)을 통하여 공통 전압선(125)의 끝 부분으로부터 공통 전압(Vcom)을 인가받을 수 있다.
도 7에 도시한 실시예를 참조하면, 공통 전압선(125)의 끝 부분은 접촉 구멍(182) 및 접촉 구멍(183)에서 공통 전극(131)을 통해 제1 공통 전압 전달선(70a, 70b)과 전기적으로 연결될 수 있으며, 이 연결 부분은 앞에서 설명한 입력 포인트(Pa_1, ···, Pa_n, Pb_1, ···, Pb_n)에 해당한다.
박막 트랜지스터를 통해 데이터 전압을 인가받은 화소 전극(191)과 공통 전압(Vcom)을 인가받은 공통 전극(131)은 두 전기장 생성 전극으로서 함께 액정층(3)에 전기장을 생성함으로써 액정층(3)의 액정 분자(31)의 방향을 결정하고 영상을 표시한다.
이제, 도 8, 도 9 및 도 10을 참조하여, 본 발명의 한 실시예에 따른 표시 장치에 대하여 설명한다. 앞에서 설명한 실시예와 동일한 구성 요소에 대해서는 동일한 도면 부호를 부여하고, 동일한 설명은 생략하며 차이점을 중심으로 설명한다.
도 8은 본 발명의 한 실시예에 따른 표시 장치의 평면도이고, 도 9는 도 8에 도시한 표시 장치를 IX-IX 선을 따라 자른 단면도이고, 도 10은 도 8에 도시한 표시 장치를 IX-IX 선을 따라 자른 단면도의 다른 예이다.
도 8 내지 도 10을 참조하면, 본 발명의 한 실시예에 따른 표시 장치는 앞에서 설명한 도 1 내지 도 3에 도시한 여러 실시예에 따른 표시 장치와 대부분 동일하며, 표시 영역(DA) 또는 화소(PX)의 구조는 앞에서 설명한 도 4 및 도 5에 도시한 실시예와 동일할 수 있다. 그러나, 본 실시예에서 제1 공통 전압 전달선(70a, 70b)과 제2 공통 전압 전달선(90a, 90b)이 서로 다른 층에 위치할 수 있다.
먼저 도 9에 도시한 실시예를 참조하면, 절연 기판(110) 위에 공통 전압선(125)과 함께 제1 공통 전압 전달선(70a, 70b) 및 공통 전압 피드백선(80a, 80b)이 위치하고, 그 위에 게이트 절연막(140)이 위치할 수 있다. 이 경우 공통 전압선(125)은 앞에서 설명한 입력 포인트(Pa_1, ···, Pa_n, Pb_1, ···, Pb_n)에서 제1 공통 전압 전달선(70a, 70b)과 직접 연결되어 있을 수 있다.
게이트 절연막(140) 위에는 데이터선(171) 및 드레인 전극(175)과 함께 제2 공통 전압 전달선(90a, 90b)이 위치하고, 그 위에 제1 보호막(180a)이 위치할 수 있다. 제1 보호막(180a) 위에는 앞에서 설명한 도 4 및 도 5에 도시한 바와 같이 화소 전극(191)이 위치하고, 그 위에 제2 보호막(180b)이 위치할 수 있다.
제2 보호막(180b), 제1 보호막(180a), 그리고 게이트 절연막(140)은 공통 전압선(125)의 끝 부분을 드러내는 접촉 구멍(182), 그리고 제1 공통 전압 전달선(70a, 70b)을 드러내는 접촉 구멍(183)을 포함할 수 있다. 또한 제2 보호막(180b) 및 제1 보호막(180a)은 제2 공통 전압 전달선(90a, 90b)을 드러내는 접촉 구멍(184)을 포함할 수 있다.
제2 보호막(180b) 위에는 공통 전극(131) 및 접촉 보조 부재(81)가 위치할 수 있다. 공통 전극(131)은 접촉 구멍(182)을 통하여 공통 전압선(125)의 끝 부분으로부터 공통 전압(Vcom)을 인가받을 수 있다. 또한 서로 다른 층에 위치하는 제1 공통 전압 전달선(70a, 70b) 및 제2 공통 전압 전달선(90a, 90b)은 접촉 구멍(183) 및 접촉 구멍(184)에서 접촉 보조 부재(81)를 통해 서로 전기적으로 연결될 수 있으며, 이 연결 부분은 앞에서 설명한 접점(N1)에 해당할 수 있다.
공통 전극(131) 및 접촉 보조 부재(81)는 서로 연결되어 있을 수 있다. 이 부분은 도 9에서 공통 전극(131) 및 접촉 보조 부재(81) 사이의 외곽선 없는 해칭으로 표현되어 있다.
도 10에 도시한 실시예를 참조하면, 절연 기판(110) 위에 공통 전압선(125)과 함께 제2 공통 전압 전달선(90a, 90b)이 위치하고, 그 위에 게이트 절연막(140)이 위치할 수 있다. 이 경우 공통 전압선(125)은 앞에서 설명한 입력 포인트(Pa_1, ···, Pa_n, Pb_1, ···, Pb_n)에서 제1 공통 전압 전달선(70a, 70b)과 연결되어 있을 수 있다.
게이트 절연막(140) 위에는 데이터선(171) 및 드레인 전극(175)과 함께 제1 공통 전압 전달선(70a, 70b) 및 공통 전압 피드백선(80a, 80b)이 위치하고, 그 위에 제1 보호막(180a)이 위치할 수 있다. 제1 보호막(180a) 위에는 도 4 및 도 5에 도시한 바와 같이 화소 전극(191)이 위치하고, 그 위에 제2 보호막(180b)이 위치할 수 있다.
제2 보호막(180b), 제1 보호막(180a), 그리고 게이트 절연막(140)은 공통 전압선(125)의 끝 부분을 드러내는 접촉 구멍(182), 그리고 제2 공통 전압 전달선(90a, 90b)을 드러내는 접촉 구멍(184)을 포함할 수 있다. 또한 제2 보호막(180b) 및 제1 보호막(180a)은 제1 공통 전압 전달선(70a, 70b)을 드러내는 접촉 구멍(183)을 포함할 수 있다.
제2 보호막(180b) 위에는 공통 전극(131) 및 접촉 보조 부재(81)가 위치할 수 있다. 공통 전압선(125)의 끝 부분은 접촉 구멍(182) 및 접촉 구멍(183)에서 공통 전극(131)을 통해 제1 공통 전압 전달선(70a, 70b)과 전기적으로 연결될 수 있으며, 이 연결 부분은 앞에서 설명한 입력 포인트(Pa_1, ···, Pa_n, Pb_1, ···, Pb_n)에 해당할 수 있다. 또한 공통 전극(131)은 접촉 구멍(182)을 통하여 공통 전압선(125)의 끝 부분으로부터 공통 전압(Vcom)을 인가받을 수 있다. 또한 서로 다른 층에 위치하는 제1 공통 전압 전달선(70a, 70b) 및 제2 공통 전압 전달선(90a, 90b)은 접촉 구멍(183) 및 접촉 구멍(184)에서 접촉 보조 부재(81)를 통해 서로 전기적으로 연결될 수 있으며, 이 연결 부분은 앞에서 설명한 접점(N1)에 해당할 수 있다.
공통 전극(131)과 접촉 보조 부재(81)는 서로 연결되어 있을 수 있다.
도 9 및 도 10에 도시한 바와 달리 공통 전압 피드백선(80a, 80b)은 제2 공통 전압 전달선(90a, 90b)과 동일한 층에 위치할 수도 있다.
다음, 앞에서 설명한 도 1 내지 도 3의 실시예와 함께 도 11, 도 12, 도 13, 도 14 및 도 15를 참조하여 본 발명의 한 실시예에 따른 표시 장치에 대하여 구체적으로 설명한다. 앞에서 설명한 실시예와 동일한 구성 요소에 대해서는 동일한 도면 부호를 부여하고, 동일한 설명은 생략하며 차이점을 중심으로 설명한다.
도 11은 본 발명의 한 실시예에 따른 액정 표시 장치의 한 화소에 대한 배치도이고, 도 12는 도 11의 액정 표시 장치를 XII-XII 선을 따라 자른 단면도이고, 도 13은 도 11에 도시한 표시 장치를 XIII-XIII 선을 따라 자른 단면도이고, 도 14는 도 8에 도시한 표시 장치를 IX-IX 선을 따라 자른 단면도이고, 도 15는 도 8에 도시한 표시 장치를 IX-IX 선을 따라 자른 단면도이다.
먼저 도 11 내지 도 13을 참조하면, 본 발명의 한 실시예에 따른 표시 장치는 도 4 및 도 5에 도시한 실시예와 대부분 동일하나, 제1 표시판(100)의 적층 구조가 다를 수 있다.
절연 기판(110) 위에 게이트 전극(124)을 포함하는 복수의 게이트선(121) 및 확장부(126)를 포함하는 복수의 공통 전압선(125)을 포함하는 복수의 게이트 도전체가 위치하고, 그 위에 게이트 절연막(140)이 위치할 수 있다.
도 14에 도시한 실시예에 따르면, 게이트 도전체는 제1 공통 전압 전달선(70a, 70b), 제2 공통 전압 전달선(90a, 90b), 그리고 공통 전압 피드백선(80a, 80b)을 포함할 수 있다. 공통 전압선(125)은 앞에서 설명한 입력 포인트(Pa_1, ···, Pa_n, Pb_1, ···, Pb_n)에서 제1 공통 전압 전달선(70a, 70b)과 직접 연결될 수 있다.
게이트 절연막(140) 위에는 돌출부(154)를 포함하는 복수의 선형 반도체(151)가 형성되어 있고, 그 위에 돌출부(163)를 가지는 선형 저항성 접촉 부재(161) 및 섬형 저항성 접촉 부재(165)가 위치할 수 있다. 저항성 접촉 부재(161, 165) 위에는 소스 전극(173)을 포함하는 복수의 데이터선(171)과 복수의 드레인 전극(175)을 포함하는 데이터 도전체가 형성되어 있을 수 있다.
도 15에 도시한 실시예에 따르면, 데이터 도전체는 제1 공통 전압 전달선(70a, 70b), 제2 공통 전압 전달선(90a, 90b), 그리고 공통 전압 피드백선(80a, 80b)을 포함할 수 있다. 이 경우 공통 전압선(125)은 앞에서 설명한 입력 포인트(Pa_1, ···, Pa_n, Pb_1, ···, Pb_n)에서 제1 공통 전압 전달선(70a, 70b)과 연결되어 있을 수 있다.
데이터 도전체 위에는 제1 보호막(180a)이 위치할 수 있다. 제1 보호막(180a) 및 게이트 절연막(140)은 공통 전압선(125)을 드러내는 접촉 구멍(181)을 포함할 수 있다.
도 14에 도시한 실시예를 참조하면, 제1 보호막(180a) 및 게이트 절연막(140)은 공통 전압선(125)의 끝 부분을 드러내는 접촉 구멍(182)을 더 포함할 수 있다.
도 15에 도시한 실시예를 참조하면, 제2 보호막(180b)은 제1 공통 전압 전달선(70a, 70b)을 드러내는 접촉 구멍(183)을 포함하고, 제1 보호막(180a) 및 게이트 절연막(140)은 공통 전압선(125)의 끝 부분을 드러내는 접촉 구멍(182)을 포함할 수 있다.
제1 보호막(180a) 위에는 공통 전극(131)이 위치할 수 있다. 복수의 화소(PX)에 위치하는 공통 전극(131)은 표시 영역(DA) 전체에서 서로 연결되어 있을 수 있다. 공통 전극(131)은 접촉 구멍(181)을 통해 공통 전압선(125)과 전기적으로 연결되어 있으며, 공통 전압선(125)으로부터 공통 전압(Vcom)을 전달받는다.
도 14에 도시한 실시예를 참조하면, 공통 전극(131)은 접촉 구멍(182)을 통하여 공통 전압선(125)의 끝 부분으로부터 공통 전압(Vcom)을 인가받을 수 있다.
도 15에 도시한 실시예를 참조하면, 공통 전압선(125)의 끝 부분은 접촉 구멍(182) 및 접촉 구멍(183)에서 공통 전극(131)을 통해 제1 공통 전압 전달선(70a, 70b)과 전기적으로 연결될 수 있으며, 이 연결 부분은 앞에서 설명한 입력 포인트(Pa_1, ···, Pa_n, Pb_1, ···, Pb_n)에 해당할 수 있다.
공통 전극(131) 위에는 제2 보호막(180b)이 위치할 수 있다. 제2 보호막(180b) 및 제1 보호막(180a)은 드레인 전극(175)을 드러내는 접촉 구멍(185)을 포함할 수 있다.
제2 보호막(180b) 위에는 화소 전극(191)이 위치할 수 있다. 화소 전극(191)은 접촉 구멍(185)을 통하여 드레인 전극(175)과 전기적으로 연결되어 데이터 전압을 전달받을 수 있다. 화소 전극(191)은 서로 대체로 평행하게 뻗으며 이격되어 있는 복수의 가지 전극(193)과 가지 전극(193)의 위 또는 아래의 끝 부분을 연결하는 하부 및 상부의 가로부(192)를 포함할 수 있다. 화소 전극(191)의 가지 전극(193)은 데이터선(171)을 따라 꺾여 있을 수 있다.
데이터 전압을 인가받은 화소 전극(191)은 공통 전압(Vcom)을 인가받은 공통 전극(131)과 함께 액정층(3)에 전기장을 생성할 수 있다.
그러면, 앞에서 설명한 도 8, 도 11, 도 12 및 도 13과 함께 도 16 및 도 17을 참조하여, 본 발명의 한 실시예에 따른 표시 장치에 대하여 설명한다. 앞에서 설명한 실시예와 동일한 구성 요소에 대해서는 동일한 도면 부호를 부여하고, 동일한 설명은 생략하며 차이점을 중심으로 설명한다.
도 16은 도 8에 도시한 표시 장치를 IX-IX 선을 따라 자른 단면도이고, 도 17은 도 8에 도시한 표시 장치를 IX-IX 선을 따라 자른 단면도의 다른 예이다.
본 실시예에 따른 표시 장치에서는 제1 공통 전압 전달선(70a, 70b)과 제2 공통 전압 전달선(90a, 90b)이 서로 다른 층에 위치할 수 있다.
먼저 도 16에 도시한 실시예를 참조하면, 절연 기판(110) 위에 공통 전압선(125)과 함께 제1 공통 전압 전달선(70a, 70b) 및 공통 전압 피드백선(80a, 80b)이 위치하고, 그 위에 게이트 절연막(140)이 위치할 수 있다. 이 경우 공통 전압선(125)은 앞에서 설명한 입력 포인트(Pa_1, ···, Pa_n, Pb_1, ···, Pb_n)에서 제1 공통 전압 전달선(70a, 70b)과 직접 연결되어 있을 수 있다.
게이트 절연막(140) 위에는 데이터선(171) 및 드레인 전극(175)과 함께 제2 공통 전압 전달선(90a, 90b)이 위치하고, 그 위에 제1 보호막(180a)이 위치할 수 있다. 제1 보호막(180a) 위에는 앞에서 설명한 도 11 내지 도 13에 도시한 실시예와 같이 공통 전극(131)이 위치하고, 그 위에 제2 보호막(180b)이 위치할 수 있다.
제1 보호막(180a) 및 게이트 절연막(140)은 공통 전압선(125)의 끝 부분을 드러내는 접촉 구멍(182)을 포함하고, 제2 보호막(180b), 제1 보호막(180a), 그리고 게이트 절연막(140)은 제1 공통 전압 전달선(70a, 70b)을 드러내는 접촉 구멍(183)을 포함할 수 있다. 또한 제2 보호막(180b) 및 제1 보호막(180a)은 제2 공통 전압 전달선(90a, 90b)을 드러내는 접촉 구멍(184)을 포함할 수 있다. 공통 전극(131)은 접촉 구멍(182)을 통하여 공통 전압선(125)의 끝 부분으로부터 공통 전압(Vcom)을 인가받을 수 있다.
제2 보호막(180b) 위에는 화소 전극(191)과 함께 접촉 보조 부재(81)가 위치할 수 있다. 서로 다른 층에 위치하는 제1 공통 전압 전달선(70a, 70b) 및 제2 공통 전압 전달선(90a, 90b)은 접촉 구멍(183) 및 접촉 구멍(184)에서 접촉 보조 부재(81)를 통해 서로 전기적으로 연결될 수 있으며, 이 연결 부분은 앞에서 설명한 접점(N1)에 해당할 수 있다.
도 17에 도시한 실시예를 참조하면, 절연 기판(110) 위에 공통 전압선(125)과 함께 제2 공통 전압 전달선(90a, 90b)이 위치하고, 그 위에 게이트 절연막(140)이 위치할 수 있다. 이 경우 공통 전압선(125)은 앞에서 설명한 입력 포인트(Pa_1, ···, Pa_n, Pb_1, ···, Pb_n)에서 제1 공통 전압 전달선(70a, 70b)과 연결되어 있을 수 있다.
게이트 절연막(140) 위에는 데이터선(171) 및 드레인 전극(175)과 함께 제1 공통 전압 전달선(70a, 70b) 및 공통 전압 피드백선(80a, 80b)이 위치하고, 그 위에 제1 보호막(180a)이 위치할 수 있다. 제1 보호막(180a) 위에는 도 11 내지 도 13에 도시한 바와 같이 공통 전극(131)이 위치하고, 그 위에 제2 보호막(180b)이 위치할 수 있다.
제1 보호막(180a) 및 게이트 절연막(140)은 공통 전압선(125)의 끝 부분을 드러내는 접촉 구멍(182)을 포함하고, 제2 보호막(180b), 제1 보호막(180a), 그리고 게이트 절연막(140)은 제2 공통 전압 전달선(90a, 90b)을 드러내는 접촉 구멍(184)을 포함하고, 제2 보호막(180b) 및 제1 보호막(180a)은 제1 공통 전압 전달선(70a, 70b)을 드러내는 접촉 구멍(183)을 포함하고, 제1 보호막(180a)은 제1 공통 전압 전달선(70a, 70b)을 드러내는 접촉 구멍(183)을 포함할 수 있다.
공통 전압선(125)의 끝 부분은 접촉 구멍(182) 및 접촉 구멍(183)에서 공통 전극(131)을 통해 제1 공통 전압 전달선(70a, 70b)과 전기적으로 연결될 수 있으며, 이 연결 부분은 앞에서 설명한 입력 포인트(Pa_1, ···, Pa_n, Pb_1, ···, Pb_n)에 해당할 수 있다. 또한 공통 전극(131)은 접촉 구멍(182)을 통하여 공통 전압선(125)의 끝 부분으로부터 공통 전압(Vcom)을 인가받을 수 있다.
제2 보호막(180b) 위에는 화소 전극(191) 및 접촉 보조 부재(81)가 위치할 수 있다. 서로 다른 층에 위치하는 제1 공통 전압 전달선(70a, 70b) 및 제2 공통 전압 전달선(90a, 90b)은 접촉 구멍(183) 및 접촉 구멍(184)에서 접촉 보조 부재(81)를 통해 서로 전기적으로 연결될 수 있으며, 이 연결 부분은 앞에서 설명한 접점(N1)에 해당할 수 있다.
도 17에 도시한 실시예에서 접촉 보조 부재(81)는 공통 전극(131)과 동일한 층에 위치할 수도 있고, 분리되어 있던 두 개의 접촉 구멍(183)은 일치할 수도 있다.
다음, 도 18 및 도 19를 참조하여 본 발명의 한 실시예에 따른 표시 장치에 대하여 설명한다.
도 18은 본 발명의 한 실시예에 따른 표시 장치의 평면도이고, 도 19는 도 18에 도시한 표시 장치를 XIX-XIX 선을 따라 자른 단면도이다.
도 18 및 도 19를 참조하면, 본 실시예에 따른 표시 장치는 앞에서 설명한 도 1, 도 8 등의 여러 실시예에 따른 표시 장치와 대부분 동일하나 구동부를 더 포함한다. 구동부는 게이트 신호를 전달하는 게이트 구동부(400) 및 데이터 신호를 전달하는 데이터 구동부(500)를 포함할 수 있다.
도 18에 도시한 바와 같이 게이트 구동부(400)와 연결된 게이트선(121)은 표시 영역(DA)에서 가로 방향으로 뻗을 수 있다. 이 경우 게이트 구동부(400)는 표시 영역(DA)의 제3 가장자리(E3) 또는 제4 가장자리(E4)의 바깥쪽의 주변 영역(PA)에 위치할 수 있다.
게이트 구동부(400)가 제1 공통 전압 전달선(70a, 70b) 및 제2 공통 전압 전달선(90a, 90b)이 형성되어 있는 주변 영역(PA)에 함께 위치할 경우, 도 19에 도시한 바와 같이 게이트선(121)이 위치하는 층과 제1 공통 전압 전달선(70a, 70b) 및 제2 공통 전압 전달선(90a, 90b)이 위치하는 층은 서로 다를 수 있다. 예를 들어, 게이트선(121)이 게이트 절연막(140) 하부에 위치할 때, 제1 공통 전압 전달선(70a, 70b) 및 제2 공통 전압 전달선(90a, 90b)은 게이트 절연막(140)과 제1 보호막(180a) 사이에 위치할 수 있다.
데이터 구동부(500)는 표시 영역(DA)의 제1 가장자리(E1)에 인접한 주변 영역(PA)에 위치할 수 있다.
다음, 도 20 및 도 21을 참조하여 본 발명의 한 실시예에 따른 표시 장치에 대하여 설명한다.
도 20 및 도 21은 각각 본 발명의 한 실시예에 따른 표시 장치의 평면도이다.
도 20에 도시한 실시예에 따른 표시 장치는 도 1 및 도 2에 도시한 실시예에 따른 표시 장치와 대부분 동일하나, 제2 공통 전압 전달선(90a, 90b)의 구조가 다를 수 있다.
제2 공통 전압 전달선(90a, 90b)은 주변 영역(PA)에서 제1 공통 전압 전달선(70a, 70b)과 연결되지 않고 표시 영역(DA)으로 직접 제2 공통 전압(Vcom2)을 입력할 수 있다. 이때 제1 공통 전압 전달선(70a, 70b)과 제2 공통 전압 전달선(90a, 90b)은 서로 다른 층에 위치할 수 있다.
더 구체적으로, 제2 공통 전압 전달선(90a, 90b)은 좌우에 위치하는 제2 공통 전압 전달선(90a, 90b)을 연결하며 표시 영역(DA)의 제2 가장자리(E2)를 따라 뻗는 연결부(96)를 더 포함할 수 있다. 제2 공통 전압 전달선(90a, 90b)은 연결부(96)와 연결된 복수의 보완 공통 전압 입력 포인트(이하, 보완 입력 포인트라 함)(Pd_1, ···, Pd_m)(m은 2 이상의 자연수)를 통해 표시 영역(DA)의 제2 가장자리(E2)에 위치하는 공통 전압선이나 공통 전극에 제2 공통 전압(Vcom2)을 입력할 수 있다.
복수의 보완 입력 포인트(Pd_1, ···, Pd_m)는 표시 영역(DA)의 제2 가장자리(E2)와 인접하여 제2 가장자리(E2)를 따라 차례로 배열되어 있을 수 있으며, 그 배열 간격도 일정할 수 있다. 이 경우에도, 복수의 보완 입력 포인트(Pd_1, ···, Pd_m)는 첫 번째 입력 포인트(Pa_1, Pb_1)보다 마지막 입력 포인트(Pa_n, Pb_n)에 더 가까울 수 있다.
도 21에 도시한 실시예에 따른 표시 장치는 도 21에 도시한 실시예와 대부분 동일하나, 제1 공통 전압 전달선(70a, 70b)과 제2 공통 전압 전달선(90a, 90b)이 서로 동일한 층에 위치하여 서로 직접 연결되어 있을 수 있다.
이 밖에 제2 공통 전압(Vcom2)에 대한 특징 등 앞에서 설명한 도 1 및 도 2에 도시한 실시예의 여러 특징이 본 실시예에도 적용될 수 있다.
마지막으로, 도 22를 참조하여 본 발명의 한 실시예에 따른 표시 장치에 대하여 설명한다. 앞에서 설명한 실시예와 동일한 구성 요소에 대해서는 동일한 도면 부호를 부여하고, 동일한 설명은 생략하며 차이점을 중심으로 설명한다.
도 22는 본 발명의 한 실시예에 따른 표시 장치의 평면도이다.
도 22를 참조하면, 본 실시예에 따른 표시 장치는 도 8에 도시한 실시예에 따른 표시 장치와 대부분 동일하나 앞에서 설명한 도 20 및 도 21에 도시한 실시예와 같이 제2 공통 전압 전달선(90a, 90b)이 제2 가장자리(E2)에서 제2 공통 전압(Vcom2)을 표시 영역(DA)에 직접 전달할 수 있다.
구체적으로, 제2 공통 전압 전달선(90a, 90b)은 제2 가장자리(E2)를 따라 위치하는 복수의 보완 공통 전압 입력 포인트(이하, 보완 입력 포인트라 함)(Pd_1, ···, Pd_m)(m은 2 이상의 자연수)를 통해 표시 영역(DA)의 공통 전압선이나 공통 전극에 제2 공통 전압(Vcom2)을 입력할 수 있다. 특히, 표시 영역(DA)에 형성되어 있는 복수의 공통 전압선(125)은 도 22에 도시한 바와 같이 세로 방향으로 연장되어 있을 수 있다. 각 공통 전압선(125)은 보완 입력 포인트(Pd_1, ···, Pd_m)를 통해 제2 공통 전압 전달선(90a, 90b)으로부터 제2 공통 전압(Vcom2)을 전달받을 수 있다. 이때 제1 공통 전압 전달선(70a, 70b)은 입력 포인트(Pa_1, ···, Pa_n, Pb_1, ···, Pb_n)를 통해 표시 영역(DA)의 공통 전극(131)에 제1 공통 전압(Vcom1)을 전달할 수 있다.
복수의 보완 입력 포인트(Pd_1, ···, Pd_m)는 표시 영역(DA)의 제2 가장자리(E2)를 따라 차례로 배열되어 있을 수 있으며, 그 배열 간격도 일정할 수 있다.
도 22를 참조하면, 제1 공통 전압 전달선(70a, 70b)과 제2 공통 전압 전달선(90a, 90b)은 서로 다른 층에 위치할 수 있고, 접촉 보조 부재(81)를 통해 접촉 구멍(183, 184)에서 서로 연결되어 있을 수 있다. 이러한 연결 부분은 앞에서 설명한 접점(N1)에 해당할 수 있으나 앞선 실시예와 달리 본 실시예에 따른 접점(N1)은 마지막 입력 포인트(Pa_n)와 정렬되어 있지 않을 수 있다.
도 22에 도시한 바와 달리 제1 공통 전압 전달선(70a, 70b)과 제2 공통 전압 전달선(90a, 90b)은 서로 동일한 층에 위치할 수도 있다. 이 경우 앞에서 설명한 접촉 구멍(183, 184) 및 접촉 보조 부재(81)는 생략될 수 있다.
이 밖에 제2 공통 전압(Vcom2)에 대한 특징 등 앞에서 설명한 도 1 및 도 2, 그리고 도 8에 도시한 실시예의 여러 특징이 본 실시예에도 적용될 수 있다.
다음 도 23a, 도 23b, 도 23c, 도 24 및 도 25를 참조하여 본 발명의 한 실시예에 따른 표시 장치에 대하여 설명한다.
도 23a, 도 23b, 그리고 도 23c는 각각 본 발명의 한 실시예에 따른 표시 장치의 평면도이고, 도 24는 도 23a의 표시 장치를 XXIV-XXIV 선을 따라 자른 단면도의 한 예이고, 도 25는 도 23a의 표시 장치를 XXIV-XXIV 선을 따라 자른 단면도의 한 예이다.
도 23a, 도 23b 및 도 23c를 참조하면, 본 발명의 한 실시예에 따른 표시 장치는 영상을 표시하는 표시 영역(DA) 및 그 주변의 주변 영역(PA)을 포함하는 제1 표시판(100), 그리고 제1 표시판(100)과 마주하는 제2 표시판(200)을 포함한다. 주변 영역(PA)에는 차광 부재(220)가 형성되어 있고, 표시 영역(DA)은 주변 영역(PA)에 형성된 차광 부재(220)의 개구부에 의해 정의될 수 있다.
표시 영역(DA)에는 복수의 구동 신호선과 이에 연결되어 있으며 대략 행렬 형태로 배열된 복수의 화소가 형성되어 있다. 표시 영역(DA)에는 공통 전압을 인가받는 공통 전극(131)이 전면에 형성되어 있다.
제1 표시판(100)의 주변 영역(PA)의 일부는 제2 표시판(200)에 의해 덮이지 않고 드러날 수 있다. 제1 표시판(100)의 드러난 주변 영역(PA)에는 표시 영역(DA)의 구동 신호선에 게이트 신호, 데이터 신호 등의 구동 신호를 입력하기 위한 신호 입력 패드와 구동 신호를 구동 신호선에 인가하는 구동 회로부(550)가 위치할 수 있다.
제1 표시판(100)의 주변 영역(PA)에는 표시 영역(DA)의 적어도 세 면의 가장자리를 따라 형성되어 있으며 표시 영역(DA)을 둘러싸는 형태를 가지는 제1 공통 전압 전달선(77)이 위치한다. 여기서 적어도 세 면이란 사 방위를 기준으로 적어도 세 방향을 향한 면을 의미할 수 있다.
제1 공통 전압 전달선(77)은 도 23a에 도시한 바와 같이 표시 영역(DA)의 모든 면을 둘러싸는 폐곡선 또는 폐다각형일 수도 있고, 도 23b에 도시한 바와 같이 표시 영역(DA)의 위쪽 면 또는 아래쪽 면의 바깥쪽에는 위치하지 않는 열린 곡선 또는 열린 다각형일 수도 있다.
제1 공통 전압 전달선(77)은 복수의 연결 배선(78)을 통해 드러난 제1 표시판(100)의 주변 영역(PA)에 위치하는 복수의 입력 패드(75)와 연결될 수 있다.
연결 배선(78)은 표시 영역(DA)을 기준으로 아래쪽에 위치하는 제1 공통 전압 전달선(77)을 따라 일정 간격을 두고 배치되어 제1 공통 전압 전달선(77)과 연결될 수 있다.
입력 패드(75)는 앞에서 설명한 실시예와 같이 가요성 인쇄 회로막(도시하지 않음)을 통해 제1 공통 전압(Vcom1)을 인가받을 수도 있고, 도 23a, 도 23b 및 도 23c에 도시한 바와 같이 구동 회로부(550)로부터 제1 공통 전압(Vcom1)을 인가받을 수도 있다.
표시 영역(DA)의 가장자리를 따라 형성되어 있는 제1 공통 전압 전달선(77)은 도 23a 및 도 23b에 도시한 바와 같이 하나의 층에 형성되어 있을 수도 있고, 도 23c에 도시한 바와 같이 두 개 이상의 층에 형성되어 있을 수도 있다.
도 23c를 참조하면, 구동 회로부(550)가 위치하는 쪽을 아래쪽이라 할 때, 제1 공통 전압 전달선(77)은 아래쪽 및 위쪽에 각각 위치하는 상부 및 하부 제1 공통 전압 전달선(77a, 77b)과 왼쪽 및 오른쪽에 각각 위치하는 좌측 및 우측 제1 공통 전압 전달선(77c, 77d)을 포함할 수 있다. 상부 및 하부 제1 공통 전압 전달선(77a, 77b)과 좌측 및 우측 제1 공통 전압 전달선(77c, 77d) 중 적어도 하나는 나머지와 다른 층에 형성되어 있을 수 있다. 예를 들어, 상부 및 하부 제1 공통 전압 전달선(77a, 77b)이 동일한 층에 위치하고 좌측 및 우측 제1 공통 전압 전달선(77c, 77d)은 상부 및 하부 제1 공통 전압 전달선(77a, 77b)과 다른 층에 위치할 수 있다. 이 경우 이웃한 제1 공통 전압 전달선(77a, 77b, 77c, 77d)은 연결 부재(88)를 통해 서로 전기적으로 연결될 수 있다. 연결 부재(88)는 제1 공통 전압 전달선(77a, 77b, 77c, 77d)과 연결 부재(88) 사이에 위치하는 절연층(도시하지 않음)이 포함하는 접촉 구멍(188)을 통해 이웃한 제1 공통 전압 전달선(77a, 77b, 77c, 77d)을 전기적으로 연결할 수 있다.
제1 공통 전압 전달선(77)은 구리 등의 금속과 같이 저항이 낮은 도전성 물질로 이루어질 수 있다.
한편 도 24 및 도 25에 도시된 단면 구조를 참조하면, 본 발명의 한 실시예에 따른 표시 장치는 액정 표시 장치로서 서로 마주하는 제1 표시판(100) 및 제2 표시판(200) 사이에 들어 있는 액정층(3)을 포함할 수 있다.
제2 표시판(200) 및 액정층(3)은 앞에서 설명한 여러 실시예와 동일하므로 여기서 상세한 설명은 생략한다.
제1 표시판(100)에 대하여 설명하면, 절연 기판(110) 위에 제1 공통 전압 전달선(77)이 위치하고, 그 위에 게이트 절연막(140) 및 제1 보호막(180a)이 차례대로 위치한다. 게이트 절연막(140) 및 제1 보호막(180a)은 제1 공통 전압 전달선(77)을 드러내는 접촉 구멍(187)을 포함한다. 도 23a, 도 23b 및 도 23c를 참조하면, 접촉 구멍(187)은 제1 공통 전압 전달선(77)을 따라 복수 개 형성되어 있을 수 있으며 일정한 간격을 가지고 배치될 수 있다. 즉, 복수의 접촉 구멍(187)은 표시 영역(DA)의 적어도 세 면의 가장자리를 따라 형성되어 있을 수 있다.
제1 보호막(180a) 위에는 공통 전압을 인가받는 공통 전극(131)이 위치할 수 있다.
공통 전극(131) 위에는 제2 보호막(180b)이 위치하고, 그 위에는 화소 전극(도시하지 않음)이 위치할 수 있다. 공통 전극(131) 및 화소 전극에 대한 설명은 앞에서 설명한 여러 실시예와 동일하므로 여기서 상세한 설명은 생략한다.
도 24에 도시한 바와 달리 도 25에 도시한 실시예에 따르면, 제1 보호막(180a) 및 제2 보호막(180b) 사이에 화소 전극(도시하지 않음)이 위치하고, 제2 보호막(180b) 위에 공통 전극(131)이 위치할 수 있다.
본 실시예에 따르면 공통 전극(131)은 표시 영역(DA)의 적어도 세 면의 가장자리를 따라 형성되어 있는 접촉 구멍(187)을 통해 제1 공통 전압 전달선(77)으로부터 제1 공통 전압(Vcom1)을 인가받으므로 표시 영역(DA) 안에서 공통 전극(131)의 위치에 따른 공통 전압의 크기를 균일하게 할 수 있다. 여기서 접촉 구멍(187)은 앞선 실시예에서 설명한 공통 전압 입력 포인트에 대응할 수 있다.
그러면, 앞에서 설명한 도 23a 내지 도 25에 도시한 실시예를 바탕으로 도 26, 도 27 및 도 28을 참조하여 본 발명의 한 실시예에 따른 표시 장치에 대하여 구체적으로 설명한다.
도 26은 본 발명의 한 실시예에 따른 표시 장치의 평면도이고, 도 27은 본 발명의 한 실시예에 따른 표시 장치의 표시 영역의 평면도이고, 도 28은 도 27의 표시 장치를 XXVIII-XXVIII 선을 따라 자른 단면도이다.
도 26을 참조하면, 본 실시예에 따른 표시 장치는 앞에서 설명한 도 23에 도시한 실시예와 대부분 동일하나, 공통 전압 피드백선(80) 및 제2 공통 전압 전달선(90)을 더 포함할 수 있다.
공통 전압 피드백선(80) 및 제2 공통 전압 전달선(90)은 각각 피드백 출력 포인트 및 보완 공통 전압 입력 포인트를 통해 표시 영역(DA) 내부의 공통 전극(131)과 전기적으로 연결되어 있다. 여기서 피드백 출력 포인트 및 보완 공통 전압 입력 포인트는 공통 전압 피드백선(80) 및 제2 공통 전압 전달선(90) 위에 위치하는 절연층의 접촉 구멍(186)일 수 있다.
더 구체적으로, 공통 전압 피드백선(80) 및 제2 공통 전압 전달선(90)은 표시 영역(DA) 내부 중 표시 영역(DA)의 가운데 부분의 공통 전극(131)과 전기적으로 연결되어 있을 수 있다. 여기서 표시 영역(DA)의 가운데 부분은 공통 전압을 인가받는 접촉 구멍(187)과 거리가 가장 먼 곳으로서 공통 전압 강하가 가장 많이 생기는 곳, 또는 공통 전압에 노이즈(noise 또는 ripple)가 가장 많이 생기는 곳일 수 있다. 그러나, 공통 전압 피드백선(80) 및 제2 공통 전압 전달선(90)이 접촉 구멍(186)을 통해 공통 전극(131)과 연결되는 지점은 도시된 바에 한정되지 않고 다양하게 정해질 수 있다. 여기서 제2 공통 전압 전달선(90) 위에 위치하는 접촉 구멍(186)은 앞선 실시예에서의 보완 공통 전압 입력 포인트에 대응할 수 있다. 공통 전압 피드백선(80) 위에 위치하는 접촉 구멍(186)은 피드백 출력 포인트라 하며, 피드백 출력 포인트의 형태는 절연층의 접촉 구멍 위에 다른 방식에 의할 수도 있다.
공통 전압 피드백선(80)은 표시 영역(DA)에 위치하는 접촉 구멍(186)에서 공통 전극(131)의 공통 전압을 입력 받아 이를 피드백 전압으로서 출력 패드(85)로 전달한다. 출력 패드(85)로부터 출력된 피드백 전압은 앞선 실시예에서 설명한 신호 제어부(도시하지 않음)에 입력될 수 있다.
제2 공통 전압 전달선(90)은 피드백 전압을 바탕으로 생성된 제2 공통 전압(Vcom2)을 입력 패드(95)를 통해 입력받아 접촉 구멍(186)을 통해 표시 영역(DA)의 내부로 전달할 수 있다. 제2 공통 전압(Vcom2)은 피드백된 공통 전압의 강하 또는 노이즈 등을 보상하는 전압일 수 있다. 이와 같이 표시 영역(DA)의 안쪽 부분에 보상 공통 전압인 제2 공통 전압(Vcom2)을 직접 인가함으로써 제1 공통 전압 전달선(77)과 가까운 표시 영역(DA)의 가장자리 부분의 공통 전극(131)의 공통 전압과 표시 영역(DA)의 가운데 부분의 공통 전극(131)의 공통 전압의 차이를 줄이고 균일한 공통 전압이 공통 전극(131)을 통해 전달될 수 있도록 한다.
본 실시예에서 공통 전압 피드백선(80) 및 제2 공통 전압 전달선(90)이 표시 영역(DA)의 가운데 부분으로 뻗는 방법은 여러 가지가 있을 수 있다. 예를 들어, 도 26에 도시한 바와 같이 공통 전압 피드백선(80)이 출력 패드(85)로부터 시작하여 표시 영역(DA)의 왼쪽 또는 오른쪽 가장자리와 위쪽 가장자리를 따라 뻗다가 표시 영역(DA)의 위쪽 가장자리 변을 지나 표시 영역(DA)의 가운데 부분으로 뻗을 수 있다. 제2 공통 전압 전달선(90)은 입력 패드(95)로부터 시작하여 표시 영역(DA)의 아래쪽 가장자리 변을 지나 표시 영역(DA)의 가운데 부분으로 뻗을 수 있다. 도 26에 도시한 바와 달리 공통 전압 피드백선(80) 및 제2 공통 전압 전달선(90)은 표시 영역(DA)의 동일한 쪽의 가장자리 변을 지날 수도 있으며, 이 외에도 다양한 구조를 가질 수 있다.
이러한 다양한 방법 중 일부 예에 대해 구체적으로 살펴본다.
도 26, 도 27 및 도 28을 참조하면, 본 발명의 한 실시예에 따른 표시 장치는 절연 기판(110) 위에 복수의 게이트선(121) 및 복수의 공통 전압선(125)을 포함하는 복수의 게이트 도전체가 형성되어 있다. 게이트선(121) 및 공통 전압선(125)은 주로 가로 방향으로 뻗을 수 있다. 각 게이트선(121)은 복수의 게이트 전극(124)를 포함할 수 있다.
게이트 도전체는 제1 공통 전압 전달선(77)을 더 포함할 수 있다.
게이트 도전체(121, 125) 위에는 게이트 절연막(140)이 위치하고, 그 위에는 복수의 반도체(154)가 위치한다. 반도체(154)는 각 게이트 전극(124) 위에 위치할 수 있다.
반도체(154) 위에는 복수의 데이터선(171)과 복수의 드레인 전극(175), 그리고 공통 전압 피드백선(80) 및 제2 공통 전압 전달선(90)을 포함하는 데이터 도전체가 형성되어 있다.
데이터선(171)은 주로 세로 방향으로 뻗어 게이트선(121) 및 공통 전압선(125)과 교차하고, 각 데이터선(171)은 게이트 전극(124)을 향하여 뻗은 복수의 소스 전극(도시하지 않음)을 포함할 수 있다.
드레인 전극(175)은 게이트 전극(124)을 중심으로 데이터선(171)의 일부 또는 소스 전극과 마주한다.
게이트 전극(124), 드레인 전극(175), 드레인 전극(175)과 마주하는 데이터선(171) 또는 소스 전극, 그리고 반도체(154)는 함께 스위칭 소자인 박막 트랜지스터를 이룬다.
본 실시예에서 공통 전압 피드백선(80)과 제2 공통 전압 전달선(90)은 서로 분리되어 있으며 데이터선(171)과 나란하게 주로 세로 방향으로 뻗을 수 있다. 공통 전압 피드백선(80)은 표시 영역(DA)의 위쪽 가장자리 변을 통하여 표시 영역(DA)의 대략 가운데 중심선 부분을 지나 표시 영역(DA)의 가운데 부분까지 뻗을 수 있다. 제2 공통 전압 전달선(90)은 표시 영역(DA)의 아래쪽 가장자리 변을 통하여 표시 영역(DA)의 대략 가운데 중심선 부분을 지나 표시 영역(DA)의 가운데 부분까지 뻗을 수 있다. 이때 공통 전압 피드백선(80)과 제2 공통 전압 전달선(90)은 표시 영역(DA)에서 동일선 상에 위치할 수 있다.
데이터 도전체(171, 175, 80, 90) 위에는 제1 보호막(180a)이 형성되어 있다. 제1 보호막(180a)은 공통 전압 피드백선(80) 및 제2 공통 전압 전달선(90)의 일부를 각각 드러내는 두 개의 접촉 구멍(186)을 포함한다. 게이트 절연막(140) 및 제1 보호막(180a)은 공통 전압선(125)을 일정 간격을 두고 드러내는 복수의 접촉 구멍(181)을 포함한다.
제1 보호막(180a) 위에는 공통 전극(131)이 위치할 수 있다. 복수의 화소에 위치하는 공통 전극(131)은 표시 영역(DA) 전체에서 서로 연결되어 있을 수 있다. 공통 전극(131)은 접촉 구멍(181)을 통해 공통 전압선(125)과 전기적으로 연결되어 있으며, 공통 전압선(125)으로부터 제1 공통 전압(Vcom1)을 전달받을 수 있다.
또한 공통 전극(131)은 접촉 구멍(186)을 통해 공통 전압 피드백선(80) 및 제2 공통 전압 전달선(90)과 각각 전기적으로 연결되어 있다. 공통 전극(131)은 표시 영역(DA)의 대략 가운데 부분의 공통 전극(131)의 공통 전압을 공통 전압 피드백선(80)으로 출력할 수 있고, 제2 공통 전압 전달선(90)으로부터 피드백 전압을 바탕으로 보상된 제2 공통 전압(Vcom2)을 인가받을 수 있다. 따라서 도 26에 도시한 바와 같이 표시 영역(DA)의 적어도 세 면을 둘러싸는 제1 공통 전압 전달선(77)을 통해 제1 공통 전압(Vcom1)을 인가받은 경우 표시 영역(DA)의 가운데 부분에서의 공통 전압의 하강 또는 노이즈 등을 보상하여 표시 영역(DA) 전체에서 공통 전극(131)에 인가되는 공통 전압을 균일하게 할 수 있어 공통 전압의 불균일로 인해 발생할 수 있는 여러 표시 불량을 방지할 수 있다.
공통 전극(131) 위에는 제2 보호막(180b)이 위치한다. 제2 보호막(180b) 및 제1 보호막(180a)은 드레인 전극(175)을 드러내는 접촉 구멍(185)을 포함할 수 있다.
제2 보호막(180b) 위에는 화소 전극(191)이 위치한다. 화소 전극(191)은 접촉 구멍(185)을 통해 드레인 전극(175)과 연결되어 데이터 전압을 인가받을 수 있다.
본 실시예에서 공통 전압 피드백선(80) 및 제2 공통 전압 전달선(90)을 데이터선(171)에 대략 평행하게 형성하고 이웃한 화소(PX) 사이를 지나도록 하여 개구율 손실을 막을 수 있다.
다음 앞에서 설명한 실시예와 함께 도 29, 도 30 및 도 31을 참조하여 본 발명의 한 실시예에 따른 표시 장치에 대하여 설명한다.
도 29는 본 발명의 한 실시예에 따른 표시 장치의 평면도이고, 도 30은 도 29의 표시 장치를 XXX-XXX 선을 따라 자른 단면도의 한 예이고, 도 31은 도 29의 표시 장치를 XXX-XXX 선을 따라 자른 단면도의 한 예이다.
본 실시예에 따른 표시 장치는 앞에서 설명한 도 26 내지 도 28에 도시한 표시 장치와 대부분 동일하나 제1 공통 전압 전달선(77)의 구조가 다를 수 있다.
본 실시예에서 제1 공통 전압 전달선(77)은 적어도 두 개의 절단부(777)를 포함하여 적어도 두 부분으로 분리되어 있을 수 있다. 구체적으로 도 29에 도시한 바와 같이 제1 공통 전압 전달선(77)의 상부 및 하부에 각각 절단부(777)가 위치할 수 있다.
공통 전압 피드백선(80) 및 제2 공통 전압 전달선(90)은 제1 공통 전압 전달선(77)의 절단부(777)를 통과하여 표시 영역(DA)의 가운데 부분을 향해 뻗을 수 있다. 따라서 공통 전압 피드백선(80) 및 제2 공통 전압 전달선(90)은 제1 공통 전압 전달선(77)과 동일한 층에 형성될 수도 있다.
먼저 도 30을 참조하면, 절연 기판(110) 위에 게이트 절연체가 위치하고, 그 위에 게이트 절연막(140)이 위치한다. 게이트 절연체에 대한 설명은 앞에서 설명한 도 26 내지 도 28에 도시한 실시예와 대부분 동일하므로 여기서 상세한 설명은 생략한다.
게이트 절연막(140) 위에 제1 공통 전압 전달선(77), 공통 전압 피드백선(80) 및 제2 공통 전압 전달선(90)을 포함하는 데이터 도전체가 위치한다. 앞에서 설명한 바와 같이 공통 전압 피드백선(80) 및 제2 공통 전압 전달선(90)은 제1 공통 전압 전달선(77)의 절단부(777)를 지날 수 있다.
데이터 도전체 위에 접촉 구멍(186)을 포함하는 제1 보호막(180a)이 위치하고, 그 위에 공통 전극(131)이 위치할 수 있다.
공통 전극(131) 위에는 제2 보호막(180b)이 위치하고 그 위에 화소 전극(191)이 위치할 수 있다.
도 31을 참조하면, 제1 공통 전압 전달선(77), 공통 전압 피드백선(80) 및 제2 공통 전압 전달선(90)은 도 30에 도시한 실시예와 달리 절연 기판(110)과 게이트 절연막(140) 사이에 위치할 수도 있다. 이때 게이트선(도시하지 않음)과 공통 전압선(도시하지 않음)은 제1 공통 전압 전달선(77), 공통 전압 피드백선(80) 및 제2 공통 전압 전달선(90)과 다른 층에 위치할 수 있다.
다음 앞에서 설명한 실시예와 함께 도 32, 도 33 및 도 34를 참조하여 본 발명의 한 실시예에 따른 표시 장치에 대하여 설명한다.
도 32는 본 발명의 한 실시예에 따른 표시 장치의 평면도이고, 도 33은 본 발명의 한 실시예에 따른 표시 장치의 표시 영역의 평면도이고, 도 34는 도 33 및 도 32의 표시 장치를 XXXIV-XXXIV’선 및 XXXIV’-XXXIV”선을 따라 자른 단면도이다.
본 실시예에 따른 표시 장치는 앞에서 설명한 도 26 내지 도 28에 도시한 표시 장치와 대부분 동일하나 공통 전압 피드백선(80) 및 제2 공통 전압 전달선(90)의 구조가 다를 수 있다.
본 실시예에서 공통 전압 피드백선(80)은 출력 패드(85)로부터 시작하여 표시 영역(DA)의 오른쪽 또는 왼쪽 가장자리를 따라 뻗다가 표시 영역(DA)의 오른쪽 또는 왼쪽 가장자리 변을 지나 표시 영역(DA)의 가운데 부분으로 뻗을 수 있다. 제2 공통 전압 전달선(90)도 입력 패드(95)로부터 시작하여 표시 영역(DA)의 왼쪽 또는 오른쪽 가장자리를 따라 뻗다가 표시 영역(DA)의 왼쪽 또는 오른쪽 가장자리 변을 지나 표시 영역(DA)의 가운데 부분으로 뻗을 수 있다.
이러한 예에 대해 좀 더 구체적으로 설명한다. 앞에서 설명한 실시예와 동일한 구성 요소에 대해서는 동일한 도면 부호를 부여하고, 동일한 설명은 생략하며 차이점을 중심으로 설명한다.
도 32, 도 33 및 도 34를 참조하면, 본 발명의 한 실시예에 따른 표시 장치는 절연 기판(110) 위에 복수의 게이트선(121), 복수의 공통 전압선(125), 그리고 공통 전압 피드백선(80) 및 제2 공통 전압 전달선(90)을 포함하는 복수의 게이트 도전체가 형성되어 있다.
게이트선(121) 및 공통 전압선(125)은 주로 가로 방향으로 뻗을 수 있다. 게이트선(121)은 복수의 게이트 전극(124)을 포함할 수 있다.
본 실시예에서 공통 전압 피드백선(80)과 제2 공통 전압 전달선(90)은 서로 분리되어 있으며, 게이트선(121)과 나란하게 주로 가로 방향으로 뻗을 수 있다. 공통 전압 피드백선(80)은 표시 영역(DA)의 오른쪽 가장자리 변을 통하여 표시 영역(DA)의 대략 가운데 중심선 부분을 지나 표시 영역(DA)의 가운데 부분까지 뻗을 수 있다. 제2 공통 전압 전달선(90)은 표시 영역(DA)의 왼쪽 가장자리 변을 통하여 표시 영역(DA)의 대략 가운데 중심선 부분을 지나 표시 영역(DA)의 가운데 부분까지 뻗을 수 있다. 이때 공통 전압 피드백선(80)과 제2 공통 전압 전달선(90)은 표시 영역(DA)에서 동일선 상에 위치할 수 있다.
게이트 도전체(121, 125, 80, 90) 위에는 게이트 절연막(140)이 위치하고, 그 위에는 복수의 반도체(도시하지 않음)가 위치한다.
반도체(154) 위에는 복수의 데이터선(171)과 복수의 드레인 전극(175)을 포함하는 데이터 도전체가 형성되어 있다.
데이터선(171)은 주로 세로 방향으로 뻗어 게이트선(121) 및 공통 전압선(125)과 교차하고, 각 데이터선(171)은 게이트 전극(124)을 향하여 뻗은 복수의 소스 전극(도시하지 않음)을 포함할 수 있다.
드레인 전극(175)은 게이트 전극(124)을 중심으로 데이터선(171)의 일부 또는 소스 전극과 마주한다.
데이터 도전체는 제1 공통 전압 전달선(77)을 더 포함할 수 있다.
데이터 도전체(171, 175) 위에는 제1 보호막(180a)이 형성되어 있다. 제1 보호막(180a) 및 게이트 절연막(140)은 공통 전압 피드백선(80) 및 제2 공통 전압 전달선(90)의 일부를 각각 드러내는 두 개의 접촉 구멍(186)을 포함하고, 공통 전압선(125)을 일정 간격을 두고 드러내는 복수의 접촉 구멍(181)을 포함한다.
제1 보호막(180a) 위에는 공통 전극(131)이 위치할 수 있다. 공통 전극(131)은 접촉 구멍(181)을 통해 공통 전압선(125)과 전기적으로 연결되어 있으며, 공통 전압선(125)으로부터 제1 공통 전압(Vcom1)을 전달받을 수 있다.
공통 전극(131)은 접촉 구멍(186)을 통해 공통 전압 피드백선(80) 및 제2 공통 전압 전달선(90)과 각각 전기적으로 연결되어 있다.
공통 전극(131) 위에는 제2 보호막(180b)이 위치하고 그 위에 화소 전극(191)이 위치할 수 있다. 화소 전극(191)은 제1 보호막(180a) 및 제2 보호막(180b)의 접촉 구멍(도시하지 않음)을 통해 드레인 전극(175)과 연결되어 데이터 전압을 인가받을 수 있다.
본 실시예와 같이 공통 전압 피드백선(80) 및 제2 공통 전압 전달선(90)을 게이트 도전체로 형성하고 제1 공통 전압 전달선(77)을 데이터 도전체로 형성하므로 제1 공통 전압 전달선(77)에 도 29에 도시한 실시예와 같은 절단부를 형성하지 않아도 된다. 또한 공통 전압 피드백선(80) 및 제2 공통 전압 전달선(90)을 게이트선(121)에 대략 평행하게 형성하고 이웃한 화소(PX) 사이를 지나도록 하여 개구율 손실을 막을 수 있다.
한편, 제1 공통 전압 전달선(77)을 게이트 도전체로 형성할 수도 있다. 이때 공통 전압 피드백선(80) 및 제2 공통 전압 전달선(90)이 게이트 도전체로 형성되어 있으므로 앞에서 설명한 도 29와 같이 제1 공통 전압 전달선(77)에 절단부(도시하지 않음)를 형성하여 절단부를 통해 공통 전압 피드백선(80) 및 제2 공통 전압 전달선(90)이 지나가도록 할 수 있다.
다음, 도 35, 도 36, 도 37, 도 38 및 도 39를 각각 참조하여 본 발명의 한 실시예에 따른 표시 장치에 대하여 구체적으로 설명한다.
도 35, 도 36, 도 37, 도 38 및 도 39는 각각 본 발명의 한 실시예에 따른 표시 장치의 평면도이다.
먼저 도 35를 참조하면, 본 실시예에 따른 표시 장치는 앞에서 설명한 도 29에 도시한 실시예와 대부분 동일하나, 공통 전압 피드백선(80)의 구조가 다를 수 있다.
공통 전압 피드백선(80)은 앞에서 설명한 도 32에 도시한 실시예와 같이 출력 패드(85)로부터 시작하여 표시 영역(DA)의 오른쪽 또는 왼쪽 가장자리를 따라 뻗다가 표시 영역(DA)의 오른쪽 또는 왼쪽 가장자리 변을 관통하여 표시 영역(DA)의 가운데 부분으로 뻗을 수 있다. 공통 전압 피드백선(80)은 제1 공통 전압 전달선(77)과 다른 층에 형성되고, 제2 공통 전압 전달선(90)은 제1 공통 전압 전달선(77)과 동일한 층에 형성될 수 있다. 예를 들어, 제2 공통 전압 전달선(90)은 게이트 도전체로 형성되고 제1 공통 전압 전달선(77) 및 공통 전압 피드백선(80)은 데이터 도전체로 형성될 수 있다.
다음 도 36 및 도 37을 참조하면, 본 실시예에 따른 표시 장치는 앞에서 설명한 도 26에 도시한 실시예와 대부분 동일하나, 제1 공통 전압 전달선(77)의 구조가 다를 수 있다.
본 실시예에 따른 표시 장치는 제1 공통 전압 전달선(77)으로부터 표시 영역(DA) 안으로 뻗은 적어도 하나의 돌출부(79)를 더 포함한다. 돌출부(79)는 도 36에 도시한 바와 같이 제1 공통 전압 전달선(77)의 위쪽 또는 아래쪽 부분으로부터 표시 영역(DA) 안 쪽으로 뻗을 수도 있고, 도 37에 도시한 바와 같이 제1 공통 전압 전달선(77)의 네 변 모두로부터 시작하여 표시 영역(DA) 안 쪽으로 뻗을 수도 있다. 도시하지는 않았으나 돌출부(79)는 제1 공통 전압 전달선(77)의 왼쪽 또는 오른쪽 부분으로부터 뻗을 수도 있다.
돌출부(79) 위에는 앞에서 설명한 도 24에 도시한 실시예와 같이 게이트 절연막(140) 및 제1 보호막(180a)이 위치할 수도 있고, 도 25에 도시한 실시예와 같이 절연막(140) 및 제1 보호막(180a), 그리고 제2 보호막(180b)이 위치할 수 있다. 게이트 절연막(140) 및 제1 보호막(180a) 또는 제2 보호막(180b)은 돌출부(79)를 드러내는 접촉 구멍(189)을 더 포함할 수 있다.
공통 전극(131)은 접촉 구멍(189)을 통해 표시 영역(DA) 안에서 제1 공통 전압 전달선(77)과 연결된 돌출부(79)로부터 제1 공통 전압(Vcom1)을 더 인가받을 수 있다. 따라서 표시 영역(DA) 안의 공통 전극(131)의 위치에 따른 공통 전압의 크기를 더욱 균일하게 할 수 있다. 여기서 접촉 구멍(189)은 접촉 구멍(187)과 함께 공통 전압 입력 포인트에 해당할 수 있다.
이러한 경우 도 38에 도시한 바와 같이 공통 전극(131)의 공통 전압의 위치에 따른 불균일을 보상하기 위한 공통 전압 피드백선(80) 및 제2 공통 전압 전달선(90)을 생략할 수도 있다.
다음 도 39를 참조하면, 본 실시예에 따른 표시 장치는 앞에서 설명한 도 26에 도시한 실시예와 대부분 동일하나, 표시 영역(DA) 내부의 공통 전극(131)과 연결된 제2 공통 전압 전달선(90) 대신 한 쌍의 제2 공통 전압 전달선(90a, 90b)을 포함한다.
제2 공통 전압 전달선(90a, 90b)은 표시 영역(DA)의 아래쪽 가장자리 근처의 주변 영역(PA)에 위치하는 입력 패드(95a, 95b)로부터 시작하여 표시 영역(DA)의 위쪽 가장자리를 향해 표시 영역(DA)의 좌우 가장자리 및 제1 공통 전압 전달선(77)을 따라 뻗는다. 여기서 위쪽, 아래쪽, 좌우 방향은 도 39에 도시된 표시 장치를 기준으로 한다.
제2 공통 전압 전달선(90a)은 표시 영역(DA)의 가로 중심선을 기준으로 상부에서 제1 공통 전달 전달선(77)과 연결될 수 있다. 이때 표시 영역(DA)의 가로 중심선을 기준으로 하부에 제1 공통 전압 전달선(77)이 입력 패드(75)가 위치한다. 예를 들어 도 39에 도시한 바와 같이, 제2 공통 전압 전달선(90a)은 제1 공통 전압 전달선(77)의 왼쪽 부분인 제1 전달선(71a)의 상단 또는 제1 공통 전압 전달선(77)의 위쪽 부분인 제3 전달선(71c)과 연결되고, 제2 공통 전압 전달선(90b)은 제1 공통 전압 전달선(77)의 오른쪽 부분인 제2 전달선(71b)의 상단 또는 제3 전달선(71c)과 연결될 수 있다. 이로써, 제2 공통 전압 전달선((90a, 90b)은 제1 공통 전압 전달선(77)의 저항에 의한 제1 공통 전압(Vcom1)의 편차를 보상할 수 있는 제2 공통 전압(Vcom2)을 제1 공통 전압 전달선(77)의 입력 패드(75)로부터 먼 표시 영역(DA)의 상부, 즉 제1 공통 전압 전달선(77)의 제1 및 제2 전달선(71a, 71b)의 상단 또는 제3 전달선(71c)에 인가하여 표시 영역(DA)의 공통 전극(131)의 위치에 따라 전압이 달라지는 것을 막을 수 있다.
도 39에 도시한 바와 달리 제2 공통 전압 전달선(90a, 90b)은 제1 공통 전압 전달선(77)과 다른 층에 위치할 수 있다. 이 경우 다양한 역결 방법을 통해 제2 공통 전압 전달선(90a, 90b)과 제1 공통 전압 전달선(77)은 서로 연결될 수 있다. 예를 들어, 앞에서 설명한 도 23c에 도시한 연결 부재(88)와 같은 연결 부재를 통해 제2 공통 전압 전달선(90a, 90b)과 제1 공통 전압 전달선(77)이 서로 전기적으로 연결될 수 있다.
또한 제2 공통 전압 전달선(90a, 90b) 중 하나는 생략될 수도 있다.
이 밖에 앞에서 설명한 도 1 내지 도 3 및 도 26의 여러 특징이 본실시예에도 적용될 수 있다. 본 발명의 실시예는 이 밖의 여러 구조의 표시 장치에도 적용될 수 있다. 예를 들어, 공통 전극(131)은 데이터선(171)의 아래쪽 또는 게이트 전극(124)보다 아래쪽에 위치할 수도 있고, 그에 따라 다른 여러 구성 요소의 층간 위치는 적절히 바뀔 수 있다.
또한 앞에서 설명한 도 1 내지 도 38의 실시예의 여러 특징이 개별적으로 또는 조합되어 본 발명의 한 실시예로서 구현될 수 있다.
이상에서 본 발명의 바람직한 실시예에 대하여 상세하게 설명하였지만 본 발명의 권리범위는 이에 한정되는 것은 아니고 다음의 청구범위에서 정의하고 있는 본 발명의 기본 개념을 이용한 당업자의 여러 변형 및 개량 형태 또한 본 발명의 권리범위에 속하는 것이다.
3: 액정층 11, 21: 배향막
31: 액정 분자 50: 가요성 인쇄 회로막
55: 인쇄 회로 기판
70a, 70b, 77: 제1 공통 전압 전달선
79: 돌출부
80, 80a, 80b: 공통 전압 피드백선
90, 90a, 90b, 95: 제2 공통 전압 전달선
100: 제1 표시판 110, 210: 절연 기판
121: 게이트선 124: 게이트 전극
125: 공통 전압선 131: 공통 전극
140: 게이트 절연막 151, 154: 반도체
161, 163, 165: 저항성 접촉 부재 171: 데이터선
173: 소스 전극 175: 드레인 전극
180a, 180b: 보호막
181, 182, 183, 185, 186, 187, 188, 189: 접촉 구멍
191: 화소 전극 200: 제2 표시판
220: 차광 부재 230: 색필터
250: 덮개막 400: 게이트 구동부
500: 데이터 구동부 550: 구동 회로부

Claims (30)

  1. 영상을 표시할 수 있는 영역인 표시 영역 및 그 주변의 주변 영역을 포함하는 제1 표시판,
    상기 표시 영역에 위치하는 복수의 화소 전극,
    상기 표시 영역에 위치하는 제1부분 및 상기 주변 영역에 위치하는 제2부분을 포함하는 공통 전극,
    상기 주변 영역에 위치하며 상기 공통 전극의 상기 제2부분과 전기적으로 연결되어 상기 공통 전극에 제1 공통 전압을 전달하도록 구성되어 있는 제1 공통 전압 전달선, 그리고
    상기 주변 영역에 위치하는 출력 패드에 연결되어 있는 공통 전압 피드백선
    을 포함하고,
    상기 공통 전압 피드백선은 상기 표시 영역 안에 위치하는 부분을 포함하고, 상기 표시 영역 안에 위치하는 상기 공통 전압 피드백선은 상기 표시 영역 안에 위치하는 피드백 출력 포인트를 통해 상기 공통 전극의 상기 제1부분에 전기적으로 연결되어 있고,
    상기 공통 전압 피드백선은 상기 피드백 출력 포인트를 통해 입력 받은 상기 공통 전극의 전압을 피드백 전압으로서 상기 출력 패드로 전달하는
    표시 장치.
  2. 제1항에서,
    상기 공통 전압 피드백선은 상기 제1 공통 전압 전달선과 나란한 부분을 포함하는 표시 장치.
  3. 제2항에서,
    상기 피드백 전압을 바탕으로 상기 제1 공통 전압을 생성하는 신호 제어부를 더 포함하는 표시 장치.
  4. 삭제
  5. 삭제
  6. 제3항에서,
    상기 표시 영역에서 상기 공통 전극과 전기적으로 연결되어 있는 공통 전압선, 그리고
    상기 공통 전극과 상기 화소 전극 사이에 위치하는 절연층
    을 더 포함하는 표시 장치.
  7. 삭제
  8. 삭제
  9. 삭제
  10. 삭제
  11. 삭제
  12. 삭제
  13. 삭제
  14. 삭제
  15. 삭제
  16. 삭제
  17. 삭제
  18. 제1항에서,
    제2 표시판, 그리고
    상기 제1 표시판과 상기 제2 표시판 사이에 위치하는 액정층을 더 포함하고,
    상기 화소 전극과 상기 액정층 사이에 상기 공통 전극이 위치하며,
    상기 공통 전극은 상기 화소 전극과 중첩하는 복수의 가지 전극을 포함하는
    표시 장치.
  19. 제1항에서,
    제2 표시판,
    상기 제1 표시판과 상기 제2 표시판 사이에 위치하는 액정층을 더 포함하고,
    상기 공통 전극과 상기 액정층 사이에 상기 화소 전극이 위치하며,
    상기 화소 전극은 상기 공통 전극과 중첩하는 복수의 가지 전극을 포함하는
    표시 장치.
  20. 제1항에서,
    상기 표시 영역에 위치하는 복수의 게이트선, 그리고
    상기 복수의 게이트선에 게이트 신호를 전달하는 게이트 구동부를 더 포함하고,
    상기 제1 공통 전압 전달선은 상기 게이트선과 다른 층에 위치하는
    표시 장치.
  21. 제1항에서,
    상기 제1 공통 전압 전달선은, 상기 표시 영역의 적어도 세 면의 가장자리를 따라 형성되어 있으며, 상기 세 면의 가장자리를 따라 위치하는 복수의 제1 입력 포인트를 통해 상기 제1 공통 전압을 상기 공통 전극에 전달하는 표시 장치.
  22. 제21항에서,
    상기 주변 영역에 위치하는 입력 패드, 그리고
    상기 입력 패드로부터 입력 받은 제2 공통 전압을 상기 표시 영역 안에 위치하는 보완 입력 포인트를 통해 상기 공통 전극에 전달하는 제2 공통 전압 전달선을 더 포함하는 표시 장치.
  23. 삭제
  24. 제22항에서,
    상기 공통 전압 피드백선 및 상기 제2 공통 전압 전달선은 동일한 층에 위치하는 표시 장치.
  25. 제24항에서,
    상기 제1 공통 전압 전달선은 상기 공통 전압 피드백선 및 상기 제2 공통 전압 전달선과 동일한 층에 위치하는 표시 장치.
  26. 제25항에서,
    상기 제1 공통 전압 전달선은 적어도 하나의 절단부에 의해 적어도 두 부분으로 나뉘어지고,
    상기 공통 전압 피드백선 및 상기 제2 공통 전압 전달선 중 적어도 하나는 상기 절단부를 통해 상기 표시 영역의 안으로 뻗는
    표시 장치.
  27. 제24항에서,
    상기 제1 공통 전압 전달선은 상기 공통 전압 피드백선 및 상기 제2 공통 전압 전달선 중 적어도 하나와 다른 층에 위치하는 표시 장치.
  28. 제24항에서,
    상기 제1 공통 전압 전달선과 연결되어 있으며 상기 표시 영역 안으로 뻗는 적어도 하나의 돌출부를 더 포함하고,
    상기 돌출부는 제2 입력 포인트를 통해 상기 표시 영역 안에서 상기 제1 공통 전압을 상기 공통 전극에 전달하는
    표시 장치.
  29. 제21항에서,
    상기 주변 영역에서 제1 공통 전압 전달선을 따라 뻗는 제2 공통 전압 전달선을 더 포함하고,
    상기 제2 공통 전압 전달선은 상기 제1 공통 전압 전달선에 상기 제1 공통 전압의 위치에 따른 편차를 보상하는 제2 공통 전압을 전달하는
    표시 장치.
  30. 제29항에서,
    상기 표시 영역의 가로 중심선을 기준으로 제1 방향 쪽의 상기 주변 영역에 상기 제1 공통 전압 전달선과 연결되어 있는 입력 패드가 위치할 때,
    상기 제2 공통 전압 전달선은 상기 가로 중심선을 기준으로 상기 제1 방향과 반대쪽의 제2 방향 쪽에 위치하는 상기 제1 공통 전압 전달선과 연결되어 있는
    표시 장치.
KR1020120052164A 2012-05-16 2012-05-16 표시 장치 KR101994971B1 (ko)

Priority Applications (5)

Application Number Priority Date Filing Date Title
KR1020120052164A KR101994971B1 (ko) 2012-05-16 2012-05-16 표시 장치
US13/748,845 US9626930B2 (en) 2012-05-16 2013-01-24 Display device
CN201310081197.1A CN103424944B (zh) 2012-05-16 2013-03-14 显示装置
JP2013064720A JP6219581B2 (ja) 2012-05-16 2013-03-26 表示装置
US15/354,690 US10332473B2 (en) 2012-05-16 2016-11-17 Display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020120052164A KR101994971B1 (ko) 2012-05-16 2012-05-16 표시 장치

Publications (2)

Publication Number Publication Date
KR20130128254A KR20130128254A (ko) 2013-11-26
KR101994971B1 true KR101994971B1 (ko) 2019-07-02

Family

ID=49580901

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020120052164A KR101994971B1 (ko) 2012-05-16 2012-05-16 표시 장치

Country Status (4)

Country Link
US (2) US9626930B2 (ko)
JP (1) JP6219581B2 (ko)
KR (1) KR101994971B1 (ko)
CN (1) CN103424944B (ko)

Families Citing this family (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101987320B1 (ko) 2012-12-31 2019-06-11 삼성디스플레이 주식회사 표시 장치
CN103235456B (zh) * 2013-04-23 2016-07-06 合肥京东方光电科技有限公司 阵列基板及其制造方法和显示装置
CN104122690A (zh) * 2013-08-23 2014-10-29 深超光电(深圳)有限公司 液晶显示装置以及显示装置
KR102235079B1 (ko) * 2014-02-04 2021-04-05 삼성디스플레이 주식회사 표시장치
TWI559810B (zh) * 2014-05-23 2016-11-21 友達光電股份有限公司 顯示裝置
KR102170957B1 (ko) * 2014-06-20 2020-10-28 엘지디스플레이 주식회사 액정표시장치
KR102228900B1 (ko) * 2014-07-25 2021-03-17 삼성디스플레이 주식회사 박막 트랜지스터 표시판 및 이의 제조 방법
KR102411705B1 (ko) * 2015-04-10 2022-06-23 삼성디스플레이 주식회사 표시장치
TWI534793B (zh) * 2015-05-21 2016-05-21 友達光電股份有限公司 液晶顯示器
US9805677B2 (en) * 2015-12-28 2017-10-31 Panasonic Liquid Crystal Display Co., Ltd. Display device for adjusting current output of a common voltage generating circuit
KR102436255B1 (ko) * 2015-12-30 2022-08-26 삼성디스플레이 주식회사 표시 장치
US10558086B2 (en) * 2016-06-15 2020-02-11 Shenzhen China Star Optoelectronics Technology Co., Ltd. Liquid crystal display panel trace structure and manufacturing method thereof
KR102594393B1 (ko) * 2016-12-21 2023-10-27 엘지디스플레이 주식회사 유기발광표시패널, 유기발광표시장치
CN106773386B (zh) * 2016-12-23 2020-09-01 武汉华星光电技术有限公司 双面显示装置
TWI621900B (zh) * 2017-04-28 2018-04-21 友達光電股份有限公司 顯示裝置與其製作方法
CN109410746A (zh) * 2017-08-15 2019-03-01 元太科技工业股份有限公司 显示装置及其周围线路结构
CN108230990A (zh) * 2018-03-28 2018-06-29 惠科股份有限公司 显示装置及其驱动方法
CN108520723A (zh) * 2018-04-13 2018-09-11 深圳市华星光电技术有限公司 液晶显示面板及液晶显示器
CN108831907B (zh) * 2018-05-31 2021-01-22 昆山国显光电有限公司 显示面板的走线结构、显示面板及显示装置
CN109215607B (zh) * 2018-11-12 2021-02-26 惠科股份有限公司 显示面板的驱动方法、装置及计算机设备
KR20200110490A (ko) * 2019-03-13 2020-09-24 삼성디스플레이 주식회사 표시 장치
CN111308820B (zh) 2020-03-11 2022-07-05 京东方科技集团股份有限公司 阵列基板、显示装置及其控制方法
WO2023159592A1 (zh) * 2022-02-28 2023-08-31 京东方科技集团股份有限公司 一种电路板、显示基板及显示装置

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003098536A (ja) * 2001-09-20 2003-04-03 Hitachi Ltd 液晶表示装置
US20050156840A1 (en) * 2003-12-30 2005-07-21 Kim Seok S. Liquid crystal display device and driving method thereof
JP2007322580A (ja) * 2006-05-31 2007-12-13 Hitachi Displays Ltd 表示装置
US20100053056A1 (en) * 2008-08-29 2010-03-04 Chang-Soo Lee Display apparatus
US20110187677A1 (en) * 2006-06-09 2011-08-04 Steve Porter Hotelling Segmented vcom

Family Cites Families (55)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2608403B2 (ja) 1987-01-17 1997-05-07 富士通株式会社 アクテイブマトリクス型液晶パネルの駆動方法
JP3288142B2 (ja) * 1992-10-20 2002-06-04 富士通株式会社 液晶表示装置およびその駆動方法
DE69325583T2 (de) * 1993-04-09 1999-12-02 Citizen Watch Co., Ltd. Flüssigkristallvorrichtung
US5777610A (en) * 1993-10-28 1998-07-07 Sharp Kabushiki Kaisha Small-sized, lightweight display device easy to rework and method of assembling the same
JP3315834B2 (ja) * 1995-05-31 2002-08-19 富士通株式会社 薄膜トランジスタマトリクス装置及びその製造方法
JPH09218388A (ja) * 1996-02-09 1997-08-19 Hosiden Corp 液晶表示装置
KR100271092B1 (ko) * 1997-07-23 2000-11-01 윤종용 서로 다른 공통 전압을 가지는 액정 표시 장치
KR100590746B1 (ko) * 1998-11-06 2006-10-04 삼성전자주식회사 서로다른공통전압을가지는액정표시장치
JP3595754B2 (ja) * 1999-06-10 2004-12-02 シャープ株式会社 液晶表示装置
KR100604718B1 (ko) * 1999-07-05 2006-07-28 엘지.필립스 엘시디 주식회사 액정표시장치 및 그 액정표시장치의 킥백전압 보정방법.
KR100450982B1 (ko) * 2000-05-31 2004-10-02 엘지.필립스 엘시디 주식회사 액정표시장치 제조방법
JP3702860B2 (ja) * 2001-04-16 2005-10-05 セイコーエプソン株式会社 電気光学装置、その製造方法及び電子機器
JP3744450B2 (ja) * 2001-05-09 2006-02-08 セイコーエプソン株式会社 電気光学装置、駆動用ic及び電子機器
JP2003107513A (ja) * 2001-09-27 2003-04-09 Citizen Watch Co Ltd 液晶表示装置
JP3909572B2 (ja) * 2001-09-28 2007-04-25 株式会社日立製作所 表示装置
JP2003167269A (ja) 2001-11-29 2003-06-13 Sharp Corp 表示装置
JP3603890B2 (ja) * 2002-03-06 2004-12-22 セイコーエプソン株式会社 電子デバイス及びその製造方法並びに電子機器
EP1345197A1 (en) * 2002-03-11 2003-09-17 Dialog Semiconductor GmbH LCD module identification
JP4059750B2 (ja) * 2002-10-28 2008-03-12 シャープ株式会社 電子モジュールおよびその製造方法
KR20040090082A (ko) 2003-04-16 2004-10-22 엘지.필립스 엘시디 주식회사 수평 전계 인가형 액정 표시패널
KR100933447B1 (ko) * 2003-06-24 2009-12-23 엘지디스플레이 주식회사 액정 표시 패널의 게이트 구동 방법 및 장치
KR100847823B1 (ko) * 2003-12-04 2008-07-23 엘지디스플레이 주식회사 액정표시장치
KR100992127B1 (ko) 2003-12-18 2010-11-04 삼성전자주식회사 액정 표시 장치
US7652649B2 (en) * 2005-06-15 2010-01-26 Au Optronics Corporation LCD device with improved optical performance
KR101177593B1 (ko) * 2005-12-29 2012-08-27 엘지디스플레이 주식회사 액정표시장치
US8395744B2 (en) 2006-05-19 2013-03-12 Sharp Kabushiki Kaisha Display device including dummy pixel region
WO2007146780A2 (en) 2006-06-09 2007-12-21 Apple Inc. Touch screen liquid crystal display
KR20080003036A (ko) 2006-06-30 2008-01-07 엘지.필립스 엘시디 주식회사 액정표시장치
KR101260838B1 (ko) 2006-06-30 2013-05-06 엘지디스플레이 주식회사 액정표시장치
US7768490B2 (en) * 2006-07-28 2010-08-03 Chunghwa Picture Tubes, Ltd. Common voltage compensation device, liquid crystal display, and driving method thereof
KR101293569B1 (ko) * 2006-08-03 2013-08-06 삼성디스플레이 주식회사 연성부재와 이를 포함하는 액정표시장치
KR101321180B1 (ko) 2006-12-28 2013-10-22 엘지디스플레이 주식회사 액정표시장치와 그 구동방법
TW200830246A (en) * 2007-01-08 2008-07-16 Wintek Corp LCD panel with anti-electrostatic measure
KR20080070444A (ko) 2007-01-26 2008-07-30 엘지디스플레이 주식회사 액정표시장치
CN101312014B (zh) * 2007-05-25 2010-08-25 群康科技(深圳)有限公司 液晶显示装置及其驱动方法
KR101362153B1 (ko) 2007-06-08 2014-02-13 엘지디스플레이 주식회사 액정표시장치 및 그의 구동방법
JP2008304806A (ja) * 2007-06-11 2008-12-18 Hitachi Displays Ltd 液晶表示装置
US7467444B1 (en) * 2007-07-11 2008-12-23 Johnson Sr Raymond Keith Structures for connecting cremation ashes with living beings
KR101400384B1 (ko) * 2007-11-21 2014-05-26 엘지디스플레이 주식회사 액정표시장치
JP2009128825A (ja) * 2007-11-27 2009-06-11 Funai Electric Co Ltd 液晶表示装置
JP2009282332A (ja) 2008-05-22 2009-12-03 Sharp Corp 液晶表示装置
JP5348521B2 (ja) 2008-06-27 2013-11-20 株式会社ジャパンディスプレイ 液晶表示パネル
TWI372282B (en) * 2008-08-25 2012-09-11 Au Optronics Corp Liquid crystal display panel and manufacturing method thereof
KR101490483B1 (ko) 2008-09-05 2015-02-05 삼성디스플레이 주식회사 액정 표시 장치
KR101513271B1 (ko) * 2008-10-30 2015-04-17 삼성디스플레이 주식회사 표시장치
KR101641982B1 (ko) 2009-02-09 2016-07-25 삼성디스플레이 주식회사 표시 장치
KR101340670B1 (ko) * 2009-06-15 2013-12-12 엘지디스플레이 주식회사 액정표시장치
US8982058B2 (en) * 2009-09-30 2015-03-17 Apple Inc. Touch screen border regions
KR101644049B1 (ko) * 2009-10-13 2016-08-01 삼성디스플레이 주식회사 액정 표시 장치 및 그 리페어 방법
US9491852B2 (en) * 2010-10-15 2016-11-08 Apple Inc. Trace border routing
KR101782872B1 (ko) * 2010-12-15 2017-09-29 삼성디스플레이 주식회사 표시 기판 및 이의 제조 방법
US8593450B2 (en) * 2010-12-22 2013-11-26 Apple Inc. Relay driving of conductive segments in displays
US8736538B2 (en) * 2012-03-16 2014-05-27 Apple Inc. Devices and methods for reducing a voltage difference between VCOMs of a display
US8860645B2 (en) * 2012-03-20 2014-10-14 Solomon Systech Limited Adaptive inversion driving for TFT-LCD
KR101987320B1 (ko) * 2012-12-31 2019-06-11 삼성디스플레이 주식회사 표시 장치

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003098536A (ja) * 2001-09-20 2003-04-03 Hitachi Ltd 液晶表示装置
US20050156840A1 (en) * 2003-12-30 2005-07-21 Kim Seok S. Liquid crystal display device and driving method thereof
JP2007322580A (ja) * 2006-05-31 2007-12-13 Hitachi Displays Ltd 表示装置
US20110187677A1 (en) * 2006-06-09 2011-08-04 Steve Porter Hotelling Segmented vcom
US20100053056A1 (en) * 2008-08-29 2010-03-04 Chang-Soo Lee Display apparatus

Also Published As

Publication number Publication date
US20170069285A1 (en) 2017-03-09
CN103424944A (zh) 2013-12-04
JP2013238846A (ja) 2013-11-28
JP6219581B2 (ja) 2017-10-25
CN103424944B (zh) 2017-09-08
US9626930B2 (en) 2017-04-18
US10332473B2 (en) 2019-06-25
KR20130128254A (ko) 2013-11-26
US20130307761A1 (en) 2013-11-21

Similar Documents

Publication Publication Date Title
KR101994971B1 (ko) 표시 장치
KR101987320B1 (ko) 표시 장치
US11740721B2 (en) Display device with sensor
US9171866B2 (en) Array substrate for narrow bezel type liquid crystal display device and method of manufacturing the same
KR20140102348A (ko) 액정 표시 장치
US8988644B2 (en) Liquid crystal display
US10622384B2 (en) Liquid crystal display panel and liquid crystal display
US20150091788A1 (en) Liquid crystal display device
JP2008003134A (ja) 配線構造、及び表示装置
US10401698B2 (en) Display device comprising a plurality of common wirings each having an associated connecting portion disposed in a common plane with one another
KR20100031084A (ko) 액정 표시 장치
KR20130001585A (ko) 박막 트랜지스터 표시판 및 그 제조 방법
KR101750431B1 (ko) 박막 트랜지스터 표시판
JP2011164329A (ja) 電気光学表示パネル
CN113341619A (zh) 带有位置输入功能的显示装置
KR101882827B1 (ko) 액정 표시 장치
US9285638B2 (en) Liquid crystal display
KR20130060603A (ko) 프린지 필드 스위칭 모드 액정표시장치용 어레이기판
KR20080038538A (ko) 액정 표시 장치
US11282866B2 (en) Wiring substrate and display device
KR20120126311A (ko) 액정 표시 장치
KR20110139616A (ko) 액정표시장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
AMND Amendment
E601 Decision to refuse application
AMND Amendment
E902 Notification of reason for refusal
AMND Amendment
X701 Decision to grant (after re-examination)
GRNT Written decision to grant