KR101641982B1 - 표시 장치 - Google Patents

표시 장치 Download PDF

Info

Publication number
KR101641982B1
KR101641982B1 KR1020090010078A KR20090010078A KR101641982B1 KR 101641982 B1 KR101641982 B1 KR 101641982B1 KR 1020090010078 A KR1020090010078 A KR 1020090010078A KR 20090010078 A KR20090010078 A KR 20090010078A KR 101641982 B1 KR101641982 B1 KR 101641982B1
Authority
KR
South Korea
Prior art keywords
line
display
resistor
dummy
voltage
Prior art date
Application number
KR1020090010078A
Other languages
English (en)
Other versions
KR20100090870A (ko
Inventor
김범진
강승재
김택영
강성욱
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020090010078A priority Critical patent/KR101641982B1/ko
Priority to US12/536,709 priority patent/US20100201669A1/en
Publication of KR20100090870A publication Critical patent/KR20100090870A/ko
Application granted granted Critical
Publication of KR101641982B1 publication Critical patent/KR101641982B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3655Details of drivers for counter electrodes, e.g. common electrodes for pixel capacitors or supplementary storage capacitors
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0465Improved aperture ratio, e.g. by size reduction of the pixel circuit, e.g. for improving the pixel density or the maximum displayable luminance or brightness
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/028Generation of voltages supplied to electrode drivers in a matrix display other than LCD

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Power Engineering (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)

Abstract

표시 장치는 전압 발생부, 표시 패널 및 패널 구동부를 포함한다. 전압 발생부는 기준전압 수신단과 전기적으로 연결된 제1 입력단과, 피드백 공통전압을 수신하는 제2 입력단 및 기준전압 수신단에 수신된 기준전압과 피드백 공통전압을 비교하여 생성한 공통전압을 출력하는 출력단을 포함하는 연산 증폭기 및 제2 입력단과 출력단 사이에 연결된 제1 저항을 포함한다. 표시 패널은 제1 및 제2 연결 라인 사이에 직렬 연결되어, 제1 연결 라인을 통해 제2 입력단에 상기 피드백 공통전압을 제공하는 더미 라인을 포함한다. 패널 구동부는 표시 패널을 구동한다.
공통 전압, 공통 전극, 연산 증폭기, 저항

Description

표시 장치{DISPLAY DEVICE}
본 발명은 표시 장치에 관한 것으로, 보다 상세하게는 표시 품질을 향상시킬 수 있는 표시 장치에 관한 것이다.
일반적으로, 액정표시장치는 액정의 광 투과율을 이용하여 영상을 표시하는 액정표시패널, 상기 액정표시패널을 구동하는 패널 구동부 및 상기 액정표시패널의 하부에 배치되어 상기 액정표시패널로 광을 제공하는 백라이트 어셈블리를 포함한다.
상기 액정 표시패널은 복수의 스위칭 소자들이 형성된 표시 기판, 상기 표시 기판과 대향하는 대향 기판 및 상기 표시 기판과 상기 대향 기판 사이에 개재된 액정층을 포함한다.
상기 표시 기판에는 복수의 게이트 라인들, 상기 게이트 라인들과 교차하는 데이터 라인들이 형성된다. 상기 데이터 라인들 및 상기 게이트 라인들에 의해 복수의 화소 영역이 정의되고, 각 화소 영역에는 단위 화소들이 형성된다. 각 단위 화소는 게이트 라인 및 데이터 라인과 전기적으로 연결된 스위칭 소자와, 상기 스위칭 소자에 전기적으로 연결된 액정 커패시터 및 스토리지 커패시터를 포함한다. 상기 스위칭 소자는 상기 게이트 라인과 전기적으로 연결된 게이트 전극, 상기 데이터 라인과 전기적으로 연결된 드레인 전극 및 상기 드레인 전극과 이격되어 형성된 소스 전극을 포함한다. 상기 드레인 전극은 상기 액정 커패시터의 제1 전극인 화소 전극에 연결된다. 상기 스토리지 커패시터는 제1 공통 전압을 인가하는 스토리지 라인과 연결된다.
상기 대향 기판은 상기 액정 커패시터의 제2 전극이며, 제2 공통 전압을 인가 받는 공통 전극을 포함한다.
한편, 상기 게이트 라인과 상기 데이터 라인, 또는 상기 데이터 라인과 상기 스토리지 라인 사이에는 기생 정전용량(capacitance)이 존재하며, 이로 인해 상기 제1 및 제2 공통 전압이 왜곡 된다. 공정산포에 의해 상기 데이터 라인 또는 상기 스토리지 라인의 선폭이 증가하는 경우 상기 기생 정전용량은 더욱 커지게 되고 이로 인해 상기 제1 및 제2 공통전압의 왜곡은 더욱 심화된다. 상기 제1 및 제2 공통 전압들의 왜곡은 상기 액정 커패시터에 충전되는 데이터 전압의 왜곡을 유발하고, 상기 데이터 전압의 왜곡은 크로스토크(crosstalk)를 발생시킨다. 이러한 상기 크로스토크의 발생은 상기 액정표시장치의 표시 품질을 저하시키게 된다.
이에 본 발명의 기술적 과제는 이러한 점에 착안한 것으로, 본 발명의 목적은 표시 품질을 향상시킬 수 있는 표시 장치를 제공하는 것이다.
상기한 본 발명의 목적을 실현하기 위하여 일 실시예에 따른 표시 장치는 전압 발생부, 표시 패널 및 패널 구동부를 포함한다. 상기 전압 발생부는 기준전압 수신단과 전기적으로 연결된 제1 입력단과, 피드백 공통전압을 수신하는 제2 입력단 및 상기 기준전압 수신단에 수신된 기준전압과 상기 피드백 공통전압을 비교하여 생성한 공통전압을 출력하는 출력단을 포함하는 연산 증폭기 및 상기 제2 입력단과 상기 출력단 사이에 연결된 제1 저항을 포함한다. 상기 표시 패널은 제1 및 제2 연결 라인 사이에 직렬 연결되어, 상기 제1 연결 라인을 통해 상기 제2 입력단에 상기 피드백 공통전압을 제공하는 더미 라인을 포함한다. 상기 패널 구동부는 상기 표시 패널을 구동한다.
본 발명의 실시예에서, 표시 패널은 서로 교차하는 게이트 라인 및 데이터 라인이 형성된 표시 영역과, 상기 표시 영역을 둘러싸는 주변 영역을 포함하는 표시 기판, 공통 전극을 포함하는 대향 기판, 및 상기 표시 기판과 상기 대향 기판 사이에 개재된 액정층을 포함한다.
본 발명의 실시예에서, 더미 라인은 상기 주변 영역에 상기 데이터 라인과 동일한 물질로 형성된다.
본 발명의 실시예에서, 상기 전압 발생부는 상기 연산 증폭기의 상기 제2 입력단에 상기 더미 라인과 직렬 연결된 제2 저항을 더 포함할 수 있다.
본 발명의 실시예에서, 상기 표시 기판은 더미 픽셀과 전기적으로 연결된 더미 데이터 라인을 더 포함하며, 상기 더미 라인은 상기 더미 데이터 라인일 수 있다.
본 발명의 실시예에서, 상기 패널 구동부는 상기 데이터 라인에 데이터 신호 를 출력하는 데이터 구동부 및 상기 게이트 라인에 게이트 신호를 출력하는 게이트 구동부를 포함할 수 있다.
본 발명의 실시예에서, 상기 전압 발생부는 상기 연산 증폭기의 제1 출력단에 연결된 제3 저항 및 상기 연산 증폭기의 제2 출력단에 연결된 제4 저항을 더 포함할 수 있다.
본 발명의 실시예에서, 상기 표시 기판은 상기 주변 영역에 형성되어 상기 제2 출력단에서 출력되는 제2 공통전압을 상기 공통 전극에 인가하는 복수의 쇼트 포인트들 및 상기 연산 증폭기의 상기 제2 출력단과 상기 쇼트 포인트들을 전기적으로 연결하는 제3 연결 라인을 더 포함할 수 있다.
본 발명의 실시예에서, 상기 표시 기판은 상기 표시 영역에 형성되고 상기 게이트 라인과 평행하게 연장된 스토리지 라인을 더 포함할 수 있다.
본 발명의 실시예에서, 상기 스토리지 라인은 상기 게이트 라인과 평행하게 연장된 제1 스토리지 라인 및 상기 제1 스토리지 라인으로부터 상기 데이터 라인을 따라 연장되어 상기 데이터 라인과 중첩되게 형성된 제2 스토리지 라인을 포함할 수 있다.
본 발명의 실시예에서, 상기 표시 기판은 상기 주변 영역에 형성되고, 상기 스토리지 라인의 일단과 전기적으로 연결되어 상기 제1 출력단으로부터 출력되는 제1 공통 전압을 상기 스토리지 라인에 인가하는 신호 입력패드 및 상기 주변 영역에 형성되고 상기 스토리지 라인의 타단에 전기적으로 연결되어 상기 스토리지 라인으로부터 피드백된 상기 피드백 공통 전압을 상기 제2 연결 라인을 통하여 상기 더미 라인에 인가하는 신호 출력패드를 더 포함할 수 있다.
본 발명의 실시예에서, 상기 표시 기판은 상기 연산 증폭기의 상기 제1 출력단과 상기 신호 입력패드를 전기적으로 연결하는 제4 연결라인을 더 포함할 수 있다.
이러한 표시 장치에 의하면, 표시 패널에 형성된 더미 라인의 배선 저항에 따라 상기 표시 패널로 인가되는 상기 공통 전압을 자동 조절함으로써, 상기 공통 전압이 왜곡되는 것을 감소시킬 수 있다. 이에 따라 표시 장치의 표시 품질을 향상시킬 수 있다.
이하, 도면들을 참조하여 본 발명의 표시 장치의 바람직한 실시예들을 보다 상세하게 설명하기로 한다.
본 발명은 다양한 변경을 가할 수 있고 여러 가지 형태를 가질 수 있는 바, 특정 실시예들을 도면에 예시하고 본문에 상세하게 설명하고자 한다. 그러나, 이는 본 발명을 특정한 개시 형태에 대해 한정하려는 것이 아니며, 본 발명의 사상 및 기술 범위에 포함되는 모든 변경, 균등물 내지 대체물을 포함하는 것으로 이해되어야 한다. 각 도면을 설명하면서 유사한 참조부호를 유사한 구성요소에 대해 사용하였다. 첨부된 도면에 있어서, 구조물들의 치수는 본 고안의 명확성을 기하기 위하여 실제보다 확대하여 도시한 것이다. 제1, 제2 등의 용어는 다양한 구성요소들을 설명하는데 사용될 수 있지만, 상기 구성요소들은 상기 용어들에 의해 한정되어서 는 안 된다. 상기 용어들은 하나의 구성요소를 다른 구성요소로부터 구별하는 목적으로만 사용된다. 예를 들어, 본 발명의 권리 범위를 벗어나지 않으면서 제1 구성요소는 제2 구성요소로 명명될 수 있고, 유사하게 제2 구성요소도 제1 구성요소로 명명될 수 있다. 단수의 표현은 문맥상 명백하게 다르게 뜻하지 않는 한, 복수의 표현을 포함한다.
본 출원에서, "포함하다" 또는 "가지다" 등의 용어는 명세서 상에 기재된 특징, 숫자, 단계, 동작, 구성요소, 부분품 또는 이들을 조합한 것이 존재함을 지정하려는 것이지, 하나 또는 그 이상의 다른 특징들이나 숫자, 단계, 동작, 구성요소, 부분품 또는 이들을 조합한 것들의 존재 또는 부가 가능성을 미리 배제하지 않는 것으로 이해되어야 한다. 또한, 다르게 정의되지 않는 한, 기술적이거나 과학적인 용어를 포함해서 여기서 사용되는 모든 용어들은 본 고안이 속하는 기술 분야에서 통상의 지식을 가진 자에 의해 일반적으로 이해되는 것과 동일한 의미를 가지고 있다. 일반적으로 사용되는 사전에 정의되어 있는 것과 같은 용어들은 관련 기술의 문맥 상 가지는 의미와 일치하는 의미를 가지는 것으로 해석되어야 하며, 본 출원에서 명백하게 정의하지 않는 한, 이상적이거나 과도하게 형식적인 의미로 해석되지 않는다.
도 1은 본 발명의 실시예 1에 따른 표시 장치에 대한 블록도이다. 도 2는 도 1에 도시된 표시 패널의 평면도이다. 도 3은 도 2의 I-I' 라인을 따라 절단한 단면도이다.
도 1 내지 도 3을 참조하면, 본 발명의 실시예 1에 따른 표시 장치는 표시 패널(400), 타이밍 제어부(500), 데이터 구동부(600), 게이트 구동부(700) 및 전압 발생부(800)를 포함할 수 있다.
상기 표시 패널(400)은 표시 기판(100), 상기 표시 기판(100)과 마주보는 대향 기판(200) 및 상기 표시 기판(100)과 상기 대향 기판(200) 사이에 개재된 액정층(300)을 포함할 수 있다.
상기 표시 기판(100)은 제1 베이스 기판(101), 게이트 라인(GL), 스토리지 라인(110), 제1 절연층(120), 데이터 라인(DL), 스위칭 소자(TFT), 제2 절연층(140) 및 화소 전극(150)을 포함할 수 있다.
상기 게이트 라인(GL)은 상기 제1 베이스 기판(101) 위에 형성된다. 상기 게이트 라인(GL)은 제1 방향(D1)으로 연장되고, 상기 제1 방향(D1)과 수직한 제2 방향(D2)으로 복수개가 평행하게 배열될 수 있다.
상기 스토리지 라인(110)은 제1 스토리지 라인(112) 및 제2 스토리지 라인(114)를 포함할 수 있다.
상기 제1 스토리지 라인(112)는 상기 게이트 라인(GL)과 평행한 방향으로 연장되고, 상기 화소 전극(150)과 오버랩되게 형성된다. 상기 제1 스토리지 라인(112)는 개구율을 증가시키기 위하여 비교적 얇은 선폭으로 형성된다.
상기 제2 스토리지 라인(114)는 상기 데이터 라인(DL)과 오버랩되도록 상기 제1 스토리지 라인(112)로부터 상기 데이터 라인(DL)을 따라 연장된다. 상기 제2 스토리지 라인(114)는 상기 데이터 라인(DL)의 양측에서 발생되는 빛샘을 방지하기 위하여 상기 데이터 라인(DL)보다 큰 폭으로 형성된다. 상기 스토리지 라인(100)은 상기 빛샘을 방지하기 위해 불투명한 메탈로 형성된다.
이와 같이, 상기 스토리지 라인(110)의 일부를 상기 데이터 라인(DL)과 중첩되도록 형성함으로써 빛샘을 방지하고 개구율을 증가시킬 수 있다.
상기 제1 절연층(120)은 상기 스위칭 소자(TFT)의 게이트 전극(GE) 및 상기 제2 스토리지 라인(114)가 형성된 상기 제1 베이스 기판(101) 위에 형성된다. 상기 제1 절연층(120)은 질화 실리콘(SiNx) 또는 산화 실리콘(SiOx) 등의 절연물질로 형성할 수 있다.
상기 데이터 라인(DL)은 상기 제2 방향(D2)으로 연장되고, 상기 제1 방향(D1)으로 복수개가 평행하게 배열될 수 있다. 상기 게이트 라인(GL) 및 상기 데이터 라인(DL)에 의해 단위 화소 영역에 정의되고, 상기 단위 화소 영역에는 단위 화소들이 형성된다. 각 단위 화소는 상기 스위칭 소자(TFT), 상기 스위칭 소자(TFT)에 전기적으로 연결된 액정 커패시터(CLC) 및 스토리지 커패시터(CST)를 포함할 수 있다. 상기 액정 커패시터(CLC)는 일단이 상기 스위칭 소자(TFT)의 드레인 전극에 연결되는 상기 화소 전극(150)과 연결되고, 타단이 제2 공통 전압(Vcom2)이 인가되는 공통 전극에 연결된다. 상기 스토리지 커패시터(CST)는 일단이 상기 화소 전극(150)과 연결되고, 타단이 제1 공통 전압(Vcom1)이 인가되는 상기 스토리지 라인(110)과 연결된다.
상기 스위칭 소자(TFT)는 상기 게이트 전극(GE), 소스 전극(SE), 반도체 패턴(130) 및 드레인 전극(DE)을 포함한다. 상기 게이트 전극(GE)은 상기 게이트 라인(GL)과 전기적으로 연결되고, 상기 소스 전극(SE)은 상기 데이터 라인(DL)과 전 기적으로 연결된다. 상기 드레인 전극(DE)은 상기 소스 전극(SE)과 소정 간격 이격되어 배치된다. 상기 반도체 패턴(130)은 상기 게이트 전극(GE)과 대응하여 상기 제1 절연층(120) 위에 형성된다. 상기 반도체 패턴(130)은 반도체층(132) 및 저항성 접촉층(132)을 포함한다.
상기 제2 절연층(140)은 상기 소스 전극(SE) 및 상기 드레인 전극(DE)이 형성된 상기 제1 베이스 기판(101) 위에 형성된다. 상기 제2 절연층(140)은 상기 제1 절연층(120)과 같이 상기 질화 실리콘(SiNx) 또는 상기 산화 실리콘(SiOx) 등의 절연물질로 형성할 수 있다.
상기 화소 전극(150)은 상기 제2 절연층(140)이 형성된 상기 제1 베이스 기판(101) 위에 배치되고, 투명한 도전성 물질로 이루어질 수 있다. 예를 들면, 상기 화소 전극(160)은 인듐 틴 옥사이드(Indium tin oxide, ITO) 및 인듐 징크 옥사이드(Indium zinc oxide, IZO) 등으로 형성될 수 있다. 상기 화소 전극(160)은 상기 콘택홀(CNT)을 통해 노출된 상기 드레인 전극(DE)과 접촉하여 상기 스위칭 소자(TFT)와 전기적으로 연결될 수 있다.
상기 화소 전극(150)은 단위 화소 영역을 다수의 도메인으로 분할하기 위한 개구 패턴을 가질 수 있다. 상기 화소 전극(150)은 상기 제1 스토리지 라인(112) 및 상기 제2 스토리지 라인(114)과 중첩되어 상기 스토리지 커패시터(CST)를 형성한다. 상기 스위칭 소자(TFT)의 구동을 위해 상기 화소 전극(150)에 인가된 데이터 전압은 상기 스토리지 커패시터(CST)에 의해 한 프레임 동안 유지된다.
상기 대향 기판(200)은 제2 베이스 기판(210), 차광 패턴(220) 및 공통 전 극(230)을 포함할 수 있다.
상기 제2 베이스 기판(210)은 상기 제1 베이스 기판(101)과 동일하게 투명한 절연 물질로 이루어질 수 있다.
상기 차광 패턴(220)은 상기 제2 베이스 기판(210) 위에 배치되어 광을 차단한다. 예를 들면, 상기 차광 패턴(220)은 상기 게이트 라인(GL), 상기 데이터 라인(DL) 및 상기 스위칭 소자(TFT)가 형성된 영역에 대응하여 배치될 수 있다.
상기 공통 전극(230)은 상기 차광 패턴(220)이 형성된 상기 제2 베이스 기판(210) 위에 배치되고, 투명한 도전성 물질로 이루어질 수 있다. 예를 들면, 상기 공통 전극(230)은 상기 화소 전극(150)과 동일한 ITO 또는 IZO로 형성될 수 있다.
상기 타이밍 제어부(500)는 그래픽 콘트롤러(미도시)와 같은 외부 장치로부터 제공되는 제어신호(CONT) 및 영상 데이터(DATA)를 수신한다. 상기 제어신호(CONT)는 메인 클럭 신호(MCLK), 수직동기신호(VSYNC), 수평동기신호(HSYNC), 데이터 인에이블 신호(DE) 등을 포함할 수 있다.
상기 타이밍 제어부(500)는 상기 제어신호(CONT)를 이용하여 상기 데이터 구동부(600)의 구동 타이밍을 제어하기 위한 제1 제어신호(CONT1), 상기 게이트 구동부(700)의 구동 타이밍을 제어하기 위한 제2 제어신호(CONT2) 및 상기 전압 발생부(800)를 제어하기 위한 제3 제어신호(CONT3)를 생성한다. 상기 제1 제어신호(CONT1)는 수평개시신호(STH), 로드 신호(TP) 및 데이터 클럭신호(DCLK)를 포함할 수 있다. 상기 제2 제어신호(CONT2)는 수직개시신호(STV), 게이트 클럭신호(GCLK) 및 출력 인에이블 신호(OE) 등을 포함할 수 있다. 상기 제3 제어신 호(CONT3)는 상기 메인 클럭 신호(MCLK)를 포함할 수 있다.
상기 데이터 구동부(600)는 상기 타이밍 제어부(500)로부터 상기 제1 제어신호(CONT1) 및 상기 영상 데이터(DATA)를 수신한다. 상기 데이터 구동부(600)는 상기 제1 제어신호(CONT1)에 기초하여 상기 영상 데이터(DATA)를 아날로그 형태의 데이터 전압으로 변환하여 상기 데이터 라인(DL)에 출력한다.
상기 게이트 구동부(700)는 상기 타이밍 제어부(500)로부터 제공받은 상기 제2 제어신호(CONT2) 및 상기 전압 발생부(800)로부터 제공받은 게이트 구동전압을 이용하여 상기 게이트 라인(GL)들을 구동하기 위한 게이트 구동신호들을 생성한다. 상기 게이트 구동부(700)는 상기 게이트 구동신호들을 상기 게이트 라인(GL)들에 순차적으로 출력한다.
상기 전압 발생부(800)는 상기 타이밍 제어부(500)로부터 제공되는 상기 제3 제어신호(CONT3)에 기초하여 상기 표시 패널(400)을 구동하기 위한 구동전압들을 생성한다.
상기 전압 발생부(800)는 상기 타이밍 제어부(500)로부터 제공되는 상기 제3 제어신호(CONT3)에 기초하여 상기 게이트 구동전압을 생성하여 상기 게이트 구동부(700)에 인가한다. 상기 게이트 구동전압은 게이트 온 신호를 생성하기 위한 게이트 온 전압(Von) 및 게이트 오프 신호를 생성하기 위한 게이트 오프 전압(Voff)을 포함할 수 있다.
상기 전압 발생부(800)는 상기 타이밍 제어부(500)로부터 제공되는 상기 제3 제어신호(CONT3)에 기초하여 제1 및 제2 공통 전압(Vcom1, Vcom2)을 생성하여 상기 표시 패널(400)에 인가한다. 상기 전압 발생부(800)는 상기 표시 패널(400)로부터 피드백되는 피드백 공통전압(Vcomf)를 수신한다. 상기 전압 발생부(800)는 기준전압(VREF)과 상기 피드백 공통전압(Vcomf)을 비교하여 상기 표시 패널(400)에 인가되는 상기 제1 및 제2 공통 전압(Vcom1, Vcom2)을 출력한다. 상기 제1 공통 전압(Vcom1)은 상기 표시 기판(100)에 형성된 상기 스토리지 라인(110)에 인가되고, 상기 제2 공통 전압(Vcom2)은 상기 대향 기판(200)에 형성된 상기 공통 전극(230)에 인가된다.
도 4는 도 1에 도시된 표시 장치의 회로도이다.
도 4를 참조하면, 전압 발생부(800)는 인쇄회로기판(900)에 실장될 수 있다. 상기 인쇄회로기판(900)은 연성인쇄회로기판(950)을 통해 표시 패널(400)과 전기적으로 연결될 수 있다.
상기 전압 발생부(800)는 연산 증폭기(812), 제1 저항(R1), 제2 저항(R2), 제3 저항(R3) 및 제4 저항(R4)을 포함할 수 있다.
상기 연산 증폭기(812)의 제1 입력단(+)은 기준전압 수신단(822)과 전기적으로 연결되어 기준전압(VREF)을 수신한다.
상기 연산 증폭기(812)의 제2 입력단(-)은 상기 표시 패널(400)에 형성된 더미 라인(170) 및 상기 제2 저항(R2)을 통해 상기 표시 패널(400)로부터 피드백되는 피드백 공통전압(Vcomf)을 수신한다.
상기 연산 증폭기(812)는 상기 기준전압(VREF)과 상기 피드백 공통전압(Vcomf)을 비교하여 상기 피드백 공통전압(Vcomf)이 상기 기준전압(VREF)에 근접 해질 수 있도록 피드백 제어한다. 예를 들면, 상기 연산 증폭기(812)는 차동 증폭기(differential amplifier)로서, 상기 기준전압(VREF)과 상기 피드백 공통 전압(Vcomf)의 차를 보상하여 제1 및 제2 공통 전압(Vcom1, Vcom2)을 출력한다.
상기 연산 증폭기(812)의 이득은 상기 제2 입력단(-)에 연결된 상기 더미 라인(170)의 배선저항과 상기 제1 저항(R1) 및 상기 제2 저항(R2)에 의해 조절된다. 상기 더미 라인(170)의 배선저항은 상기 더미 라인(170)의 선폭에 의해 결정된다. 예를 들면, 상기 더미 라인(170)의 선폭이 증가하면 상기 배선저항의 저항값은 감소하고, 상기 더미 라인(170)의 선폭이 감소하면 상기 배선저항의 저항값은 증가한다.
상기 연산 증폭기(812)의 상기 제1 출력단(Vout1)은 상기 표시 기판(100)에 형성된 스토리지 라인(110)과 전기적으로 연결되어 상기 스토리지 라인(110)에 상기 제1 공통 전압(Vcom1)을 인가한다. 상기 연산 증폭기(812)의 제2 출력단(Vout2)은 상기 표시 기판(100)에 형성된 복수의 쇼트 포인트(short point)들과 전기적으로 연결되어 상기 쇼트 포인트(SP)들에 상기 제2 공통 전압(Vcom2)을 인가한다.
상기 제1 저항(R1)은 상기 연산 증폭기(812)의 상기 제2 입력단(-)과 상기 제1 및 제2 출력단(Vout1, Vout2) 사이에 피드백 연결된다.
상기 제2 저항(R2)는 상기 연산 증폭기(812)의 상기 제2 입력단(-)에 상기 더미 라인(170)과 직렬 연결된다. 상기 제2 저항(R2)은 생략될 수 있다.
상기 제3 저항(R3)은 상기 연산 증폭기(812)의 상기 제1 출력단(Vout1)과 전기적으로 연결된다. 상기 제4 저항(R4)은 상기 연산 증폭기(812)의 상기 제2 출력 단(Vout2)과 전기적으로 연결된다.
상기 표시 패널(400)은 표시 기판(100)과 대향 기판(200) 및 상기 표시 기판(100)과 상기 대향 기판(200) 사이에 개재되는 액정층(미도시)를 포함한다. 상기 표시 기판(100)은 영상이 표시되는 표시 영역(DA)과 표시 영역(DA)을 둘러싸는 주변 영역(PA)으로 이루어진다. 상기 표시 영역(DA)에는 복수의 스토리지 라인(110)들이 형성된다.
상기 주변 영역(PA)에는 상기 쇼트 포인트(SP)들, 신호 입력패드(162), 신호 출력패드(164), 상기 더미 라인(170), 제1 연결 라인(CL1), 제2 연결 라인(CL2), 제3 연결 라인(CL3) 및 제4 연결 라인(CL4)이이 형성될 수 있다.
상기 쇼트 포인트(SP)들은 상기 제1 연결 라인(CL1)을 통해 상기 연산 증폭기(812)의 상기 제2 출력단(Vout2)과 전기적으로 연결되어 상기 제2 공통 전압(Vcom2)을 수신한다. 상기 쇼트 포인트(SP)들은 상기 표시 기판(100)과 상기 대향 기판(200)의 공통 전극을 전기적으로 연결하여 상기 표시 기판(100)에 인가되는 상기 제2 공통 전압(Vcom2)을 상기 공통 전극에 인가한다.
상기 신호 입력패드(162)는 상기 제2 연결 라인(CL2)을 통해 상기 연산 증폭기(812)의 상기 제1 출력단(Vout1)과 전기적으로 연결되어 상기 제1 공통 전압(Vcom1)을 수신한다. 상기 신호 입력패드(162)는 상기 스토리지 라인(110)들의 일단과 전기적으로 연결되어 상기 연산 증폭기(812)로부터 수신된 상기 제1 공통 전압(Vcom1)을 상기 스토리지 라인(110)들에 인가한다.
상기 신호 출력패드(164)는 상기 제3 연결 라인(CL3)을 통해 상기 더미 라 인(170)과 전기적으로 연결된다. 상기 신호 출력패드(164)는 상기 스토리지 라인(110)들의 타단과 전기적으로 연결되어 상기 스토리지 라인(110)들로부터 피드백된 상기 피드백 공통전압(Vcomf)을 상기 더미 라인(170)에 인가한다.
상기 더미 라인(170)은 상기 주변 영역(PA)에 전기적으로 절연된 상태로 형성된다. 상기 더미 라인(170)은 상기 표시 영역(DA)에 형성되는 데이터 라인(미도시)과 동일한 물질로 형성된다. 상기 더미 라인(170)은 상기 데이터 라인과 동일한 공정 조건으로 형성된다. 따라서 공정산포에 의해 상기 데이터 라인의 선폭이 변경되는 경우 상기 더미 라인(170)의 선폭도 변경된다. 상기 더미 라인(170)은 상기 제4 연결 라인(CL4)을 통해 상기 제2 저항(R2)과 직렬 연결된다. 상기 제2 저항(R2)은 생략될 수 있다. 상기 제2 저항(R2)이 생략되는 경우, 상기 더미 라인(170)은 상기 연산 증폭기(812)의 상기 제2 입력단(-)에 직접 연결될 수 있다.
상기 제1 연결 라인(CL1)은 일단이 상기 연산 증폭기(812)의 상기 제2 출력단(Vout2)과 전기적으로 연결되고, 타단이 상기 쇼트 포인트(SP)들과 전기적으로 연결된다.
상기 제2 연결 라인(CL2)은 일단이 상기 연산 증폭기(812)의 상기 제1 출력단(Vout1)과 전기적으로 연결되고, 타단이 상기 신호 입력패드(160)와 전기적으로 연결된다.
상기 제3 연결 라인(CL3)은 일단이 상기 신호 출력패드(162)와 전기적으로 연결되고, 타단이 상기 더미 라인(170)의 일단에 연결된 제1 연결부(172)와 전기적으로 연결된다.
상기 제4 연결 라인(CL4)은 일단이 상기 제2 저항(R2)과 전기적으로연결되고, 타단이 상기 더미 라인(170)의 타단에 연결된 제2 연결부(174)와 전기적으로 연결된다. 상기 제2 저항(R2)은 생략될 수 있다. 상기 제2 저항(R2)이 생략되는 경우, 상기 제4 연결 라인(CL4)의 일단은 상기 연산 증폭기(812)의 상기 제2 입력단(-)에 직접 연결될 수 있다.
본 실시예에 따르면 상기 데이터 라인과 동일한 조건으로 형성된 상기 더미 라인(170)의 배선저항에 따라 상기 연산 증폭기(812)의 이득이 자동 조절됨으로써, 공정산포에 의해 상기 데이터 라인의 선폭이 증가되어 상기 제1 및 제2 공통 전압(Vcom1, Vcom2)의 왜곡 성분이 증가되더라도 이를 감소시킬 수 있다.
도 5는 본 발명의 실시예 2에 따른 표시 장치의 회로도이다.
도 5에 도시된 본 실시예에 따른 표시 장치는 연산 증폭기(812)의 제2 입력단(-)에 더미 데이터 라인(DLd)이 연결된 것을 제외하고는 실시예 1에 따른 표시 장치와 실질적으로 동일하다. 따라서, 본 실시예는 도 1을 참조하여 설명하고, 동일한 구성요소에 대해서는 간략하게 설명한다.
도 1 및 도 5를 참조하면, 본 실시예에 따른 표시 장치는 표시 패널(400), 타이밍 제어부(500), 데이터 구동부(600), 게이트 구동부(700), 전압 발생부(800), 인쇄회로기판(900) 및 연성인쇄회로기판(950)을 포함할 수 있다.
상기 전압 발생부(800)는 상기 인쇄회로기판(900)에 실장될 수 있다. 상기 인쇄회로기판(900)은 상기 연성인쇄회로기판(950)을 통해 상기 표시 패널(400)과 전기적으로 연결될 수 있다.
상기 전압 발생부(800)는 연산 증폭기(812), 제1 저항(R1), 제2 저항(R2), 제3 저항(R3) 및 제4 저항(R4)을 포함할 수 있다.
상기 연산 증폭기(812)의 제1 입력단(+)은 기준전압 수신단(822)과 전기적으로 연결되어 기준전압(VREF)을 수신한다.
상기 연산 증폭기(812)의 제2 입력단(-)은 상기 더미 데이터 라인(DLd) 및 상기 제2 저항(R2)을 통해 상기 표시 패널(400)로부터 피드백되는 피드백 공통전압(Vcomf)을 수신한다. 상기 연산 증폭기(812)는 상기 기준전압(VREF)과 상기 피드백 공통전압(Vcomf)을 비교하여 상기 피드백 공통전압(Vcomf)이 상기 기준전압(VREF)에 근접해질 수 있도록 피드백 제어한다.
상기 연산 증폭기(812)의 제1 출력단(Vout1)은 상기 표시 기판(100)에 형성된 스토리지 라인(110)과 전기적으로 연결되어 상기 스토리지 라인(110)에 상기 제1 공통 전압(Vcom1)을 인가한다. 상기 연산 증폭기(812)의 제2 출력단(Vout2)은 상기 표시 기판(100)에 형성된 복수의 쇼트 포인트(short point)들과 전기적으로 연결되어 상기 쇼트 포인트(SP)들에 상기 제2 공통 전압(Vcom2)을 인가한다.
상기 제1 저항(R1)은 상기 연산 증폭기(812)의 상기 제2 입력단(-)과 상기 제1 및 제2 출력단(Vout, Vout2) 사이에 피드백 연결된다.
상기 제2 저항(R2)는 상기 연산 증폭기(812)의 상기 제2 입력단(-)에 상기 더미 데이터 라인(DLd)과 직렬 연결된다. 상기 제2 저항(R2)은 생략될 수 있다.
상기 제3 저항(R3)은 상기 연산 증폭기(812)의 상기 제1 출력단(Vout1)과 전기적으로 연결된다. 상기 제4 저항(R4)은 상기 연산 증폭기(812)의 상기 제2 출력 단(Vout2)과 전기적으로 연결된다.
상기 표시 패널(400)은 표시 기판(100)과 대향 기판(200) 및 상기 표시 기판(100)과 상기 대향 기판(200) 사이에 개재되는 액정층(미도시)를 포함한다. 상기 표시 기판(100)은 영상이 표시되는 표시 영역(DA)과 표시 영역(DA)을 둘러싸는 주변 영역(PA)으로 이루어진다. 상기 표시 영역(DA)에는 복수의 스토리지 라인(110)들이 형성된다.
상기 더미 데이터 라인(DLd)은 상기 주변 영역(PA)에 형성되는 더미 픽셀(미도시)과 전기적으로 연결된다.
상기 주변 영역(PA)에는 상기 쇼트 포인트(SP)들, 신호 입력패드(162), 신호 출력패드(164), 제1 연결 라인(CL1), 제2 연결 라인(CL2), 제3 연결 라인(CL3) 및 제4 연결 라인(CL4)이 형성될 수 있다.
상기 쇼트 포인트(SP)들은 상기 제1 연결 라인(CL1)을 통해 상기 연산 증폭기(812)의 상기 제2 출력단(Vout2)과 전기적으로 연결되어 상기 제2 공통 전압(Vcom2)을 수신한다. 상기 쇼트 포인트(SP)들은 상기 표시 기판(100)과 상기 대향 기판(200)의 공통 전극을 전기적으로 연결하여 상기 표시 기판(100)에 인가되는 상기 제2 공통 전압(Vcom2)을 상기 공통 전극에 인가한다.
상기 신호 입력패드(162)는 상기 제2 연결 라인(CL2)을 통해 상기 연산 증폭기(812)의 상기 제1 출력단(Vout1)과 전기적으로 연결되어 상기 제1 공통 전압(Vcom1)을 수신한다. 상기 신호 입력패드(162)는 상기 스토리지 라인(110)들의 일단과 전기적으로 연결되어 상기 연산 증폭기(812)로부터 수신된 상기 제1 공통 전압(Vcom1)을 상기 스토리지 라인(110)들에 인가한다.
상기 신호 출력패드(164)는 상기 제3 연결 라인(CL3)을 통해 상기 더미 데이터 라인(DLd)과 전기적으로 연결된다. 상기 신호 출력패드(164)는 상기 스토리지 라인(110)들의 타단과 전기적으로 연결되어 상기 스토리지 라인(110)들로부터 피드백된 상기 피드백 공통전압(Vcomf)을 상기 더미 데이터 라인(DLd)에 인가한다.
상기 제1 연결 라인(CL1)은 일단이 상기 연산 증폭기(812)의 상기 제2 출력단(Vout2)과 전기적으로 연결되고, 타단이 상기 쇼트 포인트(SP)들과 전기적으로 연결된다.
상기 제2 연결 라인(CL2)은 일단이 상기 연산 증폭기(812)의 상기 제1 출력단(Vout1)과 전기적으로 연결되고, 타단이 상기 신호 입력패드(162)와 전기적으로 연결된다.
상기 제3 연결 라인(CL3)은 일단이 상기 신호 출력패드(164)와 전기적으로 연결되고, 타단이 상기 더미 데이터 라인(DLd)의 일단에 연결된 제1 연결부(172)와 전기적으로 연결된다.
상기 제4 연결 라인(CL4)은 일단이 상기 제2 저항(R2)과 전기적으로 연결되고, 타단이 상기 더미 데이터 라인(DLd)의 타단에 연결된 제2 연결부(174)와 전기적으로 연결된다. 상기 제2 저항(R2)은 생략될 수 있다. 상기 제2 저항(R2)이 생략되는 경우 상기 제4 연결 라인(CL4)의 일단은 상기 제2 입력단(-)에 직접 연결될 수 있다.
본 실시예에 따르면 상기 데이터 라인과 동일한 조건으로 형성된 상기 더미 데이터 라인(DLd)의 배선저항에 따라 상기 연산 증폭기(812)의 이득이 자동 조절됨으로써, 공정산포에 의해 상기 데이터 라인의 선폭이 증가되어 상기 제1 및 제2 공통 전압(COM1, COM2)의 왜곡 성분이 증가되더라도 이를 감소시킬 수 있다.
이상에서 설명한 바와 같이, 본 발명의 실시예들에 따르면 공정산포에 의해 표시 패널에 형성된 데이터 라인의 선폭이 증가하여 공통 전압이 왜곡되는 것을 감소시킬 수 있다. 이에 따라 데이터 전압의 왜곡에 의해 크로스토크가 발생하는 것을 방지할 수 있으므로 표시 장치의 표시 품질을 향상시킬 수 있다.
이상에서는 본 발명의 바람직한 실시예들을 참조하여 설명하였지만, 해당 기술분야의 숙련된 당업자 또는 해당 기술분야에 통상의 지식을 갖는 자라면 후술될 특허청구범위에 기재된 본 발명의 사상 및 기술 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.
도 1은 본 발명의 실시예 1에 따른 표시 장치에 대한 블록도이다.
도 2는 도 1에 도시된 표시 패널의 평면도이다.
도 3은 도 2의 I-I' 라인을 따라 절단한 단면도이다.
도 4는 도 1에 도시된 표시 장치의 회로도이다.
도 5는 본 발명의 실시예 2에 따른 표시 장치의 회로도이다.
<도면의 주요 부분에 대한 부호의 설명>
100 : 표시 기판 162 : 신호 입력패드
164 : 신호 출력패드 170 : 더미 라인
172 : 제1 연결부 174 : 제2 연결부
200 : 대향 기판 400 : 표시 패널
800 : 전압 발생부 812 : 연산 증폭기
822 : 기준전압 수신단 R1 : 제1 저항
R2 : 제2 저항 R3 : 제3 저항
R4 : 제4 저항

Claims (14)

  1. 기준전압 수신단과 전기적으로 연결된 제1 입력단과, 피드백 공통전압을 수신하는 제2 입력단 및 상기 기준전압 수신단에 수신된 기준전압과 상기 피드백 공통전압을 비교하여 생성한 공통전압을 출력하는 출력단을 포함하는 연산 증폭기, 상기 제2 입력단과 상기 출력단 사이에 연결된 제1 저항, 상기 출력단과 직접 연결된 제3 저항 및 상기 출력단과 직접 연결된 제4 저항을 포함하는 전압 발생부;
    제1 및 제2 연결 라인 사이에 직렬 연결되어, 스토리지 라인으로부터 피드백된 상기 피드백 공통전압을 상기 제1 연결 라인을 통해 상기 연산 증폭기의 상기 제2 입력단에 제공하는 더미 라인을 포함하는 표시 패널; 및
    상기 표시 패널을 구동하는 패널 구동부를 포함하고,
    상기 표시 패널은
    서로 교차하는 게이트 라인 및 데이터 라인이 형성된 표시 영역 및 상기 표시 영역을 둘러싸는 주변 영역을 포함하는 표시 기판;
    공통 전극을 포함하는 대향 기판; 및
    상기 표시 기판과 상기 대향 기판 사이에 개재된 액정층을 포함하고,
    상기 패널 구동부는
    상기 데이터 라인에 데이터 신호를 출력하는 데이터 구동부; 및
    상기 게이트 라인에 게이트 신호를 출력하는 게이트 구동부를 포함하고,
    상기 제3 저항은 상기 표시 영역에 형성되는 상기 스토리지 라인에 제1 공통전압을 제공하며, 상기 제4 저항은 상기 주변 영역에 형성되는 복수의 쇼트 포인트들에 제2 공통전압을 제공하며,
    상기 표시 기판은 상기 제4 저항과 상기 쇼트 포인트들을 전기적으로 연결하는 제3 연결 라인을 더 포함하고,
    상기 쇼트 포인트들은 상기 제2 공통전압을 상기 공통 전극에 인가하고,
    상기 스토리지 라인은 상기 게이트 라인과 평행하게 연장된 제1 스토리지 라인 및 상기 제1 스토리지 라인으로부터 상기 데이터 라인을 따라 연장되어 상기 데이터 라인과 중첩되게 형성된 제2 스토리지 라인을 포함하는 표시 장치.
  2. 삭제
  3. 제1항에 있어서, 상기 더미 라인은 상기 주변 영역에 상기 데이터 라인과 동일한 물질로 형성된 것을 특징으로 하는 표시 장치.
  4. 제1항에 있어서, 상기 전압 발생부는
    상기 연산 증폭기의 상기 제2 입력단에 상기 더미 라인과 직렬 연결된 제2 저항을 더 포함하는 것을 특징으로 하는 표시 장치.
  5. 제3항에 있어서, 상기 전압 발생부는
    상기 연산 증폭기의 상기 제2 입력단에 상기 더미 라인과 직렬 연결된 제2 저항을 더 포함하는 것을 특징으로 하는 표시 장치.
  6. 제1항에 있어서, 상기 표시 기판은 더미 픽셀과 전기적으로 연결된 더미 데이터 라인을 더 포함하며,
    상기 더미 라인은 상기 더미 데이터 라인인 것을 특징으로 하는 표시 장치.
  7. 제6항에 있어서, 상기 전압 발생부는
    상기 연산 증폭기의 상기 제2 입력단에 상기 더미 라인과 직렬 연결된 제2 저항을 더 포함하는 것을 특징으로 하는 표시 장치.
  8. 삭제
  9. 삭제
  10. 삭제
  11. 삭제
  12. 삭제
  13. 제1항에 있어서, 상기 표시 기판은
    상기 주변 영역에 형성되고, 상기 스토리지 라인의 일단과 전기적으로 연결되어 상기 제1 공통 전압을 상기 스토리지 라인에 인가하는 신호 입력패드; 및
    상기 주변 영역에 형성되고 상기 스토리지 라인의 타단에 전기적으로 연결되어 상기 스토리지 라인으로부터 피드백된 상기 피드백 공통 전압을 상기 제2 연결 라인을 통하여 상기 더미 라인에 인가하는 신호 출력패드를 더 포함하는 것을 특징으로 하는 것을 특징으로 하는 표시 장치.
  14. 제13항에 있어서, 상기 표시 기판은
    상기 제3 저항과 상기 신호 입력패드를 전기적으로 연결하는 제4 연결라인을 더 포함하는 것을 특징으로 하는 표시 장치.
KR1020090010078A 2009-02-09 2009-02-09 표시 장치 KR101641982B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020090010078A KR101641982B1 (ko) 2009-02-09 2009-02-09 표시 장치
US12/536,709 US20100201669A1 (en) 2009-02-09 2009-08-06 Display apparatus and method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020090010078A KR101641982B1 (ko) 2009-02-09 2009-02-09 표시 장치

Publications (2)

Publication Number Publication Date
KR20100090870A KR20100090870A (ko) 2010-08-18
KR101641982B1 true KR101641982B1 (ko) 2016-07-25

Family

ID=42540042

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020090010078A KR101641982B1 (ko) 2009-02-09 2009-02-09 표시 장치

Country Status (2)

Country Link
US (1) US20100201669A1 (ko)
KR (1) KR101641982B1 (ko)

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101832338B1 (ko) * 2011-03-24 2018-02-27 삼성디스플레이 주식회사 표시 장치 및 그 동작 방법
KR20120139409A (ko) 2011-06-17 2012-12-27 삼성디스플레이 주식회사 감마 데이터 보상 시스템, 이를 포함하는 표시 장치 및 감마 데이터 보상 방법
KR101965258B1 (ko) * 2012-02-17 2019-04-04 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
KR101994971B1 (ko) 2012-05-16 2019-07-02 삼성디스플레이 주식회사 표시 장치
KR102087379B1 (ko) * 2013-12-31 2020-03-11 삼성디스플레이 주식회사 액정 표시 장치
KR102235079B1 (ko) * 2014-02-04 2021-04-05 삼성디스플레이 주식회사 표시장치
CN104281352B (zh) * 2014-10-13 2017-06-06 京东方科技集团股份有限公司 一种内嵌式触摸屏及显示装置
KR102170556B1 (ko) * 2014-10-23 2020-10-28 엘지디스플레이 주식회사 표시장치 및 그 구동방법
CN104317083A (zh) * 2014-10-28 2015-01-28 重庆京东方光电科技有限公司 显示面板及显示装置
KR102355653B1 (ko) * 2015-10-30 2022-01-27 엘지디스플레이 주식회사 터치 스크린을 갖는 표시패널과 이를 이용한 표시장치
KR102487518B1 (ko) 2016-02-17 2023-01-12 삼성디스플레이 주식회사 데이터 구동 회로 및 이를 포함하는 표시 장치
US20180322839A1 (en) * 2017-05-05 2018-11-08 HKC Corporation Limited Display panel and display apparatus using same
KR101880226B1 (ko) * 2017-07-19 2018-07-23 삼성디스플레이 주식회사 표시 패널 및 이를 구비한 표시 장치
KR102490043B1 (ko) * 2018-08-24 2023-01-17 엘지디스플레이 주식회사 인셀 터치 표시 장치
US10739649B2 (en) * 2018-10-22 2020-08-11 Chongqing Hkc Optoelectronics Technology Co., Ltd. Liquid crystal display device reducing kick back to improve display quality

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100275087B1 (ko) 1996-02-09 2000-12-15 후루하시 켄지 액정표시장치

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100532087B1 (ko) * 2003-06-20 2005-11-30 엘지.필립스 엘시디 주식회사 액정표시장치
KR101237011B1 (ko) * 2005-08-02 2013-02-26 삼성디스플레이 주식회사 액정 표시 장치
KR101209039B1 (ko) * 2005-10-13 2012-12-06 삼성디스플레이 주식회사 액정 표시 장치의 구동 장치 및 이를 포함하는 액정 표시장치
KR20080003036A (ko) * 2006-06-30 2008-01-07 엘지.필립스 엘시디 주식회사 액정표시장치
KR101303940B1 (ko) * 2006-10-16 2013-09-05 삼성디스플레이 주식회사 표시패널
KR101351373B1 (ko) * 2006-12-07 2014-01-15 엘지디스플레이 주식회사 액정표시장치 및 그 구동방법

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100275087B1 (ko) 1996-02-09 2000-12-15 후루하시 켄지 액정표시장치

Also Published As

Publication number Publication date
KR20100090870A (ko) 2010-08-18
US20100201669A1 (en) 2010-08-12

Similar Documents

Publication Publication Date Title
KR101641982B1 (ko) 표시 장치
JP3037886B2 (ja) 液晶表示装置の駆動方法
EP1814018A2 (en) Display device, liquid crystal display, and method thereof
KR101769400B1 (ko) 게이트 구동 장치 및 이를 포함하는 표시 장치
KR20150041222A (ko) 터치 센서를 포함하는 표시 장치
CN100555377C (zh) 电光装置及电子设备
US11086449B2 (en) Driving circuit, touch display device, and driving method thereof
US20070182691A1 (en) Liquid crystal display and method thereof
US9001101B2 (en) Liquid crystal display device and method of driving the same
US20120001865A1 (en) Liquid crystal display having touch input sensing and touch sensing method thereof
KR101274686B1 (ko) 액정 표시 장치 및 그 구동 방법
WO2017088231A1 (zh) 触控面板及其驱动方法、触控显示器
KR101296862B1 (ko) 양방향 표시장치
KR102542141B1 (ko) 표시패널과 이를 이용한 표시장치
KR20130005657A (ko) 액정표시장치와 그 공통전압 조정 방법
US20070001988A1 (en) Line-on-glass liquid crystal display apparatus and driving method thereof
US11114053B2 (en) Anti-peeping circuit, driving method thereof, and display device
KR101712204B1 (ko) 표시장치 및 그 제조방법
KR101174630B1 (ko) 액정패널과 이를 구비한 액정표시장치
KR20150072705A (ko) 액정표시장치
KR102075355B1 (ko) 액정표시장치
US11929370B2 (en) Display device which reduces the number of intersections of scan lines and data lines
US20130307841A1 (en) Display device
KR102682005B1 (ko) 터치 표시 장치
US8358261B2 (en) Liquid crystal display

Legal Events

Date Code Title Description
N231 Notification of change of applicant
A201 Request for examination
E902 Notification of reason for refusal
AMND Amendment
E90F Notification of reason for final refusal
AMND Amendment
E601 Decision to refuse application
E801 Decision on dismissal of amendment
AMND Amendment
J201 Request for trial against refusal decision
E902 Notification of reason for refusal
B701 Decision to grant
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20190701

Year of fee payment: 4