KR101264729B1 - 위상 동기 루프의 지터 검출 방법 및 장치 - Google Patents
위상 동기 루프의 지터 검출 방법 및 장치 Download PDFInfo
- Publication number
- KR101264729B1 KR101264729B1 KR1020090135688A KR20090135688A KR101264729B1 KR 101264729 B1 KR101264729 B1 KR 101264729B1 KR 1020090135688 A KR1020090135688 A KR 1020090135688A KR 20090135688 A KR20090135688 A KR 20090135688A KR 101264729 B1 KR101264729 B1 KR 101264729B1
- Authority
- KR
- South Korea
- Prior art keywords
- phase difference
- delay
- signal
- phase
- difference signal
- Prior art date
Links
- 238000001514 detection method Methods 0.000 claims abstract description 37
- 239000003990 capacitor Substances 0.000 claims abstract description 23
- 230000010355 oscillation Effects 0.000 claims abstract description 15
- 230000003111 delayed effect Effects 0.000 claims abstract description 12
- 239000000872 buffer Substances 0.000 claims description 8
- 238000000034 method Methods 0.000 claims description 7
- 238000012360 testing method Methods 0.000 description 10
- 238000010586 diagram Methods 0.000 description 7
- 238000005259 measurement Methods 0.000 description 4
- 230000001934 delay Effects 0.000 description 3
- 239000004973 liquid crystal related substance Substances 0.000 description 2
- 238000005086 pumping Methods 0.000 description 2
- 230000001360 synchronised effect Effects 0.000 description 2
- 239000011261 inert gas Substances 0.000 description 1
- 239000011159 matrix material Substances 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012545 processing Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/081—Details of the phase-locked loop provided with an additional controlled phase shifter
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/085—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
- H03L7/095—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal using a lock detector
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
Landscapes
- Engineering & Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Abstract
본 발명은 별도의 지터 계측 장비를 사용하지 않고도 위상 동기 루프의 지터 수준을 검출할 수 있는 위상 동기 루프의 지터 검출 방법 및 장치에 관한 것으로, 본 발명의 지터 검출 장치는 기준 클럭과 피드백 클럭의 위상차 신호를 검출하고 그 위상차 신호에 따라 일정한 주파수의 발진 신호를 생성하는 위상 동기 루프와; 입력 지연 제어 신호에 따라 다수의 커패시터를 스위칭하여 상기 위상 동기 루프로부터의 상기 위상차 신호를 상기 지연 제어 신호에 따라 지연시키는 가변 위상 지연부와; 상기 위상 동기 루프로부터의 상기 위상차 신호와, 상기 가변 위상 지연부에 의해 지연된 위상차 신호를 비교하여 상기 위상차 신호의 지연 기간을 검출하는 비교부와; 상기 비교부로부터 검출된 지연 기간 이후 상기 발진 신호가 잠금 범위 내 위치함을 검출하는 잠금 검출부를 구비한다.
PLL, 커패시터 지연단, 지터, 잠금 범위, 잠금 지연 제어 신호
Description
본원 발명은 위상 동기 루프 회로에 관한 것으로, 특히 별도의 계측 장비를 사용하지 않고도 위상 동기 루프의 지터 수준을 검출할 수 있는 위상 동기 루프의 지터 검출 방법 및 장치에 관한 것이다.
디지털 데이터를 이용하여 영상을 표시하는 평판 표시 장치로는 액정을 이용한 액정 표시 장치(Liquid Crystal Display; LCD), 불활성 가스의 방전을 이용한 플라즈마 디스플레이 패널(Plasma Display Panel; PDP), 유기 발광 다이오드를 이용한 유기 발광 다이오드(Organic Light Emitting Diode; OLED) 표시 장치 등이 대표적이다.
평판 표시 장치는 화소 매트릭스를 통해 화상을 표시하는 표시 패널과, 표시 패널을 구동하는 패널 드라이버와, 패널 드라이버를 제어하는 타이밍 컨트롤러를 포함한다. 타이밍 컨트롤러는 데이터를 입출력하거나 다양한 신호 처리를 위해 클럭을 이용하며, 외부 클럭과 동기화된 내부 클럭을 생성하기 위하여 위상 동기 루프(Phase Locked Loop; 이하 PLL) 회로를 포함하고 있다. 타이밍 컨트롤러 뿐만 아 니라 PLL 회로는 클럭을 이용하는 다수의 전자 회로에서 필수 부분이다.
PLL 회로를 내장한 전자 회로의 테스트시 PLL의 클럭 지터량을 검출하여 해당 회로의 신뢰도를 판단하거나 수신단 회로의 지터 안정도를 판단한다. 그러나, 종래에는 별도의 지터 계측 장비를 이용하여 전자 회로에 내장된 PLL의 지터량을 검출해야 하므로 테스트 과정이 비효율적이었다.
본 발명이 해결하고자 하는 과제는 별도의 지터 계측 장비를 사용하지 않고도 PLL의 지터 수준을 검출할 수 있는 PLL의 지터 검출 방법 및 장치에 관한 것이다.
본 발명의 실시예에 따른 PLL의 지터 검출 방법은 기준 클럭과 피드백 클럭의 위상차 신호를 검출하고 그 위상차 신호에 따라 일정한 주파수의 발진 신호를 생성하는 위상 동기 루프와; 입력 지연 제어 신호에 따라 다수의 커패시터를 스위칭하여 상기 위상 동기 루프로부터의 상기 위상차 신호를 상기 지연 제어 신호에 따라 지연시키는 가변 위상 지연부와; 상기 위상 동기 루프로부터의 상기 위상차 신호와, 상기 가변 위상 지연부에 의해 지연된 위상차 신호를 비교하여 상기 위상차 신호의 지연 기간을 검출하는 비교부와; 상기 비교부로부터 검출된 지연 기간 이후 상기 발진 신호가 잠금 범위 내 위치함을 검출하는 잠금 검출부를 구비한다.
상기 가변 위상 지연부는 입출력 라인에 직렬 접속된 다수의 인버터 버퍼와; 상기 다수의 인버터 버퍼의 연결 라인에 병렬 접속된 다수의 커패시터와; 상기 지연 제어 신호의 각 비트에 응답하여 상기 다수의 커패시터 각각을 스위칭하는 다수의 스위치를 구비한다.
상기 위상차 신호가 상기 지연 제어 신호에 의해 상기 위상차 신호가 지연된 만큼 상기 잠금 범위로 검출한다.
본 발명에 따른 위상 동기 루프의 지터 검출 방법은 기준 클럭과 피드백 클럭의 위상차 신호를 검출하고 그 위상차 신호에 따라 일정한 주파수의 발진 신호를 생성하는 단계와; 입력 지연 제어 신호에 따라 다수의 커패시터를 스위칭하여 상기 위상차 신호를 상기 지연 제어 신호에 따라 지연시키는 단계와; 상기 위상차 신호와, 상기 지연된 위상차 신호를 비교하여 상기 위상차 신호의 지연 기간을 검출하는 단계와; 상기 검출된 지연 기간 이후 상기 발진 신호가 잠금 범위 내 위치함을 검출하는 잠금 검출 신호를 생성하는 단계를 포함한다.
상기 지연 제어 신호의 각 비트에 응답하여 상기 다수의 커패시터 각각을 스위칭하여 상기 위상차 신호의 지연 시간을 결정한다.
본 발명에 따른 PLL의 지터 검출 방법 및 장치는 레지스터값으로 제어되는 커패시터 지연단을 이용하여 잠금 범위를 인위적으로 조정함으로써 테스트시 추가적인 지터 계측 장비를 이용하지 않고도 PLL의 잠금 범위 내에 있는 지터 수준을 검출할 수 있다. 또한, 위상 지연을 통해 지터를 포함할 수 있는 잠금 범위를 제한함에 따라 수신단의 지터 안정도를 테스트할 수 있게 함으로써 테스트 시간을 단축 시킬 수 있다.
도 1은 본 발명의 실시예에 따른 PLL의 지터 검출 장치를 개략적으로 나타낸 블록도이고, 도 2는 도 1에 나타낸 지터 검출부(30)의 내부 구성을 나타낸 회로도이다.
도 1에 나타낸 PLL의 지터 검출 장치는 위상 비교기(12), 전하 펌프부(14), 루프 필터(16), 전압 제어 발진기(18), 분주기(20)를 포함하는 PLL(10)과, PLL(10)의 위상 비교기(12)로부터의 위상차 신호(D_UP, D_DOWN)를 지연 제어 신호(DCS)에 따라 인위적으로 지연시킨 후 잠금 범위 내 위치함을 검출하는 지터 검출부(30)를 구비한다.
위상 비교기(12)는 외부로부터 입력되는 기준 클럭(CLK_REF)과 분주기(20)로부터의 피드백 클럭(CLK_FED)의 위상의 비교하여 위상차 신호, 즉 업 검출 신호(D_UP) 및 다운 검출 신호(D_DOWN)를 생성한다. 위상 비교기(12)는 피드백 클럭(CLK_FED)의 위상이 기준 클럭(CLK_REF)의 위상 보다 느린 경우 그 위상차에 해당하는 업 검출 신호(D_UP)를 생성하여 출력한다. 위상 비교기(12)는 피드백 클럭(CLK_FED)의 위상이 기준 클럭(CLK_REF)의 위상 보다 빠른 경우 그 위상차에 해당하는 다운 검출 신호(D_DOWN)를 생성하여 출력한다.
전하 펌프부(14)는 위상 비교기(12)에서 출력되는 업 검출 신호(D_UP)에 응답하여 포지티브 전하 펌핑 동작을 수행하여 루프 필터(16)로 전하를 공급하고, 다운 검출 신호(D_DOWN)에 응답하여 네거티브 전하 펌핑 동작을 수행하여 루프 필 터(16)에 충전된 전하를 방전시킨다.
루프 필터(16)는 전하 펌프부(14)에 의해 충전된 전하 또는 방전된 전하에 대응하는 발진 제어 전압을 생성하여 전압 제어 발진기(18)로 출력한다. 전하 펌프부(14)에 의해 전하가 충전되면 발진 제어 전압이 상승하고, 전하 펌프부(14)에 의해 전하가 방전되면 발진 제어 전압이 하강한다. 따라서, 전하 펌프부(14) 및 루프 필터(16)는 위상 비교기(12)로부터의 위상차 신호(D_UP, D_DOWN)에 대응하는 발진 제어 전압을 생성하여 출력한다.
전압 제어 발진기(18)는 루프 필터(16)로부터 출력된 발진 제어 전압에 대응하여 일정한 주파수를 갖는 PLL 클럭(CLK_PLL)을 생성하여 출력한다.
분주기(20)는 전압 제어 발진기(18)로부터 피드백된 PLL 클럭(CLK_PLL)을 미리 설정된 분주율로 분주함으로써 피드백 클럭(CLK_FED)을 생성하여 위상 비교기(12)로 피드백시킨다.
PLL(10)은 전술한 동작을 반복함으로써 기준 클럭(CLK_REF)과 동기화된, 즉 위상 잠금된 PLL 클럭(CLK_PLL)을 생성하여 출력한다.
지터 검출부(30)는 위상 비교기(12)로부터 출력된 위상차 신호(D_UP, D_DOWN)를 지연 제어 신호(DCS)에 따라 인위적으로 지연시킨 다음 잠금 범위 내 위치함을 검출하여 잠금 검출 신호(LOCK)를 출력한다. 이에 따라, 설계자는 잠금 검출 신호(LOCK)가 출력에 따라 지연 제어 신호(DCS)로 설정된 지연량, 즉 지터량을 참고하여 PLL(10)의 잠금 범위 내에 있는 지터 수준을 판단할 수 있다.
이를 위하여, 지터 검출부(30)는 도 2에 도시된 바와 같이 위상 비교기(12) 로부터의 위상차 신호(D_UP, D_DOWN)를 지연 제어 신호(DCS)에 따라 지연시키는 가변 위상 지연부(36)와, 위상 비교기(12)로부터의 위상차 신호(D_UP, D_DOWN)와 지연 신호를 비교하여 지연 구간에 대응하는 비잠금(Unlock) 신호, 즉 이네이블 신호(EN)를 생성하여 출력하는 비교부(38)와, 비교부(38)로부터의 이네이블 신호에 응답하여 잠금 검출 신호(LOCK)를 출력하는 잠금 검출부(46)를 구비한다.
위상 비교기(12)로부터의 위상차 신호, 즉 업 검출 신호(D_UP) 및 다운 검출 신호(D_DOWN)는 노어(NOR) 게이트(32) 및 인버터(34)를 경유하여 가변 위상 지연부(36)로 입력된다. 지연 제어 신호(DCS)는 설계자에 의해 미리 설정된 위상 지연량, 즉 지터량으로 레지스터에 저장되어 있다. 가변 위상 지연부(36)는 n비트의 지연 제어 신호(DCS)에 따라 다수의 커패시터를 스위칭하여 위상 지연량을 제어한다.
이를 위하여, 가변 위상 지연부(36)는 도 3에 도시된 바와 같이 입출력 라인에 직렬 접속된 다수의 인버터 버퍼(62, 64, 66)와, 다수의 인버터 버퍼(62, 64, 66)의 연결 라인과 병렬 접속된 다수의 커패시터(C1~Cn)와, n비트 지연 제어 신호(DCS)의 비트(B1~Bn) 각각에 의해 스위칭되어 다수의 커패시터(C1~Cn)를 다수의 인버터 버퍼(62, 64, 66)의 연결 라인에 선택적으로 접속시키는 다수의 스위치(S1~Sn)를 구비하는 커패시터 지연단으로 구성된다. 지연 제어 신호(DCS)의 비트(B1~Bn)에 따라 다수의 인버터 버퍼(62, 64, 66)와 병렬로 접속되는 커패시터(C1~Dn)의 수에 비례하여 입력 신호가 지연되어 출력된다. 따라서, 가변 위상 지연부(36)는 노어(NOR) 게이트(32) 및 인버터(34)를 경유하여 입력된 위상차 신호(D_UP, D_DOWN)를 지연 제어 신호(DCS)에 따라 결정된 지연량 만큼 지연시켜서 출력한다. 또한, 가변 위상 지연부(36)에서는 단위 커패시터 비(C1~Cn)를 조정함에 따라 위상 지연 시간을 필요에 따라 가변시킬 수 있다.
비교부(38)인 노어 게이트(38)는 노어 게이트(32)를 경유하여 입력된 업/다운 검출 신호(D_UP, D_DOWN)와, 가변 위상 지연부(36)에 의해 지연된 신호를 비교하여 양 신호가 중첩되지 않는 비잠금(Unlock) 기간, 즉 지연 기간을 검출하여 이네이블 신호(EN)를 생성하고, 이네이블 신호(EN)를 인버터(40)를 통해 잠금 검출부(46)로 출력한다.
D-플립플롭인 잠금 검출부(46)는 비교부(38)로부터 리셋 단자(RST)로 공급된 이네이블 신호(EN)에 응답하여 구동되고 입력단자(D)의 입력이 모두 "1"인 상태일 때 출력 단자(Q)는 "1"을 출력하고, 반전 출력 단자(QB)가 "0"을 출력하여서 노어 게이트(50)는 "1"의 잠금 검출 신호(LOCK)를 출력한다. 출력 단자(Q)의 출력은 로직 회로(48)을 경유하여 입력 단자(D)로 피드백된다. 클럭 단자(CLK)와 접속된 노어 게이트(44)는, 인버터(42)를 경유하여 입력되는 기준 클럭(CLK_REF)과 잠금 검출 신호(LOCK)와 비교하여 잠금 검출 신호(LOCK)가 잠금 상태("1")인 경우 "0"을 클럭 단자(CLK)로 출력하여서 잠금 검출부(46)가 동작을 멈추고 잠금 출력(LOCK)을 유지하게 한다. 따라서, 잠금 검출부(46)는 위상차 신호의 인위적인 지연 기간에 따른 이네이블 신호(EN)에 응답하여, 기준 클럭(CLK_REF)으로부터 PLL(10)이 잠금 동작을 하는 동안 이네이블 기간 만큼(즉, 지연 기간 만큼) 지연된 이후 잠금 범위 내에 있음을 알려주는 잠금 검출 신호(LOCK)를 출력한다.
이와 같이, 지터 검출부(30)는 위상 비교기(12)로부터의 위상차 신호(D_UP, D_DOWN)를 지연 제어 신호(DCS)에 따라 인위적으로 지연시키고, 그 지연 시간 만큼 지연된 이후에 잠금 범위 내에 있는 잠금 검출 신호(LOCK)를 생성하여 출력한다. 이에 따라, 잠금 검출 신호(LOCK)의 출력에 따라 지연 제어 신호(DCS)로 설정된 지연량, 즉 지터량을 참고하여 설계자는 PLL(10)의 잠금 범위 내에 있는 지터 수준을 판단할 수 있다.
도 4a 내지 도 4c는 본 발명의 실시예에 따른 PLL의 지터 검출 장치에서 지연 제어 신호(DCS)가 150ps로 설정한 경우 PLL 클럭(PLL_CLK) 및 잠금 검출 신호(LOCK)를 PLL 클럭(PLL_CLK)의 주파수에 따라 보여주는 테스트 파형도이다.
도 4a 및 도 4b를 참조하면, PLL(10)이 20MHz 및 104MHz 주파수를 갖는 PLL 클럭(CLK_PLL)를 안정적으로 출력되고 있고, 잠금 검출 신호(LOCK)가 하이 상태로 안정적으로 출력되고 있으므로 PLL(10)의 지터량이 지연 제어 신호(DCS)에서 설정한 150ps 이하로 안정된 상태임을 알 수 있다. 반면에, 도 4c를 참조하면, 104MHz 주파수를 갖는 PLL 클럭(CLK_PLL)가 불안정하게 출력되고 있고, 잠금 검출 신호(LOCK)가 로우 상태로 불안정한 상태를 보여주고 있으므로 PLL(10)의 지터량이 지연 제어 신호(DCS)에서 설정한 150ps 보다 매우 큰 불안정된 상태임을 알 수 있다. 도 4d를 참조하면, PLL(10)이 100MHz 주파수를 갖는 PLL 클럭(CLK_PLL)를 안정적으로 출력되고 있지만, 잠금 검출 신호(LOCK)가 하이 상태와 로우 상태를 반복하고 있으므로 PLL(10)의 지터량이 지연 제어 신호(DCS)에서 설정한 150ps 보다 큰 상태임을 알 수 있다.
따라서, 본 발명은 커패시터 지연단을 이용하여 지연 제어 신호(DCS)를 통해 잠금 범위를 인위적으로 조정함으로써 테스트시 추가적인 지터 검출 장치를 이용하지 않고 효율적으로 지터 수준을 판단할 수 있다. 또한 본 발명은 커패시터 지연단을 이용하여 위상 지연을 조정함에 따라 PLL의 발진 신호가 잠금 범위 내에 있음을 검출할 수 있다. 또한, 본 발명은 단위 커패시터 비를 조정함에 따라 위상 지연 시간을 필요에 따라 추가할 수 있다. 또한 본 발명은 커패시터 지연단을 이용한 간단한 구조로 잠금 범위에 따라 지터 수준을 판단할 수 있으므로 수신단의 지터 안정도를 테스트할 수 있는 신호 발생부의 역할을 함으로써 테스트 시간을 단축시킬 수 있다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여져야만 할 것이다.
도 1은 본 발명의 실시예에 따른 위상 동기 루프의 지터 검출 장치를 개략적으로 나타낸 블록도.
도 2는 도 1에 나타낸 지터 검출부의 상세 구성을 나타낸 회로도.
도 3은 도 2에 나타낸 가변 위상 지연부의 상세 구성을 나타낸 회로도.
도 4a 내지 도 4d는 본 발명에 따른 위상 동기 루프의 지터 검출 장치로부터 출력되는 잠금 검출 신호에 따른 지터량을 보여주는 테스트 파형도.
Claims (6)
- 기준 클럭과 피드백 클럭의 위상차 신호를 검출하고 그 위상차 신호에 따라 일정한 주파수의 발진 신호를 생성하는 위상 동기 루프와;입력 지연 제어 신호에 따라 다수의 커패시터를 스위칭하여 상기 위상 동기 루프로부터의 상기 위상차 신호를 상기 지연 제어 신호에 따라 지연시키는 가변 위상 지연부와;상기 위상 동기 루프로부터의 상기 위상차 신호와, 상기 가변 위상 지연부에 의해 지연된 위상차 신호를 비교하여 상기 위상차 신호의 지연 기간을 검출하는 비교부와;상기 비교부로부터 검출된 지연 기간 이후 상기 발진 신호가 잠금 범위 내 위치함을 검출하는 잠금 검출부를 구비하는 것을 특징으로 하는 위상 동기 루프의 지터 검출 장치.
- 청구항 1에 있어서,상기 가변 위상 지연부는입출력 라인에 직렬 접속된 다수의 인버터 버퍼와;상기 다수의 인버터 버퍼의 연결 라인에 병렬 접속된 다수의 커패시터와;상기 지연 제어 신호의 각 비트에 응답하여 상기 다수의 커패시터 각각을 스위칭하는 다수의 스위치를 구비하는 것을 특징으로 하는 위상 동기 루프의 지터 검출 장치.
- 청구항 1에 있어서,상기 위상차 신호가 상기 지연 제어 신호에 의해 상기 위상차 신호가 지연된 만큼 상기 잠금 범위로 검출하는 것을 특징으로 하는 위상 동기 루프의 지터 검출 장치.
- 기준 클럭과 피드백 클럭의 위상차 신호를 검출하고 그 위상차 신호에 따라 일정한 주파수의 발진 신호를 생성하는 단계와;입력 지연 제어 신호에 따라 다수의 커패시터를 스위칭하여 상기 위상차 신호를 상기 지연 제어 신호에 따라 지연시키는 단계와;상기 위상차 신호와, 상기 지연된 위상차 신호를 비교하여 상기 위상차 신호의 지연 기간을 검출하는 단계와;상기 검출된 지연 기간 이후 상기 발진 신호가 잠금 범위 내 위치함을 검출하는 잠금 검출 신호를 생성하는 단계를 포함하는 것을 특징으로 하는 위상 동기 루프의 지터 검출 방법.
- 청구항 4에 있어서,상기 지연 제어 신호의 각 비트에 응답하여 상기 다수의 커패시터 각각을 스위칭하여 상기 위상차 신호의 지연 시간을 결정하는 것을 특징으로 하는 위상 동기 루프의 지터 검출 방법.
- 청구항 4에 있어서,상기 위상차 신호가 상기 지연 제어 신호에 의해 지연된 만큼 상기 잠금 범위로 검출하는 것을 특징으로 하는 위상 동기 루프의 지터 검출 방법.
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020090135688A KR101264729B1 (ko) | 2009-12-31 | 2009-12-31 | 위상 동기 루프의 지터 검출 방법 및 장치 |
US12/853,704 US8179176B2 (en) | 2009-12-31 | 2010-08-10 | Apparatus for detecting jitter of phase locked loop |
CN201010502816.6A CN102118161B (zh) | 2009-12-31 | 2010-09-28 | 检测锁相回路的抖动的装置 |
JP2010256931A JP5112499B2 (ja) | 2009-12-31 | 2010-11-17 | 位相同期ループのジッタ検出装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020090135688A KR101264729B1 (ko) | 2009-12-31 | 2009-12-31 | 위상 동기 루프의 지터 검출 방법 및 장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20110078790A KR20110078790A (ko) | 2011-07-07 |
KR101264729B1 true KR101264729B1 (ko) | 2013-05-15 |
Family
ID=44186747
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020090135688A KR101264729B1 (ko) | 2009-12-31 | 2009-12-31 | 위상 동기 루프의 지터 검출 방법 및 장치 |
Country Status (4)
Country | Link |
---|---|
US (1) | US8179176B2 (ko) |
JP (1) | JP5112499B2 (ko) |
KR (1) | KR101264729B1 (ko) |
CN (1) | CN102118161B (ko) |
Families Citing this family (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2009278528A (ja) * | 2008-05-16 | 2009-11-26 | Elpida Memory Inc | Dll回路、および半導体装置 |
WO2012101776A1 (ja) * | 2011-01-26 | 2012-08-02 | 富士通株式会社 | 半導体装置、及び情報処理装置 |
CN102445698B (zh) * | 2011-11-07 | 2013-06-05 | 东南大学 | 一种gps接收机卫星跟踪失锁的判定方法 |
US9207705B2 (en) | 2012-11-07 | 2015-12-08 | Apple Inc. | Selectable phase or cycle jitter detector |
TWI503807B (zh) * | 2013-09-04 | 2015-10-11 | Mstar Semiconductor Inc | 運用於影像顯示的時序控制器及其控制方法 |
US9337848B2 (en) | 2014-02-27 | 2016-05-10 | Industry-Academic Cooperation Foundation, Yonsei University | Clock and data recovery device |
CN108318809B (zh) * | 2017-01-16 | 2020-09-01 | 奇景光电股份有限公司 | 频率抖动的内建自我测试电路 |
CN109120258B (zh) * | 2018-08-03 | 2022-03-15 | 北京大学深圳研究生院 | 一种温度自补偿环形振荡器和一种时钟产生电路 |
US11133920B2 (en) | 2019-09-03 | 2021-09-28 | Samsung Electronics Co., Ltd. | Clock and data recovery circuit and a display apparatus having the same |
CN114910733B (zh) * | 2022-07-15 | 2022-09-30 | 深圳益实科技有限公司 | 一种基于人工智能的显示器故障智能诊断分析系统 |
Family Cites Families (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6424630A (en) * | 1987-07-21 | 1989-01-26 | Yokogawa Electric Corp | Pll circuit |
US5686864A (en) * | 1995-09-05 | 1997-11-11 | Motorola, Inc. | Method and apparatus for controlling a voltage controlled oscillator tuning range in a frequency synthesizer |
JPH1174783A (ja) * | 1997-06-18 | 1999-03-16 | Mitsubishi Electric Corp | 内部クロック信号発生回路、および同期型半導体記憶装置 |
JPH11120768A (ja) * | 1997-10-09 | 1999-04-30 | Toshiba Corp | 半導体集積回路 |
EP1292032A4 (en) * | 2000-06-05 | 2003-08-20 | Mitsubishi Electric Corp | SYNCHRONOUS DEVICE |
US6831523B1 (en) * | 2000-07-10 | 2004-12-14 | Silicon Laboratories Inc. | Auto-detection between referenceless and reference clock mode of operation |
JP2003258632A (ja) * | 2002-03-01 | 2003-09-12 | Fujitsu Ltd | ロック検出回路 |
KR100630342B1 (ko) * | 2004-07-27 | 2006-09-29 | 삼성전자주식회사 | 락 검출기능을 구비한 위상동기루프 회로 및 위상동기루프회로의 락 검출방법 |
US7742554B2 (en) * | 2006-07-10 | 2010-06-22 | Mediatek Inc. | PLL device with leakage current compensation unit |
US8736323B2 (en) * | 2007-01-11 | 2014-05-27 | International Business Machines Corporation | Method and apparatus for on-chip phase error measurement to determine jitter in phase-locked loops |
US8076979B2 (en) * | 2008-04-04 | 2011-12-13 | Freescale Semiconductor, Inc. | Lock detection circuit for phase locked loop |
KR101020513B1 (ko) * | 2008-09-04 | 2011-03-09 | 한국전자통신연구원 | 락 검출 회로 및 락 검출 방법 |
KR101231743B1 (ko) * | 2009-04-24 | 2013-02-08 | 한국전자통신연구원 | 디지털 락 검출장치 및 이를 포함하는 주파수 합성기 |
KR101631164B1 (ko) * | 2010-03-18 | 2016-06-16 | 삼성전자주식회사 | 위상 동기 루프 회로, 락 검출 방법 및 이를 포함한 시스템 |
US8222933B2 (en) * | 2010-05-07 | 2012-07-17 | Texas Instruments Incorporated | Low power digital phase lock loop circuit |
-
2009
- 2009-12-31 KR KR1020090135688A patent/KR101264729B1/ko active IP Right Grant
-
2010
- 2010-08-10 US US12/853,704 patent/US8179176B2/en not_active Expired - Fee Related
- 2010-09-28 CN CN201010502816.6A patent/CN102118161B/zh not_active Expired - Fee Related
- 2010-11-17 JP JP2010256931A patent/JP5112499B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
KR20110078790A (ko) | 2011-07-07 |
US8179176B2 (en) | 2012-05-15 |
US20110156780A1 (en) | 2011-06-30 |
CN102118161A (zh) | 2011-07-06 |
CN102118161B (zh) | 2016-09-28 |
JP2011139436A (ja) | 2011-07-14 |
JP5112499B2 (ja) | 2013-01-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR101264729B1 (ko) | 위상 동기 루프의 지터 검출 방법 및 장치 | |
US8471614B2 (en) | Digital phase locked loop system and method | |
US8125253B2 (en) | System and method for dynamically switching between low and high frequency reference clock to PLL and minimizing PLL output frequency changes | |
KR20080035786A (ko) | 주파수합성기 및 주파수조절방법 | |
EP1953918A1 (en) | Pll control circuit | |
JP2006119123A (ja) | 位相差検出装置 | |
US11309898B2 (en) | Semiconductor integrated circuit | |
US11201626B1 (en) | Phase locked loop device and method of operating ihe same | |
US20080054957A1 (en) | Skew Correction Apparatus | |
JP3367465B2 (ja) | 発振周波数調整装置 | |
CN101335523A (zh) | 频率合成器 | |
US20120076180A1 (en) | Phase-locked loop and radio communication device | |
KR100996175B1 (ko) | 반도체 장치 | |
JP2005252447A (ja) | ロック検出回路、ロック検出方法 | |
US7519087B2 (en) | Frequency multiply circuit using SMD, with arbitrary multiplication factor | |
KR100665006B1 (ko) | 위상 동기 루프 장치 | |
US7863990B2 (en) | Oscillation circuit, test apparatus and electronic device | |
US7016450B2 (en) | Clock recovery circuit and related methods | |
CN109818614B (zh) | 时序控制方法、时序控制芯片和显示装置 | |
US9083360B2 (en) | Lock detecter and clock generator having the same | |
KR20210028057A (ko) | 클락 데이터 복원 회로와 이를 포함하는 디스플레이 장치 | |
KR101656759B1 (ko) | 주파수 미세 조정이 가능한 인젝션 락킹 기반 주파수 체배기 및 그 구동방법 | |
JP2005079835A (ja) | Pll発振回路及びこれを用いた電子機器 | |
KR102205037B1 (ko) | 글리치를 제거하기 위한 멀티 모듈러스 분주기 및 이를 포함하는 전자 장치 | |
US20180026646A1 (en) | Multiple-output oscillator circuits |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20160428 Year of fee payment: 4 |
|
FPAY | Annual fee payment |
Payment date: 20170413 Year of fee payment: 5 |
|
FPAY | Annual fee payment |
Payment date: 20180416 Year of fee payment: 6 |
|
FPAY | Annual fee payment |
Payment date: 20190417 Year of fee payment: 7 |