KR101252927B1 - 스택형 트렌치 컨택트 형성 방법 및 이를 통해 형성된 구조물 - Google Patents

스택형 트렌치 컨택트 형성 방법 및 이를 통해 형성된 구조물 Download PDF

Info

Publication number
KR101252927B1
KR101252927B1 KR1020107021369A KR20107021369A KR101252927B1 KR 101252927 B1 KR101252927 B1 KR 101252927B1 KR 1020107021369 A KR1020107021369 A KR 1020107021369A KR 20107021369 A KR20107021369 A KR 20107021369A KR 101252927 B1 KR101252927 B1 KR 101252927B1
Authority
KR
South Korea
Prior art keywords
contact
gate
contact metal
metal
disposed
Prior art date
Application number
KR1020107021369A
Other languages
English (en)
Other versions
KR20100120699A (ko
Inventor
베르나르드 셀
올레그 골론즈카
Original Assignee
인텔 코포레이션
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 인텔 코포레이션 filed Critical 인텔 코포레이션
Publication of KR20100120699A publication Critical patent/KR20100120699A/ko
Application granted granted Critical
Publication of KR101252927B1 publication Critical patent/KR101252927B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/535Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including internal interconnections, e.g. cross-under constructions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76897Formation of self-aligned vias or contact plugs, i.e. involving a lithographically uncritical step
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/28008Making conductor-insulator-semiconductor electrodes
    • H01L21/28017Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon
    • H01L21/28026Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon characterised by the conductor
    • H01L21/28035Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon characterised by the conductor the final conductor layer next to the insulator being silicon, e.g. polysilicon, with or without impurities
    • H01L21/28044Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon characterised by the conductor the final conductor layer next to the insulator being silicon, e.g. polysilicon, with or without impurities the conductor comprising at least another non-silicon conductive layer
    • H01L21/28052Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon characterised by the conductor the final conductor layer next to the insulator being silicon, e.g. polysilicon, with or without impurities the conductor comprising at least another non-silicon conductive layer the conductor comprising a silicide layer formed by the silicidation reaction of silicon with a metal layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/28008Making conductor-insulator-semiconductor electrodes
    • H01L21/28017Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon
    • H01L21/28026Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon characterised by the conductor
    • H01L21/28123Lithography-related aspects, e.g. sub-lithography lengths; Isolation-related aspects, e.g. to solve problems arising at the crossing with the side of the device isolation; Planarisation aspects
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76802Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
    • H01L21/76805Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics the opening being a via or contact hole penetrating the underlying conductor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76886Modifying permanently or temporarily the pattern or the conductivity of conductive members, e.g. formation of alloys, reduction of contact resistances
    • H01L21/76889Modifying permanently or temporarily the pattern or the conductivity of conductive members, e.g. formation of alloys, reduction of contact resistances by forming silicides of refractory metals
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76895Local interconnects; Local pads, as exemplified by patent document EP0896365
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823418MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of the source or drain structures, e.g. specific source or drain implants or silicided source or drain structures or raised source or drain structures
    • H01L21/823425MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of the source or drain structures, e.g. specific source or drain implants or silicided source or drain structures or raised source or drain structures manufacturing common source or drain regions between a plurality of conductor-insulator-semiconductor structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823468MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of the gate sidewall spacers, e.g. double spacers, particular spacer material or shape
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823475MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type interconnection or wiring or contact manufacturing related aspects
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823487MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of vertical transistor structures, i.e. with channel vertical to the substrate surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/482Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of lead-in layers inseparably applied to the semiconductor body
    • H01L23/485Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of lead-in layers inseparably applied to the semiconductor body consisting of layered constructions comprising conductive layers and insulating layers, e.g. planar contacts
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/5226Via connections in a multilevel interconnection structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/528Geometry or layout of the interconnection structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/532Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
    • H01L23/53204Conductive materials
    • H01L23/53209Conductive materials based on metals, e.g. alloys, metal silicides
    • H01L23/53257Conductive materials based on metals, e.g. alloys, metal silicides the principal metal being a refractory metal
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/532Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
    • H01L23/53204Conductive materials
    • H01L23/53209Conductive materials based on metals, e.g. alloys, metal silicides
    • H01L23/53257Conductive materials based on metals, e.g. alloys, metal silicides the principal metal being a refractory metal
    • H01L23/53266Additional layers associated with refractory-metal layers, e.g. adhesion, barrier, cladding layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body
    • H01L27/08Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including only semiconductor components of a single kind
    • H01L27/085Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only
    • H01L27/088Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/08Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/0843Source or drain regions of field-effect devices
    • H01L29/0847Source or drain regions of field-effect devices of field-effect transistors with insulated gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/417Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions carrying the current to be rectified, amplified or switched
    • H01L29/41725Source or drain electrodes for field effect devices
    • H01L29/4175Source or drain electrodes for field effect devices for lateral devices where the connection to the source or drain region is done through at least one part of the semiconductor substrate thickness, e.g. with connecting sink or with via-hole
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/49Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
    • H01L29/4916Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET the conductor material next to the insulator being a silicon layer, e.g. polysilicon doped with boron, phosphorus or nitrogen
    • H01L29/4925Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET the conductor material next to the insulator being a silicon layer, e.g. polysilicon doped with boron, phosphorus or nitrogen with a multiple layer structure, e.g. several silicon layers with different crystal structure or grain arrangement
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66666Vertical transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7827Vertical transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00

Abstract

마이크로 전자 장치를 형성하는 방법 및 관련 구조물이 개시된다. 이 방법은 기판의 소스/드레인 컨택트 상에 배치된 제 1 컨택트 금속과, 상기 제 1 컨택트 금속의 상부면 상에 배치된 제 2 컨택트 금속을 포함하는 구조물을 형성하는 단계를 포함할 수 있으며 상기 제 2 컨택트 금속은 상기 기판 상에 배치된 금속 게이트의 상부면 상에 배치된 ILD 내에 배치된다.

Description

스택형 트렌치 컨택트 형성 방법 및 이를 통해 형성된 구조물{METHOD OF FORMING STACKED TRENCH CONTACTS AND STRUCTURES FORMED THEREBY}
본 발명은 스택형 트렌치 컨택트 형성 방법 및 이를 통해 형성된 구조물에 관한 것이다.
게이트에 대한 컨택트의 쇼트는 스케일링된 치수를 갖는 집적 회로에서 점점 더 어려운 문제로 되고 있다. 컨택트 홀을 통한 살리사이드를 형성하는 금속 게이트 공정이 게이트에 대한 컨택트의 쇼트를 감소시키는데 있어서 이점으로 될 수 있지만, 게이트에 대한 컨택트의 쇼트를 제조가능한 수준으로 더욱 더 감소시키기 위해서는 게이트에 대한 컨택트의 일치 마진을 증가시키는 컨택트 공정이 필요하다.
본 명세서는 본 발명으로 간주되는 특허청구범위로 결론지어지지만, 본 발명의 이점은 본 발명의 아래의 상세한 설명이 첨부 도면과 연계하여 판독될 때 용이하게 확인될 수 있다.
도 1a 내지 도 1g는 본 발명의 실시예에 따른 구조물을 도시한다.
아래의 상세한 설명에서는 본 발명이 구현될 수 있는 특정 실시예들을 도시하는 첨부 도면에 대해 참조 부호가 표시된다. 이러한 실시예들은 당업자가 본 발명을 구현할 수 있도록 충분히 상세하게 기술되고 있다. 본 발명의 다양한 실시예들이 비록 상이하지만 전적으로 상호 배타적인 것이 아니라는 것을 이해해야 한다. 가령, 본 명세서에서 기술되는 특정의 피처, 구조 또는 특성은 본 발명의 사상과 범주 내에서 다른 실시예들 내에 구현될 수도 있다. 또한, 개시된 개개의 실시예 내의 개개의 구성요소의 위치 또는 배치는 본 발명의 사상 및 범주 내에서 변경될 수 있다는 것을 이해해야 한다. 따라서, 아래의 상세한 설명은 제한된 의미를 가져서는 아니 되며 본 발명의 영역은 적절히 해석된다면 특허청구범위에 의해 부여되는 모든 균등물과 더불어 첨부된 청구범위에 의해서만 규정된다. 도면에서 유사한 참조 부호는 명세서 전체에서 동일하거나 유사한 기능을 나타낸다.
마이크로 전자 구조물을 형성하는 방법 및 관련 구조물이 기술된다. 이러한 방법은 기판 상에 배치된 제 1 ILD 내에 컨택트 개구부를 형성하되, 소스/드레인 컨택트가 노출되는 단계와, 소스/드레인 컨택트 영역 상에 실리사이드를 형성하는 단계와, 컨택트 개구부를 충진하기 위해 컨택트 개구부 내에 제 1 컨택트 금속을 형성하는 단계와, 기판 상에 배치된 게이트의 상부면과 함께 제 1 컨택트 금속의 상부면을 평탄화하기 위해 제 1 컨택트 금속을 폴리싱하는 단계와, 게이트의 상부면 상에 제 2 ILD를 증착하는 단계와, 제 2 ILD 내에 제 2 컨택트 개구부를 형성하는 단계와, 제 2 컨택트 개구부 내에 제 2 컨택트 금속을 형성하는 단계를 포함하며, 제 1 컨택트 개구부 및 제 2 컨택트 개구부는 도전성으로 접속된다. 본 발명의 방법은 게이트에 대한 컨택트의 일치 마진을 증가시키며 게이트에 대한 컨택트의 쇼트를 감소시킨다.
본 발명의 방법은 도 1a 내지 도 1g에 도시된다. 도 1a는 기판(102)과 게이트(104)를 포함하는 트랜지스터 구조물(100)의 일부의 단면을 도시하며, 게이트(104)는 일부 실시예에서 금속 게이트를 포함할 수 있으며 그리고 그러한 금속 게이트를 가령, 하프늄, 지르코늄, 티타늄, 탄탈륨 또는 알루미늄 또는 이들의 조합으로서 포함할 수 있다. 게이트(104)는 상부면(105)을 포함할 수 있다. 기판(102)은 가령, 실리콘, 실리콘 온 인슐레이터, 게르마늄, 인듐 안티모나이드, 리드 텔르라이드, 인듐 아세나이드, 인듐 포스파이드, 갈륨 아세나이드, 갈륨 안티모나이드 또는 이들의 조합의 물질로 구성될 수 있지만 이에 국한되는 것은 아니다.
트랜지스터 구조물(100)은 또한 스페이서 물질(106)을 포함할 수 있으며, 이 스페이서 물질은 게이트(104)에 인접하고 게이트에 직접 접촉될 수 있다. 스페이서 물질(106)은 일부의 경우, 가령 실리콘 디옥사이드 및/또는 실리콘 니트라이드 물질과 같은 절연 물질을 포함할 수 있지만 이에 국한되는 것은 아니다. 트랜지스터 구조물(100)은 또한 니트라이드 에칭 정지층(nesl)(108)을 포함할 수 있으며, 이는 스페이서 물질(106)에 인접하고 직접 접촉할 수 있다. nesl(108)은 일부 실시예에서 에칭 정지층으로서 기능할 수 있다. 트랜지스터 구조물(100)은 또한 일부 실시예에서 절연층으로서 기능할 수 있는 제 1 층간 절연체(ILD)(110)를 포함할 수 있으며, 일부 실시예에서 nesl(108)에 인접하여 직접 접촉할 수 있다.
희생 정지층(112)은 게이트(104)의 상부면(105) 상에 형성될 수 있으며, 이는 일부 실시예(도 1b)에서 니트라이드 및/또는 실리콘 카바이드 물질을 포함할 수도 있다. 레지스트층(114)은 가령, 포토리소그래피 공정과 같은 임의의 적당한 패터닝 공정을 이용하여 정지층(112) 상에 형성될 수도 있다. 레지스트층(114)은 기판(100)의 소스/드레인 영역(103)에 대한 개구부(116), 가령 트렌치 컨택트 개구부(116)를 규정하도록 형성될 수 있다. 정지층(112)의 일부 및 ILD(110)의 일부는 게이트(104)의 상부면, 인접한 스페이서 물질, 및 기판 상에 배치되는 인접한 nesl 상에 배치될 수도 있다.
실시예에서, 드라이 에칭 공정은 개구부(116)를 형성하도록 이용될 수 있으며, 개구부(116) 내에서 정지층(112) 및 제 1 ILD(110)의 부분은 제거될 수 있다. 실시예에서, 에칭 공정은 니트라이드 에칭 정지층(nesl)(108) 및 스페이서 물질(106)에 대해 선택적일 수 있는 산화물 에칭을 포함할 수 있으며, 실질적으로 이방성 방식으로 제 1 ILD(110)를 제거할 수 있으며, nesl(108) 및 스페이서 물질(106)을 사실상 그대로 유지할 수 있다. 다시 말해서, 산화물 ILD는 에칭 화학 공정에서 스페이서 물질(106) 및 nesl(108)보다 매우 높은 에칭 레이트로 에칭될 수 있다. 실시예에서, 게이트(104), 인접 스페이서(106) 및 인접 nesl(108)의 상부면 상에 배치된 정지층(112)의 일부 및 ILD(110)의 일부는 제거되어 컨택트 개구부(116)를 형성할 수 있다.
패터닝 공정은 불일치된 레지스트층(114)을 발생시킬 수 있으며, 레지스트층(114)은 오정렬되어 스페이서 물질(106)의 일부(113)가 개구부(116)의 형성동안 노출될 수 있으며 제 1ILD(110)의 일부(111)가 레지스트층(114)으로 덮인 채 유지될 수 있다. 레지스트층(114)의 불일치의 양은 특정의 애플리케이션에 따라 변할 수 있지만, 개구부(116)의 종횡비가 증가하는 만큼 커질 수 있다. 가령, 소형의 지오메트리를 포함하는 마이크로 전자 장치는 레지스트층(114)의 오정렬로 인해 컨택트와 게이트 간에 쇼트를 형성할 확률이 매우 높을 것이다.
이어서, 기판(102)의 소스/드레인 영역(103)의 일부 상에 배치된 니트라이드 에칭 정지층(108)은 가령 니트라이드 에칭 공정을 사용하여 제거되어, 소스/드레인 컨택트 영역(107)이 노출될 수 있다(도 1c). 대안으로서, 니트라이드 에칭 정지층(108)은 기판(102) 상에 존재하지 않을 수 있으며 따라서 nesl(108)은 제거될 필요가 없을 것이다. 다른 실시예에서, nesl 에칭은 ILD 제거 공정의 선택에 따라 선택적일 수 있으며, 따라서 ILD 에칭이 기판에 대해 선택적일 때 nesl 에칭은 수행될 필요가 없다.
스페이서 물질(106)의 노출 부분(113) 내로의 깊이(117)는 레지스트층(114)의 불일치로 인해 nesl(108) 에칭 및/또는 ILD 에칭에 의해 형성될 수 있다. 생성될 수 있는 깊이(117)는 특정의 공정 파라미터에 따라 변할 수 있다. 실시예에서, 깊이(117)는 컨택트 에칭(nesl 및/또는 ILD 에칭)의 에칭 시간에 상관/일치한다. 레지스트층(114)은 제거될 수 있고 살리사이드(118)가 당해 분야에서 알려진 임의의 적당한 살리사이드 공정을 사용하여 소스/드레인 컨택트 영역(107) 상에 형성될 수 있지만, 니켈 살리사이드 공정 및/또는 다른 살리사이드 공정(도 1d)에 국한되는 것은 아니다.
제 1 컨택트 금속(120)이 살리사이드(118) 상에 형성될 수 있으며 개구부(116)(도 1e)를 채울 수도 있다. 실시예에서, 제 1 컨택트 금속(120)은 양호한 갭 충진 특성을 처리하는 공정을 사용하여 형성되어 컨택트 개구부(116) 내에 보이드(void)가 거의 형성되지 않도록 보장할 수 있다. 그러한 공정은 가령 화학 기상 증착(CVD) 공정을 포함할 수 있다. 이어서, 가령, 화학 기계 폴리싱(CMP) 공정과 같은 폴리싱 공정(123)이 수행되어 제 1 컨택트 금속(120)(도 1f) 및 정지층(112)을 제거할 수 있다. 제 1 컨택트 금속은 일부의 경우 텅스텐, 티타늄, 티타늄 니트라이드 및 티타늄 텅스텐 중의 적어도 하나를 포함할 수 있지만, 특정의 애플리케이션에 따라 임의의 적당한 컨택트 물질을 포함할 수도 있다.
실시예에서, 제 1 컨택트 금속(120)은 게이트(104)의 평탄화된 상부면(121)과 함께 평탄화될 수 있으며, 즉 폴리싱 공정(123)에 의해 폴리싱되어 제 1 컨택트 금속(120)의 상부면(122)은 게이트(104)의 평탄화된 상부면(121)과 함께 평탄해질 수 있다. 폴리싱 공정(123)은 충분한 양의 오버폴리싱 시간을 포함할 필요가 있으며 그에 따라 컨택트 금속(120)과 게이트(104)를 접속할 수 있는 임의의 스트링거(stringer)가 제거된다. 폴리싱 공정(123)은 추가적으로 레지스트층(114)의 불일치로 인해 발생한 스페이서 물질(106)의 노출 부분(113)의 깊이(117)를 제거한다(도 1c 참조). 실시예에서, 제 1 컨택트 금속(120)은 넌 테이퍼된(non-tapered) 제 1 컨택트 금속(120)을 포함할 수도 있다.
추가적인 게이트 에칭 정지층(124)이 게이트(104)의 평탄화된 상부면(121) 및 컨택트 금속(120)의 상부면(122) 상에 형성될 수도 있다(도 1g). 제 2 ILD(126)가 추가적인 게이트 에칭 정지층(124) 상에 형성될 수도 있다. 제 2 개구부(도시안됨)가 형성되고 이에 제 2 컨택트 금속(128)이 충진될 수 있으며 도전가능하게 연결될 수 있으며 또한 제 1 컨택트 금속(120)과 오믹 컨택트를 형성할 수 있으며 제 1 컨택트 금속의 상부면(122) 상에 배치될 수 있다. 제 2 개구부가 형성되어 제 2 컨택트 금속(128)은 테이퍼될 수 있으며 제 2 컨택트 금속(128)의 기저부(129)는 제 2 컨택트 금속(128)의 상부(130)에 비해 매우 적을 수 있다. 이유는 살리사이드가 이러한 제 2 개구부를 통해 형성될 필요가 없기 때문이다.
실시예에서, 상부(130)는 제 2 컨택트 금속(128)의 기저부(129)의 직경(132) 보다는 큰 직경(131)을 포함할 수 있다. 제 2 컨택트 금속(128)의 큰 테이퍼(taper)는 종래 기술의 단일 컨택트 공정에 비해 컨택트 대 게이트의 일치 윈도우를 크게 증가시킬 수 있다. 따라서, 게이트(104)보다 높은 스택형 컨택트 구조물(133)이 형성될 수도 있다. 제 1 컨택트 구조물(120) 및 제 2 컨택트 구조물(128)의 금속 대 금속 컨택트는 트랜지스터 구조물 내의 (수직 스택형 듀얼 컨택트 구조물을 포함할 수 있는) 스택형 컨택트 구조물(133)의 형상에 대해 융통성을 크게 증가시킬 수 있으므로 게이트(104)의 터치(쇼트)의 가능성을 발생시키지 않고 불일치 오차 프로세스 윈도우의 양을 증가시킬 수 있다.
본 발명의 실시예는 스택형 트렌치 컨택트와 금속 게이트 공정, 가령 살리사이드 공정 동안 컨택트 투 게이트 일치 마진을 증가시키고 컨택트의 종횡비를 감소시키는 듀얼 금속 게이트 공정을 통합하기 위한 간단하고 고유한 방법을 가능하게 한다. 실시예에서, 소스 드레인 트렌치 컨택트 구조물은 두 개의 수직 스택형 컨택트로 구성된다. 금속 게이트는 제 1 소스/드레인 컨택트 이전에 형성될 수 있으며, 살리사이드는 제 1 소스/드레인 컨택트가 개방된 이후에 그리고 제 2 소스/드레인 컨택트 개구부가 형성되기 전에 형성될 수 있다. 종래 기술의 컨택트 공정은 단일 트렌치 컨택트 공정을 사용했으며, 이는 매우 작은 기술의 노드에 대해 스케일러블할 수 없다.
본 발명의 다른 이점은 종래 기술의 공정에 비해 비교적 적은 공정 변화를 가지면서 보다 양호한 컨택트 투 게이트 일치 마진을 갖는 보다 큰 컨택트의 형성을 가능하게 한다는 것이다. 본 발명의 실시예는 본 발명의 방법에 따라 제조된 마이크로 전자 장치, 가령 트랜지스터의 중첩 캐패시턴스의 변화를 초래하지 않을 컨택트 오정렬에 대한 증가된 프로세스 윈도우를 가능하게 한다.
전술한 설명이 본 발명의 방법에 사용될 수 있는 소정의 단계 및 물질을 특정하였지만, 당업자는 그에 대해 여러 변경 및 대체를 가할 수 있다는 것을 이해할 것이다. 따라서, 그러한 모든 변경, 변형, 대체 및 추가는 첨부된 특허청구범위에 의해 정의되는 본 발명의 사상과 영역 내에 존재하는 것으로 간주된다. 또한, 마이크로 전자 장치 구조물의 소정의 측면들은 당해 분야에서 널리 알려진 것으로 이해된다. 따라서, 본 명세서에 제공된 도면들은 본 발명의 구현예에 속하는 예의 마이크로 전자장치 구조물의 일부를 단지 예시하는 것으로 이해된다. 따라서, 본 발명은 명세서에 기술된 구조물에 국한되지는 않는다.
100: 트랜지스터 구조물 102: 기판
104: 게이트 106: 스페이서 물질
108: 니트라이드 에칭 정지층 110: 제 1 ILD
112: 희생 정지층 114: 레지스트층
116: 컨택트 개구부 118: 살리사이드

Claims (22)

  1. 기판 상에 배치된 제 1 ILD(InterLayer Dielectric) 내에 컨택트 개구부를 형성하여 소스/드레인 컨택트 영역을 노출시키는 단계와,
    상기 소스/드레인 컨택트 영역 상에 실리사이드(silicide)를 형성하는 단계와,
    상기 실리사이드 상에 제 1 컨택트 금속을 형성하여 상기 컨택트 개구부를 충진하는 단계와,
    상기 기판 상에 배치된 게이트의 상부면과 함께 상기 제 1 컨택트 금속의 상부면이 평탄화되도록 상기 제 1 컨택트 금속을 폴리싱하여, 상기 게이트에 인접하게 배치된 스페이서 물질을 소정 깊이만큼 제거하되, 상기 소정 깊이는, 상기 컨택트 개구부 내의 불일치 오차(mis-registration error)와 관련되는 단계와,
    상기 게이트의 상부면 상에 제 2 ILD를 증착하는 단계와,
    상기 제 2 ILD 내에 제 2 컨택트 개구부를 형성하는 단계와,
    상기 제 2 컨택트 개구부 내에 제 2 컨택트 금속을 형성하여 상기 제 2 컨택트 금속이 상기 제 1 컨택트 금속과 도전가능하게 접속되도록 하는 단계를 포함하는
    방법.
  2. 제 1 항에 있어서,
    상기 제 1 ILD의 일부는 상기 컨택트 개구부를 형성하기 위해 건식 에칭 공정을 사용하여 제거되고,
    상기 제 1 ILD는 상기 게이트에 인접하게 배치된 상기 스페이서 물질 및 상기 스페이서 물질에 인접하게 배치된 니트라이드 에칭 정지층(nitride etch stop layer)의 에칭 레이트보다 높은 에칭 레이트로 에칭할 수 있는
    방법.
  3. 제 2 항에 있어서,
    상기 제 1 ILD 아래에 배치된 정지층(stopping layer)의 일부를 제거하는 단계와,
    상기 기판 상에 배치되는 게이트, 인접 스페이서 및 인접 니트라이드 에칭 정지층의 상부면 상에 배치된 상기 제 1 ILD의 일부를 제거하는 단계를 더 포함하는
    방법.
  4. 삭제
  5. 제 1 항에 있어서,
    상기 컨택트 개구부를 형성하는 단계는, 상기 소스/드레인 컨택트 영역을 노출시키기 위해 상기 기판의 소스 드레인 영역 상에 배치된 니트라이드 에칭 정지층의 일부를 제거하는 단계를 더 포함하는
    방법.
  6. 제 2 항에 있어서,
    상기 제 2 컨택트 금속은 테이퍼화된(tapered)
    방법.
  7. 제 1 항에 있어서,
    상기 제 1 컨택트 금속 및 상기 제 2 컨택트 금속은 스택형 컨택트 구조물을 형성하고, 상기 스택형 컨택트 구조물과 상기 게이트에 대한 불일치 오차 프로세스 윈도우(misregistration error process window)가 증가되는
    방법.
  8. 정지층의 일부를 제거하고, 기판 상에 배치되는 게이트, 인접 스페이서 및 인접 니트라이드 에칭 정지층의 상부면 상에 배치된 제 1 ILD의 일부를 제거하여, 컨택트 개구부를 형성하는 단계와,
    상기 기판 내의 소스/드레인 컨택트 영역을 개방하기 위해 상기 니트라이드 에칭 정지층의 일부를 제거하는 단계와,
    상기 소스/드레인 컨택트 영역 상에 실리사이드를 형성하는 단계와,
    상기 컨택트 개구부 내에 제 1 컨택트 금속을 형성하는 단계와,
    상기 게이트의 상부면과 함께 상기 제 1 컨택트 금속을 평탄화하기 위해 상기 제 1 컨택트 금속을 폴리싱하여, 스페이서 깊이를 제거하는 단계와,
    구조물 상에 제 2 ILD를 증착하는 단계와,
    상기 제 2 ILD 내에 제 2 컨택트 개구부를 형성하는 단계와,
    상기 제 2 컨택트 개구부 내에 제 2 컨택트 금속을 형성하는 단계를 포함하는
    방법.
  9. 제 8 항에 있어서,
    상기 스페이서 깊이는 컨택트 에칭의 에칭 시간에 대응하는
    방법.
  10. 제 8 항에 있어서,
    상기 제 1 컨택트 금속은 테이퍼화되지 않은(non-tapered) 컨택트 금속을 포함하는
    방법.
  11. 제 8 항에 있어서,
    상기 제 2 컨택트 금속은 기저부 및 상부를 포함하며, 상기 기저부는 상기 상부의 직경보다 작은 직경을 포함하는
    방법.
  12. 제 8 항에 있어서,
    상기 제 1 컨택트 금속과 상기 제 2 컨택트 금속은 서로 도전가능하게 접속되며 스택형 컨택트 구조물을 포함하는
    방법.
  13. 제 8 항에 있어서,
    상기 게이트는 금속 게이트를 포함하는
    방법.

  14. 제 13 항에 있어서,
    상기 금속 게이트는 듀얼 금속 게이트를 포함하는 트랜지스터의 일부를 포함하는
    방법.
  15. 기판 상에 배치된 게이트와,
    상기 게이트에 인접하게 배치된 스페이서 물질과,
    상기 기판 상에 배치된 소스/드레인 컨택트 상에 배치되며 상기 게이트에 인접하게 배치된 제 1 컨택트 금속-상기 제 1 컨택트 금속은 상기 기판 상에 배치된 게이트의 상부면과 함께 상기 제 1 컨택트 금속의 상부면이 평탄화되도록 폴리싱되어, 상기 게이트에 인접하게 배치된 스페이서 물질이 소정 깊이만큼 제거되며, 상기 소정 깊이는, 상기 컨택트 개구부 내의 불일치 오차(mis-registration error)와 관련됨-과,
    상기 제 1 컨택트 금속의 상부면 상에 배치되며, 상기 게이트의 상부면 상에 배치된 ILD 내에 배치되는 제 2 컨택트 금속을 포함하는
    구조물.
  16. 제 15 항에 있어서,
    상기 게이트는 금속 게이트를 포함하는
    구조물.
  17. 제 15 항에 있어서,
    상기 제 1 컨택트 금속과 상기 제 2 컨택트 금속 중 적어도 하나는 텅스텐, 티타늄, 티타늄 니트라이드 및 티타늄 텅스텐 중 적어도 하나를 포함하는
    구조물.
  18. 제 15 항에 있어서,
    상기 제 2 컨택트 금속은 상부 및 기저부를 포함하며, 상기 기저부는 상기 상부의 직경보다 작은 직경을 포함하는
    구조물.
  19. 제 15 항에 있어서,
    상기 소스/드레인 컨택트는 상기 제 1 컨택트 금속에 결합된 실리사이드를 더 포함하는
    구조물.
  20. 제 15 항에 있어서,
    상기 제 1 컨택트 금속은 테이퍼화되지 않은 제 1 컨택트 금속을 포함하는
    구조물.
  21. 제 15 항에 있어서,
    상기 제 2 컨택트 금속은 테이퍼화된 제 2 컨택트 금속을 포함하는
    구조물.
  22. 제 15 항에 있어서,
    상기 제 1 컨택트 금속과 상기 제 2 컨택트 금속은 서로 도전가능하게 접속되며, 스택형 컨택트 구조물을 형성하는
    구조물.
KR1020107021369A 2008-06-30 2009-06-26 스택형 트렌치 컨택트 형성 방법 및 이를 통해 형성된 구조물 KR101252927B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US12/215,991 2008-06-30
US12/215,991 US8803245B2 (en) 2008-06-30 2008-06-30 Method of forming stacked trench contacts and structures formed thereby
PCT/US2009/048764 WO2010002718A2 (en) 2008-06-30 2009-06-26 Method of forming stacked trench contacts and structures formed thereby

Publications (2)

Publication Number Publication Date
KR20100120699A KR20100120699A (ko) 2010-11-16
KR101252927B1 true KR101252927B1 (ko) 2013-04-09

Family

ID=41446408

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020107021369A KR101252927B1 (ko) 2008-06-30 2009-06-26 스택형 트렌치 컨택트 형성 방법 및 이를 통해 형성된 구조물

Country Status (6)

Country Link
US (11) US8803245B2 (ko)
JP (1) JP5467616B2 (ko)
KR (1) KR101252927B1 (ko)
CN (4) CN104658998A (ko)
DE (4) DE112009005533B4 (ko)
WO (1) WO2010002718A2 (ko)

Families Citing this family (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8803245B2 (en) 2008-06-30 2014-08-12 Mcafee, Inc. Method of forming stacked trench contacts and structures formed thereby
US8741718B2 (en) * 2012-01-17 2014-06-03 International Business Machines Corporation Local interconnects compatible with replacement gate structures
CN103839907B (zh) * 2012-11-21 2016-08-31 瀚宇彩晶股份有限公司 主动元件阵列基板及其电路堆叠结构
KR102065523B1 (ko) * 2013-03-29 2020-01-13 인텔 코포레이션 연장된 리세스된 스페이서 및 소스/드레인 영역들을 갖는 트랜지스터 아키텍처 및 그 제조 방법
US9153483B2 (en) * 2013-10-30 2015-10-06 Taiwan Semiconductor Manufacturing Company, Ltd. Method of semiconductor integrated circuit fabrication
US9123563B2 (en) 2014-01-17 2015-09-01 Taiwan Semiconductor Manufacturing Company Limited Method of forming contact structure of gate structure
CN105845064B (zh) * 2015-01-14 2019-02-15 南京瀚宇彩欣科技有限责任公司 电路堆叠结构
US9627316B1 (en) * 2015-12-15 2017-04-18 Taiwan Semiconductor Manufacturing Co., Ltd. Field effect transistor devices having interconnect structures and manufacturing method thereof
US10249502B2 (en) 2016-01-22 2019-04-02 International Business Machines Corporation Low resistance source drain contact formation with trench metastable alloys and laser annealing
US9991205B2 (en) 2016-08-03 2018-06-05 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor device and method
US10510851B2 (en) * 2016-11-29 2019-12-17 Taiwan Semiconductor Manufacturing Company, Ltd. Low resistance contact method and structure
US10361158B2 (en) * 2017-08-29 2019-07-23 Micron Technology, Inc. Integrated assemblies having structures along a first pitch coupled with structures along a second pitch different from the first pitch
US10236215B1 (en) * 2017-10-24 2019-03-19 Globalfoundries Inc. Methods of forming gate contact structures and cross-coupled contact structures for transistor devices
US10651284B2 (en) 2017-10-24 2020-05-12 Globalfoundries Inc. Methods of forming gate contact structures and cross-coupled contact structures for transistor devices
US10957589B2 (en) * 2017-11-30 2021-03-23 Mediatek Inc. Self-aligned contact and method for forming the same
DE102018102448B4 (de) * 2017-11-30 2023-06-15 Taiwan Semiconductor Manufacturing Co., Ltd. Bildung und Struktur leitfähiger Merkmale
CN109994429B (zh) * 2017-12-29 2021-02-02 中芯国际集成电路制造(上海)有限公司 半导体器件及其形成方法
TW201939573A (zh) * 2018-03-12 2019-10-01 美商應用材料股份有限公司 多色自動對準觸點之選擇性蝕刻
US10811309B2 (en) * 2018-12-04 2020-10-20 Nanya Technology Corporation Semiconductor structure and fabrication thereof
CN112397577A (zh) * 2019-08-14 2021-02-23 长鑫存储技术有限公司 半导体器件结构及其制作方法

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20050079795A (ko) * 2004-02-06 2005-08-11 주식회사 하이닉스반도체 반도체 소자의 제조방법
US20050287799A1 (en) * 2004-06-25 2005-12-29 Joo-Wan Lee Method for fabricating semiconductor device

Family Cites Families (42)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US2403996A (en) * 1941-12-09 1946-07-16 Bell Telephone Labor Inc Electron discharge apparatus
JPH07263551A (ja) 1994-03-24 1995-10-13 Toshiba Corp 半導体装置の製造方法
JPH0955499A (ja) 1995-08-11 1997-02-25 Mitsubishi Electric Corp 半導体装置およびその製造方法
JPH09153545A (ja) * 1995-09-29 1997-06-10 Toshiba Corp 半導体装置及びその製造方法
JP3522926B2 (ja) 1995-12-04 2004-04-26 株式会社ルネサステクノロジ 半導体装置および半導体装置の製造方法
JPH1126757A (ja) 1997-06-30 1999-01-29 Toshiba Corp 半導体装置及びその製造方法
US6312922B1 (en) * 1998-02-09 2001-11-06 Genset Complementary DNAs
US6004878A (en) 1998-02-12 1999-12-21 National Semiconductor Corporation Method for silicide stringer removal in the fabrication of semiconductor integrated circuits
JP4501164B2 (ja) 1998-05-01 2010-07-14 ソニー株式会社 半導体記憶装置
KR100339683B1 (ko) * 2000-02-03 2002-06-05 윤종용 반도체 집적회로의 자기정렬 콘택 구조체 형성방법
JP3828332B2 (ja) * 2000-03-27 2006-10-04 株式会社東芝 強誘電体メモリ
JP2002043544A (ja) * 2000-07-21 2002-02-08 Mitsubishi Electric Corp 半導体装置およびその製造方法
KR100356775B1 (ko) 2000-12-11 2002-10-18 삼성전자 주식회사 2중층의 캐핑 패턴을 사용하여 반도체 메모리소자를형성하는 방법 및 그에 의해 형성된 반도체 메모리소자
JP3970102B2 (ja) * 2001-06-28 2007-09-05 キヤノン株式会社 画像処理装置、画像処理方法、及びプログラム
KR100450671B1 (ko) * 2002-02-26 2004-10-01 삼성전자주식회사 스토리지 노드 콘택플러그를 갖는 반도체 소자의 제조방법
JP2004152878A (ja) * 2002-10-29 2004-05-27 Toshiba Corp 半導体記憶装置及びその製造方法
KR100587635B1 (ko) * 2003-06-10 2006-06-07 주식회사 하이닉스반도체 반도체소자의 제조 방법
JP2005026641A (ja) 2003-07-04 2005-01-27 Nec Electronics Corp 半導体装置およびその製造方法
US7033931B2 (en) 2003-08-01 2006-04-25 Agere Systems Inc. Temperature optimization of a physical vapor deposition process to prevent extrusion into openings
JP4606006B2 (ja) * 2003-09-11 2011-01-05 ルネサスエレクトロニクス株式会社 半導体装置の製造方法
TWI250558B (en) 2003-10-23 2006-03-01 Hynix Semiconductor Inc Method for fabricating semiconductor device with fine patterns
JP4567314B2 (ja) * 2003-10-24 2010-10-20 富士通セミコンダクター株式会社 半導体装置及びその製造方法
KR100543471B1 (ko) * 2003-12-30 2006-01-20 삼성전자주식회사 노어형 플래시 메모리 셀의 콘택 구조 형성방법
KR100585180B1 (ko) * 2005-02-21 2006-05-30 삼성전자주식회사 동작 전류가 개선된 반도체 메모리 소자 및 그 제조방법
TWI296145B (en) * 2005-03-09 2008-04-21 Powerchip Semiconductor Corp Non-volatile memory and fabricating method thereof
KR100625188B1 (ko) * 2005-05-10 2006-09-15 삼성전자주식회사 반도체 소자의 제조방법
JP4703324B2 (ja) * 2005-08-30 2011-06-15 株式会社東芝 半導体装置
DE102005052000B3 (de) 2005-10-31 2007-07-05 Advanced Micro Devices, Inc., Sunnyvale Halbleiterbauelement mit einer Kontaktstruktur auf der Grundlage von Kupfer und Wolfram
JP2007134705A (ja) 2005-11-07 2007-05-31 Samsung Electronics Co Ltd 半導体素子及びその製造方法
JP2007141905A (ja) 2005-11-15 2007-06-07 Renesas Technology Corp 半導体装置およびその製造方法
US7569466B2 (en) 2005-12-16 2009-08-04 International Business Machines Corporation Dual metal gate self-aligned integration
US20070141798A1 (en) 2005-12-20 2007-06-21 Intel Corporation Silicide layers in contacts for high-k/metal gate transistors
KR100753155B1 (ko) * 2006-05-09 2007-08-30 삼성전자주식회사 반도체 소자 및 그 형성 방법
US7470615B2 (en) * 2006-07-26 2008-12-30 International Business Machines Corporation Semiconductor structure with self-aligned device contacts
JP5140972B2 (ja) 2006-09-12 2013-02-13 富士通セミコンダクター株式会社 半導体装置の製造方法
US7879718B2 (en) * 2006-12-27 2011-02-01 Spansion Llc Local interconnect having increased misalignment tolerance
US7880303B2 (en) * 2007-02-13 2011-02-01 Taiwan Semiconductor Manufacturing Company, Ltd. Stacked contact with low aspect ratio
US7393751B1 (en) * 2007-03-13 2008-07-01 International Business Machines Corporation Semiconductor structure including laminated isolation region
US8119470B2 (en) * 2007-03-21 2012-02-21 Texas Instruments Incorporated Mitigation of gate to contact capacitance in CMOS flow
JP5216446B2 (ja) * 2007-07-27 2013-06-19 株式会社半導体エネルギー研究所 プラズマcvd装置及び表示装置の作製方法
US7947606B2 (en) * 2008-05-29 2011-05-24 Infineon Technologies Ag Methods of forming conductive features and structures thereof
US8803245B2 (en) 2008-06-30 2014-08-12 Mcafee, Inc. Method of forming stacked trench contacts and structures formed thereby

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20050079795A (ko) * 2004-02-06 2005-08-11 주식회사 하이닉스반도체 반도체 소자의 제조방법
US20050287799A1 (en) * 2004-06-25 2005-12-29 Joo-Wan Lee Method for fabricating semiconductor device

Also Published As

Publication number Publication date
US10297549B2 (en) 2019-05-21
US20230326860A1 (en) 2023-10-12
CN104934369A (zh) 2015-09-23
WO2010002718A3 (en) 2010-05-06
US20170141039A1 (en) 2017-05-18
DE112009005544B3 (de) 2023-01-12
CN104617146A (zh) 2015-05-13
JP2011520297A (ja) 2011-07-14
DE112009000970B4 (de) 2020-06-18
DE112009005531A5 (de) 2015-08-06
CN104617146B (zh) 2019-12-10
US9437546B2 (en) 2016-09-06
US20160126191A1 (en) 2016-05-05
US20150108567A1 (en) 2015-04-23
US20180315710A1 (en) 2018-11-01
US8803245B2 (en) 2014-08-12
KR20100120699A (ko) 2010-11-16
CN104658998A (zh) 2015-05-27
US20090321942A1 (en) 2009-12-31
US20190237404A1 (en) 2019-08-01
US9559060B2 (en) 2017-01-31
US20160336271A1 (en) 2016-11-17
US9252267B2 (en) 2016-02-02
US9922930B2 (en) 2018-03-20
US11721630B2 (en) 2023-08-08
US20220246529A1 (en) 2022-08-04
CN101981662A (zh) 2011-02-23
US20200365513A1 (en) 2020-11-19
DE112009005533A5 (de) 2015-08-06
WO2010002718A2 (en) 2010-01-07
US20140252464A1 (en) 2014-09-11
US11335639B2 (en) 2022-05-17
DE112009005533B4 (de) 2021-11-18
US10784201B2 (en) 2020-09-22
CN104934369B (zh) 2018-09-18
US9293579B2 (en) 2016-03-22
DE112009000970T5 (de) 2011-02-17
JP5467616B2 (ja) 2014-04-09

Similar Documents

Publication Publication Date Title
KR101252927B1 (ko) 스택형 트렌치 컨택트 형성 방법 및 이를 통해 형성된 구조물
CN108735656B (zh) 具有多个接触插塞的装置及其制造方法
CN111490012B (zh) 半导体装置结构及其形成方法
KR101595932B1 (ko) 집적 회로들 및 금속 게이트 전극들을 갖는 집적 회로들을 제조하기 위한 방법들
CN107689376B (zh) 半导体器件和方法
US20100072623A1 (en) Semiconductor device with improved contact plugs, and related fabrication methods
TWI587510B (zh) 半導體結構及其形成方法
TWI622097B (zh) 具有選擇性蝕刻終止襯墊之自對準閘極下接接觸
TW201541556A (zh) 接觸插塞及其製作方法與半導體元件
KR101959637B1 (ko) 반도체 제조에서 컨택 깊이 변화를 저감시키는 방법
US20170170118A1 (en) Local interconnect structure including non-eroded contact via trenches
KR20210137363A (ko) 반도체 디바이스 및 방법
US20160260613A1 (en) Manufacturing method of semiconductor structure
CN112750775A (zh) 半导体装置的形成方法
US9691654B1 (en) Methods and devices for back end of line via formation
CN109509721B (zh) 半导体元件及其制作方法
KR102661685B1 (ko) 반도체 디바이스 및 그 형성 방법
CN109216468B (zh) 电阻器件及其制造方法
CN113161287A (zh) 互连结构及其形成方法

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
AMND Amendment
E601 Decision to refuse application
AMND Amendment
J201 Request for trial against refusal decision
B701 Decision to grant
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20180328

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20190328

Year of fee payment: 7